KR20210127283A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20210127283A
KR20210127283A KR1020200044664A KR20200044664A KR20210127283A KR 20210127283 A KR20210127283 A KR 20210127283A KR 1020200044664 A KR1020200044664 A KR 1020200044664A KR 20200044664 A KR20200044664 A KR 20200044664A KR 20210127283 A KR20210127283 A KR 20210127283A
Authority
KR
South Korea
Prior art keywords
scan
display area
light emitting
disposed
driving circuit
Prior art date
Application number
KR1020200044664A
Other languages
English (en)
Inventor
김태현
최종현
조승환
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200044664A priority Critical patent/KR20210127283A/ko
Priority to US17/104,877 priority patent/US11355071B2/en
Priority to EP21165432.2A priority patent/EP3896741A3/en
Priority to CN202110371047.9A priority patent/CN113539186A/zh
Publication of KR20210127283A publication Critical patent/KR20210127283A/ko
Priority to US17/742,369 priority patent/US11823628B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0804Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2380/00Specific applications
    • G09G2380/02Flexible displays

Abstract

본 발명은 복곡률을 갖는 코너부에서 비표시 영역의 면적을 줄일 수 있는 표시 장치에 관한 것이다. 일 실시예에 따른 표시 장치는 화소들이 배치되는 표시 영역, 상기 표시 영역에 이웃하는 비표시 영역, 상기 화소들에 연결되는 스캔 배선들, 상기 비표시 영역에 배치되고, 상기 스캔 배선들 중 제1 스캔 배선들에 연결되며, 상기 제1 스캔 배선들에 제1 스캔 신호들을 출력하는 제1 스캔 구동 회로, 및 상기 비표시 영역에 배치되고, 상기 스캔 배선들 중 제2 스캔 배선들에 연결되며, 상기 제2 스캔 배선들에 제2 스캔 신호들을 출력하는 제2 스캔 구동 회로를 구비한다. 상기 제2 스캔 구동 회로는 상기 제1 스캔 구동 회로보다 상기 표시 영역으로부터 멀리 떨어져 배치된다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
정보화 사회가 발전함에 따라 영상을 표시하기 위한 표시 장치에 대한 요구가 다양한 형태로 증가하고 있다. 예를 들어, 표시 장치는 스마트폰, 디지털 카메라, 노트북 컴퓨터, 네비게이션, 및 스마트 텔레비전과 같이 다양한 전자기기에 적용되고 있다.
표시 장치는 액정 표시 장치(Liquid Crystal Display Device), 전계 방출 표시 장치(Field Emission Display Device), 유기 발광 표시 장치(Organic Light Emitting Display Device) 등과 같은 평판 표시 장치일 수 있다. 유기 발광 표시 장치는 시야각이 넓고 명암비가 우수할 뿐만 아니라 응답속도가 빠르다는 장점이 있다. 또한, 유기 발광 표시 장치는 구부러지거나 휘어질 수 있으므로, 전자 기기에서의 유기 발광 표시 장치의 활용도가 점차 높아지고 있다.
최근에는 유기 발광 표시 장치의 전면(前面)부의 네 측 가장자리 각각에서 구부러진 측면부에서 화상을 표시하는 표시 장치가 연구되고 있다. 이 경우, 표시 장치는 전면부의 제1 측 가장자리에서 구부러지는 제1 측면부와 전면부의 제2 측 가장자리에서 구부러지는 제2 측면부 사이에 배치되는 코너부를 포함한다. 코너부는 제1 측면부의 곡률과 제2 측면부의 곡률에 의해 복곡률을 가질 수 있다.
본 발명이 해결하고자 하는 과제는 복곡률을 갖는 코너부에서 비표시 영역의 면적을 줄일 수 있는 표시 장치를 제공하고자 하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 화소들이 배치되는 표시 영역, 상기 표시 영역에 이웃하는 비표시 영역, 상기 화소들에 연결되는 스캔 배선들, 상기 비표시 영역에 배치되고, 상기 스캔 배선들 중 제1 스캔 배선들에 연결되며, 상기 제1 스캔 배선들에 제1 스캔 신호들을 출력하는 제1 스캔 구동 회로, 및 상기 비표시 영역에 배치되고, 상기 스캔 배선들 중 제2 스캔 배선들에 연결되며, 상기 제2 스캔 배선들에 제2 스캔 신호들을 출력하는 제2 스캔 구동 회로를 구비한다. 상기 제2 스캔 구동 회로는 상기 제1 스캔 구동 회로보다 상기 표시 영역으로부터 멀리 떨어져 배치된다.
상기 과제를 해결하기 위한 또 다른 실시예에 따른 표시 장치는 화소들이 배치되는 표시 영역, 상기 화소들 중 제1 화소들에 연결되는 제1 스캔 배선들, 상기 화소들 중 제2 화소들에 연결되는 제2 스캔 배선들, 상기 제1 스캔 배선들과 상기 제2 스캔 배선들에 연결되며, 상기 제1 스캔 배선들과 상기 제2 스캔 배선들에 스캔 신호들을 출력하는 스캔 구동 회로, 및 상기 스캔 구동 회로와 상기 표시 영역 사이에 배치되며, 제1 구동 전압이 인가되는 제1 구동 전압 배선을 구비한다. 상기 제2 스캔 배선들 중 어느 한 제2 스캔 배선과 상기 제1 구동 전압 배선 간의 중첩 면적은 상기 제1 스캔 배선들 중 어느 한 제1 스캔 배선과 상기 제1 구동 전압 배선 간의 중첩 면적보다 크다.
상기 과제를 해결하기 위한 또 다른 실시예에 따른 표시 장치는 전면부, 상기 전면부의 제1 측으로부터 연장하는 제1 측면부, 상기 전면부의 제2 측으로부터 연장하는 제2 측면부, 및 상기 제1 측면부와 상기 제2 측면부 사이에 배치되는 코너부를 포함하는 표시 패널을 구비한다. 상기 코너부는 화상을 표시하는 화소들이 배치되는 코너 표시 영역, 및 상기 제1 코너 표시 영역에 이웃하며, 상기 화소들이 배치되는 코너 보조 표시 영역을 포함한다. 상기 코너 표시 영역에서 단위 면적당 상기 화소들의 개수는 상기 코너 보조 표시 영역에서 단위 면적당 상기 화소들의 개수보다 많다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
실시예들에 따른 표시 장치에 의하면, 더미 스테이지들을 삭제하고, 스테이지들을 회로 배치 영역들에 집중하여 배치하므로, 비표시 영역의 면적을 줄일 수 있으며, 비표시 영역의 면적이 줄어든 만큼 표시 영역을 추가할 수 있다.
실시예들에 따른 표시 장치에 의하면, 코너부에서 더미 스테이지들을 삭제하고, 스테이지들을 회로 배치 영역들에 집중하여 배치한다. 그러므로, 코너부의 비표시 영역의 면적을 줄일 수 있으며, 코너부에는 비표시 영역의 면적이 줄어든 만큼 유휴 공간이 존재할 수 있다. 이에 따라, 표시 패널 상에 배치되는 커버 윈도우의 차광 영역이 유휴 공간을 덮을 필요가 없으므로, 사용자가 시인하는 코너부의 비표시 영역이 줄어들 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치를 보여주는 사시도이다.
도 2는 일 실시예에 따른 표시 장치를 보여주는 평면도이다.
도 3은 일 실시예에 따른 표시 장치를 보여주는 전개도이다.
도 4는 일 실시예에 따른 표시 장치를 보여주는 레이 아웃도이다.
도 5a는 도 4의 A 영역의 일 예를 상세히 보여주는 레이 아웃도이다.
도 5b는 도 5a의 A’ 영역의 일 예를 상세히 보여주는 레이 아웃도이다.
도 6a는 도 5의 화소의 일 예를 보여주는 회로도이다.
도 6b는 도 5의 화소의 또 다른 예를 보여주는 회로도이다.
도 7은 도 5의 스캔 구동 회로의 일 예를 보여주는 회로도이다.
도 8은 도 5의 발광 구동 회로의 일 예를 보여주는 회로도이다.
도 9a는 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다.
도 9b는 도 9a의 B 영역을 상세히 보여주는 레이 아웃도이다.
도 9c는 도 9a에서 제1 코너 비표시 영역의 폭, 제1 측면부의 폭, 제4 측면부의 폭, 제1 회로 배치 영역의 폭, 및 제2 회로 배치 영역의 폭을 보여주는 예시 도면이다.
도 10은 도 9b의 Ⅰ-Ⅰ’를 따라 절단한 표시 패널의 일 예를 보여주는 단면도이다.
도 11은 도 9b의 Ⅱ-Ⅱ’를 따라 절단한 표시 패널의 일 예를 보여주는 단면도이다.
도 12는 도 9b의 Ⅲ-Ⅲ’를 따라 절단한 표시 패널의 일 예를 보여주는 단면도이다.
도 13a는 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다.
도 13b는 도 13a에서 제1 코너 비표시 영역의 폭, 제1 회로 배치 영역의 폭, 및 제2 회로 배치 영역의 폭을 보여주는 예시 도면이다.
도 14는 도 13a의 Ⅳ-Ⅳ’를 따라 절단한 표시 패널의 일 예를 보여주는 단면도이다.
도 15는 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다.
도 16은 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다.
도 17은 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다.
도 18은 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다.
도 19는 또 다른 실시예에 따른 표시 장치를 보여주는 레이 아웃도이다.
도 20은 또 다른 실시예에 따른 표시 장치를 보여주는 레이 아웃도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(elements) 또는 층이 다른 소자 또는 층의 "상(on)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 실시예들을 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하 첨부된 도면을 참조하여 구체적인 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치를 보여주는 사시도이다.
일 실시예에 따른 표시 장치(10)는 모바일 폰(mobile phone), 스마트 폰(smart phone), 태블릿 PC(tablet personal computer), 이동 통신 단말기, 전자 수첩, 전자 책, PMP(portable multimedia player), 네비게이션, UMPC(Ultra Mobile PC) 등과 같은 휴대용 전자 기기에 적용될 수 있다. 또는, 일 실시예에 따른 표시 장치(10)는 텔레비전, 노트북, 모니터, 광고판, 또는 사물 인터넷(internet of things, IOT)의 표시부로 적용될 수 있다. 또는, 일 실시예에 따른 표시 장치(10)는 스마트 워치(smart watch), 워치 폰(watch phone), 안경형 디스플레이, 및 헤드 장착형 디스플레이(head mounted display, HMD)와 같이 웨어러블 장치(wearable device)에 적용될 수 있다. 또는, 일 실시예에 따른 표시 장치(10)는 자동차의 계기판, 자동차의 센터페시아(center fascia), 자동차의 대쉬 보드에 배치된 CID(Center Information Display), 자동차의 사이드 미러를 대신하는 룸 미러 디스플레이(room mirror display), 또는 자동차의 뒷좌석용 엔터테인먼트로서 앞좌석의 배면에 배치되는 디스플레이에 적용될 수 있다.
도 1을 참조하면, 일 실시예에 따른 표시 장치(10)는 화상을 표시하는 표시 패널(100)을 포함한다.
본 명세서에서, 제1 방향(X축 방향)은 표시 패널(100)의 단변 방향으로, 예를 들어 표시 패널(100)의 가로 방향일 수 있다. 제2 방향(Y축 방향)은 표시 패널(100)의 장변 방향으로, 예를 들어 표시 패널(100)의 세로 방향일 수 있다. 제3 방향(Z축 방향)은 표시 패널(100)의 두께 방향일 수 있다.
표시 패널(100)은 발광 소자(light emitting element)를 포함하는 발광 표시 패널일 수 있다. 예를 들어, 표시 패널(100)은 유기 발광층을 포함하는 유기 발광 다이오드(organic light emitting diode)를 이용하는 유기 발광 표시 패널, 및 초소형 발광 다이오드(micro LED)를 이용하는 초소형 발광 다이오드 표시 패널, 양자점 발광층을 포함하는 양자점 발광 소자(Quantum dot Light Emitting Diode)를 이용하는 양자점 발광 표시 패널, 또는 무기 반도체를 포함하는 무기 발광 소자를 이용하는 무기 발광 표시 패널일 수 있다. 이하에서는, 표시 패널(100)이 유기 발광 표시 패널인 것을 중심으로 설명한다.
표시 패널(100)은 전면부(FS), 제1 측면부(SS1), 제2 측면부(SS2), 제3 측면부(SS3), 및 제4 측면부(SS4)를 포함한다.
전면부(FS)는 제1 방향(X축 방향)의 단변과 제2 방향(Y축 방향)의 장변을 갖는 사각형의 평면 형태를 가질 수 있으나, 이에 한정되지 않는다. 전면부(FS)는 다른 다각형, 원형 또는 타원형의 평면 형태를 가질 수 있다. 전면부(FS)에서 제1 방향(X축 방향)의 단변과 제2 방향(Y축 방향)의 장변이 만나는 코너는 소정의 곡률을 갖도록 둥글게 형성되거나 직각으로 형성될 수 있다. 전면부(FS)는 평탄하게 형성되거나, 곡면을 포함할 수 있다.
제1 측면부(SS1)는 전면부(FS)의 제1 측으로부터 연장될 수 있다. 제1 측면부(SS1)는 전면부(FS)의 제1 측의 제1 벤딩 라인(BL1)을 따라 구부러지며, 제1 곡률을 가질 수 있다. 전면부(FS) 대비 제1 측면부(SS1)의 구부러진 각도는 대략 90도 이하일 수 있다. 전면부(FS)의 제1 측은 전면부(FS)의 좌측일 수 있다.
제2 측면부(SS2)는 전면부(FS)의 제2 측으로부터 연장될 수 있다. 제2 측면부(SS2)는 전면부(FS)의 제2 측의 제2 벤딩 라인(BL2)을 따라 구부러지며, 제2 곡률을 가질 수 있다. 제2 곡률은 제1 곡률과 실질적으로 동일하거나 상이할 수 있다. 전면부(FS) 대비 제2 측면부(SS2)의 구부러진 각도는 대략 90도 이하일 수 있다. 전면부(FS)의 제2 측은 전면부(FS)의 우측일 수 있다.
제3 측면부(SS3)는 전면부(FS)의 제3 측으로부터 연장될 수 있다. 제3 측면부(SS3)는 전면부(FS)의 제3 측의 제3 벤딩 라인(BL3)을 따라 구부러지며, 제3 곡률을 가질 수 있다. 전면부(FS) 대비 제3 측면부(SS3)의 구부러진 각도는 대략 90도 이하일 수 있다. 전면부(FS)의 제3 측은 전면부(FS)의 하측일 수 있다.
제4 측면부(SS4)는 전면부(FS)의 제4 측으로부터 연장될 수 있다. 제4 측면부(SS4)는 전면부(FS)의 제4 측의 제4 벤딩 라인(BL4)을 따라 구부러지며, 제4 곡률을 가질 수 있다. 제4 곡률은 제3 곡률과 실질적으로 동일하거나 상이할 수 있다. 전면부(FS) 대비 제4 측면부(SS4)의 구부러진 각도는 대략 90도 이하일 수 있다. 전면부(FS)의 제4 측은 전면부(FS)의 상측일 수 있다.
도 2는 일 실시예에 따른 표시 장치를 보여주는 평면도이다. 도 3은 일 실시예에 따른 표시 장치를 보여주는 전개도이다. 도 4는 일 실시예에 따른 표시 장치를 보여주는 레이 아웃도이다. 도 4에는 일 실시예에 따른 표시 장치(10)의 전개도가 도시되어 있다.
도 2 내지 도 4를 참조하면, 표시 패널(100)은 전면부(FS), 제1 측면부(SS1), 제2 측면부(SS2), 제3 측면부(SS3), 및 제4 측면부(SS4)뿐만 아니라, 제1 코너부(CS1), 제2 코너부(CS2), 제3 코너부(CS3), 및 제4 코너부(CS4)를 포함한다.
표시 패널(100)의 전면부(FS)는 화상을 표시하는 전면 표시 영역(FDA)을 포함한다. 전면부(FS)는 전면 표시 영역(FDA)으로만 이루어질 수 있다.
제1 측면부(SS1)는 화상을 표시하는 제1 측면 표시 영역(SDA1)과 화상을 표시하지 않는 제1 측면 비표시 영역(SNA1)을 포함한다. 제1 측면 표시 영역(SDA1)은 전면 표시 영역(FDA)의 좌측에 배치되고, 제1 측면 비표시 영역(SNA1)은 제1 측면 표시 영역(SDA1)의 좌측에 배치될 수 있다. 제1 측면 비표시 영역(SNA1)은 표시 패널(100)의 좌측 가장자리에 배치될 수 있다.
전면 표시 영역(FDA)과 제1 측면 표시 영역(SDA1)은 제1 벤딩 라인(BL1)에 의해 구분될 수 있다. 즉, 전면 표시 영역(FDA)은 제1 벤딩 라인(BL1)의 우측에 배치된 영역이고, 제1 측면 표시 영역(SDA1)은 제1 벤딩 라인(BL1)의 좌측에 배치된 영역일 수 있다.
제2 측면부(SS2)는 화상을 표시하는 제2 측면 표시 영역(SDA2)과 화상을 표시하지 않는 제2 측면 비표시 영역(SNA2)을 포함한다. 제2 측면 표시 영역(SDA2)은 전면 표시 영역(FDA)의 우측에 배치되고, 제2 측면 비표시 영역(SNA2)은 제2 측면 표시 영역(SDA2)의 우측에 배치될 수 있다. 제2 측면 비표시 영역(SNA2)은 표시 패널(100)의 우측 가장자리에 배치될 수 있다.
전면 표시 영역(FDA)과 제2 측면 표시 영역(SDA2)은 제2 벤딩 라인(BL2)에 의해 구분될 수 있다. 즉, 전면 표시 영역(FDA)은 제2 벤딩 라인(BL2)의 우측에 배치된 영역이고, 제2 측면 표시 영역(SDA2)은 제2 벤딩 라인(BL2)의 좌측에 배치된 영역일 수 있다.
제3 측면부(SS3)는 화상을 표시하는 제3 측면 표시 영역(SDA3)과 화상을 표시하지 않는 제3 측면 비표시 영역(SNA3)을 포함한다. 제3 측면 표시 영역(SDA3)은 전면 표시 영역(FDA)의 하측에 배치되고, 제3 측면 비표시 영역(SNA3)은 제3 측면 표시 영역(SDA3)의 하측에 배치될 수 있다. 제3 측면 비표시 영역(SNA3)은 표시 패널(100)의 하측 가장자리에 배치될 수 있다.
전면 표시 영역(FDA)과 제3 측면 표시 영역(SDA3)은 제3 벤딩 라인(BL3)에 의해 구분될 수 있다. 즉, 전면 표시 영역(FDA)은 제3 벤딩 라인(BL3)의 상측에 배치된 영역이고, 제3 측면 표시 영역(SDA3)은 제3 벤딩 라인(BL3)의 하측에 배치된 영역일 수 있다.
제4 측면부(SS4)는 화상을 표시하는 제4 측면 표시 영역(SDA4)과 화상을 표시하지 않는 제4 측면 비표시 영역(SNA4)을 포함한다. 제4 측면 표시 영역(SDA4)은 전면 표시 영역(FDA)의 상측에 배치되고, 제4 측면 비표시 영역(SNA4)은 제4 측면 표시 영역(SDA4)의 상측에 배치될 수 있다. 제4 측면 비표시 영역(SNA4)은 표시 패널(100)의 상측 가장자리에 배치될 수 있다.
전면 표시 영역(FDA)과 제4 측면 표시 영역(SDA4)은 제4 벤딩 라인(BL4)에 의해 구분될 수 있다. 즉, 전면 표시 영역(FDA)은 제4 벤딩 라인(BL4)의 우측에 배치된 영역이고, 제4 측면 표시 영역(SDA4)은 제4 벤딩 라인(BL4)의 좌측에 배치된 영역일 수 있다.
제1 코너부(CS1)는 제1 측면부(SS1)와 제4 측면부(SS4) 사이에 배치될 수 있다. 제1 코너부(CS1)는 제1 벤딩 라인(BL1) 및 제4 벤딩 라인(BL4)을 따라 구부러지는 코너 영역으로 정의될 수 있다. 이로 인해, 제1 코너부(CS1)는 제1 측면부(SS1)의 제1 곡률과 제4 측면부(SS4)의 제4 곡률에 의해 복곡률을 가질 수 있다.
제1 코너부(CS1)는 화상을 표시하는 제1 코너 표시 영역(CDA1)과 화상을 표시하지 않는 제1 코너 비표시 영역(CNA1)을 포함한다. 제1 코너 표시 영역(CDA1)은 전면 표시 영역(FDA)의 상좌측 코너에 배치되고, 제1 코너 비표시 영역(CNA1)은 제1 코너 표시 영역(CDA1)의 상좌측에 배치될 수 있다. 제1 코너 비표시 영역(CNA1)은 표시 패널(100)의 상좌측 가장자리에 배치될 수 있다.
제2 코너부(CS2)는 제1 측면부(SS1)와 제3 측면부(SS3) 사이에 배치될 수 있다. 제2 코너부(CS2)는 제1 벤딩 라인(BL1) 및 제3 벤딩 라인(BL3)을 따라 구부러지는 코너 영역으로 정의될 수 있다. 이로 인해, 제2 코너부(CS2)는 제1 측면부(SS1)의 제1 곡률과 제3 측면부(SS3)의 제3 곡률에 의해 복곡률을 가질 수 있다.
제2 코너부(CS2)는 화상을 표시하는 제2 코너 표시 영역(CDA2)과 화상을 표시하지 않는 제2 코너 비표시 영역(CNA2)을 포함한다. 제2 코너 표시 영역(CDA2)은 전면 표시 영역(FDA)의 하좌측 코너에 배치되고, 제2 코너 비표시 영역(CNA2)은 제2 코너 표시 영역(CDA2)의 하좌측에 배치될 수 있다. 제2 코너 비표시 영역(CNA2)은 표시 패널(100)의 하좌측 가장자리에 배치될 수 있다.
제3 코너부(CS3)는 제2 측면부(SS2)와 제3 측면부(SS3) 사이에 배치될 수 있다. 제3 코너부(CS3)는 제2 벤딩 라인(BL2) 및 제3 벤딩 라인(BL3)을 따라 구부러지는 코너 영역으로 정의될 수 있다. 이로 인해, 제3 코너부(CS3)는 제2 측면부(SS2)의 제2 곡률과 제3 측면부(SS3)의 제3 곡률에 의해 복곡률을 가질 수 있다.
제3 코너부(CS3)는 화상을 표시하는 제3 코너 표시 영역(CDA3)과 화상을 표시하지 않는 제3 코너 비표시 영역(CNA3)을 포함한다. 제3 코너 표시 영역(CDA3)은 전면 표시 영역(FDA)의 하우측 코너에 배치되고, 제3 코너 비표시 영역(CNA3)은 제3 코너 표시 영역(CDA3)의 하우측에 배치될 수 있다. 제3 코너 비표시 영역(CNA3)은 표시 패널(100)의 하우측 가장자리에 배치될 수 있다.
제4 코너부(CS4)는 제2 측면부(SS2)와 제4 측면부(SS4) 사이에 배치될 수 있다. 제4 코너부(CS4)는 제2 벤딩 라인(BL2) 및 제4 벤딩 라인(BL4)을 따라 구부러지는 코너 영역으로 정의될 수 있다. 이로 인해, 제4 코너부(CS4)는 제2 측면부(SS2)의 제2 곡률과 제4 측면부(SS4)의 제4 곡률에 의해 복곡률을 가질 수 있다.
제4 코너부(CS4)는 화상을 표시하는 제4 코너 표시 영역(CDA4)과 화상을 표시하지 않는 제4 코너 비표시 영역(CNA4)을 포함한다. 제4 코너 표시 영역(CDA4)은 전면 표시 영역(FDA)의 상우측 코너에 배치되고, 제4 코너 비표시 영역(CNA4)은 제4 코너 표시 영역(CDA4)의 상우측에 배치될 수 있다. 제4 코너 비표시 영역(CNA4)은 표시 패널(100)의 상우측 가장자리에 배치될 수 있다.
서브 영역(SBA)은 제3 측면부(SS3)의 하측으로부터 제2 방향(Y축 방향)으로 돌출될 수 있다. 서브 영역(SBA)의 제1 방향(X축 방향)의 길이는 제3 측면부(SS3)의 제1 방향(X축 방향)의 길이보다 작을 수 있다. 서브 영역(SBA)은 구부러질 수 있으며, 제3 측면부(SS3)와 전면부(FS)의 하부에 배치될 수 있다.
서브 영역(SBA)에는 표시 구동 회로(200)와 표시 회로 보드(300)가 배치될 수 있다.
표시 구동 회로(200)는 표시 회로 보드(300)를 통해 제어 신호들과 전원 전압들을 인가받고, 표시 패널(100)을 구동하기 위한 신호들과 전압들을 생성하여 출력할 수 있다. 표시 구동 회로(200)는 표시 패널(100)의 서브 영역(SBA) 상에 COP(chip on plastic) 방식 또는 초음파 방식으로 부착될 수 있으나, 이에 한정되지 않는다.
표시 회로 보드(300)는 표시 회로 보드(310)는 구부러질 수 있는 연성 인쇄 회로 보드(flexible printed circuit board), 단단하여 잘 구부러지지 않는 강성 인쇄 회로 보드(rigid printed circuit board), 또는 강성 인쇄 회로 보드와 연성 인쇄 회로 보드를 모두 포함하는 복합 인쇄 회로 보드일 수 있다. 표시 회로 보드(300)는 이방성 도전 필름(anisotropic conductive film)이나 SAP(Self Assembly Anisotropic Conductive Paste) 등과 같은 저저항(低抵抗) 고신뢰성 소재를 이용하여 표시 패널(100)의 서브 영역(SBA)의 패드들 상에 부착될 수 있다.
제1 스캔 구동부(SDU1)는 표시 패널(100)의 제1 측면 비표시 영역(SNA1), 제3 측면 비표시 영역(SNA3), 제4 측면 비표시 영역(SNA4), 제1 코너 비표시 영역(CNA1), 및 제2 코너 비표시 영역(CNA2)에 배치될 수 있다. 제1 스캔 구동부(SDU1)는 표시 패널(100)의 표시 영역들(FDA, SDA1, SDA2, SDA3, SDA4, CDA1, CDA2, CDA3, CDA4)의 스캔 배선들에 스캔 신호들을 출력하고, 발광 배선들에 발광 신호들을 출력할 수 있다. 스캔 배선들과 발광 배선들에 대한 자세한 설명은 도 5를 결부하여 후술한다.
제2 스캔 구동부(SDU2)는 표시 패널(100)의 제2 측면 비표시 영역(SNA2), 제3 측면 비표시 영역(SNA3), 제4 측면 비표시 영역(SNA4), 제3 코너 비표시 영역(CNA3), 및 제4 코너 비표시 영역(CNA4)에 배치될 수 있다. 제2 스캔 구동부(SDU2)는 표시 패널(100)의 표시 영역들(FDA, SDA1, SDA2, SDA3, SDA4, CDA1, CDA2, CDA3, CDA4)의 스캔 배선들에 스캔 신호들을 출력하고, 발광 배선들에 발광 신호들을 출력할 수 있다. 제1 스캔 구동부(SDU1)와 제2 스캔 구동부(SDU2)는 스캔 신호들을 동기화하여 출력하고, 발광 신호들을 동기화하여 출력할 수 있다.
도 2 내지 도 4와 같이, 표시 패널(100)의 전면부(FS)와 측면부들(SS1, SS2, SS3, SS4)은 영상을 표시하는 표시 영역들(FDA, SDA1, SDA2, SDA3, SDA4)을 포함하므로, 사용자는 표시 패널(100)의 전면부(FS)뿐만 아니라, 측면부들(SS1, SS2, SS3, SS4)에 표시되는 영상을 볼 수 있다.
한편, 측면부들(SS1, SS2, SS3, SS4)은 전면부(FS)로부터 구부러지므로, 도 2와 같이 표시 장치(10)를 전면에서 바라보았을 때, 제1 측면부(SS1)의 제1 측면 비표시 영역(SNA1), 제2 측면부(SS2)의 제2 측면 비표시 영역(SNA2), 제3 측면부(SS3)의 제3 측면 비표시 영역(SNA3), 및 제4 측면부(SS4)의 제4 측면 비표시 영역(SNA4)은 보이지 않는다. 하지만, 도 2와 같이 표시 장치(10)를 전면에서 바라보았을 때, 제1 코너부(CS1)의 제1 코너 비표시 영역(CNA1), 제2 코너부(CS2)의 제2 코너 비표시 영역(CNA2), 제3 코너부(CS3)의 제3 코너 비표시 영역(CNA3), 및 제4 코너부(CS4)의 제4 코너 비표시 영역(CNA4)은 시인될 수 있다. 특히, 코너부들(CS1, CS2, CS3, CS4) 각각은 복곡률을 가지므로, 코너 비표시 영역들(CNA1, CNA2, CNA3, CNA4) 각각의 면적을 줄이기 어렵다. 하지만, 코너 비표시 영역들(CNA1, CNA2, CNA3, CNA4)로 인하여 표시 장치(10)의 심미감이 떨어지므로, 코너 비표시 영역들(CNA1, CNA2, CNA3, CNA4) 각각의 면적을 줄일 필요가 있다.
도 5a는 도 4의 A 영역의 일 예를 상세히 보여주는 레이 아웃도이다. 도 5b는 도 5a의 A’ 영역의 일 예를 상세히 보여주는 레이 아웃도이다. 도 5a에는 도 4의 제1 코너부(CS1)와 그 주변 영역이 나타나 있다.
도 5a 및 도 5b를 참조하면, 제1 코너부(CS1), 제1 측면부(SS1)의 일부 영역, 및 제4 측면부(SS4)의 일부 영역은 소정의 곡률로 둥글게 형성될 수 있다. 제1 측면부(SS1)의 일부 영역은 제1 측면부(SS1)에서 제1 코너부(CS1)에 인접한 영역이고, 제4 측면부(SS4)의 일부 영역은 제4 측면부(SS4)에서 제1 코너부(CS1)에 인접한 영역일 수 있다.
제1 코너 표시 영역(SDA1), 전면 표시 영역(FDA), 제1 측면 표시 영역(SDA1), 제4 측면 표시 영역(SDA4)은 화상을 표시하는 화소(PX)들을 포함한다. 화소(PX)들은 제1 방향(X축 방향)과 제2 방향(Y축 방향)에서 매트릭스 형태로 배열될 수 있다. 스캔 배선(SL)들과 발광 배선(EL)들은 제1 방향(X축 방향)으로 연장될 수 있다. 스캔 배선(SL)들과 발광 배선(EL)들은 서로 나란하게 배치될 수 있다. 데이터 배선들은 제2 방향(Y축 방향)으로 연장될 수 있으며, 이로 인해 스캔 배선들 및 발광 배선들과 교차할 수 있다. 도 5a에서는 설명의 편의를 위해 데이터 배선들을 생략하였다. 화소(PX)들 각각은 그와 교차하는 두 개의 스캔 배선(SL)들, 하나의 발광 배선(EL), 및 하나의 데이터 배선에 연결될 수 있으나, 이에 한정되지 않는다.
제1 코너 비표시 영역(CNA1), 제1 측면 비표시 영역(SNA1), 및 제4 측면 비표시 영역(SNA4)의 일부 영역에는 제1 스캔 구동부(SDU1)의 스캔 구동 회로(SDC)와 발광 구동 회로(EDC)가 배치될 수 있다. 스캔 구동 회로(SDC)는 스캔 스테이지(SST)들과 더미 스캔 스테이지(DST)들을 포함하고, 발광 구동 회로(EDC)는 발광 스테이지(EST)들과 더미 발광 스테이지(DET)들을 포함한다.
제1 스캔 구동부(SDU1)의 스캔 스테이지(SST)들과 더미 스캔 스테이지(DST)들은 제1 코너 비표시 영역(CNA1), 제1 측면 비표시 영역(SNA1)의 일부 영역, 및 제4 측면 비표시 영역(SNA4)의 일부 영역에서 제1 코너부(CS1)의 곡률을 따라 배치될 수 있다.
스캔 스테이지(SST)들 각각은 스캔 배선(SL)에 연결될 수 있다. 스캔 배선(SL)들 각각은 두 개의 스캔 배선(SL)들로 분지될 수 있다. 예를 들어, 제k 스캔 배선(SLk)은 제k-1(k는 2 이상의 양의 정수) 스캔 배선(SLk-1)과 제k 스캔 배선(SLk)으로 분지될 수 있다. 분지된 스캔 배선(SL)들은 제1 방향(X축 방향)으로 서로 나란하게 배치될 수 있다. 분지된 스캔 배선(SL)들은 서로 다른 화소(PX)들에 연결될 수 있다.
스캔 스테이지(SST)들 각각은 스캔 제어 배선(SCL)에 연결될 수 있다. 스캔 제어 배선(SCL)은 스캔 구동 회로(SDC)와 발광 구동 회로(EDC) 사이에 배치될 수 있다. 스캔 스테이지(SST)들 각각은 스캔 제어 배선(SCL)의 스캔 제어 신호에 따라 스캔 신호를 생성하여 스캔 배선(SL)으로 출력할 수 있다.
더미 스캔 스테이지(DST)는 서로 인접한 스캔 스테이지(SST)들 사이에 배치될 수 있다. 또는, 2 개 이상의 더미 스캔 스테이지(DST)들이 연속하여 배치될 수 있다. 더미 스캔 스테이지(DST)들 각각은 스캔 제어 배선(SCL)과 스캔 배선(SL)에 연결되지 않는다. 즉, 더미 스캔 스테이지(DST)들 각각은 스캔 신호를 생성하지 않으며, 스캔 신호를 스캔 배선(SL)에 출력하지 않는다.
제1 코너부(CS1), 제1 측면부(SS1)의 일부 영역, 및 제4 측면부(SS4)의 일부 영역이 소정의 곡률로 둥글게 형성되는 경우, 더미 스캔 스테이지(DST)들이 배치되지 않는다면, 스캔 스테이지(SST)들 사이의 공간이 멀어지거나, 스캔 스테이지(SST)들 사이에 빈 공간이 존재할 수 있다. 이 경우, 스캔 스테이지(SST)들의 일부 트랜지스터들의 액티브층들, 게이트 전극들, 소스 전극들, 및 드레인 전극들이 과식각될 수 있다. 이로 인해, 제1 코너부(CS1), 제1 측면부(SS1)의 일부, 및 제4 측면부(SS4)의 일부의 스캔 스테이지(SST)들의 구동이 영향을 받을 수 있다. 예를 들어, 제1 코너부(CS1), 제1 측면부(SS1)의 일부, 및 제4 측면부(SS4)의 일부의 스캔 스테이지(SST)로부터 출력되는 스캔 신호의 펄스 폭이 제1 측면부(SS1)의 다른 영역의 스캔 스테이지(SST)로부터 출력되는 스캔 신호의 펄스 폭과 상이할 수 있다. 제1 측면부(SS1)의 다른 영역은 스캔 스테이지(SST)들이 제2 방향(Y축 방향)으로 배치되는 영역일 수 있다. 그러므로, 도 5a와 같이 스캔 구동 회로(SDC)가 더미 스캔 스테이지(DST)들을 포함하는 경우, 제1 코너부(CS1), 제1 측면부(SS1)의 일부 영역, 및 제4 측면부(SS4)의 일부 영역의 스캔 스테이지(SST)들의 일부 트랜지스터들의 액티브층들, 게이트 전극들, 소스 전극들, 및 드레인 전극들이 과식각되는 것을 방지할 수 있다.
발광 스테이지(EST)들과 더미 발광 스테이지(DET)들은 제1 코너부(CS1), 제1 측면부(SS1)의 일부 영역, 및 제4 측면부(SS4)의 일부 영역에서 제1 코너부(CS1)의 곡률을 따라 배치될 수 있다.
발광 스테이지(EST)들 각각은 발광 배선(EL)에 연결될 수 있다. 발광 배선(EL)은 스캔 스테이지(SST)를 경유하여 발광 스테이지(EST)에 연결될 수 있다.
발광 스테이지(EST)들 각각은 발광 제어 배선(ECL)에 연결될 수 있다. 발광 제어 배선(ECL)은 발광 구동 회로(EDC)와 표시 패널(100)의 가장자리 사이에 배치될 수 있다. 발광 스테이지(EST)들 각각은 발광 제어 배선(ECL)의 발광 제어 신호에 따라 발광 신호를 생성하여 발광 배선(EL)으로 출력할 수 있다.
더미 발광 스테이지(DET)는 서로 인접한 발광 스테이지(EST)들 사이에 배치될 수 있다. 또는, 2 개 이상의 더미 발광 스테이지(DET)들은 연속하여 배치될 수 있다. 더미 발광 스테이지(DET)들 각각은 발광 제어 배선(ECL)과 발광 배선(EL)에 연결되지 않는다. 즉, 더미 발광 스테이지(DET)들 각각은 발광 신호를 생성하지 않으며, 발광 신호를 발광 배선(EL)에 출력하지 않는다.
제1 코너부(CS1), 제1 측면부(SS1)의 일부 영역, 및 제4 측면부(SS4)의 일부 영역이 소정의 곡률을 갖는 경우, 더미 발광 스테이지(DET)들이 배치되지 않는다면, 발광 스테이지(EST)들 사이의 공간이 멀어지거나, 발광 스테이지(EST)들 사이에 빈 공간이 존재할 수 있다. 이 경우, 발광 스테이지(EST)들의 일부 트랜지스터들의 액티브층들, 게이트 전극들, 소스 전극들, 및 드레인 전극들이 과식각될 수 있다. 이로 인해, 제1 코너부(CS1), 제1 측면부(SS1)의 일부 영역, 및 제4 측면부(SS4)의 일부 영역의 발광 스테이지(EST)들의 구동이 영향을 받을 수 있다. 예를 들어, 제1 코너부(CS1), 제1 측면부(SS1)의 일부 영역, 및 제4 측면부(SS4)의 일부 영역의 발광 스테이지(EST)로부터 출력되는 발광 신호의 펄스 폭이 제1 측면부(SS1)의 다른 영역의 발광 스테이지(EST)로부터 출력되는 발광 신호의 펄스 폭과 상이할 수 있다. 그러므로, 도 5a와 같이 발광 구동 회로(EDC)가 더미 발광 스테이지(DET)들을 포함함으로써, 제1 코너부(CS1), 제1 측면부(SS1)의 일부 영역, 및 제4 측면부(SS4)의 일부 영역의 발광 스테이지(EST)들의 일부 트랜지스터들의 액티브층들, 게이트 전극들, 소스 전극들, 및 드레인 전극들이 과식각되는 것을 방지할 수 있다.
제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL)은 제1 코너 표시 영역(CDA1)과 제1 코너 비표시 영역(CNA1) 사이, 제1 측면 표시 영역(SDA1)과 제1 측면 비표시 영역(SNA1) 사이, 및 제4 측면 표시 영역(SDA4)과 제4 측면 비표시 영역(SNA4) 사이에 배치될 수 있다. 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL)은 제1 코너부(CS1)의 곡률을 따라 연장될 수 있다. 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL) 각각은 스캔 배선(SL)들 및 발광 배선(EL)들과 교차할 수 있다. 제1 구동 전압 배선(VDDL)에는 제1 구동 전압이 인가되고, 제2 구동 전압 배선(VIL)에는 제2 구동 전압이 인가될 수 있다.
제1 구동 전압 배선(VDDL)은 제1 구동 전압 배선(VDDL)으로부터 돌출되어 스캔 배선(SL)들과 나란하게 배치되는 제1 수평 구동 전압 배선(HVDL)들을 포함할 수 있다. 제2 구동 전압 배선(VIL)은 제2 구동 전압 배선(VIL)으로부터 돌출되어 스캔 배선(SL)들과 나란하게 배치되는 제2 수평 구동 전압 배선(HVIL)들을 포함할 수 있다. 제1 수평 구동 전압 배선(HVDL)들과 제2 수평 구동 전압 배선(HVIL)들은 제1 방향(X축 방향)으로 연장될 수 있다. 화소(PX)들 각각은 제1 수평 구동 전압 배선(HVDL) 및 제2 수평 구동 전압 배선(HVIL)에 연결됨으로써, 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL)에 전기적으로 연결될 수 있다.
제1 구동 전압 배선(VDDL)은 도 5a 및 도 5b와 같이 제2 구동 전압 배선(VIL)보다 제1 코너 표시 영역(CDA1)에 인접하게 배치될 수 있다. 이 경우, 제2 수평 구동 전압 배선(HVIL)들은 제1 구동 전압 배선(VDDL)과 교차할 수 있다.
한편, 제2 코너부(CS2)에 배치되는 제1 스캔 구동부(SDU1)는 도 5a 및 도 5b를 결부하여 설명한 제1 코너부(CS1)에 배치되는 제1 스캔 구동부(SDU1)와 유사하므로, 제2 코너부(CS2)에 배치되는 제1 스캔 구동부(SDU1)에 대한 설명은 생략한다. 또한, 제3 코너부(CS3)와 제4 코너부(CS4)에 배치되는 제2 스캔 구동부(SDU2)는 도 5a 및 도 5b를 결부하여 설명한 제1 스캔 구동부(SDU1)와 실질적으로 동일할 수 있으므로, 제3 코너부(CS3)와 제4 코너부(CS4)에 배치되는 제2 스캔 구동부(SDU2)에 대한 설명은 생략한다.
도 6a는 도 5의 화소의 일 예를 보여주는 회로도이다.
도 6a를 참조하면, 화소(PX)들 각각은 스캔 배선(SL)들 중 어느 두 개, 발광 배선(EL)들 중 어느 하나, 및 데이터 배선들 중 어느 하나에 연결될 수 있다. 예를 들어, 도 6a와 같이 화소(PX)는 기입 스캔 배선(GWL), 초기화 스캔 배선(GIL), 제어 스캔 배선(GCL), 발광 배선(EL), 및 데이터 배선(DL) 에 접속될 수 있다. 일 실시예에서, 기입 스캔 배선(GWL)과 제어 스캔 배선(GCL)은 도 5b의 제k 스캔 배선(SLk)이고, 초기화 스캔 배선(GIL)은 제k-1 스캔 배선(SLk-1)일 수 있으나, 이에 한정되지 않는다.
화소(PX)는 도 6a와 같이 구동 트랜지스터(transistor)(DT), 발광 소자(Light Emitting Element, LE), 스위치 소자들, 및 커패시터(C1)를 포함한다. 스위치 소자들은 제1 내지 제6 트랜지스터들(ST1, ST2, ST3, ST4, ST5, ST6)을 포함한다.
구동 트랜지스터(DT)는 게이트 전극, 제1 전극, 및 제2 전극을 포함한다. 구동 트랜지스터(DT)는 게이트 전극에 인가되는 데이터 전압에 따라 제1 전극과 제2 전극 사이에 흐르는 드레인-소스간 전류(Ids, 이하 “구동 전류”라 칭함)를 제어한다.
발광 소자(LEL)는 구동 전류(Ids)에 따라 발광한다. 발광 소자(LEL)의 발광량은 구동 전류(Ids)에 비례할 수 있다.
발광 소자(LEL)는 애노드 전극, 캐소드 전극, 및 애노드 전극과 캐소드 전극 사이에 배치된 유기 발광층을 포함하는 유기 발광 다이오드일 수 있다. 또는, 발광 소자(LEL)는 애노드 전극, 캐소드 전극, 및 애노드 전극과 캐소드 전극 사이에 배치된 무기 반도체를 포함하는 무기 발광 소자일 수 있다. 또는, 발광 소자(LEL)는 애노드 전극, 캐소드 전극, 및 애노드 전극과 캐소드 전극 사이에 배치된 양자점 발광층을 포함하는 양자점 발광 소자일 수 있다. 또는, 발광 소자(LEL)는 마이크로 발광 다이오드(micro light emitting diode)일 수 있다.
발광 소자(LEL)의 애노드 전극은 제4 트랜지스터(ST4)의 제1 전극과 제6 트랜지스터(ST6)의 제2 전극에 접속되며, 캐소드 전극은 제3 구동 전압 배선(VSSL)에 접속될 수 있다. 발광 소자(LEL)의 애노드 전극과 캐소드 전극 사이에는 기생 용량(Cel)이 형성될 수 있다.
커패시터(C1)는 구동 트랜지스터(DT)의 제2 전극과 제1 구동 전압 배선(VDDL) 사이에 형성된다. 커패시터(C1)의 일 전극은 구동 트랜지스터(DT)의 제2 전극에 접속되고, 타 전극은 제1 구동 전압 배선(VDDL)에 접속될 수 있다.
제1 내지 제6 트랜지스터들(ST1, ST2, ST3, ST4, ST5, ST6), 및 구동 트랜지스터(DT) 각각의 제1 전극이 소스 전극인 경우, 제2 전극은 드레인 전극일 수 있다. 또는, 제1 내지 제6 트랜지스터들(ST1, ST2, ST3, ST4, ST5, ST6), 및 구동 트랜지스터(DT) 각각의 제1 전극이 드레인 전극인 경우, 제2 전극은 소스 전극일 수 있다.
제1 내지 제6 트랜지스터들(ST1, ST2, ST3, ST4, ST5, ST6), 및 구동 트랜지스터(DT) 각각의 액티브층은 폴리 실리콘(Poly Silicon), 아몰포스 실리콘, 및 산화물 반도체 중 어느 하나로 형성될 수도 있다. 제1 내지 제6 트랜지스터들(ST1, ST2, ST3, ST4, ST5, ST6), 및 구동 트랜지스터(DT) 각각의 반도체층이 폴리 실리콘으로 형성되는 경우, 그를 형성하기 위한 공정은 저온 폴리 실리콘(Low Temperature Poly Silicon: LTPS) 공정일 수 있다.
또한, 도 6a에서는 제1 내지 제6 트랜지스터들(ST1, ST2, ST3, ST4, ST5, ST6), 및 구동 트랜지스터(DT)가 P 타입 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)으로 형성된 것을 중심으로 설명하였으나, 이에 한정되지 않으며, N 타입 MOSFET으로 형성될 수도 있다.
나아가, 제1 구동 전압 배선(VDDL)의 제1 구동 전압, 제2 구동 전압 배선(VIL)의 제2 구동 전압, 및 제3 구동 전압 배선(VSSL)의 제3 구동 전압은 구동 트랜지스터(DT)의 특성, 발광 소자(LEL)의 특성 등을 고려하여 설정될 수 있다.
도 6b는 도 5의 화소의 또 다른 예를 보여주는 회로도이다.
도 6b의 실시예는 구동 트랜지스터(DT), 제2 트랜지스터(ST2), 제4 트랜지스터(ST4), 제5 트랜지스터(ST5), 및 제6 트랜지스터(ST6)가 P 타입 MOSFET으로 형성되고, 제1 트랜지스터(ST1)와 제3 트랜지스터(ST3)가 N 타입 MOSFET으로 형성되는 것에서 도 6a의 실시예와 차이가 있다.
도 6b를 참조하면, P 타입 MOSFET으로 형성되는 구동 트랜지스터(DT), 제2 트랜지스터(ST2), 제4 트랜지스터(ST4), 제5 트랜지스터(ST5), 및 제6 트랜지스터(ST6) 각각의 액티브층은 폴리 실리콘으로 형성되고, N 타입 MOSFET으로 형성되는 제1 트랜지스터(ST1)와 제3 트랜지스터(ST3) 각각의 액티브층은 산화물 반도체로 형성될 수 있다. 이 경우, 폴리 실리콘으로 형성되는 트랜지스터들과 산화물 반도체로 형성되는 트랜지스터들이 서로 다른 층에 배치될 수 있으므로, 화소(PX)의 면적이 줄어들 수 있다.
도 6b에서는 제2 트랜지스터(ST2)의 게이트 전극과 제4 트랜지스터(ST4)의 게이트 전극이 기입 스캔 배선(GWL)에 연결되고, 제1 트랜지스터(ST1)의 게이트 전극이 제어 스캔 배선(GCL)에 연결되는 것에서 도 6a의 실시예와 차이점이 있다. 또한, 도 6b에서는 제1 트랜지스터(ST1)와 제3 트랜지스터(ST3)가 N 타입 MOSFET으로 형성되므로, 제어 스캔 배선(GCL)과 초기화 스캔 배선(GIL)에는 게이트 하이 전압의 스캔 신호가 인가될 수 있다. 이에 비해, 제2 트랜지스터(ST2), 제4 트랜지스터(ST4), 제5 트랜지스터(ST5), 및 제6 트랜지스터(ST6)가 P 타입 MOSFET으로 형성되므로, 기입 스캔 배선(GWL)과 발광 배선(EL)에는 게이트 로우 전압의 스캔 신호가 인가될 수 있다.
도 7은 도 5a의 스캔 구동 회로의 일 예를 보여주는 회로도이다.
도 7에서는 설명의 편의를 위해 스캔 구동 회로(SDC)의 제k 스캔 배선(SLk)에 연결되는 제k 스캔 스테이지(SSTk)와 제k+1 스캔 배선(SLk+1)에 연결되는 제k+1 스캔 스테이지(SSTk+1)만을 예시하였다.
도 7을 참조하면, 스캔 구동 회로(SDC)는 종속적으로 접속된 스캔 스테이지들(SSTk, SSTk+1)을 포함한다. 스캔 스테이지들(SSTk, SSTk+1)은 스캔 신호들을 순차적으로 출력할 수 있다. 예를 들어, 제k 스캔 스테이지(SSTk)는 제k 스캔 배선(SLk)에 접속되어 제k 스캔 신호를 출력할 수 있다. 제k+1 스캔 스테이지(SSTk+1)는 제k+1 스캔 배선(SLk+1)에 접속되어 제k+1 스캔 신호를 출력할 수 있다.
스캔 스테이지들(SSTk, SSTk+1) 각각은 도 7과 같이 제1 풀-업 노드(NQ1), 제1 풀-다운 노드(NQB1), 제1 풀-업 노드(NQ1)가 제1 게이트 온 전압을 갖는 경우 턴-온되는 제1 풀-업 트랜지스터(TU1), 제1 풀-다운 노드(NQB1)가 제1 게이트 온 전압을 갖는 경우 턴-온되는 제1 풀-다운 트랜지스터(TD1), 및 제1 풀-업 노드(NQ1)와 제1 풀-다운 노드(NQB1)의 충방전을 제어하기 위한 제1 노드 제어부(NC1)를 포함한다. 스캔 스테이지들(SSTk, SSTk+1)에 연결되는 스캔 제어 배선(SCL)은 스캔 스타트 신호가 인가되는 스캔 스타트 신호 배선, 스캔 클럭 신호들이 인가되는 스캔 클럭 배선들(SCL1, SCL2), 제1 게이트 온 전압 배선(VGHL1), 및 제1 게이트 오프 전압 배선(VGLL1)을 포함한다.
제1 노드 제어부(NC1)는 제1 스타트 단자(STR1), 제1 리셋 단자(RT1), 제1 게이트 온 전압 단자(VGHT1), 제1 게이트 오프 전압 단자(VGLT1), 제1 클럭 단자(CT1), 및 제1 출력 단자(OT1)를 포함한다. 제1 스타트 단자(STR1)는 스캔 스타트 신호가 인가되는 스캔 스타트 배선 또는 전단 스테이지의 출력 신호가 인가되는 제1 전단 캐리 배선(PCL1)에 접속될 수 있다. 제1 리셋 단자(RT1)는 후단 스테이지의 출력 신호가 입력되는 제1 후단 캐리 배선(RCL1)에 접속될 수 있다. 제1 게이트 온 전압 단자(VGHT1)는 제1 게이트 온 전압이 인가되는 제1 게이트 온 전압 배선(VGHL1)에 접속될 수 있다. 제1 게이트 오프 전압 단자(VGLT1)는 게이트 오프 전압이 인가되는 제1 게이트 오프 전압 배선(VGLL1)에 접속될 수 있다. 제1 게이트 온 전압은 제1 레벨 전압(V1)이고, 제1 게이트 오프 전압은 제2 레벨 전압일 수 있다. 제1 노드 제어부(NC1)는 복수의 박막 트랜지스터들을 포함한다.
제1 클럭 단자(CT1)는 스캔 클럭 신호가 인가되는 제1 스캔 클럭 배선(SCL1)과 제2 스캔 클럭 신호가 인가되는 제2 스캔 클럭 배선(SCL2) 중 어느 하나에 접속될 수 있다. 스테이지들(SSTk, SSTk+1)은 제1 스캔 클럭 배선(SCL1)과 제2 스캔 클럭 배선(SCL2)에 교번하여 접속될 수 있다. 예를 들어, 제k 스캔 스테이지(SSTk)의 제1 클럭 단자(CT1)가 제1 스캔 클럭 배선(SCL1)에 접속되는 경우, 제k+1 스캔 스테이지(SSTk+1)의 제1 클럭 단자(CT1)는 제2 스캔 클럭 배선(SCL2)에 접속될 수 있다. 도 7에서는 스테이지들(SSTk, SSTk+1)이 두 개의 스캔 클럭 배선들(SCL1, SCL2)에 교번하여 접속되는 것을 예시하였으나, 이에 한정되지 않는다. 예를 들어, 스테이지들(SSTk, SSTk+1)은 3 개 이상의 스캔 클럭 배선들에 교번하여 접속될 수 있다.
제1 출력 단자(OT1)는 스캔 배선들(SLk, SLk+1) 중 어느 하나에 접속될 수 있다. 스테이지들(SSTk, SSTk+1)은 스캔 배선들(SLk, SLk+1)에 순차적으로 접속될 수 있다. 예를 들어, 제k 스테이지(SSTk)의 제1 출력 단자(OT1)는 제k 스캔 배선(SLk)에 접속되고, 제k+1 스테이지(SSTk+1)의 제1 출력 단자(OT1)는 제k+1 스캔 배선(SLk+1)에 접속될 수 있다.
또한, 도 7에서는 스테이지들(SSTk, SSTk+1) 각각의 제1 풀-업 트랜지스터(TU1), 제1 풀-다운 트랜지스터(TD1), 및 제1 노드 제어부(NC1)의 복수의 트랜지스터들이 P 타입 MOSFET으로 형성된 것을 예시하였으나, 본 명세서의 실시예들은 이에 한정되지 않는다. 즉, 스테이지들(SSTk, SSTk+1) 각각의 제1 풀-업 트랜지스터(TU1), 제1 풀-다운 트랜지스터(TD1), 및 제1 노드 제어부(NC1)의 복수의 트랜지스터들은 N 타입 MOSFET으로 형성될 수도 있다.
도 8은 도 5a의 발광 구동 회로의 일 예를 보여주는 회로도이다.
도 8에서는 설명의 편의를 위해 발광 구동 회로(EDC)의 제k 발광 배선(ELk)에 연결되는 제k 발광 스테이지(ESTk)와 제k+1 발광 배선(ELk+1)에 연결되는 제k+1 발광 스테이지(ESTk+1)만을 예시하였다.
도 8을 참조하면, 발광 구동 회로(EDC)는 종속적으로 접속된 발광 스테이지들(ESTk, ESTk+1)을 포함한다. 발광 스테이지들(ESTk, ESTk+1)은 발광 신호들을 순차적으로 출력할 수 있다. 예를 들어, 제k 발광 스테이지(ESTk)는 제k 발광 배선(ELk)에 접속되어 제k 발광 신호를 출력할 수 있다. 제k+1 발광 스테이지(ESTk+1)는 제k+1 발광 배선(ELk+1)에 접속되어 제k+1 발광 신호를 출력할 수 있다.
발광 스테이지들(ESTk, ESTk+1) 각각은 도 8과 같이 제2 풀-업 노드(NQ2), 제2 풀-다운 노드(NQB2), 제2 풀-업 노드(NQ2)가 제2 게이트 온 전압을 갖는 경우 턴-온되는 제2 풀-업 트랜지스터(TU2), 제2 풀-다운 노드(NQB2)가 제2 게이트 온 전압을 갖는 경우 턴-온되는 제2 풀-다운 트랜지스터(TD2), 및 제2 풀-업 노드(NQ2)와 제2 풀-다운 노드(NQB2)의 충방전을 제어하기 위한 제2 노드 제어부(NC2)를 포함한다. 발광 스테이지들(ESTk, ESTk+1)에 연결되는 발광 제어 배선(ECL)은 발광 스타트 신호가 인가되는 발광 스타트 신호 배선, 발광 클럭 신호들이 인가되는 발광 클럭 배선들(ECL1, ECL2), 제2 게이트 온 전압 배선(VGHL2), 및 제2 게이트 오프 전압 배선(VGLL2)을 포함한다.
발광 스테이지들(ESTk, ESTk+1)은 스캔 스타트 신호와 다른 발광 스타트 신호, 스캔 클럭 신호들과 다른 발광 클럭 신호들을 입력 받기 때문에, 스캔 신호들과 다른 발광 신호들을 출력하는 것에서 도 7을 결부하여 설명한 스캔 스테이지들(SSTk, SSTk+1)과 차이가 있을 뿐이므로, 도 7에서는 발광 스테이지들(ESTk, ESTk+1)에 대한 자세한 설명은 생략한다.
한편, 제1 코너 비표시 영역(CNA1)으로 인하여 표시 장치(10)의 심미감이 떨어지므로, 제1 코너 비표시 영역(CNA1)의 면적을 줄일 필요가 있다. 그러나, 도 5a와 같이 제1 코너 비표시 영역(CNA1)에는 스캔 구동 회로(SDC)와 발광 구동 회로(EDC)가 빈 공간이 거의 없이 배치되므로, 제1 코너 비표시 영역(CNA1)의 면적을 줄이기 어렵다. 이하에서는, 제1 코너부(CS1)에서 제1 코너 비표시 영역(CNA1)을 줄이고, 제1 코너 표시 영역(CDA1)의 면적을 늘리는 방안에 대하여 구체적으로 살펴본다.
도 9a는 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다. 도 9b는 도 9a의 B 영역을 상세히 보여주는 레이 아웃도이다.
도 9a 및 도 9b를 참조하면, 표시 패널(100)은 제1 측면 비표시 영역(SNA1)과 제1 코너 비표시 영역(CNA1) 사이에 배치되는 제1 회로 배치 영역(CCA1), 및 제4 측면 비표시 영역(SNA4)과 제1 코너 비표시 영역(CNA1) 사이에 배치되는 제2 회로 배치 영역(CCA2)을 더 포함한다. 또한, 제1 코너부(CS1)는 제1 코너 표시 영역(SDA1), 돌출 표시 영역(PDA), 및 제1 코너 비표시 영역(CNA1)을 포함한다.
제1 회로 배치 영역(CCA1)과 제2 회로 배치 영역(CCA2) 각각은 화상을 표시하지 않는 비표시 영역이다. 제1 회로 배치 영역(CCA1)과 제2 회로 배치 영역(CCA2) 각각은 스캔 구동 회로(SDC)의 제1 스캔 구동 회로(SDC1)와 제2 스캔 구동 회로(SDC2), 발광 구동 회로(EDC)의 제1 발광 구동 회로(EDC1)와 제2 발광 구동 회로(EDC2)가 배치되는 영역이다.
제1 스캔 구동 회로(SDC1)는 제2 스캔 구동 회로(SDC2)보다 제1 코너 표시 영역(CDA1) 및 돌출 표시 영역(PDA)에 가깝게 배치될 수 있다. 즉, 제2 스캔 구동 회로(SDC2)는 제1 스캔 구동 회로(SDC1)보다 제1 코너 표시 영역(CDA1) 및 돌출 표시 영역(PDA)으로부터 멀리 떨어져 배치될 수 있다.
제1 발광 구동 회로(EDC1)는 제2 발광 구동 회로(EDC2)보다 제1 코너 표시 영역(CDA1) 및 돌출 표시 영역(PDA)에 가깝게 배치될 수 있다. 즉, 제2 발광 구동 회로(EDC2)는 제1 발광 구동 회로(EDC1)보다 제1 코너 표시 영역(CDA1) 및 돌출 표시 영역(PDA)으로부터 멀리 떨어져 배치될 수 있다.
제1 스캔 구동 회로(SDC1)는 가장 내측에 배치되고, 제2 스캔 구동 회로(SDC2)는 가장 외측에 배치될 수 있다. 제1 스캔 구동 회로(SDC1)와 제2 스캔 구동 회로(SDC2) 사이에는 제1 발광 구동 회로(EDC1)와 제2 발광 구동 회로(EDC2)가 배치될 수 있다. 제1 발광 구동 회로(EDC1)는 제1 스캔 구동 회로(SDC1)에 인접하게 배치되고, 제2 발광 구동 회로(EDC2)는 제2 스캔 구동 회로(SDC2)에 인접하게 배치될 수 있다.
제1 스캔 구동 회로(SDC1)와 제1 발광 구동 회로(EDC1) 사이에는 제1 스캔 제어 배선(SCL1)이 배치될 수 있다. 제1 발광 구동 회로(EDC1)와 제2 발광 구동 회로(EDC2) 사이에는 발광 제어 배선(ECL)이 배치될 수 있다. 제2 발광 구동 회로(EDC2)와 제2 스캔 구동 회로(SDC2) 사이에는 별도의 제어 배선이 배치되지 않을 수 있다. 제2 스캔 구동 회로(SDC2)와 표시 패널(100)의 가장자리 사이에는 제2 스캔 제어 배선(SCL2)이 배치될 수 있다. 제1 스캔 제어 배선(SCL1)과 제2 스캔 제어 배선(SCL2)은 스캔 제어 배선(SCL)으로부터 분지되었다가 스캔 제어 배선(SCL)으로 다시 합쳐질 수 있다.
제1 스캔 구동 회로(SDC1)는 제1 스캔 스테이지(SST1)들을 포함하고, 제2 스캔 구동 회로(SDC2)는 제2 스캔 스테이지(SST2)들을 포함한다.
제1 스캔 스테이지(SST1)들 각각은 제1 측면 표시 영역(SDA1)과 제2 측면 표시 영역(SDA2)의 화소(PX)들에 연결되는 제1 스캔 배선(SL1)들에 연결될 수 있다. 제1 스캔 스테이지(SST1)들에 연결되는 스캔 배선(SL)들은 제1 스캔 배선(SL1)들로 정의될 수 있다. 제1 스캔 스테이지(SST1)들 각각은 제1 스캔 제어 배선(SCL1)에 연결될 수 있다. 제1 스캔 스테이지(SST1)들 각각은 제1 스캔 제어 배선(SCL1)의 스캔 제어 신호에 따라 스캔 신호를 생성하여 제1 스캔 배선(SL1)으로 출력할 수 있다. 제1 스캔 구동 회로(SDC1)의 제1 스캔 스테이지(SST1)들은 도 7을 결부하여 설명한 바와 실질적으로 동일할 수 있다.
제2 스캔 스테이지(SST2)들 각각은 돌출 표시 영역(PDA)의 화소(PX)들에 연결되는 제2 스캔 배선(SL2)들에 연결될 수 있다. 제2 스캔 스테이지(SST2)들에 연결되는 스캔 배선(SL)들은 제2 스캔 배선(SL2)들로 정의될 수 있다. 제2 스캔 스테이지(SST2)들 각각은 제2 스캔 제어 배선(SCL2)에 연결될 수 있다. 제2 스캔 스테이지(SST2)들 각각은 제2 스캔 제어 배선(SCL2)의 스캔 제어 신호에 따라 스캔 신호를 생성하여 제2 스캔 배선(SL2)으로 출력할 수 있다. 제2 스캔 구동 회로(SDC2)의 제2 스캔 스테이지(SST2)들은 도 7을 결부하여 설명한 바와 실질적으로 동일할 수 있다.
제1 스캔 스테이지(SST1)들에 연결되는 제1 스캔 배선(SL1)들은 최단 경로로 제1 코너 표시 영역(CDA1)의 화소(PX)들에 연결될 수 있다. 이에 비해, 제2 스캔 스테이지(SST2)들에 연결되는 제2 스캔 배선(SL2)들은 표시 패널(100)의 가장자리를 따라 제1 코너 비표시 영역(CNA1)까지 연장된 후 절곡되어 돌출 표시 영역(PDA)의 화소(PX)들에 연결될 수 있다. 이로 인해, 제2 스캔 배선(SL2)들 각각의 연장 길이는 제1 스캔 배선(SL1)들 각각의 연장 길이보다 길 수 있다. 또한, 제2 스캔 배선(SL2)들 각각의 절곡 횟수는 제1 스캔 배선(SL1)들 각각의 절곡 횟수보다 길 수 있다.
제1 스캔 제어 배선(SCL1)과 제2 스캔 제어 배선(SCL2)은 스캔 제어 배선(SCL)으로부터 분지되었다가 스캔 제어 배선(SCL)으로 다시 합쳐지므로, 제1 스캔 스테이지(SST1)들과 제2 스캔 스테이지(SST2)들은 제1 스캔 제어 배선(SCL1)과 제2 스캔 제어 배선(SCL2)에 인가되는 스캔 제어 신호는 실질적으로 동일할 수 있다.
표시 영역들(FDA, SDA1, SDA4, CDA1, PDA)에서 하측에 배치된 스캔 배선(SL)들로부터 상측에 배치된 스캔 배선(SL)들로 순차적으로 스캔 신호들이 인가될 수 있다. 이 경우, 제1 회로 배치 영역(CCA1)에서는 제1 스캔 스테이지(SST1)들에 연결된 제1 스캔 배선(SL1)들이 제2 스캔 스테이지(SST2)들에 연결된 제2 스캔 배선(SL2)들보다 하측에 배치되므로, 제1 스캔 스테이지(SST1)들이 제1 스캔 배선(SL1)들에 스캔 신호들을 출력한 후, 제2 스캔 스테이지(SST2)들이 제2 스캔 배선(SL2)들에 스캔 신호들을 출력할 수 있다. 제2 회로 배치 영역(CCA2)에서는 제1 스캔 스테이지(SST1)들에 연결된 제1 스캔 배선(SL1)들이 제2 스캔 스테이지(SST2)들에 연결된 제2 스캔 배선(SL2)들보다 상측에 배치되므로, 제2 스캔 스테이지(SST2)들이 제2 스캔 배선(SL2)들에 스캔 신호들을 출력한 후, 제1 스캔 스테이지(SST1)들이 제1 스캔 배선(SL1)들에 스캔 신호들을 출력할 수 있다.
제1 발광 스테이지(EST1)들 각각은 제1 측면 표시 영역(SDA1)과 제2 측면 표시 영역(SDA2)의 화소(PX)들에 연결되는 제1 발광 배선(EL1)들에 연결될 수 있다. 제1 발광 스테이지(EST1)들에 연결되는 발광 배선(EL)들은 제1 발광 배선(EL1)들로 정의될 수 있다. 제1 발광 배선(EL1)들 각각은 제1 스캔 스테이지(SST1)를 경유하여 제1 발광 스테이지(EST1)에 연결될 수 있다.
제2 발광 스테이지(EST2)들 각각은 돌출 표시 영역(PDA)의 화소(PX)들에 연결되는 제2 발광 배선(EL2)들에 연결될 수 있다. 제2 발광 스테이지(EST2)들에 연결되는 발광 배선(EL)들은 제2 발광 배선(EL2)들로 정의될 수 있다. 제2 발광 배선(EL2)들 각각은 제2 스캔 스테이지(SST2)를 경유하여 제2 발광 스테이지(EST2)에 연결될 수 있다.
제1 발광 스테이지(EST1)들과 제2 발광 스테이지(EST2)들 각각은 발광 제어 배선(ECL)에 연결될 수 있다. 즉, 제1 발광 스테이지(EST1)들과 제2 발광 스테이지(EST2)들은 발광 제어 배선(ECL)을 공유할 수 있다. 제1 발광 스테이지(EST1)들과 제2 발광 스테이지(EST2)들 각각은 발광 제어 배선(ECL)의 발광 제어 신호에 따라 발광 신호를 생성하여 발광 배선(EL)으로 출력할 수 있다. 제1 발광 구동 회로(EDC1)의 제1 발광 스테이지(EST1)들과 제2 발광 구동 회로(EDC2)의 제2 발광 스테이지(EST2)들 각각은 도 8을 결부하여 설명한 바와 실질적으로 동일할 수 있다.
제1 발광 스테이지(EST1)들에 연결되는 제1 발광 배선(EL1)들은 최단 경로로 제1 코너 표시 영역(CDA1)의 화소(PX)들에 연결될 수 있다. 이에 비해, 제2 발광 스테이지(EST2)들에 연결되는 제2 발광 배선(EL2)들은 표시 패널(100)의 가장자리를 따라 제1 코너 비표시 영역(NDA1)까지 연장된 후 절곡되어 돌출 표시 영역(PDA)의 화소(PX)들에 연결될 수 있다. 이로 인해, 제2 발광 배선(EL2)들 각각의 연장 길이는 제1 발광 배선(EL1)들 각각의 연장 길이보다 길 수 있다. 또한, 제2 발광 배선(EL2)들 각각의 절곡 횟수는 제1 발광 배선(EL1)들 각각의 절곡 횟수보다 길 수 있다.
표시 영역들(FDA, SDA1, SDA4, CDA1, PDA)에서 하측에 배치된 발광 배선(EL)들로부터 상측에 배치된 발광 배선(EL)들로 순차적으로 발광 신호들이 인가될 수 있다. 이 경우, 제1 회로 배치 영역(CCA1)에서는 제1 발광 스테이지(EST1)들에 연결된 발광 배선(EL)들이 제2 발광 스테이지(EST2)들에 연결된 발광 배선(EL)보다 하측에 배치되므로, 제1 발광 스테이지(EST1)들이 발광 배선(EL)들에 발광 신호들을 출력한 후, 제2 발광 스테이지(EST2)들이 발광 배선(EL)들에 발광 신호들을 출력할 수 있다. 제2 회로 배치 영역(CCA2)에서는 제1 발광 스테이지(EST1)들에 연결된 발광 배선(EL)들이 제2 발광 스테이지(EST2)들에 연결된 발광 배선(EL)보다 상측에 배치되므로, 제2 발광 스테이지(EST2)들이 발광 배선(EL)들에 발광 신호들을 출력한 후, 제1 발광 스테이지(EST1)들이 발광 배선(EL)들에 발광 신호들을 출력할 수 있다.
제1 코너 비표시 영역(CNA1)에는 제2 스캔 스테이지(SST2)들에 연결되는 스캔 배선(SL)들, 제2 발광 스테이지(EST2)들에 연결되는 발광 배선(EL)들, 스캔 제어 배선(SCL), 및 발광 제어 배선(ECL)이 배치될 수 있다. 제1 코너 비표시 영역(CNA1)에는 스캔 구동 회로(SDC)와 발광 구동 회로(EDC)가 배치되지 않으므로, 제1 코너 비표시 영역(CNA1)의 폭은 크게 줄어들 수 있다.
도 9c와 같이, 제1 코너 비표시 영역(CNA1)의 폭(WCNA1)은 제1 측면부(SS1)의 폭(WSS1), 제4 측면부(SS4)의 폭(WSS4), 제1 회로 배치 영역(CCA1)의 폭(WCC1), 및 제2 회로 배치 영역(CCA2)의 폭(WCC2)보다 작을 수 있다. 제1 회로 배치 영역(CCA1)의 폭(WCC1)은 제1 측면부(SS1)의 폭(WSS1)보다 클 수 있으며, 제2 회로 배치 영역(CCA2)의 폭(WCC2)은 제2 측면부(SS2)의 폭(WSS2)보다 클 수 있다.
여기서, 제1 코너 비표시 영역(CNA1)의 폭(WCNA1)은 제1 코너부(CS1)의 가장자리(ECS1)와 돌출 표시 영역(PDA) 사이의 최소 거리로 정의될 수 있다. 제1 측면부(SS1)의 폭(WSS1)은 제1 측면부(SS1)의 가장자리(ESS1)와 제1 측면 표시 영역(SDA1) 사이의 최소 거리로 정의될 수 있다. 제4 측면부(SS4)의 폭(WSS4)은 제4 측면부(SS4)의 가장자리(ESS4)와 제4 측면 표시 영역(SDA4) 사이의 최소 거리로 정의될 수 있다. 제1 회로 배치 영역(CCA1)의 폭(WCC1)은 제1 회로 배치 영역(CCA1)의 가장자리(ECA1)와 제1 측면 표시 영역(SDA1) 사이의 최소 거리로 정의될 수 있다. 제4 회로 배치 영역(CCA4)의 폭(WCC4)은 제4 회로 배치 영역(CCA4)의 가장자리(ECA4)와 제4 측면 표시 영역(SDA4) 사이의 최소 거리로 정의될 수 있다.
제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL)은 제1 코너 비표시 영역(CNA1)과 제1 코너 표시 영역(CDA1) 사이와 제1 코너 비표시 영역(CNA1)과 돌출 표시 영역(PDA) 사이에 배치될 수 있다. 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL) 각각은 스캔 배선(SL)들 및 발광 배선(EL)들과 교차할 수 있다.
제1 회로 배치 영역(CCA1)의 폭(WCC1), 제1 측면 비표시 영역(SNA1)의 폭(WSS1), 및 제1 코너 비표시 영역(CNA1)의 폭(WCNA1)이 상이하며, 제2 회로 배치 영역(CCA2)의 폭(WCC2), 및 제4 측면 비표시 영역(SNA4)의 폭(WSNA4)이 상이하다. 그러므로, 표시 영역들(SDA1, SDA4, PDA)과 비표시 영역들(SNA1, CCA1, CNA1, CCA2, SNA4) 사이에 배치되는 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL) 각각은 복수 회 절곡될 수 있다.
제1 코너 표시 영역(SDA1)과 돌출 표시 영역(PDA)에는 화상을 표시하는 화소(PX)들이 배치될 수 있다. 화소(PX)들은 제1 방향(X축 방향)과 제2 방향(Y축 방향)에서 매트릭스 형태로 배열될 수 있다. 화소(PX)는 도 6에서 설명한 바와 실질적으로 동일할 수 있으므로, 화소(PX)에 대한 설명은 생략한다.
돌출 표시 영역(PDA)은 제1 코너 표시 영역(SD1)으로부터 돌출될 수 있다. 제1 회로 배치 영역(CCA1), 제2 회로 배치 영역(CCA2), 및 제1 코너 비표시 영역(CNA1)에 의해 만입 영역이 정의될 수 있다. 돌출 표시 영역(PDA)은 만입 영역에 삽입될 수 있다.
도 9a 및 도 9b와 같이, 스캔 구동 회로(SDC)가 더미 스캔 스테이지(DST)들을 포함하지 않고, 발광 구동 회로(EDC)가 더미 발광 스테이지(DET)들을 포함하지 않는다. 또한, 스캔 스테이지(SST)들과 발광 스테이지(DET)들 중 일부를 제1 측면 비표시 영역(SNA1)과 제1 코너 비표시 영역(CNA1) 사이의 제1 회로 배치 영역(CCA1)에 배치한다. 또한, 스캔 스테이지(SST)들과 발광 스테이지(DET)들 중 나머지를 제4 측면 비표시 영역(SNA4)과 제1 코너 비표시 영역(CNA1) 사이의 제2 회로 배치 영역(CCA2)에 배치한다.
즉, 더미 스캔 스테이지(DST)들과 더미 발광 스테이지(DET)들을 삭제하고, 스캔 스테이지(SST)들과 발광 스테이지(DST)들을 제1 및 제2 회로 배치 영역들(CCA1, CCA2)에 집중하여 배치하므로, 제1 코너 비표시 영역(CNA1)의 면적은 줄어들 수 있다. 또한, 제1 코너 비표시 영역(CNA1)의 면적이 줄어든 만큼 돌출 표시 영역(PDA)이 배치되므로, 제1 코너부(CS1)의 표시 영역의 면적은 늘어날 수 있다.
도 10은 도 9b의 Ⅰ-Ⅰ’를 따라 절단한 표시 패널의 일 예를 보여주는 단면도이다. 도 11은 도 9b의 Ⅱ-Ⅱ’를 따라 절단한 표시 패널의 일 예를 보여주는 단면도이다. 도 12는 도 9b의 Ⅲ-Ⅲ’를 따라 절단한 표시 패널의 일 예를 보여주는 단면도이다.
도 10에는 화소(PX)의 단면의 일 예가 나타나 있으며, 도 11과 도 12에는 제1 구동 전압 배선(VDDL) 및 제2 구동 전압 배선(VIL)과 교차하는 스캔 배선(SL)들과 발광 배선(EL)들의 단면의 일 예가 나타나 있다.
도 10 내지 도 12를 참조하면, 제1 기판(SUB1) 상에는 제1 버퍼막(BF1)이 배치될 수 있다.
제1 기판(SUB1)은 고분자 수지 등의 절연 물질로 이루어질 수 있다. 예를 들어, 제1 기판(SUB1)은 폴리이미드(polyimide)를 포함할 수 있다. 제1 기판(SUB1) 각각은 벤딩(bending), 폴딩(folding), 롤링(rolling) 등이 가능한 플렉서블(flexible) 기판일 수 있다.
제1 버퍼막(BF1)은 투습에 취약한 제1 기판(SUB1)을 통해 침투하는 수분으로부터 박막 트랜지스터층(TFTL)의 박막 트랜지스터들과 발광 소자층(EML)의 발광층(172)을 보호하기 위한 막이다. 제1 버퍼막(BF1) 각각은 교번하여 적층된 복수의 무기막들로 이루어질 수 있다. 예를 들어, 제1 버퍼막(BF1) 각각은 실리콘 나이트라이드층, 실리콘 옥시 나이트라이드층, 실리콘 옥사이드층, 티타늄옥사이드층, 및 알루미늄옥사이드층 중 하나 이상의 무기막이 교번하여 적층된 다중막으로 형성될 수 있다.
한편, 제1 버퍼막(BF1) 상에는 제2 기판이 배치되며, 제2 기판 상에는 제2 버퍼막이 추가로 배치될 수도 있다. 또한, 제1 기판(SUB1) 상에는 제1 기판(SUB1)으로 입사되는 광을 차단하기 위한 차광층이 배치될 수 있다.
제2 버퍼막(BF2) 상에는 박막 트랜지스터(ST)의 액티브층(ACT)이 배치될 수 있다. 박막 트랜지스터(ST)의 액티브층(ACT)은 다결정 실리콘, 단결정 실리콘, 저온 다결정 실리콘, 비정질 실리콘, 또는 산화물 반도체를 포함한다. 게이트 절연막(130)에 의해 덮이지 않고 노출된 박막 트랜지스터(ST)의 액티브층(ACT)은 불순물 또는 이온이 도핑되므로, 도전성을 가질 수 있다. 그러므로, 도전성을 갖는 박막 트랜지스터(ST)의 소스 전극(S)과 드레인 전극(D)이 형성될 수 있다.
박막 트랜지스터(ST)의 액티브층(ACT) 상에는 게이트 절연막(130)이 배치될 수 있다. 게이트 절연막(130)은 무기막, 예를 들어 실리콘 나이트라이드층, 실리콘 옥시 나이트라이드층, 실리콘 옥사이드층, 티타늄옥사이드층, 또는 알루미늄옥사이드층으로 형성될 수 있다.
게이트 절연막(130) 상에는 박막 트랜지스터(ST)의 게이트 전극(G)과 제1 스캔 배선(SL1)들이 배치될 수 있다. 박막 트랜지스터(ST)의 게이트 전극(G)은 제3 방향(Z축 방향)에서 액티브층(ACT)과 중첩할 수 있다. 박막 트랜지스터(ST)의 게이트 전극(G)과 제1 스캔 배선(SL1)들은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
박막 트랜지스터(ST)의 게이트 전극(G)과 제1 스캔 배선(SL1)들 상에는 제1 층간 절연막(141)이 배치될 수 있다. 제1 층간 절연막(141)은 무기막, 예를 들어 실리콘 나이트라이드층, 실리콘 옥시 나이트라이드층, 실리콘 옥사이드층, 티타늄옥사이드층, 또는 알루미늄옥사이드층으로 형성될 수 있다. 제1 층간 절연막(141)은 복수의 무기막을 포함할 수 있다.
제1 층간 절연막(141) 상에는 커패시터 전극(CAE)이 배치될 수 있다. 커패시터 전극(CAE)은 제3 방향(Z축 방향)에서 제3 박막 트랜지스터(ST)의 게이트 전극(G)과 중첩할 수 있다. 제1 층간 절연막(141)이 소정의 유전율을 가지므로, 커패시터 전극(CAE), 게이트 전극(G), 및 그들 사이에 배치된 제1 층간 절연막(141)에 의해 커패시터가 형성될 수 있다. 커패시터 전극(CAE)은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
커패시터 전극(CAE) 상에는 제2 층간 절연막(142)이 배치될 수 있다. 제2 층간 절연막(142)은 무기막, 예를 들어 실리콘 나이트라이드층, 실리콘 옥시 나이트라이드층, 실리콘 옥사이드층, 티타늄옥사이드층, 또는 알루미늄옥사이드층으로 형성될 수 있다. 제2 층간 절연막(142)은 복수의 무기막을 포함할 수 있다.
제2 층간 절연막(142) 상에는 제1 애노드 연결 전극(ANDE1), 제1 구동 전압 배선(VDDL), 및 제2 구동 전압 배선(VIL)이 배치될 수 있다. 제1 애노드 연결 전극(ANDE1)은 제1 층간 절연막(141), 및 제2 층간 절연막(142)을 관통하여 박막 트랜지스터(ST)의 드레인 전극(D)을 노출하는 제1 애노드 콘택홀(ANCT1)을 통해 박막 트랜지스터(ST)의 드레인 전극(D)에 연결될 수 있다. 제1 애노드 연결 전극(ANDE1), 제1 구동 전압 배선(VDDL), 및 제2 구동 전압 배선(VIL)은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
제1 애노드 연결 전극(ANDE1), 제1 구동 전압 배선(VDDL), 및 제2 구동 전압 배선(VIL) 상에는 평탄화를 위한 제1 유기막(160)이 배치될 수 있다. 제1 유기막(160)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
제1 유기막(160) 상에는 제2 애노드 연결 전극(ANDE2)과 제2 스캔 배선(SL2)들이 배치될 수 있다. 제2 애노드 연결 전극(ANDE2)은 제1 유기막(160)을 관통하여 제1 애노드 연결 전극(ANDE1)을 노출하는 제2 애노드 콘택홀(ANCT2)을 통해 제2 애노드 연결 전극(ANDE2)에 연결될 수 있다. 제2 스캔 배선(SL2)들은 제1 코너 비표시 영역(CNA1)에서 제1 유기막(160) 상에 배치되나, 돌출 표시 영역(PDA)에서 제1 스캔 배선(SL1)들과 같이 게이트 절연막(130) 상에 배치될 수 있다. 제2 애노드 연결 전극(ANDE2)과 제2 스캔 배선(SL2)들은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다.
제2 애노드 연결 전극(ANDE2) 상에는 제2 유기막(180)이 배치될 수 있다. 제2 유기막(180)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
도 10에 도시된 박막 트랜지스터(ST)는 도 6의 제6 트랜지스터(ST6)의 일 예일 수 있다. 또한, 도 10에서는 박막 트랜지스터(ST)가 게이트 전극(G)이 액티브층(ACT)의 상부에 위치하는 상부 게이트(탑 게이트, top gate) 방식으로 형성된 것을 예시하였으나, 이에 한정되지 않음에 주의하여야 한다. 박막 트랜지스터(ST)는 게이트 전극(G)이 액티브층(ACT)의 하부에 위치하는 하부 게이트(보텀 게이트, bottom gate) 방식 또는 게이트 전극(G)이 액티브층(ACT)의 상부와 하부에 모두 위치하는 더블 게이트(double gate) 방식으로 형성될 수 있다.
제2 유기막(180) 상에는 발광 소자(170)들과 뱅크(190)가 배치될 수 있다. 발광 소자(170)들 각각은 제1 발광 전극(171), 발광층(172), 및 제2 발광 전극(173)을 포함한다.
제1 발광 전극(171)은 제2 유기막(180) 상에 형성될 수 있다. 제1 발광 전극(171)은 제2 유기막(180)을 관통하여 제2 애노드 연결 전극(ANDE2)을 노출하는 제3 애노드 콘택홀(ANCT3)을 통해 제2 애노드 연결 전극(ANDE2)에 연결될 수 있다.
발광층(172)을 기준으로 제2 발광 전극(173) 방향으로 발광하는 상부 발광(top emission) 구조에서 제1 발광 전극(171)은 알루미늄과 티타늄의 적층 구조(Ti/Al/Ti), 알루미늄과 ITO의 적층 구조(ITO/Al/ITO), APC 합금, 및 APC 합금과 ITO의 적층 구조(ITO/APC/ITO)와 같은 반사율이 높은 금속물질로 형성될 수 있다. APC 합금은 은(Ag), 팔라듐(Pd), 및 구리(Cu)의 합금이다.
뱅크(190)는 발광 영역(EA)을 정의하는 역할을 하기 위해 제2 유기막(180) 상에서 제1 발광 전극(171)을 구획하도록 형성될 수 있다. 뱅크(190)는 제1 발광 전극(171)의 가장자리를 덮도록 형성될 수 있다. 뱅크(190)는 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
발광 영역(EA)은 제1 발광 전극(171), 발광층(172), 및 제2 발광 전극(173)이 순차적으로 적층되어 제1 발광 전극(171)으로부터의 정공과 제2 발광 전극(173)으로부터의 전자가 발광층(172)에서 서로 결합되어 발광하는 영역을 나타낸다.
제1 발광 전극(171)과 뱅크(190) 상에는 발광층(172)이 형성된다. 발광층(172)은 유기 물질을 포함하여 소정의 색을 발광할 수 있다. 예를 들어, 발광층(172)은 정공 수송층(hole transporting layer), 유기 물질층, 및 전자 수송층(electron transporting layer)을 포함한다.
제2 발광 전극(173)은 발광층(172) 상에 형성된다. 제2 발광 전극(173)은 발광층(172)을 덮도록 형성될 수 있다. 제2 발광 전극(173)은 모든 발광 영역(EA)에 공통적으로 형성되는 공통층일 수 있다. 제2 발광 전극(173) 상에는 캡핑층(capping layer)이 형성될 수 있다.
상부 발광 구조에서 제2 발광 전극(173)은 광을 투과시킬 수 있는 ITO, IZO와 같은 투명한 금속물질(TCO, Transparent Conductive Material), 또는 마그네슘(Mg), 은(Ag), 또는 마그네슘(Mg)과 은(Ag)의 합금과 같은 반투과 금속물질(Semi-transmissive Conductive Material)로 형성될 수 있다. 제2 발광 전극(173)이 반투과 금속물질로 형성되는 경우, 마이크로 캐비티(micro cavity)에 의해 출광 효율이 높아질 수 있다.
제2 발광 전극(173) 상에는 봉지층(TFE)이 배치될 수 있다. 봉지층(TFE)은 발광 소자층(EML)에 산소 또는 수분이 침투되는 것을 방지하기 위해 적어도 하나의 무기막을 포함한다. 또한, 봉지층(TFE)은 먼지와 같은 이물질로부터 발광 소자층(EML)을 보호하기 위해 적어도 하나의 유기막을 포함한다. 예를 들어, 봉지층(TFE)은 제1 무기막(TFE1), 유기막(TFE2), 및 제2 무기막(TFE3)을 포함한다.
제1 무기막(TFE1)은 제2 발광 전극(173) 상에 배치되고, 유기막(TFE2)은 제1 무기막(TFE1) 상에 배치되며, 제2 무기막(TFE3)은 유기막(TFE2) 상에 배치될 수 있다. 제1 무기막(TFE1)과 제2 무기막(TFE3)은 실리콘 나이트라이드층, 실리콘 옥시 나이트라이드층, 실리콘 옥사이드층, 티타늄옥사이드층, 및 알루미늄옥사이드층 중 하나 이상의 무기막이 교번하여 적층된 다중막으로 형성될 수 있다. 유기막(TFE2)은 모노머(monomer, 단량체)일 수 있다.
한편, 도 10 내지 도 12에서는 제2 스캔 배선(SL2)들과 제2 발광 배선(EL2)들이 제1 유기막(160) 상에 배치되는 것을 예시하였으나, 이에 한정되지 않는다. 제2 스캔 배선(SL2)들과 제2 발광 배선(EL2)들은 커패시터 전극(CAE)과 동일한 층에 배치될 수 있다. 예를 들어, 제2 스캔 배선(SL2)들과 제2 발광 배선(EL2)들은 제1 층간 절연막(141) 상에 배치될 수 있다. 또는, 제2 스캔 배선(SL2)들과 제2 발광 배선(EL2)들은 제1 스캔 배선(SL1)들 및 제1 발광 배선(EL1)들과 동일한 층에 배치될 수 있다. 예를 들어, 제2 스캔 배선(SL2)들과 제2 발광 배선(EL2)들은 게이트 절연막(130) 상에 배치될 수 있다. 또는, 제2 스캔 배선(SL2)들과 제2 발광 배선(EL2)들은 제1 애노드 연결 전극(ANDE1)과 동일한 층에 배치될 수 있다. 예를 들어, 제2 스캔 배선(SL2)들과 제2 발광 배선(EL2)들은 제2 층간 절연막(142) 상에 배치될 수 있다.
또한, 도 10 내지 도 12에서는 제1 스캔 배선(SL1)들과 제1 발광 배선(EL1)들이 게이트 절연막(130) 상에 배치되는 것을 예시하였으나, 이에 한정되지 않는다. 제1 스캔 배선(SL1)들과 제1 발광 배선(EL1)들은 제1 층간 절연막(141) 상에 배치될 수 있다. 또는, 제1 스캔 배선(SL1)들과 제1 발광 배선(EL1)들은 제2 층간 절연막(142) 상에 배치될 수 있다. 또는, 제1 스캔 배선(SL1)들과 제1 발광 배선(EL1)들은 제1 유기막(160) 상에 배치될 수 있다.
도 13a는 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다.
도 13a의 실시예는 제1 측면 비표시 영역(SNA1)과 제1 코너 비표시 영역(CNA1) 사이에 제1 회로 배치 영역(CCA1)이 배치되고, 제4 측면 비표시 영역(SNA4)과 제1 코너 비표시 영역(CNA1) 사이에 제2 회로 배치 영역(CCA2)이 배치되며, 제1 코너 비표시 영역(CNA1)이 줄어든 영역에 돌출 표시 영역(PDA)이 배치되는 것에서 도 9a 및 도 9b의 실시예와 동일하다. 도 13a의 실시예는 제1 회로 배치 영역(CCA1)과 제2 회로 배치 영역(CCA2) 각각이 하나의 스캔 구동 회로(SDC)와 하나의 발광 구동 회로(EDC)를 가지며, 제2 회로 배치 영역(CCA2)의 스캔 배선(SL)들이 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL)을 따라 연장되다가 돌출 표시 영역(PDA)의 화소(PX)들에 연결되는 것에서 도 9a 및 도 9b의 실시예와 차이점이 있다. 도 13a에서는 도 9a 및 도 9b의 실시예와 차이점 위주로 설명한다.
도 13a를 참조하면, 제1 회로 배치 영역(CCA1)과 제2 회로 배치 영역(CCA2)은 스캔 구동 회로(SDC)와 발광 구동 회로(EDC)를 포함한다.
스캔 구동 회로(SDC)는 발광 구동 회로(EDC)보다 제1 코너 표시 영역(CDA1) 및 돌출 표시 영역(PDA)에 가깝게 배치될 수 있다. 즉, 발광 구동 회로(EDC)는 스캔 구동 회로(SDC)보다 제1 코너 표시 영역(CDA1) 및 돌출 표시 영역(PDA)으로부터 멀리 떨어져 배치될 수 있다.
스캔 구동 회로(SDC)와 발광 구동 회로(EDC) 사이에는 스캔 제어 배선(SCL)이 배치될 수 있다. 발광 구동 회로(EDC)와 표시 패널(100)의 가장자리 사이에는 발광 제어 배선(ECL)이 배치될 수 있다.
스캔 구동 회로(SDC)는 스캔 스테이지(SST)들을 포함한다. 제1 회로 배치 영역(CCA1)의 스캔 스테이지(SST)들은 제1 측면 표시 영역(SDA1)의 화소(PX)들에 연결되는 스캔 배선(SL)들에 연결될 수 있다. 제2 회로 배치 영역(CCA2)의 스캔 스테이지(SST)들은 제2 측면 표시 영역(SDA2)과 돌출 표시 영역(PDA)의 화소(PX)들에 연결되는 스캔 배선(SL)들에 연결될 수 있다.
제1 회로 배치 영역(CCA1)의 스캔 스테이지(SST)들에 연결되는 스캔 배선(SL)들은 최단 경로로 제1 측면 표시 영역(SDA1)의 화소(PX)들에 연결될 수 있다. 이에 비해, 제2 회로 배치 영역(CCA2)의 스캔 스테이지(SST)들에 연결되는 스캔 배선(SL)들은 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL)을 따라 연장된 후 제2 측면 표시 영역(SDA2)과 돌출 표시 영역(PDA)의 화소(PX)들에 연결될 수 있다.
여기서, 제2 측면 표시 영역(SDA2)에 배치되는 화소(PX)를 제1 화소(PX1)로 정의하고, 돌출 표시 영역(PDA)에 배치되는 화소(PX)를 제2 화소(PX2)로 정의한다. 또한, 제1 화소(PX1)에 연결되는 스캔 배선(SL)을 제1 스캔 배선(SL1)으로 정의하고, 제2 화소(PX2)에 연결되는 스캔 배선(SL)을 제2 스캔 배선(SL2)으로 정의한다. 제1 스캔 배선(SL1)과 제2 스캔 배선(SL2)이 모두 제1 구동 전압 배선(VDDL)을 따라 연장되나, 제2 스캔 배선(SL2)의 연장 길이가 제1 스캔 배선(SL1)의 연장 길이보다 길기 때문에, 제2 스캔 배선(SL2)의 절곡 횟수는 제1 스캔 배선(SL1)의 절곡 횟수보다 많을 수 있다.
또한, 제2 스캔 배선(SL2)과 제1 구동 전압 배선(VDDL) 간의 중첩 면적은 제1 스캔 배선(SL1)과 제1 구동 전압 배선(VDDL) 간의 중첩 면적보다 클 수 있다. 또는, 제1 스캔 배선(SL1)과 제2 스캔 배선(SL2)이 모두 제2 구동 전압 배선(VIL)을 따라 연장되는 경우, 제2 스캔 배선(SL2)의 연장 길이가 제1 스캔 배선(SL1)의 연장 길이보다 길기 때문에, 제2 스캔 배선(SL2)과 제2 구동 전압 배선(VIL) 간의 중첩 면적은 제1 스캔 배선(SL1)과 제2 구동 전압 배선(VIL) 간의 중첩 면적보다 클 수 있다.
제1 회로 배치 영역(CCA1)의 폭과 제1 코너 비표시 영역(CNA1)의 폭이 상이하며, 제2 회로 배치 영역(CCA2)의 폭과 제2 코너 비표시 영역(CNA2)의 폭이 상이하므로, 표시 영역들(SDA1, SDA4, PDA)과 비표시 영역들(CCA1, CNA1, CCA2) 사이에 배치되는 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL) 각각은 복수 회 절곡될 수 있다. 이로 인해, 제2 회로 배치 영역(CCA2)의 스캔 스테이지(SST)들에 연결되는 스캔 배선(SL)들 역시 복수 회 절곡될 수 있다.
제1 회로 배치 영역(CCA1)의 스캔 스테이지(SST)들 각각은 스캔 제어 배선(SCL)의 스캔 제어 신호에 따라 스캔 신호를 생성하여 제1 측면 표시 영역(SDA1)의 화소(PX)에 연결되는 스캔 배선(SL)에 출력할 수 있다. 제2 회로 배치 영역(CCA2)의 스캔 스테이지(SST)들 각각은 스캔 제어 배선(SCL)의 스캔 제어 신호에 따라 스캔 신호를 생성하여 제4 측면 표시 영역(SDA4)과 돌출 표시 영역(PDA)의 화소(PX)에 연결되는 스캔 배선(SL)에 출력할 수 있다.
발광 구동 회로(EDC)는 발광 스테이지(EST)들을 포함한다. 제1 회로 배치 영역(CCA1)의 발광 스테이지(EST)들은 제1 측면 표시 영역(SDA1)의 화소(PX)들에 연결되는 발광 배선(EL)들에 연결될 수 있다. 제2 회로 배치 영역(CCA2)의 발광 스테이지(EST)들은 제4 측면 표시 영역(SDA4)과 돌출 표시 영역(PDA)의 화소(PX)들에 연결되는 발광 배선(EL)들에 연결될 수 있다.
제1 회로 배치 영역(CCA1)의 발광 스테이지(EST)들에 연결되는 발광 배선(EL)들은 최단 경로로 제1 측면 표시 영역(SDA1)의 화소(PX)들에 연결될 수 있다. 이에 비해, 제2 회로 배치 영역(CCA2)의 발광 스테이지(EST)들에 연결되는 발광 배선(EL)들은 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL)을 따라 연장된 후 제4 측면 표시 영역(SDA4)과 돌출 표시 영역(PDA)의 화소(PX)들에 연결될 수 있다.
여기서, 제1 화소(PX1)에 연결되는 발광 배선(EL)을 제1 발광 배선(EL1)으로 정의하고, 제2 화소(PX2)에 연결되는 발광 배선(EL)을 제2 발광 배선(EL2)으로 정의한다. 제1 발광 배선(EL1)과 제2 발광 배선(EL2)이 모두 제1 구동 전압 배선(VDDL)을 따라 연장되나, 제2 발광 배선(EL2)의 연장 길이가 제1 발광 배선(EL1)의 연장 길이보다 길기 때문에, 제2 발광 배선(EL2)의 절곡 횟수는 제1 발광 배선(EL1)의 절곡 횟수보다 많을 수 있다.
또한, 제2 발광 배선(EL2)과 제2 구동 전압 배선(VDDL) 간의 중첩 면적은 제1 발광 배선(EL1)과 제1 구동 전압 배선(VDDL) 간의 중첩 면적보다 클 수 있다. 또는, 제1 발광 배선(EL1)과 제2 발광 배선(EL2)이 모두 제2 구동 전압 배선(VIL)을 따라 연장되는 경우, 제2 발광 배선(EL2)의 연장 길이가 제1 발광 배선(EL1)의 연장 길이보다 길기 때문에, 제2 발광 배선(EL2)과 제2 구동 전압 배선(VIL) 간의 중첩 면적은 제1 발광 배선(EL1)과 제2 구동 전압 배선(VIL) 간의 중첩 면적보다 클 수 있다.
도 13b와 같이, 제1 회로 배치 영역(CCA1)의 폭(WCC1)과 제1 코너 비표시 영역(CNA1)의 폭(WCNA1)이 상이하며, 제2 회로 배치 영역(CCA2)의 폭(WCC2)과 제1 코너 비표시 영역(CNA1)의 폭(WCNA1)이 상이하므로, 표시 영역들(SDA1, SDA4, PDA)과 비표시 영역들(CCA1, CNA1, CCA2) 사이에 배치되는 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL) 각각은 복수 회 절곡될 수 있다. 이로 인해, 제2 회로 배치 영역(CCA2)의 발광 스테이지(EST)들에 연결되는 발광 배선(EL)들 역시 복수 회 절곡될 수 있다.
제1 회로 배치 영역(CCA1)의 발광 스테이지(EST)들 각각은 발광 제어 배선(ECL)의 발광 제어 신호에 따라 발광 신호를 생성하여 제1 측면 표시 영역(SDA1)의 화소(PX)에 연결되는 발광 배선(EL)에 출력할 수 있다. 제2 회로 배치 영역(CCA2)의 발광 스테이지(EST)들 각각은 발광 제어 배선(ECL)의 발광 제어 신호에 따라 발광 신호를 생성하여 제2 측면 표시 영역(SDA2)과 돌출 표시 영역(PDA)의 화소(PX)에 연결되는 발광 배선(EL)에 출력할 수 있다.
도 13a와 같이, 스캔 구동 회로(SDC)가 더미 스캔 스테이지(DST)들을 포함하지 않고, 발광 구동 회로(EDC)가 더미 발광 스테이지(DET)들을 포함하지 않는다. 또한, 스캔 스테이지(SST)들과 발광 스테이지(DET)들 중 일부를 제1 측면 비표시 영역(SNA1)과 제1 코너 비표시 영역(CNA1) 사이의 제1 회로 배치 영역(CCA1)에 배치한다. 또한, 스캔 스테이지(SST)들과 발광 스테이지(DET)들 중 나머지를 제4 측면 비표시 영역(SNA4)과 제1 코너 비표시 영역(CNA1) 사이의 제2 회로 배치 영역(CCA2)에 배치한다.
즉, 더미 스캔 스테이지(DST)들과 더미 발광 스테이지(DET)들을 삭제하고, 스캔 스테이지(SST)들과 발광 스테이지(DST)들을 제1 및 제2 회로 배치 영역들(CCA1, CCA2)에 배치하므로, 제1 코너 비표시 영역(CNA1)의 면적은 줄어들 수 있다. 또한, 제1 코너 비표시 영역(CNA1)의 면적이 줄어든 만큼 돌출 표시 영역(PDA)이 배치되므로, 제1 코너부(CS1)의 표시 영역의 면적은 늘어날 수 있다.
도 14는 도 13a의 Ⅳ-Ⅳ’를 따라 절단한 표시 패널의 일 예를 보여주는 단면도이다.
도 14의 실시예는 도 12를 결부하여 설명한 바와 같이 발광 배선(EL)들과 스캔 배선(SL)들이 게이트 절연막(130) 상에 배치되므로, 도 14에 대한 설명은 생략한다.
도 15는 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다. (제1 실시예 변형 ? 돌출 표시 영역에 화소 미배치)
도 15의 실시예는 돌출 표시 영역(PDA)에 화소(PX)들이 배치되지 않는 것에서 도 9a의 실시예와 차이가 있을 뿐이므로, 도 15에 대한 설명은 생략한다.
도 16은 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다. (제2 실시예 변형 ? 돌출 표시 영역에 화소 미배치)
도 16의 실시예는 돌출 표시 영역(PDA)에 화소(PX)들이 배치되지 않는 것에서 도 13a의 실시예와 차이가 있을 뿐이므로, 도 16에 대한 설명은 생략한다.
도 17은 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다. (제3 실시예 ? 제1 실시예에서 비표시 영역 축소)
도 17의 실시예는 제1 코너부(CS1)의 제1 코너 비표시 영역(CNA1)이 제1 코너 표시 영역(CDA1)에 인접하게 배치되고, 제1 코너부(CS1)가 제1 코너 비표시 영역(CNA1)의 바깥쪽에 배치되는 제1 유휴 공간(IDS1)을 더 포함하는 것에서 도 9a의 실시예와 차이가 있다. 도 17에서는 도 9a의 실시예와 차이점 위주로 설명한다.
도 17을 참조하면, 제1 코너 비표시 영역(CNA1)은 제1 코너 표시 영역(CDA1)의 바깥쪽에 배치된다. 제1 코너 비표시 영역(CNA1)은 제1 코너 표시 영역(CDA1)과 제1 유휴 공간(IDS1) 사이에 배치된다.
제1 코너 비표시 영역(CNA1)의 제1 스캔 제어 배선(SCL1), 제2 스캔 제어 배선(SCL2), 제1 발광 제어 배선(ECL1), 및 제2 발광 제어 배선(ECL2)은 표시 패널(100)의 가장자리보다 제1 코너 표시 영역(CDA1)에 가깝게 배치될 수 있다. 또한, 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL)은 표시 패널(100)의 가장자리보다 제1 코너 표시 영역(CDA1)에 가깝게 배치될 수 있다.
제1 유휴 공간(IDS1)은 제1 코너 비표시 영역(CNA1)의 바깥쪽에 배치될 수 있다. 제1 유휴 공간(IDS1)은 제1 코너부(CS1)의 가장자리 영역일 수 있다. 제1 유휴 공간(IDS1)에는 표시 패널(100)의 어떠한 구성도 배치되지 않을 수 있다. 또한, 제1 유휴 공간(IDS1)에서는 표시 패널(100)의 기판이 제거될 수도 있다.
도 17과 같이, 제1 코너부(CS1)에는 제1 코너 비표시 영역(NDA1)이 축소됨으로써, 제1 유휴 공간(IDS1)이 존재할 수 있다. 이로 인해, 표시 패널(100) 상에 배치되는 커버 윈도우의 차광 영역이 제1 유휴 공간(IDS1)을 덮을 필요가 없으므로, 사용자가 시인하는 제1 코너부(CS1)의 비표시 영역은 줄어들 수 있다.
도 18은 또 다른 실시예에 따른 제1 코너부를 상세히 보여주는 레이 아웃도이다. (제4 실시예 ? 제2 실시예에서 비표시 영역 축소)
도 18의 실시예는 제1 코너부(CS1)의 제1 코너 비표시 영역(CNA1)이 제1 코너 표시 영역(CDA1)에 인접하게 배치되고, 제1 코너부(CS1)가 제1 코너 비표시 영역(CNA1)의 바깥쪽에 배치되는 제1 유휴 공간(IDS1)을 더 포함하는 것에서 도 13a의 실시예와 차이가 있다. 도 18에서는 도 13a의 실시예와 차이점 위주로 설명한다.
도 18을 참조하면, 제1 코너 비표시 영역(CNA1)은 제1 코너 표시 영역(CDA1)의 바깥쪽에 배치된다. 제1 코너 비표시 영역(CNA1)은 제1 코너 표시 영역(CDA1)과 제1 유휴 공간(IDS1) 사이에 배치된다.
제1 코너 비표시 영역(CNA1)의 스캔 제어 배선(SCL)과 발광 제어 배선(ECL)은 표시 패널(100)의 가장자리보다 제1 코너 표시 영역(CDA1)에 가깝게 배치될 수 있다. 또한, 제1 구동 전압 배선(VDDL)과 제2 구동 전압 배선(VIL)은 표시 패널(100)의 가장자리보다 제1 코너 표시 영역(CDA1)에 가깝게 배치될 수 있다.
제1 유휴 공간(IDS1)은 제1 코너 비표시 영역(CNA1)의 바깥쪽에 배치될 수 있다. 제1 유휴 공간(IDS1)은 제1 코너부(CS1)의 가장자리 영역일 수 있다. 제1 유휴 공간(IDS1)에는 표시 패널(100)의 어떠한 구성도 배치되지 않을 수 있다. 또한, 제1 유휴 공간(IDS1)에서는 표시 패널(100)의 기판이 제거될 수도 있다.
도 18과 같이, 제1 코너부(CS1)에는 제1 코너 비표시 영역(NDA1)이 축소됨으로써, 제1 유휴 공간(IDS1)이 존재할 수 있다. 이로 인해, 표시 패널(100) 상에 배치되는 커버 윈도우의 차광 영역이 제1 유휴 공간(IDS1)을 덮을 필요가 없으므로, 사용자가 시인하는 제1 코너부(CS1)의 비표시 영역은 줄어들 수 있다.
도 19는 또 다른 실시예에 따른 표시 장치를 보여주는 레이 아웃도이다. 도 19에는 또 다른 실시예에 따른 표시 장치(10)의 전개도가 도시되어 있다.
도 19의 실시예는 표시 패널(100)의 표시 영역들(SDA1, SDA2, SDA3, SDA4, CDA1, CDA2, CDA3, CDA4)과 비표시 영역들(SNA1, SNA2, SNA3, SNA4, CNA1, CNA2, CNA3, CNA4) 사이에는 보조 표시 영역들(SAA1, SAA2, SAA3, SAA4, CAA1, CAA2, CAA3, CAA4)이 배치되는 것에서 도 4의 실시예와 차이가 있다. 도 19에서는 도 4의 실시예와 차이점 위주로 설명한다.
도 19를 참조하면, 제1 측면부(SS1)는 제1 측면 표시 영역(SDA1)과 제1 측면 비표시 영역(SNA1) 사이에 배치되는 제1 측면 보조 표시 영역(SAA1)을 더 포함하고, 제2 측면부(SS2)는 제2 측면 표시 영역(SDA2)과 제2 측면 비표시 영역(SNA2) 사이에 배치되는 제2 측면 보조 표시 영역(SAA2)을 더 포함한다. 제3 측면부(SS3)는 제3 측면 표시 영역(SDA3)과 제3 측면 비표시 영역(SNA3) 사이에 배치되는 제3 측면 보조 표시 영역(SAA3)을 더 포함하고, 제4 측면부(SS4)는 제4 측면 표시 영역(SDA4)과 제4 측면 비표시 영역(SNA4) 사이에 배치되는 제4 측면 보조 표시 영역(SAA4)을 더 포함한다.
또한, 제1 코너부(CS1)는 제1 코너 표시 영역(CDA1)과 제1 코너 비표시 영역(CNA1) 사이에 배치되는 제1 코너 보조 표시 영역(CAA1)을 더 포함하고, 제2 코너부(CS2)는 제2 코너 표시 영역(CDA2)과 제2 코너 비표시 영역(CNA2) 사이에 배치되는 제2 코너 보조 표시 영역(CAA2)을 더 포함한다. 제3 코너부(CS3)는 제3 코너 표시 영역(CDA3)과 제3 코너 비표시 영역(CNA3) 사이에 배치되는 제3 코너 보조 표시 영역(CAA3)을 더 포함하고, 제4 코너부(CS4)는 제4 코너 표시 영역(CDA4)과 제4 코너 비표시 영역(CNA4) 사이에 배치되는 제4 코너 보조 표시 영역(CAA4)을 더 포함한다.
측면 보조 표시 영역들(SAA1, SAA2, SAA3, SAA4)과 코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4) 각각은 도 5a의 스캔 구동 회로(SDC), 발광 구동 회로(EDC), 제1 구동 전압 배선(VDDL), 제2 구동 전압 배선(VIL), 스캔 제어 배선(SCL), 및 발광 제어 배선(ECL) 중 적어도 하나와 화소(PX)들을 포함할 수 있다. 이로 인해, 측면 보조 표시 영역들(SAA1, SAA2, SAA3, SAA4)과 코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4) 각각에서 화소(PX)들의 배치 면적이 전면 표시 영역(FDA), 측면 표시 영역들(SDA1, SDA2, SDA3, SDA4), 코너 표시 영역들(CDA1, CDA2, CDA3, CDA4)에서 화소(PX)들의 배치 면적보다 줄어들 수 있다.
그러므로, 측면 보조 표시 영역들(SAA1, SAA2, SAA3, SAA4)과 코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4) 각각의 단위 면적당 화소들의 개수(Pixels Per Inch, PPI)는 전면 표시 영역(FDA), 측면 표시 영역들(SDA1, SDA2, SDA3, SDA4), 코너 표시 영역들(CDA1, CDA2, CDA3, CDA4)의 단위 면적당 화소들의 개수보다 작을 수 있다. 단위 면적은 화소들의 개수를 산출하기 위한 소정의 면적으로, 예를 들어 제1 방향(X축 방향)의 1 인치와 제2 방향(Y축 방향)의 1 인치에 해당하는 면적일 수 있다. 또한, 측면 보조 표시 영역들(SAA1, SAA2, SAA3, SAA4)과 코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4) 각각의 해상도 역시 전면 표시 영역(FDA), 측면 표시 영역들(SDA1, SDA2, SDA3, SDA4), 코너 표시 영역들(CDA1, CDA2, CDA3, CDA4)의 해상도보다 작을 수 있다.
도 19와 같이, 측면 보조 표시 영역들(SAA1, SAA2, SAA3, SAA4)과 코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4)로 인하여, 측면 비표시 영역들(SNA1, SNA2, SNA3, SNA4)과 코너 비표시 영역들(CNA1, CNA2, CNA3, CNA4)의 면적을 줄일 수 있으며, 화상이 표시되는 표시 영역의 면적을 늘릴 수 있다.
도 20은 또 다른 실시예에 따른 표시 장치를 보여주는 레이 아웃도이다.
도 20의 실시예는 코너 표시 영역들(CDA1, CDA2, CDA3, CDA4)과 코너 비표시 영역들(CNA1, CNA2, CNA3, CNA4) 사이에만 코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4)이 배치되는 것에서 도 19의 실시예와 차이가 있다. 도 20에서는 도 19의 실시예와 차이점 위주로 설명한다.
도 20을 참조하면, 제1 코너부(CS1)는 제1 코너 표시 영역(CDA1)과 제1 코너 비표시 영역(CNA1) 사이에 배치되는 제1 코너 보조 표시 영역(CAA1)을 더 포함하고, 제2 코너부(CS2)는 제2 코너 표시 영역(CDA2)과 제2 코너 비표시 영역(CNA2) 사이에 배치되는 제2 코너 보조 표시 영역(CAA2)을 더 포함한다. 제3 코너부(CS3)는 제3 코너 표시 영역(CDA3)과 제3 코너 비표시 영역(CNA3) 사이에 배치되는 제3 코너 보조 표시 영역(CAA3)을 더 포함하고, 제4 코너부(CS4)는 제4 코너 표시 영역(CDA4)과 제4 코너 비표시 영역(CNA4) 사이에 배치되는 제4 코너 보조 표시 영역(CAA4)을 더 포함한다.
코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4) 각각은 도 5a의 스캔 구동 회로(SDC), 발광 구동 회로(EDC), 제1 구동 전압 배선(VDDL), 제2 구동 전압 배선(VIL), 스캔 제어 배선(SCL), 및 발광 제어 배선(ECL) 중 적어도 하나와 화소(PX)들을 포함할 수 있다. 이로 인해, 코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4) 각각에서 화소(PX)들의 배치 면적이 전면 표시 영역(FDA), 측면 표시 영역들(SDA1, SDA2, SDA3, SDA4), 코너 표시 영역들(CDA1, CDA2, CDA3, CDA4)에서 화소(PX)들의 배치 면적보다 줄어들 수 있다.
그러므로, 코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4) 각각의 단위 면적당 화소들의 개수(Pixels Per Inch, PPI)는 전면 표시 영역(FDA), 측면 표시 영역들(SDA1, SDA2, SDA3, SDA4), 코너 표시 영역들(CDA1, CDA2, CDA3, CDA4)의 단위 면적당 화소들의 개수보다 작을 수 있다. 또한, 코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4) 각각의 해상도 역시 전면 표시 영역(FDA), 측면 표시 영역들(SDA1, SDA2, SDA3, SDA4), 코너 표시 영역들(CDA1, CDA2, CDA3, CDA4)의 해상도보다 작을 수 있다.
도 20과 같이, 코너 보조 표시 영역들(CAA1, CAA2, CAA3, CAA4)로 인하여, 코너 비표시 영역들(CNA1, CNA2, CNA3, CNA4)의 면적을 줄일 수 있으며, 화상이 표시되는 표시 영역의 면적을 늘릴 수 있다. 이 경우, 코너 비표시 영역들(CNA1, CNA2, CNA3, CNA4) 각각의 최소 폭은 측면 비표시 영역들(SNA1, SNA2, SNA3, SNA4) 각각의 최소 폭보다 작을 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
10: 표시 장치 100: 표시 패널
200: 표시 구동 회로 300: 표시 회로 보드
FS: 전면부 SS1: 제1 측면부
SS2: 제2 측면부 SS3: 제3 측면부
SS4: 제4 측면부 CS1: 제1 코너부
CS2: 제2 코너부 CS3: 제3 코너부
CS4: 제4 코너부 FDA: 전면 표시 영역
SDA1: 제1 측면 표시 영역 SDA2: 제2 측면 표시 영역
SDA3: 제3 측면 표시 영역 SDA4: 제4 측면 표시 영역
SNA1: 제1 측면 비표시 영역 SNA2: 제2 측면 비표시 영역
SNA3: 제3 측면 비표시 영역 SNA4: 제4 측면 비표시 영역
CDA1: 제1 코너 표시 영역 CDA2: 제2 코너 표시 영역
CDA3: 제3 코너 표시 영역 CDA4: 제4 코너 표시 영역
CNA1: 제1 코너 비표시 영역 CNA2: 제2 코너 비표시 영역
CNA3: 제3 코너 비표시 영역 CNA4: 제4 코너 비표시 영역

Claims (24)

  1. 화소들이 배치되는 표시 영역;
    상기 표시 영역에 이웃하는 비표시 영역;
    상기 화소들에 연결되는 스캔 배선들;
    상기 비표시 영역에 배치되고, 상기 스캔 배선들 중 제1 스캔 배선들에 연결되며, 상기 제1 스캔 배선들에 제1 스캔 신호들을 출력하는 제1 스캔 구동 회로; 및
    상기 비표시 영역에 배치되고, 상기 스캔 배선들 중 제2 스캔 배선들에 연결되며, 상기 제2 스캔 배선들에 제2 스캔 신호들을 출력하는 제2 스캔 구동 회로를 구비하고,
    상기 제2 스캔 구동 회로는 상기 제1 스캔 구동 회로보다 상기 표시 영역으로부터 멀리 떨어져 배치되는 표시 장치.
  2. 제1 항에 있어서,
    상기 제2 스캔 배선들 중 어느 한 제2 스캔 배선의 절곡 횟수는 상기 제1 스캔 배선들 중 어느 한 제1 스캔 배선의 절곡 횟수보다 많은 표시 장치.
  3. 제1 항에 있어서,
    상기 제1 스캔 구동 회로와 상기 표시 영역 사이에 배치되며, 제1 구동 전압이 인가되는 제1 구동 전압 배선을 더 구비하는 표시 장치.
  4. 제3 항에 있어서,
    상기 제1 스캔 구동 회로와 상기 표시 영역 사이에 배치되며, 제2 구동 전압이 인가되는 제2 구동 전압 배선을 더 구비하는 표시 장치.
  5. 제4 항에 있어서,
    상기 제1 스캔 배선들과 상기 제2 스캔 배선들 각각은 상기 제1 구동 전압 배선 및 상기 제2 구동 전압 배선과 교차하는 표시 장치.
  6. 제1 항에 있어서,
    상기 화소들에 연결되는 발광 배선들;
    상기 비표시 영역에 배치되고, 상기 발광 배선들 중 제1 발광 배선들에 연결되며, 상기 제1 발광 배선들에 제1 발광 신호들을 출력하는 제1 발광 구동 회로; 및
    상기 비표시 영역에 배치되고, 상기 발광 배선들 중 제2 발광 배선들에 연결되며, 상기 제2 발광 배선들에 제2 발광 신호들을 출력하는 제2 발광 구동 회로를 구비하고,
    상기 제1 발광 구동 회로와 상기 제2 발광 구동 회로는 상기 제1 스캔 구동 회로와 상기 제2 스캔 구동 회로 사이에 배치되는 표시 장치.
  7. 제6 항에 있어서,
    상기 제2 발광 구동 회로는 상기 제1 발광 구동 회로보다 상기 표시 영역으로부터 멀리 떨어져 배치되는 표시 장치.
  8. 제7 항에 있어서,
    상기 제2 발광 배선들 중 어느 한 제2 발광 배선의 절곡 횟수는 상기 제1 발광 배선들 중 어느 한 제1 발광 배선의 절곡 횟수보다 많은 표시 장치.
  9. 제6 항에 있어서,
    상기 제1 발광 구동 회로와 상기 제2 발광 구동 회로 사이에 배치되며, 상기 제1 발광 구동 회로와 상기 제2 발광 구동 회로에 연결되는 발광 제어 배선을 더 구비하는 표시 장치.
  10. 제6 항에 있어서,
    상기 제1 스캔 구동 회로와 상기 제1 발광 구동 회로 사이에 배치되며, 상기 제1 스캔 구동 회로에 연결되는 제1 스캔 제어 배선; 및
    상기 제2 스캔 구동 회로의 일 측에 배치되며, 상기 제2 스캔 구동 회로에 연결되는 제2 스캔 제어 배선을 더 구비하고,
    상기 제2 스캔 구동 회로의 일 측의 반대 측인 타 측에는 상기 제2 발광 구동 회로가 배치되는 표시 장치.
  11. 제6 항에 있어서,
    상기 비표시 영역은,
    상기 제1 스캔 구동 회로, 상기 제2 스캔 구동 회로, 상기 제1 발광 구동 회로, 및 상기 제2 발광 구동 회로가 배치되는 회로 배치 영역들; 및
    상기 구동 회로 배치 영역들 사이에 배치되는 코너 비표시 영역을 포함하고,
    상기 표시 영역은 상기 구동 회로 배치 영역들과 상기 코너 비표시 영역에 의해 정의되는 만입 영역에 배치되는 돌출 표시 영역을 포함하는 표시 장치.
  12. 제11 항에 있어서,
    상기 제2 스캔 배선들과 상기 제2 발광 배선들은 상기 돌출 표시 영역에 배치되는 화소들에 연결되는 표시 장치.
  13. 제11 항에 있어서,
    상기 회로 배치 영역들 중 어느 한 회로 배치 영역의 폭은 상기 코너 비표시 영역의 폭보다 큰 표시 장치.
  14. 화소들이 배치되는 표시 영역;
    상기 화소들 중 제1 화소들에 연결되는 제1 스캔 배선들;
    상기 화소들 중 제2 화소들에 연결되는 제2 스캔 배선들;
    상기 제1 스캔 배선들과 상기 제2 스캔 배선들에 연결되며, 상기 제1 스캔 배선들과 상기 제2 스캔 배선들에 스캔 신호들을 출력하는 스캔 구동 회로; 및
    상기 스캔 구동 회로와 상기 표시 영역 사이에 배치되며, 제1 구동 전압이 인가되는 제1 구동 전압 배선을 구비하고,
    상기 제2 스캔 배선들 중 어느 한 제2 스캔 배선과 상기 제1 구동 전압 배선 간의 중첩 면적은 상기 제1 스캔 배선들 중 어느 한 제1 스캔 배선과 상기 제1 구동 전압 배선 간의 중첩 면적보다 큰 표시 장치.
  15. 제14 항에 있어서,
    상기 제2 스캔 배선의 절곡 횟수는 상기 제1 스캔 배선의 절곡 횟수보다 많은 표시 장치.
  16. 제14 항에 있어서,
    상기 스캔 구동 회로와 상기 표시 영역 사이에 배치되며, 제2 구동 전압이 인가되는 제2 구동 전압 배선을 더 구비하는 표시 장치.
  17. 제16 항에 있어서,
    상기 제2 스캔 배선들 중 또 다른 제2 스캔 배선과 상기 제2 구동 전압 배선 간의 중첩 면적은 상기 제1 스캔 배선들 중 또 다른 제1 스캔 배선과 상기 제2 구동 전압 배선 간의 중첩 면적보다 큰 표시 장치.
  18. 제14 항에 있어서,
    상기 제1 화소들에 연결되는 제1 발광 배선들;
    상기 제2 화소들에 연결되는 제2 발광 배선들; 및
    상기 제1 발광 배선들과 상기 제2 발광 배선들에 연결되며, 상기 제1 발광 배선들과 상기 제2 발광 배선들을 출력하는 발광 구동 회로를 더 구비하는 표시 장치.
  19. 제18 항에 있어서,
    상기 제2 발광 배선들 중 어느 한 제2 발광 배선과 상기 제1 구동 전압 배선 간의 중첩 면적은 상기 제1 발광 배선들 중 어느 한 제1 발광 배선과 상기 제1 구동 전압 배선 간의 중첩 면적보다 큰 표시 장치.
  20. 제18 항에 있어서,
    상기 제2 발광 배선의 절곡 횟수는 상기 제1 발광 배선의 절곡 횟수보다 많은 표시 장치.
  21. 제18 항에 있어서,
    상기 표시 영역에 이웃하는 비표시 영역은,
    상기 스캔 구동 회로와 상기 발광 구동 회로가 배치되는 구동 회로 배치 영역들; 및
    상기 구동 회로 배치 영역들 사이에 배치되는 코너 비표시 영역을 포함하고,
    상기 표시 영역은 상기 구동 회로 배치 영역들과 상기 코너 비표시 영역에 의해 정의되는 만입 영역에 배치되는 돌출 표시 영역을 포함하는 표시 장치.
  22. 제21 항에 있어서,
    상기 제2 스캔 배선들과 상기 제2 발광 배선들은 상기 돌출 표시 영역에 배치되는 화소들에 연결되는 표시 장치.
  23. 전면부, 상기 전면부의 제1 측으로부터 연장하는 제1 측면부, 상기 전면부의 제2 측으로부터 연장하는 제2 측면부, 및 상기 제1 측면부와 상기 제2 측면부 사이에 배치되는 코너부를 포함하는 표시 패널을 구비하고,
    상기 코너부는,
    화상을 표시하는 화소들이 배치되는 코너 표시 영역; 및
    상기 제1 코너 표시 영역에 이웃하며, 상기 화소들이 배치되는 코너 보조 표시 영역을 포함하며,
    상기 코너 표시 영역에서 단위 면적당 상기 화소들의 개수는 상기 코너 보조 표시 영역에서 단위 면적당 상기 화소들의 개수보다 많은 표시 장치.
  24. 제23 항에 있어서,
    상기 제1 측면부는 상기 화소들이 배치되는 제1 측면 표시 영역과 상기 제1 측면 표시 영역에 이웃하는 제1 측면 비표시 영역을 포함하고,
    상기 코너부는 상기 코너 보조 표시 영역에 이웃하는 코너 비표시 영역을 더 포함하고,
    상기 제1 측면 비표시 영역의 최소 폭은 상기 코너 비표시 영역의 최소 폭보다 큰 표시 장치.
KR1020200044664A 2020-04-13 2020-04-13 표시 장치 KR20210127283A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020200044664A KR20210127283A (ko) 2020-04-13 2020-04-13 표시 장치
US17/104,877 US11355071B2 (en) 2020-04-13 2020-11-25 Display device
EP21165432.2A EP3896741A3 (en) 2020-04-13 2021-03-29 Display device
CN202110371047.9A CN113539186A (zh) 2020-04-13 2021-04-07 显示装置
US17/742,369 US11823628B2 (en) 2020-04-13 2022-05-11 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200044664A KR20210127283A (ko) 2020-04-13 2020-04-13 표시 장치

Publications (1)

Publication Number Publication Date
KR20210127283A true KR20210127283A (ko) 2021-10-22

Family

ID=75252535

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200044664A KR20210127283A (ko) 2020-04-13 2020-04-13 표시 장치

Country Status (4)

Country Link
US (2) US11355071B2 (ko)
EP (1) EP3896741A3 (ko)
KR (1) KR20210127283A (ko)
CN (1) CN113539186A (ko)

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100851197B1 (ko) * 2007-03-08 2008-08-08 삼성에스디아이 주식회사 평판 표시장치
KR102194822B1 (ko) 2014-01-16 2020-12-24 삼성디스플레이 주식회사 디스플레이 장치
KR20170092726A (ko) * 2016-02-03 2017-08-14 삼성디스플레이 주식회사 표시장치
KR20170113066A (ko) 2016-03-24 2017-10-12 삼성전자주식회사 디스플레이를 가진 전자 장치 및 그의 이미지 표시 방법
KR102504129B1 (ko) * 2016-03-31 2023-02-28 삼성디스플레이 주식회사 표시 장치
KR102559544B1 (ko) 2016-07-01 2023-07-26 삼성디스플레이 주식회사 표시 장치
KR20180030314A (ko) 2016-09-12 2018-03-22 삼성디스플레이 주식회사 표시 장치
CN106527580B (zh) * 2016-09-28 2020-08-04 北京小米移动软件有限公司 电子设备和显示方法
KR20180098466A (ko) * 2017-02-25 2018-09-04 삼성전자주식회사 코너가 둥근 디스플레이를 구비한 전자 장치
JP6907036B2 (ja) * 2017-06-12 2021-07-21 株式会社ジャパンディスプレイ 表示装置
KR102445772B1 (ko) 2017-08-02 2022-09-21 엘지디스플레이 주식회사 표시 패널
CN107611142B (zh) * 2017-09-11 2020-06-09 上海天马有机发光显示技术有限公司 显示面板及显示装置
KR102397411B1 (ko) * 2017-09-28 2022-05-16 삼성디스플레이 주식회사 표시 장치
KR102527230B1 (ko) * 2018-03-09 2023-05-02 삼성디스플레이 주식회사 디스플레이 장치
WO2019176085A1 (ja) * 2018-03-16 2019-09-19 シャープ株式会社 表示装置
KR102579342B1 (ko) 2018-06-18 2023-09-18 삼성디스플레이 주식회사 수평 라인 드라이버 및 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
US20210319756A1 (en) 2021-10-14
EP3896741A2 (en) 2021-10-20
CN113539186A (zh) 2021-10-22
US20220270553A1 (en) 2022-08-25
US11823628B2 (en) 2023-11-21
US11355071B2 (en) 2022-06-07
EP3896741A3 (en) 2021-12-29

Similar Documents

Publication Publication Date Title
US11950473B2 (en) Display device
KR20210030542A (ko) 표시 장치
US20210399077A1 (en) Display device
KR20210127283A (ko) 표시 장치
KR20210129765A (ko) 표시 장치
US11727884B2 (en) Display device
US20220335899A1 (en) Scan signal driving unit and display device including the same
KR20210142037A (ko) 표시 장치
US11910672B2 (en) Display device including a touch line connected to touch electrodes that overlaps a power supply line
US20230247870A1 (en) Display device
CN218959391U (zh) 显示装置
US20240061527A1 (en) Touch sensing module and display device including the same
US20230225178A1 (en) Display device
US20240069670A1 (en) Touch detection module and display device including the same
KR20220129153A (ko) 표시 장치
KR20230000487A (ko) 표시 장치
KR20230111640A (ko) 표시 패널 및 이의 제조방법
KR20230164798A (ko) 표시 장치
KR20230083369A (ko) 표시 장치
KR20230115382A (ko) 표시패널
KR20220138514A (ko) 표시 장치
KR20220014371A (ko) 표시 장치와 그의 제조 방법
KR20230168257A (ko) 표시 장치
KR20220145937A (ko) 표시 장치
KR20220149879A (ko) 표시 장치