KR20210104399A - 표시 장치 및 이를 구비한 전자 기기 - Google Patents

표시 장치 및 이를 구비한 전자 기기 Download PDF

Info

Publication number
KR20210104399A
KR20210104399A KR1020200019080A KR20200019080A KR20210104399A KR 20210104399 A KR20210104399 A KR 20210104399A KR 1020200019080 A KR1020200019080 A KR 1020200019080A KR 20200019080 A KR20200019080 A KR 20200019080A KR 20210104399 A KR20210104399 A KR 20210104399A
Authority
KR
South Korea
Prior art keywords
group
pixels
conductive
layer
conductive wires
Prior art date
Application number
KR1020200019080A
Other languages
English (en)
Inventor
김민주
김기철
서미경
장재윤
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200019080A priority Critical patent/KR20210104399A/ko
Priority to CN202011621160.XA priority patent/CN113270446A/zh
Priority to US17/145,687 priority patent/US11429235B2/en
Publication of KR20210104399A publication Critical patent/KR20210104399A/ko
Priority to US17/822,749 priority patent/US11733813B2/en
Priority to US18/453,295 priority patent/US20230393695A1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0443Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H01L27/3276
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
    • H01L27/3211
    • H01L27/323
    • H01L51/52
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04111Cross over in capacitive digitiser, i.e. details of structures for connecting electrodes of the sensing pattern where the connections cross each other, e.g. bridge structures comprising an insulating layer, or vias through substrate
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04112Electrode mesh in capacitive digitiser: electrode for touch sensing is formed of a mesh of very fine, normally metallic, interconnected lines that are almost invisible to see. This provides a quite large but transparent electrode surface, without need for ITO or similar transparent conductive material
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 전자컴포넌트가 배치되는 영역에서도 이미지 표현이 가능하도록 표시 영역이 확장되는 표시 장치 및 이를 구비한 전자 기기, 특히, 전자컴포넌트가 배치되는 영역에서도 외부의 입력에 따른 정보를 획득할 수 있는 표시 장치 및 이를 구비한 전자 기기를 구현하기 위하여, 제1표시영역에 배치된 복수의 제1화소들, 및 제2표시영역에 배치되되 투과영역을 사이에 두고 서로 이격된 화소그룹들을 형성하는 복수의 제2화소들을 구비하는 표시 패널; 및 상기 표시 패널 상에 배치된 복수의 전극들을 포함하는 터치감지층;을 포함하고, 상기 복수의 전극들은, 상기 제1화소들 중 적어도 하나의 제1화소에 각각 대응하는 복수의 제1개구들을 갖는 메쉬 패턴의 제1도전선들을 포함하며, 상기 복수의 전극들 중 적어도 어느 하나는, 상기 제2화소들 중 적어도 하나의 제2화소에 각각 대응하는 복수의 제2개구들을 갖는 메쉬 패턴의 제2도전선들을 포함하며, 상기 제2도전선들 중 하나는, 서로 인접한 상기 화소그룹들 사이에서 제1방향 또는 상기 제1방향과 교차하는 제2방향을 따라 연장되는, 표시 장치를 제공한다.

Description

표시 장치 및 이를 구비한 전자 기기{Display device and electronic device including the same}
본 발명은 표시 장치 및 이를 구비한 전자 기기에 관한 것으로서, 더 상세하게는 전자컴포넌트가 배치되는 영역에서도 이미지 표현이 가능하도록 표시 영역이 확장된 표시 장치 및 이를 구비한 전자 기기에 관한 것이다.
근래에 표시 장치는 그 용도가 다양해지고 있다. 또한, 표시 장치의 두께가 얇아지고 무게가 가벼워 그 사용의 범위가 광범위해지고 있는 추세이다.
표시 장치가 다양하게 활용됨에 따라 표시 장치의 형태를 설계하는데 다양한 방법이 있을 수 있고, 또한 표시 장치에 접목 또는 연계할 수 있는 기능이 증가하고 있다.
표시 장치에 접목 또는 연계할 수 있는 기능을 증가하는 방법으로, 본 발명의 실시예는, 전자컴포넌트가 배치되는 영역에서도 이미지 표현이 가능하도록 표시 영역이 확장되는 표시 장치 및 이를 구비한 전자 기기를 제공하는 것을 목적으로 한다. 특히, 전자컴포넌트가 배치되는 영역에서도 외부의 입력에 따른 정보를 획득할 수 있는 표시 장치 및 이를 구비한 전자 기기를 제공할 수 있다. 그러나 이러한 과제는 예시적인 것으로, 이에 의해 본 발명의 범위가 한정되는 것은 아니다.
본 발명의 일 관점에 따르면, 제 제1표시영역에 배치된 복수의 제1화소들, 및 제2표시영역에 배치되되 투과영역을 사이에 두고 서로 이격된 화소그룹들을 형성하는 복수의 제2화소들을 구비하는 표시 패널; 및 상기 표시 패널 상에 배치된 복수의 전극들을 포함하는 터치감지층;을 포함하고, 상기 복수의 전극들은, 상기 제1화소들 중 적어도 하나의 제1화소에 각각 대응하는 복수의 제1개구들을 갖는 메쉬 패턴의 제1도전선들을 포함하며, 상기 복수의 전극들 중 적어도 어느 하나는, 상기 제2화소들 중 적어도 하나의 제2화소에 각각 대응하는 복수의 제2개구들을 갖는 메쉬 패턴의 제2도전선들을 포함하며, 상기 제2도전선들 중 하나는, 서로 인접한 상기 화소그룹들 사이에서 제1방향 또는 상기 제1방향과 교차하는 제2방향을 따라 연장되는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 제1도전선들은 상기 제1화소들 중 인접한 두 개의 제1화소들 사이에 위치하며, 상기 제2도전선들은 상기 제2화소들 중 인접한 두 개의 제2화소들 사이에 위치하는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 복수의 전극들은, 제1방향을 따라 배치된 제1전극들; 및 상기 제1방향과 교차하는 제2방향을 따라 배치된 제2전극들;을 포함하는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 표시 패널은, 제1방향으로 연장된 적어도 하나의 제1배선 및 상기 제1방향과 교차하는 제2방향으로 연장된 적어도 하나의 제2배선을 포함하고, 상기 제2도전선들 중 상기 하나는 상기 제1배선 또는 상기 제2배선과 적어도 일부가 중첩되게 배치된, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 제1배선은 데이터라인을 포함하고, 상기 제2배선은 스캔라인을 포함하는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 복수의 제2화소들에 의해 형성되는 상기 화소그룹은, 상기 투과영역을 사이에 두고 상호 이격된 제1그룹의 제2화소들, 및 제2그룹의 제2화소들을 포함하고, 상기 제2도전선들은, 상기 제1그룹의 제2화소들 중 적어도 두 개의 제2화소 사이에 위치하는 제1그룹의 제2도전선들; 및 상기 제2그룹의 제2화소들 중 적어도 두 개의 제2화소 사이에 위치하는 제2그룹의 제2도전선들;을 포함하되, 상기 제2도전선들 중 상기 하나는 상기 제1그룹의 제2도전선들과 상기 제2그룹의 제2도전선들 사이에서 연장되어, 상기 제1그룹의 제2도전선들과 상기 제2그룹의 제2도전선들을 연결하는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 복수의 제2화소들에 의해 형성되는 상기 화소그룹은, 제1방향을 따라 배열된 제3그룹의 제2화소들, 및 제4그룹의 제2화소들을 더 포함하고, 상기 제2도전선들은, 상기 제3그룹의 제2화소들 중 적어도 두 개의 제2화소들 사이에 위치하는 제3그룹의 제2도전선들; 및 상기 제4그룹의 제2화소들 중 적어도 두 개의 제2화소들 사이에 위치하는 제4그룹의 제2도전선들;을 포함하며, 상기 제1그룹의 제2화소들 및 상기 제2그룹의 제2화소들은 상기 제1방향과 다른 제2방향을 따라 배열되는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 터치감지층은, 상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들을 전기적으로 연결하는 연결도전선을 더 포함하는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들과 상기 연결도전선 사이의 절연층을 더 포함하고, 상기 연결도전선은 상기 절연층의 콘택홀들을 통해 상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들에 각각 접속되는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 표시 패널은, 상기 제1방향으로 연장된 적어도 하나의 제1배선 및 상기 제2방향으로 연장된 적어도 하나의 제2배선을 포함하고, 상기 연결도전선은 상기 제1배선과 적어도 일부가 중첩되게 배치된, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 표시 패널은 상기 적어도 하나의 제1배선이 위치하는 영역에 대응하는 제1배선영역을 더 포함하며, 상기 연결도전선은 상기 제1배선영역과 중첩하여 배치되는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 표시 패널은 상기 적어도 하나의 제2배선이 위치하는 영역에 대응하는 제2배선영역을 더 포함하며, 상기 제2도전선들 중 상기 하나는 상기 제2배선영역과 중첩하여 배치되는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 연결도전선의 폭은 상기 제1배선영역의 폭보다 작은, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 제1그룹의 제2화소들 또는 상기 제2그룹의 제2화소들은 상기 제3그룹의 제2화소들과 상기 제4그룹의 제2화소들 사이에 배치되며, 상기 연결도전선은 상기 제1그룹의 제2화소들 또는 상기 제2그룹의 제2화소들과 중첩되는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 제2도전선의 폭은 상기 제1도전선의 폭보다 큰, 표시 장치가 제공된다.
본 실시예에 따르면, 동일 면적 당 상기 제2화소의 개수는 상기 제1화소의 개수 보다 작은, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 복수의 전극들은 금속층을 포함하는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 제1도전선 및 상기 제2도전선은 동일한 물질을 포함하는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 연결도전선은 상기 제2도전선과 동일한 물질을 포함하는, 표시 장치가 제공된다.
본 발명의 다른 관점에 따르면, 서로 상이한 해상도를 갖는 제1표시영역과 제2표시영역을 구비하는 표시 장치; 및 상기 제2표시영역에 구비된 투과영역과 중첩하는 전자컴포넌트;를 포함하며, 상기 표시 장치는, 상기 제1표시영역을 정의하는 복수의 제1화소들; 및 상기 투과영역을 사이에 두고 서로 이격되어 배치된 화소그룹을 형성하며 상기 제2표시영역을 정의하는 복수의 제2화소들;을 포함하는 복수의 화소들을 구비하는 표시 패널; 및 상기 표시 패널 상에 배치된 복수의 전극들을 포함하는 터치감지층;을 포함하고, 상기 복수의 전극들은, 상기 제1화소들 중 적어도 하나의 제1화소에 각각 대응하는 복수의 제1개구들을 갖는 메쉬 패턴의 제1도전선들을 포함하며, 상기 복수의 전극들 중 적어도 어느 하나는, 상기 제2화소들 중 적어도 하나의 제2화소에 각각 대응하는 복수의 제2개구들을 갖는 메쉬 패턴의 제2도전선들을 포함하며, 상기 제2도전선들 중 하나는, 서로 인접한 상기 화소그룹들 사이에서 제1방향 또는 상기 제1방향과 교차하는 제2방향을 따라 연장되는, 전자 기기가 제공된다.
본 실시예에 따르면, 상기 표시 패널은, 화소전극; 화소전극 상에 배치되는 중간층; 중간층 상에 배치되는 대향전극; 및 상기 화소전극의 가장자리를 커버하는 화소정의막을 더 포함하며, 상기 제1도전선들은 상기 제1표시영역에 위치한 화소정의막에 중첩하여 배치되고, 상기 제2도전선들은 상기 제2표시영역에 위치한 화소정의막에 중첩하여 배치되는, 전자 기기가 제공된다.
본 실시예에 따르면, 상기 복수의 전극들은, 제1방향을 따라 배치된 제1전극들; 및 상기 제1방향과 교차하는 제2방향을 따라 배치된 제2전극들;을 포함하는, 전자 기기가 제공된다.
본 실시예에 따르면, 상기 표시 패널은, 제1방향으로 연장된 적어도 하나의 제1배선 및 상기 제1방향과 교차하는 제2방향으로 연장된 적어도 하나의 제2배선을 포함하고, 상기 제2도전선들 중 상기 하나는 상기 제1배선 또는 상기 제2배선과 적어도 일부가 중첩되게 배치된, 전자 기기가 제공된다.
본 실시예에 따르면, 상기 복수의 제2화소들에 의해 형성되는 상기 화소그룹은, 상기 투과영역을 사이에 두고 상호 이격된 제1그룹의 제2화소들, 및 제2그룹의 제2화소들을 포함하고, 상기 제2도전선들은, 상기 제1그룹의 제2화소들 중 적어도 두 개의 제2화소 사이에 위치하는 제1그룹의 제2도전선들; 및 상기 제2그룹의 제2화소들 중 적어도 두 개의 제2화소 사이에 위치하는 제2그룹의 제2도전선들;을 포함하되, 상기 제2도전선들 중 상기 하나는 상기 제1그룹의 제2도전선들과 상기 제2그룹의 제2도전선들 사이에서 연장되어, 상기 제1그룹의 제2도전선들과 상기 제2그룹의 제2도전선들을 연결하는, 전자 기기가 제공된다.
본 실시예에 따르면, 상기 복수의 제2화소들에 의해 형성되는 상기 화소그룹은, 제1방향을 따라 배열된 제3그룹의 제2화소들, 및 제4그룹의 제2화소들을 더 포함하고, 상기 제2도전선들은, 상기 제3그룹의 제2화소들 중 적어도 두 개의 제2화소들 사이에 위치하는 제3그룹의 제2도전선들; 및 상기 제4그룹의 제2화소들 중 적어도 두 개의 제2화소들 사이에 위치하는 제4그룹의 제2도전선들;을 포함하며, 상기 제1그룹의 제2화소들 및 상기 제2그룹의 제2화소들은 상기 제1방향과 다른 제2방향을 따라 배열되는, 전자 기기가 제공된다.
본 실시예에 따르면, 상기 터치감지층은, 상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들을 전기적으로 연결하는 연결도전선을 더 포함하는, 전자 기기가 제공된다.
본 실시예에 따르면, 상기 터치감지층은 상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들과 상기 연결도전선 사이의 절연층을 더 포함하고, 상기 연결도전선은 상기 절연층의 콘택홀들을 통해 상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들에 각각 접속되는, 전자 기기가 제공된다.
본 실시예에 따르면, 상기 제2도전선의 폭은 상기 제1도전선의 폭보다 큰, 전자 기기가 제공된다.
본 실시예에 따르면, 상기 전자컴포넌트는 촬상소자 또는 센서를 포함하는, 전자 기기가 제공된다.
전술한 것 외의 다른 측면, 특징, 이점은 이하의 발명을 실시하기 위한 구체적인 내용, 청구범위 및 도면으로부터 명확해질 것이다.
상기한 바와 같이 이루어진 본 발명의 일 실시예에 따르면, 전자컴포넌트가 배치되는 영역에서도 이미지 표현이 가능하도록 표시 영역이 확장되는 표시 장치 및 이를 구비한 전자 기기를 구현할 수 있다. 특히, 전자컴포넌트가 배치되는 영역에서도 외부의 입력에 따른 정보를 획득할 수 있으며, 전자컴포넌트가 배치되는 영역과 인접한 표시영역에서 센싱 감도가 저하되는 것을 방지할 수 있는 표시 장치 및 이를 구비한 전자 기기를 제공할 수 있다. 물론 이러한 효과에 의해 본 발명의 범위가 한정되는 것은 아니다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 나타낸 사시도이다.
도 2은 본 발명의 일 실시예에 따른 표시 장치의 일부를 개략적으로 나타낸 단면도이다.
도 3은 본 발명의 일 실시예에 따른 표시 장치가 포함하는 화소회로의 등가 회로도이다.
도 4는 본 발명의 일 실시예에 따른 표시 장치가 포함하는 터치감지층을 개략적으로 나타낸 평면도이다.
도 5는 본 발명의 일 실시예에 따른 표시 장치가 포함하는 터치감지층의 적층 구조를 보여주는 개략적인 단면도이다.
도 6은 본 발명의 일 실시예에 따른 표시 장치가 포함하는 터치감지층 중 제1도전층을 나타낸 개략적인 평면도이다.
도 7은 본 발명의 일 실시예에 따른 표시 장치가 포함하는 터치감지층 중 제2도전층을 나타낸 개략적인 평면도이다.
도 8은 본 발명의 일 실시예에 따른 표시 장치의 개략적인 확대평면도이다.
도 9는 본 발명의 일 실시예에 따른 표시 장치의 개략적인 확대평면도로서, 표시 장치가 포함하는 화소, 투과영역, 배선영역 및 터치감지층의 배치를 보여준다.
도 10은 본 발명의 일 실시예에 따른 표시 장치의 개략적인 확대평면도로서, 표시 패널이 포함하는 화소, 투과영역, 배선영역 및 터치감지층의 배치를 보여준다.
도 11은 본 발명의 일 실시예에 따른 표시 장치의 일부를 나타낸 개략적인 단면도로서, 터치감지층의 제1도전층 및 제2도전층의 배치를 보여준다.
도 12는 본 발명의 일 실시예에 따른 표시 장치의 일부를 나타낸 개략적인 단면도로서, 터치감지층의 제1도전층 및 제2도전층, 제1배선 및 제2배선의 배치를 보여준다.
도 13은 본 발명의 다른 실시예에 따른 표시 장치가 포함하는 터치감지층을 나타낸 개략적으로 평면도이다.
도 14는 본 발명의 다른 실시예에 따른 표시 장치가 포함하는 터치감지층을 나타낸 개략적은 단면도이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예에서, 제1, 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용되었다.
이하의 실시예에서, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
이하의 실시예에서, 포함하다 또는 가지다 등의 용어는 명세서상에 기재된 특징, 또는 구성요소가 존재함을 의미하는 것이고, 하나 이상의 다른 특징들 또는 구성요소가 부가될 가능성을 미리 배제하는 것은 아니다.
이하의 실시예에서, 막, 영역, 구성 요소 등의 부분이 다른 부분 위에 또는 상에 있다고 할 때, 다른 부분의 바로 위에 있는 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 있는 경우도 포함한다.
도면에서는 설명의 편의를 위하여 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
어떤 실시예가 달리 구현 가능한 경우에 특정한 공정 순서는 설명되는 순서와 다르게 수행될 수도 있다. 예를 들어, 연속하여 설명되는 두 공정이 실질적으로 동시에 수행될 수도 있고, 설명되는 순서와 반대의 순서로 진행될 수 있다.
본 명세서에서 "A 및/또는 B"은 A이거나, B이거나, A와 B인 경우를 나타낸다. 그리고, "A 및 B 중 적어도 하나"는 A이거나, B이거나, A와 B인 경우를 나타낸다.
이하의 실시예에서, 막, 영역, 구성 요소 등이 연결되었다고 할 때, 막, 영역, 구성 요소들이 직접적으로 연결된 경우, 또는/및 막, 영역, 구성요소들 중간에 다른 막, 영역, 구성 요소들이 개재되어 간접적으로 연결된 경우도 포함한다. 예컨대, 본 명세서에서 막, 영역, 구성 요소 등이 전기적으로 연결되었다고 할 때, 막, 영역, 구성 요소 등이 직접 전기적으로 연결된 경우, 및/또는 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 간접적으로 전기적 연결된 경우를 나타낸다.
x축, y축 및 z축은 직교 좌표계 상의 세 축으로 한정되지 않고, 이를 포함하는 넓은 의미로 해석될 수 있다. 예를 들어, x축, y축 및 z축은 서로 직교할 수도 있지만, 서로 직교하지 않는 서로 다른 방향을 지칭할 수도 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 나타낸 사시도이다.
도 1을 참조하면, 표시 장치(1)는 빛을 방출하는 제1표시영역(DA1) 및 제2표시영역(DA2)과, 빛을 방출하지 않는 주변영역(SA)을 포함한다. 제2표시영역(DA2)은 제1표시영역(DA1)과 인접하여 배치될 수 있고, 주변영역(SA)은 제1표시영역(DA1)의 외측에 배치될 수 있다.
일 실시예로, 도 1은 제1표시영역(DA1)의 내측에 하나의 제2표시영역(DA2)이 배치된 것을 도시한다. 다른 실시예로, 제2표시영역(DA2)의 개수는 2개 이상일 수 있고, 복수 개로 구비되는 제2표시영역(DA2)들의 형상 및 크기는 서로 상이할 수 있다. 주변영역(SA)은 화소들이 배치되지 않은 비표시영역일 수 있다. 제1표시영역(DA1)은 주변영역(SA)에 의해 전체적으로 또는 부분적으로 둘러싸일 수 있다.
도 1에서는 제2표시영역(DA2)이 대략 사각형인 것을 도시하고 있으나 본 발명은 이에 한정되지 않는다. 평면 상에서(또는 기판의 일 면에 수직인 방향에서 보았을 때) 제2표시영역(DA2) 각각의 형상은 원형, 타원형, 사각형 등의 다각형, 별 형상, 다이아몬드 형상 등 다양하게 변경될 수 있다.
또한, 도 1에서는 제2표시영역(DA2)이 사각형인 제1표시영역(DA1)의 일측(우상측)에 배치된 것을 도시하고 있으나, 본 발명이 이에 한정되는 것은 아니다. 다른 실시예로, 제2표시영역(DA2)은 사각형인 제1표시영역(DA1)의 일측(예, 좌상측 또는 상측 중앙)에 배치될 수도 있다.
나아가, 도1에서는 제2표시영역(DA2)이 제1표시영역(DA1)에 의해 전체적으로 둘러싸여 있는 것을 도시하고 있으나, 본 발명이 이에 한정되는 것은 아니다. 다른 실시예로, 제2표시영역(DA2)은 제1표시영역(DA1)에 의해 부분적으로 둘러싸여 있을 수 있고, 제1표시영역(DA1)에 의해 둘러싸이지 않은 측면은 주변영역(SA)에 의해 둘러싸일 수 있다.
이하에서는, 본 발명의 일 실시예에 따른 표시 장치(1)로서, 유기 발광 표시(Organic Light Emitting Display) 패널을 구비한 표시 장치(1)를 예로 하여 설명하지만, 본 발명의 표시 장치(1)는 이에 제한되지 않는다. 다른 실시예로서, 본 발명의 표시 장치(1)는 무기 발광 표시(Inorganic Light Emitting Display) 패널 또는 양자점 발광 표시(Quantum dot Light Emitting Display) 패널과 같은 표시 패널을 구비할 수 있다. 예컨대, 표시 패널(10)에 구비된 표시요소의 발광층은 유기물을 포함하거나, 무기물을 포함하거나, 양자점을 포함하거나, 유기물과 양자점을 포함하거나, 무기물과 양자점을 포함할 수 있다.
표시 장치(1)는 제1표시영역(DA1) 및 제2표시영역(DA2)에 배치된 복수의 화소(PX)들에서 방출되는 빛을 이용하여 소정의 이미지를 제공할 수 있다. 제1표시영역(DA1)에는 제1화소(PX1)들이 이차원적으로 배열된 제1화소 어레이가 위치하고, 제2표시영역(DA2)에는 제2화소(PX2)들이 이차원적으로 배열된 제2화소 어레이가 위치할 수 있다.
표시 장치(1)는 제1표시영역(DA1)에 배치된 복수의 제1화소(PX1)들에서 방출되는 빛을 이용하여 제1이미지(또는 메인 이미지)를 제공할 수 있으며, 제2표시영역(DA2)에 배치된 복수의 제2화소(PX2)들에서 방출되는 빛을 이용하여 제2이미지(또는 보조 이미지)를 제공할 수 있다. 제1이미지와 제2이미지는 각각 하나의 이미지의 부분들에 해당하거나, 각각 독립적인 이미지일 수 있다. 제2표시영역(DA2)에서 제공되는 제2이미지는 제1표시영역(DA1)에서 제공하는 제1이미지에 비해서 해상도가 낮을 수 있다.
표시 장치(1)는 제2표시영역(DA2)에 위치하는 전자컴포넌트를 포함할 수 있으며, 전자컴포넌트의 구동을 위해 제2표시영역(DA2)은 투과영역(TA)을 포함할 수 있다.
도 2은 본 발명의 일 실시예에 따른 표시 장치의 일부를 개략적으로 나타낸 단면도이다.
도 2를 참조하면, 표시 장치(1)는 표시 패널(10) 및 표시 패널(10)과 중첩하게 배치된 전자컴포넌트(20)를 포함할 수 있다.
표시 패널(10)은 기판(100), 기판(100) 상에 배치된 표시층(200), 표시층(200) 상의 박막봉지층(300), 터치감지층(40), 광학기능층(50) 및 차광층(BML)을 포함할 수 있다.
기판(100)은 글래스 또는 고분자 수지를 포함할 수 있다. 고분자 수지는 폴리에테르술폰, 폴리아크릴레이트, 폴리에테르 이미드, 폴리에틸렌 나프탈레이트, 폴리에틸렌 테레프탈레이드, 폴리페닐렌 설파이드, 폴리아릴레이트, 폴리이미드, 폴리카보네이트 또는 셀룰로오스 아세테이트 프로피오네이트 등을 포함할 수 있다. 고분자 수지를 포함하는 기판(100)은 플렉서블, 롤러블 또는 벤더블 특성을 가질 수 있다. 기판(100)은 전술한 고분자 수지를 포함하는 층 및 무기층(미도시)을 포함하는 다층 구조일 수 있다.
기판(100)의 제1면 상에는 표시층(200)이 배치되고, 기판(100)의 제1면의 반대편에 위치하는 제2면 상에는 하부보호필름(175)이 배치될 수 있다. 하부보호필름(175)은 기판(100)의 제2면에 부착될 수 있다. 하부보호필름(175)과 기판(100) 사이에는 점착층이 개재될 수 있다. 또는, 하부보호필름(175)은 기판(100)의 제2면 상에 직접 형성될 수 있으며, 이 경우 하부보호필름(175)과 기판(100) 사이에는 점착층이 개재되지 않는다.
하부보호필름(175)은 기판(100)을 지지하고 보호하는 역할을 할 수 있다. 하부보호필름(175)은 제2표시영역(DA2)에 대응하는 개구(175OP)를 구비할 수 있다. 하부보호필름(175)에 개구(175OP)를 구비함으로써, 제2표시영역(DA2)의 투과율, 예컨대 투과영역(TA)의 광 투과율을 향상시킬 수 있다. 하부보호필름(175)은 폴리에틸렌 테레프탈레이드(PET, polyethyeleneterepthalate) 또는 폴리이미드(PI, polyimide)를 포함할 수 있다
표시층(200)은 박막트랜지스터(TFT)를 포함하는 회로층, 표시요소인 유기발광다이오드(OLED)를 포함하는 표시요소층, 및 절연층(IL)을 포함할 수 있다. 제1표시영역(DA1) 및 제2표시영역(DA2)에는 각각 박막트랜지스터(TFT) 및 박막트랜지스터(TFT)에 전기적으로 연결된 유기발광다이오드(OLED)가 배치될 수 있다. 제2표시영역(DA2)은 박막트랜지스터(TFT) 및 유기발광다이오드(OLED)가 배치되지 않는 투과영역(TA)을 포함할 수 있다.
투과영역(TA)은 전자컴포넌트(20)에서 출력되거나 그리고/또는 전자컴포넌트(20)로 향하는 빛이 투과할 수 있는 영역이다. 투과영역(TA)의 투과율은 약 50% 이상이거나, 약 60% 이상이거나, 약 75% 이상이거나, 약 80% 이상이거나, 약 85% 이상이거나, 약 90% 이상일 수 있다.
박막봉지층(300)은 적어도 하나의 무기봉지층 및 적어도 하나의 유기봉지층을 포함할 수 있다. 일 실시예로, 박막봉지층(300)은 제1 및 제2무기봉지층(310, 330) 및 이들 사이의 유기봉지층(320)을 포함할 수 있다.
터치감지층(40)은 외부의 입력, 예컨대 터치 이벤트에 따른 좌표정보를 획득할 수 있다. 터치감지층(40)은 감지전극 및 감지전극과 연결된 신호라인들을 포함할 수 있다. 터치감지층(40)은 뮤추얼 캡 방식 또는 셀프 캡 방식으로 외부 입력을 감지할 수 있다.
터치감지층(40)은 박막봉지층(300) 상에 형성될 수 있다. 또는, 터치감지층(40)은 별도로 형성된 후 광학 투명 점착제(OCA)와 같은 점착층을 통해 박막봉지층(300) 상에 결합될 수 있다. 일 실시예로서, 도 2에 도시된 바와 같이 터치감지층(40)은 박막봉지층(300) 바로 위에 직접 형성될 수 있으며, 이 경우 점착층은 터치감지층(40)과 박막봉지층(300) 사이에 개재되지 않을 수 있다.
광학기능층(50)은 터치감지층(40) 상에 형성될 수 있다. 광학기능층(50)은 반사 방지층을 포함할 수 있다. 반사 방지층은 외부에서 표시 패널(10)을 향해 입사하는 빛(외부광)의 반사율을 감소시킬 수 있다.
차광층(BML)은 기판(100)과 표시층(200) 사이에 개재될 수 있다. 예를 들어, 차광층(BML)은 예컨대 박막트랜지스터(TFT)와 기판(100) 사이에 배치될 수 있다.
차광층(BML)은 투과영역(TA)과 대응하는 개구(BML-OP)를 포함할 수 있다. 차광층(BML)은, 전술한 개구(BML-OP)를 정의하며 차광층(BML)에 구비된 차광물질(예컨대, 금속 또는 블랙잉크 등)을 포함하는 부분을 포함하며, 전술한 물질을 포함하는 차광층(BML)의 부분은 제1표시영역(DA1) 및, 제2표시영역(DA2) 중 일부를 커버하도록 배치될 수 있다. 제1표시영역(DA1)을 커버하는 부분과 제2표시영역(DA2) 중 일부를 커버하는 부분은 일체(one body)로 연결될 수 있다. 예컨대, 차광층(BML)은 표시 패널(10)의 제1표시영역(DA1) 및, 제2표시영역(DA2) 중 투과영역(TA)을 제외한 전체 영역에 대응하여 배치될 수 있다.
차광층(BML)은 도 2에 도시된 바와 같이 기판(100) 상에 배치될 수 있다. 또는, 차광층(BML)은 기판(100)의 다층 구조 사이에 개재될 수 있다. 예를 들어, 차광층(BML)은 기판(100)을 구성하는 복수의 서브층들 사이에 개재될 수 있다. 차광층(BML)은 본 발명의 필수적인 구성요소는 아니며, 실시예에 따라 생략될 수도 있다.
전자컴포넌트(20)는 제2표시영역(DA2)에 대응하여 위치할 수 있다. 전자컴포넌트(20)는 빛 또는 음향을 이용하는 전자요소일 수 있다. 예컨대, 전자요소는 근접센서와 같이 거리를 측정하는 센서, 사용자의 신체의 일부(예, 지문, 홍채, 얼굴 등)을 인식하는 센서, 빛을 출력하는 소형 램프이거나, 화상을 촬상하는 이미지 센서(예, 카메라) 등일 수 있다. 빛을 이용하는 전자요소는, 가시광, 적외선광, 자외선광 등 다양한 파장 대역의 빛을 이용할 수 있다. 음향을 이용하는 전자요소는, 초음파 또는 다른 주파수 대역의 음향을 이용할 수 있다.
제2표시영역(DA2)에는 하나의 전자컴포넌트(20)가 배치되거나, 복수의 전자컴포넌트(20)들이 배치될 수 있다. 일부 실시예에서, 전자컴포넌트(20)는 발광부와 수광부를 포함할 수 있다. 발광부와 수광부는 일체화된 구조이거나, 물리적으로 분리된 구조로 한 쌍의 발광부와 수광부가 하나의 전자컴포넌트(20)를 이룰 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시 장치가 포함하는 화소회로의 등가 회로도이다.
도 3을 참조하면, 표시 패널(10)은 복수의 박막트랜지스터(T1 내지 T7) 및 스토리지 커패시터(storage capacitor, Cap)를 포함하는 화소회로(PC)를 구비한다. 그리고, 표시 패널(10)은 발광요소로서 화소회로(PC)를 통해 구동 전압을 전달받아 발광하는 유기발광다이오드(Organic Light Emitting Diode, OLED)를 구비할 수 있다.
화소회로(PC)는 복수의 박막트랜지스터들 및 스토리지 커패시터를 포함할 수 있다. 일 실시예에 따르면, 도 3에 도시된 바와 같이 박막트랜지스터들은 구동 박막트랜지스터(T1), 스위칭 박막트랜지스터(T2), 보상 박막트랜지스터(T3), 제1초기화 박막트랜지스터(T4), 동작제어 박막트랜지스터(T5), 발광제어 박막트랜지스터(T6), 및 제2초기화 박막트랜지스터(T7)를 포함할 수 있다.
구동 박막트랜지스터(T1)의 게이트전극은 스토리지 커패시터(Cap)의 전극에 연결되어 있고, 구동 박막트랜지스터(T1)의 소스전극 및 드레인전극 중 하나는 동작제어 박막트랜지스터(T5)를 경유하여 구동전압선(PL)에 연결되어 있으며, 구동 박막트랜지스터(T1)의 소스전극 및 드레인전극 중 다른 하나는 발광제어 박막트랜지스터(T6)를 경유하여 유기발광다이오드(OLED)의 화소전극과 전기적으로 연결되어 있다. 구동 박막트랜지스터(T1)는 스위칭 박막트랜지스터(T2)의 스위칭 동작에 따라 데이터신호(Dm)를 전달받아 유기발광다이오드(OLED)에 구동전류(Id)를 공급한다.
스위칭 박막트랜지스터(T2)의 게이트전극은 제1스캔라인(SL)에 연결되어 있고, 스위칭 박막트랜지스터(T2)의 소스전극 및 드레인전극 중 하나는 데이터라인(DL)에 연결되어 있으며, 스위칭 박막트랜지스터(T2)의 소스전극 및 드레인전극 중 다른 하나는 구동 박막트랜지스터(T1)에 연결되어 있으면서 동작제어 박막트랜지스터(T5)를 경유하여 구동전압선(PL)에 연결되어 있다. 스위칭 박막트랜지스터(T2)는 제1스캔라인(SL)을 통해 전달받은 스캔신호(Sn)에 따라 턴-온되어 데이터라인(DL)으로 전달된 데이터신호(Dm)를 구동 박막트랜지스터(T1)로 전달하는 스위칭 동작을 수행한다.
보상 박막트랜지스터(T3)의 게이트전극은 제1스캔라인(SL)에 연결되어 있고, 보상 박막트랜지스터(T3)의 소스전극 및 드레인전극 중 하나는 구동 박막트랜지스터(T1)에 연결되어 있으면서 발광제어 박막트랜지스터(T6)를 경유하여 유기발광다이오드(OLED)의 화소전극과 연결되어 있고, 보상 박막트랜지스터(T3)의 소스전극 및 드레인전극 중 다른 하나는 스토리지 커패시터(Cap)의 전극, 제1초기화 박막트랜지스터(T4) 및 구동 박막트랜지스터(T1)에 연결되어 있다. 보상 박막트랜지스터(T3)는 제1스캔라인(SL)을 통해 전달받은 스캔신호(Sn)에 따라 턴-온되어 구동 박막트랜지스터(T1)의 게이트전극(G1)과 소스전극 및 드레인전극 중 하나(예, 드레인전극)을 전기적으로 연결하여 구동 박막트랜지스터(T1)를 다이오드 연결시킨다.
제1초기화 박막트랜지스터(T4)의 게이트전극은 제2스캔라인(SL-1)에 연결되어 있고, 제1초기화 박막트랜지스터(T4)의 소스전극 및 드레인전극 중 하나는 제1초기화전압선(VL1)에 연결되어 있으며, 제1초기화 박막트랜지스터(T4)의 소스전극 및 드레인전극 중 다른 하나는 스토리지 커패시터(Cap)의 전극, 보상 박막트랜지스터(T3) 및 구동 박막트랜지스터(T1)에 연결되어 있다. 제1초기화 박막트랜지스터(T4)는 제2스캔라인(SL-1)을 통해 전달받은 이전 스캔신호(Sn-1)에 따라 턴-온되어 초기화전압(Vint)을 구동 박막트랜지스터(T1)의 게이트전극에 전달하여 구동 박막트랜지스터(T1)의 게이트전극의 전압을 초기화시키는 초기화동작을 수행한다.
동작제어 박막트랜지스터(T5)의 게이트전극은 발광제어라인(EL)에 연결되어 있으며, 동작제어 박막트랜지스터(T5)의 소스전극 및 드레인전극 중 하나는 구동전압선(PL)과 연결되어 있고, 동작제어 박막트랜지스터(T5)의 소스전극 및 드레인전극 중 다른 하나는 구동 박막트랜지스터(T1) 및 스위칭 박막트랜지스터(T2)와 연결되어 있다.
발광제어 박막트랜지스터(T6)의 게이트전극은 발광제어라인(EL)에 연결되어 있고, 발광제어 박막트랜지스터(T6)의 소스전극 및 드레인전극 중 하나는 구동 박막트랜지스터(T1) 및 보상 박막트랜지스터(T3)의 보상 소스전극(S3)에 연결되어 있으며, 발광제어 박막트랜지스터(T6)의 소스전극 및 드레인전극 중 다른 하나는 제2초기화 박막트랜지스터(T7) 및 유기발광다이오드(OLED)의 화소전극에 전기적으로 연결되어 있다.
동작제어 박막트랜지스터(T5) 및 발광제어 박막트랜지스터(T6)는 발광제어라인(EL)을 통해 전달받은 발광제어신호(En)에 따라 동시에 턴-온되어, 구동전압(ELVDD)이 유기발광다이오드(OLED)에 전달되어 유기발광다이오드(OLED)에 구동전류(Id)가 흐르도록 한다.
제2초기화 박막트랜지스터(T7)의 게이트전극은 해당하는 화소(PX)의 이후 행에 배치된 화소의 제3스캔라인(SL+1)에 연결될 수 있다. 또한, 제2초기화 박막트랜지스터(T7)의 소스전극 및 드레인전극 중 하나는 발광제어 박막트랜지스터(T6) 및 유기발광다이오드(OLED)의 화소전극에 연결되어 있으며, 제2초기화 박막트랜지스터(T7)의 소스전극 및 드레인전극 중 다른 하나는 제2초기화전압선(VL2)에 연결되어 있다.
한편, 제1스캔라인(SL)과 제3스캔라인(SL+1)은 서로 전기적으로 연결됨으로써, 동일한 스캔신호(Sn)가 인가될 수 있다. 따라서, 제2초기화 박막트랜지스터(T7)는 제3스캔라인(SL+1)을 통해 전달받은 스캔신호(Sn)에 따라 턴-온되어 유기발광소자(OLED)의 화소전극을 초기화시키는 동작을 수행할 수 있다.
다른 예로, 제1초기화 박막트랜지스터(T4)와 제2초기화 박막트랜지스터(T7)는 제2스캔라인(SL-1)에 함께 연결될 수 있다.
스토리지 커패시터(Cap)의 하나의 전극은 구동전압선(PL)에 연결되어 있으며, 유기발광다이오드(OLED)의 대향전극은 공통전압(ELVSS)에 연결되어 있다. 이에 따라, 유기발광다이오드(OLED)는 구동 박막트랜지스터(T1)로부터 구동전류(Id)를 전달받아 발광함으로써 화상을 표시할 수 있다.
도 3은 화소회로(PC)가 7개의 박막트랜지스터(T1 내지 T7)와 1개의 스토리지 커패시터(Cap)를 포함하는 것을 설명하였으나, 본 발명은 이에 한정되지 않는다. 박막트랜지스터 및 스토리지 커패시터의 개수는 화소회로(PC)의 디자인에 따라 다양하게 변경될 수 있다.
도 4는 본 발명의 일 실시예에 따른 표시 장치가 포함하는 터치감지층을 개략적으로 나타낸 평면도이다.
도 4를 참조하면, 터치감지층(40)은 복수의 전극들 및 신호라인들을 포함할 수 있다. 구체적으로, 터치감지층(40)은 제1감지전극(410)들, 제1연결전극(411)들, 제2감지전극(420)들 및 제2연결전극(421)들을 포함하는 복수의 전극들 및, 제1감지전극(410)들에 연결된 제1신호라인(first trace line, 415-1 내지 415-4)들 및 제2감지전극(420)들에 연결된 제2신호라인(second first trace line, 425-1 내지 425-5)들을 포함하는 신호라인들을 포함할 수 있다.
제1감지전극(410)들은 y방향을 따라 배열될 수 있고, 제2감지전극(420)들은 y방향과 교차하는 x방향을 따라 배열될 수 있다. y방향을 따라 배열된 제1감지전극(410)들은 이웃하는 제1감지전극(410)들 사이의 제1연결전극(411)에 의해 서로 연결될 수 있으며, 각각의 제1감지라인(410C1 내지 410C4)을 형성할 수 있다. x방향을 따라 배열된 제2감지전극(420)들은 이웃하는 제2감지전극(420)들 사이의 제2연결전극(421)에 의해 서로 연결될 수 있으며, 각각의 제2감지라인(420R1 내지 420R5)을 형성할 수 있다. 제1감지라인(410C1 내지 410C4)들 및 제2감지라인(420R1 내지 420R5)들은 교차할 수 있다. 예컨대, 제1감지라인(410C1 내지 410C4)들 및 제2감지라인(420R1 내지 420R5)들은 서로 수직일 수 있다.
제1감지라인(410C1 내지 410C4)들은 주변영역(SA)에 형성된 제1신호라인(415-1 내지 415-4)들을 통해 감지 신호 패드부(440)의 패드에 연결될 수 있다. 예컨대, 제1신호라인(415-1 내지 415-4)들은 각각 제1감지라인(410C1 내지 410C4)의 상측 및 하측에 각각 연결된 더블 라우팅(double routing) 구조일 수 있다. 제1감지라인(410C1 내지 410C4)들의 상측 및 하측에 각각 연결된 제1신호라인(415-1 내지 415-4)들은 각각 대응하는 제1패드(441C1, 441C2)에 연결될 수 있다.
제2감지라인(420R1 내지 420R5)들은 주변영역(SA)에 형성된 제2신호라인(425-1 내지 425-5)을 통해 감지 신호 패드부(440)의 패드에 연결될 수 있다. 예컨대, 제2신호라인(425-1 내지 425-5)들은 각각 대응하는 제2패드(442R)에 연결될 수 있다.
외부로부터 터치감지층(40)으로 유입되는 정전기, 예컨대 주변영역(SA)을 통해 유입되는 정전기에 의한 손상을 방지하기 위하여 주변영역(SA)에는 그라운드 라인이 배치될 수 있다. 이와 관련하여, 도 4는 주변영역(SA)의 좌측 변과 상측 변을 따라 연장된 제1그라운드 라인(461) 및 주변영역(SA)의 우측 변을 따라 연장된 제2그라운드 라인(462)을 도시한다. 제1 및 제2그라운드 라인(461, 462)은 소정의 간격 이격될 수 있다. 이와 관련하여, 도 4는 제1 및 제2그라운드 라인(461, 462)이 주변영역(SA) 중 표시영역(DA)의 우상측에 인접한 영역에서 상호 이격된 것을 도시한다. 제1 및 제2그라운드 라인(461, 462)은 각각 대응하는 패드(446a, 446b)에 연결될 수 있다. 제1 및 제2그라운드 라인(461, 462)은 각각 정전압(예, zero voltage, negative DC voltage, positive DC voltage)의 전압 레벨을 가질 수 있다. 제1 및 제2그라운드 라인(461, 462)은 서로 다른 레벨의 정전압을 가지거나, 동일한 레벨의 정전압을 가질 수 있다.
제1신호라인(415-1 내지 415-4)들의 그룹 및 제2신호라인(425-1 내지 425-5)들의 그룹 주변에는, 인접한 라인 또는 배선들 간의 간섭을 방지하기 위하여 가드 라인이 배치될 수 있다. 예컨대, 도 4에 도시된 바와 같이 제1그라운드 라인(461)과 상측 제1신호라인(415-1 내지 415-4)들의 그룹 사이에 제1가드 라인(451)이 위치할 수 있다. 제2그라운드 라인(462)과 제2신호라인(425-1 내지 425-5)들의 그룹 사이에는 제2가드 라인(452)이 위치할 수 있다. 상측 제1신호라인(415-1 내지 415-4)들의 그룹과 하측 제1신호라인(415-1 내지 415-4)들의 그룹 사이에는 제3가드 라인(453)이 위치할 수 있고, 하측 제1신호라인(415-1 내지 415-4)들의 그룹과 제2신호라인(425-1 내지 425-5)들의 그룹 사이에는 제4가드 라인(454)이 위치할 수 있다. 제1 내지 제4가드 라인(451, 452, 453, 454)은 각각 대응하는 패드(445a, 445b, 445c, 445d)에 연결될 수 있다. 제1 내지 제4가드 라인(451, 452, 453, 454)은 각각 정전압의 전압 레벨을 가질 수 있다. 예컨대, 제1 내지 제4가드 라인(451, 452, 453, 454)은 서로 다른 레벨의 정전압을 갖거나, 동일한 레벨의 정전압을 가질 수 있다.
도 4는 각각의 제1신호라인(415-1 내지 415-4)들이 제1감지라인(410C1 내지 410C4)의 상측 및 하측에 각각 연결된 더블 라우팅(double routing) 구조를 도시하고 있으나, 본 발명이 이에 제한되는 것은 아니다. 다른 실시예로, 제1신호라인(415-1 내지 415-4)들은 제1감지라인(410C1 내지 410C4)들의 상측 또는 하측에만 연결될 수 있다.
도 5는 본 발명의 일 실시예에 따른 터치감지층의 적층 구조를 보여주는 개략적인 단면도이다.
도 5를 참조하면, 터치감지층(40)은 제1도전층(42) 및 제2도전층(44)을 포함할 수 있다. 제1도전층(42) 아래에는 제1절연층(41)이 위치하고, 제1도전층(42)과 제2도전층(44) 사이에는 제2절연층(43)이 개재되며, 제2도전층(44) 상에는 제3절연층(45)이 위치할 수 있다. 도 4를 참조하여 설명한 제1감지전극(410)들, 제1연결전극(411)들, 제2감지전극(420)들, 제2연결전극(421)들 각각은 제1도전층(42) 또는 제2도전층(44) 중 하나에 포함될 수 있다.
제1 및 제2도전층(42, 44)은 금속층 또는 투명 도전층을 포함할 수 있다. 금속층은 몰리브덴(Mo), 멘델레븀(Mb), 은(Ag), 티타늄(Ti), 구리(Cu), 알루미늄(Al), 및 이들의 합금을 포함할 수 있다. 투명 도전층은 ITO(indium tin oxide), IZO(indium zinc oxide), ZnO(zinc oxide), ITZO(indium tin zinc oxide) 등과 같은 투명한 전도성 산화물을 포함할 수 있다. 그 밖에 투명 도전층은 PEDOT과 같은 전도성 고분자, 금속 나노 와이어, 그래핀(graphene) 등을 포함할 수 있다.
제1 및 제2도전층(42, 44)은 단층 또는 다층일 수 있다. 단층의 제1 및 제2도전층(42, 44)은 금속층 또는 투명 도전층을 포함할 수 있으며, 금속층 및 투명 도전층의 물질은 앞서 설명한 바와 같다. 제1 또는 제2도전층(42, 44) 중 하나는 단일의 금속층을 포함할 수 있다. 단일의 금속층은 몰리브덴층, 또는 MoMb의 합금층을 포함할 수 있다. 제1 또는 제2도전층(42, 44) 중 하나는 다층의 금속층을 포함할 수 있다. 다층의 금속층은 예컨대, 티타늄층/알루미늄층/티타늄층의 3층을 포함하거나, 몰리브덴층/멘델레븀층의 2층을 포함할 수 있다. 또는, 다층의 금속층은 금속층 및 투명 도전층을 포함할 수 있다. 제1 및 제2도전층(42, 44)은 서로 다른 적층 구조를 가지거나 동일한 적층 구조를 가질 수 있다. 예컨대, 제1도전층(42)은 금속층을 포함하고 제2도전층(44)은 투명 도전층을 포함할 수 있다. 또는, 제1 및 제2도전층(42, 44)은 동일한 금속층을 포함할 수 있다.
제1 및 제2도전층(42, 44)의 물질, 및 제1 및 제2도전층(42, 44)에 구비되는 감지전극(도 4의 410, 420)들의 배치는 센싱 감도를 고려하여 결정될 수 있다. RC 딜레이가 센싱 감도에 영향을 미칠 수 있는데, 금속층을 포함하는 감지전극들은 투명 도전층 대비 저항이 작기 때문에 RC 값이 감소될 수 있고, 따라서 감지전극들 사이에 정의된 커패시터의 충전시간이 감소될 수 있다. 투명 도전층을 포함하는 감지전극들은 금속층 대비 사용자에게 시인되지 않고, 입력 면적이 증가하여 커패시턴스를 증가시킬 수 있다.
제1 내지 제3절연층(41, 43, 45)은 각각 무기절연물 또는/및 유기절연물을 포함할 수 있다. 무기절연물은 실리콘옥사이드, 실리콘나이트라이드, 또는 실리콘옥시나이트라이드 등을 포함할 수 있고, 유기절연물은 고분자 유기물을 포함할 수 있다.
앞서 도 4를 참조하여 설명한 제1 및 제2감지전극(410, 420)들과 제1 및 제2연결전극(411, 421)들 중 일부는 제1도전층(42)에 위치하고, 나머지는 제2도전층(44)에 위치할 수 있다.
일 실시예로, 제1도전층(42)은 제1연결전극(411, 도 4)들을 포함하고, 제2도전층(44)은 제1 및 제2감지전극(410, 420, 도 4)들, 그리고 제2연결전극(421, 도 4)들을 포함할 수 있다. 다른 실시예로, 제1도전층(42)은 제1 및 제2감지전극(410, 420)들, 그리고 제2연결전극(421)들을 포함하고, 제2도전층(44)이 제1연결전극(411)들을 포함할 수 있다. 다른 실시예로, 제1도전층(42)이 제1감지전극(410)들 및 제1연결전극(411)들을 포함하고, 제2도전층(44)이 제2감지전극(420)들 및 제2연결전극(421)들을 포함할 수 있으며, 이 경우, 제1감지전극(410)들과 제1연결전극(411)들은 동일한 층에 구비되어 일체로 연결되고, 제2감지전극(420)들과 제2연결전극(421)들도 동일한 층에 구비되므로, 제1도전층(42)과 제2도전층(44) 사이의 절연층에는 콘택홀이 구비되지 않을 수 있다.
도 5는 터치감지층(40)이 제1절연층(41), 제1도전층(42), 제2절연층(43), 제2도전층(44) 및 제3절연층(45)을 포함하는 것을 도시하고 있으나, 다른 실시예로서 제1도전층(42) 아래에 제1절연층(41)의 배치가 생략될 수 있다.
도 6은 본 발명의 일 실시예에 따른 표시 장치가 포함하는 터치감지층 중 제1도전층을 나타낸 개략적인 평면도이며, 도 7은 본 발명의 일 실시예에 따른 표시 장치가 포함하는 터치감지층 중 제2도전층을 나타낸 개략적인 평면도이다. 도 6 및 도 7은 터치감지층(40) 중 제1표시영역(DA1)에 위치하는 제1도전층(42) 및 제2도전층(44)을 각각 보여준다.
제1 및 제2감지전극(410, 420), 그리고 제1 및 제2연결전극(411, 421)은 메쉬(또는 그리드, 격자) 패턴을 가질 수 있다. 제1 및 제2감지전극(410, 420)이 금속층을 포함하는 경우, 사용자에게 시인되는 것을 방지하기 위하여 그리고/또는 각 화소에서 방출되는 빛이 투과되도록 하기 위하여 도 6 및 도 7에 도시된 바와 같이 메쉬 패턴을 가질 수 있다.
도 6을 참조하면, 터치감지층(40) 중 제1도전층(42)은 제1연결전극(411)을 포함할 수 있다. 제1연결전극(411)은 메쉬 패턴을 갖는 제1도전선(CL1)을 포함할 수 있으며, 제1도전선(CL1)에 의해 둘러싸인 개구(411OP)를 포함할 수 있다. 개구(411OP)는 표시 패널(10)의 제1화소(PX1)와 중첩하도록 배치될 수 있다.
제1연결전극(411)들은 제1연결전극(411)들과 다른 층 상에 형성된 제1감지전극(410)들을 전기적으로 서로 연결시킬 수 있다. 이웃하는 제1감지전극(410)들을 전기적으로 연결하는 제1연결전극(411)은 제2절연층(43, 도 5)에 형성된 콘택홀(CNT)을 통해 제1감지전극(410)들과 접속할 수 있다.
도 7을 참조하면, 터치감지층(40) 중 제2도전층(44)은 제1감지전극(410), 제2감지전극(420) 및 제2연결전극(421)을 포함할 수 있다. 제1감지전극(410), 제2감지전극(420) 및 제2연결전극(421)은 메쉬 패턴을 갖는 제1도전선(CL1)을 포함할 수 있으며, 제1도전선(CL1)에 의해 둘러싸인 개구(410OP, 420OP, 421OP)를 각각 포함할 수 있다. 개구(410OP, 420OP, 421OP)는 표시 패널(10)의 제1화소(PX1)와 중첩하도록 배치될 수 있다.
제2감지전극(420)들은 제2감지전극(420)들과 동일한 층 상에 형성된 제2연결전극(421)들에 의해 서로 연결될 수 있다. 예컨대, 제2감지전극(420)들은 제2연결전극(421)들과 동일한 물질을 포함하며, 일체로 형성될 수 있다.
제1감지전극(410)들은 제1감지전극(410)들과 다른 층 상에 형성된 제1연결전극(411)들에 의해 전기적으로 서로 연결될 수 있다. 제1감지전극(410)들은 제2절연층(43, 도 5)에 형성된 콘택홀(CNT)을 통해 제1감지전극(410)들과 접속할 수 있다.
도 8은 본 발명의 일 실시예에 따른 표시 장치의 개략적인 확대평면도이다. 도 8은 표시 장치(1)의 제2표시영역(DA2) 및, 제2표시영역(DA2)과 인접한 제1표시영역(DA1)의 일부에 배치된 터치감지층(40)을 보여준다.
도 8을 참조하면, 제1표시영역(DA1)에는 복수의 제1화소(PX1)들이 x방향 및 x방향과 다른 방향인 y방향을 따라 이차원적으로 배열된 제1화소 어레이가 위치될 수 있다. 제2표시영역(DA2)에는 복수의 제2화소(PX2)들이 x방향 및 y방향을 따라 이차원적으로 배열되되, 투과영역을 사이에 두고 서로 이격되어 배열된 제2화소 어레이가 위치될 수 있다.
동일한 면적 당 제1표시영역(DA1)에서의 제1화소(PX1)들의 개수는 제2표시영역(DA2)에서의 제2화소(PX2)들의 개수 보다 많을 수 있다. 따라서, 제1표시영역(DA1)에서 제공하는 제1이미지는 제2표시영역(DA2)에서 제공하는 제2이미지에 비해서 해상도가 높을 수 있다.
복수의 화소(PX)들을 포함하는 표시 패널(10) 상에는, 앞서 도 6 및 도 7을 참조하여 설명한 바와 같이 메쉬 패턴을 가진 제1도전선(CL1)들 및 제2도전선(CL2)들을 포함하는 복수의 전극들이 배치될 수 있다.
제1감지전극(410), 제2감지전극(420), 제1연결전극(411) 및 제2연결전극(421) 중 적어도 하나는 제2표시영역(DA2)과 적어도 부분적으로 중첩될 수 있다. 일 실시예로, 도 8에서는 제1감지전극(410), 제2감지전극(420), 제1연결전극(411) 및 제2연결전극(421) 모두가 적어도 부분적으로 제2표시영역(DA2)과 중첩된 경우를 도시한다.
도 8을 참조하면, y방향을 따라 배열된 제1감지전극(410)들 및 x방향을 따라 배열된 제2감지전극(420)들이 제1표시영역(DA1)과 제2표시영역(DA2) 사이의 경계에 걸쳐 배치될 수 있다. 또한, 제2표시영역(DA2) 내에는 제1연결전극(411) 및 제2연결전극(421)이 배치될 수 있다.
본 발명의 비교예로서, 제2표시영역(DA2)에는 복수의 전극들이 배치되지 않을 수 있다. 이러한 경우, 제2표시영역(DA2)에서 외부의 입력, 예컨대 터치 이벤트에 따른 좌표정보를 획득할 수 없다. 또한, 제1표시영역(DA1) 중 제2표시영역(DA2)과 인접한 영역에서는 센싱 감도가 저하될 수 있다.
그러나 본 발명의 일 실시예에 따르면, 제1표시영역(DA1)뿐만 아니라 제2표시영역(DA2)에도 복수의 전극들이 배치되므로, 제2표시영역(DA2)에서 터치 이벤트에 따른 좌표정보를 획득할 수 있다. 나아가, 제1표시영역(DA1) 중 제2표시영역(DA2)과 인접한 영역에서 발생할 수 있는 센싱 감도의 저하를 방지하거나 최소화할 수 있다.
한편, 제2표시영역(DA2)에는 표시 패널(10)이 포함하는 화소회로(PC, 도3)들을 전기적으로 연결하는 배선(WL)들이 배치될 수 있다.
이하에서는 도 9 및 도 10의 확대평면도를 참조하여, 화소, 투과영역, 배선영역 및 터치감지층의 배치를 자세히 설명한다.
도 9는 본 발명의 일 실시예에 따른 표시 패널의 개략적인 확대평면도로서, 표시 패널이 포함하는 화소, 투과영역, 배선영역 및 터치감지층의 배치를 보여준다. 도 9는 도 8의 IX부분에 대응될 수 있다.
도 9를 참조하면, 제2표시영역(DA2)에 배치되는 복수의 제2화소(PX2)들은 기 설정된 단위로 묶여 하나의 화소그룹(PG)을 이룰 수 있다. 예컨대, 도 9에서는 8개의 제2화소(PX2)들이 하나의 화소그룹(PG)을 이루는 것으로 정의되어 있으나, 본 발명이 반드시 이에 한정되는 것은 아니다. 하나의 화소그룹(PG)을 이루는 제2화소(PX2)의 개수는 제2표시영역(DA2)의 해상도에 따라 변형 설계될 수 있다.
도 9를 참조하면, 복수의 제2화소(PX2)들에 의해 형성되는 화소그룹(PG)들은 제1그룹의 제2화소들(PX21) 및 제2그룹의 제2화소들(PX22)을 포함할 수 있고, 제1그룹의 제2화소들(PX21)과 제2그룹의 제2화소들(PX22)은 투과영역(TA)을 사이에 두고 상호 이격되어 위치할 수 있다. 제1그룹의 제2화소들(PX21)과 제2그룹의 제2화소들(PX22)은 x방향 및 y방향을 따라 이차원적으로 배열될 수 있다. 이와 같이 화소그룹(PG)들 및 투과영역(TA)들이 반복적으로 배치됨으로써, 제2화소 어레이가 형성될 수 있다.
제2표시영역(DA2)에는, 제2화소(PX2)들 각각에 대응하는 화소회로(PC, 도 2)들을 전기적으로 연결하는 복수의 배선(WL)들이 배치될 수 있다. 복수의 배선(WL)들은 각각 서로 교차하는 방향으로 연장된 적어도 하나의 제1배선(WL1)과 적어도 하나의 제2배선(WL2)으로 구성된다. 제1배선(WL1)은 데이터라인(DL, 도 3) 또는 구동전압선(PL, 도 3)을 포함할 수 있으며, 제2배선(WL2)은 스캔라인(SL-1, SL, SL+1 도 3)을 포함할 수 있다.
제1배선(WL1)은 동일 열에 배치된 복수의 제2화소(PX2)들 각각에 대응하는 화소회로(PC)들을 연결하기 위해 전체적으로 y방향을 따라 연장되어 배치될 수 있다. 제2배선(WL2)은 동일 행에 배치된 복수의 제2화소(PX2)들 각각에 대응하는 화소회로(PC)들을 연결하기 위해 전체적으로 x방향을 따라 연장되어 배치될 수 있다. x방향과 y방향은 서로 직교할 수 있고, 또는 서로 직교하지 않은 서로 다른 방향일 수 있다.
한편, 투과영역(TA)은 제2표시영역(DA2)에서 제2화소(PX2)들 및 이에 대응하는 화소회로(PC)들이 위치하는 화소영역(PA)과 배선(WL)들이 위치하는 배선영역(WA)을 제외한 영역으로 정의될 수 있다.
배선영역(WA)은 제1배선영역(WA1) 및 제2배선영역(WA2)을 포함하며, 제1배선영역(WA1)은 적어도 하나의 제1배선(WL1)이 위치하는 영역 및 인접한 제1배선(WL1)들 사이 영역을 포함하고, 제2배선영역(WA2)은 적어도 하나의 제2배선(WL2)이 위치하는 영역 및 인접한 제2배선(WL2)들 사이 영역을 포함할 수 있다. 도 9를 참조하면, 화소영역(PA)은 점선으로, 배선영역(WA)은 2점쇄선으로 도시되어 있다. 투과영역(TA)의 형상은 제2화소(PX2)들 및 배선(WL)들의 배치와 형상에 따라 사각형 등의 다각형, 원형, 타원형, 다이아몬드 형상 등 다양하게 형성될 수도 있다.
도 9를 참조하면, 표시 패널(10) 상에는 터치감지층(40, 도 4)이 배치될 수 있으며, 터치감지층(40, 도 4)은 복수의 전극들, 즉 제1감지전극(410, 도 4)들, 제2감지전극(420, 도 4)들, 제1연결전극(411, 도 4)들 및 제2연결전극(421, 도 4)들을 포함할 수 있다.
복수의 전극들은 제1표시영역(DA1) 상에 배치되는 제1도전선(CL1)들 및 제2표시영역(DA2) 상에 배치되는 제2도전선(CL2)들을 포함할 수 있다. 제1도전선(CL1)과 제2도전선(CL2)은 서로 동일한 물질을 포함할 수 있으며, 일체로 형성될 수 있다.
제1도전선(CL1)들은 제1표시영역(DA1) 상에 배치되는 제1화소(PX1)들 중 적어도 하나의 제1화소(PX1)에 각각 대응하는 복수의 제1개구(CL1-OP)들을 갖는 메쉬 패턴을 구비할 수 있다. 제2도전선(CL2)들은 제2표시영역(DA2) 상에 배치되는 제2화소(PX2)들 중 적어도 하나의 제2화소(PX2)에 각각 대응하는 복수의 제2개구(CL2-OP)들을 갖는 메쉬 패턴을 구비할 수 있다. 제2도전선(CL2)들 중 적어도 하나(CL2-C)는 서로 인접한 화소그룹(PG)들 사이에서 y방향 또는 y방향과 교차하는 x방향을 따라 연장될 수 있다. 제1도전선(CL1)들 및 제2도전선(CL2)들은 메쉬 패턴을 구비함으로써, 제1도전선(CL1)들 및 제2도전선(CL2)들이 금속을 포함하는 경우 사용자에게 시인되는 것을 방지할 수 있고 그리고/또는 각 화소(PX)에서 방출되는 빛을 투과시킬 수 있다.
제1도전선(CL1)들은 제1화소(PX1)들 중 인접한 두 개의 제1화소(PX1)들 사이에 위치할 수 있고, 제2도전선(CL2)들은 제2화소(PX2)들 중 인접한 두 개의 제2화소(PX2)들 사이에 위치할 수 있다. 제2도전선(CL2)들은, 제1그룹의 제2화소들(PX21) 중 적어도 두 개의 제2화소(PX2)들 사이에 위치하는 제1그룹의 제2도전선들(CL21) 및 제2그룹의 제2화소들(PX22) 중 적어도 두 개의 제2화소 사이에 위치하는 제2그룹의 제2도전선들(CL22)을 포함할 수 있다.
일 예로, 도 9를 참조하면 앞서 언급한 제2도전선(CL2)들 중 적어도 하나(CL2-C)는 제1그룹의 제2도전선들(CL21)로부터 x방향을 따라 연장되어 인접한 제2그룹의 제2도전선들(CL22)과 연결될 수 있다. 또한, 제2도전선(CL2)들 중 적어도 하나(CL2-C)는 제1그룹의 제2도전선들(CL21)로부터 y방향을 따라 연장되어 인접한 제2그룹의 제2도전선들(CL22)과 연결될 수 있다. 즉, 제2도전선(CL2)들 중 적어도 하나(CL2-C)는 제1그룹의 제2도전선들(CL21)과 제2그룹의 제2도전선들(CL22) 사이에서 연장되어, 제1그룹의 제2도전선들(CL21)과 제2그룹의 제2도전선들(CL22)을 연결시킬 수 있다.
제2도전선(CL2)들 중 적어도 하나(CL2-C)는 제1그룹의 제2도전선들(CL21) 및/또는 제2그룹의 제2도전선들(CL22)과 일체로 형성될 수 있으며, 동일한 재질을 포함할 수 있다.
투과영역(TA)의 면적이 감소되는 것을 최소화하기 위하여, 제2도전선(CL2)들은 화소영역(PA)들 및 배선영역(WA)들과 중첩하여 배치될 수 있다. 즉, 제1그룹의 제2도전선들(CL21)은 제1그룹의 제2화소들(PX21)이 배치되는 영역과 중첩되고, 제2그룹의 제2도전선들(CL22)은 제2그룹의 제2화소들(PX22)이 배치되는 영역과 중첩될 수 있다. 또한, 제1그룹의 제2화소들(PX21)과 제2그룹의 제2화소들(PX22)을 연결시키는 제2도전선(CL2)들 중 적어도 하나(CL2-C)는, 제1배선(WL1)들 또는 제2배선(WL2)들과 인접하게 배치되어 적어도 일부가 중첩되어 배치될 수 있다. 제2도전선(CL2)들 중 적어도 하나(CL2-C)는 제1배선영역(WA1) 또는 제2배선영역(WA2)과 중첩되어 배치될 수 있다.
도 9를 참조하면, 제2도전선(CL2)의 폭(WD2)은 제1도전선(CL1)의 폭(WD1) 보다 클 수 있다. RC 딜레이는 센싱 감도에 영향을 미칠 수 있는데, 복수의 전극들이 포함하는 도전선(CL)들의 폭이 커지면 입력면적이 증가하여 도전선(CL)들의 커패시턴스를 증가시킬 수 있고, 따라서 센싱 감도를 개선할 수 있다.
제2표시영역(DA2)에는 제1표시영역(DA1)과 달리 제2도전선(CL2)이 배치되지 않는 투과영역(TA)이 포함되므로, 제2표시영역(DA2)에서 동일 면적 당 배치되는 도전선(CL)의 면적은 제1표시영역(DA1)서 동일 면적 당 배치되는 도전선(CL)의 면적보다 작을 수 있고, 따라서 제2표시영역(DA2)에서의 센싱 감도가 제1표시영역(DA1)에서의 센싱 감도 보다 낮을 수 있다. 이를 보완하기 위하여, 제2표시영역(DA2)에 배치되는 제2도전선(CL2)의 폭(WD2)을 제1표시영역(DA1)에 배치되는 제1도전선(CL1)의 폭(WD2)보다 크도록 형성할 수 있고, 이를 통해 제2표시영역(DA2)에서의 센성 감도를 향상시킬 수 있다.
도 10은 본 발명의 일 실시예에 따른 표시 장치의 개략적인 확대평면도로서, 표시 패널이 포함하는 화소, 투과영역, 배선영역 및 터치감지층의 배치를 보여준다. 도 10은 도 9의 X부분에 대응할 수 있다. 제2표시영역(DA2)에서의 제2화소(PX2)들, 투과영역(TA) 및 배선(WL)들의 배치는 앞서 도 9를 참조하여 설명한 것과 동일하므로, 이하에서는 차이점을 위주로 설명한다.
도 10을 참조하면, 복수의 제2화소(PX2)들에 의해 형성되는 화소그룹(PG)은 x방향을 따라 배열된 제1그룹의 제2화소들(PX21) 및 제2그룹의 제2화소들(PX22)을 포함할 수 있다. 또한, 화소그룹(PG)은 x방향과 다른 y방향을 따라 배열된 제3그룹의 제2화소들(PX23) 및 제4그룹의 제2화소들(PX24)을 포함할 수 있다.
일 예로서, 도 10에서는 제3그룹의 제2화소들(PX23)과 제4그룹의 제2화소들(PX24) 사이에 제1그룹의 제2화소들(PX21)이 배치되어 있다. 제2그룹의 제2화소들(PX22)은 x방향을 따라 제1그룹의 제2화소들(PX21)과 인접하여 배치될 수 있다. 물론, 제3그룹의 제2화소들(PX23)과 제4그룹의 제2화소들(PX24) 사이에 제2그룹의 제2화소들(PX22)이 배치될 수 있다. 이 경우, 제1그룹의 제2화소들(PX21)은 x방향을 따라 제2그룹의 제2화소들(PX22)과 인접하여 배치될 수 있다.
제2도전선(CL2)들은 앞서 언급한 제3그룹의 제2화소들(PX23) 중 적어도 두 개의 제2화소(PX2)들 사이에 위치하는 제3그룹의 제2도전선들(CL23)을 포함할 수 있다. 또한, 제2도전선(CL2)들은 앞서 언급한 제4그룹의 제2화소들(PX24) 중 적어도 두 개의 제2화소(PX2)들 사이에 위치하는 제4그룹의 제2도전선들(CL24)을 포함할 수 있다.
터치감지층(40)은 제3그룹의 제2도전선들(CL23) 및 제4그룹의 제2도전선들(CL24)을 전기적으로 연결할 수 있는 연결도전선(CCL)을 포함할 수 있다. 일 예로서 도 10을 참조하면, 연결도전선(CCL)은 제3그룹의 제2도전선들(CL23)로부터 y방향을 따라 연장되어 제4그룹의 제2도전선들(CL24)과 연결될 수 있다. 연결도전선(CCL)은 제2도전선(CL2)들과 동일한 물질을 포함할 수 있다. 연결도전선(CCL)은 앞서 도 4를 참조하여 설명한 제1연결전극(411)에 포함될 수 있다.
연결도전선(CCL)은 제1배선(WL1)과 인접하게 배치되어, 적어도 일부가 중첩되게 배치될 수 있다. 연결도전선(CCL)은 제1배선영역(WA1)과 중첩되어 배치될 수 있다. 또한, 연결도전선(CCL)의 폭(WD3)은 제1배선(WL1)영역의 폭(WD4)보다 작을 수 있다. 이를 통해, 연결도전선(CCL)에 의해 투과영역(TA)의 면적이 감소되는 것을 방지하거나 최소화할 수 있다.
연결도전선(CCL)은 제3그룹의 제2화소들(PX23)과 제4그룹의 제2화소들(PX24) 사이에 배치된 제1그룹의 제2화소들(PX21) 또는 제2그룹의 제2화소들(PX22)을 통과하여 연장될 수 있다. 이때, 연결도전선(CCL)은 제1그룹의 제2도전선들(CL21) 또는 제2그룹의 제2도전선들(CL22)과 중첩될 수 있다. 이를 통해, 연결도전선(CCL)이 제2화소(PX2)들과 중첩되어 제2화소(PX2)들로부터 방출되는 빛을 차단하는 것을 방지할 수 있다.
도 10에서 제1그룹의 제2도전선들(CL21) 및 제2그룹의 제2도전선들(CL22)을 연결하는 제2도전선(CL2)들 중 적어도 하나(CL2-C)는 앞서 도 4를 참조하여 설명한 제2연결전극(421)에 포함될 수 있다. 또한, 이웃하는 제2감지전극(420)들을 연결하는 제2도전선(CL2)들은 제2연결전극(421)에 포함될 수 있다.
한편, 연결도전선(CLL)과 제3그룹의 제2도전선들(CL23) 및 제4그룹의 제2도전선들(CL24) 사이에는 절연층이 배치될 수 있는데, 연결도전선(CLL)은 절연층의 콘택홀(CNT)들을 통해 제3그룹의 제2도전선들(CL23) 및 제4그룹의 제2도전선들(CL24)에 각각 접속될 수 있다. 여기서, 절연층은 제2절연층(도 5의 43)일 수 있다. 충분한 접속 면적을 확보하기 위해, 콘택홀(CNT)들은 제3그룹의 제2도전선들(CL23) 및 제4그룹의 제2도전선들(CL24)과 중첩하여 위치할 수 있다.
도 11은 본 발명의 일 실시예에 따른 전자 기기의 개략적인 단면도로서, 터치감지층의 제1도전층 및 제2도전층의 배치를 보여준다.
도 11를 참조하면, 기판(100)은 글래스, 석영 등의 물질을 포함하는 투명한 절연 기판일 수 있으며, 단층 구조일 수 있다. 다른 실시예로, 기판(100)은 고분자 수지를 포함하는 베이스층 및 무기층을 포함하는 다층 구조일 수 있다.
기판(100) 상에는 버퍼층(111)이 배치될 수 있다. 버퍼층(111)은 기판(100)의 하부로부터 이물, 습기 또는 외기의 침투를 감소 또는 차단할 수 있고, 기판(100) 상에 평탄면을 제공할 수 있다. 버퍼층(111)은 실리콘옥사이드, 실리콘옥시나이트라이드, 실리콘나이트라이드와 같은 무기 절연물을 포함할 수 있으며, 전술한 물질을 포함하는 단일 층 또는 다층 구조로 이루어질 수 있다.
박막트랜지스터(TFT) 및 스토리지 커패시터(Cap)를 포함하는 화소회로(PC)는 버퍼층(111) 상에 배치될 수 있다. 화소회로(PC)는 제1표시영역(DA1) 및 제2표시영역(DA2)에 각각 배치될 수 있으며, 제1표시영역(DA1)의 화소회로(PC)와 제2표시영역(DA2)의 화소회로(PC)는 동일한 구조를 가질 수 있다.
제2표시영역(DA2)에 배치된 화소회로(PC)와 기판(100) 사이에는 차광층(BML)이 배치될 수 있다. 도 11에서는 차광층(BML)이 기판(100)과 버퍼층(111) 사이에 개재되어 있는 것을 도시하나, 기판(100)을 구성하는 복수의 서브층들 사이에 개재될 수 있다. 차광층(BML)은 차광물질(예컨대, 금속, 불랙잉크 또는 염료 등)을 포함할 수 있다.
차광층(BML)은 전자컴포넌트(20)에서 방출되거나 전자컴포넌트(20)로 향하는 빛이 화소회로(PC, 도 3)에 연결된 배선들 사이의 좁은 틈을 통해 회절되는 것과 전자컴포넌트(20)로부터 방출된 빛이 화소회로(PC)에 입사되는 것을 방지할 수 있다. 이를 통해, 박막트랜지스터(TFT)의 성능을 향상시킬 수 있다. 이때, 차광층(BML)은 박막트랜지스터의 소스전극, 드레인전극 및 게이트전극 중 적어도 하나에 연결될 수 있으며, 실시예에 따라서는 플로팅(floating) 상태로 배치될 수도 있다.
박막트랜지스터(TFT)는 반도체층(A1), 반도체층(A1)의 채널영역과 중첩하는 게이트전극(G1), 및 반도체층(A1)의 소스영역 및 드레인영역에 각각 연결된 소스전극(S1) 및 드레인전극(D1)을 포함할 수 있다. 반도체층(A1)과 게이트전극(G1) 사이에는 게이트절연층(112)이 개재되고, 게이트전극(G1)과 소스전극(S1), 또는 게이트전극(G1)과 드레인전극(D1) 사이에는 제1층간절연층(113) 및 제2층간절연층(115)이 배치될 수 있다.
스토리지 커패시터(Cap)는 박막트랜지스터(TFT)와 중첩하여 배치될 수 있다. 스토리지 커패시터(Cap)는 서로 중첩하는 제1축전판(CE1)과 제2축전판(CE2)을 포함할 수 있다. 일부 실시예에서, 박막트랜지스터(TFT)의 게이트전극(G1)이 스토리지 커패시터(Cap)의 제1축전판(CE1)을 포함할 수 있다. 제1축전판(CE1)과 제2축전판(CE2) 사이에 제1층간절연층(113)이 배치될 수 있다.
반도체층(A1)은 폴리실리콘을 포함할 수 있다. 일부 실시예에서, 반도체층(A1)은 비정질 실리콘(amorphous SL-1icon)을 포함할 수 있다. 일부 실시예에서, 반도체층(A1)은 인듐(In), 갈륨(Ga), 스태늄(Sn), 지르코늄(Zr), 바나듐(V), 하프늄(Hf), 카드뮴(Cd), 게르마늄(Ge), 크로뮴(Cr), 티타늄(Ti) 및 아연(Zn)을 포함하는 군에서 선택된 적어도 하나 이상의 물질의 산화물을 포함할 수 있다. 반도체층(A1)은 채널영역과 불순물이 도핑된 소스 영역 및 드레인 영역을 포함할 수 있다.
게이트절연층(112)은 실리콘옥사이드, 실리콘옥시나이트라이드, 실리콘나이트라이드와 같은 무기 절연물을 포함할 수 있으며, 전술한 물질을 포함하는 단일 층 또는 다층 구조일 수 있다.
게이트전극(G1) 또는 제1축전판(CE1)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu) 및/또는 티타늄(Ti)과 같은 저저항의 도전 물질을 포함할 수 있으며, 전술한 물질로 이루어진 단일 층 또는 다층 구조일 수 있다.
제1층간절연층(113)은 실리콘옥사이드, 실리콘옥시나이트라이드, 실리콘나이트라이드와 같은 무기 절연물을 포함할 수 있으며, 전술한 물질을 포함하는 단일 층 또는 다층 구조일 수 있다.
제2축전판(CE2)은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr), 니켈(Ni), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)를 포함할 수 있으며, 전술한 물질을 포함하는 단일 층 또는 다층 구조일 수 있다.
제2층간절연층(115)은 실리콘옥사이드, 실리콘옥시나이트라이드, 실리콘나이트라이드와 같은 무기 절연물을 포함할 수 있으며, 전술한 물질을 포함하는 단일 층 또는 다층 구조일 수 있다.
소스전극(S1) 또는 드레인전극(D1)은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr), 니켈(Ni), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)를 포함할 수 있으며, 전술한 물질을 포함하는 단일 층 또는 다층 구조일 수 있다. 예컨대, 소스전극(S1) 또는 드레인전극(D1)은 티타늄층/알루미늄층/티타늄층의 3층 구조일 수 있다.
전술한 박막트랜지스터(TFT) 및 스토리지 커패시터(Cap)를 포함하는 화소회로(PC)는 화소전극(210)에 전기적으로 연결될 수 있다. 일 실시예로 도 6에 도시된 바와 같이, 화소회로(PC)와 화소전극(210)은 콘택메탈(CM)에 의해 전기적으로 연결될 수 있다.
콘택메탈(CM)은 제1평탄화 절연층(117) 상에 배치되며, 제1평탄화 절연층(117)에 형성된 콘택홀을 통해 화소회로(PC)에 접속될 수 있다. 콘택메탈(CM)은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr), 니켈(Ni), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)를 포함할 수 있으며, 전술한 물질을 포함하는 단일 층 또는 다층 구조일 수 있다.
제1평탄화 절연층(117)은 유기절연물을 포함할 수 있다. 제1평탄화 절연층(117)은 아크릴, BCB(Benzocyclobutene), 폴리이미드(polyimide) 또는 HMDSO(HexamethyldiSL-1oxane) 등의 유기 절연물을 포함할 수 있다. 제1평탄화 절연층(117)의 유기절연물은 감광성 유기절연물일 수 있다.
제2평탄화 절연층(118)은 콘택메탈(CM) 상에 배치된다. 제2평탄화 절연층(118)은 유기절연물을 포함할 수 있다. 제2평탄화 절연층(118)은 아크릴, BCB(Benzocyclobutene), 폴리이미드(polyimide) 또는 HMDSO(HexamethyldiSL-1oxane) 등의 유기 절연물을 포함할 수 있다. 제2평탄화 절연층(118)의 유기절연물은 감광성 유기절연물일 수 있다.
화소전극(210)은 제2평탄화 절연층(118) 상에 배치될 수 있다. 화소전극(210)은 제2평탄화 절연층(118)의 콘택홀을 통해 콘택메탈(CM)에 접속될 수 있다.
화소전극(210)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr) 또는 이들의 화합물을 포함하는 반사막을 포함할 수 있다. 화소전극(210)은 전술한 물질을 포함하는 반사막, 및 반사막의 위 또는/및 아래에 배치된 투명도전막을 포함할 수 있다. 투명도전막은 인듐틴옥사이드(ITO; indium tin oxide), 인듐징크옥사이드(IZO; indium zinc oxide), 징크옥사이드(ZnO; zinc oxide), 인듐옥사이드(In2O3 indium oxide), 인듐갈륨옥사이드(IGO; indium gallium oxide) 또는 알루미늄징크옥사이드(AZO; aluminum zinc oxide) 등을 포함할 수 있다. 일 실시예로, 화소전극(210)은 순차적으로 적층된, ITO층/Ag층/ITO층의 3층 구조를 가질 수 있다.
화소전극(210) 상에는 화소정의막(119)이 배치될 수 있다. 화소정의막(119)은 화소전극(210)의 가장자리를 커버하며 화소전극(210)의 중심 부분에 중첩하는 개구(119OP)를 포함할 수 있다.
화소정의막(119)은 화소전극(210)의 가장자리와 화소전극(210) 상부의 대향전극(230)의 사이의 거리를 증가시킴으로써 화소전극(210)의 가장자리에서 아크 등이 발생하는 것을 방지하는 역할을 할 수 있다. 화소정의막(119)은 폴리이미드, 폴리아마이드(Polyamide), 아크릴 수지, 벤조사이클로부텐, HMDSO(hexamethyldiSL-1oxane) 및 페놀 수지 등과 같은 유기 절연 물질로, 스핀 코팅 등의 방법으로 형성될 수 있다.
화소정의막(119) 상부에는 화소전극(210)에 대응되도록 형성된 중간층(220)이 배치된다. 중간층(220)은 소정의 색상의 빛을 방출하는 고분자 유기물 또는 저분자 유기물을 포함할 수 있다.
중간층(220) 상부에는 대향전극(230)이 배치된다. 대향전극(230)은 비교적 일함수가 낮은 도전성 물질로 이루어질 수 있다. 예컨대, 대향전극(230)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 니켈(Ni), 크로뮴(Cr), 리튬(Li), 칼슘(Ca) 또는 이들의 합금 등을 포함하는 (반)투명층을 포함할 수 있다. 또는, 대향전극(230)은 전술한 물질을 포함하는 (반)투명층 상에 ITO, IZO, ZnO 또는 In2O3과 같은 층을 더 포함할 수 있다. 일 실시예로, 대향전극(230)은 은(Ag) 및 마그네슘(Mg)을 포함할 수 있다. 대향전극(230)은 제1 및 제2표시영역(도 1의 DA1, DA2)을 전체적으로 커버하도록 일체로 형성될 수 있다.
순차적으로 적층된 화소전극(210), 중간층(220), 및 대향전극(230)의 적층 구조는 발광 다이오드, 예컨대 유기발광다이오드(OLED)를 형성할 수 있다. 유기발광다이오드(OLED)는 적색, 녹색, 또는 청색의 빛을 방출할 수 있으며, 각 유기발광다이오드(OLED)의 발광영역이 화소에 해당한다. 예컨대, 제1화소(PX1)는 제1표시영역(DA1)에 배치된 유기발광다이오드(OLED)의 발광영역에 해당하고, 제2화소(PX2)는 제2표시영역(DA2)에 배치된 유기발광다이오드(OLED)의 발광영역에 해당한다. 화소정의막(119)의 개구(119OP)가 발과영역의 크기 및/또는 폭을 정의하기에, 제1화소(PX1)와 제2화소(PX2)의 크기 및/또는 폭은 해당하는 화소정의막(119)의 개구(119OP)에 의존할 수 있다.
대향전극(230) 상에는 캡핑층(250)이 형성될 수 있다. 캡핑층(250)(capping layer)은 LiF를 포함할 수 있다. 또는, 캡핑층(250)은 실리콘나이트라이드와 같은 무기 절연물을 포함하거나, 및/또는 유기 절연물을 포함할 수 있다. 일부 실시예에서, 캡핑층(250)은 생략될 수 있다.
캡핑층(250) 상에는 박막봉지층(300)이 배치될 수 있다. 유기발광다이오드(OLED)는 박막봉지층(300)으로 커버될 수 있다. 박막봉지층(300)은 제1 및 제2무기봉지층(310, 330) 및 이들 사이의 유기봉지층(320)을 포함할 수 있다.
제1 및 제2무기봉지층(310, 330)은 각각 하나 이상의 무기 절연물을 포함할 수 있다. 무기 절연물은 알루미늄옥사이드, 티타늄옥사이드, 탄탈륨옥사이드, 하프늄옥사이드, 징크옥사이드, 실리콘옥사이드, 실리콘나이트라이드, 또는/및 실리콘옥시나이트라이드를 포함할 수 있다. 제1 및 제2무기봉지층(310, 330)은 화학기상증착법을 통해 형성될 수 있다.
유기봉지층(320)은 폴리머(polymer)계열의 물질을 포함할 수 있다. 폴리머 계열의 소재로는 아크릴계 수지, 에폭시계 수지, 폴리이미드 및 폴리에틸렌 등을 포함할 수 있다. 예컨대, 유기봉지층(320)은 아크릴계 수지, 예컨대 폴리메틸메타크릴레이트, 폴리아크릴산 등을 포함할 수 있다. 유기봉지층(320)은 모노머를 경화하거나, 폴리머를 도포하여 형성할 수 있다.
박막봉지층(300) 상에는 터치감지층(40)이 배치될 수 있다. 터치감지층(40)은 앞서 도 5를 참조하여 설명한대로 순차적으로 적층된 제1절연층(41), 제1도전층(42), 제2절연층(43), 제2도전층(44) 및 제3절연층(45)을 포함할 수 있다.
도 11에서 제1도전층(42)은 제1연결전극(411)을 포함할 수 있으며, 제1연결전극(411)은 연결도전선(CCL)을 포함할 수 있다. 연결도전선(CCL)은 인접한 제2화소(PX2)들 사이에 위치하는 화소정의막(119)과 중첩하여 배치될 수 있다. 또한, 제2도전층(44)은 제2감지전극(420)을 포함할 수 있으며, 제2감지전극(420)에 포함되는 제2도전선(CL2)들일 수 있다. 제2도전선(CL2)들은 화소정의막(119)과 중첩하여 배치될 수 있다. 따라서, 제2도전선(CL2)들은, 앞서 도 10을 참조하여 설명한 화소그룹(PG)들을 이루는 복수의 제2화소들(PX2) 중 인접한 두 개의 제2화소들(PX2) 사이에 위치하는 화소정의막(119)에 대응하여 배치될 수 있다. 한편, 비록 도면에는 도시되지 않았으나, 제1표시영역(DA1)에서 제1도전선(CL1)들은 제1화소(PX1)들 사이에 위치하는 화소정의막(119)과 중첩하여 배치될 수 있다. 이를 통해, 유기발광다이오드(OLED)의 발광영역으로부터 방출되는 빛을 차단하는 것을 방지하거나 최소화할 수 있다.
도 12는 본 발명의 일 실시예에 따른 전자 기기의 개략적인 단면도로서, 터치감지층의 제1도전층(42) 및 제2도전층(44)의 배치를 보여준다. 도 12는 도 10의 B-B'단면, C-C'단면 및 D-D'단면에 대응할 수 있다.
표시 패널(10) 및 터치감지층(40)의 적층 구조는 앞서 도 11을 참조하여 설명한 것과 동일하므로, 이하에서는 차이점을 위주로 설명한다.
우선, 도 12의 B-B'단면에서의 투과영역(TA)을 참조하면, 기판(100) 상의 절연층들은 각각 투과영역(TA)에 형성된 홀을 포함할 수 있다. 예컨대, 게이트절연층(112), 제1층간절연층(113), 제2층간절연층(115), 제1평탄화 절연층(117), 제2평탄화 절연층(118), 및 화소정의막(119)은 각각 투과영역(TA)에 위치하며 서로 중첩하는 제1 내지 제6홀(H1, H2, H3, H4, H5, H6)을 포함할 수 있다. 또한, 대향전극(230)은 투과영역(TA)에 형성된 홀(230H)을 포함할 수 있다. 차광층(BML)은 투과영역(TA)에는 존재하지 않는다. 예컨대, 차광층(BML)은 투과영역(TA)에 대응하는 개구(BML-OP)들을 포함할 수 있다. 차광층(BML)의 개구(BML-OP)는 차광층(BML)의 에지(BML-E)에 의해 정의될 수 있다. 이를 통해, 투과영역(TA)에서의 광 투과율을 향상시킬 수 있다.도 12의 B-B'단면에서의 터치감지층(40)을 참조하면, 제2도전선(CL2)들을 포함하는 제2도전층(44)은 제2절연층(43) 상에 배치될 수 있다. 제2도전선(CL2)들은 제2표시영역(DA2)에 위치하는 화소전극(210)의 가장자리를 커버하는 화소정의막(119)과 중첩될 수 있다. 제2도전선(CL2)들이 투과영역(TA) 상에 배치되지 않으므로, 제2도전선(CL2)들이 금속층을 포함하더라도 투과영역(TA)에서의 광 투과율 저하가 방지될 수 있다. 또한, 제2도전선(CL2)들이 제2화소(PX2)와 중첩되지 않으므로, 유기발광다이오드(OLED)의 발광영역으로부터 방출되는 빛을 차단하는 것을 방지하거나 최소화할 수 있다.
한편, 화소회로(PC), 화소전극(210) 및 제2도전선(CL2) 등은 차광층(BML)의 개구(BML-OP)와 중첩되지 않으며, 차광층(BML)이 배치되는 영역 내에 놓일 수 있다. 예컨대, 차광층(BML)의 에지(BML-E)는 화소회로(PC), 화소전극(210) 및 제2도전선(CL2) 등 보다 투과영역(TA)에 더 인접하도록 배치될 수 있고, 제2도전선(CL2)의 투과영역(TA)에 인접한 에지는 적어도 차광층(BML)의 에지(BML-E)와 동일 선상에 놓일 수 있다.
도 12의 C-C'단면을 참조하면, 제2배선(WL2)들은 게이트절연층(112) 상에 배치될 수 있다. 제2배선(WL2)들이 배치되는 영역 및 인접한 제2배선(WL2)들 사이의 영역을 제2배선영역(WA2)으로 정의될 수 있다. 제2배선(WL2)들은 스캔라인(도 3의 SL, SL-1, SL+1) 또는 발광제어라인(도 3의 EL)을 포함할 수 있다.
제2도전선(CL2)들 중 적어도 하나(CL2-C)는 제2절연층(43) 상에 배치될 수 있다. 또한, 제2도전선(CL2)들 중 적어도 하나(CL2-C)는 제2배선영역(WA2)과 중첩되도록 배치될 수 있다. 따라서, 제2도전선(CL2)들 중 적어도 하나(CL2-C)는 투과영역(TA) 상에 배치되지 않으므로, 투과영역(TA)에서의 광 투과율 저하가 방지될 수 있다.
도 12의 D-D'단면을 참조하면, 제1배선(WL1)들은 제2층간절연층(115) 상에 배치될 수 있다. 제1배선(WL1)들이 배치되는 영역 및 인접한 제1배선(WL1)들 사이의 영역들은 제1배선영역(WA1)으로 정의될 수 있다. 제1배선(WL1)들은 데이터라인(도 3의 DL) 또는 구동전압선(도 3의 PL)을 포함할 수 있다.
연결도전선(CCL)은 제1절연층(41) 상에 배치될 수 있다. 또한, 연결도전선(CCL)은 제1배선영역(WA1)과 중첩되어 배치될 수 있다. 따라서, 연결도전선(CCL)은 투과영역(TA) 상에 배치되지 않으므로, 투과영역(TA)에서의 광 투과율 저하가 방지될 수 있다.
한편, 제1 및 제2배선영역에 대응하여 기판(100) 상에는 차광층이 배치될 수 있다. 차광층은, 표시 패널(10)로 입사되는 빛이 배선(WL)들 사이의 좁은 틈을 통과하면서 회절되어 의도치 않게 전자컴포넌트(20)로 입사되는 것을 방지할 수 있다.
도 13은 본 발명의 다른 실시예에 따른 표시 장치가 포함하는 터치감지층을 나타낸 평면도이다.
도 13을 참조하면, 터치감지층(40')은 복수의 감지전극(400)들 및 복수의 신호라인(435)들을 포함할 수 있다. 감지전극(400)들은 제1표시영역(DA1)에 배치될 수 있으며, 고유의 좌표 정보를 가질 수 있다.
감지전극(400)들은 예컨대 매트릭스 형태로 배열될 수 있다. 감지전극(400)들은 제1표시영역(DA1)의 주변에 배치될 수 있으며, 감지전극(400)들 각각은 신호라인(435)에 연결될 수 있다. 신호라인(435)의 일부는 제1표시영역(DA1)에 배치되고 일부는 주변영역(SA)에 배치될 수 있다. 감지전극(400)들은 셀프 캡 방식으로 좌표 정보를 획득할 수 있다. 감지전극(400)들 각각은 메쉬 패턴을 가질 수 있다.
도 14는 본 발명의 다른 실시예에 따른 표시 장치가 포함하는 터치감지층의 단면도로서, 도 13의 XIa- XIa'선 및 XIb- XIb'선에 따른 단면도이다.
도 14을 참조하면, 터치감지층(40')은 표시 패널(10) 상에 배치되되, 제1절연층(41), 제1절연층(41) 상에 배치된 감지전극(400)을 포함하는 도전층(CL), 이를 커버하는 제2절연층(43)을 포함할 수 있다. 도전층(CL)은 감지전극(400)들 및 신호라인(435)들을 포함할 수 있다. 즉, 감지전극(400)들 및 신호라인(435)들은 동일한 공정에서 함께 형성될 수 있으며, 동일한 물질을 포함할 수 있다.
도전층(CML), 예컨대 감지전극(400)들 및 신호라인(435)들은 몰리브덴(Mo), 멘델레븀(Mb), 은(Ag), 티타늄(Ti), 구리(Cu), 알루미늄(Al), 및 이들의 합금을 포함할 수 있다. 제1 및 제2절연층(41, 43)은 무기절연물 또는/및 유기절연물을 포함할 수 있다. 다른 실시예에서, 제1절연층(41)은 생략될 수 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것 이다.
CL1: 제1도전선
CL2: 제2도전선
DA1: 제1표시영역
DA2: 제2표시영역
PX1: 제1화소
PX2: 제2화소
1: 표시 장치
10: 표시 패널
20: 전자컴포넌트
40: 터치감지층
50: 광학기능층
100: 기판
200: 표시층
300: 박막봉지층
400: 감지전극
410: 제1감지전극
411: 제1연결전극
420: 제2감지전극
421: 제2연결전극

Claims (29)

  1. 제1표시영역에 배치된 복수의 제1화소들, 및 제2표시영역에 배치되되 투과영역을 사이에 두고 서로 이격된 화소그룹들을 형성하는 복수의 제2화소들을 구비하는 표시 패널; 및
    상기 표시 패널 상에 배치된 복수의 전극들을 포함하는 터치감지층;
    을 포함하고,
    상기 복수의 전극들은, 상기 제1화소들 중 적어도 하나의 제1화소에 각각 대응하는 복수의 제1개구들을 갖는 메쉬 패턴의 제1도전선들을 포함하며,
    상기 복수의 전극들 중 적어도 어느 하나는, 상기 제2화소들 중 적어도 하나의 제2화소에 각각 대응하는 복수의 제2개구들을 갖는 메쉬 패턴의 제2도전선들을 포함하며,
    상기 제2도전선들 중 하나는, 서로 인접한 상기 화소그룹들 사이에서 제1방향 또는 상기 제1방향과 교차하는 제2방향을 따라 연장되는, 표시 장치.
  2. 제1항에 있어서,
    상기 제1도전선들은 상기 제1화소들 중 인접한 두 개의 제1화소들 사이에 위치하며,
    상기 제2도전선들은 상기 제2화소들 중 인접한 두 개의 제2화소들 사이에 위치하는, 표시 장치.
  3. 제1항에 있어서,
    상기 복수의 전극들은,
    제1방향을 따라 배치된 제1전극들; 및
    상기 제1방향과 교차하는 제2방향을 따라 배치된 제2전극들;을 포함하는, 표시 장치.
  4. 제1항에 있어서,
    상기 표시 패널은,
    제1방향으로 연장된 적어도 하나의 제1배선 및 상기 제1방향과 교차하는 제2방향으로 연장된 적어도 하나의 제2배선을 포함하고,
    상기 제2도전선들 중 상기 하나는 상기 제1배선 또는 상기 제2배선과 적어도 일부가 중첩되게 배치된, 표시 장치.
  5. 제4항에 있어서,
    상기 제1배선은 데이터라인을 포함하고, 상기 제2배선은 스캔라인을 포함하는, 표시 장치.
  6. 제1항에 있어서,
    상기 복수의 제2화소들에 의해 형성되는 상기 화소그룹들은,
    상기 투과영역을 사이에 두고 상호 이격된 제1그룹의 제2화소들, 및 제2그룹의 제2화소들을 포함하고,
    상기 제2도전선들은,
    상기 제1그룹의 제2화소들 중 적어도 두 개의 제2화소 사이에 위치하는 제1그룹의 제2도전선들; 및
    상기 제2그룹의 제2화소들 중 적어도 두 개의 제2화소 사이에 위치하는 제2그룹의 제2도전선들;을 포함하되,
    상기 제2도전선들 중 상기 하나는 상기 제1그룹의 제2도전선들과 상기 제2그룹의 제2도전선들 사이에서 연장되어, 상기 제1그룹의 제2도전선들과 상기 제2그룹의 제2도전선들을 연결하는, 표시 장치.
  7. 제6항에 있어서,
    상기 복수의 제2화소들에 의해 형성되는 상기 화소그룹들은,
    제1방향을 따라 배열된 제3그룹의 제2화소들, 및 제4그룹의 제2화소들을 더 포함하고,
    상기 제2도전선들은,
    상기 제3그룹의 제2화소들 중 적어도 두 개의 제2화소들 사이에 위치하는 제3그룹의 제2도전선들; 및
    상기 제4그룹의 제2화소들 중 적어도 두 개의 제2화소들 사이에 위치하는 제4그룹의 제2도전선들;을 포함하며,
    상기 제1그룹의 제2화소들 및 상기 제2그룹의 제2화소들은 상기 제1방향과 다른 제2방향을 따라 배열되는, 표시 장치.
  8. 제7항에 있어서,
    상기 터치감지층은,
    상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들을 전기적으로 연결하는 연결도전선을 더 포함하는, 표시 장치.
  9. 제8항에 있어서,
    상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들과 상기 연결도전선 사이의 절연층을 더 포함하고,
    상기 연결도전선은 상기 절연층의 콘택홀들을 통해 상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들에 각각 접속되는, 표시 장치.
  10. 제8항에 있어서,
    상기 표시 패널은,
    상기 제1방향으로 연장된 적어도 하나의 제1배선 및 상기 제2방향으로 연장된 적어도 하나의 제2배선을 포함하고,
    상기 연결도전선은 상기 제1배선과 적어도 일부가 중첩되게 배치된, 표시 장치.
  11. 제10항에 있어서,
    상기 표시 패널은 상기 적어도 하나의 제1배선이 위치하는 영역에 대응하는 제1배선영역을 더 포함하며,
    상기 연결도전선은 상기 제1배선영역과 중첩하여 배치되는, 표시 장치.
  12. 제10항에 있어서,
    상기 표시 패널은 상기 적어도 하나의 제2배선이 위치하는 영역에 대응하는 제2배선영역을 더 포함하며,
    상기 제2도전선들 중 상기 하나는 상기 제2배선영역과 중첩하여 배치되는, 표시 장치.
  13. 제11항에 있어서
    상기 연결도전선의 폭은 상기 제1배선영역의 폭보다 작은, 표시 장치.
  14. 제8항에 있어서,
    상기 제1그룹의 제2화소들 또는 상기 제2그룹의 제2화소들은 상기 제3그룹의 제2화소들과 상기 제4그룹의 제2화소들 사이에 배치되며,
    상기 연결도전선은 상기 제1그룹의 제2화소들 또는 상기 제2그룹의 제2화소들과 중첩되는, 표시 장치.
  15. 제1항에 있어서,
    상기 제2도전선의 폭은 상기 제1도전선의 폭보다 큰, 표시 장치.
  16. 제1항에 있어서,
    동일 면적 당 상기 제2화소의 개수는 상기 제1화소의 개수 보다 작은, 표시 장치.
  17. 제1항에 있어서,
    상기 복수의 전극들은 금속층을 포함하는, 표시 장치.
  18. 제1항에 있어서,
    상기 제1도전선 및 상기 제2도전선은 동일한 물질을 포함하는, 표시 장치.
  19. 제8항에 있어서,
    상기 연결도전선은 상기 제2도전선과 동일한 물질을 포함하는, 표시 장치.
  20. 서로 상이한 해상도를 갖는 제1표시영역과 제2표시영역을 구비하는 표시 장치; 및
    상기 제2표시영역에 구비된 투과영역과 중첩하는 전자컴포넌트;를 포함하며,
    상기 표시 장치는,
    상기 제1표시영역을 정의하는 복수의 제1화소들; 및 상기 투과영역을 사이에 두고 서로 이격되어 배치된 화소그룹을 형성하며 상기 제2표시영역을 정의하는 복수의 제2화소들;을 포함하는 복수의 화소들을 구비하는 표시 패널; 및
    상기 표시 패널 상에 배치된 복수의 전극들을 포함하는 터치감지층;
    을 포함하고,
    상기 복수의 전극들은, 상기 제1화소들 중 적어도 하나의 제1화소에 각각 대응하는 복수의 제1개구들을 갖는 메쉬 패턴의 제1도전선들을 포함하며,
    상기 복수의 전극들 중 적어도 어느 하나는, 상기 제2화소들 중 적어도 하나의 제2화소에 각각 대응하는 복수의 제2개구들을 갖는 메쉬 패턴의 제2도전선들을 포함하며,
    상기 제2도전선들 중 하나는, 서로 인접한 상기 화소그룹들 사이에서 제1방향 또는 상기 제1방향과 교차하는 제2방향을 따라 연장되는, 전자 기기.
  21. 제20항에 있어서,
    상기 표시 패널은,
    화소전극; 화소전극 상에 배치되는 중간층; 중간층 상에 배치되는 대향전극; 및 상기 화소전극의 가장자리를 커버하는 화소정의막을 더 포함하며,
    상기 제1도전선들은 상기 제1표시영역에 위치한 화소정의막에 중첩하여 배치되고,
    상기 제2도전선들은 상기 제2표시영역에 위치한 화소정의막에 중첩하여 배치되는, 전자 기기.
  22. 제20항에 있어서,
    상기 복수의 전극들은,
    제1방향을 따라 배치된 제1전극들; 및
    상기 제1방향과 교차하는 제2방향을 따라 배치된 제2전극들;을 포함하는, 전자 기기.
  23. 제20항에 있어서,
    상기 표시 패널은,
    제1방향으로 연장된 적어도 하나의 제1배선 및 상기 제1방향과 교차하는 제2방향으로 연장된 적어도 하나의 제2배선을 포함하고,
    상기 제2도전선들 중 상기 하나는 상기 제1배선 또는 상기 제2배선과 적어도 일부가 중첩되게 배치된, 전자 기기.
  24. 제20항에 있어서,
    상기 복수의 제2화소들에 의해 형성되는 상기 화소그룹은,
    상기 투과영역을 사이에 두고 상호 이격된 제1그룹의 제2화소들, 및 제2그룹의 제2화소들을 포함하고,
    상기 제2도전선들은,
    상기 제1그룹의 제2화소들 중 적어도 두 개의 제2화소 사이에 위치하는 제1그룹의 제2도전선들; 및
    상기 제2그룹의 제2화소들 중 적어도 두 개의 제2화소 사이에 위치하는 제2그룹의 제2도전선들;을 포함하되,
    상기 제2도전선들 중 상기 하나는 상기 제1그룹의 제2도전선들과 상기 제2그룹의 제2도전선들 사이에서 연장되어, 상기 제1그룹의 제2도전선들과 상기 제2그룹의 제2도전선들을 연결하는, 전자 기기.
  25. 제24항에 있어서,
    상기 복수의 제2화소들에 의해 형성되는 상기 화소그룹은,
    제1방향을 따라 배열된 제3그룹의 제2화소들, 및 제4그룹의 제2화소들을 더 포함하고,
    상기 제2도전선들은,
    상기 제3그룹의 제2화소들 중 적어도 두 개의 제2화소들 사이에 위치하는 제3그룹의 제2도전선들; 및
    상기 제4그룹의 제2화소들 중 적어도 두 개의 제2화소들 사이에 위치하는 제4그룹의 제2도전선들;을 포함하며,
    상기 제1그룹의 제2화소들 및 상기 제2그룹의 제2화소들은 상기 제1방향과 다른 제2방향을 따라 배열되는, 전자 기기.
  26. 제25항에 있어서,
    상기 터치감지층은,
    상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들을 전기적으로 연결하는 연결도전선을 더 포함하는, 전자 기기.
  27. 제26항에 있어서,
    상기 터치감지층은 상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들과 상기 연결도전선 사이의 절연층을 더 포함하고,
    상기 연결도전선은 상기 절연층의 콘택홀들을 통해 상기 제3그룹의 제2도전선들 및 상기 제4그룹의 제2도전선들에 각각 접속되는, 전자 기기.
  28. 제20항에 있어서,
    상기 제2도전선의 폭은 상기 제1도전선의 폭보다 큰, 전자 기기.
  29. 제20항에 있어서,
    상기 전자컴포넌트는 촬상소자 또는 센서를 포함하는, 전자 기기.
KR1020200019080A 2020-02-17 2020-02-17 표시 장치 및 이를 구비한 전자 기기 KR20210104399A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020200019080A KR20210104399A (ko) 2020-02-17 2020-02-17 표시 장치 및 이를 구비한 전자 기기
CN202011621160.XA CN113270446A (zh) 2020-02-17 2020-12-30 显示装置和包括显示装置的电子装置
US17/145,687 US11429235B2 (en) 2020-02-17 2021-01-11 Display device and electronic device including the same
US17/822,749 US11733813B2 (en) 2020-02-17 2022-08-26 Display device and electronic device including the same
US18/453,295 US20230393695A1 (en) 2020-02-17 2023-08-21 Display device and electronic device including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200019080A KR20210104399A (ko) 2020-02-17 2020-02-17 표시 장치 및 이를 구비한 전자 기기

Publications (1)

Publication Number Publication Date
KR20210104399A true KR20210104399A (ko) 2021-08-25

Family

ID=77227883

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200019080A KR20210104399A (ko) 2020-02-17 2020-02-17 표시 장치 및 이를 구비한 전자 기기

Country Status (3)

Country Link
US (3) US11429235B2 (ko)
KR (1) KR20210104399A (ko)
CN (1) CN113270446A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11402955B2 (en) 2020-06-22 2022-08-02 Samsung Display Co., Ltd. Electronic device

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11968864B2 (en) * 2020-05-15 2024-04-23 Chengdu Boe Optoelectronics Technology Co., Ltd. Display panel, method for manufacturing the same, and display device
CN112054043B (zh) * 2020-08-07 2023-03-24 武汉华星光电半导体显示技术有限公司 显示面板及其制备方法
CN213182702U (zh) * 2020-09-16 2021-05-11 合肥鑫晟光电科技有限公司 一种触控模组、触控显示屏及触控显示装置
CN114201080A (zh) * 2020-09-18 2022-03-18 群创光电股份有限公司 电子装置
US12052825B2 (en) * 2021-06-23 2024-07-30 International Business Machines Corporation Flexible circuit structure for circuit line bending
KR20230068546A (ko) 2021-11-11 2023-05-18 엘지디스플레이 주식회사 표시 장치
US11751462B1 (en) * 2022-03-01 2023-09-05 Apple Inc. Devices with displays having transparent openings and touch sensor metal
WO2024092594A1 (zh) * 2022-11-03 2024-05-10 京东方科技集团股份有限公司 显示基板及透明显示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8624849B2 (en) 2009-04-20 2014-01-07 Apple Inc. Touch actuated sensor configuration integrated with an OLED structure
KR101373044B1 (ko) 2012-04-19 2014-03-11 삼성디스플레이 주식회사 터치 스크린 패널
KR102419624B1 (ko) 2016-01-21 2022-07-11 삼성전자 주식회사 전자 장치의 센서 배치 구조
KR20170113066A (ko) 2016-03-24 2017-10-12 삼성전자주식회사 디스플레이를 가진 전자 장치 및 그의 이미지 표시 방법
KR102563736B1 (ko) 2016-04-08 2023-08-08 삼성디스플레이 주식회사 터치 스크린 및 이를 구비하는 표시 장치
KR102373566B1 (ko) 2016-09-23 2022-03-14 삼성디스플레이 주식회사 표시 장치
KR20180092003A (ko) 2017-02-07 2018-08-17 삼성디스플레이 주식회사 표시 장치
CN109962092B (zh) * 2019-03-29 2021-09-24 上海天马微电子有限公司 一种显示面板和显示装置
CN113284911B (zh) * 2019-04-30 2024-05-07 武汉天马微电子有限公司 一种显示面板及显示装置
CN110265472A (zh) * 2019-07-15 2019-09-20 京东方科技集团股份有限公司 一种显示面板及显示装置
CN110928453A (zh) * 2019-12-20 2020-03-27 京东方科技集团股份有限公司 显示面板和显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11402955B2 (en) 2020-06-22 2022-08-02 Samsung Display Co., Ltd. Electronic device
US11747945B2 (en) 2020-06-22 2023-09-05 Samsung Display Co., Ltd. Electronic device

Also Published As

Publication number Publication date
US20210255731A1 (en) 2021-08-19
US20230393695A1 (en) 2023-12-07
US20220413653A1 (en) 2022-12-29
US11733813B2 (en) 2023-08-22
CN113270446A (zh) 2021-08-17
US11429235B2 (en) 2022-08-30

Similar Documents

Publication Publication Date Title
KR20210104399A (ko) 표시 장치 및 이를 구비한 전자 기기
KR102698881B1 (ko) 디스플레이 장치
US20210399060A1 (en) Display apparatus
CN111106143A (zh) 显示装置
KR20210072869A (ko) 표시 패널 및 이를 구비한 전자 기기
CN112086484A (zh) 显示设备
US11468848B2 (en) Display apparatus and electronic device including the same
US11937477B2 (en) Display device and electronic apparatus
KR20220004892A (ko) 표시 장치
KR20210093419A (ko) 표시 장치 및 전자 기기
KR20210081513A (ko) 표시 패널 및 이를 구비한 전자 기기
KR20220063793A (ko) 표시패널 및 이를 구비하는 표시장치
US11730030B2 (en) Display device having a first wiring at a same layer as a lower metal layer and electronic device including the same
CN114203769A (zh) 显示设备及制造该显示设备的方法
KR20210130903A (ko) 표시 장치 및 전자 기기
KR20210096728A (ko) 표시 장치
KR20230159751A (ko) 표시패널 및 이를 구비하는 표시장치
KR20230000509A (ko) 표시 패널 및 이를 구비한 전자 기기
KR20220166402A (ko) 표시 패널 및 이를 구비하는 표시 장치
KR20220120804A (ko) 표시 패널 및 이를 구비하는 표시 장치
KR20220061338A (ko) 디스플레이 장치 및 전자기기
CN113053946A (zh) 显示装置
KR20220063863A (ko) 디스플레이 장치
CN219303667U (zh) 显示装置
KR20210113535A (ko) 표시 장치 및 이를 구비한 전자 기기

Legal Events

Date Code Title Description
A201 Request for examination