KR20210048630A - 연성 회로 필름 및 이를 포함하는 표시 장치 - Google Patents

연성 회로 필름 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR20210048630A
KR20210048630A KR1020190132085A KR20190132085A KR20210048630A KR 20210048630 A KR20210048630 A KR 20210048630A KR 1020190132085 A KR1020190132085 A KR 1020190132085A KR 20190132085 A KR20190132085 A KR 20190132085A KR 20210048630 A KR20210048630 A KR 20210048630A
Authority
KR
South Korea
Prior art keywords
power
output terminals
disposed
input terminal
base film
Prior art date
Application number
KR1020190132085A
Other languages
English (en)
Other versions
KR102721382B1 (ko
Inventor
김보연
이휘원
김명수
이상현
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020190132085A priority Critical patent/KR102721382B1/ko
Priority claimed from KR1020190132085A external-priority patent/KR102721382B1/ko
Priority to US17/023,271 priority patent/US11721619B2/en
Priority to EP20202912.0A priority patent/EP3813499A1/en
Priority to CN202011129583.XA priority patent/CN112702837B/zh
Publication of KR20210048630A publication Critical patent/KR20210048630A/ko
Priority to US18/230,069 priority patent/US12113007B2/en
Application granted granted Critical
Publication of KR102721382B1 publication Critical patent/KR102721382B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L27/3276
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/118Printed elements for providing electric connections to or between printed circuits specially for flexible printed circuits, e.g. using folded portions
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/147Structural association of two or more printed circuits at least one of the printed circuits being bent or folded, e.g. by using a flexible printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/189Printed circuits structurally associated with non-printed electric components characterised by the use of a flexible or folded printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/144Stacked arrangements of planar printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/041Stacked PCBs, i.e. having neither an empty space nor mounted components in between
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09409Multiple rows of pads, lands, terminals or dummy patterns; Multiple rows of mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10045Mounted network component having plural terminals
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10128Display
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/1034Edge terminals, i.e. separate pieces of metal attached to the edge of the printed circuit board [PCB]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/041Solder preforms in the shape of solder balls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/361Assembling flexible printed circuits with other printed circuits
    • H05K3/363Assembling flexible printed circuits with other printed circuits by soldering

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Nonlinear Science (AREA)
  • Geometry (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

연성 회로 필름은 제1 전원 입력 단자 및 제2 전원 입력 단자를 포함하는 입력 단자들이 배치되는 입력단, 및 상기 입력단과 대향하고 복수의 제1 전원 출력 단자들 및 복수의 제2 전원 출력 단자들을 포함하는 출력 단자들이 배치되는 출력단을 포함하는 베이스 필름, 상기 입력단과 출력단 사이에 상기 베이스 필름 상에 배치되는 집적 회로 칩, 상기 베이스 필름 상에 배치되고, 상기 제1 전원 입력 단자 및 상기 제1 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되는 제1 연결부를 포함하는 제1 전원 배선, 및 상기 베이스 필름 상에 배치되고, 상기 제2 전원 입력 단자 및 상기 제2 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 연결부와 이격된 제2 연결부를 포함하는 제2 전원 배선을 포함한다.

Description

연성 회로 필름 및 이를 포함하는 표시 장치{FLEXIBLE CIRCUIT FILM AND DISPLAY APPRATUS HAVING SAME}
본 발명은 연성 회로 필름 및 상기 연성 회로 필름을 포함하는 표시 장치에 관한 것으로, 보다 상세하게는 표시 품질이 향상된 표시 장치 및 상기 표시 장치의 제조 방법에 관한 것이다.
최근 들어, 기술의 발전에 힘입어 소형, 경량화 되면서 성능은 더욱 뛰어난 디스플레이 제품들이 생산되고 있다. 지금까지 디스플레이 장치에는 기존 브라운관 텔레비전(cathode ray tube: CRT)이 성능이나 가격 면에서 많은 장점을 가지고 널리 사용되었으나, 소형화 또는 휴대성의 측면에서 CRT의 단점을 극복하고, 소형화, 경량화 및 저전력 소비 등의 장점을 갖는 표시 장치, 예를 들면 플라즈마 표시 장치, 액정 표시 장치 및 유기 발광 표시 장치 등이 주목을 받고 있다.
상기 표시 장치는 구동 회로부와 표시 패널 및 이들을 연결하는 연성 회로 필름을 포함할 수 있다. 상기 구동 회로부로부터 상기 표시 패널에 제공되는 전원 전압을 전달하기 위한 전원 배선은 비교적 높은 전류가 흐르므로, 적절한 배선 설계가 필요하다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 배선 설계 효율이 향상되어, 표시 품질이 향상된 표시 장치를 위한 연성 회로 필름을 제공하는 것이다.
본 발명의 다른 목적은 상기 연성 회로 필름을 포함하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 연성 회로 필름은 제1 전원 입력 단자 및 제2 전원 입력 단자를 포함하는 입력 단자들이 배치되는 입력단, 및 상기 입력단과 대향하고 복수의 제1 전원 출력 단자들 및 복수의 제2 전원 출력 단자들을 포함하는 출력 단자들이 배치되는 출력단을 포함하는 베이스 필름, 상기 입력단과 출력단 사이에 상기 베이스 필름 상에 배치되는 집적 회로 칩, 상기 베이스 필름 상에 배치되고, 상기 제1 전원 입력 단자 및 상기 제1 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되는 제1 연결부를 포함하는 제1 전원 배선, 및 상기 베이스 필름 상에 배치되고, 상기 제2 전원 입력 단자 및 상기 제2 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 연결부와 이격된 제2 연결부를 포함하는 제2 전원 배선을 포함한다.
본 발명의 일 실시예에 있어서, 상기 제1 전원 배선은 상기 제1 전원 입력 단자와 상기 제1 연결부를 연결하는 제1 전원 입력 배선, 및 상기 제1 연결부와 상기 제1 전원 출력 단자들를 각각 연결하는 제1 전원 출력 배선들을 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 전원 배선은 상기 제2 전원 입력 단자와 상기 제2 연결부를 연결하는 제2 전원 입력 배선, 및 상기 제2 연결부와 상기 제2 전원 출력 단자들를 각각 연결하는 제2 전원 출력 배선들을 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 전원 입력 배선의 폭은 상기 제1 전원 출력 배선의 폭 보다 클 수 있다. 상기 제2 전원 입력 배선의 폭은 상기 제2 전원 출력 배선의 폭 보다 클 수 있다.
본 발명의 일 실시예에 있어서, 상기 연성 회로 필름은 복수의 데이터 입력 배선들, 및 복수의 데이터 출력 배선들을 더 포함할 수 있다. 상기 입력 단자들은 복수의 데이터 입력 단자들을 더 포함하고, 상기 데이터 입력 배선들은 상기 데이터 입력 단자들에 각각 연결될 수 있다. 상기 출력 단자들은 복수의 데이터 출력 단자들을 더 포함하고, 상기 데이터 출력 배선들은 상기 데이터 출력 단자들에 각각 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 집적 회로 칩은 상기 입력단에 가까운 제1 측 및 상기 출력단에 가까운 제2 측을 포함할 수 있다. 상기 데이터 입력 배선들은 각각 상기 집적 회로의 상기 제1 측의 범프에 전기적으로 연결될 수 있다. 상기 데이터 출력 배선들은 각각 상기 집적 회로의 상기 제2 측의 범프들에 전기적으로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 출력 배선들의 일부는 상기 집적 회로의 상기 제1 측의 범프들에 전기적으로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 출력단은 상기 제1 전원 출력 단자들과 상기 데이터 출력 단자들의 일부가 배치되는 제1 영역, 및 상기 제2 전원 출력 단자들과 상기 데이터 출력 단자들의 일부가 배치되고 상기 제1 영역에 인접하는 제2 영역을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 출력단은 상기 제1 또는 제2 전원 출력 단자들은 배치되지 않고, 상기 데이터 출력 단자들의 일부만 배치되고 상기 제2 영역에 인접하는 제3 영역을 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 입력 단자들은 제3 전원 입력 단자 및 제4 전원 입력 단자를 더 포함할 수 있다. 상기 출력 단자들은 복수의 제3 전원 출력 단자들과 복수의 제4 전원 출력 단자들을 더 포함할 수 있다. 상기 연성 회로 필름은 상기 베이스 필름 상에 배치되고, 상기 제3 전원 입력 단자 및 상기 제3 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 및 제2 연결부들과 이격된 제3 연결부를 포함하는 제3 전원 배선, 및 상기 베이스 필름 상에 배치되고, 상기 제4 전원 입력 단자 및 상기 제4 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 내지 제3 연결부들과 이격된 제4 연결부를 포함하는 제4 전원 배선을 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 전원 배선에는 제1 전원 전압이 인가되고, 상기 제2 전원 배선에는 상기 제1 전원 전압과 다른 제2 전원 전압이 인가될 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 영상이 표시 되는 화소들이 형성된 표시 패널, 상기 표시 패널에 연결되는 연성 회로 필름, 및 상기 연성 회로 필름에 연결되는 구동 회로부를 포함한다. 상기 연성 회로 필름은 제1 전원 입력 단자 및 제2 전원 입력 단자를 포함하는 입력 단자들이 배치되는 입력단, 및 상기 입력단과 대향하고 복수의 제1 전원 출력 단자들 및 복수의 제2 전원 출력 단자들을 포함하는 출력 단자들이 배치되는 출력단을 포함하는 베이스 필름, 상기 입력단과 출력단 사이에 상기 베이스 필름 상에 배치되는 집적 회로 칩, 상기 베이스 필름 상에 배치되고, 상기 제1 전원 입력 단자 및 상기 제1 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되는 제1 연결부를 포함하는 제1 전원 배선, 및 상기 베이스 필름 상에 배치되고, 상기 제2 전원 입력 단자 및 상기 제2 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 연결부와 이격된 제2 연결부를 포함하는 제2 전원 배선을 포함한다. 상기 연성 회로 필름의 상기 입력단의 상기 입력 단자들은 상기 구동 회로부의 제1 패드 전극들에 각각 전기적으로 연결된다. 상기 연성 회로 필름의 상기 출력단의 상기 출력 단자들은 상기 표시 패널의 제2 패드 전극들에 각각 전기적으로 연결된다.
본 발명의 일 실시예에 있어서, 상기 제1 전원 배선은 상기 제1 전원 입력 단자와 상기 제1 연결부를 연결하는 제1 전원 입력 배선, 및 상기 제1 연결부와 상기 제1 전원 출력 단자들를 각각 연결하는 제1 전원 출력 배선들을 더 포함할 수 있다. 상기 제2 전원 배선은 상기 제2 전원 입력 단자와 상기 제2 연결부를 연결하는 제2 전원 입력 배선, 및 상기 제2 연결부와 상기 제2 전원 출력 단자들를 각각 연결하는 제2 전원 출력 배선들을 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 연성 회로 필름의 상기 입력단의 상기 입력 단자들과 상기 구동 회로부의 상기 제1 패드 전극들 사이, 및 상기 연성 회로 필름의 상기 출력단의 상기 출력 단자들과 상기 표시 패널의 상기 제2 패드 전극들 사이에는 각각 이방성 도전 필름(ACF)이 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 연성 회로 필름은 복수의 데이터 입력 배선들, 및 복수의 데이터 출력 배선들을 더 포함할 수 있다. 상기 입력 단자들은 복수의 데이터 입력 단자들을 더 포함하고, 상기 데이터 입력 배선들은 상기 데이터 입력 단자들에 각각 연결될 수 있다. 상기 출력 단자들은 복수의 데이터 출력 단자들을 더 포함하고, 상기 데이터 출력 배선들은 상기 데이터 출력 단자들에 각각 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 복수의 데이터 라인들, 제1 전원 전압 배선, 제2 전원 전압 배선을 포함할 수 있다. 상기 데이터 출력 단자들은 각각 상기 데이터 라인들에 전기적으로 연결될 수 있다. 상기 제1 전원 출력 단자들은 상기 제1 전원 전압 배선과 전기적으로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 유기 발광 표시 패널로, 각각이 제1 전극, 발광층 및 제2 전극을 포함하는 복수의 화소들을 포함할 수 있다. 상기 제2 전원 출력 단자들은 상기 제2 전극에 전기적으로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 장치는 상기 표시 패널과 상기 구동 회로부를 연결하는 제2 연성 회로 필름을 더 포함할 수 있다. 상기 제2 연성 회로 필름은 제3 전원 입력 단자 및 제4 전원 입력 단자를 포함하는 입력 단자들이 배치되는 입력단, 및 상기 입력단과 대향하고 복수의 제3 전원 출력 단자들 및 복수의 제4 전원 출력 단자들을 포함하는 출력 단자들이 배치되는 출력단을 포함하는 제2 베이스 필름, 상기 제2 베이스 필름 상에 배치되는 제2 집척 회로 칩, 상기 제2 베이스 필름 상에 배치되고, 상기 제3 전원 입력 단자 및 상기 제3 전원 출력 단자들과 전기적으로 연결되고, 상기 제2 베이스 필름과 상기 제2 집적 회로 칩 사이에 배치되는 제3 연결부를 포함하는 제3 전원 배선, 및 상기 제2 베이스 필름 상에 배치되고, 상기 제4 전원 입력 단자 및 상기 제4 전원 출력 단자들과 전기적으로 연결되고, 상기 제2 베이스 필름과 상기 제2 집적 회로 칩 사이에 배치되며 상기 제3 연결부와 이격된 제4 연결부를 포함하는 제4 전원 배선을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 연성 회로 필름과 상기 제2 연성 회로 필름은 적어도 일부가 중첩하게 배치될 수 있다. 상기 연성 회로 필름의 상기 출력단과 상기 제2 연성 회로 필름의 상기 출력단은 서로 평행하게 배치될 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 영상이 표시 되는 화소들이 형성된 표시 패널, 상기 표시 패널을 구동하기 위한 신호, 제1 전원 전압 및 상기 제1 전원 전압과 다른 제2 전원 전압을 제공하는 구동 회로부, 및 상기 표시 패널 및 상기 구동 회로부에 연결되어, 상기 제1 전원 전압 및 상기 제2 전원 전압을 상기 표시 패널에 전달하는 연성 회로 필름을 포함한다. 상기 연성 회로 필름은 베이스 필름, 상기 베이스 필름 상에 배치되는 집적 회로 칩, 상기 제1 전원 전압이 인가되고, 상기 집척 회로 칩과 상기 베이스 필름 사이에 배치되는 제 1 연결부를 포함하는 제1 전원 배선, 상기 제2 전원 전압이 인가되고, 상기 집척 회로 칩과 상기 베이스 필름 사이에 배치되며 상기 제1 연결부와 이격되는 제 2 연결부를 포함하는 제2 전원 배선을 포함한다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 영상이 표시 되는 화소들이 배치된 표시 영역 및 제1 방향으로 배열되는 복수의 패드 전극들이 배치되고 상기 표시 영역에 인접하는 비표시 영역인 주변 영역을 포함하는 표시 패널, 상기 표시 패널의 상기 주변 영역에 연결되는 연성 회로 필름을 포함한다. 상기 연성 회로 필름은 베이스 필름, 상기 베이스 필름 상에 배치되는 복수의 데이터 배선들, 제1 전원 배선 및 제2 전원 배선, 상기 제1 전원 배선과 전기적으로 연결되는 복수의 제1 전원 출력 단자들, 상기 제2 전원 배선과 전기적으로 연결되는 복수의 제2 전원 출력 단자들, 각각의 상기 데이터 배선들과 전기적으로 연결되는 데이터 출력 단자들을 포함한다. 상기 제1 및 제2 전원 출력 단자들 및 상기 데이터 출력 단자들은 상기 베이스 필름의 일단에서 상기 제1 방향으로 배열되고, 상기 패드 전극들과 각각 전기적으로 연결된다.
본 발명의 일 실시예에 있어서, 상기 베이스 필름의 상기 일단은 상기 제1 방향을 따라 배열되는 제1 영역 및 제2 영역을 포함할 수 있다. 상기 제1 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 상기 제1 영역에 배치되고, 상기 제2 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 상기 제2 영역에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 연성 회로 필름은 상기 베이스 필름 상에 배치되는 제3 전원 배선 및 제4 전원 배선, 상기 제3 전원 배선과 전기적으로 연결되는 복수의 제3 전원 출력 단자들, 및 상기 제4 전원 배선과 전기적으로 연결되는 복수의 제4 전원 출력 단자들을 더 포함한다. 상기 베이스 필름의 상기 일단은 상기 제1 및 제2 영역에이어서, 상기 제1 방향으로 배열되는 제3 영역 및 제4 영역을 더 포함한다. 상기 제3 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 상기 제3 영역에 배치되고, 상기 제4 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 상기 제4 영역에 배치된다.
본 발명의 실시예들에 따르면, 연성 회로 필름은 제1 전원 입력 단자 및 제2 전원 입력 단자를 포함하는 입력 단자들이 배치되는 입력단, 및 상기 입력단과 대향하고 복수의 제1 전원 출력 단자들 및 복수의 제2 전원 출력 단자들을 포함하는 출력 단자들이 배치되는 출력단을 포함하는 베이스 필름, 상기 입력단과 출력단 사이에 상기 베이스 필름 상에 배치되는 집적 회로 칩, 상기 베이스 필름 상에 배치되고, 상기 제1 전원 입력 단자 및 상기 제1 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되는 제1 연결부를 포함하는 제1 전원 배선, 및 상기 베이스 필름 상에 배치되고, 상기 제2 전원 입력 단자 및 상기 제2 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 연결부와 이격된 제2 연결부를 포함하는 제2 전원 배선을 포함한다.
이때, 상기 제1 연결부 및 상기 제2 연결부는 상기 집적 회로 칩이 배치되는 영역을 복수개 영역으로 분할 할 수 있으며, 이에 따라 전원 배선들을 효율적으로 분산 시킬 수 있다. 이에 따라 과전류에 의한 국부적인 온도 상승 등의 문제를 방지할 수 있다.
다만, 본 발명의 효과는 상기 효과들로 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 3은 도 1의 표시 장치의 연성 회로 필름을 상세히 나타낸 평면도이다.
도 4a는 도 3의 제1 전원 배선을 상세히 나타낸 평면도이다.
도 4b는 도 3의 제2 전원 배선을 상세히 나타낸 평면도이다.
도 4c는 도 3의 제3 전원 배선을 상세히 나타낸 평면도이다.
도 4d는 도 3의 제4 전원 배선을 상세히 나타낸 평면도이다.
도 5a는 도 3의 연성 회로 필름을 데이터 배선 및 입력 배선을 따라 절단한 단면도이다.
도 5b는 도 3의 연성 회로 필름을 제1 전원 배선(110)을 따라 절단한 단면도이다.
도 6은 본 발명의 일 실시예에 따른 표시 장치의 연성 회로 필름을 상세히 나타낸 평면도이다.
도 7a는 도 6의 연성 회로 필름의 제1 연성 회로 필름을 상세히 나타낸 평면도이다.
도 7b는 도 6의 연성 회로 필름의 제2 연성 회로 필름을 상세히 나타낸 평면도이다.
도 8은 도 6의 연성 회로 필름을 절단한 단면도이다.
도 9는 본 발명의 일 실시예에 따른 표시 장치의 연성 회로 필름을 상세히 나타낸 평면도이다.
도 10은 본 발명의 실시예들에 따른 표시 장치의 연성 회로 필름을 데이터 배선 및 입력 배선을 따라 절단한 단면도이다.
도 11은 본 발명의 실시예들에 따른 전자 기기를 나타내는 블록도이다.
도 12a는 도 11의 전자 기기가 텔레비전으로 구현된 일 예를 나타내는 도면이다.
도 12b는 도 11의 전자 기기가 스마트폰으로 구현된 일 예를 나타내는 도면이다.
이하, 도면들을 참조하여 본 발명의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 평면도이다.
도 1을 참조하면, 상기 표시 장치는 구동 회로부(DR), 연성 회로 필름(COF) 및 표시 패널(PN)을 포함할 수 있다.
상기 표시 패널(PN)은 유기 발광 표시 패널로, 각각이 제1 전극, 발광층 및 제2 전극을 포함하는 복수의 화소들을 포함할 수 있다. 상기 표시 패널(PN)은 제1 방향(D1) 및 상기 제1 방향(D1)과 수직한 제2 방향(D2)이 이루는 평면 상에 배치될 수 있다. 상기 표시 패널(PN)은 표시 영역(
상기 구동 회로부(DR)는 상기 표시 패널(PN)을 구동하기 위한 신호, 제1 전원 전압 및 제2 전원 전압을 제공할 수 있다. 상기 구동 회로부(DR)는 도 2에 후술할 타이밍 제어부, 데이터 구동부, 전원 제어부 및 센싱 신호 처리부 등을 포함할 수 있으며, 이에 대한 자세한 설명은 후술한다.
상기 구동 회로부(DR)는 상기 표시 패널(PN)에 인접하여 배치될 수 있으며, 본 실시예에서는 상기 구동 회로부(DR)가 상기 제1 방향(D1)으로 연장되고, 상기 제2 방향(D2)으로 상기 표시 패널(PN)과 인접하게 배치되어 있으나, 이에 한정되지 않는다.
상기 연성 회로 필름(COF)은 상기 표시 패널(PN) 및 상기 구동 회로부(DR)에 연결되어, 상기 표시 패널(PN)과 상기 구동 회로부(DR) 간에 신호 및 전압을 전달 할 수 있다. 상기 연성 회로 필름(COF)은 반도체 칩을 얇은 필름 형태의 인쇄회로기판(PCB)에 장착하는 방식의 COF(chip on film)일 수 있다. 상기 연성 회로 필름(COF) 에 대해서는 도 3 에서 자세히 후술한다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 2를 참조하면, 상기 표시 장치는 표시 패널(PN), 스캔 구동부(20), 데이터 구동부(30), 발광 제어 구동부(40), 및 제어부(50)를 포함할 수 있다.
상기 표시 패널(PN)은 영상을 표시하기 위한 복수의 화소(PX)들을 포함할 수 있다. 예를 들어, 상기 표시 패널(PN)은 스캔 라인들(SL1 내지 SLn) 및 데이터 라인들(DL1 내지 DLm)의 교차부마다 위치되는 n*m 개의 화소(PX)들을 포함할 수 있다 (단, n, m은 1보다 큰 정수).
상기 하나의 화소(PX)는 복수의 박막 트랜지스터, 커패시터 및 발광 다이오드를 포함할 수 있으며 상기 발광 다이오드는 제1 전극, 제2 전극 및 상기 제1 전극 및 상기 제2 전극 사이의 발광층을 포함할 수 있다. 상기 제2 전극에 제2 전원 전압(ELVSS)이 인가될 수 있다. 상기 발광 다이오드의 구동 전압으로 제1 전원 전압(ELVDD)이 인가될 수 있다.
상기 스캔 구동부(20)는 제1 제어 신호(CTL1)에 기초하여 상기 스캔 라인들(SL1 내지 SLn)을 통해 제1 스캔 신호를 상기 화소(PX)들에 순차적으로 제공하고, 반전 스캔 라인들(/SL1 내지 /SLn)을 통해 제2 스캔 신호를 상기 화소(PX)들에 순차적으로 제공할 수 있다. 예를 들어, 상기 제2 스캔 신호는 상기 제1 스캔 신호의 반전된 신호일 수 있다.
상기 데이터 구동부(30)는 제2 제어 신호(CTL2)에 기초하여 상기 데이터 라인들(DL1 내지 DLm)을 통해 데이터 신호를 상기 화소(PX)들에 제공할 수 있다.
상기 발광 제어 구동부(40)는 제3 제어 신호(CTL3)에 기초하여 발광 제어 라인들(EM1 내지 EMn)을 통해 발광 제어 신호를 상기 화소(PX)들에 순차적으로 제공할 수 있다.
상기 제어부(50)는 상기 스캔 구동부(20), 상기 데이터 구동부(30), 및 상기 발광 제어 구동부(40)를 제어할 수 있다. 상기 제어부(50)는 상기 스캔 구동부(20), 상기 데이터 구동부(30), 및 상기 발광 제어 구동부(40)를 제어하기 위해 상기 제어 신호들(CTL1 내지 CTL3)을 생성할 수 있다. 상기 스캔 구동부(20)를 제어하기 위한 상기 제1 제어 신호(CTL1)는 스캔 개시 신호, 스캔 클럭 신호, 등을 포함할 수 있다. 상기 데이터 구동부(30)를 제어하기 위한 상기 제2 제어 신호(CTL2)는 영상 데이터, 수평 개시 신호, 등을 포함할 수 있다. 상기 발광 제어 구동부(40)를 제어하기 위한 상기 제3 제어 신호(CTL3)는 발광 제어 개시 신호, 발광 제어 클럭 신호, 등을 포함할 수 있다.
이 밖에도, 상기 표시 장치는 제1 전원 전압(ELVDD), 제2 전원 전압(ELVSS), 및 초기화 전압(VINT)를 상기 표시 패널(PN)에 공급하는 전원 공급부(도시되지 않음) 등을 더 포함할 수 있다.
도시하지 않았으나, 상기 표시 장치는 상기 발광 다이오드의 발광층의 열화 정도를 센싱하는 센싱부를 더 포함할 수 있으며, 이에 따라 센싱 신호가 상기 표시 패널(PN)로부터 연성 회로 필름(도 1의 COF)을 거쳐 구동 회로부(도 1의 DR)로 제공 될 수 있으며, 이를 이용하여 열화된 화소의 구동 신호를 보상할 수 있다.
도 3은 도 1의 표시 장치의 연성 회로 필름을 상세히 나타낸 평면도이다. 도 4a는 도 3의 제1 전원 배선을 상세히 나타낸 평면도이다. 도 4b는 도 3의 제2 전원 배선을 상세히 나타낸 평면도이다. 도 4c는 도 3의 제3 전원 배선을 상세히 나타낸 평면도이다. 도 4d는 도 3의 제4 전원 배선을 상세히 나타낸 평면도이다. 도 5a는 도 3의 연성 회로 필름을 데이터 배선 및 입력 배선을 따라 절단한 단면도이다. 도 5b는 도 3의 연성 회로 필름을 제1 전원 배선(110)을 따라 절단한 단면도이다.
도 3, 4a 내지 4d, 도 5a 및 5b를 참조하면, 상기 연성 회로 필름(COF)은 베이스 필름(100), 집적 회로 칩(IC), 배선층, 및 상기 배선층을 보호하는 보호층(190)을 포함할 수 있다.
상기 베이스 필름(100)은 폴리이미드(polyimide) 수지 또는 에폭시계 수지 또는 공지의 다른 재료로 형성되어, 가요성(flexibility)을 가질 수 있다.
상기 베이스 필름(100)의 제2 방향(D2)의 양 끝단은 각각 구동 회로부(도 1의 DR) 및 표시 패널(도 1의 PN)에 연결될 수 있다. 상기 베이스 필름(100)은 상기 제2 방향(D2)의 양 끝단에 각각 복수의 입력 단자들이 배치되는 입력단 및 복수의 출력 단자들이 배치되는 출력단을 포함할 수 있다.
상기 입력 단자들은 제1 전원 입력 단자, 제2 전원 입력 단자, 제3 전원 입력 단자, 제4 전원 입력 단자, 복수의 데이터 입력 단자들 및 복수의 바이패스 입력 단자(150b)들을 포함할 수 있다.
이때, 상기 제1 전원 입력 단자 및 상기 제2 전원 입력 단자는 제1 전원 입력 영역(PW1)에 배치될 수 있다. 상기 제3 전원 입력 단자 및 상기 제4 전원 입력 단자는 제2 전원 입력 영역(PW2)에 배치될 수 있다. 상기 데이터 입력 단자들은 데이터 입력 영역(INA)에 배치될 수 있다. 상기 바이패스 입력 단자들은 제1 바이패스 입력 영역(BPI1) 및 제2 바이패스 입력 영역(BPI2)에 배치될 수 있다.
여기서, 상기 제1 바이패스 입력 영역(BPI1), 상기 제1 전원 입력 영역(PW1), 상기 데이터 입력 영역(INA), 상기 제2 전원 입력 영역(PW2) 및 상기 제2 바이패스 입력 영역(BPI2)은 제1 방향(D1)을 따라 순차적으로 배치될 수 있다.
상기 출력 단자들은 복수의 제1 전원 출력 단자들(112a 등) 및 복수의 제2 전원 출력 단자들, 복수의 제3 전원 출력 단자들, 복수의 제4 전원 출력 단자들, 복수의 데이터 출력 단자들 및 복수의 바이패스 출력 단자(150a)들을 포함할 수 있다.
이때, 상기 제1 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 제1 영역(A1)에 배치될 수 있다. 상기 제2 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 제2 영역(A2)에 배치될 수 있다. 상기 제3 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 제3 영역(A3)에 배치될 수 있다. 상기 제4 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 제4 영역(A4)에 배치될 수 있다. 상기 바이패스 출력 단자들은 제1 바이패스 출력 영역(BPO1) 및 제2 바이패스 출력 영역(BPO2)에 배치될 수 있다.
여기서, 상기 제1 바이패스 출력 영역(BPO1), 상기 제1 영역(A1), 상기 제2 영역(A2), 상기 제3 영역(A3), 상기 제4 영역(A4) 및 상기 제2 바이패스 출력 영역(BPO2)은 상기 제1 방향(D1)을 따라 순차적으로 배치될 수 있다.
상기 입력 단자들은 상기 보호층(190)에 의해 커버되지 않고 노출될 수 있다. 상기 입력 단자들은 도전볼 및 접착제를 포함하는 이방성 도전 필름(ACF)을 통해 상기 구동 회로부(DR)의 제1 패드 전극들(PE1)에 각각 전기적으로 연결될 수 있다.
상기 배선층은 상기 베이스 필름 상에 배치되는 도전 패턴층이며, 상기 배선층은 금속 등의 도전성 물질을 포함할 수 있다. 상기 배선층은 제1 전원 배선(110), 제2 전원 배선(120), 제3 전원 배선(130), 제4 전원 배선(140), 복수의 데이터 입력 배선들(IN), 복수의 데이터 출력 배선들(DT) 복수의 센싱 배선들(S), 및 복수의 바이패스 배선들(150)을 포함할 수 있다. 앞서 설명된 상기 입력 단자들 및 상기 출력 단자들도 상기 배선층에 포함될 수 있다. 한편, 도면 상에서는 상기 데이터 출력 배선들(DT) 또는 상기 센싱 배선들(S)이 부분적으로 상기 제1 전원 배선(110)의 상기 제1 연결부(110c)와 연결된 것처럼 도시되어 있으나, 상기 데이터 출력 배선들(DT) 및 상기 센싱 배선들(S)은 상기 제1 전원 배선(110)과는 이격되고, 상기 집적 회로 칩(IC)과 범프를 통해 전기적으로 연결될 수 있다.
상기 제1 전원 배선(110)은 제1 전원 입력 배선, 제1 연결부 및 제1 전원 출력 배선들(112, 114, 116, 118)을 포함할 수 있다. 상기 제1 전원 입력 배선(110b)은 상기 제1 전원 입력 단자(110a)와 상기 제1 연결부(110c)를 연결할 수 있다. 상기 제1 연결부(110c)는 상기 제1 전원 입력 단자 및 상기 제1 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름(100)과 상기 집적 회로 칩(IC) 사이에 배치될 수 있다. 상기 제1 전원 출력 배선들은 상기 제1 연결부와 상기 제1 전원 출력 단자들을 각각 연결할 수 있다.
상기 제2 전원 배선(120)은 제2 전원 입력 배선(120b), 제2 연결부(120c) 및 제2 전원 출력 배선들(122, 124, 126, 128)을 포함할 수 있다. 상기 제2 전원 입력 배선은 상기 제2 전원 입력 단자와 상기 제2 연결부를 연결할 수 있다. 상기 제2 연결부는 상기 제2 전원 입력 단자 및 상기 제2 전원 출력 단자들(122a, 124a, 126a, 128a)과 전기적으로 연결되고, 상기 베이스 필름(100)과 상기 집적 회로 칩(IC) 사이에 배치될 수 있다. 상기 제2 전원 출력 배선들은 상기 제2 연결부와 상기 제2 전원 출력 단자들을 각각 연결할 수 있다.
상기 제3 전원 배선(130)은 제3 전원 입력 배선, 제3 연결부 및 제3 전원 출력 배선들(132, 134, 136, 138)을 포함할 수 있다. 상기 제3 전원 입력 배선은 상기 제3 전원 입력 단자와 상기 제3 연결부를 연결할 수 있다. 상기 제3 연결부는 상기 제3 전원 입력 단자 및 상기 제3 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름(100)과 상기 집적 회로 칩(IC) 사이에 배치될 수 있다. 상기 제3 전원 출력 배선들은 상기 제3 연결부와 상기 제3 전원 출력 단자들을 각각 연결할 수 있다.
상기 제4 전원 배선(140)은 제4 전원 입력 배선, 제4 연결부 및 제4 전원 출력 배선들(142, 144, 146, 148)을 포함할 수 있다. 상기 제4 전원 입력 배선은 상기 제4 전원 입력 단자와 상기 제4 연결부를 연결할 수 있다. 상기 제4 연결부는 상기 제4 전원 입력 단자 및 상기 제4 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름(100)과 상기 집적 회로 칩(IC) 사이에 배치될 수 있다. 상기 제4 전원 출력 배선들은 상기 제4 연결부와 상기 제4 전원 출력 단자들을 각각 연결할 수 있다.
한편, 센싱 배선(S)이 데이터 출력 배선들 사이에 더 배치될 수 있다. 상기 센싱 배선(S)은 상기 출력단에 배치되는 센싱 단자와 연결되어, 상기 집적 회로 칩(IC)과 전기적으로 연결될 수 있다.
이때, 상기 제1 연결부, 상기 제2 연결부, 상기 제3 연결부 및 상기 제4 연결부는 상기 집적 회로 칩(IC)이 배치되는 영역을 4개 영역으로 분할 할 수 있으며, 이에 따라 전원 배선들을 효율적으로 분산 시킬 수 있다.
즉, 상기 제1 전원 배선(110) 및 상기 제3 전원 배선(130)에는 제2 전원 전압(ELVSS)가 인가되고, 상기 제2 전원 배선(120) 및 상기 제4 전원 배선에는 제1 전원 전압(ELVDD)이 인가될 수 있다. 이에 따라, 비교적 큰 전류가 흐르게되는 전원 전압이 인가되는 배선들이 상기 출력단에 고르게 분산될 수 있으며, 이에 따라 과전류에 의한 국부적인 온도 상승 등의 문제를 방지할 수 있다.
도 6은 본 발명의 일 실시예에 따른 표시 장치의 연성 회로 필름을 상세히 나타낸 평면도이다. 도 7a는 도 6의 연성 회로 필름의 제1 연성 회로 필름을 상세히 나타낸 평면도이다. 도 7b는 도 6의 연성 회로 필름의 제2 연성 회로 필름을 상세히 나타낸 평면도이다. 도 8은 도 6의 연성 회로 필름을 절단한 단면도이다.
도 6 내지 8을 참조하면, 상기 표시 장치는 도 1의 표시 장치와 연성 회로 필름을 제외하고 실질적으로 동일하다. 또한, 상기 표시 장치의 상기 연성 회로 필름은 적어도 일부가 서로 중첩하는 제1 연성 회로 필름 및 제2 연성 회로 필름을 포함하는 것과, 배선층의 배선 배열의 일부 상이점을 제외하면 도 3의 연성 회로 필름과 실질적으로 동일하다. 따라서 반복되는 설명은 생략한다.
상기 표시 장치는 제1 연성 회로 필름 및 제2 연성 회로 필름을 포함할 수 있다. 상기 제1 연성 회로 필름은 제1 베이스 필름(100), 배선층, 제1 집적 회로 칩(IC1) 및 보호층을 포함할 수 있다. 상기 제2 연성 회로 필름은 제2 베이스 필름(200), 배선층, 제2 집적 회로 칩(IC2) 및 보호층을 포함할 수 있다.
상기 제1 연성 회로 필름의 배선층은 제1 전원 배선(110), 제2 전원 배선(120)을 포함할 수 있다. 상기 제2 연성 회로 필름의 배선층은 제3 전원 배선(210) 및 제4 전원 배선(220)을 포함할 수 있다.
이때, 상기 제1 연성 회로 필름의 상기 제1 전원 배선(110) 및 상기 제2 전원 배선(120)과 각각 전기적으로 연결되는 제1 전원 출력 단자들(112a, 114a, 116a, 118a) 및 제2 전원 출력 단자들(122a, 124a, 126a, 128a)은 상기 제1 베이스 필름(100)의 좌측 부분에만 배치되고, 우측 부분에는 배치되지 않을 수 있다. 즉, 상기 제1 전원 출력 단자들(222a, 114a, 116a, 118a)은 제1 영역(A1)에 배치되고, 상기 제2 전원 출력 단자들(122a, 124a, 126a, 128a)은 제2 영역(A2)에 배치되며, 제1 데이터 영역(DTA1)에는 데이터 출력 단자들만 배치될 수 있다.
한편, 제2 연성 회로 필름은 상기 제1 연성회로 필름과 대칭적으로 형성될 수 있으며, 이에 따라 전원 배선들을 제1 방향(D1)을 따라 효율적으로 분산 시킬 수 있다.
구체적으로, 상기 제2 연성 회로 필름의 상기 제3 전원 배선(210) 및 상기 제4 전원 배선(220)과 각각 전기적으로 연결되는 제2 전원 출력 단자들(212a, 214a, 216a, 218a) 및 제2 전원 출력 단자들(122a, 124a, 126a, 128a)은 상기 제1 베이스 필름(100)의 좌측 부분에만 배치되고, 우측 부분에는 배치되지 않을 수 있다. 즉, 상기 제3 전원 출력 단자들(222a, 214a, 216a, 218a)은 제3 영역(A3)에 배치되고, 상기 제4 전원 출력 단자들(222a, 224a, 226a, 228a)은 제4 영역(A4)에 배치되며, 제2 데이터 영역(DTA2)에는 데이터 출력 단자들만 배치될 수 있다.
이때, 상기 제1 영역(A1) 및 상기 제2 영역(A2)은 상기 제2 데이터 영역(DTA2)과 중첩하고, 상기 제3 영역(A3) 및 상기 제4 영역(A4)은 상기 제1 데이터 영역(DTA1)과 중첩할 수 있다.
또한, 상기 제1 연성 회로 필름과 상기 제2 연성 회로 필름은 적어도 일부가 중첩하게 배치되며, 상기 제1 연성 회로 필름의 출력단과 상기 제2 연성 회로 필름의 출력단은 서로 평행하게 배치되고, 출력 단자들이 지그 재그로 배열(도 5의 A 부분 참조)되어, 보다 효율적으로 배선을 배치시키고, 배선 저항을 줄일 수 있다.
도 8는 본 발명의 일 실시예에 따른 표시 장치의 연성 회로 필름을 상세히 나타낸 평면도이다.
도 9를 참조하면, 상기 연성 회로 필름은 전원 배선들(110, 120, 130, 140,)에 각각 연결되고 베이스 필름과 집적 회로 칩 사이에 배치되는 연결부들이 8개 영역으로 나뉘는 것을 제외하고, 도 3의 연성 회로 필름과 실질적으로 동일하다. 따라서 반복되는 설명은 생략한다.
즉, 상기 집적 회로 칩 하부 영역을 8개 영역을 분할하여, 전원 배선들을 배치시킴으로써, 전원 배선들을 효율적으로 분산 시킬 수 있다.
도 10은 본 발명의 실시예들에 따른 표시 장치의 연성 회로 필름을 데이터 배선 및 입력 배선을 따라 절단한 단면도이다.
도 10을 참조하면, 상기 표시 장치의 상기 연성 회로 필름은 배선층이 제3 방향(D3), 즉 상측을 향하도록 형성되고, 구동 회로부(DR) 및 표시 패널(PN)과 상기 연성 회로 필름이 각각 제1 커넥터(CN1) 및 제2 커텍터(CN)를 통해 연결되는 것을 제외하고 도 5a 의 표시 장치의 연성회로 필름과 실질적으로 동일하다. 따라서 반복되는 설명은 생략한다.
도 11은 본 발명의 실시예들에 따른 전자 기기를 나타내는 블록도이다. 도 12a는 도 11의 전자 기기가 텔레비전으로 구현된 일 예를 나타내는 도면이다. 도 12b는 도 11의 전자 기기가 스마트폰으로 구현된 일 예를 나타내는 도면이다.
도 11 내지 도 12b를 참조하면, 전자 기기(500)는 프로세서(510), 메모리 장치(520), 스토리지 장치(530), 입출력 장치(540), 파워 서플라이(550) 및 표시 장치(560)를 포함할 수 있다. 이 때, 상기 표시 장치(560)는 도 1의 표시 장치에 상응할 수 있다. 상기 전자 기기(500)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다. 일 실시예에서, 도 12a에 도시된 바와 같이, 상기 전자 기기(500)는 텔레비전으로 구현될 수 있다. 다른 실시예에서, 도 12b에 도시된 바와 같이, 상기 전자 기기(500)는 스마트폰으로 구현될 수 있다. 다만, 이것은 예시적인 것으로서 상기 전자 기기(500)는 그에 한정되지 않는다. 예를 들어, 상기 전자 기기(500)는 휴대폰, 비디오폰, 스마트패드(smart pad), 스마트 워치(smart watch), 태블릿(tablet) PC, 차량용 네비게이션, 컴퓨터 모니터, 노트북, 헤드 마운트 디스플레이(head mounted display; HMD) 등으로 구현될 수도 있다.
상기 프로세서(510)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 상기 프로세서(510)는 마이크로프로세서(micro processor), 중앙 처리 유닛(Central Processing Unit; CPU), 어플리케이션 프로세서(Application Processor; AP) 등일 수 있다. 상기 프로세서(510)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통해 다른 구성 요소들에 연결될 수 있다. 실시예에 따라, 상기 프로세서(510)는 주변 구성 요소 상호 연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다. 상기 메모리 장치(520)는 상기 전자 기기(500)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 상기 메모리 장치(520)는 이피롬(Erasable Programmable Read-Only Memory; EPROM) 장치, 이이피롬(Electrically Erasable Programmable Read-Only Memory; EEPROM) 장치, 플래시 메모리 장치(flash memory device), 피램(Phase Change Random Access Memory; PRAM) 장치, 알램(Resistance Random Access Memory; RRAM) 장치, 엔에프지엠(Nano Floating Gate Memory; NFGM) 장치, 폴리머램(Polymer Random Access Memory; PoRAM) 장치, 엠램(Magnetic Random Access Memory; MRAM), 에프램(Ferroelectric Random Access Memory; FRAM) 장치 등과 같은 비휘발성 메모리 장치 및/또는 디램(Dynamic Random Access Memory; DRAM) 장치, 에스램(Static Random Access Memory; SRAM) 장치, 모바일 DRAM 장치 등과 같은 휘발성 메모리 장치를 포함할 수 있다. 상기 스토리지 장치(530)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다. 상기 입출력 장치(540)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 상기 파워 서플라이(550)는 상기 전자 기기(500)의 동작에 필요한 파워를 공급할 수 있다.
상기 표시 장치(560)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다. 실시예에 따라, 상기 표시 장치(560)는 상기 입출력 장치(540)에 포함될 수도 있다. 상술한 바와 같이, 상기 표시 장치(560)는 연성 회로 필름을 포함한다. 상기 연성 회로 필름은 제1 전원 입력 단자 및 제2 전원 입력 단자를 포함하는 입력 단자들이 배치되는 입력단, 및 상기 입력단과 대향하고 복수의 제1 전원 출력 단자들 및 복수의 제2 전원 출력 단자들을 포함하는 출력 단자들이 배치되는 출력단을 포함하는 베이스 필름, 상기 입력단과 출력단 사이에 상기 베이스 필름 상에 배치되는 집적 회로 칩, 상기 베이스 필름 상에 배치되고, 상기 제1 전원 입력 단자 및 상기 제1 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되는 제1 연결부를 포함하는 제1 전원 배선, 및 상기 베이스 필름 상에 배치되고, 상기 제2 전원 입력 단자 및 상기 제2 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 연결부와 이격된 제2 연결부를 포함하는 제2 전원 배선을 포함한다.
이때, 상기 제1 연결부 및 상기 제2 연결부는 상기 집적 회로 칩이 배치되는 영역을 복수개 영역으로 분할 할 수 있으며, 이에 따라 전원 배선들을 효율적으로 분산 시킬 수 있다. 이에 따라 과전류에 의한 국부적인 온도 상승 등의 문제를 방지할 수 있다.
다만, 이에 대해서는 상술한 바 있으므로, 그에 대한 중복되는 설명은 생략하기로 한다.
본 발명은 유기 발광 표시 장치 및 이를 포함하는 다양한 전자 기기들에 적용될 수 있다. 예를 들어, 본 발명은 휴대폰, 스마트폰, 비디오폰, 스마트패드, 스마트 워치, 태블릿 PC, 차량용 네비게이션, 텔레비전, 컴퓨터 모니터, 노트북, 헤드 마운트 디스플레이 등에 적용될 수 있다.
이상에서는 본 발명의 예시적인 실시예들을 참조하여 설명하였지만, 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
PN: 표시 패널 COF: 연성 회로 필름
DR: 구동 회로부

Claims (23)

  1. 제1 전원 입력 단자 및 제2 전원 입력 단자를 포함하는 입력 단자들이 배치되는 입력단, 및 상기 입력단과 대향하고 복수의 제1 전원 출력 단자들 및 복수의 제2 전원 출력 단자들을 포함하는 출력 단자들이 배치되는 출력단을 포함하는 베이스 필름;
    상기 입력단과 출력단 사이에 상기 베이스 필름 상에 배치되는 집적 회로 칩;
    상기 베이스 필름 상에 배치되고, 상기 제1 전원 입력 단자 및 상기 제1 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되는 제1 연결부를 포함하는 제1 전원 배선; 및
    상기 베이스 필름 상에 배치되고, 상기 제2 전원 입력 단자 및 상기 제2 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 연결부와 이격된 제2 연결부를 포함하는 제2 전원 배선을 포함하는 연성 회로 필름.
  2. 제1 항에 있어서,
    상기 제1 전원 배선은 상기 제1 전원 입력 단자와 상기 제1 연결부를 연결하는 제1 전원 입력 배선, 및 상기 제1 연결부와 상기 제1 전원 출력 단자들를 각각 연결하는 제1 전원 출력 배선들을 더 포함하는 것을 특징으로 하는 연성 회로 필름.
  3. 제2 항에 있어서,
    상기 제2 전원 배선은 상기 제2 전원 입력 단자와 상기 제2 연결부를 연결하는 제2 전원 입력 배선, 및 상기 제2 연결부와 상기 제2 전원 출력 단자들를 각각 연결하는 제2 전원 출력 배선들을 더 포함하는 것을 특징으로 하는 연성 회로 필름.
  4. 제3 항에 있어서,
    상기 제1 전원 입력 배선의 폭은 상기 제1 전원 출력 배선의 폭 보다 크고,
    상기 제2 전원 입력 배선의 폭은 상기 제2 전원 출력 배선의 폭 보다 큰 것을 특징으로 하는 연성 회로 필름.
  5. 제1 항에 있어서,
    복수의 데이터 입력 배선들; 및
    복수의 데이터 출력 배선들을 더 포함하고,
    상기 입력 단자들은 복수의 데이터 입력 단자들을 더 포함하고, 상기 데이터 입력 배선들은 상기 데이터 입력 단자들에 각각 연결되고,
    상기 출력 단자들은 복수의 데이터 출력 단자들을 더 포함하고, 상기 데이터 출력 배선들은 상기 데이터 출력 단자들에 각각 연결되는 것을 특징으로 하는 연성 회로 필름.
  6. 제5 항에 있어서,
    상기 집적 회로 칩은 상기 입력단에 가까운 제1 측 및 상기 출력단에 가까운 제2 측을 포함하고,
    상기 데이터 입력 배선들은 각각 상기 집적 회로의 상기 제1 측의 범프에 전기적으로 연결되고,
    상기 데이터 출력 배선들은 각각 상기 집적 회로의 상기 제2 측의 범프들에 전기적으로 연결되는 것을 특징으로 하는 연성 회로 필름.
  7. 제6 항에 있어서,
    상기 데이터 출력 배선들의 일부는 상기 집적 회로의 상기 제1 측의 범프들에 전기적으로 연결되는 것을 특징으로 하는 연성 회로 필름.
  8. 제5 항에 있어서,
    상기 출력단은 상기 제1 전원 출력 단자들과 상기 데이터 출력 단자들의 일부가 배치되는 제1 영역, 및 상기 제2 전원 출력 단자들과 상기 데이터 출력 단자들의 일부가 배치되고 상기 제1 영역에 인접하는 제2 영역을 포함하는 것을 특징으로 하는 연성 회로 필름.
  9. 제8 항에 있어서,
    상기 출력단은 상기 제1 또는 제2 전원 출력 단자들은 배치되지 않고, 상기 데이터 출력 단자들의 일부만 배치되고 상기 제2 영역에 인접하는 제3 영역을 더 포함하는 것을 특징으로 하는 연성 회로 필름.
  10. 제1 항에 있어서,
    상기 입력 단자들은 제3 전원 입력 단자 및 제4 전원 입력 단자를 더 포함하고,
    상기 출력 단자들은 복수의 제3 전원 출력 단자들과 복수의 제4 전원 출력 단자들을 더 포함하고,
    상기 연성 회로 필름은
    상기 베이스 필름 상에 배치되고, 상기 제3 전원 입력 단자 및 상기 제3 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 및 제2 연결부들과 이격된 제3 연결부를 포함하는 제3 전원 배선; 및
    상기 베이스 필름 상에 배치되고, 상기 제4 전원 입력 단자 및 상기 제4 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 내지 제3 연결부들과 이격된 제4 연결부를 포함하는 제4 전원 배선을 더 포함하는 것을 특징으로 하는 연성 회로 필름.
  11. 제1 항에 있어서,
    상기 제1 전원 배선에는 제1 전원 전압이 인가되고, 상기 제2 전원 배선에는 상기 제1 전원 전압과 다른 제2 전원 전압이 인가되는 것을 특징으로 하는 연성 회로 필름.
  12. 영상이 표시 되는 화소들이 형성된 표시 패널;
    상기 표시 패널에 연결되는 연성 회로 필름; 및
    상기 연성 회로 필름에 연결되는 구동 회로부를 포함하고,
    상기 연성 회로 필름은
    제1 전원 입력 단자 및 제2 전원 입력 단자를 포함하는 입력 단자들이 배치되는 입력단, 및 상기 입력단과 대향하고 복수의 제1 전원 출력 단자들 및 복수의 제2 전원 출력 단자들을 포함하는 출력 단자들이 배치되는 출력단을 포함하는 베이스 필름;
    상기 입력단과 출력단 사이에 상기 베이스 필름 상에 배치되는 집적 회로 칩;
    상기 베이스 필름 상에 배치되고, 상기 제1 전원 입력 단자 및 상기 제1 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되는 제1 연결부를 포함하는 제1 전원 배선; 및
    상기 베이스 필름 상에 배치되고, 상기 제2 전원 입력 단자 및 상기 제2 전원 출력 단자들과 전기적으로 연결되고, 상기 베이스 필름과 상기 집적 회로 칩 사이에 배치되며 상기 제1 연결부와 이격된 제2 연결부를 포함하는 제2 전원 배선을 포함하고,
    상기 연성 회로 필름의 상기 입력단의 상기 입력 단자들은 상기 구동 회로부의 제1 패드 전극들에 각각 전기적으로 연결되고,
    상기 연성 회로 필름의 상기 출력단의 상기 출력 단자들은 상기 표시 패널의 제2 패드 전극들에 각각 전기적으로 연결되는 것을 특징으로 하는 표시 장치.
  13. 제12 항에 있어서,
    상기 제1 전원 배선은 상기 제1 전원 입력 단자와 상기 제1 연결부를 연결하는 제1 전원 입력 배선, 및 상기 제1 연결부와 상기 제1 전원 출력 단자들를 각각 연결하는 제1 전원 출력 배선들을 더 포함하고,
    상기 제2 전원 배선은 상기 제2 전원 입력 단자와 상기 제2 연결부를 연결하는 제2 전원 입력 배선, 및 상기 제2 연결부와 상기 제2 전원 출력 단자들를 각각 연결하는 제2 전원 출력 배선들을 더 포함하는 것을 특징으로 하는 표시 장치.
  14. 제12 항에 있어서,
    상기 연성 회로 필름의 상기 입력단의 상기 입력 단자들과 상기 구동 회로부의 상기 제1 패드 전극들 사이, 및 상기 연성 회로 필름의 상기 출력단의 상기 출력 단자들과 상기 표시 패널의 상기 제2 패드 전극들 사이에는 각각 이방성 도전 필름(ACF)이 배치되는 것을 특징으로 하는 표시 장치.
  15. 제12 항에 있어서,
    상기 연성 회로 필름은
    복수의 데이터 입력 배선들; 및
    복수의 데이터 출력 배선들을 더 포함하고,
    상기 입력 단자들은 복수의 데이터 입력 단자들을 더 포함하고, 상기 데이터 입력 배선들은 상기 데이터 입력 단자들에 각각 연결되고,
    상기 출력 단자들은 복수의 데이터 출력 단자들을 더 포함하고, 상기 데이터 출력 배선들은 상기 데이터 출력 단자들에 각각 연결되는 것을 특징으로 하는 표시 장치.
  16. 제15 항에 있어서,
    상기 표시 패널은 복수의 데이터 라인들, 제1 전원 전압 배선, 제2 전원 전압 배선을 포함하고,
    상기 데이터 출력 단자들은 각각 상기 데이터 라인들에 전기적으로 연결되고,
    상기 제1 전원 출력 단자들은 상기 제1 전원 전압 배선과 전기적으로 연결되는 것을 특징으로 하는 표시 장치.
  17. 제16 항에 있어서,
    상기 표시 패널은 유기 발광 표시 패널로, 각각이 제1 전극, 발광층 및 제2 전극을 포함하는 복수의 화소들을 포함하고,
    상기 제2 전원 출력 단자들은 상기 제2 전극에 전기적으로 연결되는 것을 특징으로 하는 표시 장치.
  18. 제12 항에 있어서,
    상기 표시 패널과 상기 구동 회로부를 연결하는 제2 연성 회로 필름을 더 포함하고,
    상기 제2 연성 회로 필름은
    제3 전원 입력 단자 및 제4 전원 입력 단자를 포함하는 입력 단자들이 배치되는 입력단, 및 상기 입력단과 대향하고 복수의 제3 전원 출력 단자들 및 복수의 제4 전원 출력 단자들을 포함하는 출력 단자들이 배치되는 출력단을 포함하는 제2 베이스 필름;
    상기 제2 베이스 필름 상에 배치되는 제2 집척 회로 칩;
    상기 제2 베이스 필름 상에 배치되고, 상기 제3 전원 입력 단자 및 상기 제3 전원 출력 단자들과 전기적으로 연결되고, 상기 제2 베이스 필름과 상기 제2 집적 회로 칩 사이에 배치되는 제3 연결부를 포함하는 제3 전원 배선; 및
    상기 제2 베이스 필름 상에 배치되고, 상기 제4 전원 입력 단자 및 상기 제4 전원 출력 단자들과 전기적으로 연결되고, 상기 제2 베이스 필름과 상기 제2 집적 회로 칩 사이에 배치되며 상기 제3 연결부와 이격된 제4 연결부를 포함하는 제4 전원 배선을 포함하는 것을 특징으로 하는 표시 장치.
  19. 제18 항에 있어서,
    상기 연성 회로 필름과 상기 제2 연성 회로 필름은 적어도 일부가 중첩하게 배치되고,
    상기 연성 회로 필름의 상기 출력단과 상기 제2 연성 회로 필름의 상기 출력단은 서로 평행하게 배치되는 것을 특징으로 하는 표시 장치.
  20. 영상이 표시 되는 화소들이 형성된 표시 패널;
    상기 표시 패널을 구동하기 위한 신호, 제1 전원 전압 및 상기 제1 전원 전압과 다른 제2 전원 전압을 제공하는 구동 회로부; 및
    상기 표시 패널 및 상기 구동 회로부에 연결되어, 상기 제1 전원 전압 및 상기 제2 전원 전압을 상기 표시 패널에 전달하는 연성 회로 필름을 포함하고,
    상기 연성 회로 필름은
    베이스 필름;
    상기 베이스 필름 상에 배치되는 집적 회로 칩;
    상기 제1 전원 전압이 인가되고, 상기 집척 회로 칩과 상기 베이스 필름 사이에 배치되는 제 1 연결부를 포함하는 제1 전원 배선;
    상기 제2 전원 전압이 인가되고, 상기 집척 회로 칩과 상기 베이스 필름 사이에 배치되며 상기 제1 연결부와 이격되는 제 2 연결부를 포함하는 제2 전원 배선을 포함하는 것을 특징으로 하는 표시 장치.
  21. 영상이 표시 되는 화소들이 배치된 표시 영역 및 제1 방향으로 배열되는 복수의 패드 전극들이 배치되고 상기 표시 영역에 인접하는 비표시 영역인 주변 영역을 포함하는 표시 패널;
    상기 표시 패널의 상기 주변 영역에 연결되는 연성 회로 필름을 포함하고,
    상기 연성 회로 필름은
    베이스 필름;
    상기 베이스 필름 상에 배치되는 복수의 데이터 배선들, 제1 전원 배선 및 제2 전원 배선;
    상기 제1 전원 배선과 전기적으로 연결되는 복수의 제1 전원 출력 단자들;
    상기 제2 전원 배선과 전기적으로 연결되는 복수의 제2 전원 출력 단자들;
    각각의 상기 데이터 배선들과 전기적으로 연결되는 데이터 출력 단자들을 포함하고,
    상기 제1 및 제2 전원 출력 단자들 및 상기 데이터 출력 단자들은 상기 베이스 필름의 일단에서 상기 제1 방향으로 배열되고, 상기 패드 전극들과 각각 전기적으로 연결되는 표시 장치.
  22. 제21 항에 있어서,
    상기 베이스 필름의 상기 일단은 상기 제1 방향을 따라 배열되는 제1 영역 및 제2 영역을 포함하고,
    상기 제1 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 상기 제1 영역에 배치되고, 상기 제2 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 상기 제2 영역에 배치되는 것을 특징으로 하는 표시 장치.
  23. 제22 항에 있어서,
    상기 연성 회로 필름은
    상기 베이스 필름 상에 배치되는 제3 전원 배선 및 제4 전원 배선; 및
    상기 제3 전원 배선과 전기적으로 연결되는 복수의 제3 전원 출력 단자들;
    상기 제4 전원 배선과 전기적으로 연결되는 복수의 제4 전원 출력 단자들을 더 포함하고,
    상기 베이스 필름의 상기 일단은 상기 제1 및 제2 영역에이어서, 상기 제1 방향으로 배열되는 제3 영역 및 제4 영역을 더 포함하고,
    상기 제3 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 상기 제3 영역에 배치되고, 상기 제4 전원 출력 단자들 및 상기 데이터 출력 단자들의 일부는 상기 제4 영역에 배치되는 것을 특징으로 하는 표시 장치.

KR1020190132085A 2019-10-23 2019-10-23 연성 회로 필름 및 이를 포함하는 표시 장치 KR102721382B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020190132085A KR102721382B1 (ko) 2019-10-23 연성 회로 필름 및 이를 포함하는 표시 장치
US17/023,271 US11721619B2 (en) 2019-10-23 2020-09-16 Flexible circuit film including power wiring and display apparatus including flexible circuit film
EP20202912.0A EP3813499A1 (en) 2019-10-23 2020-10-20 Flexible circuit film and display apparatus having same
CN202011129583.XA CN112702837B (zh) 2019-10-23 2020-10-21 柔性电路膜和具有柔性电路膜的显示装置
US18/230,069 US12113007B2 (en) 2019-10-23 2023-08-03 Flexible circuit film having a power wiring set and display apparatus having same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190132085A KR102721382B1 (ko) 2019-10-23 연성 회로 필름 및 이를 포함하는 표시 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020240142596A Division KR20240155835A (ko) 2024-10-18 연성 회로 필름 및 이를 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20210048630A true KR20210048630A (ko) 2021-05-04
KR102721382B1 KR102721382B1 (ko) 2024-10-25

Family

ID=

Also Published As

Publication number Publication date
CN112702837B (zh) 2024-09-13
EP3813499A1 (en) 2021-04-28
US11721619B2 (en) 2023-08-08
US20210125913A1 (en) 2021-04-29
CN112702837A (zh) 2021-04-23
US12113007B2 (en) 2024-10-08
US20230378045A1 (en) 2023-11-23

Similar Documents

Publication Publication Date Title
CN109560063B (zh) 电子面板、显示设备和用于制造显示设备的方法
US10649411B2 (en) Display device and smart watch
KR100497047B1 (ko) 표시장치
KR102512231B1 (ko) 표시 패널 및 이를 포함하는 표시 장치
KR102534678B1 (ko) 표시 패널 및 이를 포함하는 표시 장치
CN107195249A (zh) 显示装置
KR20200010697A (ko) 표시 장치
KR101984971B1 (ko) 표시 장치
CN113345353A (zh) 包括裂纹检测器的显示驱动电路和包括显示驱动电路的显示设备
CN106469534B (zh) 显示装置
KR102334242B1 (ko) 터치표시장치 및 그 구동방법
KR20150094946A (ko) 구동 칩 및 이를 포함하는 표시 장치
KR20140064036A (ko) 패드부, 이를 구비하는 표시 패널 및 평판 표시 장치
KR20140033834A (ko) 전원 라인 배치 방법, 이를 채용하는 표시 패널 모듈 및 이를 구비하는 유기 발광 표시 장치
US12113007B2 (en) Flexible circuit film having a power wiring set and display apparatus having same
KR102605378B1 (ko) 터치 센서를 구비하는 표시장치
KR102441202B1 (ko) 드라이브 ic와 이를 포함한 표시장치
US11520200B2 (en) Display device and method of manufacturing the same
US10923010B2 (en) Display device
KR102721382B1 (ko) 연성 회로 필름 및 이를 포함하는 표시 장치
KR20240155835A (ko) 연성 회로 필름 및 이를 포함하는 표시 장치
US12067193B2 (en) Touch sensing module and display device including the same
US12093485B2 (en) Touch display device, touch driving circuit, and touch driving method
US11705067B2 (en) Organic light emitting diode display device
US11709555B2 (en) Smart pen and a display device using the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right