KR20200068570A - 이차전지 보호 회로 및 전지 팩 - Google Patents

이차전지 보호 회로 및 전지 팩 Download PDF

Info

Publication number
KR20200068570A
KR20200068570A KR1020190142747A KR20190142747A KR20200068570A KR 20200068570 A KR20200068570 A KR 20200068570A KR 1020190142747 A KR1020190142747 A KR 1020190142747A KR 20190142747 A KR20190142747 A KR 20190142747A KR 20200068570 A KR20200068570 A KR 20200068570A
Authority
KR
South Korea
Prior art keywords
terminal
protection
secondary battery
switch circuit
circuit
Prior art date
Application number
KR1020190142747A
Other languages
English (en)
Other versions
KR102209457B1 (ko
Inventor
타케시 야마구치
요시히로 모토이치
준지 타케시타
Original Assignee
미쓰미덴기가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰미덴기가부시기가이샤 filed Critical 미쓰미덴기가부시기가이샤
Publication of KR20200068570A publication Critical patent/KR20200068570A/ko
Application granted granted Critical
Publication of KR102209457B1 publication Critical patent/KR102209457B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/0031Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits using battery or load disconnect circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H7/00Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions
    • H02H7/18Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for batteries; for accumulators
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0013Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries acting upon several batteries simultaneously or sequentially
    • H02J7/0025Sequential battery discharge in systems with a plurality of batteries
    • H02J7/0026
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/00304Overcurrent protection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/00306Overdischarge protection
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/10Energy storage using batteries

Abstract

(과제)
부하측에 공급되는 전력의 소비 효율을 높인다.
(해결 수단)
제1 스위치 회로와 제2 스위치 회로가 온이 된 상태에서, 제1 이차전지의 전압에 대응하는 제1 출력 전압을 제1 단자와 제2 단자 사이로부터 제1 부하에 출력하고, 제1 출력 전압에 제2 이차전지의 전압에 대응하는 제2 출력 전압을 가산한 제3 출력 전압을 제1 단자와 제3 단자 사이로부터 제2 부하에 출력하고, 제1 스위치 회로가 오프가 되고 제2 스위치 회로가 온이 된 상태에서, 제1 출력 전압을 제1 단자와 제2 단자 사이로부터 제1 부하에 출력하는 것을 정지하고, 제3 출력 전압을 제1 단자와 제3 단자 사이로부터 출력하는 것을 정지하고, 제1 스위치 회로가 온이 되고 제2 스위치 회로가 오프가 된 상태에서, 제1 출력 전압을 제1 단자와 제2 단자 사이로부터 제1 부하에 출력하고, 제3 출력 전압을 제1 단자와 제3 단자 사이로부터 출력하는 것을 정지하는 이차전지 보호 회로.

Description

이차전지 보호 회로 및 전지 팩{PROTECTION CIRCUIT FOR SECONDARY BATTERY AND BATTERY PACK}
본 발명은 이차전지 보호 회로 및 전지 팩에 관한 것이다.
종래, 직렬로 접속되는 복수의 이차전지의 이상이 검출되었을 때, 그들 이차전지의 양단 전압을 하나의 부하에 대하여 출력하는 것을 정지하는 보호 회로를 구비한 전지 팩이 알려져 있다(예를 들면, 특허문헌 1 참조).
일본 특개 2012-9399호 공보
그러나, 전지 팩으로부터 1종류의 전압값밖에 부하에 출력되지 않는 종래의 기술에서는, 부하가 필요로 하는 전압값이 2종류 있는 경우, 1종류의 전압값을 2종류의 전압값으로 부하측에서 변환하는 것이 요구된다. 그 결과, 부하측에서 전력의 변환 손실이 발생하여, 전지 팩으로부터 부하측에 공급되는 전력의 소비 효율이 저하된다.
그래서, 본 개시는 부하측에 공급되는 전력의 소비 효율을 높이는 것이 가능한 이차전지 보호 회로 및 전지 팩을 제공한다.
본 개시는
직렬로 접속되는 제1 이차전지 및 제2 이차전지를 각각 보호하는 이차전지 보호 회로로서,
제1 단자와,
제2 단자와,
제3 단자와,
상기 제1 이차전지의 부극(負極)과 상기 제1 단자 사이의 전류 경로에 직렬로 삽입되는 제1 스위치 회로와,
상기 제2 이차전지의 부극과 상기 제2 단자 사이의 전류 경로, 또는 상기 제2 이차전지의 정극(正極)과 상기 제3 단자 사이의 전류 경로에 직렬로 삽입되는 제2 스위치 회로와,
상기 제1 스위치 회로를 오프로 함으로써, 적어도 상기 제1 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제1 보호 IC와,
상기 제2 스위치 회로를 오프로 함으로써, 적어도 상기 제2 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제2 보호 IC를 구비하고,
상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 온이 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 온이 된 상태일 때, 상기 제1 이차전지의 전압에 대응하는 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 제1 부하에 출력하고, 상기 제1 출력 전압에 상기 제2 이차전지의 전압에 대응하는 제2 출력 전압을 가산한 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 제2 부하에 출력하고,
상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 오프가 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 온이 된 상태일 때, 상기 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 상기 제1 부하에 출력하는 것을 정지하고, 상기 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 출력하는 것을 정지하고, 상기 제2 이차전지로부터 상기 제1 보호 IC를 경유하여 상기 제1 부하 및 상기 제2 부하에 전류 출력하는 것을 정지하고,
상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 온이 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 오프가 된 상태일 때, 상기 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 상기 제1 부하에 출력하고, 상기 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 출력하는 것을 정지하고, 상기 제1 이차전지로부터 상기 제2 보호 IC를 경유하여 상기 제1 부하 및 상기 제2 부하에 전류 출력하는 것을 정지하는 이차전지 보호 회로를 제공한다.
또 본 개시는
직렬로 접속되는 제1 이차전지 및 제2 이차전지의 각각의 전압과, 상기 각각의 전압끼리를 가산한 전압을 출력하는 이차전지 보호 회로로서,
상기 제1 이차전지의 부극에 접속되는 제1 출력 단자와,
상기 제1 이차전지의 정극 및 상기 제2 이차전지의 부극에 접속되는 제2 출력 단자와,
상기 제2 이차전지의 정극에 접속되는 제3 출력 단자와,
방전 경로에 마련되는 제1 스위치에 의해, 상기 제1 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제1 보호 회로와,
방전 경로에 마련되는 제2 스위치에 의해, 상기 제2 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제2 보호 회로를 구비하고,
상기 제1 스위치가 상기 제1 보호 회로에 의해 오프가 되고 또한 상기 제2 스위치가 상기 제2 보호 회로에 의해 온이 된 상태일 때, 상기 제2 이차전지로부터 상기 제1 보호 회로를 경유하여, 상기 제1 출력 단자와 상기 제2 출력 단자 사이의 제1 부하에 전류 출력하는 것을 정지하고,
상기 제2 스위치가 상기 제2 보호 회로에 의해 오프가 되고 또한 상기 제1 스위치가 상기 제1 보호 회로에 의해 온이 된 상태일 때, 상기 제1 이차전지로부터 상기 제2 보호 회로를 경유하여, 상기 제1 출력 단자와 상기 제3 출력 단자 사이의 제2 부하에 전류 출력하는 것을 정지하는 이차전지 보호 회로를 제공한다.
또 본 개시는
직렬로 접속되는 제1 이차전지 및 제2 이차전지와,
제1 단자와,
제2 단자와,
제3 단자와,
상기 제1 이차전지의 부극과 상기 제1 단자 사이의 전류 경로, 또는 상기 제1 이차전지의 정극과 상기 제2 단자 사이의 전류 경로에 직렬로 삽입되는 제1 스위치 회로와,
상기 제2 이차전지의 부극과 상기 제2 단자 사이의 전류 경로, 또는 상기 제2 이차전지의 정극과 상기 제3 단자 사이의 전류 경로에 직렬로 삽입되는 제2 스위치 회로와,
상기 제1 스위치 회로를 오프로 함으로써, 적어도 상기 제1 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제1 보호 IC와,
상기 제2 스위치 회로를 오프로 함으로써, 적어도 상기 제2 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제2 보호 IC를 구비하고,
상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 온이 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 온이 된 상태일 때, 상기 제1 이차전지의 전압에 대응하는 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 제1 부하에 출력하고, 상기 제1 출력 전압에 상기 제2 이차전지의 전압에 대응하는 제2 출력 전압을 가산한 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 제2 부하에 출력하고,
상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 오프가 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 온이 된 상태일 때, 상기 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 상기 제1 부하에 출력하는 것을 정지하고, 상기 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 출력하는 것을 정지하고, 상기 제2 이차전지로부터 상기 제1 보호 IC를 경유하여 상기 제1 부하 및 상기 제2 부하에 전류 출력하는 것을 정지하고,
상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 온이 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 오프가 된 상태일 때, 상기 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 상기 제1 부하에 출력하고, 상기 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 출력하는 것을 정지하고, 상기 제1 이차전지로부터 상기 제2 보호 IC를 경유하여 상기 제1 부하 및 상기 제2 부하에 전류 출력하는 것을 정지하는 전지 팩을 제공한다.
본 개시의 기술에 의하면, 부하측에 공급되는 전력의 소비 효율을 높이는 것이 가능한 이차전지 보호 회로 및 전지 팩을 제공할 수 있다.
도 1은 하나의 비교형태에 있어서의 전지 팩의 구성을 예시하는 도면이다.
도 2는 하나의 비교형태에 있어서의 전지 팩에 있어서, 방전 과전류가 저전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 3은 하나의 비교형태에 있어서의 전지 팩에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 4는 하나의 비교형태에 있어서의 전지 팩에 있어서, 저전위측의 이차전지의 과방전이 저전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 5는 하나의 비교형태에 있어서의 전지 팩에 있어서, 고전위측의 이차전지의 과방전이 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 6은 제1 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 7은 제1 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출되는 전후의 상황을 예시하는 타이밍차트이다.
도 8은 제1 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 저전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 9는 제1 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 저전위측의 보호 IC에서 검출되는 전후의 상황을 예시하는 타이밍차트이다.
도 10은 제2 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 11은 제2 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 12는 제2 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 저전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 13은 제2 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 저전위측의 보호 IC에서 검출되는 전후의 상황을 예시하는 타이밍차트이다.
도 14는 제3 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 저전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 15는 제3 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 16은 제4 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다.
도 17은 제4 실시형태에 있어서의 전지 팩에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출되는 전후의 상황을 예시하는 타이밍차트이다.
도 18은 제1 실시형태에 있어서의 전지 팩의 제1 변형예를 나타내는 도면이다.
도 19는 제1 실시형태에 있어서의 전지 팩의 제2 변형예를 나타내는 도면이다.
도 20은 제2 실시형태에 있어서의 전지 팩의 제1 변형예를 나타내는 도면이다.
이하, 본 개시의 실시형태를 도면에 따라 설명한다. 우선, 본 개시의 실시형태와 비교하기 위해서, 하나의 비교형태에 있어서의 전지 팩의 구성에 대해서 설명한다.
도 1은 하나의 비교형태에 있어서의 전지 팩의 구성을 예시하는 도면이다. 도 1에 나타내는 전지 팩(100)은 직렬로 접속되는 제1 이차전지(271) 및 제2 이차전지(272)와, 제1 이차전지(271) 및 제2 이차전지(272)를 각각 보호하는 이차전지 보호 회로(110)를 구비한다.
이하, 제1 이차전지(271), 제2 이차전지(272)를 각각 제1 셀(271), 제2 셀(272)이라고도 칭한다. 또 제1 이차전지(271) 및 제2 이차전지(272)를 셀(271, 272)이라고도 칭한다.
셀(271, 272)은 모두 충방전 가능한 전지이다. 제1 셀(271)은 제1 단자(201)와 제2 단자(202)에 접속되는 제1 부하(191)에 전력을 공급한다. 또 직렬로 접속되는 셀(271, 272)은 제1 단자(201)와 제3 단자(203)에 접속되는 제2 부하(192)에 전력을 공급한다. 셀(271, 272)은 제1 단자(201)와 제3 단자(203)에 접속되는 도시하지 않는 충전기에 의해 충전 가능하다. 셀(271, 272)의 구체예로서 리튬 이온 전지나 리튬 폴리머 전지 등을 들 수 있다.
이차전지 보호 회로(110)는 제1 단자(201)와, 제2 단자(202)와, 제3 단자(203)와, 제1 스위치 회로(230)와, 제2 스위치 회로(240)와, 제1 보호 IC(210)와, 제2 보호 IC(220)를 구비한다.
제1 셀(271)의 부극과 제1 단자(201) 사이는 제1 전류 경로(205)에 의해 접속되어 있고, 제1 전류 경로(205)에는 제1 스위치 회로(230)가 직렬로 삽입되어 있다. 제1 셀(271)의 정극과 제2 셀(272)의 부극이 접속되는 개소와, 제2 단자(202) 사이는 제2 전류 경로(204)에 의해 접속되어 있다. 제2 셀(272)의 정극과 제3 단자(203) 사이는 제3 전류 경로(206)에 의해 접속되어 있고, 제3 전류 경로(206)에는 제2 스위치 회로(240)가 직렬로 삽입되어 있다.
제1 스위치 회로(230)는 예를 들면 게이트가 충전 제어 단자(211)(COUT 단자)에 접속되는 충전 제어 트랜지스터(231)와, 게이트가 방전 제어 단자(212)(DOUT 단자)에 접속되는 방전 제어 트랜지스터(232)를 가진다. 충전 제어 트랜지스터(231)는 제1 셀(271)의 충전 전류가 흐르는 제1 전류 경로(205)를 차단하고, 방전 제어 트랜지스터(232)는 제1 셀(271)의 방전 전류가 흐르는 제1 전류 경로(205)를 차단한다. 충전 제어 트랜지스터(231) 및 방전 제어 트랜지스터(232)는 제1 전류 경로(205)의 도통/차단을 전환하는 스위칭 소자이며, 제1 전류 경로(205)에 직렬로 삽입되어 있다. 예를 들면, 충전 제어 트랜지스터(231)와 방전 제어 트랜지스터(232)는 모두 NMOS 트랜지스터이다. 충전 제어 트랜지스터(231)는 드레인-소스 사이에 기생하는 다이오드를 가진다. 방전 제어 트랜지스터(232)는 드레인-소스 사이에 기생하는 다이오드를 가진다.
제2 스위치 회로(240)는 예를 들면 게이트가 충전 제어 단자(221)(COUT 단자)에 접속되는 충전 제어 트랜지스터(241)와, 게이트가 방전 제어 단자(222)(DOUT 단자)에 접속되는 방전 제어 트랜지스터(242)를 가진다. 충전 제어 트랜지스터(241)는 제2 셀(272)의 충전 전류가 흐르는 제3 전류 경로(206)를 차단하고, 방전 제어 트랜지스터(242)는 제2 셀(272)의 방전 전류가 흐르는 제3 전류 경로(206)를 차단한다. 충전 제어 트랜지스터(241) 및 방전 제어 트랜지스터(242)는 제3 전류 경로(206)의 도통/차단을 전환하는 스위칭 소자이며, 제3 전류 경로(206)에 직렬로 삽입되어 있다. 예를 들면, 충전 제어 트랜지스터(241)와 방전 제어 트랜지스터(242)는 모두 PMOS 트랜지스터이다. 충전 제어 트랜지스터(241)는 드레인-소스 사이에 기생하는 다이오드를 가진다. 방전 제어 트랜지스터(242)는 드레인-소스 사이에 기생하는 다이오드를 가진다.
제1 보호 IC(210)는 제1 셀(271)의 정극과 부극 사이의 전지 전압("셀 전압"이라고도 칭한다)으로 동작하는 집적 회로이다. 제1 보호 IC(210)는 충전 제어 단자(211)(COUT 단자), 방전 제어 단자(212)(DOUT 단자), 감시 단자(218)(VM1 단자), 전원 단자(215)(VDD 단자) 및 그라운드 단자(213)(VSS 단자)를 구비한다.
충전 제어 단자(211)는 충전 제어 트랜지스터(231)의 게이트에 접속되고, 충전 제어 트랜지스터(231)를 온 또는 오프시키는 신호를 출력한다. 방전 제어 단자(212)는 방전 제어 트랜지스터(232)의 게이트에 접속되고, 방전 제어 트랜지스터(232)를 온 또는 오프시키는 신호를 출력한다.
감시 단자(218)는 제1 단자(201)의 전위의 감시에 사용되고, 제1 단자(201)에 접속되어 있다. 감시 단자(218)는 예를 들면 보호 IC(210)가 부하(191) 또는 도시하지 않는 충전기의 접속의 유무를 감시하는데 사용되고, 제1 스위치 회로(230)와 제1 단자(201) 사이에서 제1 전류 경로(205)에 저항(214)을 개재시켜 접속되어 있다.
전원 단자(215)는 제1 보호 IC(210)의 고전위측 전원 단자이며, 제1 셀(271)의 정극 및 제2 전류 경로(204)에 저항(237)을 개재시켜 접속되어 있다. 그라운드 단자(213)는 제1 보호 IC(210)의 저전위측 전원 단자이며, 제1 셀(271)의 부극 및 제1 전류 경로(205)에 접속되어 있다.
제1 보호 IC(210)는 제1 스위치 회로(230)를 오프로 함으로써, 제1 셀(271) 또는 셀(271, 272)의 양쪽을 보호하는 집적 회로이다. 제1 보호 IC(210)는 충전 제어 트랜지스터(231)를 오프로 함으로써, 제1 셀(271)을 과충전 등의 충전 이상으로부터 보호하고, 방전 제어 트랜지스터(232)를 오프로 함으로써, 제1 셀(271)을 과방전 등의 방전 이상이나 단락 이상으로부터 보호한다.
제1 보호 IC(210)는 제1 셀(271)의 상태를 검출한다. 제1 보호 IC(210)는 VDD 단자와 VSS 단자 사이의 전압인 전원 전압(Vd)을 모니터한다. VDD 단자는 제1 셀(271)의 정극에 접속되고, VSS 단자는 제1 셀(271)의 부극에 접속되어 있기 때문에, 전원 전압(Vd)은 제1 셀(271)의 셀 전압(VBAT)에 대략 동일하다. 따라서, 제1 보호 IC(210)는 전원 전압(Vd)을 모니터함으로써, 제1 셀(271)의 셀 전압(VBAT)을 검출할 수 있다. 또 제1 보호 IC(210)는 VSS 단자를 기준 전위로 하는 VM1 단자의 전압인 감시 전압(V-)을 모니터한다.
제1 보호 IC(210)는 예를 들면 소정의 과충전 검출 전압(Vdet1)보다 높은 전원 전압(Vd)이 검출된 경우, 과충전 검출 전압(Vdet1)보다 높은 전원 전압(Vd)이 검출된 것을 나타내는 과충전 검출 신호를 생성한다. 또 제1 보호 IC(210)는 예를 들면 소정의 과충전 복귀 전압(Vrel1)보다 낮은 전원 전압(Vd)이 검출된 경우, 과충전 복귀 전압(Vrel1)보다 낮은 전원 전압(Vd)이 검출된 것을 나타내는 과충전 복귀 검출 신호를 생성한다. 과충전 검출 전압(Vdet1)은 과충전 검출용의 역치이며, 과충전 복귀 전압(Vrel1)은 과충전 복귀 검출용의 역치이다.
제1 보호 IC(210)는 예를 들면 소정의 과방전 검출 전압(Vdet2)보다 낮은 전원 전압(Vd)이 검출된 경우, 과방전 검출 전압(Vdet2)보다 낮은 전원 전압(Vd)이 검출된 것을 나타내는 과방전 검출 신호를 생성한다. 또 제1 보호 IC(210)는 예를 들면 소정의 과방전 복귀 전압(Vrel2)보다 높은 전원 전압(Vd)이 검출된 경우, 과방전 복귀 전압(Vrel2)보다 높은 전원 전압(Vd)이 검출된 것을 나타내는 과방전 복귀 검출 신호를 생성한다. 과방전 검출 전압(Vdet2)은 과방전 검출용의 역치이며, 과방전 복귀 전압(Vrel2)은 과방전 복귀 검출용의 역치이다.
제1 보호 IC(210)는 예를 들면 소정의 방전 과전류 검출 전압(Vdet3)보다 높은 감시 전압(V-)이 검출된 경우, 방전 과전류 검출 전압(Vdet3)보다 높은 감시 전압(V-)이 검출된 것을 나타내는 방전 과전류 검출 신호를 생성한다. 또 제1 보호 IC(210)는 예를 들면 소정의 방전 과전류 복귀 전압(Vrel3)보다 낮은 감시 전압(V-)이 검출된 경우, 방전 과전류 복귀 전압(Vrel3)보다 낮은 감시 전압(V-)이 검출된 것을 나타내는 방전 과전류 복귀 검출 신호를 생성한다. 방전 과전류 검출 전압(Vdet3)은 방전 과전류 검출용의 역치이며, 방전 과전류 복귀 전압(Vrel3)은 방전 과전류 복귀 검출용의 역치이다.
제1 보호 IC(210)는 예를 들면 소정의 충전 과전류 검출 전압(Vdet4)보다 낮은 감시 전압(V-)이 검출된 경우, 충전 과전류 검출 전압(Vdet4)보다 낮은 감시 전압(V-)이 검출된 것을 나타내는 충전 과전류 검출 신호를 생성한다. 또 제1 보호 IC(210)는 예를 들면 소정의 충전 과전류 복귀 전압(Vrel4)보다 높은 감시 전압(V-)이 검출된 경우, 충전 과전류 복귀 전압(Vrel4)보다 높은 감시 전압(V-)이 검출된 것을 나타내는 충전 과전류 복귀 검출 신호를 생성한다. 충전 과전류 검출 전압(Vdet4)은 충전 과전류 검출용의 역치이며, 충전 과전류 복귀 전압(Vrel4)은 충전 과전류 복귀 검출용의 역치이다.
제1 보호 IC(210)는 제1 셀(271)의 과충전 또는 충전 과전류가 검출된 경우, 소정의 지연 시간 경과 후에, COUT 단자의 출력 상태를 하이 레벨로부터 로우 레벨로 한다. COUT 단자의 출력 상태가 로우 레벨이 됨으로써, 충전 제어 트랜지스터(231)는 오프가 되므로, 제1 셀(271)을 충전하는 방향의 전류가 제1 전류 경로(205)에 흐르는 것이 금지된다. 이것에 의해, 제1 셀(271)의 충전이 정지되고, 제1 셀(271)을 과충전 또는 충전 과전류로부터 보호할 수 있다.
한편, 제1 보호 IC(210)는 제1 셀(271)의 과방전 또는 방전 과전류가 검출된 경우, 소정의 지연 시간 경과 후에, DOUT 단자의 출력 상태를 하이 레벨로부터 로우 레벨로 한다. DOUT 단자의 출력 상태가 로우 레벨이 됨으로써, 방전 제어 트랜지스터(232)는 오프가 되므로, 제1 셀(271)을 방전시키는 방향의 전류가 제1 전류 경로(205)에 흐르는 것이 금지된다. 이것에 의해, 제1 셀(271)의 방전이 정지되고, 제1 셀(271)을 과방전 또는 방전 과전류로부터 보호할 수 있다.
제1 보호 IC(210)는 예를 들면 CPU(Central Processing Unit)를 사용하지 않고 아날로그의 복수의 논리 회로를 사용하여 형성된다.
제2 보호 IC(220)는 제2 셀(272)의 정극과 부극 사이의 전지 전압("셀 전압"이라고도 칭한다)으로 동작하는 집적 회로이다. 제2 보호 IC(220)는 충전 제어 단자(221)(COUT 단자), 방전 제어 단자(222)(DOUT 단자), 감시 단자(228)(VM2 단자), 전원 단자(225)(VDD 단자) 및 그라운드 단자(223)(VSS 단자)를 구비한다.
충전 제어 단자(221)는 충전 제어 트랜지스터(241)의 게이트에 접속되고, 충전 제어 트랜지스터(241)를 온 또는 오프시키는 신호를 출력한다. 방전 제어 단자(222)는 방전 제어 트랜지스터(242)의 게이트에 접속되고, 방전 제어 트랜지스터(242)를 온 또는 오프시키는 신호를 출력한다.
감시 단자(228)는 제3 단자(203)의 전위의 감시에 사용되고, 제3 단자(203)에 접속되어 있다. 감시 단자(228)는 예를 들면 보호 IC(220)가 부하(192) 또는 도시하지 않는 충전기의 접속의 유무를 감시하는데 사용되고, 제2 스위치 회로(240)와 제3 단자(203) 사이에서 제3 전류 경로(206)에 저항(224)을 개재시켜 접속되어 있다.
전원 단자(225)는 제2 보호 IC(220)의 고전위측 전원 단자이며, 제2 셀(272)의 정극 및 제3 전류 경로(206)에 저항(247)을 개재시켜 접속되어 있다. 그라운드 단자(223)는 제2 보호 IC(220)의 저전위측 전원 단자이며, 제2 셀(272)의 부극 및 제2 전류 경로(204)에 접속되어 있다.
제2 보호 IC(220)는 제2 스위치 회로(240)를 오프로 함으로써, 제2 셀(272) 또는 셀(271, 272)의 양쪽을 보호하는 집적 회로이다. 제2 보호 IC(220)는 충전 제어 트랜지스터(241)를 오프로 함으로써, 제2 셀(272)을 과충전 등의 충전 이상으로부터 보호하고, 방전 제어 트랜지스터(242)를 오프로 함으로써, 제2 셀(272)을 과방전 등의 방전 이상이나 단락 이상으로부터 보호한다.
제2 보호 IC(220)는 제2 셀(272)의 상태를 검출한다. 제2 보호 IC(220)는 VDD 단자와 VSS 단자 사이의 전압인 전원 전압(Vd)을 모니터한다. VDD 단자는 제2 셀(272)의 정극에 접속되고, VSS 단자는 제2 셀(272)의 부극에 접속되어 있기 때문에, 전원 전압(Vd)은 제2 셀(272)의 셀 전압(VBAT)에 대략 동일하다. 따라서, 제2 보호 IC(220)는 전원 전압(Vd)을 모니터함으로써, 제2 셀(272)의 셀 전압(VBAT)을 검출할 수 있다. 또 제2 보호 IC(220)는 VDD 단자를 기준 전위로 하는 VM2 단자의 전압인 감시 전압(V+)을 모니터한다.
제2 보호 IC(220)가 과충전 또는 과방전을 검출하는 방식은 제1 보호 IC(210)의 상기 서술한 역치를 사용한 검출 방식과 동일해도 된다.
제2 보호 IC(220)는 예를 들면 소정의 방전 과전류 검출 전압(Vdet3)보다 낮은 감시 전압(V+)이 검출된 경우, 방전 과전류 검출 전압(Vdet3)보다 낮은 감시 전압(V+)이 검출된 것을 나타내는 방전 과전류 검출 신호를 생성한다. 또 제2 보호 IC(220)는 예를 들면 소정의 방전 과전류 복귀 전압(Vrel3)보다 높은 감시 전압(V+)이 검출된 경우, 방전 과전류 복귀 전압(Vrel3)보다 높은 감시 전압(V+)이 검출된 것을 나타내는 방전 과전류 복귀 검출 신호를 생성한다.
제2 보호 IC(220)는 예를 들면 소정의 충전 과전류 검출 전압(Vdet4)보다 높은 감시 전압(V+)이 검출된 경우, 충전 과전류 검출 전압(Vdet4)보다 높은 감시 전압(V+)이 검출된 것을 나타내는 충전 과전류 검출 신호를 생성한다. 또 제2 보호 IC(220)는 예를 들면 소정의 충전 과전류 복귀 전압(Vrel4)보다 낮은 감시 전압(V+)이 검출된 경우, 충전 과전류 복귀 전압(Vrel4)보다 낮은 감시 전압(V+)이 검출된 것을 나타내는 충전 과전류 복귀 검출 신호를 생성한다.
제2 보호 IC(220)는 제2 셀(272)의 과충전 또는 충전 과전류가 검출된 경우, 소정의 지연 시간 경과 후에, COUT 단자의 출력 상태를 하이 레벨로부터 로우 레벨로 한다. COUT 단자의 출력 상태가 로우 레벨이 됨으로써, 충전 제어 트랜지스터(241)는 오프가 되므로, 제2 셀(272)을 충전하는 방향의 전류가 제1 전류 경로(205)에 흐르는 것이 금지된다. 이것에 의해, 제2 셀(272)의 충전이 정지되고, 제2 셀(272)을 과충전 또는 충전 과전류로부터 보호할 수 있다.
한편, 제2 보호 IC(220)는 제2 셀(272)의 과방전 또는 방전 과전류가 검출된 경우, 소정의 지연 시간 경과 후에, DOUT 단자의 출력 상태를 하이 레벨로부터 로우 레벨로 한다. DOUT 단자의 출력 상태가 로우 레벨이 됨으로써, 방전 제어 트랜지스터(242)는 오프가 되므로, 제2 셀(272)을 방전시키는 방향의 전류가 제3 전류 경로(206)에 흐르는 것이 금지된다. 이것에 의해, 제2 셀(272)의 방전이 정지되고, 제2 셀(272)을 과방전 또는 방전 과전류로부터 보호할 수 있다.
제2 보호 IC(220)는 예를 들면 CPU(Centra1 Processing Unit)를 사용하지 않고 아날로그의 복수의 논리 회로를 사용하여 형성된다.
여기서, 제1 스위치 회로(230)가 제1 보호 IC(210)에 의해 온이 되고 또한 제2 스위치 회로(240)가 제2 보호 IC(220)에 의해 온이 된 상태를 "정상 상태"라고 정의한다. 이차전지 보호 회로(110)는 정상 상태일 때, 제1 셀(271)의 전압에 대응하는 제1 출력 전압(Vo1)을 제1 단자(201)와 제2 단자(202) 사이로부터 제1 부하(191)에 출력한다. 또 이차전지 보호 회로(110)는 정상 상태일 때, 제1 출력 전압(Vo1)에 제2 셀(272)의 전압에 대응하는 제2 출력 전압(Vo2)을 가산한 제3 출력 전압(Vo3)을 제1 단자(201)와 제3 단자(203) 사이로부터 제2 부하(192)에 출력한다.
또 제1 스위치 회로(230)가 제1 보호 IC(210)에 의해 오프가 되고 또한 제2 스위치 회로(240)가 제2 보호 IC(220)에 의해 온이 된 상태를 "제1 보호 상태"라고 정의한다. 이차전지 보호 회로(110)는 제1 보호 상태일 때, 제1 출력 전압(Vo1)을 제1 단자(201)와 제2 단자(202) 사이로부터 제1 부하(191)에 출력하는 것을 정지하고, 제3 출력 전압(Vo3)을 제1 단자(201)와 제3 단자(203) 사이로부터 출력하는 것을 정지한다. 정상 상태로부터 제1 보호 상태로 천이하면, 제1 단자(201)의 전위는 제1 셀(271)의 부극의 전위로부터 제2 셀(272)의 정극의 전위로 변화하기 때문이다.
또 제1 스위치 회로(230)가 제1 보호 IC(210)에 의해 온이 되고 또한 제2 스위치 회로(240)가 제2 보호 IC(220)에 의해 오프가 된 상태를 "제2 보호 상태"라고 정의한다. 이차전지 보호 회로(110)는 제2 보호 상태일 때, 제1 출력 전압(Vo)을 제1 단자(201)와 제2 단자(202) 사이로부터 제1 부하(191)에 출력하고, 제3 출력 전압(Vo3)을 제1 단자(201)와 제3 단자(203) 사이로부터 출력하는 것을 정지한다. 정상 상태로부터 제2 보호 상태로 천이하면, 제3 단자(203)의 전위는 제2 셀(272)의 정극의 전위로부터 제1 셀(271)의 부극의 전위로 변화하는 한편, 제1 단자(201) 및 제2 단자(202)의 전위는 변화하지 않기 때문이다.
이와 같이, 하나의 비교형태에 의하면, 셀(271, 272)의 보호 기능을 구비할 뿐만아니라, 제1 부하(191)에는 제1 출력 전압(Vo)을 출력할 수 있고, 제2 부하(192)에는 제3 출력 전압(Vo3)을 출력할 수 있다. 따라서, 전지 팩(100)으로부터 전력 공급을 받는 기기(제1 부하(191) 및 제2 부하(192)를 구비하는 기기)측에서, 전압 변환의 필요성이 없어지기 때문에, 당해 기기의 전력 효율이 개선된다. 즉, 전지 팩(100)으로부터 당해 기기에 공급되는 전력의 소비 효율을 높일 수 있다.
그런데, 제1 보호 IC(210)는 감시 단자(218)로부터 전원 단자(215)로의 내부 전류 경로를 형성하는 제1 보호 소자(236)를 가지는 경우가 있다. 마찬가지로, 제2 보호 IC(220)는 그라운드 단자(223)로부터 감시 단자(228)로의 내부 전류 경로를 형성하는 제2 보호 소자(246)를 가지는 경우가 있다. 보호 소자(236, 246)는 예를 들면 정전기 대책용의 다이오드 소자이다. 이와 같은 보호 소자(236, 246)가 존재하는 형태에서는 제1 보호 상태 또는 제2 보호 상태에 있어서 보호 소자(236) 또는 보호 소자(246)에 순방향 전압이 인가되는 경우가 존재한다. 순방향 전압이 인가된 보호 소자에는 전류의 경로가 형성되고, 그 보호 소자에 전류가 계속해서 흘러버린다.
이어서, 제1 보호 상태 또는 제2 보호 상태에 있어서, 보호 소자(236) 또는 보호 소자(246)에 순방향 전압이 인가되는 경우에 대해서, 도 2~5를 참조하여 설명한다. 또한 도 2~5는 정상 상태에 있어서 셀(271, 272)의 전압이 각각 4V인 경우를 예시한다.
도 2는 하나의 비교형태에 있어서의 전지 팩(100)에 있어서, 방전 과전류가 저전위측의 제1 보호 IC(210)에서 검출된 상황을 예시하는 도면이다. 제1 보호 IC(210)는 제2 부하(192)의 쇼트 등의 발생에 의해 흐르는 방전 과전류를 검출하면, 방전 제어 트랜지스터(232)를 오프로 한다(제1 보호 상태). 이 제1 보호 상태에서는 제1 단자(201)의 전위가 0V로부터 8V로 변화한다. 그 결과, 도 2에 나타내는 바와 같이, 제1 보호 소자(236)를 경유하는 내부 전류 경로가 형성되기 때문에, 의도치 않은 전류가 흐를 우려가 있다.
도 3은 하나의 비교형태에 있어서의 전지 팩(100)에 있어서, 방전 과전류가 고전위측의 제2 보호 IC(220)에서 검출된 상황을 예시하는 도면이다. 제2 보호 IC(220)는 제2 부하(192)의 쇼트 등의 발생에 의해 흐르는 방전 과전류를 검출하면, 방전 제어 트랜지스터(242)를 오프로 한다(제2 보호 상태). 이 제2 보호 상태에서는 제3 단자(203)의 전위가 8V로부터 0V로 변화한다. 그 결과, 도 3에 나타내는 바와 같이, 제2 보호 소자(246)를 경유하는 내부 전류 경로가 형성되기 때문에, 의도치 않은 전류가 흐를 우려가 있다.
도 4는 하나의 비교형태에 있어서의 전지 팩(100)에 있어서, 저전위측의 제1 셀(271)의 과방전이 저전위측의 제1 보호 IC(210)에서 검출된 상황을 예시하는 도면이다. 제1 보호 IC(210)는 제1 셀(271)의 과방전을 검출하면, 방전 제어 트랜지스터(232)를 오프로 한다(제1 보호 상태). 이 제1 보호 상태에서는 제1 단자(201)의 전위가 0V로부터 8V로 변화한다. 그 결과, 도 4에 나타내는 바와 같이, 제1 보호 소자(236)를 경유하는 내부 전류 경로가 형성되기 때문에, 의도치 않은 전류가 흐를 우려가 있다.
도 5는 하나의 비교형태에 있어서의 전지 팩(100)에 있어서, 고전위측의 제2 셀(272)의 과방전이 고전위측의 제2 보호 IC(220)에서 검출된 상황을 예시하는 도면이다. 제2 보호 IC(220)는 제2 셀(272)의 과방전을 검출하면, 방전 제어 트랜지스터(242)를 오프로 한다(제2 보호 상태). 이 제2 보호 상태에서는 제3 단자(203)의 전위가 8V로부터 0V로 변화한다. 그 결과, 도 5에 나타내는 바와 같이, 제2 보호 소자(246)를 경유하는 내부 전류 경로가 형성되기 때문에, 의도치 않은 전류가 흐를 우려가 있다.
이어서, 보호 소자(236, 246)와 같은 보호 소자가 존재하는 경우에도, 상기와 같은 의도치 않은 전류의 흐름을 방지 가능한 실시형태에 대해서, 도 6 등을 참조하여 설명한다.
도 6은 제1 실시형태에 있어서의 전지 팩의 구성을 예시하는 도면이며, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하고 있다. 또한 제1 실시형태에 있어서, 상기 서술한 비교형태와 마찬가지의 구성 및 효과에 대한 설명은 상기 서술한 설명을 원용함으로써 생략 또는 간략한다.
도 6에 나타내는 전지 팩(101)은 직렬로 접속되는 제1 이차전지(71) 및 제2 이차전지(72)와, 제1 이차전지(71) 및 제2 이차전지(72)를 각각 보호하는 이차전지 보호 회로(111)를 구비한다. 이차전지 보호 회로(111)는 직렬로 접속되는 제1 이차전지 및 제2 이차전지의 각각의 전압과, 당해 각각의 전압끼리를 가산한 전압을 출력한다.
이하, 제1 이차전지(71), 제2 이차전지(72)를 각각 제1 셀(71), 제2 셀(72)이라고도 칭한다. 또 제1 이차전지(71) 및 제2 이차전지(72)를 셀(71, 72)이라고도 칭한다.
이차전지 보호 회로(111)는 제1 단자(1)와, 제2 단자(2)와, 제3 단자(3)와, 제1 스위치 회로(30)와, 제2 스위치 회로(40)와, 제1 보호 IC(10)와, 제2 보호 IC(20)를 구비한다. 제1 단자(1)는 제1 이차전지의 부극에 접속되는 제1 출력 단자의 일례이다. 제2 단자(2)는 제1 이차전지의 정극 및 제2 이차전지의 부극에 접속되는 제2 출력 단자의 일례이다. 제3 단자(3)는 제2 이차전지의 정극에 접속되는 제3 출력 단자의 일례이다.
제1 셀(71)의 부극과 제1 단자(1) 사이는 제1 전류 경로(5)에 의해 접속되어 있고, 제1 전류 경로(5)에는 제1 스위치 회로(30)가 직렬로 삽입되어 있다. 제1 셀(71)의 정극과 제2 셀(72)의 부극이 접속되는 개소와, 제2 단자(2) 사이는 제2 전류 경로(4)에 의해 접속되어 있다. 제2 셀(72)의 정극과 제3 단자(3) 사이는 제3 전류 경로(6)에 의해 접속되어 있고, 제3 전류 경로(6)에는 제2 스위치 회로(40)가 직렬로 삽입되어 있다.
제1 스위치 회로(30)는 예를 들면 게이트가 충전 제어 단자(11)(COUT 단자)에 접속되는 스위치인 충전 제어 트랜지스터(31)와, 게이트가 방전 제어 단자(12)(DOUT 단자)에 접속되는 스위치인 방전 제어 트랜지스터(32)를 가진다.
제2 스위치 회로(40)는 예를 들면 게이트가 충전 제어 단자(21)(COUT 단자)에 접속되는 스위치인 충전 제어 트랜지스터(41)와, 게이트가 방전 제어 단자(22)(DOUT 단자)에 접속되는 스위치인 방전 제어 트랜지스터(42)를 가진다. 방전 제어 트랜지스터(42)는 방전 경로에 마련되는 제2 스위치의 일례이다.
제1 보호 IC(10)는 제1 단자(1)와 제1 스위치 회로(30) 사이에서 제1 전류 경로(5)에 저항(14)을 개재시켜 접속되는 제1 감시 단자(18)(VM1 단자)와, 제2 셀(72)의 정극에 저항(37)을 개재시켜 접속되는 제1 전원 단자(15)(VDD 단자)를 구비한다. 또 제1 보호 IC(10)는 충전 제어 단자(11)(COUT 단자), 방전 제어 단자(12)(DOUT 단자), 셀 전압 입력 단자(16)(VH 단자) 및 그라운드 단자(13)(VSS 단자)를 구비한다. 또한 제1 보호 IC(10)는 제1 감시 단자(18)로부터 제1 전원 단자(15)로의 내부 전류 경로를 형성하는 제1 보호 소자(36)를 가진다. 제1 보호 IC(10)는 방전 경로에 마련되는 제1 스위치에 의해, 제1 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제1 보호 회로의 일례이다.
제2 보호 IC(20)는 제3 단자(3)와 제2 스위치 회로(40) 사이에서 제3 전류 경로(6)에 저항(24)을 개재시켜 접속되는 제2 감시 단자(28)(VM2 단자)와, 제2 셀(72)의 부극에 접속되는 그라운드 단자(23)(VSS 단자)를 구비한다. 또 제2 보호 IC(20)는 충전 제어 단자(21)(COUT 단자), 방전 제어 단자(22)(DOUT 단자) 및 제2 셀(72)의 정극에 저항(47)을 개재시켜 접속되는 제2 전원 단자(25)(VDD 단자)를 구비한다. 또한 제2 보호 IC(20)는 그라운드 단자(23)로부터 제2 감시 단자(28)로의 내부 전류 경로를 형성하는 제2 보호 소자(46)를 가진다. 제2 보호 IC(20)는 방전 경로에 마련되는 제2 스위치에 의해, 제2 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제2 보호 회로의 일례이다.
오프 상태 검출 회로(80)는 제2 스위치 회로(40)의 오프 상태가 검출된 경우, 제2 감시 단자(28)의 전위를 고정함으로써, 제2 보호 소자(46)에 흐르는 전류를 차단한다. 오프 상태 검출 회로(80)는 스위치(83)와 스위치(84)와 저항(81)을 가진다. 스위치(83, 84)는 예를 들면 PMOS 트랜지스터이다.
스위치(83)는 저항(24)과 제3 단자(3) 사이에 직렬로 삽입되어 있다. 스위치(83)의 게이트는 제2 단자(2)에 접속되어 있다. 저항(81)은 스위치(83)에 병렬로 접속되어 있다. 스위치(83)는 제2 단자(2)와 제3 단자(3)의 전위의 상하 관계를 검출하고, 그 상하 관계가 역전되면 전류를 차단하는(즉, 온으로부터 오프가 되는) 소자이다.
스위치(84)는 일단이 감시 단자(28)에 접속되고 타단이 제2 단자(2)에 접속되어 있다. 스위치(84)의 게이트는 제3 단자(3)에 접속되어 있다. 스위치(84)는 스위치(83)와 반전된 움직임을 하는 소자이며, 스위치(83)에 의한 전류 차단시의 VM2 단자의 전위를 고정하기 위한 소자이다.
저항(81)은 스위치(83)가 오프됨으로써, 제3 단자(3)가 VM2 단자로부터 분리되므로, 제2 보호 IC(20)가 VM2 단자에 의해 제3 단자(3)의 전위를 모니터할 수 있도록 하기 위한 소자이다.
도 6은 제1 실시형태에 있어서의 전지 팩(101)에 있어서, 방전 과전류가 고전위측의 제2 보호 IC(20)에서 검출된 상황을 예시하는 도면이다. 제2 보호 IC(20)는 제2 부하(92)의 쇼트 등의 발생에 의해 흐르는 방전 과전류를 검출하면, 방전 제어 트랜지스터(42)를 오프로 한다(제2 보호 상태). 도 7은 제1 실시형태에 있어서의 전지 팩(101)에 있어서, 방전 과전류가 고전위측의 제2 보호 IC(20)에서 검출되는 전후의 상황을 예시하는 타이밍차트이다. 도 7에 있어서, SW42, SW83, SW84는 각각 방전 제어 트랜지스터(42), 스위치(83), 스위치(84)를 나타내고, Vth는 스위치(83, 84)의 각각의 역치 전압을 나타낸다.
상태 1: 방전 가능한 통상 상태(정상 상태)에 있어서, 제2 부하(92)의 쇼트에 의해 방전 과전류가 검출되면, 제2 보호 IC(20)는 과전류 검출 지연 시간 후에, 방전 제어 트랜지스터(42)를 오프로 하고, 방전을 차단한다.
상태 2: 방전 제어 트랜지스터(42)의 오프에 의해, 제3 단자(3)의 전위(V3)가 8V로부터 0V로 변화한다. 이것에 의해, 스위치(83)가 온으로부터 오프, 스위치(84)가 오프로부터 온이 된다. 즉, 오프 상태 검출 회로(80)는 제3 단자(3)의 전위(V3)가 8V로부터 0V로 변화하는 것을 검지하여, 제2 스위치 회로(40)의 오프 상태를 검출한다. 스위치(83)가 온으로부터 오프, 스위치(84)가 오프로부터 온이 됨으로써, 보호 IC(20)의 감시 단자(28)의 전위는 그라운드 단자(23)의 전위와 대략 동일하게 되므로, 보호 소자(46)로의 전류는 발생하지 않는다. 한편, 방전 과전류가 검출되면, VM2 단자는 저항(45)을 개재시켜 VDD 단자에 풀업(접속)된다.
상태 3: 제2 부하(92)가 제3 단자(3)로부터 해방되면, 제3 단자(3)의 전위는 저항(45, 24, 81)의 존재에 의해, 0V로부터 제2 단자(2)의 전위 부근까지 상승한다. 이 때, VM2 단자를 VSS 단자에 쇼트하고 있던 스위치(84)가 온으로부터 오프가 된다. 또한 제3 단자(3)의 전위가 상승하면, 스위치(83)가 오프로부터 온이 된다. 또한 제3 단자(3)의 전위가 상승하면, VM2 단자의 전위가 저항(45)의 존재에 의해, VSS 단자의 레벨로부터 VDD 단자의 레벨로 변화하는 것이 보호 IC(20)에 의해 검출된다. 그 결과, 제2 보호 IC(20)는 방전 제어 트랜지스터(42)를 오프로부터 온으로 하므로, 보호 회로의 상태는 제2 보호 상태로부터 정상 상태로 복귀된다.
이와 같이, 제1 실시형태에서는, 제2 보호 상태일 때, 제1 셀(71)로부터 보호 소자(46)로 전류가 흐르지 않는다. 따라서, 이차전지 보호 회로(111)는 제2 보호 상태일 때, 제1 셀(71)로부터 제2 보호 IC(20)를 경유하여 제2 부하(92) 및 제1 부하(91)에 전류 출력하는 것을 정지한다.
도 8은 제1 실시형태에 있어서의 전지 팩(101)에 있어서, 방전 과전류가 저전위측의 제1 보호 IC(10)에서 검출된 상황을 예시하는 도면이다. 제1 보호 IC(10)는 제1 부하(91)의 쇼트 등의 발생에 의해 흐르는 방전 과전류를 검출하면, 방전 제어 트랜지스터(32)를 오프로 한다(제1 보호 상태). 도 9는 제1 실시형태에 있어서의 전지 팩(101)에 있어서, 방전 과전류가 저전위측의 제1 보호 IC(10)에서 검출되는 전후의 상황을 예시하는 타이밍차트이다. 도 8에 있어서, SW32는 방전 제어 트랜지스터(32)를 나타낸다.
상태 1 : 방전 가능한 통상 상태(정상 상태)에 있어서, 제1 부하(91)의 쇼트에 의해 방전 과전류가 검출되면, 제1 보호 IC(10)는 과전류 검출 지연 시간 후에, 방전 제어 트랜지스터(32)를 오프로 하고, 방전을 차단한다.
상태 2 : 방전 제어 트랜지스터(32)의 오프에 의해, 제1 단자(1) 및 VM1 단자의 전위가 0V로부터 4~8V로 변화한다. 이 경우, 제1 보호 IC(10)의 전원 전압은 제1 셀(71)의 부극과 제2 셀(72)의 정극 사이의 전위차에 대략 동일하므로, VM2 단자의 전위 범위에 관해서는 문제가 되지 않는다.
이와 같이, 제1 실시형태에서는, 제1 보호 상태일 때, 제2 셀(72)로부터 보호 소자(36)로 전류가 흐르지 않는다. 따라서, 이차전지 보호 회로(111)는 제1 보호 상태일 때, 제2 셀(72)로부터 제1 보호 IC(10)를 경유하여 제2 부하(92) 및 제1 부하(91)에 전류 출력하는 것을 정지한다.
도 10은 제2 실시형태에 있어서의 전지 팩(102)에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다. 도 11은 제2 실시형태에 있어서의 전지 팩(102)에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다. 도 12는 제2 실시형태에 있어서의 전지 팩(102)에 있어서, 방전 과전류가 저전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다. 도 13은 제2 실시형태에 있어서의 전지 팩(102)에 있어서, 방전 과전류가 저전위측의 보호 IC에서 검출되는 전후의 상황을 예시하는 타이밍차트이다. 또한 제2 실시형태에 있어서, 상기 서술한 실시형태와 마찬가지의 구성 및 효과에 대한 설명은 상기 서술한 설명을 원용함으로써 생략 또는 간략한다.
도 10에 나타내는 전지 팩(102)은 직렬로 접속되는 제1 이차전지(71) 및 제2 이차전지(72)와, 제1 이차전지(71) 및 제2 이차전지(72)를 각각 보호하는 이차전지 보호 회로(112)를 구비한다.
제1 보호 IC(10)는 제1 단자(1)와 제1 스위치 회로(30) 사이에서 제1 전류 경로(5)에 저항(14)을 개재시켜 접속되는 제1 감시 단자(18)(VM1 단자)와, 제2 셀(72)의 정극에 접속되는 제1 전원 단자(15)(VDD 단자)를 구비한다. 또 제1 보호 IC(10)는 충전 제어 단자(11)(COUT 단자), 방전 제어 단자(12)(DOUT 단자), 셀 전압 입력 단자(16)(VC1 단자) 및 그라운드 단자(13)(VSS 단자)를 구비한다. 또한 제1 보호 IC(10)는 제1 감시 단자(18)로부터 제1 전원 단자(15)로의 내부 전류 경로를 형성하는 제1 보호 소자(36)를 가진다.
제2 보호 IC(20)는 제3 단자(3)와 제2 스위치 회로(40) 사이에서 제3 전류 경로(6)에 저항(24)을 개재시켜 접속되는 제2 감시 단자(28)(VM2 단자)와, 제2 셀(72)의 부극에 접속되는 그라운드 단자(23)(VSS 단자)를 구비한다. 또 제2 보호 IC(20)는 충전 제어 단자(21)(COUT 단자), 방전 제어 단자(22)(DOUT 단자), 셀 전압 입력 단자(26)(VC2) 및 제2 전원 단자(25)(VDD 단자)를 구비한다. 또한 제2 보호 IC(20)는 그라운드 단자(23)로부터 제2 감시 단자(28)로의 내부 전류 경로를 형성하는 제2 보호 소자(46)를 가진다.
제2 실시형태의 경우, 보호 IC(10, 20)의 전원 전압은 모두 셀(71)의 부극과 셀(72)의 정극 사이의 전위차다. 따라서, 제1 보호 상태 또는 제2 보호 상태로 천이해도, 감시 단자(18, 28)의 전압을 IC의 허용 전압 범위 내에서 사용할 수 있으므로, 감시 단자의 전위 범위에 관해서는 문제가 되지 않는다.
도 14는 제3 실시형태에 있어서의 전지 팩(103)에 있어서, 방전 과전류가 저전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다. 도 15는 제3 실시형태에 있어서의 전지 팩(103)에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다. 또한 제3 실시형태에 있어서, 상기 서술한 실시형태와 마찬가지의 구성 및 효과에 대한 설명은 상기 서술한 설명을 원용함으로써 생략 또는 간략한다.
도 14에 나타내는 전지 팩(103)은 직렬로 접속되는 제1 이차전지(71) 및 제2 이차전지(72)와, 제1 이차전지(71) 및 제2 이차전지(72)를 각각 보호하는 이차전지 보호 회로(113)를 구비한다.
이차전지 보호 회로(113)는 제1 단자(1)와, 제2 단자(2)와, 제3 단자(3)와, 제1 전지 팩부(103A)와, 제2 전지 팩부(103B)를 구비한다. 또 제1 전지 팩부(103A)는 제1 스위치 회로(30)와 제1 보호 IC(10)를 구비하고, 제2 전지 팩부(103B)는 제2 스위치 회로(60)와 제2 보호 IC(50)를 구비한다.
제1 셀(71)의 부극과 제1 단자(1) 사이는 제1 전류 경로(5)에 의해 접속되어 있고, 제1 전류 경로(5)에는 제1 스위치 회로(30)가 직렬로 삽입되어 있다. 제1 셀(71)의 정극과 제2 단자(2) 사이는 제2 전류 경로(4A)에 의해 접속되어 있다. 제2 셀(72)의 부극과 제2 단자(2) 사이는 제2 전류 경로(4B)에 의해 접속되어 있고, 제2 전류 경로(4B)에는 제2 스위치 회로(60)가 직렬로 삽입되어 있다. 제2 셀(72)의 정극과 제3 단자(3) 사이는 제3 전류 경로(6)에 의해 접속되어 있다.
제1 스위치 회로(30)는 예를 들면 게이트가 충전 제어 단자(11)(COUT 단자)에 접속되는 스위치인 충전 제어 트랜지스터(31)와, 게이트가 방전 제어 단자(12)(DOUT 단자)에 접속되는 스위치인 방전 제어 트랜지스터(32)를 가진다. 방전 제어 트랜지스터(32)는 방전 경로에 마련되는 제1 스위치의 일례이다.
제2 스위치 회로(60)는 예를 들면 게이트가 충전 제어 단자(51)(COUT 단자)에 접속되는 스위치인 충전 제어 트랜지스터(61)와, 게이트가 스위치인 방전 제어 단자(52)(DOUT 단자)에 접속되는 방전 제어 트랜지스터(62)를 가진다. 방전 제어 트랜지스터(62)는 방전 경로에 마련되는 제2 스위치의 일례이다.
제1 보호 IC(10)는 제1 단자(1)와 제1 스위치 회로(30) 사이에서 제1 전류 경로(5)에 저항(14)을 개재시켜 접속되는 제1 감시 단자(18)(VM1 단자)와, 제1 셀(71)의 정극에 저항(37)을 개재시켜 접속되는 제1 전원 단자(15)(VDD 단자)를 구비한다. 또 제1 보호 IC(10)는 충전 제어 단자(11)(COUT 단자), 방전 제어 단자(12)(DOUT 단자) 및 그라운드 단자(13)(VSS 단자)를 구비한다. 또한 제1 보호 IC(10)는 제1 감시 단자(18)로부터 제1 전원 단자(15)로의 내부 전류 경로를 형성하는 제1 보호 소자(36)를 가진다. 제1 보호 IC(10) 또는 제1 전지 팩부(103A)는 방전 경로에 마련되는 제1 스위치에 의해, 제1 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제1 보호 회로의 일례이다.
제2 보호 IC(50)는 제2 단자(2)와 제2 스위치 회로(60) 사이에서 제2 전류 경로(4B)에 저항(54)을 개재시켜 접속되는 제2 감시 단자(58)(VM2 단자)와, 제2 셀(72)의 정극에 저항(67)을 개재시켜 접속되는 제2 전원 단자(55)(VDD 단자)를 구비한다. 또 제2 보호 IC(50)는 충전 제어 단자(51)(COUT 단자), 방전 제어 단자(52)(DOUT 단자) 및 그라운드 단자(53)(VSS 단자)를 구비한다. 또한 제2 보호 IC(50)는 제2 감시 단자(58)로부터 제2 전원 단자(55)로의 내부 전류 경로를 형성하는 제2 보호 소자(66)를 가진다. 제2 보호 IC(50) 또는 제2 전지 팩부(103B)는 방전 경로에 마련되는 제2 스위치에 의해, 제2 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제2 보호 회로의 일례이다.
오프 상태 검출 회로(80A)는 제1 스위치 회로(30)의 오프 상태가 검출된 경우, 제1 감시 단자(18)의 전위를 고정함으로써, 제1 보호 소자(36)에 흐르는 전류를 차단한다. 오프 상태 검출 회로(80A)는 스위치(83A)와 스위치(84A)와 저항(81A)을 가진다. 스위치(83A, 84A)는 예를 들면 NMOS 트랜지스터이다.
오프 상태 검출 회로(80B)는 제2 스위치 회로(60)의 오프 상태가 검출된 경우, 제2 감시 단자(58)의 전위를 고정함으로써, 제2 보호 소자(66)에 흐르는 전류를 차단한다. 오프 상태 검출 회로(80B)는 스위치(83B)와 스위치(84B)와 저항(81B)을 가진다. 스위치(83B, 84B)는 예를 들면 NMOS 트랜지스터이다.
오프 상태 검출 회로(80A, 80B)는 상기 서술한 제1 실시형태의 오프 상태 검출 회로(80)와 동일한 기능을 가진다. 즉, 오프 상태 검출 회로(80A)는 제1 스위치 회로(30)의 오프 상태가 검출된 경우, 제1 보호 소자(36)에 흐르는 전류를 차단하고, 오프 상태 검출 회로(80B)는 제2 스위치 회로(60)의 오프 상태가 검출된 경우, 제2 보호 소자(66)에 흐르는 전류를 차단한다. 오프 상태 검출 회로(80A, 80B)는 상기 서술한 오프 상태 검출 회로(80)에 대하여, PMOS의 구성이 NMOS의 구성으로 변한 것 뿐이므로, 상세한 설명에 대해서는 상기 서술한 설명을 원용함으로써 생략한다.
도 16은 제4 실시형태에 있어서의 전지 팩(104)에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출된 상황을 예시하는 도면이다. 도 17은 제4 실시형태에 있어서의 전지 팩(104)에 있어서, 방전 과전류가 고전위측의 보호 IC에서 검출되는 전후의 상황을 예시하는 타이밍차트이다. 또한 제4 실시형태에 있어서, 상기 서술한 실시형태와 마찬가지의 구성 및 효과에 대한 설명은 상기 서술한 설명을 원용함으로써 생략 또는 간략한다.
과전류 검출 후에 보호 상태로부터 복귀하는 방식으로는 부하를 해방함으로써 보호 상태로부터 복귀하는 부하 해방 복귀 방식과, 충전기를 접속함으로써 보호 상태로부터 복귀하는 충전기 접속 복귀 방식이 있다. 제4 실시형태에서는 충전기 접속 복귀 방식을 나타낸다.
도 16에 나타내는 전지 팩(104)은 직렬로 접속되는 제1 이차전지(71) 및 제2 이차전지(72)와, 제1 이차전지(71) 및 제2 이차전지(72)를 각각 보호하는 이차전지 보호 회로(114)를 구비한다.
제1 보호 IC(10)는 제1 단자(1)와 제1 스위치 회로(30) 사이에서 제1 전류 경로(5)에 저항(14)을 개재시켜 접속되는 제1 감시 단자(18)(VM1 단자)와, 제2 셀(72)의 정극에 접속되는 제1 전원 단자(15)(VDD 단자)를 구비한다. 또 제1 보호 IC(10)는 충전 제어 단자(11)(COUT 단자), 방전 제어 단자(12)(DOUT 단자), 셀 전압 입력 단자(16)(VC 단자) 및 그라운드 단자(13)(VSS 단자)를 구비한다. 또한 제1 보호 IC(10)는 제1 감시 단자(18)로부터 제1 전원 단자(15)로의 내부 전류 경로를 형성하는 제1 보호 소자(36)를 가진다.
제2 보호 IC(50)는 제2 단자(2)와 제2 스위치 회로(60) 사이에서 제2 전류 경로(4B)에 저항(54)을 개재시켜 접속되는 제2 감시 단자(58)(VM2 단자)와, 제2 셀(72)의 정극에 저항(67)을 개재시켜 접속되는 제2 전원 단자(55)(VDD 단자)를 구비한다. 또 제2 보호 IC(50)는 충전 제어 단자(51)(COUT 단자), 방전 제어 단자(52)(DOUT 단자) 및 그라운드 단자(53)(VSS 단자)를 구비한다. 또한 제2 보호 IC(50)는 제2 감시 단자(58)로부터 제2 전원 단자(55)로의 내부 전류 경로를 형성하는 제2 보호 소자(66)를 가진다.
오프 상태 검출 회로(82)는 제2 스위치 회로(60)의 오프 상태가 검출된 경우, 제2 감시 단자(58)의 전위를 고정함으로써, 제2 보호 소자(66)에 흐르는 전류를 차단한다. 또 오프 상태 검출 회로(82)는 충전기가 제1 단자(1)와 제3 단자(3)에 접속될 때까지, 제2 보호 소자(66)에 흐르는 전류를 차단한 상태를 유지한다. 오프 상태 검출 회로(82)는 스위치(83, 86, 87)와 저항(85)을 가진다. 스위치(83)는 예를 들면 PMS 트랜지스터이며, 스위치(86, 87)는 예를 들면 NMOS 트랜지스터이다.
스위치(83)는 제3 전류 경로(6)에 직렬로 삽입되어 있다. 저항(85)은 스위치(83)의 게이트와 소스 사이에 접속되어 있다. 스위치(86, 87)는 서로 직렬로 접속되어 있고, 각각의 게이트는 방전 제어 단자(52)에 공통으로 접속되어 있다. 스위치(86)의 소스는 스위치(83)의 게이트에 접속되고, 스위치(87)의 소스는 제2 단자(2)에 접속되어 있다.
제4 실시형태에서는 제2 보호 IC(50)는 제1 부하(91)에 흐르는 방전 과전류가 검출되면, 스위치(64)에 의해, VM2 단자는 저항(65)을 개재시켜 VDD 단자에 풀업(접속)된다. 이것에 의해, 제1 부하(91)가 해방되어도, 제2 보호 상태는 유지된다. 정상 상태로 복귀시키기 위해서는 충전기를 접속함으로써, VM2 단자의 전위를 VSS 단자의 레벨로 끌어내린다. 그 결과, 제2 보호 상태로부터 정상 상태로 복귀할 수 있다.
이상, 이차전지 보호 회로 및 전지 팩을 실시형태에 의해 설명했는데, 본 발명은 상기 실시형태에 한정되는 것은 아니다. 다른 실시형태의 일부 또는 전부와의 조합이나 치환 등의 각종 변형 및 개량이 본 발명의 범위 내에서 가능하다.
예를 들면, 도 14, 16의 구성에 있어서, 제1 스위치 회로(30)는 제1 이차전지(71)의 정극과 제2 단자(2) 사이의 제2 전류 경로(4A)에 직렬로 삽입되어도 된다. 또 도 14, 16의 구성에 있어서, 제2 스위치 회로(60)는 제2 이차전지(72)의 정극과 제3 단자(3) 사이의 제3 전류 경로(6)에 직렬로 삽입되어도 된다.
도 18은 제1 실시형태에 있어서의 전지 팩의 제1 변형예를 나타내는 도면이다. 이차전지 보호 회로(111)는 제1 보호 IC(10)와 제2 보호 IC(20)를 내장(복합 집적)하는 복합 집적 회로(121)를 구비한다. 복합 집적 회로(121)는 제1 보호 IC(10)와 제2 보호 IC(20)가 하나의 패키지 내에 패키지된 멀티 칩이다. 2개의 부품을 하나의 패키지에 넣음으로써, 기판 실장의 용이성이 향상되고, 실장 면적이 저감된다. 복합 집적 회로(121)는 제1 보호 IC(10)와 제1 스위치 회로(30)의 쌍과, 제2 보호 IC(20)와 제2 스위치 회로(40)의 쌍의 적어도 일방의 쌍을 복합 집적해도 된다.
도 19는 제1 실시형태에 있어서의 전지 팩의 제2 변형예를 나타내는 도면이다. 이차전지 보호 회로(111)는 제2 보호 IC(20)와 제2 스위치 회로(40)와 스위치(83)를 내장(복합 집적)하는 복합 집적 회로(122)를 구비한다. 복합 집적 회로(122)는 제2 보호 IC(20)와 제2 스위치 회로(40)와 스위치(83)가 하나의 패키지 내에 패키지된 멀티 칩이다. 3개의 부품을 하나의 패키지에 넣음으로써, 기판 실장의 용이성이 향상되고, 실장 면적이 저감된다.
도 20은 제2 실시형태에 있어서의 전지 팩의 제1 변형예를 나타내는 도면이다. 이차전지 보호 회로(112)는 제1 보호 IC(10)와 제2 보호 IC(20)를 내장(복합 집적)하는 복합 집적 회로(123)를 구비한다. 복합 집적 회로(123)는 제1 보호 IC(10)와 제2 보호 IC(20)가 하나의 패키지 내에 패키지된 멀티 칩이다. 2개의 부품을 하나의 패키지에 넣음으로써, 기판 실장의 용이성이 향상되고, 실장 면적이 저감된다. 복합 집적 회로(123)는 제1 보호 IC(10)와 제1 스위치 회로(30)의 쌍과, 제2 보호 IC(20)와 제2 스위치 회로(40)의 쌍의 적어도 일방의 쌍을 복합 집적해도 된다.
또 각 실시형태에 있어서, 충전 제어 트랜지스터(31)와 방전 제어 트랜지스터(32) 중 적어도 일방은 제1 보호 IC(10)와 동일한 칩 상에 복합 집적되어도 된다. 마찬가지로, 충전 제어 트랜지스터(41)와 방전 제어 트랜지스터(42) 중 적어도 일방은 제2 보호 IC(20)와 동일한 칩 상에 복합 집적되어도 된다. 마찬가지로, 충전 제어 트랜지스터(61)와 방전 제어 트랜지스터(62) 중 적어도 일방은 제2 보호 IC(50)와 동일한 칩 상에 복합 집적되어도 된다.
1…제1 단자
2…제2 단자
3…제3 단자
4…제2 전류 경로
5…제1 전류 경로
6…제3 전류 경로
10, 20, 50, 210, 220…보호 IC
30, 230…제1 스위치 회로
36…제1 보호 소자
40, 60, 240…제2 스위치 회로
46, 66…제2 보호 소자
71, 171…제1 이차전지
72, 172…제2 이차전지
80, 80A, 80B, 82…오프 상태 검출 회로
91, 191…제1 부하
92, 192…제2 부하
100~104…전지 팩
110~114…이차전지 보호 회로
121, 122, 123…복합 집적 회로

Claims (16)

  1. 직렬로 접속되는 제1 이차전지 및 제2 이차전지를 각각 보호하는 이차전지 보호 회로로서,
    제1 단자;
    제2 단자;
    제3 단자;
    상기 제1 이차전지의 부극(負極)과 상기 제1 단자 사이의 전류 경로에 직렬로 삽입되는 제1 스위치 회로;
    상기 제2 이차전지의 부극과 상기 제2 단자 사이의 전류 경로, 또는 상기 제2 이차전지의 정극(正極)과 상기 제3 단자 사이의 전류 경로에 직렬로 삽입되는 제2 스위치 회로;
    상기 제1 스위치 회로를 오프로 함으로써, 적어도 상기 제1 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제1 보호 IC; 및
    상기 제2 스위치 회로를 오프로 함으로써, 적어도 상기 제2 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제2 보호 IC;
    를 구비하고,
    상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 온이 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 온이 된 상태일 때, 상기 제1 이차전지의 전압에 대응하는 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 제1 부하에 출력하고, 상기 제1 출력 전압에 상기 제2 이차전지의 전압에 대응하는 제2 출력 전압을 가산한 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 제2 부하에 출력하고,
    상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 오프가 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 온이 된 상태일 때, 상기 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 상기 제1 부하에 출력하는 것을 정지하고, 상기 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 출력하는 것을 정지하고, 상기 제2 이차전지로부터 상기 제1 보호 IC를 경유하여 상기 제1 부하 및 상기 제2 부하에 전류 출력하는 것을 정지하고,
    상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 온이 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 오프가 된 상태일 때, 상기 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 상기 제1 부하에 출력하고, 상기 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 출력하는 것을 정지하고, 상기 제1 이차전지로부터 상기 제2 보호 IC를 경유하여 상기 제1 부하 및 상기 제2 부하에 전류 출력하는 것을 정지하는 것을 특징으로 하는 이차전지 보호 회로.
  2. 제1 항에 있어서, 상기 제1 스위치 회로와 상기 제2 스위치 회로의 적어도 일방의 오프 상태를 검출하는 오프 상태 검출 회로를 구비하는 것을 특징으로 하는 이차전지 보호 회로.
  3. 제2 항에 있어서, 상기 제1 스위치 회로는 상기 제1 이차전지의 부극과 상기 제1 단자 사이의 제1 전류 경로에 직렬로 삽입되어 있고,
    상기 제2 스위치 회로는 상기 제2 이차전지의 부극과 상기 제2 단자 사이의 제2 전류 경로에 직렬로 삽입되어 있고,
    상기 제1 보호 IC는 상기 제1 단자와 상기 제1 스위치 회로 사이에서 상기 제1 전류 경로에 저항을 개재시켜 접속되는 제1 감시 단자와, 상기 제1 이차전지의 정극에 접속되는 제1 전원 단자와, 상기 제1 감시 단자로부터 상기 제1 전원 단자로의 내부 전류 경로를 형성하는 제1 보호 소자를 가지고,
    상기 제2 보호 IC는 상기 제2 단자와 상기 제2 스위치 회로 사이에서 상기 제2 전류 경로에 저항을 개재시켜 접속되는 제2 감시 단자와, 상기 제2 이차전지의 정극에 접속되는 제2 전원 단자와, 상기 제2 감시 단자로부터 상기 제2 전원 단자로의 내부 전류 경로를 형성하는 제2 보호 소자를 가지고,
    상기 오프 상태 검출 회로는 상기 제1 스위치 회로의 오프 상태가 검출된 경우, 상기 제1 보호 소자에 흐르는 전류를 차단하고, 상기 제2 스위치 회로의 오프 상태가 검출된 경우, 상기 제2 보호 소자에 흐르는 전류를 차단하는 것을 특징으로 하는 이차전지 보호 회로.
  4. 제3 항에 있어서, 상기 오프 상태 검출 회로는
    상기 제1 스위치 회로의 오프 상태가 검출된 경우, 상기 제1 감시 단자의 전위를 고정함으로써, 상기 제1 보호 소자에 흐르는 전류를 차단하고,
    상기 제2 스위치 회로의 오프 상태가 검출된 경우, 상기 제2 감시 단자의 전위를 고정함으로써, 상기 제2 보호 소자에 흐르는 전류를 차단하는 것을 특징으로 하는 이차전지 보호 회로.
  5. 제2 항에 있어서, 상기 제1 스위치 회로는 상기 제1 이차전지의 부극과 상기 제1 단자 사이의 제1 전류 경로에 직렬로 삽입되어 있고,
    상기 제2 스위치 회로는 상기 제2 이차전지의 정극과 상기 제3 단자 사이의 제3 전류 경로에 직렬로 삽입되어 있고,
    상기 제1 보호 IC는 상기 제1 단자와 상기 제1 스위치 회로 사이에서 상기 제1 전류 경로에 저항을 개재시켜 접속되는 제1 감시 단자와, 상기 제2 이차전지의 정극에 접속되는 제1 전원 단자와, 상기 제1 감시 단자로부터 상기 제1 전원 단자로의 내부 전류 경로를 형성하는 제1 보호 소자를 가지고,
    상기 제2 보호 IC는 상기 제3 단자와 상기 제2 스위치 회로 사이에서 상기 제3 전류 경로에 저항을 개재시켜 접속되는 제2 감시 단자와, 상기 제2 이차전지의 부극에 접속되는 그라운드 단자와, 상기 그라운드 단자로부터 상기 제2 감시 단자로의 내부 전류 경로를 형성하는 제2 보호 소자를 가지고,
    상기 오프 상태 검출 회로는 상기 제2 스위치 회로의 오프 상태가 검출된 경우, 상기 제2 보호 소자에 흐르는 전류를 차단하는 것을 특징으로 하는 이차전지 보호 회로.
  6. 제5 항에 있어서, 상기 오프 상태 검출 회로는
    상기 제2 스위치 회로의 오프 상태가 검출된 경우, 상기 제2 감시 단자의 전위를 고정함으로써, 상기 제2 보호 소자에 흐르는 전류를 차단하는 것을 특징으로 하는 이차전지 보호 회로.
  7. 제2 항에 있어서, 상기 제1 스위치 회로는 상기 제1 이차전지의 부극과 상기 제1 단자 사이의 제1 전류 경로에 직렬로 삽입되어 있고,
    상기 제2 스위치 회로는 상기 제2 이차전지의 부극과 상기 제2 단자 사이의 제2 전류 경로에 직렬로 삽입되어 있고,
    상기 제1 보호 IC는 상기 제1 단자와 상기 제1 스위치 회로 사이에서 상기 제1 전류 경로에 저항을 개재시켜 접속되는 제1 감시 단자와, 상기 제2 이차전지의 정극에 접속되는 제1 전원 단자와, 상기 제1 감시 단자로부터 상기 제1 전원 단자로의 내부 전류 경로를 형성하는 제1 보호 소자를 가지고,
    상기 제2 보호 IC는 상기 제2 단자와 상기 제2 스위치 회로 사이에서 상기 제2 전류 경로에 저항을 개재시켜 접속되는 제2 감시 단자와, 상기 제2 이차전지의 정극에 접속되는 제2 전원 단자와, 상기 제2 감시 단자로부터 상기 제2 전원 단자로의 내부 전류 경로를 형성하는 제2 보호 소자를 가지고,
    상기 오프 상태 검출 회로는 상기 제2 스위치 회로의 오프 상태가 검출된 경우, 상기 제2 보호 소자에 흐르는 전류를 차단하는 것을 특징으로 하는 이차전지 보호 회로.
  8. 제7 항에 있어서, 상기 오프 상태 검출 회로는
    상기 제2 스위치 회로의 오프 상태가 검출된 경우, 상기 제2 감시 단자의 전위를 고정함으로써, 상기 제2 보호 소자에 흐르는 전류를 차단하는 것을 특징으로 하는 이차전지 보호 회로.
  9. 제8 항에 있어서, 상기 오프 상태 검출 회로는 충전기가 상기 제1 단자와 상기 제3 단자에 접속될 때까지, 상기 제2 보호 소자에 흐르는 전류를 차단한 상태를 유지하는 것을 특징으로 하는 이차전지 보호 회로.
  10. 제1 항에 있어서, 상기 제1 스위치 회로는 상기 제1 이차전지의 부극과 상기 제1 단자 사이의 제1 전류 경로에 직렬로 삽입되어 있고,
    상기 제2 스위치 회로는 상기 제2 이차전지의 정극과 상기 제3 단자 사이의 제3 전류 경로에 직렬로 삽입되어 있고,
    상기 제1 보호 IC는 상기 제1 단자와 상기 제1 스위치 회로 사이에서 상기 제1 전류 경로에 저항을 개재시켜 접속되는 제1 감시 단자와, 상기 제2 이차전지의 정극에 접속되는 제1 전원 단자와, 상기 제1 감시 단자로부터 상기 제1 전원 단자로의 내부 전류 경로를 형성하는 제1 보호 소자를 가지고,
    상기 제2 보호 IC는 상기 제3 단자와 상기 제2 스위치 회로 사이에서 상기 제3 전류 경로에 저항을 개재시켜 접속되는 제2 감시 단자와, 상기 제1 이차전지의 부극에 접속되는 그라운드 단자와, 상기 그라운드 단자로부터 상기 제2 감시 단자로의 내부 전류 경로를 형성하는 제2 보호 소자를 가지는 것을 특징으로 하는 이차전지 보호 회로.
  11. 제1 항 내지 제10 항 중 어느 한 항에 있어서, 상기 제1 보호 IC 및 상기 제2 보호 IC를 복합 집적하는 것을 특징으로 하는 이차전지 보호 회로.
  12. 제1 항 내지 제10 항 중 어느 한 항에 있어서, 상기 제1 보호 IC와 상기 제1 스위치 회로의 쌍과, 상기 제2 보호 IC와 상기 제2 스위치 회로의 쌍의 적어도 일방의 쌍을 복합 집적하는 것을 특징으로 하는 이차전지 보호 회로.
  13. 직렬로 접속되는 제1 이차전지 및 제2 이차전지의 각각의 전압과, 상기 각각의 전압끼리를 가산한 전압을 출력하는 이차전지 보호 회로로서,
    상기 제1 이차전지의 부극에 접속되는 제1 출력 단자;
    상기 제1 이차전지의 정극 및 상기 제2 이차전지의 부극에 접속되는 제2 출력 단자;
    상기 제2 이차전지의 정극에 접속되는 제3 출력 단자;
    방전 경로에 마련되는 제1 스위치에 의해, 상기 제1 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제1 보호 회로; 및
    방전 경로에 마련되는 제2 스위치에 의해, 상기 제2 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제2 보호 회로;
    를 구비하고,
    상기 제1 스위치가 상기 제1 보호 회로에 의해 오프가 되고 또한 상기 제2 스위치가 상기 제2 보호 회로에 의해 온이 된 상태일 때, 상기 제2 이차전지로부터 상기 제1 보호 회로를 경유하여, 상기 제1 출력 단자와 상기 제2 출력 단자 사이의 제1 부하에 전류 출력하는 것을 정지하고,
    상기 제2 스위치가 상기 제2 보호 회로에 의해 오프가 되고 또한 상기 제1 스위치가 상기 제1 보호 회로에 의해 온이 된 상태일 때, 상기 제1 이차전지로부터 상기 제2 보호 회로를 경유하여, 상기 제1 출력 단자와 상기 제3 출력 단자 사이의 제2 부하에 전류 출력하는 것을 정지하는 것을 특징으로 하는 이차전지 보호 회로.
  14. 제13 항에 있어서, 상기 제1 보호 회로 및 상기 제2 보호 회로를 복합 집적하는 것을 특징으로 하는 이차전지 보호 회로.
  15. 제13 항에 있어서, 상기 제1 보호 회로와 상기 제1 스위치의 쌍과, 상기 제2 보호 회로와 상기 제2 스위치의 쌍의 적어도 일방의 쌍을 복합 집적하는 것을 특징으로 하는 이차전지 보호 회로.
  16. 직렬로 접속되는 제1 이차전지 및 제2 이차전지;
    제1 단자;
    제2 단자;
    제3 단자;
    상기 제1 이차전지의 부극과 상기 제1 단자 사이의 전류 경로, 또는 상기 제1 이차전지의 정극과 상기 제2 단자 사이의 전류 경로에 직렬로 삽입되는 제1 스위치 회로;
    상기 제2 이차전지의 부극과 상기 제2 단자 사이의 전류 경로, 또는 상기 제2 이차전지의 정극과 상기 제3 단자 사이의 전류 경로에 직렬로 삽입되는 제2 스위치 회로;
    상기 제1 스위치 회로를 오프로 함으로써, 적어도 상기 제1 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제1 보호 IC; 및
    상기 제2 스위치 회로를 오프로 함으로써, 적어도 상기 제2 이차전지를 과방전 또는 방전 과전류로부터 보호하는 제2 보호 IC;
    를 구비하고,
    상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 온이 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 온이 된 상태일 때, 상기 제1 이차전지의 전압에 대응하는 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 제1 부하에 출력하고, 상기 제1 출력 전압에 상기 제2 이차전지의 전압에 대응하는 제2 출력 전압을 가산한 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 제2 부하에 출력하고,
    상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 오프가 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 온이 된 상태일 때, 상기 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 상기 제1 부하에 출력하는 것을 정지하고, 상기 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 출력하는 것을 정지하고, 상기 제2 이차전지로부터 상기 제1 보호 IC를 경유하여 상기 제1 부하 및 상기 제2 부하에 전류 출력하는 것을 정지하고,
    상기 제1 스위치 회로가 상기 제1 보호 IC에 의해 온이 되고 또한 상기 제2 스위치 회로가 상기 제2 보호 IC에 의해 오프가 된 상태일 때, 상기 제1 출력 전압을 상기 제1 단자와 상기 제2 단자 사이로부터 상기 제1 부하에 출력하고, 상기 제3 출력 전압을 상기 제1 단자와 상기 제3 단자 사이로부터 출력하는 것을 정지하고, 상기 제1 이차전지로부터 상기 제2 보호 IC를 경유하여 상기 제1 부하 및 상기 제2 부하에 전류 출력하는 것을 정지하는 것을 특징으로 하는 전지 팩.
KR1020190142747A 2018-12-05 2019-11-08 이차전지 보호 회로 및 전지 팩 KR102209457B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018227763A JP6799269B2 (ja) 2018-12-05 2018-12-05 二次電池保護回路及び電池パック
JPJP-P-2018-227763 2018-12-05

Publications (2)

Publication Number Publication Date
KR20200068570A true KR20200068570A (ko) 2020-06-15
KR102209457B1 KR102209457B1 (ko) 2021-01-29

Family

ID=70972192

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190142747A KR102209457B1 (ko) 2018-12-05 2019-11-08 이차전지 보호 회로 및 전지 팩

Country Status (5)

Country Link
US (2) US11018515B2 (ko)
JP (1) JP6799269B2 (ko)
KR (1) KR102209457B1 (ko)
CN (2) CN114696298A (ko)
TW (1) TWI715314B (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6799269B2 (ja) * 2018-12-05 2020-12-16 ミツミ電機株式会社 二次電池保護回路及び電池パック
US20230045890A1 (en) * 2021-08-12 2023-02-16 Ming Tang Battery protection device and chip therein

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002358941A (ja) * 2001-05-30 2002-12-13 Mitsubishi Chemicals Corp 電池パック
JP2005117780A (ja) * 2003-10-07 2005-04-28 Matsushita Electric Ind Co Ltd 電池用保護icおよびそれを利用した電池パック
JP2012009339A (ja) * 2010-06-25 2012-01-12 Hitachi Maxell Energy Ltd 電池パック及び連結電池パック
JP2012009399A (ja) 2010-06-28 2012-01-12 Toshiba Lighting & Technology Corp 直管形ランプ、ソケットおよび照明装置
JP2013150521A (ja) * 2012-01-23 2013-08-01 Mitsumi Electric Co Ltd 電池保護回路及び電池保護装置、並びに電池パック
WO2018147542A1 (en) * 2017-02-09 2018-08-16 Samsung Sdi Co., Ltd. Dual power supply system
KR20180105584A (ko) * 2017-03-15 2018-09-28 에이블릭 가부시키가이샤 충방전 제어 회로 및 배터리 장치

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3389303A (en) * 1965-10-18 1968-06-18 Westinghouse Electric Corp Controlling network
JP3597617B2 (ja) * 1995-12-27 2004-12-08 株式会社日立超エル・エス・アイ・システムズ 二次電池保護回路
JP2001136735A (ja) * 1999-11-02 2001-05-18 Toyota Autom Loom Works Ltd 電力変換供給方法及び電力変換供給装置並びに車両
JP4244531B2 (ja) * 2001-05-11 2009-03-25 株式会社デンソー 複数電圧出力型車両用電源装置の制御方法
JP2002354690A (ja) * 2001-05-23 2002-12-06 Matsushita Electric Ind Co Ltd 電池電源装置
US7952330B2 (en) * 2005-04-20 2011-05-31 Panasonic Corporation Secondary battery protection circuit, battery pack and thermosensitive protection switch device
JP4761454B2 (ja) * 2006-02-23 2011-08-31 セイコーインスツル株式会社 充放電保護回路および電源装置
JP4614922B2 (ja) * 2006-06-19 2011-01-19 敦俊 井上 電池パック使用の電源供給装置
JP2009005558A (ja) * 2007-06-25 2009-01-08 Mitsumi Electric Co Ltd 電池パック
JP5217468B2 (ja) * 2008-02-01 2013-06-19 株式会社リコー 二次電池保護用半導体装置および該二次電池保護用半導体装置を用いた電池パック、ならびに該電池パックを用いた電子機器
JP2009195081A (ja) * 2008-02-18 2009-08-27 Panasonic Corp 充電制御回路、及びこれを備える充電装置、電池パック
US8148946B2 (en) * 2008-10-10 2012-04-03 Mitsumi Electric Co., Ltd. Battery pack having protection circuit for secondary battery
JP2011050143A (ja) * 2009-08-26 2011-03-10 Panasonic Corp 過充電保護回路、電池パック、及び充電システム
KR102052590B1 (ko) * 2012-11-22 2019-12-05 삼성에스디아이 주식회사 배터리 관리 시스템 및 그 구동 방법
CN103490389B (zh) * 2013-09-25 2016-06-15 无锡中感微电子股份有限公司 电池保护电路及系统
JP6221685B2 (ja) * 2013-11-25 2017-11-01 ミツミ電機株式会社 二次電池の保護回路、電池保護モジュール、電池パック及び処理方法
US10424915B2 (en) * 2014-01-13 2019-09-24 Littelfuse, Inc. Secondary protection with permanent disable for a battery
JP6277057B2 (ja) * 2014-05-13 2018-02-07 デクセリアルズ株式会社 バッテリパック、バッテリシステム、及び放電方法
JP6558072B2 (ja) * 2015-05-21 2019-08-14 ミツミ電機株式会社 電池保護集積回路、電池保護装置及び電池パック
JP6599653B2 (ja) * 2015-06-16 2019-10-30 矢崎総業株式会社 電源分配システム
CN106655313B (zh) * 2016-06-12 2019-12-06 海赛普新能源高科技(江苏)有限公司 蓄能电池的电流控制装置
JP6038377B1 (ja) * 2016-07-11 2016-12-07 ミツミ電機株式会社 二次電池保護回路
KR102194985B1 (ko) * 2016-09-07 2020-12-24 삼성에스디아이 주식회사 배터리 보호 회로 및 이를 포함하는 배터리 팩
JP6217838B1 (ja) * 2016-12-27 2017-10-25 ミツミ電機株式会社 二次電池保護集積回路及び二次電池保護回路
JP6799269B2 (ja) * 2018-12-05 2020-12-16 ミツミ電機株式会社 二次電池保護回路及び電池パック

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002358941A (ja) * 2001-05-30 2002-12-13 Mitsubishi Chemicals Corp 電池パック
JP2005117780A (ja) * 2003-10-07 2005-04-28 Matsushita Electric Ind Co Ltd 電池用保護icおよびそれを利用した電池パック
JP2012009339A (ja) * 2010-06-25 2012-01-12 Hitachi Maxell Energy Ltd 電池パック及び連結電池パック
JP2012009399A (ja) 2010-06-28 2012-01-12 Toshiba Lighting & Technology Corp 直管形ランプ、ソケットおよび照明装置
JP2013150521A (ja) * 2012-01-23 2013-08-01 Mitsumi Electric Co Ltd 電池保護回路及び電池保護装置、並びに電池パック
WO2018147542A1 (en) * 2017-02-09 2018-08-16 Samsung Sdi Co., Ltd. Dual power supply system
KR20180105584A (ko) * 2017-03-15 2018-09-28 에이블릭 가부시키가이샤 충방전 제어 회로 및 배터리 장치

Also Published As

Publication number Publication date
US11462921B2 (en) 2022-10-04
JP6799269B2 (ja) 2020-12-16
CN111276943B (zh) 2022-04-22
TWI715314B (zh) 2021-01-01
CN111276943A (zh) 2020-06-12
TW202023139A (zh) 2020-06-16
US20210273463A1 (en) 2021-09-02
CN114696298A (zh) 2022-07-01
KR102209457B1 (ko) 2021-01-29
US20200185937A1 (en) 2020-06-11
US11018515B2 (en) 2021-05-25
JP2020092508A (ja) 2020-06-11

Similar Documents

Publication Publication Date Title
US8525482B2 (en) Overcurrent protection circuit for connecting a current detection terminal to overcurrent detection resistors having different resistances
JP5439800B2 (ja) 二次電池保護用集積回路装置及びこれを用いた二次電池保護モジュール並びに電池パック
CN106169782B (zh) 电池保护集成电路、电池保护装置以及电池组
EP2630714B1 (en) Lithium battery protection circuitry
US20120112755A1 (en) Battery voltage monitoring circuit
US10749358B2 (en) Rechargeable battery protection integrated circuit, rechargeable battery protection device, and battery pack
US20130063090A1 (en) Battery protection circuit and battery protection device, and battery pack
US8896270B2 (en) Semiconductor integrated circuit, protection circuit, and battery pack
KR20150066453A (ko) 2차 보호 ic, 2차 보호 ic의 제어 방법, 보호 모듈 및 전지 팩
KR102209457B1 (ko) 이차전지 보호 회로 및 전지 팩
JP7235987B2 (ja) 二次電池保護回路及び電池パック
JP4359740B2 (ja) 二次電池の保護回路
JP6912744B1 (ja) 制御システム、制御方法及び二次電池保護集積回路
JP6947999B1 (ja) 二次電池保護回路、電池パック、電池システム及び二次電池保護方法
KR101981134B1 (ko) 반도체 집적 회로, 보호 회로 및 전지팩

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant