KR20190093582A - 폴라 코드들을 사용한 제어 정보의 공동 디코딩 및 검증을 위한 crc 비트들 - Google Patents

폴라 코드들을 사용한 제어 정보의 공동 디코딩 및 검증을 위한 crc 비트들 Download PDF

Info

Publication number
KR20190093582A
KR20190093582A KR1020197016893A KR20197016893A KR20190093582A KR 20190093582 A KR20190093582 A KR 20190093582A KR 1020197016893 A KR1020197016893 A KR 1020197016893A KR 20197016893 A KR20197016893 A KR 20197016893A KR 20190093582 A KR20190093582 A KR 20190093582A
Authority
KR
South Korea
Prior art keywords
crc
bits
information
control information
block
Prior art date
Application number
KR1020197016893A
Other languages
English (en)
Other versions
KR102418673B1 (ko
Inventor
창롱 수
조셉 비나미라 소리아가
지레이 허우
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20190093582A publication Critical patent/KR20190093582A/ko
Application granted granted Critical
Publication of KR102418673B1 publication Critical patent/KR102418673B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0823Errors, e.g. transmission errors
    • H04L43/0847Transmission error
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • H04L69/322Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
    • H04L69/324Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the data link layer [OSI layer 2], e.g. HDLC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/09Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Environmental & Geological Engineering (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

본 개시의 양태들은 결합된 사이클릭 리던던시 체크 (CRC) 정보와 함께 제어 정보를 폴라 코딩하기 위한 기법들을 제공하도록 구성된 무선 통신 시스템들에 관련된다. 결합된 CRC 정보는 CRC 오버헤드를 감소하기 위해 제어 정보를 공동으로 디코딩하고 검증하도록 선택된 다수의 CRC 비트들을 포함할 수도 있다.

Description

폴라 코드들을 사용한 제어 정보의 공동 디코딩 및 검증을 위한 CRC 비트들
우선권 주장
본 출원은 2016년 12월 15일자로 중국 특허청에 출원된 PCT 출원 PCT/CN2016/110088 호의 우선권 및 이익을 주장하고, 그 전체 내용은 모든 적용가능한 목적들을 위해 그 전체가 하기에서 충분히 기재되는 것처럼 본 명세서에 참조로 통합된다.
기술분야
하기에서 논의되는 기술은 일반적으로 무선 통신 시스템들에 관한 것이고, 더 상세하게는, 폴라 코드들을 사용한 제어 채널 설계에 관한 것이다. 실시형태들은 결합된 사이클릭 리던던시 체크 (CRC) 정보를 포함한 제어 정보를 폴라 코딩하기 위한 기법들을 제공할 수 있고, 여기서, 결합된 CRC 정보는 CRC 오버헤드를 감소하기 위하여 제어 정보를 공동으로 디코딩하고 검증하도록 선택된 다수의 CRC 비트들을 포함한다.
블록 코드들 또는 에러 정정 코드들은 잡음성 채널들 상으로의 디지털 메시지들의 신뢰성있는 송신을 제공하기 위해 종종 사용된다. 통상적인 블록 코드에 있어서, 정보 메시지 또는 시퀀스는 블록들로 분할되고, 그 후, 송신 디바이스에서의 인코더는 정보 메시지에 리던던시를 수학적으로 부가한다. 인코딩된 정보 메시지에서의 이러한 리던던시의 이용은 메시지의 신뢰도에 대한 핵심이어서, 노이즈로 인해 발생할 수도 있는 임의의 비트 에러들에 대한 정정을 가능케 한다. 즉, 수신 디바이스에서의 디코더는, 부분적으로, 채널에 대한 노이즈의 부가로 인해, 비트 에러들이 발생할 수도 있더라도 정보 메시지를 신뢰성있게 복원하기 위해 리던던시를 이용할 수 있다.
다른 것들 중에서, 해밍 코드들, BCH (Bose-Chaudhuri-Hocquenghem) 코드들, 터보 코드들, 및 저밀도 패리티 체크 (LDPC) 코드들을 포함하는 이러한 에러 정정 블록 코드들의 다수의 예들이 당업자에게 공지되어 있다. 다수의 기존의 무선 통신 네트워크들이 그러한 블록 코드들을 활용한다, 예컨대, 터보 코드들을 활용하는 3GPP LTE 네트워크들; 및 LDPC 코드들을 활용하는 IEEE 802.11n Wi-Fi 네트워크들. 하지만, 미래의 네트워크들에 대해, 폴라 코드들로 지칭되는 새로운 카테고리의 블록 코드들이 터보 코드들 및 LDPC 코드들에 대하여 개선된 성능으로 신뢰성있고 효율적인 정보 전송을 위한 잠재적인 기회를 제시한다.
폴라 코드들의 구현으로의 연구가 그 능력들과 잠재력을 계속 빠르게 진행시키지만, 특히, LTE 를 넘어 미래의 무선 통신 네트워크들의 잠재적인 전개를 위해 추가적인 향상들이 요구된다.
다음은 본 개시의 하나 이상의 양태들의 기본적인 이해를 제공하기 위하여 본 개시의 그 하나 이상의 양태들의 간략화된 개요를 제시한다. 이러한 개요는 본 개시의 모든 고려된 특징들의 광범위한 개관이 아니며, 본 개시의 모든 양태들의 핵심적인 또는 결정적인 엘리먼트들을 식별하지도 않고 본 개시의 임의의 또는 모든 양태들의 범위를 기술하지도 않도록 의도된다. 이 개요의 유일한 목적은, 추후 제시되는 더 상세한 설명의 서두로서 본 개시의 하나 이상의 양태들의 일부 개념들을 간략화된 형태로 제시하는 것이다.
본 개시의 다양한 양태들은 무선 송신에서 결합된 사이클릭 리던던시 체크 (CRC) 정보와 함께 제어 정보를 폴라 코딩하기 위해 제공한다. 결합된 CRC 정보는 CRC 오버헤드를 감소하기 위하여 제어 정보를 공동으로 디코딩하고 검증하도록 선택된 다수의 CRC 비트들을 포함할 수도 있다.
본 개시의 일 양태에 있어서, 무선 통신의 방법이 제공된다. 그 방법은 스케줄링된 엔티티에 대한 제어 정보를 포함한 정보 블록을 생성하는 단계, 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 적어도 기초하여 결합된 사이클릭 리던던시 체크 (CRC) 비트들의 총 수를 선택하는 단계, 및 정보 블록에 대한 CRC 정보를 생성하는 단계를 포함하고, 여기서, CRC 정보는 결합된 CRC 비트들의 총 수를 포함한다. 그 방법은 폴라 코드 블록을 생성하기 위해 폴라 코딩을 활용하여 CRC 정보를 포함한 정보 블록을 인코딩하는 단계, 및 폴라 코드 블록을 무선 에어 인터페이스 상으로 스케줄링된 엔티티로 송신하는 단계를 더 포함한다.
본 개시의 다른 양태는 폴라 코딩을 위해 구성된 장치를 제공한다. 그 장치는 트랜시버, 메모리, 및 트랜시버 및 메모리에 통신가능하게 커플링된 프로세서를 포함한다. 프로세서는 스케줄링된 엔티티에 대한 제어 정보를 포함한 정보 블록을 생성하고, 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 적어도 기초하여 결합된 사이클릭 리던던시 체크 (CRC) 비트들의 총 수를 선택하고, 그리고 정보 블록에 대한 CRC 정보를 생성하도록 구성되고, 여기서, CRC 정보는 결합된 CRC 비트들의 총 수를 포함한다. 프로세서는 추가로, 폴라 코드 블록을 생성하기 위해 폴라 코딩을 활용하여 CRC 정보를 포함한 정보 블록을 인코딩하고, 그리고 폴라 코드 블록을 트랜시버를 통해 무선 에어 인터페이스 상으로 스케줄링된 엔티티로 송신하도록 구성된다.
본 개시의 추가적인 양태들의 예들이 뒤따른다. 본 개시의 일부 양태들에 있어서, 결합된 CRC 비트들의 총 수는 무결성 체크 비트들의 제 1 수와 CRC 보조식 SCL 비트들의 제 2 수의 합과 동일하도록 선택되며, 여기서, CRC 보조식 SCL 비트들의 제 2 수는 리스트 사이즈에 기초하여 선택된다. 본 개시의 일부 양태들에 있어서, CRC 보조식 SCL 비트들의 제 2 수는 리스트 사이즈의 이진 로그 (binary logarithm) 와 동일하도록 선택된다.
일부 예들에 있어서, CRC 보조식 SCL 비트들의 제 2 수는 리스트 사이즈가 8 과 동일할 경우 3 비트들을 포함한다. 일부 예들에 있어서, CRC 보조식 SCL 비트들의 제 2 수는 리스트 사이즈가 32 와 동일할 경우 5 비트들을 포함한다. 일부 예들에 있어서, 무결성 체크 비트들의 제 1 수는 16 비트들을 포함한다.
본 개시의 일부 양태들에 있어서, 정보 블록은 복수의 원래 비트 위치들을 포함하고, 폴라 코드 블록은 복수의 코딩된 비트 위치들을 포함하며, 여기서, 복수의 코딩된 비트 위치들의 각각은 복수의 서브채널들 중 하나에 대응한다. 본 개시의 일부 양태들에 있어서, 원래 비트 위치들의 각각에 대한 신뢰도 메트릭은 복수의 신뢰도 메트릭들을 생성하도록 결정될 수도 있다. 그 후, 복수의 서브채널들은 최고 신뢰도 메트릭들로부터 최저 신뢰도 메트릭들로의 순서로 복수의 신뢰도 메트릭들에 기초하여 소팅될 수도 있고, 최고 신뢰도 메트릭들을 갖는 복수의 서브채널들의 일부분은 CRC 정보에 할당될 수도 있다. 본 개시의 일부 양태들에 있어서, 복수의 서브채널들 중에 분배된 복수의 서브채널들의 일부분이 CRC 정보에 할당될 수도 있다.
본 개시의 일부 양태들에 있어서, 제로 비트들의 추가적인 수가 제 1 다항식을 생성하기 위해 제어 정보에 부가될 수도 있으며, 여기서, 제로 비트들의 추가적인 수는 결합된 CRC 비트들의 총 수와 동일하다. 그 후, 제 1 다항식은 결합된 CRC 비트들의 총 수를 포함한 나머지 다항식을 생성하기 위해 생성기 다항식에 의해 제산될 수도 있고, 결합된 CRC 비트들은 CRC 정보를 생성하기 위해 스케줄링된 엔티티와 연관된 식별자로 스크램블링될 수도 있으며, CRC 정보는 정보 블록에서의 제어 정보에 첨부될 수도 있다.
본 개시의 다른 양태에 있어서, 스케줄링된 엔티티에서 동작가능한 무선 통신의 방법이 제공된다. 그 방법은 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 적어도 기초하여 선택된 결합된 사이클릭 리던던시 체크 (CRC) 비트들의 총 수를 포함한 CRC 정보 및 스케줄링된 엔티티에 대한 제어 정보를 포함한 폴라 코드 블록을 수신하는 단계를 포함한다. 그 방법은 제어 정보 및 CRC 정보를 포함한 정보 블록을 생성하기 위해 SCL 디코딩 및 CRC 정보를 활용하여 폴라 코드 블록을 디코딩하는 단계, 및 CRC 정보를 활용하여 제어 정보의 무결성을 검증하는 단계를 더 포함한다.
본 개시의 다른 양태는 폴라 디코딩을 위해 구성된 장치를 제공한다. 그 장치는 프로세서, 프로세서에 통신가능하게 커플링된 메모리, 및 프로세서에 통신가능하게 커플링된 트랜시버를 포함한다. 프로세서는 장치에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 적어도 기초하여 선택된 결합된 사이클릭 리던던시 체크 (CRC) 비트들의 총 수를 포함한 CRC 정보 및 스케줄링된 엔티티에 대한 제어 정보를 포함한 폴라 코드 블록을 수신하도록 구성된다. 프로세서는 추가로 제어 정보 및 CRC 정보를 포함한 정보 블록을 생성하기 위해 SCL 디코딩 및 CRC 정보를 활용하여 폴라 코드 블록을 디코딩하고, 그리고 CRC 정보를 활용하여 제어 정보의 무결성을 검증하도록 구성된다.
본 개시의 추가적인 양태들의 예들이 뒤따른다. 본 개시의 일부 양태들에 있어서, 결합된 CRC 비트들의 총 수는 무결성 체크 비트들의 제 1 수와 CRC 보조식 SCL 비트들의 제 2 수의 합과 동일하도록 선택되며, 여기서, CRC 보조식 SCL 비트들의 제 2 수는 리스트 사이즈에 기초하여 선택된다. 본 개시의 일부 양태들에 있어서, CRC 보조식 SCL 비트들의 제 2 수는 리스트 사이즈의 이진 로그와 동일하도록 선택된다.
일부 예들에 있어서, CRC 보조식 SCL 비트들의 제 2 수는 리스트 사이즈가 8 과 동일할 경우 3 비트들을 포함한다. 일부 예들에 있어서, CRC 보조식 SCL 비트들의 제 2 수는 리스트 사이즈가 32 와 동일할 경우 5 비트들을 포함한다. 일부 예들에 있어서, 무결성 체크 비트들의 제 1 수는 16 비트들을 포함한다.
본 개시의 일부 양태들에 있어서, 정보 블록은 복수의 원래 비트 위치들을 포함하고, 폴라 코드 블록은 복수의 코딩된 비트 위치들을 포함하며, 여기서, 복수의 코딩된 비트 위치들의 각각은 복수의 서브채널들 중 하나에 대응한다. 본 개시의 일부 양태들에 있어서, CRC 정보는 최고 신뢰도 메트릭들을 갖는 복수의 서브채널들의 일부분 내에서 수신된다.
본 개시의 일부 양태들에 있어서, CRC 정보는 결합된 CRC 비트들을 생성하기 위해 스케줄링된 엔티티와 연관된 식별자를 활용하여 디스크램블링될 수도 있고, 정보 블록은 제어 정보를 포함하고, 그 후, 결합된 CRC 비트들은 나머지를 생성하기 위해 생성기 다항식에 의해 제산될 수도 있으며, 나머지가 제로와 동일하면, 제어 정보는 정확하게 수신된 것으로서 검증될 수도 있다.
본 개시의 일부 양태들에 있어서, 폴라 코드 블록은 복수의 정보 블록 후보들을 생성하기 위해 디코딩될 수도 있으며, 여기서, 복수의 정보 블록 후보들의 수는 리스트 사이즈와 동일하다. 그 후, CRC 정보는 복수의 정보 블록 후보들 중 하나를 정보 블록으로서 선택하기 위해 활용될 수도 있다.
본 발명의 이들 및 다른 양태들은 뒤이어지는 상세한 설명의 검토 시 더 충분히 이해되게 될 것이다. 본 발명의 다른 양태들, 특징들, 및 실시형태들은, 첨부 도면들과 함께 본 발명의 특정한 예시적인 실시형태들의 다음의 설명을 검토할 시, 당업자에게 자명하게 될 것이다. 본 발명의 특징들이 하기의 특정 실시형태들 및 도면들에 대해 논의될 수도 있지만, 본 발명의 모든 실시형태들은 본 명세서에서 논의된 유리한 특징들 중 하나 이상을 포함할 수 있다. 즉, 하나 이상의 실시형태들이 특정한 유리한 특징들을 갖는 것으로서 논의될 수도 있지만, 그러한 특징들의 하나 이상이 또한, 본 명세서에서 논의된 본 발명의 다양한 실시형태들에 따라 사용될 수도 있다. 유사한 방식으로, 예시적인 실시형태들이 디바이스, 시스템, 또는 방법 실시형태들로서 하기에서 논의될 수도 있지만, 그러한 예시적인 실시형태들은 다양한 디바이스들, 시스템들, 및 방법들에서 구현될 수 있음이 이해되어야 한다.
도 1 은 무선 액세스 네트워크의 일 예를 예시한 개념 다이어그램이다.
도 2 는 일부 실시형태들에 따른 하나 이상의 스케줄링된 엔티티들과 통신하는 스케줄링 엔티티의 일 예를 개념적으로 예시한 블록 다이어그램이다.
도 3 은 시간, 주파수, 및 공간 차원들을 도시한 무선 액세스 네트워크를 위한 리소스 구조의 개략 예시도이다.
도 4 는 종래 기술에 따른 제어 정보 송신물의 생성의 개략 예시도이다.
도 5 는 폴라 코딩을 위한 정보 블록의 개략 예시도이다.
도 6 은 폴라 코딩을 활용한 제어 정보 송신물의 생성의 개략 예시도이다.
도 7 은 본 개시의 일부 양태들에 따른, 폴라 코딩 및 감소된 사이클릭 리던던시 체크 (CRC) 를 활용한 제어 정보 송신물의 생성의 개략 예시도이다.
도 8 은 프로세싱 시스템을 채용한 스케줄링 엔티티 장치에 대한 하드웨어 구현의 일 예를 예시한 블록 다이어그램이다.
도 9 는 프로세싱 시스템을 채용한 스케줄링된 엔티티 장치에 대한 하드웨어 구현의 일 예를 예시한 블록 다이어그램이다.
도 10 은 본 개시의 일부 양태들에 따른, 결합된 CRC 로 제어 정보를 폴라 인코딩하기 위한 예시적인 프로세스를 예시한 플로우 차트이다.
도 11 은 본 개시의 일부 양태들에 따른, 결합된 CRC 로 제어 정보를 폴라 인코딩하기 위한 다른 예시적인 프로세스를 예시한 플로우 차트이다.
도 12 는 본 개시의 일부 양태들에 따른, 결합된 CRC 로 제어 정보를 폴라 인코딩하기 위한 다른 예시적인 프로세스를 예시한 플로우 차트이다.
도 13 은 본 개시의 일부 양태들에 따른, 결합된 CRC 로 제어 정보를 폴라 인코딩하기 위한 다른 예시적인 프로세스를 예시한 플로우 차트이다.
도 14 는 본 개시의 일부 양태들에 따른, 제어 정보 및 결합된 CRC 를 포함하는 송신물을 수신 및 폴라 디코딩하기 위한 예시적인 프로세스를 예시한 플로우 차트이다.
도 15 는 본 개시의 일부 양태들에 따른, 제어 정보 및 결합된 CRC 를 포함하는 송신물을 수신 및 폴라 디코딩하기 위한 다른 예시적인 프로세스를 예시한 플로우 차트이다.
도 16 은 본 개시의 일부 양태들에 따른, 제어 정보 및 결합된 CRC 를 포함하는 송신물을 수신 및 폴라 디코딩하기 위한 다른 예시적인 프로세스를 예시한 플로우 차트이다.
첨부 도면들과 관련하여 하기에 기재된 상세한 설명은 다양한 구성들의 설명으로서 의도되며, 본 명세서에 설명된 개념들이 실시될 수도 있는 유일한 구성들만을 나타내도록 의도되지 않는다. 상세한 설명은 다양한 개념들의 철저한 이해를 제공할 목적으로 특정 상세들을 포함한다. 하지만, 이들 개념들은 이들 특정 상세들없이도 실시될 수도 있음이 당업자에게 명백할 것이다. 일부 경우들에 있어서, 널리 공지된 구조들 및 컴포넌트들은 그러한 개념들을 불명료하게 하는 것을 회피하기 위하여 블록 다이어그램 형태로 도시된다.
무선 액세스 네트워크
본 개시 전반에 걸쳐 제시된 다양한 개념들은 매우 다양한 원격통신 시스템들, 네트워크 아키텍처들, 및 통신 표준들에 걸쳐 구현될 수도 있다. 이제 도 1 을 참조하면, 제한없는 예시적인 예로서, 무선 액세스 네트워크 (100) 의 개략 예시도가 제공된다. 무선 액세스 네트워크 (100) 는 차세대 (예컨대, 제 5 세대 (5G)) 액세스 네트워크 또는 레거시 (예컨대, 3G 또는 4G) 액세스 네트워크일 수도 있다. 부가적으로, 무선 액세스 네트워크 (100) 에서의 하나 이상의 노드들은 차세대 노드들 또는 레거시 노드들일 수도 있다.
본 명세서에서 사용된 바와 같이, 용어 '레거시 액세스 네트워크' 는 국제 모바일 원격통신-2000 (IMT-2000) 사양들을 준수하는 표준들의 세트에 기초하는 제 3 세대 (3G) 무선 통신 기술 또는 국제 모바일 원격통신 어드밴스드 (ITU-어드밴스드) 사양을 준수하는 표준들의 세트에 기초하는 제 4 세대 (4G) 무선 통신 기술을 채용하는 네트워크를 지칭한다. 예를 들어, 제 3 세대 파트너쉽 프로젝트 (3GPP) 및 제 3 세대 파트너쉽 프로젝트 2 (3GPP2) 에 의해 공표된 일부 표준들은 IMT-2000 및/또는 ITU-어드밴스드를 준수할 수도 있다. 제 3 세대 파트너쉽 프로젝트 (3GPP) 에 의해 정의된 그러한 레거시 표준들의 예들은 롱 텀 에볼루션 (LTE), LTE-어드밴스드, 진화된 패킷 시스템 (EPS), 및 유니버셜 모바일 원격통신 시스템 (UMTS) 을 포함하지만 이에 한정되지 않는다. 상기 열거된 3GPP 표준들 중 하나 이상에 기초한 다양한 무선 액세스 기술들의 추가적인 예들은 유니버셜 지상 무선 액세스 (UTRA), 진화된 유니버셜 지상 무선 액세스 (eUTRA), 일반 패킷 무선 서비스 (GPRS) 및 EDGE (Enhanced Data Rates for GSM Evolution) 를 포함하지만 이에 한정되지 않는다. 제 3 세대 파트너쉽 프로젝트 2 (3GPP2) 에 의해 정의된 그러한 레거시 표준들의 예들은 CDMA2000 및 울트라 모바일 브로드밴드 (UMB) 를 포함하지만 이에 한정되지 않는다. 3G/4G 무선 통신 기술을 채용한 표준들의 다른 예들은 IEEE 802.16 (WiMAX) 표준 및 다른 적합한 표준들을 포함한다.
본 명세서에서 추가로 사용된 바와 같이, 용어 '차세대 액세스 네트워크' 는, 일반적으로, 계속 진화된 무선 통신 기술들을 채용하는 네트워크를 지칭한다. 이는, 예를 들어, 표준들의 세트에 기초한 제 5 세대 (5G) 무선 통신 기술을 포함할 수도 있다. 표준들은 2015년 2월 17일 차세대 모바일 네트워크들 (NGMN) 연합에 의해 발표된 5G 백서에 기재된 가이드라인들을 준수할 수도 있다. 예를 들어, LTE-어드밴스드를 따르는 3GPP 에 의해 또는 CDMA2000 을 따르는 3GPP2 에 의해 정의될 수도 있는 표준들은 NGMN 연합 5G 백서를 준수할 수도 있다. 표준들은 또한 Verizon Technical Forum (www.vstgf) 및 Korea Telecom SIG (www.kt5g.org) 에 의해 명시된 프리(pre)-3GPP 노력들을 포함할 수도 있다.
무선 액세스 네트워크 (100) 에 의해 커버된 지리적 영역은, 하나의 액세스 포인트 또는 기지국으로부터 지리적 영역에 걸쳐 브로드캐스트된 식별 (identification) 에 기초하여 사용자 장비 (UE) 에 의해 고유하게 식별될 수 있는 다수의 셀룰러 영역들 (셀들) 로 분할될 수도 있다. 도 1 은 매크로셀들 (102, 104, 및 106), 및 소형 셀 (108) 을 예시하며, 이들 각각은 하나 이상의 섹터들을 포함할 수도 있다. 섹터는 셀의 서브-영역이다. 하나의 셀 내의 모든 섹터들은 동일한 기지국에 의해 서빙된다. 섹터 내의 무선 링크는 그 섹터에 속하는 단일의 논리적 식별에 의해 식별될 수 있다. 섹터들로 분할되는 셀에 있어서, 셀 내의 다중의 섹터들은 안테나들의 그룹들에 의해 형성될 수 있으며, 각각의 안테나는 셀의 일부분에서의 UE들과의 통신을 책임진다.
일반적으로, 기지국 (BS) 은 각각의 셀을 서빙한다. 대체로, 기지국은 하나 이상의 셀들에서 UE 로 또는 UE 로부터의 무선 송신 및 수신을 책임지는 무선 액세스 네트워크에서의 네트워크 엘리먼트이다. BS 는 또한, 베이스 트랜시버 스테이션 (BTS), 무선 기지국, 무선 트랜시버, 트랜시버 기능부, 기본 서비스 세트 (BSS), 확장형 서비스 세트 (ESS), 액세스 포인트 (AP), 노드B (NB), e노드B (eNB), G노드B 또는 일부 다른 적합한 전문용어로서 당업자에 의해 지칭될 수도 있다.
도 1 에 있어서, 2개의 고전력 기지국들 (110 및 112) 이 셀들 (102 및 104) 에 도시되며; 셀 (106) 내의 원격 무선 헤드 (RRH) (116) 를 제어하는 제 3 고전력 기지국 (114) 이 도시된다. 즉, 기지국은 통합된 안테나를 가질 수 있거나 또는 피더 케이블들에 의해 안테나 또는 RRH 에 접속될 수 있다. 예시된 예에 있어서, 고전력 기지국들 (110, 112, 및 114) 이 큰 사이즈를 갖는 셀들을 지원하기 때문에, 셀들 (102, 104, 및 106) 은 매크로셀들로서 지칭될 수도 있다. 추가로, 저전력 기지국 (118) 은, 하나 이상의 매크로셀들과 중첩할 수도 있는 소형 셀 (108) (예컨대, 마이크로셀, 피코셀, 펨토셀, 홈 기지국, 홈 노드B, 홈 e노드B 등) 에 도시된다. 이 예에 있어서, 저전력 기지국 (118) 이 상대적으로 작은 사이즈를 갖는 셀을 지원하기 때문에, 셀 (108) 은 소형 셀로서 지칭될 수도 있다. 셀 사이징은 시스템 설계 뿐 아니라 컴포넌트 제약들에 따라 수행될 수 있다. 무선 액세스 네트워크 (100) 는 임의의 수의 무선 기지국들 및 셀들을 포함할 수도 있음이 이해되어야 한다. 추가로, 주어진 셀의 사이즈 또는 커버리지 영역을 확장하기 위해 중계기 노드가 전개될 수도 있다. 기지국들 (110, 112, 114, 118) 은 임의의 수의 모바일 장치들을 위해 코어 네트워크에 무선 액세스 포인트들을 제공한다.
도 1 은, 기지국으로서 기능하도록 구성될 수도 있는 쿼드콥터 또는 드론 (120) 을 더 포함한다. 즉, 일부 예들에 있어서, 셀이 반드시 정지식일 필요는 없을 수도 있으며, 셀의 지리적 영역은 쿼드콥터 (120) 와 같은 모바일 기지국의 위치에 따라 이동할 수도 있다.
일반적으로, 기지국들은 네트워크의 백홀 부분과의 통신을 위한 백홀 인터페이스를 포함할 수도 있다. 백홀은 기지국과 코어 네트워크 사이의 링크를 제공할 수도 있으며, 일부 예들에 있어서, 백홀은 개별 기지국들 사이의 상호접속을 제공할 수도 있다. 코어 네트워크는, 무선 액세스 네트워크에서 사용된 무선 액세스 기술과는 일반적으로 독립적인 무선 통신 시스템의 부분이다. 임의의 적합한 전송 네트워크를 사용하는 직접 물리적 접속, 가상 네트워크 등과 같은 다양한 타입들의 백홀 인터페이스들이 채용될 수도 있다. 일부 기지국들은 통합된 액세스 및 백홀 (IAB) 노드들로서 구성될 수도 있으며, 여기서, 무선 스펙트럼은 액세스 링크들 (즉, UE들과의 무선 링크들) 및 백홀 링크들 양자 모두를 위해 사용될 수도 있다. 이러한 방식은 때때로, 무선 셀프-백홀링 (self-backhauling) 으로서 지칭된다. 무선 셀프-백홀링을 사용함으로써, 각각의 새로운 기지국 전개에 그 자신의 하드 와이어링된 백홀 접속을 갖추도록 요구하기 보다는, 기지국과 UE 사이의 통신에 활용된 무선 스펙트럼이 백홀 통신을 위해 레버리징되어, 고밀도 소형 셀 네트워크들의 빠르고 용이한 전개를 가능하게 할 수도 있다.
다중의 모바일 장치들에 대한 무선 통신을 지원하는 무선 액세스 네트워크 (100) 가 예시된다. 모바일 장치는 제 3 세대 파트너쉽 프로젝트 (3GPP) 에 의해 공표된 표준들 및 사양들에서 사용자 장비 (UE) 로서 일반적으로 지칭되지만, 또한, 이동국 (MS), 가입자국, 모바일 유닛, 가입자 유닛, 무선 유닛, 원격 유닛, 모바일 디바이스, 무선 디바이스, 무선 통신 디바이스, 원격 디바이스, 모바일 가입자국, 액세스 단말기 (AT), 모바일 단말기, 무선 단말기, 원격 단말기, 핸드셋, 단말기, 사용자 에이전트, 모바일 클라이언트, 클라이언트, 또는 일부 다른 적합한 전문용어로서 당업자에 의해 지칭될 수도 있다. UE 는 네트워크 서비스들로의 액세스를 사용자에게 제공하는 장치일 수도 있다.
본 문서 내에서, "모바일" 장치는 이동할 능력을 반드시 가질 필요는 없고, 정지식일 수도 있다. 용어 '모바일 장치' 또는 '모바일 디바이스' 는 다양한 어레이의 디바이스들 및 기술들을 넓게 지칭한다. 예를 들어, 모바일 장치의 일부 비제한적인 예들은 모바일, 셀룰러 (셀) 폰, 스마트 폰, 세션 개시 프로토콜 (SIP) 폰, 랩톱, 개인용 컴퓨터 (PC), 노트북, 넷북, 스마트북, 태블릿, 개인용 디지털 보조기 (PDA), 및 예컨대, "사물 인터넷" (IoT) 에 대응하는 광범위한 어레이의 임베디드 시스템들을 포함한다. 모바일 장치는 부가적으로, 자동차 또는 다른 수송 차량, 원격 센서 또는 액추에이터, 로봇 또는 로봇틱스 디바이스, 위성 무선기기, 글로벌 포지셔닝 시스템 (GPS) 디바이스, 오브젝트 추적 디바이스, 드론, 멀티-콥터, 쿼드-콥터, 원격 제어 디바이스, 소비자 및/또는 웨어러블 디바이스, 예컨대, 안경류, 웨어러블 카메라, 가상 현실 디바이스, 스마트 시계, 헬스 또는 피트니스 추적기, 디지털 오디오 플레이어 (예컨대, MP3 플레이어), 카메라, 게임 콘솔 등일 수도 있다. 모바일 장치는 부가적으로, 홈 오디오, 비디오, 및/또는 멀티미디어 디바이스와 같은 디지털 홈 또는 스마트 홈 디바이스, 어플라이언스, 자판기, 지능형 조명, 홈 보안 시스템, 스마트 미터 등일 수도 있다. 모바일 장치는 부가적으로, 스마트 에너지 디바이스, 보안 디바이스, 태양광 패널 또는 태양광 어레이, 전력 (예컨대, 스마트 그리드), 조명, 물 등을 제어하는 도시의 인프라구조 디바이스; 산업 자동화 및 기업 디바이스; 물류 제어기; 농업 장비; 국방 장비, 차량들, 항공기, 선박들, 및 무기류 등일 수도 있다. 더 추가로, 모바일 장치는 연결형 의료 또는 원격의료 지원, 즉, 먼 거리에서의 헬스 케어를 위해 제공할 수도 있다. 텔레헬스 (Telehealth) 디바이스들은 텔레헬스 모니터링 디바이스들 및 텔레헬스 관리 디바이스들을 포함할 수도 있으며, 그 통신에는, 예컨대, 중요 서비스 사용자 데이터 트래픽의 전송을 위한 우선순위화된 액세스, 및/또는 중요 서비스 사용자 데이터 트래픽의 전송을 위한 관련 QoS 의 관점에서, 다른 타입들의 정보에 비해 우선 처리 또는 우선순위화된 액세스가 주어질 수도 있다.
무선 액세스 네트워크 (100) 내에서, 셀들은, 각각의 셀의 하나 이상의 섹터들과 통신할 수도 있는 UE들을 포함할 수도 있다. 예를 들어, UE들 (122 및 124) 은 기지국 (110) 과 통신하고 있을 수도 있고; UE들 (126 및 128) 은 기지국 (112) 과 통신하고 있을 수도 있고; UE들 (130 및 132) 은 RRH (116) 에 의해 기지국 (114) 과 통신하고 있을 수도 있고; UE (134) 는 저전력 기지국 (118) 과 통신하고 있을 수도 있고; 그리고 UE (136) 는 모바일 기지국 (120) 과 통신하고 있을 수도 있다. 여기서, 각각의 기지국 (110, 112, 114, 118, 및 120) 은 개별 셀들에서의 모든 UE들에 대해 코어 네트워크 (도시 안됨) 로의 액세스 포인트를 제공하도록 구성될 수도 있다.
다른 예에 있어서, 모바일 네트워크 노드 (예컨대, 쿼드콥터 (120)) 가 UE 로서 기능하도록 구성될 수도 있다. 예를 들어, 쿼드콥터 (120) 는 기지국 (110) 과 통신함으로써 셀 (102) 내에서 동작할 수도 있다. 본 개시의 일부 양태들에 있어서, 2 이상의 UE (예컨대, UE들 (126 및 128)) 는, 기지국 (예컨대, 기지국 (112)) 을 통해 그 통신을 중계하지 않고도 피어 투 피어 (P2P) 또는 사이드링크 신호들 (127) 을 이용하여 서로 통신할 수도 있다.
기지국 (예컨대, 기지국 (110)) 으로부터 하나 이상의 UE들 (예컨대, UE들 (122 및 124)) 로의 제어 정보 및/또는 사용자 데이터 트래픽의 유니캐스트 또는 브로드캐스트 송신들은 다운링크 (DL) 송신으로서 지칭될 수도 있는 한편, UE (예컨대, UE (122)) 에서 발신되는 제어 정보 및/또는 사용자 데이터 트래픽의 송신들은 업링크 (UL) 송신들로서 지칭될 수도 있다. 부가적으로, 업링크 및/또는 다운링크 제어 정보 및/또는 트래픽 정보는 프레임들, 서브프레임들, 슬롯들, 미니-슬롯들 및/또는 심볼들로 시간분할될 수도 있다. 본 명세서에서 사용된 바와 같이, 심볼은, 직교 주파수 분할 멀티플렉싱된 (OFDM) 파형에서, 서브캐리어 당 하나의 리소스 엘리먼트 (RE) 를 운반하는 시간의 단위를 지칭할 수도 있다. 슬롯은 7 또는 14개의 OFDM 심볼들을 운반할 수도 있다. 미니-슬롯은 7 미만의 OFDM 심볼들 또는 14 미만의 OFDM 심볼들을 운반할 수도 있다. 서브프레임은 1ms 의 지속기간을 지칭할 수도 있다. 다중의 서브프레임들 또는 슬롯들은, 단일의 프레임 또는 무선 프레임을 형성하도록, 함께 그룹화될 수도 있다. 물론, 이들 정의들은 요구되지 않으며, 파형들을 조직화하기 위한 임의의 적합한 방식이 활용될 수도 있고, 파형의 다양한 시간 분할들은 임의의 적합한 지속기간을 가질 수도 있다.
무선 액세스 네트워크 (100) 에서의 에어 인터페이스는, 다양한 디바이스들의 동시 통신을 가능하게 하기 위해 하나 이상의 멀티플렉싱 및 다중 액세스 알고리즘들을 활용할 수도 있다. 예를 들어, UE들 (122 및 124) 로부터 기지국 (110) 으로의 업링크 (UL) 또는 역방향 링크 송신들을 위한 다중 액세스는 시간 분할 다중 액세스 (TDMA), 코드 분할 다중 액세스 (CDMA), 주파수 분할 다중 액세스 (FDMA), 직교 주파수 분할 다중 액세스 (OFDMA), 희소 코드 다중 액세스 (SCMA), 단일 캐리어 주파수 분할 다중 액세스 (SC-FDMA), 리소스 확산 다중 액세스 (RSMA), 또는 다른 적합한 다중 액세스 방식들을 활용하여 제공될 수도 있다. 추가로, 기지국 (110) 으로부터 UE들 (122 및 124) 로의 다운링크 (DL) 또는 순방향 링크 송신들을 멀티플렉싱하는 것은 시간 분할 멀티플렉싱 (TDM), 코드 분할 멀티플렉싱 (CDM), 주파수 분할 멀티플렉싱 (FDM), 직교 주파수 분할 멀티플렉싱 (OFDM), 희소 코드 멀티플렉싱 (SCM), 단일 캐리어 주파수 분할 멀티플렉싱 (SC-FDM) 또는 다른 적합한 멀티플렉싱 방식들을 활용하여 제공될 수도 있다.
추가로, 무선 액세스 네트워크 (100) 에서의 에어 인터페이스는 하나 이상의 듀플렉싱 알고리즘들을 활용할 수도 있다. 듀플렉스는, 엔드포인트들 양자가 양방향들로 서로 통신할 수 있는 포인트-투-포인트 통신 링크를 지칭한다. 풀 듀플렉스 (full duplex) 는 엔드포인트들 양자가 서로 동시에 통신할 수 있음을 의미한다. 하프 듀플렉스 (half duplex) 는 오직 하나의 엔드포인트만이 정보를 다른 엔드포인트에 한번에 전송할 수 있음을 의미한다. 무선 링크에 있어서, 풀 듀플렉스 채널은 일반적으로 송신기 및 수신기의 물리적 격리, 및 적합한 간섭 소거 기술들에 의존한다. 풀 듀플렉스 에뮬레이션은, 주파수 분할 듀플렉스 (FDD) 또는 시간 분할 듀플렉스 (TDD) 를 활용함으로써 무선 링크들을 위해 자주 구현된다. FDD 에 있어서, 상이한 방향들에서의 송신들은 상이한 캐리어 주파수들에서 동작한다. TDD 에 있어서, 주어진 채널 상의 상이한 방향들에서의 송신들은 시간 분할 멀티플렉싱을 이용하여 서로 분리된다. 즉, 일부 시간들에서, 채널은 일 방향에서의 송신들에 전용되는 한편, 다른 시간들에서, 채널은 다른 방향에서의 송신들에 전용되고, 여기서, 방향은 매우 빠르게, 예컨대, 서브프레임 당 수회 변할 수도 있다.
무선 액세스 네트워크 (100) 에 있어서, UE 가 그의 위치와 독립적으로, 이동하면서 통신하는 능력은 이동성 (mobility) 으로서 지칭된다. UE 와 무선 액세스 네트워크 사이의 다양한 물리적 채널들은 일반적으로, 이동성 관리 엔티티 (MME) 의 제어 하에 셋업되고, 유지되고, 해제된다. 본 개시의 다양한 양태들에 있어서, 무선 액세스 네트워크 (100) 는, 이동성 및 핸드오버들 (즉, 하나의 무선 채널로부터 다른 무선 채널로의 UE 의 접속의 전송) 을 가능하게 하도록, DL 기반 이동성 또는 UL 기반 이동성을 활용할 수도 있다. DL 기반 이동성을 위해 구성된 네트워크에 있어서, 스케줄링 엔티티와의 호 동안, 또는 임의의 다른 시간에, UE 는 그 서빙 셀로부터의 신호의 다양한 파라미터들 뿐 아니라 이웃 셀들의 다양한 파라미터들을 모니터링할 수도 있다. 이들 파라미터들의 품질에 의존하여, UE 는 이웃 셀들 중 하나 이상과의 통신을 유지할 수도 있다. 이 시간 동안, UE 가 하나의 셀로부터 다른 셀로 이동하면, 또는 이웃 셀로부터의 신호 품질이 주어진 시간량 동안 서빙 셀로부터의 신호 품질을 초과하면, UE 는 서빙 셀로부터 이웃 (타겟) 셀로의 핸드오프 또는 핸드오버를 착수할 수도 있다. 예를 들어, UE (124) 는 그 서빙 셀 (102) 에 대응하는 지리적 영역으로부터 이웃 셀 (106) 에 대응하는 지리적 영역으로 이동할 수도 있다. 이웃 셀 (106) 로부터의 신호 강도 또는 품질이 주어진 시간량 동안 그 서빙 셀 (102) 의 신호 강도 또는 품질을 초과할 때, UE (124) 는 이 상태를 표시하는 리포팅 메시지를 그 서빙 기지국 (110) 으로 송신할 수도 있다. 응답하여, UE (124) 는 핸드오버 커맨드를 수신할 수도 있고, UE 는 셀 (106) 로의 핸드오버를 겪을 수도 있다.
UL 기반 이동성을 위해 구성된 네트워크에 있어서, 각각의 UE 로부터의 UL 레퍼런스 신호들이 각각의 UE 에 대한 서빙 셀을 선택하기 위해 네트워크에 의해 활용될 수도 있다. 일부 예들에 있어서, 기지국들 (110, 112, 및 114/116) 은 통합된 동기화 신호들 (예컨대, 통합된 프라이머리 동기화 신호들 (PSS들), 통합된 세컨더리 동기화 신호들 (SSS들) 및 통합된 물리 브로드캐스트 채널들 (PBCH)) 을 브로드캐스트할 수도 있다. UE들 (122, 124, 126, 128, 130, 및 132) 은 통합된 동기화 신호들을 수신하고, 그 동기화 신호들로부터 캐리어 주파수 및 서브프레임 타이밍을 도출하며, 타이밍을 도출하는 것에 응답하여, 업링크 파일럿 또는 레퍼런스 신호를 송신할 수도 있다. UE (예컨대, UE (124)) 에 의해 송신된 업링크 파일럿 신호는 무선 액세스 네트워크 (100) 내의 2 이상의 셀들 (예컨대, 기지국들 (110 및 114/116)) 에 의해 동시에 수신될 수도 있다. 셀들의 각각은 파일럿 신호의 강도를 측정할 수도 있으며, 액세스 네트워크 (예컨대, 코어 네트워크 내의 기지국들 (110 및 114/116) 및/또는 중앙 노드 중 하나 이상) 는 UE (124) 에 대한 서빙 셀을 결정할 수도 있다. UE (124) 가 무선 액세스 네트워크 (100) 를 통해 이동함에 따라, 네트워크는 UE (124) 에 의해 송신된 업링크 파일럿 신호를 계속 모니터링할 수도 있다. 이웃 셀에 의해 측정된 파일럿 신호의 신호 강도 또는 품질이 서빙 셀에 의해 측정된 신호 강도 또는 품질을 초과할 때, 네트워크 (100) 는, UE (124) 에게 알리거나 또는 알리지 않고, 서빙 셀로부터 이웃 셀로 UE (124) 를 핸드오버할 수도 있다.
비록 기지국들 (110, 112, 및 114/116) 에 의해 송신된 동기화 신호가 통합될 수도 있지만, 동기화 신호는 특정 셀을 식별하기 보다는, 오히려, 동일한 주파수 상에서 및/또는 동일한 타이밍으로 동작하는 다중의 셀들의 구역 (zone) 을 식별할 수도 있다. 5G 네트워크들 또는 다른 차세대 통신 네트워크들에서의 구역들의 사용은 업링크 기반 이동성 프레임워크를 가능하게 하고 UE 및 네트워크 양자 모두의 효율을 개선시키는데, 왜냐하면 UE 와 네트워크 사이에서 교환될 필요가 있는 이동성 메시지들의 수가 감소될 수도 있기 때문이다.
다양한 구현들에 있어서, 무선 액세스 네트워크 (100) 에서의 에어 인터페이스는 허가 스펙트럼, 비허가 스펙트럼, 또는 공유 스펙트럼을 활용할 수도 있다. 허가 스펙트럼은, 일반적으로, 정부 규제 기관으로부터 라이센스를 구매하는 모바일 네트워크 오퍼레이터에 의한 스펙트럼의 일부분의 배타적 사용을 제공한다. 비허가 스펙트럼은 정부 허여된 라이센스에 대한 필요없이 스펙트럼의 일부분의 공유 사용을 제공한다. 일부 기술적인 규칙들에 대한 준수가 일반적으로 비허가 스펙트럼에 액세스하는데 여전히 요구되지만, 일반적으로, 임의의 오퍼레이터 또는 디바이스가 액세스를 획득할 수도 있다. 공유 스펙트럼은 허가 스펙트럼과 비허가 스펙트럼 사이에 있을 수도 있으며, 여기서, 기술적인 규칙들 또는 제한들이 스펙트럼에 액세스하는데 요구될 수도 있지만, 스펙트럼은 다중의 오퍼레이터들 및/또는 다중의 RAT들에 의해 여전히 공유될 수도 있다. 예를 들어, 허가 스펙트럼의 일부분에 대한 라이센스의 보유자는 허가 공유 액세스 (LSA) 를 제공하여 그 스펙트럼을, 예컨대, 액세스를 획득하기 위한 적합한 라이센스 취득자 결정형 조건들을 가진 다른 당사자들과 공유할 수도 있다.
시그널링 엔티티들
일부 예들에 있어서, 에어 인터페이스로의 액세스는 스케줄링될 수도 있으며, 여기서, 스케줄링 엔티티 (예컨대, 기지국) 는 그 서비스 영역 또는 셀 내의 일부 또는 모든 디바이스들 및 장비 사이의 통신을 위해 리소스들 (예컨대, 시간-주파수 리소스들) 을 할당한다. 본 개시 내에서, 하기에서 더 논의되는 바와 같이, 스케줄링 엔티티는 하나 이상의 스케줄링된 엔티티들에 대한 리소스들을 스케줄링, 할당, 재구성, 및 해제하는 것을 책임질 수도 있다. 즉, 스케줄링된 통신에 대해, UE들 또는 스케줄링된 엔티티들은 스케줄링 엔티티에 의해 할당된 리소스들을 활용한다.
기지국들이 스케줄링 엔티티로서 기능할 수도 있는 유일한 엔티티들은 아니다. 즉, 일부 예들에 있어서, UE 는 하나 이상의 스케줄링된 엔티티들 (예컨대, 하나 이상의 다른 UE들) 에 대한 리소스들을 스케줄링하는 스케줄링 엔티티로서 기능할 수도 있다. 다른 예들에 있어서, 사이드링크 신호들이 기지국으로부터의 스케줄링 또는 제어 정보에 반드시 의존하는 일없이도 UE들 사이에서 사용될 수도 있다. 예를 들어, UE들 (140 및 142) 과 통신하는 UE (138) 가 예시된다. 일부 예들에 있어서, UE (138) 는 스케줄링 엔티티 또는 프라이머리 사이드링크 디바이스로서 기능하고 있고, UE들 (140 및 142) 은 스케줄링된 엔티티 또는 비-프라이머리 (예컨대, 세컨더리) 사이드링크 디바이스로서 기능할 수도 있다. 또다른 예에 있어서, UE 는 디바이스-투-디바이스 (D2D), 피어-투-피어 (P2P), 또는 V2V (vehicle-to-vehicle) 네트워크에서, 및/또는 메시 네트워크에서 스케줄링 엔티티로서 기능할 수도 있다. 메시 네트워크 예에 있어서, UE들 (140 및 142) 은 스케줄링 엔티티 (138) 와 통신하는 것에 부가하여 옵션적으로 서로 직접 통신할 수도 있다.
따라서, 시간-주파수 리소스들로의 스케줄링된 액세스를 갖고 셀룰러 구성, P2P 구성, 또는 메시 구성을 갖는 무선 통신 네트워크에 있어서, 스케줄링 엔티티 및 하나 이상의 스케줄링된 엔티티들은 스케줄링된 리소스들을 활용하여 통신할 수도 있다. 이제 도 2 를 참조하면, 블록 다이어그램은 스케줄링 엔티티 (202) 및 복수의 스케줄링된 엔티티들 (204) (예컨대, 204a 및 204b) 을 예시한다. 여기서, 스케줄링 엔티티 (202) 는 기지국 (110, 112, 114, 및/또는 118) 에 대응할 수도 있다. 추가적인 예들에 있어서, 스케줄링 엔티티 (202) 는 UE (138), 쿼드콥터 (120), 또는 무선 액세스 네트워크 (100) 에서의 임의의 다른 적합한 노드에 대응할 수도 있다. 유사하게, 다양한 예들에 있어서, 스케줄링된 엔티티 (204) 는 UE (122, 124, 126, 128, 130, 132, 134, 136, 138, 140, 및 142), 또는 무선 액세스 네트워크 (100) 에서의 임의의 다른 적합한 노드에 대응할 수도 있다.
도 2 에 예시된 바와 같이, 스케줄링 엔티티 (202) 는 사용자 데이터 트래픽 (206) 을 하나 이상의 스케줄링된 엔티티들 (204) 에 브로드캐스트할 수도 있다(사용자 데이터 트래픽은 다운링크 사용자 데이터 트래픽으로서 지칭될 수도 있음). 본 개시의 특정 양태들에 따르면, 용어 '다운링크' 는 스케줄링 엔티티 (202) 에서 발신하는 포인트-투-멀티포인트 송신을 지칭할 수도 있다. 대체로, 스케줄링 엔티티 (202) 는 다운링크 송신들을 포함하는 무선 통신 네트워크에서의 사용자 데이터 트래픽, 및 일부 예들에 있어서 하나 이상의 스케줄링된 엔티티들로부터 스케줄링 엔티티 (202) 로의 업링크 사용자 데이터 트래픽 (210) 을 스케줄링하는 것을 책임지는 노드 또는 디바이스이다. 시스템을 설명하기 위한 다른 방법은 용어 '브로드캐스트 채널 멀티플렉싱' 을 사용하는 것일 수도 있다. 본 개시의 양태들에 따르면, 용어 '업링크' 는 스케줄링된 엔티티 (204) 에서 발신하는 포인트-투-포인트 송신을 지칭할 수도 있다. 대체로, 스케줄링된 엔티티 (204) 는, 스케줄링 허여들, 동기화 또는 타이밍 정보, 또는 스케줄링 엔티티 (202) 와 같은 무선 통신 네트워크에서의 다른 엔티티로부터의 다른 제어 정보를 포함하지만 이에 한정되지 않는 스케줄링 제어 정보를 수신하는 노드 또는 디바이스이다.
스케줄링 엔티티 (202) 는 하나 이상의 제어 채널들, 예컨대 PBCH; PSS; SSS; 물리 제어 포맷 표시자 채널 (PCFICH); 물리 하이브리드 자동 반복 요청 (HARQ) 표시자 채널 (PHICH); 및/또는 물리 다운링크 제어 채널 (PDCCH) 등을 포함한 제어 정보 (208) 를 하나 이상의 스케줄링된 엔티티들 (204) 에 브로드캐스트할 수도 있다. PHICH 는 확인응답 (ACK) 또는 부정 확인응답 (NACK) 과 같은 HARQ 피드백 송신물들을 운반한다. 패킷 송신물들이 정확도를 위해 수신 측에서 체크될 수도 있고, 확인되면, ACK 가 송신될 수도 있는 반면, 확인되지 않으면, NACK 가 송신될 수도 있는 HARQ 는 당업자에게 널리 공지된 기법이다. NACK 에 응답하여, 송신 디바이스는, 체이스 결합, 증분 리던던시 등을 구현할 수도 있는 HARQ 재송신물을 전송할 수도 있다.
물리 다운링크 공유 채널 (PDSCH) 또는 물리 업링크 공유 채널 (PUSCH) (및 일부 예들에 있어서 시스템 정보 블록들 (SIB들)) 과 같은 하나 이상의 트래픽 채널들을 포함하여 업링크 사용자 데이터 트래픽 (210) 및/또는 다운링크 사용자 데이터 트래픽 (206) 이 스케줄링 엔티티 (202) 와 스케줄링된 엔티티 (204) 사이에서 추가적으로 송신될 수도 있다. 제어 및 사용자 데이터 트래픽 정보의 송신물들은 캐리어를 시간적으로 적합한 슬롯들로 세분함으로써 조직화될 수도 있다.
더욱이, 스케줄링된 엔티티들 (204) 은 하나 이상의 업링크 제어 채널들을 포함한 업링크 제어 정보 (212) 를 스케줄링 엔티티 (202) 로 송신할 수도 있다. 업링크 제어 정보는 파일럿들, 레퍼런스 신호들, 및 업링크 트래픽 송신물들을 디코딩하는 것을 가능하게 하거나 돕도록 구성된 정보를 포함한 다양한 패킷 타입들 및 카테고리들을 포함할 수도 있다. 일부 예들에 있어서, 제어 정보 (212) 는 스케줄링 요청 (SR), 즉, 업링크 송신물들을 스케줄링하기 위한 스케줄링 엔티티 (202) 에 대한 요청을 포함할 수도 있다. 여기서, 제어 채널 (212) 상에서 송신된 SR 에 응답하여, 스케줄링 엔티티 (202) 는 업링크 패킷 송신물들을 위한 슬롯을 스케줄링할 수도 있는 다운링크 제어 정보 (208) 를 송신할 수도 있다.
업링크 및 다운링크 송신물들은 일반적으로, 적합한 에러 정정 블록 코드를 활용할 수도 있다. 통상적인 블록 코드에 있어서, 정보 메시지 또는 시퀀스가 정보 블록들로 분할되고, 그 후, 송신 디바이스에서의 인코더는 정보 메시지에 리던던시를 수학적으로 추가한다. 인코딩된 정보 메시지에서의 이러한 리던던시의 이용은 메시지의 신뢰도를 개선시켜, 노이즈로 인해 발생할 수도 있는 임의의 비트 에러들에 대한 정정을 가능케 할 수 있다. 에러 정정 코드들의 일부 예들은 해밍 코드들, BCH (Bose-Chaudhuri-Hocquenghem) 코드들, 터보 코드들, 저밀도 패리티 체크 (LDPC) 코드들, 월시 코드들, 및 폴라 코드들을 포함한다. 스케줄링 엔티티들 (202) 및 스케줄링된 엔티티들 (204) 의 다양한 구현들은 무선 통신을 위해 이들 에러 정정 코드들 중 임의의 하나 이상을 활용하기 위한 적합한 하드웨어 및 능력들 (예컨대, 인코더 및/또는 디코더) 을 포함할 수도 있다.
일부 예들에 있어서, 제 1 스케줄링된 엔티티 (204a) 및 제 2 스케줄링된 엔티티 (204b) 와 같은 스케줄링된 엔티티들이 직접 D2D 통신을 위해 사이드링크 신호들을 활용할 수도 있다. 사이드링크 신호들은 사이드링크 데이터 (214) 및 사이드링크 제어 (216) 를 포함할 수도 있다. 사이드링크 제어 정보 (216) 는 소스 송신 신호 (STS), 방향 선택 신호 (DSS), 목적지 수신 신호 (DRS), 및 물리 사이드링크 HARQ 표시자 채널 (PSHICH) 을 포함할 수도 있다. DSS/STS 는 사이드링크 신호를 위해 이용가능한 사이드링크 채널을 유지하기 위한 시간의 지속기간을 요청하기 위해 스케줄링된 엔티티 (204) 에 대해 제공할 수도 있고; DRS 는, 예컨대, 시간의 요청된 지속기간 동안 사이드링크 채널의 이용가능성을 표시하기 위해 스케줄링된 엔티티 (204) 에 대해 제공할 수도 있다. DSS/STS 및 DRS 신호들의 교환 (예컨대, 핸드셰이크) 은 사이드링크 통신들을 수행하는 상이한 스케줄링된 엔티티들로 하여금 사이드링크 데이터 정보 (트래픽) (214) 의 통신 이전에 사이드링크 채널의 이용가능성을 협상할 수 있게 할 수도 있다. PSHICH 는 목적지 디바이스로부터의 HARQ 확인응답 정보 및/또는 HARQ 표시자를 포함할 수도 있어서, 목적지는 소스 디바이스로부터 수신된 데이터를 확인응답할 수도 있다.
도 2 에 예시된 채널들 또는 캐리어들은 스케줄링 엔티티 (202) 와 스케줄링된 엔티티들 (204) 사이에서 활용될 수도 있는 채널들 또는 캐리어들의 반드시 모두는 아니며, 당업자는 다른 채널들 또는 캐리어들이 다른 트래픽, 제어, 및 피드백 채널들과 같이, 예시된 것들에 부가하여 활용될 수도 있음을 인식할 것이다.
리소스 구조
도 3 은, 도 1 에 예시된 RAN (100) 과 같은 무선 액세스 네트워크를 위한 리소스 구조 (300) 의 개략 예시도이다. 일부 예들에 있어서, 이 예시도는 다중입력 다중출력 (MIMO) 을 활용하는 OFDM 시스템에서 할당될 수도 있는 바와 같은 다운링크 또는 업링크 무선 리소스들을 나타낼 수도 있다. 일부 예들에 있어서, 5G NR 무선 액세스 네트워크에서, OFDM 은 DL 송신들, UL 송신들 (OFDMA), 및/또는 사이드링크 송신들을 위해 활용될 수도 있음이 예상된다. 더욱이, 5G NR 무선 액세스 네트워크에서, OFDM 이외의 파형이 SC-FDMA 또는 DFT-s-OFDMA 같은 UL 및/또는 사이드링크 송신들을 위해 활용될 수도 있다. 본 개시의 다양한 양태들은 본 명세서에서 하기에서 설명되는 바와 실질적으로 동일한 방식으로 SC-FDMA 또는 DFT-s-OFDMA 파형에 적용될 수도 있음이 추가로 이해되어야 한다.
MIMO 는, 다중의 동시 스트림들을 전송하기 위해 송신기 및 수신기에서 다중의 안테나들을 사용하는 것에 의해 무선 링크의 정보 운반 용량이 증대될 수 있도록 다중경로 신호 전파를 이용하는 멀티-안테나 기술이다. 멀티-안테나 송신기에서, (개별 스트림들의 진폭 및 위상을 스케일링하는) 적합한 프리코딩 알고리즘이 (일부 예들에 있어서, 공지된 채널 상태 정보에 기초하여) 적용된다. 멀티-안테나 수신기에서, 개별 스트림들의 상이한 공간 서명들 (및 일부 예에 있어서, 공지된 채널 상태 정보) 은 이들 스트림들의 서로로부터의 분리를 가능케 할 수 있다.
매시브 MIMO 는 매우 많은 수의 안테나들 (예컨대, 8x8 어레이 초과) 을 갖는 MIMO 시스템이다. 더욱이, 다중 사용자 MIMO (MU-MIMO) 시스템에 있어서, 다수의 UE들과 통신하는 기지국은, 스루풋 및 스펙트럼 효율을 증가시키고 요구된 송신 에너지를 감소시킴으로써 전체 네트워크 용량을 증가시키기 위해 다중경로 신호 전파를 이용할 수 있다.
도 3 을 다시 참조하면, 무선 채널에서의 리소스들은 3개의 차원들: 즉, 주파수, 공간, 및 시간에 따라 특징화될 수도 있다. OFDM 시스템의 주파수 및 시간 차원들은 리소스 엘리먼트들 (RE들) (304) 의 2차원 그리드 (302) 에 의해 표현될 수도 있다. RE들 (304) 은 근접하게 이격된 협대역 주파수 톤들 또는 서브캐리어들로의 주파수 리소스들의 분리 및 주어진 지속기간을 갖는 OFDM 심볼들의 시퀀스로의 시간 리소스들의 분리에 의해 정의된다. 도 3 에 도시된 예에 있어서, 각각의 RE (304) 는 일 서브캐리어 (예컨대, 15 kHz 대역폭) 바이 일 OFDM 심볼의 치수들을 갖는 직사각형에 의해 표현된다. 따라서, 각각의 RE (304) 는 일 OFDM 데이터 심볼에 의해 OFDM 심볼 주기 동안 변조된 서브캐리어를 나타내며, 물리 채널 또는 신호로부터의 데이터를 나타내는 단일 복소 값을 포함한다. 특정 구현에서 활용되는 변조에 의존하여, 각각의 RE 는 정보의 하나 이상의 비트들을 나타낼 수도 있다. 각각의 OFDM 심볼은, 예를 들어, 쿼드러처 위상 시프트 키잉 (QPSK), 16 쿼드러처 진폭 변조 (QAM) 또는 64 QAM 을 사용하여 변조될 수도 있다. 추가로, (예컨대, MIMO 와의) 공간 멀티플렉싱을 활용함으로써, 복수의 OFDM 스트림들은 도 3 의 공간 차원에 걸친 별도의 OFDM 리소스 그리드들 (302) 에 의해 표현된다.
RE들 (304) 은 추가로, 리소스 블록들 (RB) 로 그룹화될 수도 있다. 각각의 RB 는 주파수 도메인에서 임의의 적합한 수의 연속적인 서브캐리어들을, 그리고 각각의 OFDM 심볼에서 사용되는 사이클릭 프리픽스 (CP) 의 길이에 의존하는 일부 예들에 있어서, 시간 도메인에서 임의의 적합한 수의 연속적인 OFDM 심볼들을 포함할 수도 있다. RB 는 UE 에 할당될 수 있는 리소스들의 최소 단위일 수도 있다. 따라서, UE 에 대해 스케줄링되는 RB들이 많을수록, 그리고 에어 인터페이스에 대해 선택된 변조 방식이 높을수록, UE 에 대한 데이터 레이트가 높아진다. 예를 들어, LTE 네트워크들에 있어서, RB 는 주파수 도메인에서 12개의 연속적인 서브캐리어들 그리고 각각의 OFDM 심볼에서의 통상의 사이클릭 프리픽스에 대해, 시간 도메인에서 7개의 연속적인 OFDM 심볼들을, 또는 84개의 리소스 엘리먼트들을 포함한다. 하지만, 임의의 적합한 수의 RE들 (304) 이 리소스 블록으로 그룹화될 수도 있음이 이해되어야 한다.
부가적으로, 임의의 수의 리소스 블록들 (예컨대, 서브캐리어들 및 OFDM 심볼들의 그룹들) 이 슬롯 또는 미니-슬롯 내에서 활용될 수도 있다. 도 3 에 도시되는 예시된 예에 있어서, 리소스 구조 (300) 는, 예를 들어, 다운링크 중심 슬롯 또는 업링크 중심 슬롯일 수도 있는 슬롯 (306) 의 일부분을 나타낸다. DL 중심 슬롯은, 슬롯의 대부분 (또는, 일부 예들에 있어서, 실질적인 부분) 이 DL 데이터를 포함하기 때문에 DL 중심 슬롯으로서 지칭된다. UL 중심 슬롯은, 슬롯의 대부분 (또는, 일부 예들에 있어서, 실질적인 부분) 이 UL 데이터를 포함하기 때문에 UL 중심 슬롯으로서 지칭된다.
주어진 DL 중심 또는 UL 중심 슬롯 (306) 에 있어서, 하나 이상의 다운링크 제어 채널들의 송신에는, 시간 차원에서, 하나 이상의 다운링크 또는 업링크 트래픽 채널들의 송신이 뒤따를 수도 있다. 일반적으로, DL 중심 또는 UL 중심 슬롯에서의 처음 N개의 OFDM 심볼들은 다운링크 채널 추정을 돕는 셀 특정 레퍼런스 신호 (C-RS) 및 채널 상태 정보 레퍼런스 신호 (CSI-RS) 와 같은 다운링크 제어 레퍼런스 신호들 (제어 RS들), 및 제어 포맷 표시자 (CFI) 를 운반하는 물리 제어 포맷 표시자 채널 (PCFICH), 물리 하이브리드 자동 반복 요청 (HARQ) 표시자 채널 (PHICH), 및 다운링크 제어 정보 (DCI) 를 운반하는 물리 다운링크 제어 채널 (PDCCH) 과 같은 다운링크 제어 정보 (제어 정보) 를 운반하는 슬롯의 다운링크 제어 영역 (DL 버스트) 에 통상적으로 대응한다.
도 3 에 예시된 비제한적인 예에 있어서, 처음 2개의 심볼들은 상기 설명된 제어 정보 (208 및/또는 216) 와 동일할 수도 있는 다운링크 제어 정보 및 다운링크 제어 레퍼런스 신호들을 포함한다. 이에 따라, 이들 심볼들은 DL 버스트로서 지칭될 수도 있다. 시간, 주파수, 및 공간 차원들에서의 리소스들의 임의의 적합한 영역이 DL 버스트로서 활용될 수도 있지만, 반드시 처음 2개의 심볼들로 제한되지는 않는다. 더욱이, DL 버스트는 반드시 인접할 필요는 없고, 1개, 2개, 또는 임의의 적합한 수의 별도의 영역들에 포함될 수도 있다.
DL 버스트 이후, 슬롯 (306) 은 다운링크 또는 업링크 트래픽 레퍼런스 신호들 (트래픽 RS들) 및 트래픽 (사용자 데이터 트래픽) 을 운반하는 트래픽 영역을 포함할 수도 있으며, 이 트래픽은 상기 설명된 사용자 데이터 트래픽 (206, 210, 및/또는 214) 과 동일할 수도 있다. 따라서, 트래픽 영역 내에서, 레퍼런스 신호들 (RS) 을 운반하는 RE들은 사용자 데이터 트래픽을 운반하는 RE들과 인터리빙될 수도 있다. 예를 들어, 업링크 중심 슬롯의 트래픽 영역 내에서, RS들 중 하나는 사운딩 레퍼런스 신호 (SRS) 를 포함할 수도 있다. SRS 는 스케줄링 엔티티로 하여금 업링크 채널 품질을 추정할 수 있게 하기 위해 스케줄링된 엔티티로부터 스케줄링 엔티티로 송신된다. SRS 는 추가로, 업링크 타이밍 추정을 위해 스케줄링 엔티티에 의해 활용될 수도 있다.
부가적으로, 업링크 중심 슬롯 또는 다운링크 중심 슬롯의 트래픽 영역에서의 RS들 중 하나 이상은, 수신기에서의 코히어런트 신호 복조를 가능하게 하는데 사용될 수도 있는 복조 레퍼런스 신호 (DMRS) 를 포함할 수도 있다. 일부 예들에 있어서, DMRS 는 스케줄링 엔티티로 하여금 후속적으로 송신되는 업링크 사용자 데이터 트래픽을 복조할 수 있게 하기 위해 UL 중심 슬롯에서의 트래픽 영역의 시작부에서 스케줄링된 엔티티로부터 스케줄링 엔티티로 송신될 수도 있다.
트래픽 영역의 말단에서, 슬롯 (306) 은 업링크 제어 정보를 운반하는 업링크 (UL) 버스트를 포함할 수도 있다. 예를 들어, 업링크 버스트는 물리 업링크 제어 채널 (PUCCH), 물리 랜덤 액세스 채널 (PRACH) 또는 다른 적합한 업링크 제어 정보를 포함할 수도 있다. 도 3 에 예시된 비제한적인 예에 있어서, 슬롯에서의 마지막 심볼은 상기 설명된 제어 정보 (212 및/또는 216) 와 동일할 수도 있는 업링크 제어 정보를 포함한다. 상기 설명은 오직 전방 리소스 그리드만을 언급하지만 (즉, 공간 차원을 고려하지 않음), 복수의 사용자들에 대한 제어 및 트래픽 정보는 공간, 주파수, 및 시간에서 멀티플렉싱될 수도 있음이 이해되어야 한다.
제어 정보 생성
도 4 는 제어 정보 (400) 의 종래 기술의 송신물의 생성의 개략 예시도이다. 제어 정보 (400) 는 공통 제어 정보 (410) 및/또는 전용 제어 정보 (412) 를 포함할 수도 있다. 여기서, 공통 제어 정보 (410) 는 UE들의 그룹 (예컨대, 복수의 UE들) 간에 공유될 수도 있는 제어 정보를 포함할 수도 있는 한편, 전용 제어 정보 (412) 는 단일의 UE (예컨대, UE 1, UE 2 , ..., UE N 중 하나) 에 대해 의도된 제어 정보를 포함할 수도 있다. 여기서 예시된 바와 같이, 복수의 UE들에 대한 공통 제어 정보 (410) 및 주어진 UE 에 대한 전용 제어 정보 (412) 양자 모두는 사용자 데이터 트래픽 및 트래픽 RS 에 대한 제어에 관한 상이한 타입들의 정보에 대한 다양한 필드들을 포함할 수도 있다. 예를 들어, 도 4 에 예시된 바와 같이, 공통 제어 정보 (410) 또는 주어진 UE 의 전용 제어 정보 (412) 는 변조 순서 및 코딩 방식 (MCS) (402), 리소스 할당 (404) (예컨대, 시간-주파수 리소스들), 송신 방식 (406), RS 구성 (408) 등을 포함할 수도 있다. 물론, 이는 오직 하나의 예일 뿐이며, 제어 정보 (400) 의 임의의 적합한 세트가 포함될 수도 있다. 일부 예들에 있어서, 공통 제어 정보 (410) 및 전용 제어 정보 (412) 의 각각은 개별 물리 다운링크 제어 채널 (PDCCH) 내에서 송신된 개별 다운링크 제어 정보 (DCI) 에 대응한다.
각각의 UE 에 대한 전용 제어 정보 (412) 및 공통 제어 정보 (410) 의 각각은 개별 CRC들 (본 명세서에서 CRC 정보로서도 또한 지칭됨) 을 생성하기 위해 사이클릭 리던던시 체크 (CRC) 계산 블록 (420) 에 전해지고, 이 개별 CRC들은 일부 예들에 있어서 (공통 제어 정보에 대한) 그룹 아이덴티티 또는 (전용 제어 정보에 대한) 목적지 UE 의 아이덴티티로 스크램블링될 수도 있다. 예를 들어, UE 는 CRC들을 생성하는 스케줄링 엔티티에 공지될 수도 있는 무선 네트워크 임시 식별자 (RNTI) 또는 다른 적합한 UE 특정 식별자를 가질 수도 있다. RNTI 는 수신 UE 에 의해 사용되어, 제어 정보가 그 수신 UE 또는 다른 UE 에 대해 의도되는지 여부를 결정할 수도 있다.
CRC 는, 제어 정보 (400) 의 정보 비트들을 GF (2) (2 엘리먼트들을 갖는 갈루아 필드) 에서의 다항식으로서 처리하는 것, 및 GF (2) 에서의 생성기 다항식에 의해 정보 비트들을 제산함으로써 나머지를 연산하는 것에 의해 생성된다. GF (2) 에서의 다항식은 단일 변수 (x) 에서의 다항식이며 x 의 계수들은 0 또는 1 이다. 예를 들어, 생성기 다항식 x16 + x12 + x5 + 1 은 16 비트 CRC 를 연산하는데 널리 사용된다. 일반적으로, M 비트들의 CRC 를 연산하기 위해, M개의 "0” 비트들이 N비트 정보 메시지 (예컨대, N비트 제어 정보) 에 부가되고, 차수 N+M-1 의 결과적인 다항식은 차수 M 의 생성기 다항식에 의해 제산된다. 이는, M 계수들 (또는 M 비트들) 을 갖는 차수 M-1 의 나머지 다항식을 생성한다. 그 후, 이들 M 비트들은 UE 의 RNTI (또는 그룹 RNTI) 로 스크램블링되고 N비트 제어 정보 비트들에 첨부될 수도 있다. 통상적으로, CRC 는 8, 16, 또는 32 비트들을 포함한다.
수신 UE 는 그 자신의 RNTI 를 고려하여 무결성 검사 또는 CRC 계산을 수행할 수도 있어서, CRC 는 오직 그 UE 의 RNTI 로 스크램블링된 CRC 를 포함하는 제어 정보에 대해서만 검증될 것이다. 유사하게, 공통 제어 정보 (410) 에 대해, UE들의 그룹 및 스케줄링 엔티티에 공지된 그룹 RNTI 는 무결성 체크 또는 CRC 계산을 수행하는데 사용될 수도 있다. 예를 들어, 수신 UE 는 RNTI 를 사용하여 M개의 CRC 비트들을 디스크램블링하고, N+M개의 (디스크램블링된) 수신된 비트들의 모두를 생성기 다항식에 의해 제산하고, M비트 나머지가 0 임을 체크할 수 있다. 나머지가 0 과 동일하면, 제어 정보는 정확하게 수신된 것으로서 검증될 수도 있다. 나머지가 0 과 동일하지 않으면, UE 는 제어 정보가 정확하게 수신되지 않았다고 결정할 수도 있다.
추가로 예시된 바와 같이, 제어 정보 (400) (예컨대, 복수의 UE들에 대한 공통 제어 정보 (410) 및/또는 전용 제어 정보 (412)) 는 제어 정보의 주어진 송신으로 멀티플렉싱될 수도 있다. 즉, 상기 설명된 바와 같이, 스케줄링 엔티티로부터의 다운링크 송신은 복수의 스케줄링된 엔티티에 대한 공통 제어 정보 (410) 및/또는 전용 제어 정보 (412) 를 포함할 수도 있다. CRC 를 제어 정보 (400) 에 부가한 이후, 그것은 인코더 (422) 에 의해 인코딩되고, 그 후, 변조, 스크램블링, 및 매핑 블록 (424) 에 전해져 인코딩된 제어 정보를 무선 에어 인터페이스에서의 리소스들 (예컨대, 도 3 참조) 에 변조, 스크램블링 및/또는 매핑한다. 일부 예들에 있어서, 인코더 (422) 는 폴라 코드 블록을 생성하기 위해 제어 정보 블록을 폴라 코딩하기 위한 폴라 인코더일 수도 있고, 이 폴라 코드 블록은 그 후, 무선 에어 인터페이스 상의 적합한 리소스들에 변조, 스크램블링, 및/또는 매핑될 수도 있다.
폴라 코드들
폴라 코드들은, Erdal Arikan 에 의해 2007년에 발명되고 현재 당업자에게 공지된 선형 블록 에러 정정 코드들이다. 일반적인 용어에서, 채널 분극이 폴라 코드들을 정의하는 재귀적 알고리즘으로 생성된다. 폴라 코드들은 대칭적 이진 입력 이산 무기억 채널들의 채널 용량을 달성하는 제 1 명시적 코드들이다. 즉, 폴라 코드들은, 노이즈의 존재 시 주어진 대역폭의 이산 무기억 채널 상에서 송신될 수 있는 무에러 정보의 양에 대한 이론적 상한 또는 채널 용량 (섀논 한계) 를 달성한다.
폴라 코드들은 블록 코드들로서 간주될 수도 있다. 통상적인 블록 코드에 있어서, 정보 메시지 또는 시퀀스는 정보 블록들로 분할되고, 각각의 블록은 K 비트들의 길이를 갖는다. 그 후, 송신 디바이스 (스케줄링 엔티티) 에서의 인코더는 정보 메시지에 리던던시를 수학적으로 부가하여, N 의 길이를 갖는 코드워드들을 발생시키며, 여기서, N > K 이다. 여기서, 코드 레이트 (R) 는 메시지 길이와 블록 길이 간의 비율이며: 즉, R = K/N 이다. 폴라 코드들로, 코드워드 길이 (N) 는 통상적으로 2 의 거듭제곱 (예컨대, 256, 512, 1024 등) 인데, 왜냐하면 분극 매트릭스의 원래 구성이
Figure pct00001
의 크로네커 곱에 기초하기 때문이다. 예를 들어, N 의 블록 길이를 갖는 폴라 코드를 생성하기 위한 생성기 매트릭스 (예컨대, 분극 매트릭스) (G N ) 는 다음과 같이 표현될 수 있다:
Figure pct00002
여기서, B N 은 연속 소거 (SC) 디코딩 (LTE 네트워크들에서 터보 코더에 의해 사용되는 인터리버 함수와 유사한 몇몇 방식으로 작용함) 에 대한 비트 반전 순열 매트릭스이고,
Figure pct00003
는 F 의 n번째 크로네커 거듭제곱이다. 기본 매트릭스 F 는
Figure pct00004
이다. 매트릭스
Figure pct00005
는 n번째 크로네커 거듭제곱에 의해 기본 2x2 매트릭스 F 를 누승시킴 (raise) 으로써 생성된다. 이러한 매트릭스는, 주대각 위의 모든 엔트리들이 제로라는 점에 있어서 하위 삼각 매트릭스이다. 비트 반전 순열이 단지 로우들의 인덱스만을 변경하기 때문에,
Figure pct00006
의 매트릭스가 대신 분석될 수도 있다.
Figure pct00007
의 매트릭스는 다음과 같이 표현될 수 있다:
Figure pct00008
그 후, 폴라 인코더는 다음과 같이 폴라 코드 블록을 생성할 수도 있다:
Figure pct00009
,
여기서,
Figure pct00010
는 인코딩된 비트 시퀀스 (예컨대, 폴라 코드 블록의 비트 시퀀스) 이고,
Figure pct00011
는 인코딩 비트 시퀀스 (예컨대, 정보 블록의 비트 시퀀스) 이다.
따라서, 정보 비트 벡터 u 는, 폴라 코드워드 (x) 에서의 대응하는 수 (N) 의 코딩된 비트들을 생성하기 위해 생성기 매트릭스
Figure pct00012
에 의해 폴라 코딩될 수도 있는 다수의 (N) 원래 비트들을 포함할 수도 있다. 일부 예들에 있어서, 정보 비트 벡터 uK 로 표기된 정보 비트들의 수, 및
Figure pct00013
로 표기된 동결 비트들의 수를 포함할 수도 있다. 동결 비트들은, 0 또는 1 과 같이 미리결정된 적합한 값으로 설정되는 비트들이다. 따라서, 동결 비트들의 값은 일반적으로, 송신 디바이스 및 수신 디바이스 양자 모두에 공지될 수도 있다. 도 4 에 도시된 폴라 인코더 (422) 와 같은 폴라 인코더는 코딩 레이트 (R) 에 기초하여 정보 비트들의 수 및 동결 비트들의 수를 결정할 수도 있다. 예를 들어, 폴라 인코더 (422) 는 하나 이상의 코딩 레이트들의 세트로부터 코딩 레이트 (R) 를 선택하고, 정보 블록에서 K = N x R 비트들을 선택하여 정보를 송신할 수도 있다. 그 후, 정보 블록에서의 나머지 (N-K) 비트들은 동결 비트들 (
Figure pct00014
) 로서 고정될 수도 있다.
어느 정보 블록 비트들을 동결 비트들로서 설정할지를 결정하기 위하여, 폴라 인코더 (422) 는 추가로, 폴라 코드워드가 전송될 수도 있는 무선 채널을 분석할 수도 있다. 예를 들어, 폴라 코드워드를 송신하기 위한 무선 채널은, 폴라 코드워드에서의 각각의 인코딩된 비트가 서브채널들 중 하나의 서브채널 상으로 송신되도록, 서브채널들의 세트로 분할될 수도 있다. 따라서, 각각의 서브채널은 폴라 코드워드에서의 특정 코딩된 비트 위치에 대응할 수도 있다 (예컨대, 서브채널-1 은 코딩된 비트 (
Figure pct00015
) 를 포함하는 코딩된 비트 위치에 대응할 수도 있음). 폴라 인코더 (422) 는 정보 비트들을 송신하기 위한 K개의 최상의 서브채널들을 식별하고, K개의 최상의 서브채널들에 기여하는 (또는 대응하는) 정보 블록에서 원래 비트 위치들을 결정할 수도 있다. 예를 들어, 생성 매트릭스에 기초하여, 정보 블록의 원래 비트들 중 하나 이상이 폴라 코드워드의 코딩된 비트들의 각각에 기여할 수도 있다. 따라서, 생성 매트릭스에 기초하여, 폴라 인코더 (422) 는 K개의 최상의 서브채널들에 대응하는 정보 블록에서 K개의 원래 비트 위치들을 결정하고, K개의 원래 비트 위치들을 정보 비트들에 대해 지정하고, 정보 블록에서의 나머지 원래 비트 위치들을 동결 비트들에 대해 지정할 수도 있다.
일부 예들에 있어서, 폴라 인코더 (422) 는 밀도 진화 또는 가우시안 근사화를 수행함으로써 K개의 최상의 서브채널들을 결정할 수도 있다. 밀도 진화는 당업자에게 일반적으로 공지되어 있고, 따라서, 그 상세들은 본 명세서에서 설명되지 않는다. 예를 들어, 밀도 진화에 기초한 폴라 코드들의 구성은 R. Mori 및 T. Tanaka 의 PERFORMANCE OF POLAR CODES WITH THE CONSTRUCTION USING DENSITY EVOLUTION, IEEE Commun. Lett., vol. 13, no. 7, pp. 519-521, 2009년 7월호에서 설명된다. 가우시안 근사화는 밀도 진화의 더 낮은 복잡도 버전이며, 또한 당업자에게 일반적으로 공지되어 있다. 예를 들어, 가우시안 근사화에 기초한 폴라 코드들의 구성은 V. Miloslavskaya 의 SHORTENED POLAR CODES, IEEE Trans. on Information Theory, 2015년 6월호에서 설명된다.
폴라 인코더 (422) 는, 원래 비트 위치들의 각각에 대해, 비트 에러 확률 (BEP) 및/또는 로그 가능성 비 (LLR) 와 같은 개별 신뢰도 메트릭을 계산하기 위해 밀도 진화 또는 가우시안 근사화를 수행할 수도 있다. 예를 들어, 코딩된 비트 위치들의 LLR들은 (예컨대, 서브채널들의 개별 SNR들에 기초하여) 서브채널 조건들로부터 공지된다. 따라서, 정보 블록의 원래 비트들 중 하나 이상이 코드워드의 코딩된 비트들의 각각에 기여할 수도 있기 때문에, 원래 비트 위치들의 각각의 LLR들은 밀도 진화 또는 가우시안 근사화를 수행함으로써 코딩된 비트 위치들의 공지된 LLR들로부터 도출될 수도 있다. 계산된 원래 비트 위치 LLR들에 기초하여, 폴라 인코더 (422) 는 서브채널들을 소팅하고, K개의 최상의 서브채널들 (예컨대, "양호한” 서브채널들) 을 선택하여 정보 비트들을 송신할 수도 있다. 그 후, 폴라 인코더 (422) 는 K개의 최상의 서브채널들에 대응하는 정보 블록의 원래 비트 위치들을 정보 비트들을 포함하는 것으로서 설정하고, N-K개의 서브채널들 (예컨대, “불량” 서브채널들) 에 대응하는 나머지 원래 비트 위치들을 동결 비트들을 포함하는 것으로서 설정할 수도 있다.
UE (스케줄링된 엔티티) 는 x 의 노이즈성 버전을 수신할 수도 있고, x 또는 균등하게 u 로 표기해야 한다. 폴라 코드들은 간단한 연속 소거 (SC) 디코더로 디코딩될 수도 있으며, 이는 O (N log N) 의 디코딩 복잡도를 가지며, N 이 매우 클 경우 섀논 용량을 달성할 수 있다. 하지만, 짧은 블록 길이 및 중간 블록 길이에 대해, 폴라 코드들의 에러 레이트 성능은 현저하게 열화한다. 따라서, SC 리스트 (SCL) 디코딩이 폴라 코딩 에러 레이트 성능을 개선시키기 위해 활용될 수도 있다. SC 리스트 디코딩으로, (간단한 SC 디코더들에서와 같이) 오직 하나의 디코딩 경로만을 유지하는 대신, L개의 디코딩 경로들이 유지되며, 여기서, L>1 이고 L 은 리스트 사이즈를 나타낸다. 각각의 디코딩 스테이지에서, UE 에서의 디코더는 최소 가능성의 (최악의) 디코딩 경로들을 폐기하고, 오직 L개의 최상의 디코딩 경로들만을 유지한다. 예를 들어, 각각의 디코딩 스테이지에서 값 (u i ) 을 선택하는 대신, u i 의 어느 하나의 가능한 값에 대응하는 2개의 디코딩 경로들이 생성되고, 디코딩은 2개의 병렬 디코딩 스레드들 (2*L) 에서 계속된다. 디코딩 경로들의 수의 지수적 성장을 회피하기 위해, 각각의 디코딩 스테이지에서, 오직 L개의 가장 가능성있는 경로들만이 유지된다. 결국, UE 에서의 디코더는
Figure pct00016
에 대해 L개의 후보들의 리스트를 가질 것이고, 그들 중에서, 가장 가능성있는 후보가 선택된다. 따라서, 디코더가 SC 리스트 디코딩 알고리즘을 완료할 경우, 디코더는 단일의 코드워드를 리턴한다.
도 5 는 복수의 정보 비트들 (502) 및 복수의 동결 비트들 (504) 을 포함하는 폴라 코딩될 정보 블록 (500) 의 개략 예시도이다. 정보 블록 (500) 은, CRC 보조식 연속 소거 리스트 (CA-SCL) 디코딩을 수행하기 위해 스케줄링된 엔티티 (예컨대, UE) 에 의해 활용될 수도 있는 CRC 정보 (506) (예컨대, CRC 비트들) 를 더 포함한다. CA-SCL 에 있어서, CRC 는 L개의 후보들 (본 명세서에서 정보 블록 후보들로서도 또한 지칭됨) 로부터 출력 코드워드를 선택하기 위해 활용된다. 예를 들어, 스케줄링 엔티티 (송신 디바이스) 에서, 폴라 인코더 (예컨대, 도 4 에 도시된 폴라 인코더 (422)) 는 상기 설명된 바와 같이 CRC 비트들 (506) 을 연산하고, CRC 비트들 (506) 을 정보 비트들 (502) 에 첨부할 수도 있다. 스케줄링된 엔티티 (수신 디바이스) 에서, 폴라 디코더는 에러들에 대해 L개의 정보 블록 후보들의 각각을 테스트하기 위해 CRC 정보 (506) 를 사용할 수도 있다. 1 초과의 정보 블록 후보가 통과 (예컨대, 0 의 나머지를 생성) 하면, 폴라 디코더는, 정보 블록으로서 통과하는 후보들 중 가장 가능성있는 후보를 선택할 수도 있다.
일부 예들에 있어서, 폴라 인코더는, 정확한 출력 코드워드가 수신기에서 선택되는 가능성을 증가시키기 위해 최상의 서브채널들 (최고 신뢰도 서브채널들) 내에 CRC 정보 (506) 를 배치할 수도 있다. 예를 들어, 상술된 바와 같이, 폴라 인코더는, CRC 및 정보 비트들 양자 모두에 대한 K개의 최상의 서브채널들에 대응하는 정보 블록 (500) 에서의 K개의 원래 비트 위치들을 결정할 수도 있다. 그 후, 폴라 인코더는 K개의 최상의 서브채널들로부터 M개의 최상의 서브채널들을 결정하고, M개의 원래 비트 위치들을 CRC 비트들 (506) 에 대해 지정하고, K-M개의 원래 비트 위치들을 정보 비트들 (502) 에 대해 지정하고, 정보 블록에서의 나머지 원래 비트 위치들을 동결 비트들 (504) 에 대해 지정할 수도 있다. 이 예에 있어서, K개의 정보 비트들을 갖는 대신, 정보 블록 (500) 은 오직 K-M개의 정보 비트들 (502) 만을 포함할 수도 있다. 동일한 수의 정보 비트들을 유지하기 위해, K 가 증가되고, 따라서, 동결 비트들 (504) 의 수를 감소시킬 수도 있으며, 이는 폴라 코드의 에러 정정 능력을 감소시킬 수도 있다.
폴라 디코딩을 위해 활용된 CRC 정보 (506) (리스트 디코딩 CRC) 에 부가하여, 정보 비트들 (502) 자체는 정보 비트들의 무결성을 검증하기 위해 CRC (예컨대, 무결성 CRC, 도시 안됨) 를 더 포함할 수도 있다. 본 개시의 다양한 양태들에 있어서, 정보 비트들 (502) 은 제어 정보에 대응할 수도 있고, 무결성 CRC 는 수신 UE 로 하여금 제어 정보가 그 수신 UE 에 대해 의도되는지 여부를 결정할 수 있게 하기 위해 RNTI (그룹 또는 UE 특정) 로 스크램블링될 수도 있다.
제어 정보 및 CRC 정보의 폴라 코딩
도 6 은 제어 정보 (400) 를 포함하는 폴라 코드들의 CA-SCL 디코딩을 위한 송신물의 생성의 개략 예시도이다. 상술된 바와 같이, 제어 정보 (400) 는 공통 제어 정보 (410) 및/또는 전용 제어 정보 (412) 를 포함할 수도 있다. 도 6 에 도시된 예의 양태들 및 특징들의 다수가 도 4 와 관련하여 상기 설명된 것들과 동일하다. 동일한 그 양태들은 간결함을 위해 하기에서 상술되지 않는다.
도 6 에 예시된 바와 같이, 각각의 UE (예컨대, UE 1, UE 2, ..., UE N) 에 대한 공통 제어 정보 (410) 및 전용 제어 정보 (412) 의 각각은 2개의 사이클릭 리던던시 체크 (CRC) 계산 블록들로 전해진다. 제 1 CRC 계산 블록 (602) (무결성 CRC) 은 무결성 CRC 비트들을 연산하며, 이 무결성 CRC 비트들은, 일부 예들에서, 상기 설명된 바와 같이, (공통 제어 정보 (410) 에 대한) 그룹 아이덴티티 또는 (전용 제어 정보 (412) 에 대한) 목적지 UE 의 아이덴티티로 스크램블링될 수도 있다. 무결성 CRC 비트들은 수신 UE 에서 제어 정보의 무결성을 검증하고, 제어 정보가 그 수신 UE 에 대해 의도되는지 여부를 확인하기 위해 사용될 수도 있다. 제 2 CRC 계산 블록 (604) (리스트 디코딩 CRC) 은 리스트 디코딩 CRC 비트들을 연산하며, 이 리스트 디코딩 CRC 비트들은 폴라 코드들의 CA-SCL 디코딩에서 수신 UE 에 의해 활용될 수도 있다.
무결성 CRC 비트들 및 리스트 디코딩 CRC 비트들을 제어 정보 (400) 에 부가한 이후, (무결성 CRC 비트들 및 리스트 디코딩 CRC 비트들과 함께) 각각의 제어 정보 (400) 는 개별 폴라 코드 블록들을 생성하기 위해 개별 폴라 인코더 (606) 에 의해 별도로 폴라 인코딩되며, 그 후, 이 개별 폴라 코드 블록들은 변조, 스크램블링, 및 매핑 블록 (608) 에 전해져 폴라 코드 블록들을 무선 에어 인터페이스에서의 리소스들에 변조, 스크램블링, 및/또는 매핑할 수도 있다. 일부 예들에 있어서, 각각의 무결성 CRC 는 16 비트들을 포함할 수도 있고, 각각의 리스트 CRC 는 또한 16 비트들을 포함할 수도 있으며, (예컨대, 동결 비트들의 수가 정보 블록에서의 추가적인 정보 비트들을 수용하도록 감소되는 경우) 이는 제어 정보의 오버 헤드를 증가시키고 폴라 코드의 에러 정정 능력을 감소시킬 수도 있다.
본 개시의 다양한 양태들은, 폴라 코딩된 제어 정보의 CA-SCL 디코딩 및 제어 정보의 검증 양자 모두를 위해 활용될 폴라 코딩된 제어 정보에 대한 단일의 결합된 CRC 를 생성하기 위해 송신 디바이스 (예컨대, 스케줄링 엔티티) 에 대해 제공한다. 이러한 방식으로, CRC 비트들의 총 수는 감소되고, 따라서, CRC 오버 헤드를 감소시킬 수도 있다. 부가적으로, 폴라 코딩된 제어 정보 블록에서의 정보 비트들 및 동결 비트들의 수를 증가시킴으로써 성능 (예컨대, 블록 에러 레이트) 이 개선 (증가) 될 수도 있다. 더욱이, 인코딩 프로세스는 오직 제어 정보에 대해 CRC 계산을 요구함으로써 단순화될 수도 있다.
도 7 은 본 개시의 일부 양태들에 따른, 폴라 코드들의 CA-SCL 디코딩을 위한 제어 정보 (400) 의 송신물의 생성의 개략 예시도이다. 도 7 에 예시된 바와 같이, 각각의 UE (예컨대, UE 1, UE 2, ..., UE N) 에 대한 공통 제어 정보 (410) 및 전용 제어 정보 (412) 의 각각은 오직 단일의 결합된 사이클릭 리던던시 체크 (CRC) 계산 블록 (702) (결합된 CRC 블록) 으로 전해진다. 결합된 CRC 블록 (702) 은 수신기 (스케줄링된 엔티티) 에서의 제어 정보 (400) 의 무결성을 공동으로 디코딩하고 검증하도록 선택된 다수의 CRC 비트들을 연산한다. 예를 들어, 스케줄링된 엔티티는 CA-SCL 디코딩을 수행하기 위해 전체 수의 CRC 비트들을 활용할 수도 있고, 그 후, 디코딩된 제어 정보에 대한 무결성 체크를 수행하기 위해 동일한 전체 수의 CRC 비트들을 활용할 수도 있다.
본 개시의 다양한 양태들에 있어서, CRC 비트들의 수는 폴라 코딩된 제어 정보의 CA-SCL 디코딩을 위해 수신 UE (스케줄링된 엔티티) 에 의해 활용된 리스트 사이즈 (L) 에 적어도 기초하여 선택될 수도 있다. 일부 예들에 있어서, CRC 비트들의 수는 무결성 체크 CRC 비트들의 수 (M) 와 CA-SCL CRC 비트들의 수 (J) 의 합과 동일할 수도 있으며, 여기서, CA-SCL CRC 비트들의 수 (J ) 는 리스트 사이즈에 기초하여 선택된다. 예를 들어, CA-SCL CRC 비트들의 수는 리스트 사이즈의 이진 로그와 동일할 수도 있다 (예컨대, J = log2 L). 따라서, CA-SCL CRC 비트들의 수는 통상의 16 CA-SCL CRC 비트들로부터 L=8 에 대해 3 CRC 비트들로 그리고 L=32 에 대해 5 CRC 비트들로 감소될 수도 있다. 따라서, 무결성 체크 CRC 비트들의 수가 16 을 유지하면, CRC 비트들의 총 수는 32 CRC 비트들로부터 L=8 에 대해 19 CRC 비트들로 그리고 L=32 에 대해 21 CRC 비트들로 감소될 수도 있다.
CA-SCL CRC 비트들의 수를 리스트 사이즈의 이진 로그로서 선택함으로써, 오류 긍정 (false positive) 레이트가 동일하게 유지될 수도 있다. 여기서, 오류 긍정 레이트는 CRC 체크들의 총 수에 대한 부정확한 CRC 체크 통과들 (예컨대, 에러로 통과하는 CRC 체크들) 의 수의 비율을 지칭한다. 예를 들어, 리스트 디코딩이 수신기에서 사용되지 않은 경우 제어 정보 블록에 부가된 M비트 CRC 에 대한 오류 긍정 레이트 (P f ) 는 P f = 2- M 로서 표현될 수도 있다. L개의 랜덤하게 선택된 코드워드들이 M비트 CRC 에 대해 체크되는 랜덤 리스트 디코더에 대해, 오류 긍정 레이트는 다음과 같이 표현될 수도 있다:
Figure pct00017
.
그 후, 프루닝을 위해 (예컨대, CA-SCL 을 수행하기 위해) 남겨진 CRC 비트들의 유효 수는 다음이 된다:
Figure pct00018
따라서, CA-SCL 에 대한 CRC 비트들을 활용할 경우 동일한 오류 긍정 레이트를 유지하기 위해, 추가적인
Figure pct00019
CA-SCL CRC 비트들이 무결성 체크 CRC 비트들에 부가되어야 한다.
특정 N비트 제어 정보 메시지에 대한 선택된 CRC 비트들의 수 (예컨대, M+J) 에 기초하여, 결합된 CRC 블록 (702) 은 N비트 제어 정보 메시지에 M+J개의 "0” 비트들을 부가함으로써 M+J 비트들의 CRC 를 연산할 수도 있고, 차수 N+(M+J)-1 의 결과적인 다항식은 차수 M+J 의 생성기 다항식에 의해 제산될 수도 있다. 이는, M+J 계수들 (또는 M+J 비트들) 을 갖는 차수 (M+J)-1 의 나머지 다항식을 생성한다. 그 후, 이들 M+J 비트들 (예컨대, 결합된 CRC 비트들) 은 UE 의 RNTI (또는 그룹 RNTI) 로 스크램블링되고 N비트 제어 정보 비트들에 첨부될 수도 있다.
결합된 CRC 비트들을 제어 정보에 부가한 이후, (결합된 CRC 비트들과 함께) 각각의 제어 정보 (400) 는 개별 폴라 인코더 (606) 에 의해 별도로 폴라 인코딩되고, 그 후, 변조, 스크램블링, 및 매핑 블록 (608) 에 의해 무선 에어 인터페이스에서의 리소스들에 변조, 스크램블링, 및/또는 매핑된다. 일부 예들에 있어서, 결합된 CRC 정보는, 상기 설명된 바와 같이, 정보 블록에 대한 최상의 서브채널들 내에 배치될 수도 있다. 예를 들어, 상술된 바와 같이, 폴라 인코더 (606) 는 원래 비트 위치들의 각각에 대한 신뢰도 메트릭 (예컨대, LLR) 을 결정하고, 최고 신뢰도 메트릭들을 갖는 서브채널들을 결합된 CRC 정보에 할당할 수도 있다. 예를 들어, 폴라 인코더는, CRC 비트들 및 정보 비트들 양자 모두에 대한 K개의 최상의 서브채널들에 대응하는 정보 블록에서의 K개의 원래 비트 위치들을 식별할 수도 있다. 그 후, 폴라 인코더 (606) 는 K개의 최상의 서브채널들로부터 M+J개의 최상의 서브채널들을 결정하고, M+J개의 원래 비트 위치들을 CRC 비트들에 대해 지정하고, K-(M+J)개의 원래 비트 위치들을 정보 비트들에 대해 지정하고, 정보 블록에서의 나머지 원래 비트 위치들을 동결 비트들에 대해 지정할 수도 있다.
다른 예들에 있어서, 결합된 CRC 정보는 조기 종료를 지원하기 위해 서브채널들 사이에서 분배될 수도 있다. 예를 들어, 폴라 인코더 (606) 는 서브채널들의 일부분에 CRC 정보를 할당할 수도 있으며, 여기서, 서브채널들의 일부분은 N개의 서브채널들 또는 K개의 최상의 서브채널들 전반에 걸쳐 분배된다.
스케줄링 엔티티
도 8 은 프로세싱 시스템 (814) 을 채용한 스케줄링 엔티티 (800) 에 대한 하드웨어 구현의 일 예를 예시한 블록 다이어그램이다. 예를 들어, 스케줄링 엔티티 (800) 는 도 1 및/또는 도 2 중 임의의 하나 이상에서 예시된 바와 같은 사용자 장비 (UE) 일 수도 있다. 다른 예에 있어서, 스케줄링 엔티티 (800) 는 도 1 및/또는 도 2 중 임의의 하나 이상에서 예시된 바와 같은 기지국일 수도 있다.
스케줄링 엔티티 (800) 는 하나 이상의 프로세서들 (804) 을 포함하는 프로세싱 시스템 (814) 으로 구현될 수도 있다. 프로세서들 (804) 의 예들은 마이크로프로세서들, 마이크로 제어기들, 디지털 신호 프로세서들 (DSP들), 필드 프로그래밍가능 게이트 어레이들 (FPGA들), 프로그래밍가능 로직 디바이스들 (PLD들), 상태 머신들, 게이트형 로직, 이산 하드웨어 회로들, 및 본 개시 전반에 걸쳐 설명된 다양한 기능을 수행하도록 구성된 다른 적합한 하드웨어를 포함한다. 다양한 예들에 있어서, 스케줄링 엔티티 (800) 는 본 명세서에서 설명된 기능들 중 임의의 하나 이상을 수행하도록 구성될 수도 있다. 즉, 프로세서 (804) 는, 스케줄링 엔티티 (800) 에서 활용된 바와 같이, 하기에서 설명되는 프로세스들 및 절차들 중 임의의 하나 이상을 구현하는데 사용될 수도 있다.
이 예에 있어서, 프로세싱 시스템 (814) 은 버스 (802) 에 의해 일반적으로 표현되는 버스 아키텍처로 구현될 수도 있다. 버스 (802) 는 프로세싱 시스템 (814) 의 특정 어플리케이션 및 전체 설계 제약들에 의존하는 임의의 수의 상호접속 버스들 및 브리지들을 포함할 수도 있다. 버스 (802) 는 (프로세서 (804) 에 의해 일반적으로 표현된) 하나 이상의 프로세서들, 메모리 (805), 및 (컴퓨터 판독가능 매체 (806) 에 의해 일반적으로 표현된) 컴퓨터 판독가능 매체들을 포함한 다양한 회로들을 함께 통신가능하게 커플링시킨다. 버스 (802) 는 또한, 당업계에 널리 공지되고 따라서 어떠한 추가로 설명되지 않을 타이밍 소스들, 주변기기들, 전압 레귤레이터들, 및 전력 관리 회로들과 같은 다양한 다른 회로들을 링크시킬 수도 있다. 버스 인터페이스 (808) 는 버스 (802) 와 트랜시버 (810) 간의 인터페이스를 제공한다. 트랜시버 (810) 는 송신 매체 상으로 다양한 다른 장치와 통신하는 수단 또는 통신 인터페이스를 제공한다. 장치의 본성에 의존하여, 사용자 인터페이스 (812) (예컨대, 키패드, 디스플레이, 스피커, 마이크로폰, 조이스틱) 가 또한 제공될 수도 있다.
프로세서 (804) 는 버스 (802) 를 관리하는 것, 및 컴퓨터 판독가능 매체 (806) 상에 저장된 소프트웨어의 실행을 포함한 일반 프로세싱을 책임진다. 소프트웨어는, 프로세서 (804) 에 의해 실행될 경우, 프로세싱 시스템 (814) 으로 하여금 임의의 특정 장치에 대해 하기에서 설명되는 다양한 기능들을 수행하게 한다. 컴퓨터 판독가능 매체 (806) 및 메모리 (805) 는 또한, 소프트웨어를 실행할 경우 프로세서 (804) 에 의해 조작되는 데이터를 저장하기 위해 사용될 수도 있다.
프로세싱 시스템에서의 하나 이상의 프로세서들 (804) 은 소프트웨어를 실행할 수도 있다. 소프트웨어는, 소프트웨어, 펌웨어, 미들웨어, 마이크로코드, 하드웨어 디스크립션 언어, 또는 기타 등등으로서 지칭되든 아니든, 명령들, 명령 세트들, 코드, 코드 세그먼트들, 프로그램 코드, 프로그램들, 서브프로그램들, 소프트웨어 모듈들, 어플리케이션들, 소프트웨어 어플리케이션들, 소프트웨어 패키지들, 루틴들, 서브루틴들, 오브젝트들, 실행가능물들, 실행 스레드들, 절차들, 함수들 등을 의미하도록 넓게 해석될 것이다.
소프트웨어는 컴퓨터 판독가능 매체 (806) 상에 상주할 수도 있다. 컴퓨터 판독가능 매체 (806) 는 비일시적인 컴퓨터 판독가능 매체일 수도 있다. 비일시적인 컴퓨터 판독가능 매체는, 예로서, 자기 저장 디바이스 (예컨대, 하드 디스크, 플로피 디스크, 자기 스트립), 광학 디스크 (예컨대, 컴팩트 디스크 (CD) 또는 디지털 다기능 디스크 (DVD)), 스마트 카드, 플래시 메모리 디바이스 (예컨대, 카드, 스틱, 또는 키 드라이브), 랜덤 액세스 메모리 (RAM), 판독 전용 메모리 (ROM), 프로그래밍가능 ROM (PROM), 소거가능한 PROM (EPROM), 전기적으로 소거가능한 PROM (EEPROM), 레지스터, 착탈가능 디스크, 및 컴퓨터에 의해 액세스 및 판독될 수도 있는 소프트웨어 및/또는 명령들을 저장하기 위한 임의의 다른 적합한 매체를 포함한다. 컴퓨터 판독가능 매체는 또한, 예로서, 캐리어파, 송신 라인, 및 컴퓨터에 의해 액세스 및 판독될 수도 있는 소프트웨어 및/또는 명령들을 송신하기 위한 임의의 다른 적합한 매체를 포함할 수도 있다. 컴퓨터 판독가능 매체 (806) 는 프로세싱 시스템 (814) 내에 상주할 수도 있거나, 프로세싱 시스템 (814) 외부에 있을 수도 있거나, 또는 프로세싱 시스템 (814) 을 포함한 다중의 엔티티들에 걸쳐 분산될 수도 있다. 컴퓨터 판독가능 매체 (806) 는 컴퓨터 프로그램 제품에서 구현될 수도 있다. 예로서, 컴퓨터 프로그램 제품은 패키징 재료들에 컴퓨터 판독가능 매체를 포함할 수도 있다. 당업자는 전체 시스템에 부과된 전체 설계 제약들 및 특정 어플리케이션에 의존하여 본 개시 전반에 걸쳐 제시되는 설명된 기능성을 최상으로 구현할 수 있는 방법을 인식할 것이다.
본 개시의 일부 양태들에 있어서, 프로세서 (804) 는 다양한 기능들을 위해 구성된 회로부를 포함할 수도 있다. 예를 들어, 프로세서 (804) 는, 예를 들어, 스케줄링된 엔티티에 대한 제어 정보 (예컨대, 공통 또는 전용 다운링크 제어 정보 (DCI)) 를 포함한 정보 블록을 생성하는 것을 포함하는 다양한 기능들을 위해 구성된 제어 정보 생성 회로부 (840) 를 포함할 수도 있다. 예를 들어, 제어 정보 생성 회로부 (840) 는 도 4 내지 도 7 및/또는 도 10 과 관련하여 설명된 기능들 중 하나 이상을 구현하도록 구성될 수도 있다. 제어 정보 생성 회로부 (840) 는 제어 정보 생성 소프트웨어 (860) 와 협력하여 동작할 수도 있다.
프로세서 (804) 는, 예를 들어, 스케줄링된 엔티티에서의 제어 정보의 무결성을 공동으로 디코딩하고 검증하도록 다수의 CRC 비트들을 선택하는 것을 포함하는 다양한 기능들을 위해 구성된 CRC 생성 회로부 (842) 를 더 포함할 수도 있다. 일부 예들에 있어서, CRC 비트들의 수는 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈 (L) 에 적어도 기초하여 선택된다. CRC 생성 회로부 (842) 는 추가로, 정보 블록에 대해, 선택된 수의 CRC 비트들을 포함하는 결합된 CRC 정보를 생성하도록 구성될 수도 있다. 예를 들어, CRC 생성 회로부 (842) 는 도 4 내지 도 7 및/또는 도 10 과 관련하여 설명된 기능들 중 하나 이상을 구현하도록 구성될 수도 있다. CRC 생성 회로부 (842) 는 제어 정보 생성 소프트웨어 (862) 와 협력하여 동작할 수도 있다.
프로세서 (804) 는, 예를 들어, 무선 송신을 위한 제어 정보 및 결합된 CRC 정보를 포함한 정보 블록을 폴라 인코딩하는 것을 포함하는 다양한 기능들을 위해 구성된 폴라 인코더 회로부 (844) 를 더 포함할 수도 있다. 예를 들어, 폴라 인코더 회로부 (844) 는 도 4 내지 도 7 및/또는 도 10 과 관련하여 하기에서 설명되는 기능들 중 하나 이상을 구현하도록 구성될 수도 있다. 폴라 인코더 회로부 (844) 는 폴라 인코더 소프트웨어 (864) 와 협력하여 동작할 수도 있다.
스케줄링된 엔티티
도 9 는 프로세싱 시스템 (914) 을 채용한 예시적인 스케줄링된 엔티티 (900) 에 대한 하드웨어 구현의 일 예를 예시한 개념 다이어그램이다. 본 개시의 다양한 양태들에 따르면, 엘리먼트, 또는 엘리먼트의 임의의 부분, 또는 엘리먼트들의 임의의 조합은, 하나 이상의 프로세서들 (904) 을 포함하는 프로세싱 시스템 (914) 으로 구현될 수도 있다. 예를 들어, 스케줄링된 엔티티 (900) 는 도 1 및/또는 도 2 중 임의의 하나 이상에서 예시된 바와 같은 사용자 장비 (UE) 일 수도 있다.
프로세싱 시스템 (914) 은 버스 인터페이스 (908), 버스 (902), 메모리 (905), 프로세서 (904), 및 컴퓨터 판독가능 매체 (906) 를 포함하여, 도 8 에 예시된 프로세싱 시스템 (814) 과 실질적으로 동일할 수도 있다. 더욱이, 스케줄링된 엔티티 (900) 는 도 8 에서 상기 설명된 것들과 실질적으로 유사한 사용자 인터페이스 (912) 및 트랜시버 (910) 를 포함할 수도 있다. 즉, 프로세서 (904) 는, 스케줄링된 엔티티 (900) 에서 활용된 바와 같이, 하기에서 설명되는 프로세스들 중 임의의 하나 이상을 구현하는데 사용될 수도 있다.
본 개시의 일부 양태들에 있어서, 프로세서 (904) 는, 예를 들어, 무선 통신 인터페이스 상으로 수신된 스케줄링된 엔티티에 대한 제어 정보 및 결합된 CRC 정보를 포함한 폴라 코드 블록을 폴라 디코딩하는 것을 포함하는 다양한 기능들을 위해 구성된 디코더 회로부 (940) 를 포함할 수도 있다. 일부 예들에 있어서, 디코더 회로부 (940) 는 CA-SCL 디코딩 알고리즘을 구현하면서 폴라 코드 블록을 폴라 디코딩하기 위해 결합된 CRC 정보를 활용할 수도 있다. 예를 들어, 폴라 디코더 회로부 (940) 는 도 5 내지 도 7 및/또는 도 11 과 관련하여 설명된 기능들 중 하나 이상을 구현하도록 구성될 수도 있다. 디코더 회로부 (940) 는 디코더 소프트웨어 (960) 와 협력하여 동작할 수도 있다.
프로세서 (904) 는, 예를 들어, 디코딩 동안 활용된 것과 동일한 결합된 CRC 정보를 활용하여 디코딩된 제어 정보의 무결성을 검증하는 것을 포함하는 다양한 기능들을 위해 구성된 제어 정보 검증 회로부 (942) 를 더 포함할 수도 있다. 예를 들어, 제어 정보 검증 회로부 (942) 는 도 4 내지 도 7 및/또는 도 11 과 관련하여 설명된 기능들 중 하나 이상을 구현하도록 구성될 수도 있다. 제어 정보 검증 회로부 (942) 는 제어 정보 검증 소프트웨어 (962) 와 협력하여 동작할 수도 있다.
결합된 CRC 로의 폴라 인코딩
도 10 은 본 개시의 일부 양태들에 따른, 결합된 CRC 로 제어 정보를 폴라 인코딩하기 위한 예시적인 프로세스 (1000) 를 예시한 플로우 차트이다. 하기에서 설명되는 바와 같이, 일부 또는 모든 예시된 특징들은 본 개시의 범위 내의 특정 구현에서 생략될 수도 있고, 일부 예시된 특징들은 모든 실시형태들의 구현을 위해 요구되지 않을 수도 있다. 일부 예들에 있어서, 프로세스 (1000) 는 도 8 에 예시된 스케줄링 엔티티 (800) 에 의해 실행될 수도 있다. 일부 예들에 있어서, 프로세스 (1000) 는 하기에서 설명되는 기능들 또는 알고리즘을 실행하기 위한 임의의 적합한 장치 또는 수단에 의해 실행될 수도 있다.
블록 1002 에서, 스케줄링 엔티티는 스케줄링된 엔티티에 대한 제어 정보 (예컨대, 공통 또는 전용 제어 정보) 를 포함한 정보 블록을 생성할 수도 있다. 예를 들어, 제어 정보는 상기 설명된 그리고 도 4, 도 6 및/또는 도 7 에 예시된 제어 정보에 대응할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 제어 정보 생성 회로부 (840) 가 제어 정보를 생성할 수도 있다.
블록 1004 에서, 스케줄링 엔티티는 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈 (L) 에 적어도 기초하여 제어 정보에 대한 사이클릭 리던던시 체크 (CRC) 비트들의 수를 선택할 수도 있다. 예를 들어, CRC 비트들의 수는 무결성 체크 CRC 비트들의 수 (M) 와 CRC 보조식 SLC (CA-SCL) CRC 비트들의 수 (J) 의 합과 동일할 수도 있으며, 여기서, CA-SCL CRC 비트들의 수 (J ) 는 리스트 사이즈에 기초하여 선택된다. 일부 예들에 있어서, CA-SCL CRC 비트들의 수는 리스트 사이즈의 이진 로그와 동일할 수도 있다 (예컨대, J = log2 L). 블록 1006 에서, 스케줄링 엔티티는 정보 블록에 대한 선택된 수의 CRC 비트들 (예컨대, 결합된 CRC 비트들) 을 포함한 CRC 정보를 생성하고, 결합된 CRC 비트들을 정보 블록에 첨부할 수도 있다. 여기서, CRC 정보는 제어 정보에 기초할 수도 있고, 추가로, 그룹 또는 UE 특정 식별자 (예컨대, RNTI) 에 기초할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 CRC 생성 회로부 (842) 가 결합된 CRC 를 생성할 수도 있다.
블록 1008 에서, 스케줄링 엔티티는 결합된 CRC 비트들을 포함한 정보 블록을 폴라 인코딩할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 폴라 인코더 회로부 (844) 는 제어 정보 및 결합된 CRC 비트들을 포함한 폴라 코드 블록을 생성하기 위해 정보 블록을 폴라 인코딩할 수도 있다. 블록 1010 에서, 스케줄링 엔티티는 에어 인터페이스 상으로 폴라 코드 블록을 송신할 수도 있다. 예를 들어, 스케줄링 엔티티는 도 8 에 도시된 트랜시버 (810) 를 활용하여, 에어 인터페이스 상으로 폴라 코드 블록을 송신할 수도 있다.
도 11 은 본 개시의 일부 양태들에 따른, 결합된 CRC 로 제어 정보를 폴라 인코딩하기 위한 다른 예시적인 프로세스 (1100) 를 예시한 플로우 차트이다. 하기에서 설명되는 바와 같이, 일부 또는 모든 예시된 특징들은 본 개시의 범위 내의 특정 구현에서 생략될 수도 있고, 일부 예시된 특징들은 모든 실시형태들의 구현을 위해 요구되지 않을 수도 있다. 일부 예들에 있어서, 프로세스 (1100) 는 도 8 에 예시된 스케줄링 엔티티 (800) 에 의해 실행될 수도 있다. 일부 예들에 있어서, 프로세스 (1100) 는 하기에서 설명되는 기능들 또는 알고리즘을 실행하기 위한 임의의 적합한 장치 또는 수단에 의해 실행될 수도 있다.
블록 1102 에서, 스케줄링 엔티티는 스케줄링된 엔티티에 대한 제어 정보 (예컨대, 공통 또는 전용 제어 정보) 를 포함한 정보 블록을 생성할 수도 있다. 예를 들어, 제어 정보는 상기 설명된 그리고 도 4, 도 6 및/또는 도 7 에 예시된 제어 정보에 대응할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 제어 정보 생성 회로부 (840) 가 제어 정보를 생성할 수도 있다.
블록 1104 에서, 스케줄링 엔티티는 SCL 폴라 디코딩을 위해 스케줄링된 엔티티에 의해 활용된 리스트 사이즈를 결정할 수도 있다. 일부 예들에 있어서, 스케줄링된 엔티티는 접속 확립 동안 또는 스케줄링 엔티티에 의한 요청에 응답하여 리스트 사이즈를 스케줄링 엔티티에 제공할 수도 있다. 다른 예들에 있어서, 리스트 사이즈는 셀 또는 네트워크에 대해 설정될 수도 있고, 스케줄링 엔티티로부터 스케줄링된 엔티티로 송신될 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 CRC 생성 회로부 (842) 가 리스트 사이즈를 결정할 수도 있다.
블록 1106 에서, 스케줄링 엔티티는 수신된 제어 정보의 무결성을 검증함에 있어서 스케줄링된 엔티티에 의한 사용을 위해 무결성 체크 비트들의 제 1 수를 선택할 수도 있다. 일부 예들에 있어서, 무결성 체크 비트들의 수는 8, 16, 또는 32 비트들을 포함할 수도 있다. 블록 1108 에서, 스케줄링 엔티티는 리스트 사이즈에 기초하여 CRC 보조식 SCL 비트들의 제 2 수를 선택할 수도 있다. 일부 예들에 있어서, CRC 보조식 SCL 비트들의 제 2 수는 리스트 사이즈의 이진 로그와 동일하다. 그 후, 블록 1110 에서, 스케줄링 엔티티는 결합된 CRC 비트들의 총 수를, 무결성 체크 비트들의 제 1 수와 CRC 보조식 SCL 비트들의 제 2 수의 합으로서 계산할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 CRC 생성 회로부 (842) 가 무결성 체크 비트들의 제 1 수, CRC 보조식 SCL 비트들의 제 2 수, 및 결합된 CRC 비트들의 총 수를 결정할 수도 있다.
블록 1112 에서, 스케줄링 엔티티는 정보 블록에 대한 결합된 CRC 비트들의 총 수를 포함한 CRC 정보를 생성하고, 결합된 CRC 비트들을 정보 블록에 첨부할 수도 있다. 여기서, CRC 정보는 제어 정보에 기초할 수도 있고, 추가로, 그룹 또는 UE 특정 식별자 (예컨대, RNTI) 에 기초할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 CRC 생성 회로부 (842) 가 결합된 CRC 를 생성할 수도 있다.
블록 1114 에서, 스케줄링 엔티티는 결합된 CRC 비트들을 포함한 정보 블록을 폴라 인코딩할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 폴라 인코더 회로부 (844) 는 제어 정보 및 결합된 CRC 비트들을 포함한 폴라 코드 블록을 생성하기 위해 정보 블록을 폴라 인코딩할 수도 있다. 블록 1116 에서, 스케줄링 엔티티는 에어 인터페이스 상으로 폴라 코드 블록을 송신할 수도 있다. 예를 들어, 스케줄링 엔티티는 도 8 에 도시된 트랜시버 (810) 를 활용하여, 에어 인터페이스 상으로 폴라 코드 블록을 송신할 수도 있다.
도 12 는 본 개시의 일부 양태들에 따른, 결합된 CRC 로 제어 정보를 폴라 인코딩하기 위한 다른 예시적인 프로세스 (1200) 를 예시한 플로우 차트이다. 하기에서 설명되는 바와 같이, 일부 또는 모든 예시된 특징들은 본 개시의 범위 내의 특정 구현에서 생략될 수도 있고, 일부 예시된 특징들은 모든 실시형태들의 구현을 위해 요구되지 않을 수도 있다. 일부 예들에 있어서, 프로세스 (1200) 는 도 8 에 예시된 스케줄링 엔티티 (800) 에 의해 실행될 수도 있다. 일부 예들에 있어서, 프로세스 (1200) 는 하기에서 설명되는 기능들 또는 알고리즘을 실행하기 위한 임의의 적합한 장치 또는 수단에 의해 실행될 수도 있다.
블록 1202 에서, 스케줄링 엔티티는 스케줄링된 엔티티에 대한 제어 정보 (예컨대, 공통 또는 전용 제어 정보) 를 포함한 정보 블록을 생성할 수도 있다. 예를 들어, 제어 정보는 상기 설명된 그리고 도 4, 도 6 및/또는 도 7 에 예시된 제어 정보에 대응할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 제어 정보 생성 회로부 (840) 가 제어 정보를 생성할 수도 있다.
블록 1204 에서, 스케줄링 엔티티는 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈 (L) 에 적어도 기초하여 제어 정보에 대한 사이클릭 리던던시 체크 (CRC) 비트들의 수를 선택할 수도 있다. 예를 들어, CRC 비트들의 수는 무결성 체크 CRC 비트들의 수 (M) 와 CRC 보조식 SLC (CA-SCL) CRC 비트들의 수 (J) 의 합과 동일할 수도 있으며, 여기서, CA-SCL CRC 비트들의 수 (J ) 는 리스트 사이즈에 기초하여 선택된다. 일부 예들에 있어서, CA-SCL CRC 비트들의 수는 리스트 사이즈의 이진 로그와 동일할 수도 있다 (예컨대, J = log2 L). 블록 1206 에서, 스케줄링 엔티티는 정보 블록에 대한 선택된 수의 CRC 비트들 (예컨대, 결합된 CRC 비트들) 을 포함한 CRC 정보를 생성하고, 결합된 CRC 비트들을 정보 블록에 첨부할 수도 있다. 여기서, CRC 정보는 제어 정보에 기초할 수도 있고, 추가로, 그룹 또는 UE 특정 식별자 (예컨대, RNTI) 에 기초할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 CRC 생성 회로부 (842) 가 결합된 CRC 를 생성할 수도 있다.
블록 1208 에서, 스케줄링 엔티티는 정보 블록의 원래 비트 위치들의 각각에 대해, 비트 에러 확률 (BEP) 및/또는 로그 가능성 비 (LLR) 와 같은 개별 신뢰도 메트릭을 결정할 수도 있다. 예를 들어, 코딩된 비트 위치들의 LLR들은 (예컨대, 서브채널들의 개별 SNR들에 기초하여) 서브채널 조건들로부터 공지될 수도 있다. 따라서, 정보 블록의 원래 비트들 중 하나 이상이 코드워드의 코딩된 비트들의 각각에 기여할 수도 있기 때문에, 원래 비트 위치들의 각각의 LLR들은 밀도 진화 또는 가우시안 근사화를 수행함으로써 코딩된 비트 위치들의 공지된 LLR들로부터 도출될 수도 있다. 계산된 원래 비트 위치 LLR들에 기초하여, 블록 1210 에서, 스케줄링 엔티티는 최고 신뢰도 메트릭들로부터 최저 신뢰도 메트릭들로의 순서로 서브채널들을 소팅할 수도 있다. 블록 1212 에서, 스케줄링 엔티티는 최고 신뢰도 메트릭들을 갖는 서브채널들을 CRC 정보에 할당하고, 그 후, 최고 신뢰도 서브채널들에 대응하는 정보 블록의 원래 비트 위치들을 CRC 정보를 포함하는 것으로서 설정할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 CRC 생성 회로부 (842) 는 신뢰도 메트릭들을 결정하고, 신뢰도 메트릭들에 기초하여 서브채널들을 소팅하며, 최고 신뢰도 메트릭들을 갖는 서브채널들을 CRC 정보에 할당할 수도 있다.
블록 1214 에서, 스케줄링 엔티티는 결합된 CRC 비트들을 포함한 정보 블록을 폴라 인코딩할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 폴라 인코더 회로부 (844) 는 제어 정보 및 결합된 CRC 비트들을 포함한 폴라 코드 블록을 생성하기 위해 정보 블록을 폴라 인코딩할 수도 있다. 블록 1216 에서, 스케줄링 엔티티는 에어 인터페이스 상으로 폴라 코드 블록을 송신할 수도 있다. 예를 들어, 스케줄링 엔티티는 도 8 에 도시된 트랜시버 (810) 를 활용하여, 에어 인터페이스 상으로 폴라 코드 블록을 송신할 수도 있다.
도 13 은 본 개시의 일부 양태들에 따른, 결합된 CRC 로 제어 정보를 폴라 인코딩하기 위한 다른 예시적인 프로세스 (1300) 를 예시한 플로우 차트이다. 하기에서 설명되는 바와 같이, 일부 또는 모든 예시된 특징들은 본 개시의 범위 내의 특정 구현에서 생략될 수도 있고, 일부 예시된 특징들은 모든 실시형태들의 구현을 위해 요구되지 않을 수도 있다. 일부 예들에 있어서, 프로세스 (1300) 는 도 8 에 예시된 스케줄링 엔티티 (800) 에 의해 실행될 수도 있다. 일부 예들에 있어서, 프로세스 (1300) 는 하기에서 설명되는 기능들 또는 알고리즘을 실행하기 위한 임의의 적합한 장치 또는 수단에 의해 실행될 수도 있다.
블록 1302 에서, 스케줄링 엔티티는 스케줄링된 엔티티에 대한 제어 정보 (예컨대, 공통 또는 전용 제어 정보) 를 포함한 정보 블록을 생성할 수도 있다. 예를 들어, 제어 정보는 상기 설명된 그리고 도 4, 도 6 및/또는 도 7 에 예시된 제어 정보에 대응할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 제어 정보 생성 회로부 (840) 가 제어 정보를 생성할 수도 있다.
블록 1304 에서, 스케줄링 엔티티는 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈 (L) 에 적어도 기초하여 제어 정보에 대한 사이클릭 리던던시 체크 (CRC) 비트들의 수를 선택할 수도 있다. 예를 들어, CRC 비트들의 수는 무결성 체크 CRC 비트들의 수 (M) 와 CRC 보조식 SLC (CA-SCL) CRC 비트들의 수 (J) 의 합과 동일할 수도 있으며, 여기서, CA-SCL CRC 비트들의 수 (J ) 는 리스트 사이즈에 기초하여 선택된다. 일부 예들에 있어서, CA-SCL CRC 비트들의 수는 리스트 사이즈의 이진 로그와 동일할 수도 있다 (예컨대, J = log2 L). 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 CRC 생성 회로부 (842) 는 CRC 정보에 대한 결합된 CRC 비트들의 수를 선택할 수도 있다.
블록 1306 에서, 스케줄링 엔티티는 제 1 다항식을 생성하기 위해 제로 ('0') 비트들의 추가적인 수를 제어 정보에 부가할 수도 있다. 본 개시의 다양한 양태들에 있어서, '0’ 비트들의 추가적인 수는 결합된 CRC 비트들의 총 수와 동일할 수도 있다. 블록 1308 에서, 스케줄링 엔티티는 결합된 CRC 비트들의 총 수를 포함한 나머지 다항식을 생성하기 위해 제 1 다항식을 생성기 다항식에 의해 제산할 수도 있다. 블록 1310 에서, 스케줄링 엔티티는 CRC 정보를 생성하기 위해 스케줄링된 엔티티와 연관된 식별자 (예컨대, 그룹 식별자 또는 UE 특정 식별자) 로 결합된 CRC 비트들을 스크램블링할 수도 있다. 그 후, 블록 1312 에서, 스케줄링 엔티티는 정보 블록에서의 제어 정보에 CRC 정보를 첨부할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 CRC 생성 회로부 (842) 가 CRC 정보를 생성할 수도 있다.
블록 1314 에서, 스케줄링 엔티티는 결합된 CRC 비트들을 포함한 정보 블록을 폴라 인코딩할 수도 있다. 예를 들어, 도 8 과 관련하여 상기 도시되고 설명된 폴라 인코더 회로부 (844) 는 제어 정보 및 결합된 CRC 비트들을 포함한 폴라 코드 블록을 생성하기 위해 정보 블록을 폴라 인코딩할 수도 있다. 블록 1316 에서, 스케줄링 엔티티는 에어 인터페이스 상으로 폴라 코드 블록을 송신할 수도 있다. 예를 들어, 스케줄링 엔티티는 도 8 에 도시된 트랜시버 (810) 를 활용하여, 에어 인터페이스 상으로 폴라 코드 블록을 송신할 수도 있다.
결합된 CRC 로의 폴라 디코딩
도 14 는 본 개시의 일부 양태들에 따른, 제어 정보 및 결합된 CRC 를 포함하는 폴라 코드 블록을 수신 및 폴라 디코딩하기 위한 예시적인 프로세스 (1400) 를 예시한 플로우 차트이다. 하기에서 설명되는 바와 같이, 일부 또는 모든 예시된 특징들은 본 개시의 범위 내의 특정 구현에서 생략될 수도 있고, 일부 예시된 특징들은 모든 실시형태들의 구현을 위해 요구되지 않을 수도 있다. 일부 예들에 있어서, 프로세스 (1400) 는 도 9 에 예시된 스케줄링된 엔티티 (900) 에 의해 실행될 수도 있다. 일부 예들에 있어서, 프로세스 (1400) 는 하기에서 설명되는 기능들 또는 알고리즘을 실행하기 위한 임의의 적합한 장치 또는 수단에 의해 실행될 수도 있다.
블록 1402 에서, 스케줄링된 엔티티는 결합된 CRC 정보와 함께 스케줄링된 엔티티에 대한 제어 정보를 포함한 폴라 코드 블록을 수신할 수도 있다. 일부 예들에 있어서, 결합된 CRC 정보는, 제어 정보를 공동으로 디코딩하고 검증하기 위해 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 기초하여 선택된 다수의 CRC 비트들을 포함한다. 블록 1404 에서, 스케줄링된 엔티티는 폴라 코드 블록을 폴라 디코딩할 수도 있다. 일부 예들에 있어서, 스케줄링된 엔티티는 SCL 디코딩 및 결합된 CRC 정보를 활용하여 폴라 코드 블록을 디코딩할 수도 있다. 예를 들어, 도 9 와 관련하여 상기 도시되고 설명된 폴라 디코더 회로부 (940) 가 폴라 코드 블록을 폴라 디코딩할 수도 있다.
블록 1406 에서, 스케줄링된 엔티티는 디코딩된 제어 정보의 무결성을 체크 또는 검증할 수도 있다. 일부 예들에 있어서, 스케줄링된 엔티티는 결합된 CRC 정보를 활용하여 제어 정보를 검증할 수도 있다. 예를 들어, 도 9 와 관련하여 상기 도시되고 설명된 제어 정보 검증 회로부 (942) 가 디코딩된 제어 정보의 무결성을 검증할 수도 있다.
도 15 는 본 개시의 일부 양태들에 따른, 제어 정보 및 결합된 CRC 를 포함하는 폴라 코드 블록을 수신 및 폴라 디코딩하기 위한 다른 예시적인 프로세스 (1500) 를 예시한 플로우 차트이다. 하기에서 설명되는 바와 같이, 일부 또는 모든 예시된 특징들은 본 개시의 범위 내의 특정 구현에서 생략될 수도 있고, 일부 예시된 특징들은 모든 실시형태들의 구현을 위해 요구되지 않을 수도 있다. 일부 예들에 있어서, 프로세스 (1500) 는 도 9 에 예시된 스케줄링된 엔티티 (900) 에 의해 실행될 수도 있다. 일부 예들에 있어서, 프로세스 (1500) 는 하기에서 설명되는 기능들 또는 알고리즘을 실행하기 위한 임의의 적합한 장치 또는 수단에 의해 실행될 수도 있다.
블록 1502 에서, 스케줄링된 엔티티는 결합된 CRC 정보와 함께 스케줄링된 엔티티에 대한 제어 정보를 포함한 폴라 코드 블록을 수신할 수도 있다. 일부 예들에 있어서, 결합된 CRC 정보는, 제어 정보를 공동으로 디코딩하고 검증하기 위해 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 기초하여 선택된 다수의 결합된 CRC 비트들을 포함한다. 블록 1504 에서, 스케줄링된 엔티티는 폴라 코드 블록을 폴라 디코딩할 수도 있다. 일부 예들에 있어서, 스케줄링된 엔티티는 SCL 디코딩 및 결합된 CRC 정보를 활용하여 폴라 코드 블록을 디코딩할 수도 있다. 예를 들어, 도 9 와 관련하여 상기 도시되고 설명된 폴라 디코더 회로부 (940) 가 폴라 코드 블록을 폴라 디코딩할 수도 있다.
블록 1506 에서, 스케줄링된 엔티티는 결합된 CRC 비트들을 생성하기 위해 스케줄링된 엔티티와 연관된 식별자 (예컨대, 그룹 식별자 또는 UE 특정 식별자) 를 활용하여 CRC 정보를 디스크램블링할 수도 있다. 블록 1508 에서, 스케줄링된 엔티티는 나머지 (예컨대, 나머지 다항식) 를 생성하기 위해 제어 정보 및 결합된 CRC 비트들을 포함한 정보 블록을 생성기 다항식에 의해 제산할 수도 있다. 블록 1510 에서, 스케줄링된 엔티티는 나머지가 제로와 동일한지 여부 (예컨대, 나머지 다항식의 모든 비트들이 제로인지 여부) 를 결정할 수도 있다. 나머지가 제로와 동일하면 (블록 1510 의 Y 브랜치), 블록 (1512) 에서, 스케줄링된 엔티티는 디코딩된 제어 정보가 정확하게 수신되었음을 검증할 수도 있다. 하지만, 나머지가 제로와 동일하지 않으면 (블록 1510 의 N 브랜치), 블록 1512 에서, 스케줄링된 엔티티는 디코딩된 제어 정보가 정확하게 수신되지 않았음을 결정할 수도 있다. 예를 들어, 도 9 와 관련하여 상기 도시되고 설명된 제어 정보 검증 회로부 (942) 는 CRC 정보를 디스크램블링하고, 나머지를 계산하고, 나머지 값에 기초하여 디코딩된 제어 정보의 무결성을 검증할 수도 있다.
도 16 은 본 개시의 일부 양태들에 따른, 제어 정보 및 결합된 CRC 를 포함하는 폴라 코드 블록을 수신 및 폴라 디코딩하기 위한 다른 예시적인 프로세스 (1600) 를 예시한 플로우 차트이다. 하기에서 설명되는 바와 같이, 일부 또는 모든 예시된 특징들은 본 개시의 범위 내의 특정 구현에서 생략될 수도 있고, 일부 예시된 특징들은 모든 실시형태들의 구현을 위해 요구되지 않을 수도 있다. 일부 예들에 있어서, 프로세스 (1600) 는 도 9 에 예시된 스케줄링된 엔티티 (900) 에 의해 실행될 수도 있다. 일부 예들에 있어서, 프로세스 (1600) 는 하기에서 설명되는 기능들 또는 알고리즘을 실행하기 위한 임의의 적합한 장치 또는 수단에 의해 실행될 수도 있다.
블록 1602 에서, 스케줄링된 엔티티는 결합된 CRC 정보와 함께 스케줄링된 엔티티에 대한 제어 정보를 포함한 폴라 코드 블록을 수신할 수도 있다. 일부 예들에 있어서, 결합된 CRC 정보는, 제어 정보를 공동으로 디코딩하고 검증하기 위해 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 기초하여 선택된 다수의 CRC 비트들을 포함한다. 예를 들어, 도 9 와 관련하여 상기 도시되고 설명된 트랜시버 (910) 가 폴라 코드 블록을 수신할 수도 있다.
블록 1604 에서, 스케줄링된 엔티티는 리스트 사이즈와 동일한 다수의 정보 블록 후보들을 생성하기 위해 SCL 디코딩을 활용하여 폴라 코드 블록을 폴라 디코딩할 수도 있다. 그 후, 블록 1606 에서, 스케줄링된 엔티티는 정보 블록 후보들 중 하나를 정보 블록으로서 선택하기 위해 결합된 CRC 비트들을 활용할 수도 있다. 일부 예들에 있어서, 스케줄링된 엔티티는 에러들에 대해 정보 블록 후보들의 각각을 테스트하기 위해 결합된 CRC 비트들을 사용할 수도 있다. 1 초과의 정보 블록 후보가 통과 (예컨대, 0 의 나머지를 생성) 하면, 스케줄링된 엔티티는, 정보 블록으로서 통과하는 후보들 중 가장 가능성있는 후보를 선택할 수도 있다. 예를 들어, 도 9 와 관련하여 상기 도시되고 설명된 폴라 디코더 회로부 (940) 가 폴라 코드 블록을 폴라 디코딩할 수도 있다.
블록 1608 에서, 스케줄링된 엔티티는 디코딩된 제어 정보의 무결성을 체크 또는 검증할 수도 있다. 일부 예들에 있어서, 스케줄링된 엔티티는 결합된 CRC 정보를 활용하여 제어 정보를 검증할 수도 있다. 예를 들어, 도 9 와 관련하여 상기 도시되고 설명된 제어 정보 검증 회로부 (942) 가 디코딩된 제어 정보의 무결성을 검증할 수도 있다.
무선 통신 네트워크의 수개의 양태들이 예시적인 구현을 참조하여 제시되었다. 당업자가 용이하게 인식할 바와 같이, 본 개시 전반에 걸쳐 설명된 다양한 양태들은 다른 원격통신 시스템들, 네트워크 아키텍처들, 및 통신 표준들로 확장될 수도 있다.
예로서, 다양한 양태들은 롱 텀 에볼루션 (LTE), 진화된 패킷 시스템 (EPS), 유니버셜 모바일 원격통신 시스템 (UMTS), 및/또는 모바일용 글로벌 시스템 (GSM) 과 같은, 3GPP 에 의해 정의된 다른 시스템들 내에서 구현될 수도 있다. 다양한 양태들은 또한, CDMA2000 및/또는 EV-DO (Evolution-Data Optimized) 와 같은, 제 3 세대 파트너쉽 프로젝트 2 (3GPP2) 에 의해 정의된 시스템들로 확장될 수도 있다. 다른 예들은 IEEE 802.11 (Wi-Fi), IEEE 802.16 (WiMAX), IEEE 802.20, 초광대역 (UWB), 블루투스, 및/또는 다른 적합한 시스템들을 채용한 시스템들 내에서 구현될 수도 있다. 채용된 실제 원격통신 표준, 네트워크 아키텍처, 및/또는 통신 표준은 시스템에 부과된 전체 설계 제약들 및 특정 어플리케이션에 의존할 것이다.
본 개시 내에서, 단어 "예시적인" 은 “예, 사례, 또는 예시로서 기능함” 을 의미하도록 사용된다. "예시적인" 것으로서 본 명세서에서 설명된 임의의 구현 또는 양태는 본 개시의 다른 양태들에 비해 반드시 선호되거나 유리한 것으로서 해석될 필요는 없다. 유사하게, 용어 "양태들" 은 본 개시의 모든 양태들이 논의된 특징, 이점 또는 동작 모드를 포함해야 함을 요구하지는 않는다. 용어 "커플링된" 은 2개의 오브젝트들 간의 직접 또는 간접 커플링을 지칭하도록 본 명세서에서 사용된다. 예를 들어, 오브젝트 A 가 물리적으로 오브젝트 B 를 터치하고 오브젝트 B 가 오브젝트 C 를 터치하면, 오브젝트들 A 및 C 는, 서로 물리적으로 직접 터치하지 않더라도, 서로 커플링된 것으로 여전히 간주될 수도 있다. 예를 들어, 비록 제 1 오브젝트가 제 2 오브젝트와 전혀 직접 물리적으로 접촉하지 않더라도, 제 1 오브젝트는 제 2 오브젝트에 커플링될 수도 있다. 용어들 "회로" 및 "회로부" 는 넓게 사용되며, 그리고 접속 및 구성될 경우 전자 회로들의 타입에 관한 한정없이 본 개시에서 설명된 기능들의 수행을 가능케 하는 전기 디바이스들 및 컨덕터들의 하드웨어 구현들 뿐 아니라, 프로세서에 의해 실행될 경우 본 개시에서 설명된 기능들의 수행을 가능케 하는 정보 및 명령들의 소프트웨어 구현들 양자를 포함하도록 의도된다.
도 1 내지 도 16 에 예시된 컴포넌트들, 단계들, 특징들 및/또는 기능들 중 하나 이상은 단일 컴포넌트, 단계, 특징, 또는 기능으로 재배열 및/또는 결합되거나, 또는 수개의 컴포넌트들, 단계들, 또는 기능들로 구현될 수도 있다. 추가적인 엘리먼트들, 컴포넌트들, 단계들, 및/또는 기능들이 또한, 본 명세서에 개시된 신규한 특징들로부터 일탈함없이 추가될 수도 있다. 도 1 내지 도 9 에 예시된 장치, 디바이스들, 및/또는 컴포넌트들은 본 명세서에서 설명된 방법들, 특징들, 또는 단계들 중 하나 이상을 수행하도록 구성될 수도 있다. 본 명세서에서 설명된 신규한 알고리즘들은 또한 소프트웨어에서 효율적으로 구현되고/되거나 하드웨어에 임베딩될 수도 있다.
개시된 방법들에서의 단계들의 특정 순서 또는 계위는 예시적인 프로세스들의 예시임이 이해되어야 한다. 설계 선호도들에 기초하여, 방법들에서의 단계들의 특정 순서 또는 계위가 재배열될 수도 있음이 이해된다. 첨부한 방법 청구항들은 다양한 단계들의 엘리먼트들을 샘플 순서로 제시하며, 그 안에 명확하게 기재되지 않으면, 제시된 특정 순서 또는 계위로 한정되도록 의도되지 않는다.
상기 설명은 당업자로 하여금 본 명세서에서 설명된 다양한 양태들을 실시할 수 있게 하도록 제공된다. 이들 양태들에 대한 다양한 수정들은 당업자에게 용이하게 자명할 것이며, 본 명세서에서 정의된 일반적인 원리들은 다른 양태들에 적용될 수도 있다. 따라서, 청구항들은 본 명세서에서 설명된 양태들로 한정되도록 의도되지 않지만, 청구항들의 랭귀지와 부합하는 충분한 범위를 부여받아야 하며, 여기서, 단수로의 엘리먼트들에 대한 언급은 명확하게 그렇게 서술되지 않으면 "하나 또는 단지 하나만" 을 의미하도록 의도되지 않고 오히려 "하나 이상" 을 의미하도록 의도된다. 명확하게 달리 서술되지 않으면, 용어 "일부" 는 하나 이상을 지칭한다. 아이템들의 리스트 "중 적어도 하나"를 지칭하는 어구는 단일 멤버들을 포함하여 그 아이템들의 임의의 조합을 지칭한다. 일 예로서, "a, b 또는 c 중 적어도 하나" 는 a; b; c; a 및 b; a 및 c; b 및 c; 그리고 a, b 및 c 를 커버하도록 의도된다. 당업자에게 공지되어 있거나 나중에 공지되게 되는 본 개시 전반에 걸쳐 설명된 다양한 양태들의 엘리먼트들에 대한 모든 구조적 및 기능적 균등물들은 본 명세서에 참조로 명확히 통합되고 청구항들에 의해 포괄되도록 의도된다. 더욱이, 본 명세서에 개시된 어떤 것도, 그러한 개시가 청구항들에 명시적으로 기재되는지 여부에 무관하게 공중에 전용되도록 의도되지 않는다. 어떠한 청구항 엘리먼트도 그 엘리먼트가 어구 "~하는 수단" 을 사용하여 명백하게 기재되지 않는다면, 또는 방법 청구항의 경우, 그 엘리먼트가 어구 "~하는 단계" 를 사용하여 기재되지 않는다면, 35 U.S.C.§112(f) 의 규정 하에서 해석되지 않아야 한다.

Claims (30)

  1. 무선 통신의 방법으로서,
    스케줄링된 엔티티에 대한 제어 정보를 포함한 정보 블록을 생성하는 단계;
    상기 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 적어도 기초하여 결합된 사이클릭 리던던시 체크 (CRC) 비트들의 총 수를 선택하는 단계;
    상기 정보 블록에 대한 CRC 정보를 생성하는 단계로서, 상기 CRC 정보는 상기 결합된 CRC 비트들의 총 수를 포함하는, 상기 CRC 정보를 생성하는 단계;
    폴라 코드 블록을 생성하기 위해 폴라 코딩을 활용하여 상기 CRC 정보를 포함한 상기 정보 블록을 인코딩하는 단계; 및
    상기 폴라 코드 블록을 무선 에어 인터페이스 상으로 상기 스케줄링된 엔티티로 송신하는 단계를 포함하는, 무선 통신의 방법.
  2. 제 1 항에 있어서,
    상기 CRC 비트들의 수를 선택하는 단계는,
    상기 결합된 CRC 비트들의 총 수를, 무결성 체크 비트들의 제 1 수와 CRC 보조식 SCL 비트들의 제 2 수의 합과 동일하도록 선택하는 단계를 더 포함하고,
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈에 기초하여 선택되는, 무선 통신의 방법.
  3. 제 2 항에 있어서,
    상기 결합된 CRC 비트들의 수를 선택하는 단계는,
    상기 CRC 보조식 SCL 비트들의 제 2 수를 상기 리스트 사이즈의 이진 로그와 동일하도록 선택하는 단계를 더 포함하는, 무선 통신의 방법.
  4. 제 3 항에 있어서,
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈가 8 과 동일할 경우 3 비트들을 포함하고; 그리고
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈가 32 와 동일할 경우 5 비트들을 포함하는, 무선 통신의 방법.
  5. 제 4 항에 있어서,
    상기 무결성 체크 비트들의 제 1 수는 16 비트들을 포함하는, 무선 통신의 방법.
  6. 제 1 항에 있어서,
    상기 정보 블록은 복수의 원래 비트 위치들을 포함하고, 상기 폴라 코드 블록은 복수의 코딩된 비트 위치들을 포함하며, 상기 복수의 코딩된 비트 위치들의 각각은 복수의 서브채널들 중 하나에 대응하고,
    상기 정보 블록을 생성하는 단계는,
    복수의 신뢰도 메트릭들을 생성하기 위해 상기 원래 비트 위치들의 각각에 대한 신뢰도 메트릭을 결정하는 단계;
    최고 신뢰도 메트릭들로부터 최저 신뢰도 메트릭들로의 순서로 상기 복수의 신뢰도 메트릭들에 기초하여 상기 복수의 서브채널들을 소팅하는 단계; 및
    상기 최고 신뢰도 메트릭들을 포함하거나 또는 상기 복수의 서브채널들 중에 분배된 상기 복수의 서브채널들의 일부분을 상기 CRC 정보에 할당하는 단계를 더 포함하는, 무선 통신의 방법.
  7. 제 1 항에 있어서,
    상기 CRC 정보를 생성하는 단계는,
    제 1 다항식을 생성하기 위해 제로 비트들의 추가적인 수를 상기 제어 정보에 부가하는 단계로서, 상기 제로 비트들의 추가적인 수는 상기 결합된 CRC 비트들의 총 수와 동일한, 상기 제로 비트들의 추가적인 수를 상기 제어 정보에 부가하는 단계;
    상기 결합된 CRC 비트들의 총 수를 포함한 나머지 다항식을 생성하기 위해 상기 제 1 다항식을 생성기 다항식에 의해 제산하는 단계;
    상기 CRC 정보를 생성하기 위해 상기 스케줄링된 엔티티와 연관된 식별자로 상기 결합된 CRC 비트들을 스크램블링하는 단계; 및
    상기 정보 블록에서의 상기 제어 정보에 상기 CRC 정보를 첨부하는 단계를 더 포함하는, 무선 통신의 방법.
  8. 폴라 코딩을 위해 구성된 장치로서,
    프로세서; 및
    상기 프로세서에 통신가능하게 커플링된 메모리; 및
    상기 프로세서에 통신가능하게 커플링된 트랜시버를 포함하고,
    상기 프로세서는,
    스케줄링된 엔티티에 대한 제어 정보를 포함한 정보 블록을 생성하고;
    상기 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 적어도 기초하여 결합된 사이클릭 리던던시 체크 (CRC) 비트들의 총 수를 선택하고;
    상기 정보 블록에 대한 CRC 정보를 생성하는 것으로서, 상기 CRC 정보는 상기 결합된 CRC 비트들의 총 수를 포함하는, 상기 CRC 정보를 생성하고;
    폴라 코드 블록을 생성하기 위해 폴라 코딩을 활용하여 상기 CRC 정보를 포함한 상기 정보 블록을 인코딩하고; 그리고
    상기 폴라 코드 블록을 상기 트랜시버를 통해 무선 에어 인터페이스 상으로 상기 스케줄링된 엔티티로 송신하도록
    구성되는, 폴라 코딩을 위해 구성된 장치.
  9. 제 8 항에 있어서,
    상기 프로세서는 추가로,
    상기 결합된 CRC 비트들의 총 수를, 무결성 체크 비트들의 제 1 수와 CRC 보조식 SCL 비트들의 제 2 수의 합과 동일하도록 선택하도록 구성되고,
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈에 기초하여 선택되는, 폴라 코딩을 위해 구성된 장치.
  10. 제 9 항에 있어서,
    상기 프로세서는 추가로,
    상기 CRC 보조식 SCL 비트들의 제 2 수를 상기 리스트 사이즈의 이진 로그와 동일하도록 선택하도록 구성되는, 폴라 코딩을 위해 구성된 장치.
  11. 제 10 항에 있어서,
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈가 8 과 동일할 경우 3 비트들을 포함하고; 그리고
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈가 32 와 동일할 경우 5 비트들을 포함하는, 폴라 코딩을 위해 구성된 장치.
  12. 제 11 항에 있어서,
    상기 무결성 체크 비트들의 제 1 수는 16 비트들을 포함하는, 폴라 코딩을 위해 구성된 장치.
  13. 제 8 항에 있어서,
    상기 정보 블록은 복수의 원래 비트 위치들을 포함하고, 상기 폴라 코드 블록은 복수의 코딩된 비트 위치들을 포함하며, 상기 복수의 코딩된 비트 위치들의 각각은 복수의 서브채널들 중 하나에 대응하고,
    상기 프로세서는 추가로,
    복수의 신뢰도 메트릭들을 생성하기 위해 상기 원래 비트 위치들의 각각에 대한 신뢰도 메트릭을 결정하고;
    최고 신뢰도 메트릭들로부터 최저 신뢰도 메트릭들로의 순서로 상기 복수의 신뢰도 메트릭들에 기초하여 상기 복수의 서브채널들을 소팅하고; 그리고
    상기 최고 신뢰도 메트릭들을 포함하거나 또는 상기 복수의 서브채널들 중에 분배된 상기 복수의 서브채널들의 일부분을 상기 CRC 정보에 할당하도록
    구성되는, 폴라 코딩을 위해 구성된 장치.
  14. 제 8 항에 있어서,
    상기 프로세서는 추가로,
    제 1 다항식을 생성하기 위해 제로 비트들의 추가적인 수를 상기 제어 정보에 부가하는 것으로서, 상기 제로 비트들의 추가적인 수는 상기 결합된 CRC 비트들의 수와 동일한, 상기 제로 비트들의 추가적인 수를 상기 제어 정보에 부가하고;
    상기 결합된 CRC 비트들의 수를 포함한 나머지 다항식을 생성하기 위해 상기 제 1 다항식을 생성기 다항식에 의해 제산하고;
    상기 CRC 정보를 생성하기 위해 상기 스케줄링된 엔티티와 연관된 식별자로 상기 결합된 CRC 비트들을 스크램블링하고; 그리고
    상기 정보 블록에서의 상기 제어 정보에 상기 CRC 정보를 첨부하도록
    구성되는, 폴라 코딩을 위해 구성된 장치.
  15. 스케줄링된 엔티티에 의해 동작가능한 무선 통신의 방법으로서,
    상기 스케줄링된 엔티티에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 적어도 기초하여 선택된 결합된 사이클릭 리던던시 체크 (CRC) 비트들의 총 수를 포함한 CRC 정보 및 상기 스케줄링된 엔티티에 대한 제어 정보를 포함한 폴라 코드 블록을 수신하는 단계;
    상기 제어 정보 및 상기 CRC 정보를 포함한 정보 블록을 생성하기 위해 SCL 디코딩 및 상기 CRC 정보를 활용하여 상기 폴라 코드 블록을 디코딩하는 단계; 및
    상기 CRC 정보를 활용하여 상기 제어 정보의 무결성을 검증하는 단계를 포함하는, 스케줄링된 엔티티에 의해 동작가능한 무선 통신의 방법.
  16. 제 15 항에 있어서,
    상기 결합된 CRC 비트들의 총 수는 무결성 체크 비트들의 제 1 수와 CRC 보조식 SCL 비트들의 제 2 수의 합과 동일하고, 상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈에 기초하여 선택되는, 스케줄링된 엔티티에 의해 동작가능한 무선 통신의 방법.
  17. 제 16 항에 있어서,
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈의 이진 로그와 동일한, 스케줄링된 엔티티에 의해 동작가능한 무선 통신의 방법.
  18. 제 17 항에 있어서,
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈가 8 과 동일할 경우 3 비트들을 포함하고; 그리고
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈가 32 와 동일할 경우 5 비트들을 포함하는, 스케줄링된 엔티티에 의해 동작가능한 무선 통신의 방법.
  19. 제 18 항에 있어서,
    상기 무결성 체크 비트들의 제 1 수는 16 비트들을 포함하는, 스케줄링된 엔티티에 의해 동작가능한 무선 통신의 방법.
  20. 제 15 항에 있어서,
    상기 정보 블록은 복수의 원래 비트 위치들을 포함하고, 상기 폴라 코드 블록은 복수의 코딩된 비트 위치들을 포함하며, 상기 코딩된 비트 위치들의 각각은 복수의 서브채널들 중 하나에 대응하고,
    상기 폴라 코드 블록을 수신하는 단계는,
    최고 신뢰도 메트릭들을 포함하거나 또는 상기 복수의 서브채널들 중에 분배된 상기 복수의 서브채널들의 일부분 내에서 상기 CRC 정보를 수신하는 단계를 더 포함하는, 스케줄링된 엔티티에 의해 동작가능한 무선 통신의 방법.
  21. 제 15 항에 있어서,
    상기 CRC 정보를 활용하여 상기 제어 정보의 무결성을 검증하는 단계는,
    상기 결합된 CRC 비트들을 생성하기 위해 상기 스케줄링된 엔티티와 연관된 식별자를 활용하여 상기 CRC 정보를 디스크램블링하는 단계;
    나머지를 생성하기 위해 상기 제어 정보 및 상기 결합된 CRC 비트들을 포함한 상기 정보 블록을 생성기 다항식에 의해 제산하는 단계; 및
    상기 나머지가 제로와 동일하면, 상기 제어 정보가 정확하게 수신됨을 검증하는 단계를 더 포함하는, 스케줄링된 엔티티에 의해 동작가능한 무선 통신의 방법.
  22. 제 15 항에 있어서,
    상기 SCL 디코딩 및 상기 CRC 정보를 활용하여 상기 폴라 코드 블록을 디코딩하는 단계는,
    복수의 정보 블록 후보들을 생성하기 위해 상기 폴라 코드 블록을 디코딩하는 단계로서, 상기 복수의 정보 블록 후보들의 수는 상기 리스트 사이즈와 동일한, 상기 복수의 정보 블록 후보들을 생성하기 위해 상기 폴라 코드 블록을 디코딩하는 단계; 및
    상기 복수의 정보 블록 후보들 중 하나를 상기 정보 블록으로서 선택하기 위해 상기 CRC 정보를 활용하는 단계를 더 포함하는, 스케줄링된 엔티티에 의해 동작가능한 무선 통신의 방법.
  23. 폴라 디코딩을 위해 구성된 장치로서,
    프로세서; 및
    상기 프로세서에 통신가능하게 커플링된 메모리; 및
    상기 프로세서에 통신가능하게 커플링된 트랜시버를 포함하고,
    상기 프로세서는,
    상기 트랜시버를 통해, 상기 장치에서의 연속 소거 리스트 (SCL) 디코딩에서 활용된 리스트 사이즈에 적어도 기초하여 선택된 결합된 사이클릭 리던던시 체크 (CRC) 비트들의 총 수를 포함한 CRC 정보 및 스케줄링된 엔티티에 대한 제어 정보를 포함한 폴라 코드 블록을 수신하고;
    상기 제어 정보 및 상기 CRC 정보를 포함한 정보 블록을 생성하기 위해 SCL 디코딩 및 상기 CRC 정보를 활용하여 상기 폴라 코드 블록을 디코딩하고; 그리고
    상기 CRC 정보를 활용하여 상기 제어 정보의 무결성을 검증하도록
    구성되는, 폴라 디코딩을 위해 구성된 장치.
  24. 제 23 항에 있어서,
    상기 결합된 CRC 비트들의 총 수는 무결성 체크 비트들의 제 1 수와 CRC 보조식 SCL 비트들의 제 2 수의 합과 동일하고, 상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈에 기초하여 선택되는, 폴라 디코딩을 위해 구성된 장치.
  25. 제 24 항에 있어서,
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈의 이진 로그와 동일한, 폴라 디코딩을 위해 구성된 장치.
  26. 제 25 항에 있어서,
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈가 8 과 동일할 경우 3 비트들을 포함하고; 그리고
    상기 CRC 보조식 SCL 비트들의 제 2 수는 상기 리스트 사이즈가 32 와 동일할 경우 5 비트들을 포함하는, 폴라 디코딩을 위해 구성된 장치.
  27. 제 26 항에 있어서,
    상기 무결성 체크 비트들의 제 1 수는 16 비트들을 포함하는, 폴라 디코딩을 위해 구성된 장치.
  28. 제 23 항에 있어서,
    상기 정보 블록은 복수의 원래 비트 위치들을 포함하고, 상기 폴라 코드 블록은 복수의 코딩된 비트 위치들을 포함하며, 상기 코딩된 비트 위치들의 각각은 복수의 서브채널들 중 하나에 대응하고,
    상기 프로세서는 추가로,
    최고 신뢰도 메트릭들을 포함하거나 또는 상기 복수의 서브채널들 중에 분배된 상기 복수의 서브채널들의 일부분 내에서 상기 CRC 정보를 수신하도록 구성되는, 폴라 디코딩을 위해 구성된 장치.
  29. 제 23 항에 있어서,
    상기 프로세서는 추가로,
    상기 결합된 CRC 비트들을 생성하기 위해 상기 장치와 연관된 식별자를 활용하여 상기 CRC 정보를 디스크램블링하고;
    나머지를 생성하기 위해 상기 제어 정보 및 상기 결합된 CRC 비트들을 포함한 상기 정보 블록을 생성기 다항식에 의해 제산하고; 그리고
    상기 나머지가 제로와 동일하면, 상기 제어 정보가 정확하게 수신됨을 검증하도록
    구성되는, 폴라 디코딩을 위해 구성된 장치.
  30. 제 23 항에 있어서,
    상기 프로세서는 추가로,
    복수의 정보 블록 후보들을 생성하기 위해 상기 폴라 코드 블록을 디코딩하는 것으로서, 상기 복수의 정보 블록 후보들의 수는 상기 리스트 사이즈와 동일한, 상기 복수의 정보 블록 후보들을 생성하기 위해 상기 폴라 코드 블록을 디코딩하고; 그리고
    상기 복수의 정보 블록 후보들 중 하나를 상기 정보 블록으로서 선택하기 위해 상기 CRC 정보를 활용하도록
    구성되는, 폴라 디코딩을 위해 구성된 장치.
KR1020197016893A 2016-12-15 2017-06-14 폴라 코드들을 사용한 제어 정보의 공동 디코딩 및 검증을 위한 crc 비트들 KR102418673B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CNPCT/CN2016/110088 2016-12-15
PCT/CN2016/110088 WO2018107430A1 (en) 2016-12-15 2016-12-15 Crc bits for joint decoding and verification of control information using polar codes
PCT/CN2017/088247 WO2018107680A1 (en) 2016-12-15 2017-06-14 Crc bits for joint decoding and verification of control information using polar codes

Publications (2)

Publication Number Publication Date
KR20190093582A true KR20190093582A (ko) 2019-08-09
KR102418673B1 KR102418673B1 (ko) 2022-07-07

Family

ID=62557630

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020197016893A KR102418673B1 (ko) 2016-12-15 2017-06-14 폴라 코드들을 사용한 제어 정보의 공동 디코딩 및 검증을 위한 crc 비트들

Country Status (15)

Country Link
US (3) US11601217B2 (ko)
EP (1) EP3556032A4 (ko)
JP (1) JP7195255B2 (ko)
KR (1) KR102418673B1 (ko)
CN (2) CN114884619B (ko)
AU (1) AU2017374543B2 (ko)
BR (1) BR112019010982A2 (ko)
CA (1) CA3042955A1 (ko)
CL (1) CL2019001579A1 (ko)
CO (1) CO2019006091A2 (ko)
IL (1) IL266267B (ko)
MX (2) MX2019006210A (ko)
PH (1) PH12019500964A1 (ko)
RU (1) RU2733282C1 (ko)
WO (2) WO2018107430A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022250417A1 (ko) * 2021-05-24 2022-12-01 삼성전자 주식회사 무선 통신 시스템에서 신호 부호화 및 복호화 방법 및 장치와 이를 제공하기 위한 시스템
WO2023058793A1 (ko) * 2021-10-08 2023-04-13 엘지전자 주식회사 무선통신 시스템에서 장치의 코드 블록 분할 방법 및 장치

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10784901B2 (en) 2015-11-12 2020-09-22 Qualcomm Incorporated Puncturing for structured low density parity check (LDPC) codes
US10291354B2 (en) 2016-06-14 2019-05-14 Qualcomm Incorporated High performance, flexible, and compact low-density parity-check (LDPC) code
WO2018107430A1 (en) * 2016-12-15 2018-06-21 Qualcomm Incorporated Crc bits for joint decoding and verification of control information using polar codes
CN108282247B (zh) * 2017-01-05 2021-11-19 华为技术有限公司 一种控制信息传输方法及装置
US10348328B2 (en) * 2017-01-06 2019-07-09 At&T Intellectual Property I, L.P. Reducing control channel overhead using polar codes
CN115720128A (zh) * 2017-01-09 2023-02-28 中兴通讯股份有限公司 一种数据处理方法和装置
EP3379884B1 (en) * 2017-03-23 2019-08-28 Mitsubishi Electric R&D Centre Europe B.V. Low complexity mu-mimo pairing and scheduling for 5g systems
US10312939B2 (en) 2017-06-10 2019-06-04 Qualcomm Incorporated Communication techniques involving pairwise orthogonality of adjacent rows in LPDC code
CN108667568B (zh) * 2017-07-28 2019-11-19 华为技术有限公司 一种Polar码编码方法及装置
CN111095257A (zh) * 2017-09-25 2020-05-01 索尼公司 验证设备、信息处理方法以及程序
KR102634987B1 (ko) * 2018-03-07 2024-02-07 한국전자통신연구원 무선 네트워크의 자원 할당 방법 및 이를 이용하는 무선통신 디바이스
KR102550075B1 (ko) * 2018-03-23 2023-06-30 삼성전자주식회사 무선 통신 시스템에서 순환 중복 검사를 이용한 복호화를 위한 장치 및 방법
US20190356418A1 (en) * 2018-05-17 2019-11-21 Industrial Technology Research Institute Method of transmitting data encoded in polar code and electronic device using the same
CN109120376A (zh) * 2018-06-30 2019-01-01 中国人民解放军陆军工程大学 基于极化码级联的低复杂度crc设计方法
US11108413B2 (en) * 2018-10-03 2021-08-31 The Regents Of The University Of California Polar coding and decoding for correcting deletion and/or insertion errors
CN112118074B (zh) * 2019-06-21 2021-12-03 华为技术有限公司 一种通信方法及装置
US11451330B2 (en) 2020-05-05 2022-09-20 Viavi Solutions Inc. Method for reducing false detection of successful decoding of cyclic redundancy check codes
CN115173993B (zh) * 2022-06-28 2023-07-21 重庆邮电大学 极化码中一种EPS-SCL-Flip译码方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030192004A1 (en) * 2002-04-05 2003-10-09 Nandu Gopalakrishnan Method for encoding a user identifier in a communication system
KR20140077596A (ko) * 2012-12-14 2014-06-24 삼성전자주식회사 패킷의 복호화 장치 및 방법
US20160013810A1 (en) * 2014-07-10 2016-01-14 The Royal Institution For The Advancement Of Learning / Mcgill University Flexible polar encoders and decoders

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5405525A (en) 1993-01-04 1995-04-11 Chevron Research And Technology Company Treating and desulfiding sulfided steels in low-sulfur reforming processes
US6567390B1 (en) * 1999-03-29 2003-05-20 Lsi Logic Corporation Accelerated message decoding
KR100915805B1 (ko) * 2006-06-20 2009-09-07 삼성전자주식회사 광대역 무선통신시스템에서 맥계층 데이터 통신 장치 및방법
CN101471924A (zh) * 2007-12-27 2009-07-01 华为技术有限公司 一种数据包头指示方法及设备
TWI497936B (zh) * 2009-10-05 2015-08-21 Koninkl Philips Electronics Nv 在合作式波束形成傳輸模式下為預編碼發信號之方法
CN102122966B (zh) * 2011-04-15 2012-11-14 北京邮电大学 基于信道极化的交错结构重复码的编码器及其编译码方法
US8625516B2 (en) * 2011-06-30 2014-01-07 Telefonaktiebolaget L M Ericsson (Publ.) Control channel decoding of neighboring cells
CN103220001B (zh) * 2012-01-20 2016-09-07 华为技术有限公司 与循环冗余校验级联的极性码的译码方法和译码装置
CN102694625B (zh) * 2012-06-15 2014-11-12 北京邮电大学 一种循环冗余校验辅助的极化码译码方法
CN108809512B (zh) 2012-10-17 2019-05-07 华为技术有限公司 一种编译码的方法、装置及系统
CN107659384A (zh) 2012-11-16 2018-02-02 华为技术有限公司 数据处理的方法和装置
KR101951663B1 (ko) * 2012-12-14 2019-02-25 삼성전자주식회사 Crc 부호와 극 부호에 의한 부호화 방법 및 장치
CN104124979B (zh) * 2013-04-27 2018-04-17 华为技术有限公司 极性码的译码方法和译码装置
CN105340183B (zh) 2013-10-26 2019-10-22 华为技术有限公司 一种极性码的译码方法及装置
CN105210433B (zh) * 2014-03-28 2019-01-18 华为技术有限公司 确定下行控制信道重复次数的方法及装置
CN104918063A (zh) * 2015-06-01 2015-09-16 中国农业大学 一种基于Polar码技术的可抗差错图像传输方法
CN105227189B (zh) 2015-09-24 2019-01-01 电子科技大学 分段crc辅助的极化码编译码方法
CN105337696B (zh) * 2015-10-08 2018-03-30 东南大学 基于分段crc校验的极化解码方法
CN105811998B (zh) * 2016-03-04 2019-01-18 深圳大学 一种基于密度演进的极化码构造方法及极化码编译码系统
KR102129802B1 (ko) 2016-06-19 2020-07-03 엘지전자 주식회사 데이터 전송 방법 및 송신기
CN106230555B (zh) * 2016-07-29 2019-02-19 西安电子科技大学 极化码的分段循环冗余校验方法
CN106209113A (zh) * 2016-07-29 2016-12-07 中国石油大学(华东) 一种极化码的编解码方法
CN117240414A (zh) * 2016-08-10 2023-12-15 交互数字专利控股公司 Harq及高级信道码
US10644829B2 (en) * 2016-09-15 2020-05-05 Huawei Technologies Co., Ltd. Method and apparatus for encoding data using a polar code
WO2018107430A1 (en) 2016-12-15 2018-06-21 Qualcomm Incorporated Crc bits for joint decoding and verification of control information using polar codes

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030192004A1 (en) * 2002-04-05 2003-10-09 Nandu Gopalakrishnan Method for encoding a user identifier in a communication system
KR20140077596A (ko) * 2012-12-14 2014-06-24 삼성전자주식회사 패킷의 복호화 장치 및 방법
US20160013810A1 (en) * 2014-07-10 2016-01-14 The Royal Institution For The Advancement Of Learning / Mcgill University Flexible polar encoders and decoders

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Control channel performance (3GPP TSG-RAN WG1 #87, 14~18 November 2016)* *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022250417A1 (ko) * 2021-05-24 2022-12-01 삼성전자 주식회사 무선 통신 시스템에서 신호 부호화 및 복호화 방법 및 장치와 이를 제공하기 위한 시스템
WO2023058793A1 (ko) * 2021-10-08 2023-04-13 엘지전자 주식회사 무선통신 시스템에서 장치의 코드 블록 분할 방법 및 장치

Also Published As

Publication number Publication date
RU2733282C1 (ru) 2020-10-01
MX2022014639A (es) 2023-01-18
EP3556032A4 (en) 2020-08-05
JP2020502910A (ja) 2020-01-23
IL266267B (en) 2020-03-31
CN114884619A (zh) 2022-08-09
EP3556032A1 (en) 2019-10-23
US20200235854A1 (en) 2020-07-23
WO2018107430A1 (en) 2018-06-21
IL266267A (en) 2019-06-30
US20230336270A1 (en) 2023-10-19
CO2019006091A2 (es) 2019-06-19
CN110089057A (zh) 2019-08-02
PH12019500964A1 (en) 2019-08-19
US20230246739A9 (en) 2023-08-03
US11601217B2 (en) 2023-03-07
CA3042955A1 (en) 2018-06-21
WO2018107680A1 (en) 2018-06-21
CL2019001579A1 (es) 2019-10-18
US11711163B2 (en) 2023-07-25
CN110089057B (zh) 2022-05-24
MX2019006210A (es) 2019-11-11
KR102418673B1 (ko) 2022-07-07
AU2017374543B2 (en) 2022-09-29
AU2017374543A1 (en) 2019-05-23
BR112019010982A2 (pt) 2019-10-15
JP7195255B2 (ja) 2022-12-23
CN114884619B (zh) 2024-04-26
US20200076535A1 (en) 2020-03-05

Similar Documents

Publication Publication Date Title
US11711163B2 (en) CRC bits for joint decoding and verification of control information using polar codes
US11937235B2 (en) Slot format indicator (SFI) enhancement for sub-band full-duplex
KR102258539B1 (ko) 물리 다운링크 공유 채널에서의 다운링크 제어 정보 피기백
EP3552314B1 (en) Efficient control channel design using polar codes
EP4142231A1 (en) Methods and apparatus for supporting frequency division multiplexing of multiple waveforms
WO2018201284A1 (en) Port group indication and port subsets in a csi-rs resource for new radio (nr)
EP3785391B1 (en) Mapping a physical downlink control channel (pdcch) across multiple transmission configuration indication (tci) states
US11777526B2 (en) Efficient control channel design using polar codes
US20190349977A1 (en) Rate-matching behavior for overlapping resource block (rb) sets
US10298352B2 (en) Radio single symbol design via frequency division multiplexing of reference signals and data tones
WO2018082015A1 (en) Shared configuration channel for grouped users

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant