KR20190023841A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20190023841A
KR20190023841A KR1020170110178A KR20170110178A KR20190023841A KR 20190023841 A KR20190023841 A KR 20190023841A KR 1020170110178 A KR1020170110178 A KR 1020170110178A KR 20170110178 A KR20170110178 A KR 20170110178A KR 20190023841 A KR20190023841 A KR 20190023841A
Authority
KR
South Korea
Prior art keywords
digital video
video data
data
timing controller
supplied
Prior art date
Application number
KR1020170110178A
Other languages
English (en)
Other versions
KR102377463B1 (ko
Inventor
이기진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020170110178A priority Critical patent/KR102377463B1/ko
Publication of KR20190023841A publication Critical patent/KR20190023841A/ko
Application granted granted Critical
Publication of KR102377463B1 publication Critical patent/KR102377463B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Abstract

본 출원은 버스에 불량이 발생하여 배선에 손상이 가는 것을 감지하고, 손상이 간 배선을 통해 전달되는 디지털 비디오 데이터를 전달할 수 있는 표시 장치에 관한 것이다. 본 출원에 따른 표시 장치는 데이터 구동부에 디지털 비디오 데이터와 데이터 구동부 제어 신호를 공급하는 타이밍 컨트롤러, 디지털 비디오 데이터를 생성하는 호스트 시스템, 호스트 시스템으로부터 타이밍 컨트롤러로 디지털 비디오 데이터를 전달하는 제 1 내지 제 N(N은 2 이상의 정수) 배선들, 및 호스트 시스템과 타이밍 컨트롤러 사이에 배치된 예비 배선을 포함한다. 본 출원에 따른 타이밍 컨트롤러는 디지털 비디오 데이터가 비정상적으로 공급되거나 디지털 비디오 데이터가 공급되지 않는 경우, 예비 배선을 통해 디지털 비디오 데이터를 공급받는다.

Description

표시 장치{DISPLAY DEVICE}
본 출원은 표시 장치에 관한 것이다.
정보화 사회에서 시각 정보를 영상 또는 화상으로 표시하기 위한 표시 장치 분야 기술이 많이 개발되고 있다. 표시 장치는 표시 패널, 게이트 구동부, 데이터 구동부, 타이밍 컨트롤러, 및 호스트 시스템을 구비한다. 표시 패널은 데이터 라인들, 게이트 라인들, 데이터 라인들과 게이트 라인들의 교차부에 형성되어 게이트 라인들에 게이트 신호들이 공급될 때 데이터 라인들의 데이터 전압들을 공급받는 복수의 화소들을 포함한다.
게이트 구동부는 게이트 라인들에 게이트 신호들을 공급한다. 데이터 구동부는 데이터 라인들에 데이터 전압들을 공급하는 소스 드라이버 집적회로(integrated circuit, 이하 "IC"라 칭함)들을 포함한다. 타이밍 컨트롤러는 게이트 구동부와 데이터 구동부의 동작 타이밍을 제어하고, 데이터 구동부에 디지털 비디오 데이터를 공급한다. 호스트 시스템은 타이밍 컨트롤러에 디지털 비디오 데이터를 공급한다.
호스트 시스템과 타이밍 컨트롤러 사이에는 디지털 비디오 데이터를 전달하기 위한 복수의 배선(Lane)들이 배치된다. 복수의 배선들은 타이밍 컨트롤러와 호스트 시스템 사이에서 Vx1 인터페이스를 적용한 입출력 단자인 버스(Bus)를 통해 연결된다. Vx1 인터페이스는 빠른 속도로 복수의 입력 데이터를 처리할 수 있는 인터페이스이다.
한편, 기존에는 정전기(ESD)나 배선 간의 단락(short) 등으로 버스에 불량이 발생하여 배선에 손상이 갈 경우, 손상이 간 배선에서는 디지털 비디오 데이터를 전송할 수 없다. 또한, 손상이 간 배선을 복구하거나 수리할 수 없었다. 이에 따라, 배선의 손상되는 경우 표시 장치의 다른 구성 요소에 문제가 없더라도 표시 장치를 폐기하여야 하는 문제가 있었다.
본 출원은 버스에 불량이 발생하여 배선에 손상이 가는 것을 감지하고, 손상이 간 배선을 통해 전달되는 디지털 비디오 데이터를 전달할 수 있는 표시 장치를 제공하고자 한다.
본 출원에 따른 표시 장치는 화상을 표시하는 표시 패널, 표시 패널에 데이터 전압을 공급하는 데이터 구동부, 데이터 구동부에 디지털 비디오 데이터와 데이터 구동부 제어 신호를 공급하는 타이밍 컨트롤러, 디지털 비디오 데이터를 생성하는 호스트 시스템, 호스트 시스템으로부터 타이밍 컨트롤러로 디지털 비디오 데이터를 전달하는 제 1 내지 제 N(N은 2 이상의 정수) 배선들, 및 호스트 시스템과 타이밍 컨트롤러 사이에 배치된 예비 배선을 포함한다. 본 출원에 따른 타이밍 컨트롤러는 디지털 비디오 데이터가 비정상적으로 공급되거나 디지털 비디오 데이터가 공급되지 않는 경우, 예비 배선을 통해 디지털 비디오 데이터를 공급받는다.
본 출원에 따른 표시 장치는 버스에 불량이 발생하여 배선에 손상이 가는 것을 감지하고, 손상이 간 배선을 통해 전달되는 디지털 비디오 데이터를 전달할 수 있다.
본 출원에 따른 표시 장치에서는 임의의 배선에서 고장이 발생하더라도 고장이 난 배선으로 전달되던 디지털 비디오 데이터는 자동으로 예비 배선을 통해 정상적으로 타이밍 컨트롤러로 공급되므로 사용자가 불량을 인식하지 못한다. 이에 따라, 손상된 배선의 수리가 불가능하더라도 표시 장치를 폐기하지 않고 사용할 수 있다.
도 1은 본 출원에 따른 표시 장치의 사시도이다.
도 2는 본 출원에 따른 표시 장치의 블록도이다.
도 3은 도 2의 화소를 나타낸 회로도이다.
도 4는 기존의 표시 장치의 타이밍 컨트롤러와 호스트 시스템을 나타낸 블록도이다.
도 5는 본 출원의 일 예에 따른 표시 장치의 타이밍 컨트롤러와 호스트 시스템을 나타낸 블록도이다.
도 6은 본 출원의 일 예에 따른 표시 장치의 타이밍 컨트롤러와 호스트 시스템을 보다 자세히 나타낸 블록도이다.
도 7은 본 출원의 일 예에 따른 표시 장치의 타이밍 컨트롤러와 제 1 내지 제 N 배선들을 상세히 나타낸 회로도이다.
도 8은 본 출원의 일 예에 따른 표시 장치의 호스트 시스템과 예비 배선을 상세히 나타낸 회로도이다.
도 9는 본 출원의 일 예에 따른 표시 장치의 타이밍 컨트롤러와 예비 배선을 상세히 나타낸 회로도이다.
본 출원의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 출원은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 출원이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 출원은 청구항의 범주에 의해 정의될 뿐이다.
본 출원의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.
본 명세서에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
제 1, 제 2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 구성요소는 본 출원의 기술적 사상 내에서 제 2 구성요소일 수도 있다.
"X축 방향", "Y축 방향" 및 "Z축 방향"은 서로 간의 관계가 수직으로 이루어진 기하학적인 관계만으로 해석되어서는 아니 되며, 본 발명의 구성이 기능적으로 작용할 수 있는 범위 내에서보다 넓은 방향성을 가지는 것을 의미할 수 있다.
"적어도 하나"의 용어는 하나 이상의 관련 항목으로부터 제시 가능한 모든 조합을 포함하는 것으로 이해되어야 한다. 예를 들어, "제 1 항목, 제 2 항목 및 제 3 항목 중에서 적어도 하나"의 의미는 제 1 항목, 제 2 항목 또는 제 3 항목 각각 뿐만 아니라 제 1 항목, 제 2 항목 및 제 3 항목 중에서 2개 이상으로부터 제시될 수 있는 모든 항목의 조합을 의미할 수 있다.
본 출원의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하, 첨부된 도면을 참조하여 본 출원의 실시예를 상세히 설명하기로 한다.
도 1은 본 출원에 따른 표시 장치의 사시도이다. 도 2는 본 출원에 따른 표시 장치의 블록도이다. 도 3은 도 2의 화소를 나타낸 회로도이다. 본 출원에 따른 표시 장치는 표시 패널(110), 게이트 구동부(120), 데이터 구동부(130), 연성필름(140), 인쇄회로보드(Printed Circuit Board, PCB)(150), 연결부(160), 세트(170), 타이밍 컨트롤러(Timing Controller, T-con)(200), 및 호스트 시스템(Host System)(300)을 포함한다. 이하에서는 본 출원에 따른 표시 장치가 유기 발광 표시 장치(Organic Light Emitting Display Device)인 경우를 가정하여 설명하기로 한다.
표시 패널(110)은 하부 기판(111)과 상부 기판(112)을 포함한다. 하부 기판(111)은 플라스틱 또는 유리로 이루어진 박막 트랜지스터 기판일 수 있다. 상부 기판(112)은 플라스틱 필름, 유리 기판, 또는 보호 필름으로 이루어진 봉지 기판일 수 있다.
하부 기판(111)은 표시 영역과 표시 영역의 주변에 마련된 비표시 영역을 포함한다. 표시 영역은 화소(P)들이 마련되어 화상을 표시하는 영역이다. 하부 기판(111)에는 게이트 라인들(GL1~GLp, p는 2 이상의 양의 정수), 데이터 라인들(DL1~DLq, q는 2 이상의 양의 정수) 및 센싱 라인들(SL1~SLq)이 배치된다. 데이터 라인들(DL1~DLq)과 센싱 라인들(SL1~SLq)은 서로 평행하게 배치될 수 있다. 데이터 라인들(DL1~DLq) 및 센싱 라인들(SL1~SLq)은 게이트 라인들(GL1~GLp)과 교차하도록 배치될 수 있다.
화소(P)들 각각은 유기 발광 다이오드(organic light emitting diode, OLED) 및 화소 구동부(PD)를 포함한다. 도 2에서는 설명의 편의를 위해 제 j(j는 1≤≤j≤≤q을 만족하는 양의 정수) 데이터 라인(DLj), 제 j 센싱 라인(SLj), 제 k(k는 1≤≤k≤≤p을 만족하는 양의 정수) 스캔 라인(Sk), 및 제 k 센싱 신호 라인(SSk)에 접속된 화소(P)만을 도시하였다. 제 k 스캔 라인(Sk) 및 제 k 센싱 신호 라인(SSk)은 제 k 게이트 라인(GLk)에 포함된다.
유기 발광 다이오드(OLED)는 구동 트랜지스터(DT)를 통해 공급되는 전류에 따라 발광한다. 유기 발광 다이오드(OLED)의 애노드 전극은 구동 트랜지스터(DT)의 소스 전극에 접속되고, 캐소드 전극은 고전위 전압(ELVDD)보다 낮은 저전위 전압(ELVSS)이 공급되는 저전위 전압 라인(ELVSSL)에 접속될 수 있다.
유기 발광 다이오드(OLED)는 애노드 전극(anode electrode), 정공 수송층(hole transporting layer), 유기 발광층(organic light emitting layer), 전자 수송층(electron transporting layer), 및 캐소드 전극(cathode electrode)을 포함할 수 있다. 유기 발광 다이오드(OLED)는 애노드 전극과 캐소드 전극에 전압이 인가되면 정공과 전자가 각각 정공 수송층과 전자 수송층을 통해 유기 발광층으로 이동되며, 유기 발광층에서 정공과 전자가 서로 결합하여 발광하게 된다.
화소 구동부(PD)는 유기 발광 다이오드(OLED)와 제j 센싱 라인(SLj)으로 전류를 공급한다. 화소 구동부(PD)는 구동 트랜지스터(Driving Transistor)(DT), 스캔 라인(Sk)의 스캔 신호에 의해 제어되는 제 1 트랜지스터(ST1), 센싱 신호 라인(SSk)의 센싱 신호에 의해 제어되는 제 2 트랜지스터(ST2), 및 커패시터(capacitor)(C)를 포함할 수 있다.
화소 구동부(PD)는 표시 모드에서 화소(P)에 접속된 스캔 라인(Sk)으로부터 스캔 신호가 공급될 때 화소(P)에 접속된 데이터 라인(DLj)의 데이터 전압(VDATA)을 공급받고, 데이터 전압(VDATA)에 따른 구동 트랜지스터(DT)의 전류를 유기 발광 다이오드(OLED)에 공급한다. 화소 구동부(PD)는 센싱 모드에서 화소(P)에 접속된 센싱 신호 라인(SSk)으로부터 센싱 신호가 공급될 때 구동 트랜지스터(DT)의 전류를 화소(P)에 접속된 센싱 라인(SLj)으로 흘린다.
구동 트랜지스터(DT)는 고전위 전압 라인(ELVDDL)과 유기 발광 다이오드(OLED) 사이에 마련된다. 구동 트랜지스터(DT)는 게이트 전극과 소스 전극의 전압 차에 따라 고전위 전압 라인(ELVDDL)으로부터 유기 발광 다이오드(OLED)로 흐르는 전류를 조정한다. 구동 트랜지스터(DT)의 게이트 전극은 제 1 트랜지스터(ST1)의 제 1 전극에 접속되고, 소스 전극은 유기 발광 다이오드(OLED)의 애노드 전극에 접속되며, 드레인 전극은 고전위 전압(ELVDD)이 공급되는 고전위 전압 라인(ELVDDL)에 접속될 수 있다.
제 1 트랜지스터(ST1)는 제 k 스캔 라인(Sk)의 제 k 스캔 신호에 의해 턴-온 되어 제 j 데이터 라인(DLj)의 전압을 구동 트랜지스터(DT)의 게이트 전극에 공급한다. 제 1 트랜지스터(T1)의 게이트 전극은 제 k 스캔 라인(Sk)에 접속되고, 제 1 전극은 구동 트랜지스터(DT)의 게이트 전극에 접속되며, 제 2 전극은 제 j 데이터 라인(DLj)에 접속될 수 있다. 제1 트랜지스터(ST1)는 스캔 트랜지스터로 통칭될 수 있다.
제 2 트랜지스터(ST2)는 제 k 센싱 신호 라인(SSk)의 제 k 센싱 신호에 의해 턴-온 되어 제 j 센싱 라인(SLj)을 구동 트랜지스터(DT)의 소스 전극에 접속시킨다. 제 2 트랜지스터(ST2)의 게이트 전극은 제 k 센싱 신호 라인(SSk)에 접속되고, 제 1 전극은 제 j 센싱 라인(SLj)에 접속되며, 제 2 전극은 구동 트랜지스터(DT)의 소스 전극에 접속될 수 있다. 제 2 트랜지스터(ST2)는 센싱 트랜지스터로 통칭될 수 있다.
커패시터(C)는 구동 트랜지스터(DT)의 게이트 전극과 소스 전극 사이에 마련된다. 커패시터(C)는 구동 트랜지스터(DT)의 게이트 전압과 소스 전압 간의 차전압을 저장한다.
도 2에서는 구동 트랜지스터(DT)와 제 1 및 제 2 트랜지스터들(ST1, ST2)이 N 타입 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)으로 형성된 것을 중심으로 설명하였으나, 이에 한정되지 않는 것에 주의하여야 한다. 구동 트랜지스터(DT)와 제 1 및 제 2 트랜지스터들(ST1, ST2)은 P 타입 MOSFET으로 형성될 수도 있다. 또한, 제 1 전극은 소스 전극일 수 있고 제 2 전극은 드레인 전극일 수 있으나, 이에 한정되지 않는 것에 주의하여야 한다. 즉, 제 1 전극은 드레인 전극일 수 있고 제 2 전극은 소스 전극일 수 있다.
표시 모드에서, 제 k 스캔 라인(Sk)에 스캔 신호가 공급될 때 제 j 데이터 라인(DLj)의 데이터 전압(VDATA)이 구동 트랜지스터(DT)의 게이트 전극에 공급되고, 제 k 센싱 신호 라인(SSk)에 센싱 신호가 공급될 때 제 j 센싱라인(SEj)의 초기화 전압이 구동 트랜지스터(DT)의 소스 전극에 공급된다. 이로 인해, 표시 모드에서 구동 트랜지스터(DT)의 게이트 전극의 전압과 소스 전극의 전압 간의 전압 차에 따라 흐르는 구동 트랜지스터(DT)의 전류가 유기 발광 다이오드(OLED)에 공급되며, 유기 발광 다이오드(OLED)는 구동 트랜지스터(DT)의 전류에 따라 발광한다. 이때, 데이터 전압(VDATA)은 구동 트랜지스터(DT)의 문턱 전압과 전자 이동도를 보상한 전압이므로, 구동 트랜지스터(DT)의 전류는 구동 트랜지스터(DT)의 문턱 전압과 전자 이동도에 의존하지 않는다.
센싱 모드에서, 제 k 스캔 라인(Sk)에 스캔 신호가 공급될 때 제 j 데이터 라인의 센싱 전압이 구동 트랜지스터(DT)의 게이트 전극에 공급되고, 제 k 센싱 신호 라인(SSk)에 센싱 신호가 공급될 때 제 j 센싱 라인(SLj)의 초기화 전압이 구동 트랜지스터(DT)의 소스 전극에 공급된다. 또한, 제 k 센싱 신호 라인(SSk)에 센싱 신호가 공급될 때 제 2 트랜지스터(ST2)가 턴-온되어 구동 트랜지스터(DT)의 게이트 전극의 전압과 소스 전극의 전압 간의 전압 차에 따라 흐르는 구동 트랜지스터(DT)의 전류가 제 j 센싱 라인(SLj)으로 흐르도록 한다.
게이트 구동부(120)는 타이밍 컨트롤러(200)로부터 게이트 구동부 제어 신호(GCS)를 입력받는다. 게이트 구동부(120)는 게이트 구동부 제어 신호(GCS)에 따라 게이트 신호들을 게이트 라인들(GL1~GLp)에 공급한다. 게이트 신호들은 스캔 신호 및 센싱 신호를 포함한다. 게이트 구동부(120)는 표시 패널(110)의 표시 영역의 일측 또는 양측 바깥쪽의 비표시 영역에 GIP(gate driver in panel) 방식으로 형성될 수 있다.
데이터 구동부(130)는 타이밍 컨트롤러(200)로부터 보상 디지털 비디오 데이터(CDATA)와 데이터 구동부 제어 신호(DCS)를 입력받는다. 보상 디지털 비디오 데이터(CDATA)는 디지털 비디오 데이터(DATA)에 구동 트랜지스터(DT)의 문턱 전압을 보상하는 외부 보상 및 유기 발광 다이오드(OLED)의 열화 정도를 보상하는 잔상 보상을 수행하여 보정된 디지털 비디오 데이터이다. 데이터 구동부(130)는 데이터 구동부 제어 신호(DCS)에 따라 보상 디지털 비디오 데이터(CDATA)를 아날로그 데이터 전압으로 변환하여 데이터 라인들(DL1~DLq)에 공급한다. 게이트 구동부(120)에서 공급하는 스캔 신호들에 의해 데이터 전압들이 공급될 화소(P)들이 선택된다. 선택된 화소(P)들은 데이터 전압들을 공급받아 소정의 밝기로 발광한다.
데이터 구동부(130)는 센싱 라인들(SL1~SLq)로부터 센싱 전압 또는 센싱 전류를 공급받는다. 데이터 구동부(130)는 센싱 전압 또는 센싱 전류를 이용하여 각각의 화소(P)들의 구동 트랜지스터(DT)의 문턱 전압 및 유기 발광 다이오드(OLED)의 열화 정도에 관한 정보를 포함하는 센싱 데이터(SEN)를 생성한다. 데이터 구동부(130)는 센싱 데이터(SEN)를 타이밍 컨트롤러(200)로 공급한다.
데이터 구동부(130)는 복수의 소스 드라이버 IC(Source Driver Integrated Circuit, SDIC)(131)들을 포함한다. 소스 드라이버 IC(131)들 각각은 연성필름(140)들 각각에 실장된다. 연성필름(140)들 각각은 이방성 도전 필름(Anisotropic Conductive Film, ACF)을 이용하여 TAB(Tape Automated Bonding) 방식으로 하부 기판(111) 상에 마련된 패드들 상에 부착될 수 있다. 패드들은 데이터 라인들(DL1~DLq)과 연결되어 있어, 소스 드라이버 IC(131)들은 데이터 라인들(DL1~DLq)에 연결될 수 있다.
연성필름(140)들 각각은 칩 온 필름(Chip On Film, COF) 방식 또는 칩 온 플라스틱(chip on plastic, COP) 방식으로 마련될 수 있다. 칩 온 필름은 폴리이미드(polyimide)와 같은 베이스 필름과 베이스 필름 상에 마련된 복수의 도전성 리드선들을 포함할 수 있다. 연성필름(140)들 각각은 휘어지거나 구부러질 수 있다. 연성필름(140)들 각각은 표시 패널(110)의 하부 기판(111)과 인쇄회로보드(150)에 부착될 수 있다.
인쇄회로보드(150)는 연성필름(140)들에 부착될 수 있다. 인쇄회로보드(150)는 타이밍 컨트롤러(200)를 실장할 수 있다. 인쇄회로보드(150)는 연성 인쇄회로보드(flexible printed circuit board, FPCB)일 수 있다. 인쇄회로보드(150)는 연결부(160)를 통해 세트(170)와 연결된다.
연결부(160)는 인쇄회로보드(150)와 세트(170)를 연결한다. 연결부(160)는 타이밍 컨트롤러(200)와 호스트 시스템(300) 사이에서 Vx1 인터페이스를 적용한 입출력 단자인 버스(Bus)를 포함한 복수의 배선일 수 있다. Vx1 인터페이스는 빠른 속도로 복수의 입력 데이터를 처리할 수 있는 인터페이스이다. 그러나 이에 한정되지 않고, 연결부(160)는 데이터를 전송할 수 있는 임의의 인터페이스와 임의의 입출력 단자를 포함하는 복수의 배선으로 구현될 수 있다.
세트(170)는 표시 장치에 전원 전압들 및 구동 신호들을 공급한다. 세트(170)는 셋톱박스, 폰 시스템(Phone system), 개인용 컴퓨터(PC), 방송 수신기, 네비게이션 시스템, DVD 플레이어, 블루레이 플레이어, 홈 시어터 시스템 등으로 구현될 수 있다. 세트(170)는 호스트 시스템(300)을 실장할 수 있다. 세트(170)는 연결부(160)에 의해 인쇄회로보드(150)와 연결된다.
타이밍 컨트롤러(200)는 호스트 시스템(300)으로부터 디지털 비디오 데이터(DATA)와 타이밍 신호(TS)들을 입력받는다. 호스트 시스템(300)은 호스트 시스템은 스케일러(scaler)를 내장한 SoC(System on chip)을 포함한다. 호스트 시스템(300)은 외부로부터 입력된 디지털 비디오 데이터(DATA)를 표시 패널(110)에 표시하기에 적합한 형식(format)으로 변환한다.
타이밍 신호(TS)들은 수직 동기 신호(vertical synchronization signal), 수평 동기 신호(horizontal synchronization signal), 데이터 인에이블 신호(data enable signal), 도트 클럭(dot clock) 등을 포함할 수 있다. 수직 동기 신호는 1 프레임 기간을 정의하는 신호이다. 수평 동기 신호는 표시 패널(110)의 1 수평 라인의 화소(P)들에 데이터 전압들을 공급하는 데 필요한 1 수평 기간을 정의하는 신호이다. 데이터 인에이블 신호는 유효한 데이터가 입력되는 기간을 정의하는 신호이다. 도트 클럭은 소정의 짧은 주기로 반복되는 신호이다.
타이밍 컨트롤러(200)는 게이트 구동부(120)와 데이터 구동부(130)의 동작 타이밍을 제어하기 위해, 타이밍 신호(TS)들에 기초하여 게이트 구동부(120)의 동작 타이밍을 제어하기 위한 게이트 구동부 제어 신호(GCS)와 데이터 구동부(130)의 동작 타이밍을 제어하기 위한 데이터 구동부 제어 신호(DCS)를 생성한다. 타이밍 컨트롤러(200)는 게이트 구동부(120)에 게이트 구동부 제어 신호(GCS)를 출력하고, 데이터 구동부(130)에 데이터 구동부 제어 신호(DCS)를 출력한다.
타이밍 컨트롤러(200)는 데이터 구동부(130)로부터 센싱 데이터(SEN)를 입력받는다. 타이밍 컨트롤러(200)는 센싱 데이터(SEN)를 이용하여 외부 보상 및 잔상 보상을 수행할 수 있는 보상 데이터를 생성한다. 타이밍 컨트롤러는 보상 데이터를 이용하여 외부 보상 및 잔상 보상을 수행한다. 타이밍 컨트롤러(200)는 외부 보상 및 잔상 보상을 완료한 보상 디지털 비디오 데이터(CDATA)를 데이터 구동부(130)로 공급한다.
도 4는 기존의 표시 장치의 타이밍 컨트롤러(200)와 호스트 시스템(300)을 나타낸 블록도이다.
기존의 표시 장치는 데이터 구동부(120)에 디지털 비디오 데이터(DATA)와 데이터 구동부 제어 신호(DCS)를 공급하는 타이밍 컨트롤러(200), 디지털 비디오 데이터(DATA)를 생성하는 호스트 시스템(300), 호스트 시스템(300)으로부터 타이밍 컨트롤러(200)로 디지털 비디오 데이터(DATA)를 전달하는 제 1 내지 제 N(N은 2 이상의 정수) 배선들(L1_1~LN_2)을 포함한다.
제 1 내지 제 N 배선들(L1_1~LN_2)들은 호스트 시스템(300)과 타이밍 컨트롤러(200) 사이를 연결한다. 제 1 내지 제 N 배선들(L1_1~LN_2)들은 연결부(160) 상에 배치된다. 제 1 내지 제 N 배선들(L1_1~LN_2)들은 타이밍 컨트롤러(200)와 호스트 시스템(300) 사이에서 Vx1 인터페이스를 적용한 입출력 단자인 버스(Bus)를 통해 연결된다. Vx1 인터페이스는 빠른 속도로 복수의 입력 데이터를 처리할 수 있는 인터페이스이다. Vx1 인터페이스에서는 하나의 디지털 비디오 데이터(DATA)를 전달하기 위해 2개의 레인(Lane)이 필요하다. 이에 따라, 제 1 내지 제 N 배선들(L1_1~LN_2)들 각각은 2개의 배선으로 이루어진다.
이 때, 제 K 배선(LK_1, LK_2)이 정전기(ESD) 또는 다른 충격으로 인하여 버스에 불량이 발생하여 배선에 손상이 갈 경우, 손상이 간 제 K 배선(LK_1, LK_2)에서는 디지털 비디오 데이터(DATA)를 전송할 수 없다. 또한, 손상이 간 제 K 배선(LK_1, LK_2)은 복구하거나 수리할 수 없다. 이에 따라, 제 K 배선(LK_1, LK_2)이 손상되는 경우 표시 장치의 다른 구성 요소에 문제가 없더라도 표시 장치를 폐기하여야 한다.
도 5는 본 출원의 일 예에 따른 표시 장치의 타이밍 컨트롤러(200)와 호스트 시스템(300)을 나타낸 블록도이다.
본 출원의 일 예에 따른 표시 장치는 호스트 시스템(300)과 타이밍 컨트롤러(200) 사이에 배치된 예비 배선(PL_1, PL_2)을 포함한다.
예비 배선(PL_1, PL_2)은 호스트 시스템(300)과 타이밍 컨트롤러(200) 사이를 연결한다. 예비 배선(PL_1, PL_2)은 연결부(160) 상에 배치된다. 예비 배선(PL_1, PL_2)은 타이밍 컨트롤러(200)와 호스트 시스템(300) 사이에서 Vx1 인터페이스를 적용한 입출력 단자인 버스(Bus)를 통해 연결된다. 이에 따라, 예비 배선(PL_1, PL_2)은 2개의 배선으로 이루어진다.
본 출원의 일 예에 따른 타이밍 컨트롤러(200)는 디지털 비디오 데이터(DATA)가 비정상적으로 공급되거나 디지털 비디오 데이터(DATA)가 공급되지 않는 경우, 예비 배선(PL_1, PL_2)을 통해 디지털 비디오 데이터(DATA)를 공급받는다.
디지털 비디오 데이터(DATA)가 제 1 내지 제 N 배선들(L1_1~LN_2)들을 통해 타이밍 컨트롤러(200)로 정상적으로 공급되는 경우에는 예비 배선(PL_1, PL_2)을 통해 디지털 비디오 데이터(DATA)를 공급받을 필요가 없으므로, 예비 배선(PL_1, PL_2)을 통해 디지털 비디오 데이터(DATA)를 공급받지 않는다.
반면, 제 K 배선(LK_1, LK_2)이 정전기(ESD) 또는 다른 충격으로 인하여 버스에 불량이 발생하여 배선에 손상이 갈 경우, 손상이 간 제 K 배선(LK_1, LK_2)에서는 디지털 비디오 데이터(DATA)를 전송할 수 없다. 이 때, 제 K 배선(LK_1, LK_2)에서 전달하여야 하는 디지털 비디오 데이터(DATA)를 예비 배선(PL_1, PL_2)을 통해 전달하는 경우 제 K 배선(LK_1, LK_2)이 손상되기 전과 동일하게 디지털 비디오 데이터(DATA)를 타이밍 컨트롤러(200)로 공급할 수 있다.
본 출원의 일 예에 따른 표시 장치는 제 K 배선(LK_1, LK_2)에 손상이 발생하여 디지털 비디오 데이터(DATA)를 비정상적으로 전달하거나 디지털 비디오 데이터(DATA)를 전달하지 않는 경우 예비 배선(PL_1, PL_2)을 통해 디지털 비디오 데이터(DATA)를 전달한다. 이에 따라, 본 출원의 일 예에 따른 표시 장치는 제 K 배선(LK_1, LK_2)에서 고장이 발생하더라도 제 K 배선(LK_1, LK_2)으로 전달되던 디지털 비디오 데이터(DATA)는 자동으로 예비 배선(PL_1, PL_2)을 통해 정상적으로 타이밍 컨트롤러(200)로 공급되므로 사용자가 불량을 인식하지 못한다. 이에 따라, 제 K 배선(LK_1, LK_2)의 수리가 불가능하더라도 표시 장치를 폐기하지 않고 사용할 수 있다.
도 6은 본 출원의 다른 예에 따른 표시 장치의 타이밍 컨트롤러(200)와 호스트 시스템(300)을 보다 자세히 나타낸 블록도이다. 도 7은 본 출원의 일 예에 따른 표시 장치의 타이밍 컨트롤러(200)와 제 1 내지 제 N 배선들(L1_1~LN_2)을 상세히 나타낸 회로도이다.
본 출원의 일 예에 따른 타이밍 컨트롤러(200)는 제 1 내지 제 N 배선들(L1_1~LN_2)로부터 공급되는 디지털 비디오 데이터(DATA)의 정상 여부를 제 1 내지 제 N 배선들(L1_1~LN_2) 각각에 대하여 확인하는 확인부(210)를 포함한다.
확인부(210)는 제 1 내지 제 N 배선들(L1_1~LN_2) 모두에 대하여 공급되는 디지털 비디오 데이터(DATA)의 정상 여부를 확인한다. 이에 따라, 확인부(210)는 제 1 내지 제 N 배선들(L1_1~LN_2) 중 적어도 하나 이상의 배선에 문제가 발생하는 경우, 문제가 발생한 배선을 감지할 수 있다.
확인부(210)는 제 1 내지 제 N 배선들(L1_1~LN_2) 모두로부터 디지털 비디오 데이터(DATA)가 정상적으로 입력된 경우 호스트 시스템(300)으로 제 1 제어 신호(CON1)를 공급한다. 또한, 확인부(210)는 제 1 내지 제 N 배선들(L1_1~LN_2) 중 적어도 하나 이상의 배선으로부터 디지털 비디오 데이터(DATA)가 비정상적으로 입력된 경우 호스트 시스템(300)으로 제 2 제어 신호(CON2)를 공급한다.
제 1 제어 신호(CON1)는 타이밍 컨트롤러(200)가 정상적으로 디지털 비디오 데이터(DATA)를 공급받고 있다는 것을 나타낸다. 또한, 제 2 제어 신호(CON2)는 타이밍 컨트롤러(200)가 비정상적으로 디지털 비디오 데이터(DATA)를 공급받거나, 적어도 하나 이상의 배선들에서 디지털 비디오 데이터(DATA)를 공급받지 못하고 있다는 것을 나타낸다.
이에 따라, 확인부(210)는 제 1 내지 제 N 배선들(L1_1~LN_2) 모두로부터 디지털 비디오 데이터(DATA)가 정상적으로 입력된 경우 정상적으로 디지털 비디오 데이터(DATA)를 공급받고 있다는 것을 호스트 시스템(300)에 알릴 수 있다. 또한, 확인부(210)는 제 1 내지 제 N 배선들(L1_1~LN_2) 중 적어도 하나 이상의 배선으로부터 디지털 비디오 데이터(DATA)가 비정상적으로 입력된 경우 비정상적으로 디지털 비디오 데이터(DATA)를 공급받고 있다는 것을 호스트 시스템(300)에 알릴 수 있다.
또한, 확인부(210)는 제 2 제어 신호(CON2)를 호스트 시스템(300)에 공급하여, 호스트 시스템(300)이 예비 배선(PL_1, PL_2)을 통해 디지털 비디오 데이터(DATA)를 공급하도록 내부에서 디지털 비디오 데이터(DATA) 전송 체계를 스위칭(Switching) 할 것을 알릴 수 있다.
보다 구체적으로, 본 출원의 확인부(210)는 제 1 내지 제 N 배선들(L1_1~LN_2)로부터 공급되는 디지털 비디오 데이터(DATA)의 정상 여부에 관한 확인값을 공급받아 저장하는 레지스터(211) 및 레지스터(211)로부터 확인값을 공급받아 제 1 제어 신호(CON1) 또는 제 2 제어 신호(CON2)를 출력하는 논리곱 게이트(AND logic gate)(212)를 포함한다.
레지스터(211)는 N개의 저장부로 구성된다. N개의 저장부 각각은 제 1 내지 제 N 배선들(L1_1~LN_2) 각각과 연결된다.
논리곱 게이트(212)는 레지스터(211)를 구성하는 N개의 저장부 각각으로부터 N개의 확인값을 공급받는다. 논리곱 게이트(212)는 N개의 확인값 모두가 하이 로직 값(High Logic Value, 1)을 갖는 경우 하이 로직 값을 출력한다. 또한, 논리곱 게이트(212)는 N개의 확인값 중 적어도 하나 이상의 확인값이 로우 로직 값(Low Logic Value, 0)을 갖는 경우 로우 로직 값을 출력한다. 따라서, 논리곱 게이트(212)를 이용하면, 제 1 내지 제 N 배선들(L1_1~LN_2) 모두가 정상적으로 디지털 비디오 데이터(DATA)를 공급하는 경우와, 제 1 내지 제 N 배선들(L1_1~LN_2) 중 적어도 어느 하나의 배선에서 비정상적으로 디지털 비디오 데이터(DATA)를 공급하는 경우를 용이하게 구분할 수 있다.
확인값은 제 1 내지 제 N 배선들(L1_1~LN_2)과 연결된 배타적 논리합 게이트(Exclusive OR gate, XOR)를 통해 생성된다. 보다 구체적으로, N개의 확인값 각각은 제 1 내지 제 N 배선들(L1_1~LN_2) 각각과 연결된 N개의 배타적 논리합 게이트들을 통해 개별적으로 생성된다. 배타적 논리합 게이트는 서로 다른 로직 값을 갖는 2개의 신호가 입력되는 경우 하이 로직 값을, 동일한 로직 값을 갖는 2개의 신호가 입력되는 경우 로우 로직 값을 출력한다.
제 1 내지 제 N 배선들(L1_1~LN_2) 각각은 2개의 배선을 통해 디지털 비디오 데이터들(DATA1~DATAN)을 타이밍 컨트롤러(200)에 공급한다. 이 때, 제 1 내지 제 N 배선들(L1_1~LN_2) 각각에서 배선을 분기시키고, 분기된 배선들을 N개의 배타적 논리합 게이트들로 각각 연결시킨다.
현재 제 1 내지 제 N 배선들(L1_1~LN_2) 각각은 중간에 버퍼(Buffer)가 있는 배선과 인버터(Inverter)가 있는 배선이 한 쌍을 이루고 있다. 따라서 정상적인 경우 제 1 내지 제 N 배선들(L1_1~LN_2) 각각을 이루는 2개의 배선에 흐르는 신호는 서로 다른 로직 값을 갖는다. 따라서, 제 1 내지 제 N 배선들(L1_1~LN_2) 각각에서 분기된 배선들을 N개의 배타적 논리합 게이트들로 각각 연결시켰으므로, 정상적으로 디지털 비디오 데이터(DATA)가 공급되는 경우 배타적 논리합 게이트는 하이 로직 값을 출력한다. 로우 로직 값을 출력하는 경우에는 해당하는 배선에 문제가 발생하였다는 것을 의미한다.
이에 따라, 배타적 논리합 게이트들을 이용하는 경우, 레지스터(211)에 저장된 후 논리곱 게이트(212)에 입력될 확인값들을 용이하게 생성할 수 있다.
다시 도 6을 참조하면, 본 출원에 따른 타이밍 컨트롤러(200)는 제 1 내지 제 N 배선들(L1_1~LN_2) 중 디지털 비디오 데이터(DATA)를 비정상적으로 공급하거나 디지털 비디오 데이터(DATA)를 공급하지 않는 배선이 어떤 배선인지에 관한 정보인 에러 정보(ER)를 호스트 시스템(300)으로 출력하는 인터페이스부(220)를 더 포함한다.
인터페이스부(220)는 I2C 인터페이스를 이용하여 레지스터(211)를 읽을 수 있다. 인터페이스부(220)는 고장이 발생한 배선이 어떤 배선인지에 대한 정보를 호스트 시스템(300)으로 출력한다.
확인부(210)만 있는 경우 제 2 제어 신호(CON2)가 출력되면 고장이 발생한 사실을 감지할 수 있으나, 고장이 발생한 배선이 어떤 배선인지에 대한 정보가 불명확할 수 있다. 본 출원은 인터페이스부(220)를 구비하여 고장이 발생한 배선이 어떤 배선인지에 대한 정보를 호스트 시스템(300)으로 정확하게 알릴 수 있다.
도 8은 본 출원의 일 예에 따른 표시 장치의 호스트 시스템(300)과 예비 배선(PL_1, PL_2)을 상세히 나타낸 회로도이다.
본 출원에 따른 호스트 시스템(300)은 타이밍 컨트롤러(200)로부터 제 2 제어 신호(CON2)를 공급받은 경우 예비 배선(PL_1, PL_2)으로 디지털 비디오 데이터(DATA)를 공급한다.
제 2 제어 신호(CON2)를 공급받은 경우는 제 1 내지 제 N 배선들(L1_1~LN_2) 중 적어도 하나 이상의 배선이 손상된 경우에 해당한다. 손상된 배선으로 디지털 비디오 데이터(DATA)를 출력하는 경우 디지털 비디오 데이터(DATA)에 손실이 발생한다.
본 출원에 따른 호스트 시스템(300)은 제 2 제어 신호(CON2)를 공급받은 경우 예비 배선(PL_1, PL_2)을 손상된 배선의 대체 배선으로 활용한다. 예비 배선(PL_1, PL_2)으로 디지털 비디오 데이터(DATA)를 스위칭시켜 공급하는 경우, 디지털 비디오 데이터(DATA)의 손상 없이 타이밍 컨트롤러(200)로 디지털 비디오 데이터(DATA)를 공급할 수 있다.
보다 구체적으로, 본 출원의 호스트 시스템(300)은 제 1 내지 제 N 배선들(L1_1~LN_2)과 연결된 멀티플렉서(Multiplexer)(310)를 포함한다.
멀티플렉서(310)는 N개의 입력 신호들과 제어 신호를 입력받는다. 멀티플렉서(310)는 제어 신호에 따라 N개의 입력들 중 어느 하나의 입력 신호를 출력한다. 본 출원의 멀티플렉서(310)는 제 1 내지 제 N 배선들(L1_1~LN_2) 배선들 각각에서 어느 하나의 배선과 연결되어 N개의 디지털 비디오 데이터들(DATA1~DATAN)을 입력 신호로 사용한다. 또한, 멀티플렉서(310)는 제어 신호로 제 2 제어 신호(CON2)를 이용한다.
본 출원의 멀티플렉서(310)는 타이밍 컨트롤러(200)로부터 제 2 제어 신호(CON2)를 공급받은 경우 에러 정보(ER)에 따라 디지털 비디오 데이터(DATA)를 비정상적으로 공급하거나 디지털 비디오 데이터(DATA)를 공급하지 않는 배선에 공급하도록 설정된 디지털 비디오 데이터(DATA)를 예비 배선(PL_1, PL_2)으로 공급한다.
본 출원은 호스트 시스템(300)에 멀티플렉서(310)를 적용하여 문제가 발생한 배선에 공급하려고 설정하였던 디지털 비디오 데이터(DATA)를 예비 배선(PL_1, PL_2)으로 용이하게 스위칭시킬 수 있다.
도 9는 본 출원의 일 예에 따른 표시 장치의 타이밍 컨트롤러(200)와 예비 배선(PL_1, PL_2)을 상세히 나타낸 회로도이다.
본 출원의 타이밍 컨트롤러(200)는 예비 배선(PL_1, PL_2)으로 공급받은 디지털 비디오 데이터(DATA)를 디지털 비디오 데이터(DATA)를 비정상적으로 공급하거나 디지털 비디오 데이터(DATA)를 공급하지 않는 배선에 공급한다.
디지털 비디오 데이터(DATA)는 설정된 배선에 따라 순차적으로 공급된다. 따라서, 예비 배선(PL_1, PL_2)으로 공급받은 디지털 비디오 데이터(DATA)가 원래 어느 배선에서 공급되는 디지털 비디오 데이터(DATA)인지 확인하고, 그 배선으로 전달하는 경우 타이밍 컨트롤러(200)에서 보다 안정적으로 디지털 비디오 데이터(DATA)를 처리할 수 있다.
보다 구체적으로, 타이밍 컨트롤러(200)는 제 1 내지 제 N 배선들(L1_1~LN_2)과 연결된 디멀티플렉서(Deultiplexer)(230)를 포함한다.
디멀티플렉서(230)는 1개의 입력 신호와 제어 신호를 입력받는다. 디멀티플렉서(230)는 제어 신호에 따라 입력 신호를 N 개의 출력 단자들 중 어느 하나로 출력한다. 본 출원의 디멀티플렉서(230)는 예비 배선(PL_1, PL_2)에서 공급받은 디지털 비디오 데이터(DATA)를 입력 신호로 사용한다. 또한, 디멀티플렉서(230)는 N개의 출력 단자로 제 1 내지 제 N 배선들(L1_1~LN_2) 각각의 배선 쌍들 중 첫 번째 배선들을 이용한다.
본 출원의 디멀티플렉서(230)는 예비 배선(PL_1, PL_2)으로 디지털 비디오 데이터(DATA)를 공급받은 경우 에러 정보(ER)에 따라 디지털 비디오 데이터(DATA)를 공급한다. 에러 정보(ER)에는 디지털 비디오 데이터(DATA)를 공급하지 않는 배선이 어떤 배선인지에 관한 정보가 포함된다. 따라서, 디멀티플렉서(230)는 예비 배선(PL_1, PL_2)으로 공급받은 디지털 비디오 데이터(DATA)가 원래 어떤 배선으로 공급되었어야 하는지를 알 수 있다. 디멀티플렉서(230)는 예비 배선(PL_1, PL_2)으로 공급받은 디지털 비디오 데이터(DATA)를 해당하는 배선으로 전달하여, 임의의 배선이 손상되어 있더라도 타이밍 컨트롤러(200)의 입장에서는 모든 배선으로부터 정상적으로 디지털 비디오 데이터(DATA)를 공급받은 것과 같은 효과를 갖는다.
본 출원에 따른 표시 장치는 버스에 불량이 발생하여 배선에 손상이 가는 것을 감지하고, 손상이 간 배선을 통해 전달되는 디지털 비디오 데이터를 전달할 수 있다.
본 출원에 따른 표시 장치에서는 임의의 배선에서 고장이 발생하더라도 고장이 난 배선으로 전달되던 디지털 비디오 데이터는 자동으로 예비 배선을 통해 정상적으로 타이밍 컨트롤러로 공급되므로 사용자가 불량을 인식하지 못한다. 이에 따라, 손상된 배선의 수리가 불가능하더라도 표시 장치를 폐기하지 않고 사용할 수 있다.
이상 설명한 내용을 통해 이 분야의 통상의 기술자는 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
110: 표시 패널 111: 하부 기판
112: 상부 기판 120: 게이트 구동부
130: 데이터 구동부 131: 소스 드라이버 IC
140: 연성필름 150: 인쇄회로보드
160: 연결부 170: 세트
200: 타이밍 컨트롤러 210: 확인부
211: 레지스터 212: 논리곱 게이트
220: 인터페이스부 230: 디멀티플렉서
300: 호스트 시스템 310: 멀티플렉서

Claims (10)

  1. 화상을 표시하는 표시 패널;
    상기 표시 패널에 데이터 전압을 공급하는 데이터 구동부;
    상기 데이터 구동부에 디지털 비디오 데이터와 데이터 구동부 제어 신호를 공급하는 타이밍 컨트롤러;
    상기 디지털 비디오 데이터를 생성하는 호스트 시스템;
    상기 호스트 시스템으로부터 상기 타이밍 컨트롤러로 상기 디지털 비디오 데이터를 전달하는 제 1 내지 제 N(N은 2 이상의 정수) 배선들; 및
    상기 호스트 시스템과 상기 타이밍 컨트롤러 사이에 배치된 예비 배선을 포함하며,
    상기 타이밍 컨트롤러는 상기 디지털 비디오 데이터가 비정상적으로 공급되거나 상기 디지털 비디오 데이터가 공급되지 않는 경우, 상기 예비 배선을 통해 상기 디지털 비디오 데이터를 공급받는 표시 장치.
  2. 제 1 항에 있어서, 상기 타이밍 컨트롤러는,
    상기 제 1 내지 제 N 배선들로부터 공급되는 상기 디지털 비디오 데이터의 정상 여부를 상기 제 1 내지 제 N 배선들 각각에 대하여 확인하는 확인부를 포함하는 표시 장치.
  3. 제 2 항에 있어서, 상기 확인부는,
    상기 제 1 내지 제 N 배선들 모두로부터 상기 디지털 비디오 데이터가 정상적으로 입력된 경우 상기 호스트 시스템으로 제 1 제어 신호를 공급하고,
    상기 제 1 내지 제 N 배선들 중 적어도 하나 이상의 배선으로부터 상기 디지털 비디오 데이터가 비정상적으로 입력된 경우 상기 호스트 시스템으로 제 2 제어 신호를 공급하는 표시 장치.
  4. 제 2 항에 있어서, 상기 확인부는,
    상기 제 1 내지 제 N 배선들로부터 공급되는 상기 디지털 비디오 데이터의 정상 여부에 관한 확인값을 공급받아 저장하는 레지스터; 및
    상기 레지스터로부터 상기 확인값을 공급받아 상기 제 1 제어 신호 또는 상기 제 2 제어 신호를 출력하는 논리곱 게이트를 포함하는 표시 장치.
  5. 제 4 항에 있어서, 상기 확인값은,
    상기 제 1 내지 제 N 배선들과 연결된 배타적 논리합 게이트를 통해 생성된 표시 장치.
  6. 제 3 항에 있어서, 상기 타이밍 컨트롤러는,
    상기 제 1 내지 제 N 배선들 중 상기 디지털 비디오 데이터를 비정상적으로 공급하거나 상기 디지털 비디오 데이터를 공급하지 않는 배선이 어떤 배선인지에 관한 정보인 에러 정보를 상기 호스트 시스템으로 출력하는 인터페이스부를 더 포함하는 표시 장치.
  7. 제 3 항에 있어서, 상기 호스트 시스템은,
    상기 타이밍 컨트롤러로부터 상기 제 2 제어 신호를 공급받은 경우 상기 예비 배선으로 상기 디지털 비디오 데이터를 공급하는 표시 장치.
  8. 제 6 항에 있어서, 상기 호스트 시스템은,
    상기 제 1 내지 제 N 배선들과 연결된 멀티플렉서를 포함하며,
    상기 멀티플렉서는 상기 타이밍 컨트롤러로부터 상기 제 2 제어 신호를 공급받은 경우 상기 에러 정보에 따라 상기 디지털 비디오 데이터를 비정상적으로 공급하거나 상기 디지털 비디오 데이터를 공급하지 않는 배선에 공급하도록 설정된 디지털 비디오 데이터를 상기 예비 배선으로 공급하는 표시 장치.
  9. 제 1 항에 있어서, 상기 타이밍 컨트롤러는,
    상기 예비 배선으로 공급받은 상기 디지털 비디오 데이터를 상기 디지털 비디오 데이터를 비정상적으로 공급하거나 상기 디지털 비디오 데이터를 공급하지 않는 배선에 공급하는 표시 장치.
  10. 제 6 항에 있어서, 상기 타이밍 컨트롤러는,
    제 1 내지 제 N 배선들과 연결된 디멀티플렉서를 포함하며,
    상기 디멀티플렉서는 상기 예비 배선으로 상기 디지털 비디오 데이터를 공급받은 경우 상기 에러 정보에 따라 상기 디지털 비디오 데이터를 공급하는 표시 장치.
KR1020170110178A 2017-08-30 2017-08-30 표시 장치 KR102377463B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020170110178A KR102377463B1 (ko) 2017-08-30 2017-08-30 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170110178A KR102377463B1 (ko) 2017-08-30 2017-08-30 표시 장치

Publications (2)

Publication Number Publication Date
KR20190023841A true KR20190023841A (ko) 2019-03-08
KR102377463B1 KR102377463B1 (ko) 2022-03-21

Family

ID=65800463

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170110178A KR102377463B1 (ko) 2017-08-30 2017-08-30 표시 장치

Country Status (1)

Country Link
KR (1) KR102377463B1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010078870A (ja) * 2008-09-25 2010-04-08 Sharp Corp 表示装置、およびテレビジョンシステム
KR20170037300A (ko) * 2015-09-25 2017-04-04 엘지디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20170062573A (ko) * 2015-11-27 2017-06-08 삼성디스플레이 주식회사 표시 장치
KR20170064170A (ko) * 2015-11-30 2017-06-09 엘지디스플레이 주식회사 표시장치
KR20170080205A (ko) * 2015-12-31 2017-07-10 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010078870A (ja) * 2008-09-25 2010-04-08 Sharp Corp 表示装置、およびテレビジョンシステム
KR20170037300A (ko) * 2015-09-25 2017-04-04 엘지디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20170062573A (ko) * 2015-11-27 2017-06-08 삼성디스플레이 주식회사 표시 장치
KR20170064170A (ko) * 2015-11-30 2017-06-09 엘지디스플레이 주식회사 표시장치
KR20170080205A (ko) * 2015-12-31 2017-07-10 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법

Also Published As

Publication number Publication date
KR102377463B1 (ko) 2022-03-21

Similar Documents

Publication Publication Date Title
CN107665673B (zh) 有机发光显示装置及其驱动方法
US9734786B2 (en) Source drive integrated circuit and display device including the same
KR102429137B1 (ko) 유기 발광 표시 장치 및 그의 구동 방법
KR20180072922A (ko) 유기발광표시패널, 유기발광표시장치
KR20180014328A (ko) 표시장치, 게이트 드라이버 및 게이트 드라이버의 구동 방법
KR20170064163A (ko) 유기발광표시장치 및 그 구동방법
KR20190014984A (ko) 표시 장치와 그의 본딩 저항 센싱 방법
KR102448353B1 (ko) 표시 장치
KR102480138B1 (ko) 표시 장치
US11475852B1 (en) Light-emitting device, display device, and LED display device
KR102407410B1 (ko) 유기 발광 표시 장치
KR102425237B1 (ko) 유기 발광 표시 장치 및 그의 구동 방법
KR20180025384A (ko) 유기발광표시장치, 컨트롤러 및 컨트롤러의 구동 방법
KR102377463B1 (ko) 표시 장치
KR102384137B1 (ko) 유기 발광 표시 장치
KR20160032784A (ko) 구동 칩 패키지 및 이를 포함하는 표시장치
KR102453658B1 (ko) 유기발광 표시장치 및 그의 구동 방법
KR102607405B1 (ko) 발광 표시장치
KR102560233B1 (ko) 유기발광 표시장치
KR102415860B1 (ko) 표시 장치
KR102523251B1 (ko) 유기발광표시장치 및 그 구동방법
KR102507960B1 (ko) 표시 장치
KR20160083370A (ko) 표시장치
KR102342586B1 (ko) 표시장치 및 데이터드라이버
KR20210033732A (ko) 표시장치와 그 불량 감지 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant