KR20180058564A - 반도체 소자 및 이를 포함하는 반도체 소자 패키지 - Google Patents

반도체 소자 및 이를 포함하는 반도체 소자 패키지 Download PDF

Info

Publication number
KR20180058564A
KR20180058564A KR1020160157702A KR20160157702A KR20180058564A KR 20180058564 A KR20180058564 A KR 20180058564A KR 1020160157702 A KR1020160157702 A KR 1020160157702A KR 20160157702 A KR20160157702 A KR 20160157702A KR 20180058564 A KR20180058564 A KR 20180058564A
Authority
KR
South Korea
Prior art keywords
layer
semiconductor layer
type semiconductor
conductivity type
conductive
Prior art date
Application number
KR1020160157702A
Other languages
English (en)
Inventor
성연준
이용경
김민성
박수익
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020160157702A priority Critical patent/KR20180058564A/ko
Priority to PCT/KR2017/013531 priority patent/WO2018097649A1/ko
Priority to US16/463,766 priority patent/US10873005B2/en
Priority to CN201780072882.4A priority patent/CN109997234B/zh
Publication of KR20180058564A publication Critical patent/KR20180058564A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/14Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
    • H01L33/145Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure with a current-blocking structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/14Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)
  • Thin Film Transistor (AREA)

Abstract

실시 예는, 제1도전형 반도체층; 제2도전형 반도체층; 상기 제1도전형 반도체층과 제2도전형 반도체층 사이에 배치되는 활성층; 및 상기 제2도전형 반도체층과 활성층 사이에 배치되는 전자 차단층을 포함하고, 상기 제1도전형 반도체층은 제1방향으로 갈수록 단면이 감소하고, 상기 전자 차단층은 상기 제1방향으로 갈수록 단면이 증가하는 영역을 갖고, 상기 제1방향은 상기 제1도전형 반도체층에서 제2도전형 반도체층 방향인 반도체 소자를 개시한다.

Description

반도체 소자 및 이를 포함하는 반도체 소자 패키지{SEMICONDUCTOR DEVICE AND SEMICONDUCTOR DEVICE PACKAGE INCLUDING THE SAME}
실시 예는 반도체 소자 및 이를 포함하는 반도체 소자 패키지에 관한 것이다.
GaN, AlGaN 등의 화합물을 포함하는 반도체 소자는 넓고 조정이 용이한 밴드 갭 에너지를 가지는 등의 많은 장점을 가져서 발광 소자, 수광 소자 및 각종 다이오드 등으로 다양하게 사용될 수 있다.
특히, 반도체의 3-5족 또는 2-6족 화합물 반도체 물질을 이용한 발광 다이오드(Light Emitting Diode)나 레이저 다이오드(Laser Diode)와 같은 발광소자는 박막 성장 기술 및 소자 재료의 개발로 적색, 녹색, 청색 및 자외선 등 다양한 색을 구현할 수 있으며, 형광 물질을 이용하거나 색을 조합함으로써 효율이 좋은 백색 광선도 구현이 가능하며, 형광등, 백열등 등 기존의 광원에 비해 저소비전력, 반영구적인 수명, 빠른 응답속도, 안전성, 환경 친화성의 장점을 가진다.
뿐만 아니라, 광검출기나 태양 전지와 같은 수광 소자도 반도체의 3-5족 또는 2-6족 화합물 반도체 물질을 이용하여 제작하는 경우 소자 재료의 개발로 다양한 파장 영역의 빛을 흡수하여 광 전류를 생성함으로써 감마선부터 라디오 파장 영역까지 다양한 파장 영역의 빛을 이용할 수 있다. 또한 빠른 응답속도, 안전성, 환경 친화성 및 소자 재료의 용이한 조절의 장점을 가져 전력 제어 또는 초고주파 회로나 통신용 모듈에도 용이하게 이용할 수 있다.
따라서, 반도체 소자는 광 통신 수단의 송신 모듈, LCD(Liquid Crystal Display) 표시 장치의 백라이트를 구성하는 냉음극관(CCFL: Cold Cathode Fluorescence Lamp)을 대체하는 발광 다이오드 백라이트, 형광등이나 백열 전구를 대체할 수 있는 백색 발광 다이오드 조명 장치, 자동차 헤드 라이트 및 신호등 및 Gas나 화재를 감지하는 센서 등에까지 응용이 확대되고 있다. 또한, 반도체 소자는 고주파 응용 회로나 기타 전력 제어 장치, 통신용 모듈에까지 응용이 확대될 수 있다.
특히, 자외선 파장 영역의 광을 방출하는 발광소자는 경화작용이나 살균 작용을 하여 경화용, 의료용, 및 살균용으로 사용될 수 있다.
최근 자외선 발광소자에 대한 연구가 활발하나, 아직까지 자외선 발광소자는 광 추출 효율이 상대적으로 떨어지는 문제가 있다.
실시 예는 광 추출 효율이 향상된 반도체 소자를 제공한다.
실시 예에서 해결하고자 하는 과제는 이에 한정되는 것은 아니며, 아래에서 설명하는 과제의 해결수단이나 실시 형태로부터 파악될 수 있는 목적이나 효과도 포함된다고 할 것이다.
본 발명의 일 실시 예에 따른 반도체 소자는, 제1도전형 반도체층; 제2도전형 반도체층; 상기 제1도전형 반도체층과 제2도전형 반도체층 사이에 배치되는 활성층; 및 상기 제2도전형 반도체층과 활성층 사이에 배치되는 전자 차단층을 포함하고, 상기 제1도전형 반도체층은 제1방향으로 갈수록 단면이 감소하고, 상기 전자 차단층은 상기 제1방향으로 갈수록 단면이 증가하는 영역을 갖고, 상기 제1방향은 상기 제1도전형 반도체층에서 제2도전형 반도체층 방향일 수 있다.
상기 제1도전형 반도체층이 노출된 영역에 배치되는 제1전극; 및 상기 제2도전형 반도체층상에 배치되는 제2전극을 포함할 수 있다.
상기 제1도전형 반도체층의 하부에 배치되는 기판을 포함할 수 있다.
상기 전자 차단층은 AlGaN을 포함할 수 있다.
상기 전자 차단층은 상기 활성층에 가까워질수록 알루미늄 조성이 높아질 수 있다.
상기 전자 차단층의 측면이 수평축과 이루는 각도는 55도 내지 80도이고, 상기 수평축은 상기 제1방향과 수직할 수 있다.
상기 제2도전형 반도체층은 상기 제1방향으로 갈수록 단면이 증가하는 영역을 가질 수 있다.
실시 예에 따르면, 광 추출 효율이 향상된다.
본 발명의 다양하면서도 유익한 장점과 효과는 상술한 내용에 한정되지 않으며, 본 발명의 구체적인 실시형태를 설명하는 과정에서 보다 쉽게 이해될 수 있을 것이다.
도 1은 본 발명의 일 실시 예에 따른 반도체 소자의 개념도이고,
도 2는 도 1의 A 부분 확대도이고,
도 3은 도 2의 전자 차단층의 확대도이고,
도 4는 도 1의 반도체 소자의 측면 사진이고,
도 5는 종래 반도체 소자의 측면을 보여주는 도면이고,
도 6a 내지 도 6d는 도 2의 변형예이고,
도 7은 본 발명의 다른 실시 예에 따른 반도체 소자의 개념도이고,
도 8 및 도 9는 리세스의 개수 변화에 따라 광 출력이 향상되는 구성을 설명하기 위한 도면이고,
도 10은 본 발명의 일 실시 예에 따른 반도체 소자 패키지의 개념도이다.
본 실시 예들은 다른 형태로 변형되거나 여러 실시 예가 서로 조합될 수 있으며, 본 발명의 범위가 이하 설명하는 각각의 실시 예로 한정되는 것은 아니다.
특정 실시 예에서 설명된 사항이 다른 실시 예에서 설명되어 있지 않더라도, 다른 실시 예에서 그 사항과 반대되거나 모순되는 설명이 없는 한, 다른 실시 예에 관련된 설명으로 이해될 수 있다.
예를 들어, 특정 실시 예에서 구성 A에 대한 특징을 설명하고 다른 실시 예에서 구성 B에 대한 특징을 설명하였다면, 구성 A와 구성 B가 결합된 실시 예가 명시적으로 기재되지 않더라도 반대되거나 모순되는 설명이 없는 한, 본 발명의 권리범위에 속하는 것으로 이해되어야 한다.
실시 예의 설명에 있어서, 어느 한 element가 다른 element의 "상(위) 또는 하(아래)(on or under)"에 형성되는 것으로 기재되는 경우에 있어, 상(위) 또는 하(아래)(on or under)는 두 개의 element가 서로 직접(directly)접촉되거나 하나 이상의 다른 element가 상기 두 element 사이에 배치되어(indirectly) 형성되는 것을 모두 포함한다. 또한 "상(위) 또는 하(아래)(on or under)"으로 표현되는 경우 하나의 element를 기준으로 위쪽 방향뿐만 아니라 아래쪽 방향의 의미도 포함할 수 있다.
이하에서는 첨부한 도면을 참고로 하여 본 발명의 실시 예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다.
도 1은 본 발명의 일 실시 예에 따른 반도체 소자의 개념도이다.
도 1을 참조하면, 실시 예에 따른 반도체 소자는 기판(120), 버퍼층(121), 제1도전형 반도체층(111), 활성층(113), 전자 차단층(114), 및 제2도전형 반도체층(112)을 포함할 수 있다.
기판(120)은 전도성 기판 또는 절연성 기판을 포함한다. 기판(120)은 반도체 물질 성장에 적합한 물질이나 캐리어 웨이퍼일 수 있다. 기판(120)은 사파이어(Al2O3), SiC, GaAs, GaN, ZnO, Si, GaP, InP 및 Ge 중 선택된 물질로 형성될 수 있으며, 이에 대해 한정하지는 않는다. 필요에 따라 기판은 제거될 수도 있다.
제1도전형 반도체층(111)과 기판(120) 사이에는 버퍼층(121)이 배치될 수 있다. 버퍼층(121)은 발광 구조물(110)과 기판(120)의 격자 부정합을 완화할 수 있다.
버퍼층(121)은 족과 족 원소가 결합된 형태이거나 AlN, GaN, InN, InGaN, AlGaN, InAlGaN, AlInN 중에서 어느 하나를 포함할 수 있다. 버퍼층(121)에는 도펀트가 도핑될 수도 있으나, 이에 한정하지 않는다.
버퍼층(121)은 기판(120) 상에 단결정으로 성장할 수 있으며, 단결정으로 성장한 버퍼층(121)은 제1도전형 반도체층(111)의 결정성을 향상시킬 수 있다.
제1도전형 반도체층(111)은 Ⅲ-Ⅴ족, Ⅱ-Ⅵ족 등의 화합물 반도체로 구현될 수 있으며, 제1도펀트가 도핑될 수 있다. 제1도전형 반도체층(111)은 Inx1Aly1Ga1-x1-y1N(0≤x1≤1, 0≤y1≤1, 0≤x1+y1≤1)의 조성식을 갖는 반도체 재료, 예를 들어 GaN, AlGaN, InGaN, InAlGaN 등에서 선택될 수 있다. 그리고, 제1도펀트는 Si, Ge, Sn, Se, Te와 같은 n형 도펀트일 수 있다. 제1도펀트가 n형 도펀트인 경우, 제1도펀트가 도핑된 제1도전형 반도체층(111)은 n형 반도체층일 수 있다.
활성층(113)은 제1도전형 반도체층(111)과 제2도전형 반도체층(112) 사이에 배치된다. 활성층(113)은 제1도전형 반도체층(111)을 통해서 주입되는 전자(또는 정공)와 제2도전형 반도체층(112)을 통해서 주입되는 정공(또는 전자)이 만나는 층이다. 활성층(113)은 전자와 정공이 재결합함에 따라 낮은 에너지 준위로 천이하며, 자외선 파장을 가지는 빛을 생성할 수 있다.
활성층(113)은 단일 우물 구조, 다중 우물 구조, 단일 양자 우물 구조, 다중 양자 우물(Multi Quantum Well; MQW) 구조, 양자점 구조 또는 양자선 구조 중 어느 하나의 구조를 가질 수 있으며, 활성층(113)의 구조는 이에 한정하지 않는다.
제2도전형 반도체층(112)은 활성층(113) 상에 형성되며, Ⅲ-Ⅴ족, Ⅱ-Ⅵ족 등의 화합물 반도체로 구현될 수 있으며, 제2도전형 반도체층(112)에 제2도펀트가 도핑될 수 있다. 제2도전형 반도체층(112)은 Inx5Aly2Ga1-x5-y2N (0≤x5≤1, 0≤y2≤1, 0≤x5+y2≤1)의 조성식을 갖는 반도체 물질 또는 AlInN, AlGaAs, GaP, GaAs, GaAsP, AlGaInP 중 선택된 물질로 형성될 수 있다. 제2도펀트가 Mg, Zn, Ca, Sr, Ba 등과 같은 p형 도펀트인 경우, 제2도펀트가 도핑된 제2도전형 반도체층(112)은 p형 반도체층일 수 있다.
활성층(113)과 제2도전형 반도체층(112) 사이에는 차단층(114)이 배치될 수 있다. 차단층(114)은 제1도전형 반도체층(111)에서 공급된 전자가 제2도전형 반도체층(112)으로 빠져나가는 흐름을 차단하여, 활성층(113) 내에서 전자와 정공이 재결합할 확률을 높일 수 있다. 차단층(114)의 에너지 밴드갭은 활성층(113) 및/또는 제2도전형 반도체층(112)의 에너지 밴드갭보다 클 수 있다.
차단층(114)은 Inx1Aly1Ga1 -x1- y1N(0≤x1≤1, 0≤y1≤1, 0≤x1+y1≤1)의 조성식을 갖는 반도체 재료, 예를 들어 AlGaN, InGaN, InAlGaN 등에서 선택될 수 있으나 이에 한정하지 않는다.
제1전극(131)은 제1도전형 반도체층(111)과 전기적으로 연결될 수 있다. 제2전극(132)은 제2도전형 반도체층(112)상에 배치되어 전기적으로 연결될 수 있다.
제1전극(131)과 제2전극(132)은 오믹전극일 수 있다. 제1전극(131)과 제2전극(132)은 ITO(indium tin oxide), IZO(indium zinc oxide), IZTO(indium zinc tin oxide), IAZO(indium aluminum zinc oxide), IGZO(indium gallium zinc oxide), IGTO(indium gallium tin oxide), AZO(aluminum zinc oxide), ATO(antimony tin oxide), GZO(gallium zinc oxide), IZON(IZO Nitride), AGZO(Al-Ga ZnO), IGZO(In-Ga ZnO), ZnO, IrOx, RuOx, NiO, RuOx/ITO, Ni/IrOx/Au, 또는 Ni/IrOx/Au/ITO, Ag, Ni, Cr, Ti, Al, Rh, Pd, Ir, Sn, In, Ru, Mg, Zn, Pt, Au, Hf 중 적어도 하나를 포함하여 형성될 수 있으나, 이러한 재료에 한정되는 않는다.
도 2는 도 1의 A 부분 확대도이고, 도 3은 도 2의 전자 차단층의 확대도이고, 도 4는 반도체 소자의 측면 사진이다.
도 2를 참조하면, 발광구조물(110)의 측면은 경사를 가질 수 있다. 경사는 메사 식각에 의해 형성될 수 있다. 메사 식각은 다양한 에칭 가스를 이용하여 수행될 수 있으나 반드시 이에 한정하지 않는다.
제1도전형 반도체층(111)의 측면 경사(θ2)는 제1방향으로 갈수록 (+) 방향으로 기울어질 수 있다. 여기서 (+) 방향이란 제1방향으로 갈수록 단면적이 좁아지게 경사지는 방향일 수 있다. (+) 방향은 X1축과 Y1축 사이의 방향일 수 있다. 제1방향(X1방향)은 제1도전형 반도체층(111)에서 제2도전형 반도체층(112)을 향하는 방향일 수 있다.
수평축(H1)을 기준으로 제1도전형 반도체층(111)의 측면 경사(θ2)는 90도 내지 130도일 수 있다. 제1도전형 반도체층(111)의 측면 경사(θ2)는 알루미늄 조성, 에칭 가스의 종류, 및 에칭 시간 등에 따라 달라질 수 있다. 활성층(113)은 제1도전형 반도체층(111)과 동일한 각도로 경사질 수 있으나 반드시 이에 한정하지 않는다.
제2도전형 반도체층(112)의 측면 경사(θ3)는 제1도전형 반도체층(111)의 측면 경사(θ2)와 동일할 수 있으나 반드시 이에 한정하지 않는다. 예시적으로 제2도전형 반도체층(112)의 측면 경사(θ3)는 제1도전형 반도체층(111)의 측면 경사(θ2)보다 클 수도 있고 작을 수도 있다. 경사의 차이는 알루미늄의 조성 차이에 기인할 수 있으나 반드시 이에 한정되지 않는다.
발광구조물(110)은 알루미늄 조성이 높아지면, 발광구조물(110)내에서 전류 확산 특성이 저하될 수 있다. 또한, 활성층(113)은 GaN 기반의 청색 발광 소자에 비하여 측면으로 방출하는 광량이 증가하게 된다(TM 모드). 이러한 TM모드는 자외선 반도체 소자에서 주로 발생할 수 있다.
전자 차단층(114)의 측면 경사(θ1)는 제1방향으로 갈수록 (-)방향으로 기울어질 수 있다. (-) 방향이란 제1방향(X1방향)으로 갈수록 단면적이 커지도록 경사지는 방향일 수 있다. (-) 방향은 X1축과 Y2축 사이의 방향일 수 있다.
활성층(113)에서 거의 수평하게 출사된 광(L1)은 전자 차단층(114)의 측면에 의해 일부(L2)는 상향 반사되고, 일부(L3)는 상향 굴절될 수 있다. 따라서, 반도체 소자의 광 추출 효율이 향상될 수 있다.
수평축(H1)을 기준으로 전자 차단층(114)의 측면 경사(θ1)는 55도 내지 80도일 수 있다. 각도가 55보다 작거나 80도보다 큰 경우에는 활성층(113)에서 출사된 광을 대부분 상향 굴절(또는 반사)시키기 어려울 수 있다. 또한, 이후 패시베이션(Passivation) 공정을 수행하기 어려울 수 있다. 수평축(H1)은 제1방향(X1방향)과 수직한 방향일 수 있다.
활성층(113)의 측면 각도는 전술한 바와 같이 제1도전형 반도체층(111)의 경사 각도(θ2)와 동일하게 90도 내지 130도일 수 있다. 따라서, 전자 차단층(114)의 측면과 활성층(113)의 측면이 이루는 제1각도(θ4)는 115도 내지 170도일 수 있다. 이때, 전자 차단층(114)의 측면 경사 각도(θ1)와 제1각도(θ4)의 비는 1:1.43 내지 1:3.1일 수 있다.
전자 차단층(114)의 측면 경사는 다양한 성장 인자를 조절하여 가능해질 수 있다. 예시적으로 전자 차단층(114)의 알루미늄 조성을 조절하여 경사를 제어할 수 있다.
알루미늄의 조성 차이가 급격하게 커지면 막질이 불량하게 되고, 막질이 불량할수록 상대적으로 에칭이 더 잘 일어날 수 있다. 전자 차단층(114)의 하부는 활성층(113)에 비해 알루미늄의 조성이 급격히 증가하여 상대적으로 전자 차단층(114)의 상부에 비해 막질이 불량해질 수 있다. 따라서, 전자 차단층(114)은 활성층(113)과 가까운 하부 영역이 상부 영역에 비해 에칭이 활발하게 일어날 수 있다. 그 결과, 측면이 (-)방향으로 기울어질 수 있다. 이에 반해, 제1도전형 반도체층(111), 활성층(113), 및 제2도전형 반도체층(112)의 측면은 (+)방향으로 기울어질 수 있다.
또 다른 방법으로 에칭 가스의 농도를 조절하여 전자 차단층(114)에 경사를 형성할 수도 있다. 에칭 가스는 Cl2, BCl3 중 적어도 하나를 사용할 수 있다. 이때, 불활성 기체(예: Ar)을 더 추가할 수도 있다.
Cl2와 BCl3의 비를 8:2 내지 6:4로 제어하면 Cl의 양이 상대적으로 많아질 수 있다. Cl의 비율이 상기 범위 내로 조절되면 전자 차단층(114)의 경사 각도를 조절할 수 있다. 이때, 전체 Cl의 함량은 전체 원소의 총량의 60% 내지 80%일 수 있다. Cl의 함량이 60%보다 작은 경우 식각 효율이 낮아져 전자 차단층(114)의 상부와 하부의 식각 차이가 줄어들 수 있다. 따라서, 경사 각도가 80도 보다 커질 수 있다. 또한, 함량이 80%보다 커지는 경우 식각 효율이 높아져 전자 차단층(114)의 상부와 하부의 식각 차이가 너무 커질 수 있다. 따라서, 경사 각도가 55도보다 작아질 수 있다. 막질의 변화와 에칭 가스의 조절에 의해 전자 차단층(114)의 측면 경사(θ1)는 55도 내지 80도로 제어될 수 있다.
추가적으로, 마스크 패턴을 이용하여 전자 차단층(114)의 경사를 조절할 수도 있다. 마스크 패턴을 이용하여 전자 차단층의 상부의 식각은 억제함으로써 경사 각도를 제어할 수도 있다.
이와 같이 다양한 방법에 의해 전자 차단층(114)의 경사를 (-) 방향으로 제어할 수 있다. 그러나, 전자 차단층의 측면을 (-) 방향으로 경사지게 형성하는 방법은 이에 한정되지 않는다. 즉, 전자 차단층의 측면을 (-) 방향으로 경사지게 형성할 수 있는 다양한 방법이 모두 선택될 수 있다.
도 3을 참조하면, 전자 차단층(114)은 제1 내지 제3 차단층(114a, 114b, 114c)을 포함할 수 있다. 제1 내지 제3차단층(114a, 114b, 114c)이 1 페어(pair)를 형성하고, 전자 차단층(114)은 약 2 내지 6페어를 가질 수 있다. 전자 차단층(114)의 두께는 약 40nm 내지 100nm일 수 있으나 반드시 이에 한정하지 않는다.
제1차단층(114a)의 알루미늄 조성과 제3차단층(114c)의 알루미늄 조성은 동일할 수 있다. 예시적으로 제1, 제3차단층(114a, 114c)의 알루미늄 조성 70% 내지 90%일 수 있고, 제2차단층(114b)의 알루미늄 조성은 60% 내지 80%일 수 있다. 제1, 제3차단층(114a, 114c)의 알루미늄 조성은 제2차단층(114b)의 알루미늄 조성보다 클 수 있다.
도 4를 참고하면, 전자 차단층(114)의 측면은 경사 방향이 제1도전형 반도체층(111) 및 제2도전형 반도체층(112)의 경사 방향과 다른 방향인 것을 확인할 수 있다.
도 5는 종래 반도체 소자의 측면을 보여주는 도면이고, 도 6a 내지 도 6d는 도 2의 변형예이다.
도 5를 참조하면, 종래 발광구조물의 경우 전자 차단층(14)이 제1도전형 반도체층(11) 및 제2도전형 반도체층(12)의 경사면과 동일한 방향으로 형성될 수 있다. 이 경우 활성층(113)에서 출사한 광은 하부로 굴절 또는 반사됨을 알 수 있다. 따라서, 광 추출 효율이 감소할 수 있다.
도 6a를 참조하면, 제2도전형 반도체층(112)의 경사면도 전자 차단층(114)과 같이 (-) 방향으로 제어할 수도 있다. 즉, 제2도전형 반도체층(112)은 제1방향으로 갈수록 면적이 증가하도록 기울어질 수 있다.
이때, 제2도전형 반도체층(112)의 하부 영역(112a)만 (-) 방향으로 제어될 수도 있다. 예시적으로, 제2도전형 반도체층(112)의 하부 영역(112a)의 알루미늄 조성을 상부(112b)의 알루미늄 조성보다 크게 제어하여 각도를 조절할 수 있다. 그러나, 반드시 이에 한정하는 것은 아니고 반도체층의 경사를 제어하는 다양한 방법이 모두 적용될 수 있다.
예시적으로, 하부 영역(112a)의 알루미늄 조성은 40% 내지 60%일 수 있고, 상부 영역(112b)의 알루미늄 조성은 20% 내지 50%일 수 있다. 표면층(112c)은 오믹을 위해 알루미늄 조성이 1 내지 10%로 제어될 수 있다.
실시 예에 따르면, 활성층(113)에서 출사된 광 중에서 전자 차단층(114)의 측면으로 진입한 광(L4), 및 제2도전형 반도체층(112)의 측면으로 진입한 광(L5)은 상부를 향해 굴절 및 반사될 수 있으므로 광 추출 효율이 향상될 수 있다.
그러나, 반드시 이에 한정되는 것은 아니고 전자 차단층(114)의 측면은 다양하게 변형될 수 있다. 예시적으로 도 6b와 같이 전자 차단층(114)은 하부 영역이 과도하게 식각되어 전자 차단층(114)과 활성층(113) 사이에 단턱부(114a)를 형성할 수도 있다.
또한, 도 6c와 같이 전자 차단층(114)의 측면은 곡률(114b)을 가질 수도 있다. 또한, 도 6d와 같이 전자 차단층(114)의 측면은 기울기가 변화하는 요철 구간(114c)을 가질 수도 있다. 이러한 요철 구간은 알루미늄의 조성이 변화하는 초격자 구조에서 발생할 수 있으나 반드시 이에 한정하지 않는다.
도 7은 본 발명의 다른 실시 예에 따른 반도체 소자의 개념도이다.
발광구조물(120)은 제1도전형 반도체층(111), 활성층(113), 전자 차단층(114), 및 제2도전형 반도체층(112)을 포함할 수 있다. 리세스(128)는 제2도전형 반도체층(127)의 저면에서 활성층(126)을 관통하여 제1도전형 반도체층(112)의 일부 영역까지 배치될 수 있다.
실시 예에 따르면, 제1도전형 반도체층(111)은 상부 영역(111a)과 하부 영역(111b)으로 구분될 수 있다. 이때, 하부 영역(111b)의 경사 각도를 (-) 방향으로 제어할 수 있다. 전술한 바와 같이 (-) 방향은 제1방향(X1 방향)으로 갈수록 면적이 증가하는 방향일 수 있다.
경사 각도를 제어하는 방법은 전술한 방법이 모두 적용될 수 있다. 예시적으로, 막질을 제어하여 경사 각도를 제어할 수도 있고, 별도의 마스크를 이용할 수도 있다.
실시 예에 따르면, 수직형 자외선 반도체 소자의 활성층(113)에서 측면을 향해 출사된 광은 제1도전형 반도체층(111)의 하부 영역(111b)에 의해 상측으로 굴절 또는 반사될 수 있다. 따라서, 광 추출 효율이 향상될 수 있다.
제2전극(132)과 접촉하는 제2도전형 반도체층(112)의 표면층은 알루미늄의 조성이 1% 내지 10%이므로 오믹 연결이 용이할 수 있다. 또한, 제2도전형 반도체층(112)의 표면층은 두께가 1nm보다 크고 30nm보다 작으므로 광 흡수량이 적을 수 있다.
제1도전층(165)은 리세스(128) 내로 연장되어 제1도전형 반도체층(112)과 전기적으로 연결될 수 있다. 제1전극(142)는 오믹 전극일 수 있다.
제2도전층(150)은 제2도전형 반도체층(112)의 하부에 배치되어 전기적으로 연결될 수 있다. 제2도전층(150)은 일 영역이 노출되어 제2전극패드(166)와 전기적으로 연결될 수 있다.
제2전극(246)은 제2도전층(150)과 제2도전형 반도체층(112) 사이에 배치되어 전기적으로 연결될 수 있다. 제2도전형 반도체층(112)의 표면층은 알루미늄의 조성이 상대적으로 낮으므로 오믹 연결이 용이할 수 있다.
제1도전층(165)과 제2도전층(150)은 투명 전도성 산화막(Tranparent Conductive Oxide; TCO)으로 형성될 수 있다. 투명 전도성 산화막은 ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide), AZO(Aluminum Zinc Oxide), AGZO(Aluminum Gallium Zinc Oxide), IZTO(Indium Zinc Tin Oxide), IAZO(Indium Aluminum Zinc Oxide), IGZO(Indium Gallium Zinc Oxide), IGTO(Indium Gallium Tin Oxide), ATO(Antimony Tin Oxide), GZO(Gallium Zinc Oxide), IZON(IZO Nitride), ZnO, IrOx, RuOx 및 NiO 등에서 선택될 수 있다.
제1도전층(165)과 제2도전층(150)은 Ag, Ni, Al, Rh, Pd, Ir, Ru, Mg, Zn, Pt, Au, Hf 등과 같은 불투명 금속을 포함할 수도 있다. 또한, 제1도전층(165)은 투명 전도성 산화막과 불투명 금속이 혼합된 하나 또는 복수 개의 층으로 형성될 수 있으며, 이에 한정하지 않는다.
반도체 소자의 일측 모서리 영역에는 제2전극패드(166)가 배치될 수 있다. 제2전극패드(166)는 중앙 부분이 함몰되어 상면이 오목부와 볼록부를 가질 수 있다. 상면의 오목부에는 와이어(미도시)가 본딩될 수 있다. 따라서, 접착 면적이 넓어져 제2전극패드(166)와 와이어가 더 견고히 본딩될 수 있다.
제2전극패드(166)는 광을 반사하는 작용을 할 수 있으므로, 제2전극패드(166)는 발광구조물(120)과 가까울수록 광 추출효율이 향상될 수 있다.
제2전극패드(166)의 볼록부의 높이는 활성층(113)보다 높을 수 있다. 따라서 제2전극패드(166)는 활성층(113)에서 소자의 수평방향으로 방출되는 광을 상부로 반사하여 광 추출효율을 향상시키고, 지향각을 제어할 수 있다.
제2전극패드(166)의 하부에서 제1절연층(131)이 일부 오픈되어 제2도전층(150)과 제2전극이 전기적으로 연결될 수 있다. 패시베이션층(180)은 발광구조물(120)의 상부면과 측면에 형성될 수 있다. 패시베이션층(180)은 제2전극과 인접한 영역이나 제2전극의 하부에서 제1절연층(131)과 접촉할 수 있다.
제1절연층(131)이 오픈되어 제2전극패드(166)이 제2도전층(150)과 접촉하는 부분의 폭은 예를 들면 40㎛ 내지 90㎛일 수 있다. 40㎛보다 작으면 동작 전압이 상승하는 문제가 있고, 90㎛보다 크면 제2도전층(150)을 외부로 노출시키지 않기 위한 공정 마진 확보가 어려울 수 있다. 제2도전층(150)이 제2전극의 바깥 영역으로 노출되면, 소자의 신뢰성이 저하될 수 있다. 따라서, 바람직하게 폭은 제2전극패드(166)의 전체 폭의 60% 내지 95%일 수 있다.
제1절연층(131)은 제1전극(142)을 활성층(113) 및 제2도전형 반도체층(112)과 전기적으로 절연시킬 수 있다. 또한, 제1절연층(131)은 제2도전층(150)을 제1도전층(165)과 전기적으로 절연시킬 수 있다.
제1절연층(131)은 SiO2, SixOy, Si3N4, SixNy, SiOxNy, Al2O3, TiO2, AlN 등으로 이루어진 군에서 적어도 하나가 선택되어 형성될 수 있으나, 이에 한정하지 않는다. 제1절연층(131)은 단층 또는 다층으로 형성될 수 있다. 예시적으로 제1절연층(131)은 은 Si 산화물이나 Ti 화합물을 포함하는 다층 구조의 DBR(distributed Bragg reflector) 일 수도 있다. 그러나, 반드시 이에 한정하지 않고 제1절연층(131)은 다양한 반사 구조를 포함할 수 있다.
제1절연층(131)이 절연기능을 수행하는 경우, 활성층에서 측면을 향해 방출되는 광을 상향 반사시켜 광 추출 효율을 향상시킬 수 있다. 후술하는 바와 같이 자외선 반도체 소자에서는 리세스(128)의 개수가 많아질수록 광 추출 효율은 더 효과적일 수 있다.
제2도전층(150)은 제2전극을 덮을 수 있다. 따라서, 제2전극패드(166)와, 제2도전층(150), 및 제2전극은 하나의 전기적 채널을 형성할 수 있다.
제2도전층(150)은 제2전극을 완전히 감싸며 제1절연층(131)의 측면과 상면에 접할 수 있다. 제2도전층(150)은 제1절연층(131)과의 접착력이 좋은 물질로 이루어지며, Cr, Al, Ti, Ni, Au 등의 물질로 구성되는 군으로부터 선택되는 적어도 하나의 물질 및 이들의 합금으로 이루어질 수 있으며, 단일층 혹은 복수의 층으로 이루어질 수 있다.
제2도전층(150)이 제1절연층(131)의 측면과 상면과 접하는 경우, 제2전극의 열적, 전기적 신뢰성이 향상될 수 있다. 또한, 제1절연층(131)과 제2전극 사이로 방출되는 광을 상부로 반사하는 반사 기능을 가질 수 있다.
제2도전층(150)은 제1절연층(131)과 제2전극 사이에 제2도전형 반도체층이 노출되는 영역인 제2이격거리에도 배치될 수 있다. 제2도전층(150)은 제2이격 거리에서 제2전극의 측면과 상면 및 제1절연층(131)의 측면과 상면에 접할 수 있다.
또한, 제2 이격 거리 내에서 제2도전층(150)과 제2도전형 반도체층이 접하여 쇼트키 접합이 형성되는 영역이 배치될 수 있으며, 쇼트키 접합을 형성함으로써 전류 분산이 용이해질 수 있다.
제2절연층(132)은 제2전극(246), 제2도전층(150)을 제1도전층(165)과 전기적으로 절연시킬 수 있다. 제1도전층(165)은 제2절연층(132)을 관통하여 제1전극(142)과 전기적으로 연결될 수 있다.
발광구조물(120)의 하부면과 리세스(128)의 형상을 따라 제1도전층(165)과 접합층(160)이 배치될 수 있다. 제1도전층(165)은 반사율이 우수한 물질로 이루어질 수 있다. 예시적으로 제1도전층(165)은 알루미늄을 포함할 수 있다. 제1도전층(165)이 알루미늄을 포함하는 경우, 활성층에서 방출되는 광을 상부로 반사하는 역할을 하여 광 추출 효율을 향상할 수 있다.
접합층(160)은 도전성 재료를 포함할 수 있다. 예시적으로 접합층(160)은 금, 주석, 인듐, 알루미늄, 실리콘, 은, 니켈, 및 구리로 구성되는 군으로부터 선택되는 물질 또는 이들의 합금을 포함할 수 있다.
기판(170)은 도전성 물질로 이루어질 수 있다. 예시적으로 기판(170)은 금속 또는 반도체 물질을 포함할 수 있다. 기판(170)은 전기 전도도 및/또는 열 전도도가 우수한 금속일 수 있다. 이 경우 반도체 소자 동작시 발생하는 열을 신속이 외부로 방출할 수 있다.
기판(170)은 실리콘, 몰리브덴, 실리콘, 텅스텐, 구리 및 알루미늄으로 구성되는 군으로부터 선택되는 물질 또는 이들의 합금을 포함할 수 있다.
발광구조물(120)의 상면에는 요철이 형성될 수 있다. 이러한 요철은 발광구조물(120)에서 출사되는 광의 추출 효율을 향상시킬 수 있다. 요철은 자외선 파장에 따라 평균 높이가 다를 수 있으며, UV-C의 경우 300 nm 내지 800 nm 정도의 높이를 갖고, 평균 500nm 내지 600nm 정도의 높이를 가질 때 광 추출 효율이 향상될 수 있다.
도 8 및 도 9는 리세스의 개수 변화에 따라 광 출력이 향상되는 구성을 설명하기 위한 도면이다.
발광구조물(120)은 Al 조성이 높아지면, 발광구조물(120) 내에서 전류 확산 특성이 저하될 수 있다. 또한, 활성층은 GaN 기반의 청색 발광 소자에 비하여 측면으로 방출하는 광량이 증가하게 된다(TM 모드). 이러한 TM모드는 자외선 반도체 소자에서 발생할 수 있다.
실시 예에 따르면, 자외선 영역의 파장대를 발광하는 GaN 반도체는 전류 확산을 위해 청색 발광하는 GaN 반도체에 비해 상대적으로 많은 개수의 리세스(128)를 형성하여 제1전극을 배치할 수 있다.
도 8을 참고하면, Al의 조성이 높아지면 전류 분산 특성이 악화될 수 있다. 따라서, 각각의 제1전극에 인근지점에만 전류가 분산되며, 거리가 먼 지점에서는 전류밀도가 급격히 낮아질 수 있다. 따라서, 유효 발광 영역(P2)이 좁아질 수 있다. 유효 발광 영역(P2)은 전류 밀도가 가장 높은 제1전극의 인근 지점에서의 전류 밀도를 기준으로 전류 밀도가 40%이하인 경계지점까지의 영역으로 정의할 수 있다. 예를 들어, 유효 발광 영역(P2)은 리세스(128)의 중심으로부터 5㎛ 내지 40㎛의 범위에서 주입 전류의 레벨, Al의 조성에 따라 조절될 수 있다.
특히, 이웃한 제1전극 사이인 저전류밀도영역(P3)은 전류밀도가 낮아서 발광에 거의 기여하지 못한다. 따라서, 실시 예는 전류밀도가 낮은 저전류밀도영역(P3)에 제1전극을 더 배치하여 광 출력을 향상시킬 수 있다.
일반적으로 GaN 반도체층의 경우 상대적으로 전류 분산 특성이 우수하므로 리세스(128) 및 제1전극의 면적을 최소화하는 것이 바람직하다. 리세스(128)와 제1전극의 면적이 커질수록 활성층의 면적이 작아지기 때문이다. 그러나, 실시 예의 경우 Al의 조성이 높아 전류 확산 특성이 상대적으로 떨어지므로 활성층의 면적을 희생하더라도 제1전극의 개수를 증가시켜 저전류밀도영역(P3)을 줄이는 것이 바람직할 수 있다.
도 9를 참고하면, 리세스(128)의 개수가 48개인 경우에는 리세스(128)가 가로 세로 방향으로 일직선으로 배치되지 못하고, 지그재그로 배치될 수 있다. 이 경우 저전류밀도영역(P3)의 면적은 더욱 좁아져 대부분의 활성층이 발광에 참여할 수 있다. 리세스(128)의 개수가 70개 내지 110개가 되는 경우 전류가 더 효율적으로 분산되어 동작 전압이 더 낮아지고 광 출력은 향상될 수 있다. UV-C를 발광하는 반도체 소자에서는 리세스(128)의 개수가 70개보다 적을 경우 전기적 광학적 특성이 저하될 수 있고, 110개보다 많을 경우 전기적 특성은 향상될 수 있지만 발광층의 부피가 줄어들어 광학적 특성이 저하될 수 있다.
복수 개의 제1전극이 제1도전형 반도체층(122)과 접촉하는 제1면적은 발광구조물(120)의 수평방향 최대 단면적의 7.4% 이상 20% 이하, 또는 10% 이상 20%이하일 수 있다. 제1면적은 각각의 제1전극이 제1도전형 반도체층(122)과 접촉하는 면적의 합일 수 있다.
복수 개의 제1전극의 제1면적이 7.4% 미만인 경우에는 충분한 전류 확산 특성을 가질 수 없어 광 출력이 감소하며, 20%를 초과하는 경우에는 활성층 및 제2전극의 면적이 과도하게 감소하여 동작 전압이 상승하고 광 출력이 감소하는 문제가 있다.
또한, 복수 개의 리세스(128)의 총면적은 발광구조물(120)의 수평방향 최대 단면적의 13% 이상 30% 이하일 수 있다. 리세스(128)의 총면적이 상기 조건을 만족하기 못하면 제1전극의 총면적을 7.4% 이상 20% 이하로 제어하기 어렵다. 또한, 동작 전압이 상승하고 광 출력이 감소하는 문제가 있다.
제2전극이 제2도전형 반도체층(126)과 접촉하는 제2면적은 발광구조물(120)의 수평방향 최대 단면적의 35% 이상 70% 이하일 수 있다. 제2면적은 제2전극이 제2도전형 반도체층(126)과 접촉하는 총면적일 수 있다.
제2면적이 35% 미만인 경우에는 제2전극의 면적이 과도하게 작아져 동작 전압이 상승하고, 홀의 주입 효율이 떨어지는 문제가 있다. 제2면적이 70%를 초과하는 경우에는 제1면적을 효과적으로 넓힐 수 없어 전자의 주입 효율이 떨어지는 문제가 있다.
제1면적과 제2면적은 반비례 관계를 갖는다. 즉, 제1전극의 개수를 늘리기 위해서 리세스의 개수를 늘리는 경우 제2전극의 면적이 감소하게 된다. 광 출력을 높이기 위해서는 전자와 홀의 분산 특성이 균형을 이루어야 한다. 따라서, 제1면적과 제2면적의 적정한 비율을 정하는 것이 중요하다.
복수 개의 제1전극이 제1도전형 반도체층에 접촉하는 제1면적과 제2전극이 제2도전형 반도체층에 접촉하는 제2면적의 비(제1면적: 제2면적)는 1:3 내지 1:10일 수 있다.
면적비가 1:10보다 커지는 경우에는 제1면적이 상대적으로 작아 전류 분산 특성이 악화될 수 있다. 또한, 면적비가 1:3보다 작아지는 경우 상대적으로 제2면적이 작아지는 문제가 있다.
도 10은 본 발명의 일 실시 예에 따른 반도체 소자 패키지의 개념도이다.
반도체 소자는 패키지로 구성되어, 수지(resin)나 레지스트(resist)나 SOD 또는 SOG의 경화용으로 사용될 수 있다. 또는, 반도체 소자는 치료용 의료용으로 사용되거나 공기 청정기나 정수기 등의 살균에 사용될 수도 있다.
도 10을 참고하면, 반도체 소자 패키지는 홈(3)이 형성된 몸체(2), 몸체(2)에 배치되는 반도체 소자(1), 및 몸체(2)에 배치되어 반도체 소자(1)와 전기적으로 연결되는 한 쌍의 리드 프레임(5a, 5b)을 포함할 수 있다. 반도체 소자(1)는 전술한 구성을 모두 포함할 수 있다.
몸체(2)는 자외선 광을 반사하는 재질 또는 코팅층을 포함할 수 있다. 몸체(2)는 복수의 층(2a, 2b, 2c, 2d)을 적층하여 형성할 수 있다. 복수의 층(2a, 2b, 2c, 2d)은 동일한 재질일 수도 있고 상이한 재질을 포함할 수도 있다.
홈(3)은 반도체 소자에서 멀어질수록 넓어지게 형성되고, 경사면에는 단차(3a)가 형성될 수 있다.
투광층(4)은 홈(3)을 덮을 수 있다. 투광층(4)은 글라스 재질일 있으나, 반드시 이에 한정하지 않는다. 투광층(4)은 자외선 광을 유효하게 투과할 수 있는 재질이면 특별히 제한하지 않는다. 홈(3)의 내부는 빈 공간일 수 있다.
반도체 소자는 조명 시스템의 광원으로 사용되거나, 영상표시장치의 광원이나 조명장치의 광원으로 사용될 수 있다. 즉, 반도체 소자는 케이스에 배치되어 광을 제공하는 다양한 전자 디바이스에 적용될 수 있다. 예시적으로, 반도체 소자와 RGB 형광체를 혼합하여 사용하는 경우 연색성(CRI)이 우수한 백색광을 구현할 수 있다.
상술한 반도체 소자는 발광소자 패키지로 구성되어, 조명 시스템의 광원으로 사용될 수 있는데, 예를 들어 영상표시장치의 광원이나 조명 장치 등의 광원으로 사용될 수 있다.
영상표시장치의 백라이트 유닛으로 사용될 때 에지 타입의 백라이트 유닛으로 사용되거나 직하 타입의 백라이트 유닛으로 사용될 수 있고, 조명 장치의 광원으로 사용될 때 등기구나 벌브 타입으로 사용될 수도 있으며, 또한 이동 단말기의 광원으로 사용될 수도 있다.
발광 소자는 상술한 발광 다이오드 외에 레이저 다이오드가 있다.
레이저 다이오드는, 발광소자와 동일하게, 상술한 구조의 제1도전형 반도체층과 활성층 및 제2도전형 반도체층을 포함할 수 있다. 그리고, p-형의 제1 도전형 반도체와 n-형의 제2 도전형 반도체를 접합시킨 뒤 전류를 흘러주었을 때 빛이 방출되는 electro-l㎛inescence(전계발광) 현상을 이용하나, 방출되는 광의 방향성과 위상에서 차이점이 있다. 즉, 레이저 다이오드는 여기 방출(stimulated emission)이라는 현상과 보강간섭 현상 등을 이용하여 하나의 특정한 파장(단색광, monochromatic beam)을 가지는 빛이 동일한 위상을 가지고 동일한 방향으로 방출될 수 있으며, 이러한 특성으로 인하여 광통신이나 의료용 장비 및 반도체 공정 장비 등에 사용될 수 있다.
수광 소자로는 빛을 검출하여 그 강도를 전기 신호로 변환하는 일종의 트랜스듀서인 광 검출기(photodetector)를 예로 들 수 있다. 이러한 광 검출기로서, 광전지(실리콘, 셀렌), 광 출력전 소자(황화 카드뮴, 셀렌화 카드뮴), 포토 다이오드(예를 들어, visible blind spectral region이나 true blind spectral region에서 피크 파장을 갖는 PD), 포토 트랜지스터, 광전자 증배관, 광전관(진공, 가스 봉입), IR(Infra-Red) 검출기 등이 있으나, 실시 예는 이에 국한되지 않는다.
또한, 광검출기와 같은 반도체 소자는 일반적으로 광변환 효율이 우수한 직접 천이 반도체(direct bandgap semiconductor)를 이용하여 제작될 수 있다. 또는, 광검출기는 구조가 다양하여 가장 일반적인 구조로는 p-n 접합을 이용하는 pin형 광검출기와, 쇼트키접합(Schottky junction)을 이용하는 쇼트키형 광검출기와, MSM(Metal Semiconductor Metal)형 광검출기 등이 있다.
포토 다이오드(Photodiode)는 발광소자와 동일하게, 상술한 구조의 제1 도전형 반도체층과 활성층 및 제2도전형 반도체층을 포함할 수 있고, pn접합 또는 pin 구조로 이루어진다. 포토 다이오드는 역바이어스 혹은 제로바이어스를 가하여 동작하게 되며, 광이 포토 다이오드에 입사되면 전자와 정공이 생성되어 전류가 흐른다. 이때 전류의 크기는 포토 다이오드에 입사되는 광의 강도에 거의 비례할 수 있다.
광전지 또는 태양 전지(solar cell)는 포토 다이오드의 일종으로, 광을 전류로 변환할 수 있다. 태양 전지는, 발광소자와 동일하게, 상술한 구조의 제1 도전형 반도체층과 활성층 및 제2도전형 반도체층을 포함할 수 있다.
또한, p-n 접합을 이용한 일반적인 다이오드의 정류 특성을 통하여 전자 회로의 정류기로 이용될 수도 있으며, 초고주파 회로에 적용되어 발진 회로 등에 적용될 수 있다.
또한, 상술한 반도체 소자는 반드시 반도체로만 구현되지 않으며 경우에 따라 금속 물질을 더 포함할 수도 있다. 예를 들어, 수광 소자와 같은 반도체 소자는 Ag, Al, Au, In, Ga, N, Zn, Se, P, 또는 As 중 적어도 하나를 이용하여 구현될 수 있으며, p형이나 n형 도펀트에 의해 도핑된 반도체 물질이나 진성 반도체 물질을 이용하여 구현될 수도 있다.
이상에서 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
110: 발광구조물
111: 제1도전형 반도체층
112: 제2도전형 반도체층
113: 활성층
114: 전자 차단층

Claims (9)

  1. 제1도전형 반도체층;
    제2도전형 반도체층;
    상기 제1도전형 반도체층과 제2도전형 반도체층 사이에 배치되는 활성층; 및
    상기 제2도전형 반도체층과 활성층 사이에 배치되는 전자 차단층을 포함하고,
    상기 제1도전형 반도체층은 제1방향으로 갈수록 단면이 감소하고,
    상기 전자 차단층은 상기 제1방향으로 갈수록 단면이 증가하는 영역을 갖고,
    상기 제1방향은 상기 제1도전형 반도체층에서 제2도전형 반도체층 방향인 반도체 소자.
  2. 제1항에 있어서,
    상기 제1도전형 반도체층이 노출된 영역에 배치되는 제1전극; 및
    상기 제2도전형 반도체층상에 배치되는 제2전극을 포함하는 반도체 소자.
  3. 제1항에 있어서,
    상기 제1도전형 반도체층의 하부에 배치되는 기판을 포함하는 반도체 소자.
  4. 제1항에 있어서,
    상기 전자 차단층은 AlGaN을 포함하는 반도체 소자.
  5. 제1항에 있어서,
    상기 전자 차단층은 상기 활성층에 가까워질수록 알루미늄 조성이 높은 반도체 소자.
  6. 제1항에 있어서,
    상기 전자 차단층은 제1차단층 내지 제3차단층을 포함하고, 상기 제1, 제3차단층은 상기 제2차단층 보다 알루미늄 조성이 높은 반도체 소자.
  7. 제1항에 있어서,
    상기 전자 차단층의 측면이 수평축과 이루는 각도는 55도 내지 80도이고,
    상기 수평축은 상기 제1방향과 수직한 반도체 소자.
  8. 제1항에 있어서,
    상기 제2도전형 반도체층은 상기 제1방향으로 갈수록 면적이 증가하는 영역을 갖는 반도체 소자.
  9. 하우징;
    상기 하우징 내에 배치되는 반도체 소자를 포함하고,
    상기 반도체 소자는,
    제1도전형 반도체층;
    제2도전형 반도체층;
    상기 제1도전형 반도체층과 제2도전형 반도체층 사이에 배치되는 활성층; 및
    상기 제2도전형 반도체층과 활성층 사이에 배치되는 전자 차단층을 포함하고,
    상기 제1도전형 반도체층은 제1방향으로 갈수록 단면이 감소하고,
    상기 전자 차단층은 상기 제1방향으로 갈수록 단면이 증가하는 영역을 갖고,
    상기 제1방향은 상기 제1도전형 반도체층에서 제2도전형 반도체층 방향인 반도체 소자 패키지.
KR1020160157702A 2016-11-24 2016-11-24 반도체 소자 및 이를 포함하는 반도체 소자 패키지 KR20180058564A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020160157702A KR20180058564A (ko) 2016-11-24 2016-11-24 반도체 소자 및 이를 포함하는 반도체 소자 패키지
PCT/KR2017/013531 WO2018097649A1 (ko) 2016-11-24 2017-11-24 반도체 소자 및 이를 포함하는 반도체 소자 패키지
US16/463,766 US10873005B2 (en) 2016-11-24 2017-11-24 Semiconductor element and semiconductor element package comprising same
CN201780072882.4A CN109997234B (zh) 2016-11-24 2017-11-24 半导体元件和包括该半导体元件的半导体元件封装

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160157702A KR20180058564A (ko) 2016-11-24 2016-11-24 반도체 소자 및 이를 포함하는 반도체 소자 패키지

Publications (1)

Publication Number Publication Date
KR20180058564A true KR20180058564A (ko) 2018-06-01

Family

ID=62196107

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160157702A KR20180058564A (ko) 2016-11-24 2016-11-24 반도체 소자 및 이를 포함하는 반도체 소자 패키지

Country Status (4)

Country Link
US (1) US10873005B2 (ko)
KR (1) KR20180058564A (ko)
CN (1) CN109997234B (ko)
WO (1) WO2018097649A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201933625A (zh) * 2018-01-19 2019-08-16 晶元光電股份有限公司 發光元件及其製造方法
CN109192829B (zh) * 2018-07-09 2020-12-01 华灿光电(浙江)有限公司 一种氮化镓基发光二极管外延片及其生长方法
US10971650B2 (en) * 2019-07-29 2021-04-06 Lextar Electronics Corporation Light emitting device
US11038088B2 (en) 2019-10-14 2021-06-15 Lextar Electronics Corporation Light emitting diode package
CN112909117B (zh) * 2021-01-22 2022-08-02 湖北大学 一种硅掺杂铈元素红外探测器、制备方法及系统
CN113189822A (zh) * 2021-04-23 2021-07-30 广东省科学院新材料研究所 一种电致变色器件及其制备方法
US20230197913A1 (en) * 2021-12-19 2023-06-22 Seoul Viosys Co., Ltd. Light emitting device and light emitting module

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005252086A (ja) 2004-03-05 2005-09-15 Sony Corp 半導体発光素子の製造方法、半導体発光素子、集積型半導体発光装置の製造方法、集積型半導体発光装置、画像表示装置の製造方法、画像表示装置、照明装置の製造方法および照明装置
KR100972852B1 (ko) 2007-12-31 2010-07-28 주식회사 에피밸리 3족 질화물 반도체 발광소자 및 그 제조방법
EP2304780A1 (en) * 2008-05-21 2011-04-06 Lumenz, Inc. Zinc-oxide based epitaxial layers and devices
KR101658838B1 (ko) * 2010-02-04 2016-10-04 엘지이노텍 주식회사 발광 소자 및 그 제조방법
US8723160B2 (en) * 2010-07-28 2014-05-13 SemiLEDs Optoelectronics Co., Ltd. Light emitting diode (LED) die having peripheral electrode frame and method of fabrication
KR101730152B1 (ko) * 2010-10-06 2017-04-25 엘지이노텍 주식회사 발광 소자
KR20130044909A (ko) * 2011-10-25 2013-05-03 서울옵토디바이스주식회사 발광소자 및 그 제조방법
KR20130139099A (ko) * 2012-06-12 2013-12-20 삼성전자주식회사 반도체 발광소자 및 그 제조방법
KR102053257B1 (ko) * 2012-11-05 2019-12-06 엘지이노텍 주식회사 발광 소자
CN104201263A (zh) * 2014-09-15 2014-12-10 圆融光电科技有限公司 发光二极管外延及发光二极管电子阻挡层的生长方法
JP2016149462A (ja) * 2015-02-12 2016-08-18 豊田合成株式会社 発光素子およびその製造方法
KR102346615B1 (ko) * 2015-04-16 2022-01-03 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 발광소자, 발광소자 패키지, 및 이를 포함하는 조명시스템
US10236413B2 (en) * 2015-04-20 2019-03-19 Epistar Corporation Light-emitting device and manufacturing method thereof
JP6327220B2 (ja) * 2015-08-31 2018-05-23 日亜化学工業株式会社 発光装置
WO2017039208A1 (ko) * 2015-09-03 2017-03-09 서울바이오시스주식회사 Zno 투명 전극을 갖는 발광 소자 및 그것을 제조하는 방법
DE102015117662B4 (de) * 2015-10-16 2021-07-22 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Optoelektronischer Halbleiterchip und Verfahren zur Herstellung eines optoelektronischen Halbleiterchips
US10090438B2 (en) * 2016-08-31 2018-10-02 Sensor Electronic Technology, Inc. Opto-electronic device with two-dimensional injection layers

Also Published As

Publication number Publication date
US10873005B2 (en) 2020-12-22
US20190280158A1 (en) 2019-09-12
CN109997234B (zh) 2022-08-23
WO2018097649A1 (ko) 2018-05-31
CN109997234A (zh) 2019-07-09

Similar Documents

Publication Publication Date Title
JP7290849B2 (ja) 半導体素子及びこれを含む半導体素子パッケージ
CN109997234B (zh) 半导体元件和包括该半导体元件的半导体元件封装
KR102568298B1 (ko) 반도체 소자
US11990567B2 (en) Semiconductor device
KR102564198B1 (ko) 반도체 소자
JP7287641B2 (ja) 半導体素子
KR102434368B1 (ko) 반도체 소자
US11527677B2 (en) Semiconductor device
US10971651B2 (en) Semiconductor device and semiconductor device package including same
KR102577859B1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
KR102437784B1 (ko) 반도체 소자
KR102648472B1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
KR102582184B1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
KR102608517B1 (ko) 반도체 소자
KR102388795B1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 제조방법
KR102552889B1 (ko) 반도체 소자, 반도체 소자 패키지, 및 반도체 소자 제조방법
KR102592990B1 (ko) 반도체 소자 및 제조 방법
KR102632215B1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
KR102619743B1 (ko) 반도체 소자
KR102402917B1 (ko) 반도체 소자
KR102551894B1 (ko) 반도체 소자
KR102521625B1 (ko) 반도체 소자
KR102607885B1 (ko) 반도체 소자 및 이를 포함하는 반도체 소자 패키지
KR20190000034A (ko) 반도체 소자
KR20200025757A (ko) 반도체 소자 및 이의 제조 방법

Legal Events

Date Code Title Description
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right