KR20180039675A - 버스 시스템 및 단락을 진단하기 위한 방법 - Google Patents

버스 시스템 및 단락을 진단하기 위한 방법 Download PDF

Info

Publication number
KR20180039675A
KR20180039675A KR1020187006679A KR20187006679A KR20180039675A KR 20180039675 A KR20180039675 A KR 20180039675A KR 1020187006679 A KR1020187006679 A KR 1020187006679A KR 20187006679 A KR20187006679 A KR 20187006679A KR 20180039675 A KR20180039675 A KR 20180039675A
Authority
KR
South Korea
Prior art keywords
bus
center tap
bus system
voltage level
ground
Prior art date
Application number
KR1020187006679A
Other languages
English (en)
Other versions
KR102229743B1 (ko
Inventor
올라프 크리거
로타 클라우스
Original Assignee
폭스바겐 악티엔 게젤샤프트
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 폭스바겐 악티엔 게젤샤프트 filed Critical 폭스바겐 악티엔 게젤샤프트
Publication of KR20180039675A publication Critical patent/KR20180039675A/ko
Application granted granted Critical
Publication of KR102229743B1 publication Critical patent/KR102229743B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/52Testing for short-circuits, leakage current or ground faults
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R27/00Arrangements for measuring resistance, reactance, impedance, or electric characteristics derived therefrom
    • G01R27/02Measuring real or complex resistance, reactance, impedance, or other two-pole characteristics derived therefrom, e.g. time constant
    • G01R27/16Measuring impedance of element or network through which a current is passing from another source, e.g. cable, power line
    • G01R27/18Measuring resistance to earth, i.e. line to ground
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/40Testing power supplies
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • H04L25/0276Arrangements for coupling common mode signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/08Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/08Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults
    • H04L25/085Arrangements for reducing interference in line transmission systems, e.g. by differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/06Management of faults, events, alarms or notifications
    • H04L41/0677Localisation of faults
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/005Testing of electric installations on transport means
    • G01R31/006Testing of electric installations on transport means on road vehicles, e.g. automobiles or trucks
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/40Testing power supplies
    • G01R31/42AC power supplies
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L2012/40267Bus for use in transportation systems
    • H04L2012/40273Bus for use in transportation systems the transportation system being a vehicle

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
  • Dc Digital Transmission (AREA)
  • Small-Scale Networks (AREA)

Abstract

본 발명은 적어도 2개의 제어부(2, 3)를 포함하는 버스 시스템(1) 및 이러한 버스 시스템의 단락을 진단하기 위한 방법에 관한 것으로, 상기 제어부들은 각각 버스 드라이버(4)를 가지며, 상기 버스 드라이버들(4)은 각각 적어도 하나의 결합 커패시터(C1, C2)가 배치된 적어도 2개의 버스 라인(6, 7)에 의해 서로 연결되고, 상기 버스 라인(6, 7)에 단자 네트워크(8)가 접속되고, 상기 단자 네트워크는 적어도 2개의 저항(R1, R2)과 하나의 커패시터(C3)로 이루어지고, 상기 2개의 저항(R1, R2)은 각각 버스 라인들(6, 7) 중 하나의 버스 라인에 연결되고, 중앙 탭(9)에서 서로 연결되며, 이 경우 단자 네트워크(8)의 커패시터(C3)는 중앙 탭(9)과 접지 접속부 사이에 놓이고, 상기 버스 시스템(1)은 기준 전압 소스(10)를 갖고, 상기 기준 전압 소스(10)는 소자에 의해 중앙 탭(9)에 연결되고, 상기 기준 전압 소스(10)의 전압은 버스 시스템(1)의 작동 전압(UBAT)과 접지 사이의 값을 갖고, 이 경우 적어도 하나의 제어부(2, 3)는, 중앙 탭(9) 상의 전압 레벨이 검출되도록 및 검출된 전압 레벨에 따라 제어부(2, 3)가 작동 전압(UBAT) 또는 접지에 대한 버스 라인(6, 7)의 단락이 존재하는지 여부를 검출하도록 형성된다.

Description

버스 시스템 및 단락을 진단하기 위한 방법
본 발명은 버스 시스템, 특히 이더넷-버스 시스템 및 이러한 버스 시스템에서 단락을 진단하기 위한 방법에 관한 것이다.
기능적인 이유로 신호 경로 내에 직류 전압 디커플링을 위한 커패시터를 포함하는 버스 시스템에서 버스 드라이버는 접지 또는 공급 전압에 대한 신호 라인의 단락을 검출할 수 없다. 접지 또는 공급 전압에 대한 (지속적으로 또는 단속적으로) 개별 버스 라인들의 단락은 전송 시스템의 비대칭을 야기하여 상기 시스템을 신뢰할 수 없게 만든다.
결합 커패시터를 포함하는 이러한 버스 시스템은 예를 들어 이더넷-버스 시스템이고, 상기 이더넷-버스 시스템은 자동차에서도 이용이 증가하고 있다.
버스 인터페이스, 예를 들어 IEEE 100Base-T1 이더넷은 버스 드라이버 외에 커먼 모드 초크(common mode choke), 신호 경로 내의 결합 커패시터 및 커먼 모드 종단(common mode termination)을 포함하고, 상기 커먼 모드 종단은 2개의 저항과 하나의 커패시터로 이루어진다. 데이터 전송은 2개의 버스 라인 사이에서 차동 교류 전압에 의해 이루어지고, 이때 버스 드라이버의 경우에 차이만이 나타나고, 접지에 대해서 절대 레벨은 나타나지 않는다.
본 발명의 과제는 데이터 전송의 대칭을 간섭하지 않으면서, 접지 또는 공급 전압에 대한 지속적인 또는 단속적인 단락이 검출되는, 신호 경로 내의 결합 커패시터를 포함하는 버스 시스템을 제공하는 것이다.
상기 과제는 청구항 제 1 항의 특징들을 포함하는 버스 시스템 및 청구항 제 8 항의 특징들을 포함하는 방법에 의해 해결된다. 본 발명의 바람직한 실시예들은 종속 청구항들에 제시된다.
버스 시스템은 적어도 2개의 제어부를 포함하고, 상기 제어부들은 각각 버스 드라이버를 가지며, 상기 버스 드라이버들은 2개의 버스 라인에 의해 서로 연결된다. 버스 라인들에 각각 적어도 하나의 결합 커패시터가 배치되고, 상기 버스 라인에 단자 네트워크(terminal network)가 접속되며, 상기 단자 네트워크는 적어도 2개의 저항과 하나의 커패시터로 이루어진다. 이 경우 각각의 저항은 각각의 버스 라인에 연결되고, 2개의 저항은 단자 네트워크의 중앙 탭에서 서로 연결된다. 단자 네트워크의 커패시터는 중앙 탭과 접지 접속부 사이에 놓인다. 또한, 버스 시스템은 기준 전압 소스를 갖고, 상기 기준 전압 소스는 소자에 의해 중앙 탭에 연결된다. 상기 소자는, 중앙 탭 상의 전압이 변동될 수 있는 것을 보장해야 한다. 기준 전압 소스의 전압은 작동 전압(최대로 발생하는 단락 전압)과 접지(0V) 사이의 값을 갖는다. 이 경우 버스 시스템의 적어도 하나의 제어부는, 중앙 탭 상의 전압 레벨이 검출되도록 및 검출된 전압 레벨에 따라 제어부가 작동 전압 또는 접지에 대한 버스 라인의 단락이 존재하는지 여부를 검출하도록 형성된다. 대응으로서 제어부는 오류 메시지 또는 다른 적합한 경고- 또는 대응 조치를 도입할 수 있다. 이 경우, 작동 전압 또는 접지에 대한 버스 라인의 단락에 의해 중앙 탭 상의 전압 레벨도 이러한 전위로 변경되는 것이 이용된다. 이러한 변동은 제어부에 의해 검출될 수 있고, 이 경우 소자는, 중앙 탭 상의 전위가 기준 전압 소스에 의해 일정하게 유지되지만 드리프트(drift)할 수 있는 것을 저지한다. 제어부들은 또한 스위치로서 형성될 수 있다.
실시예에서 소자는 고옴 저항으로 형성되고, 따라서 접지에 대한 단락의 경우에 소자를 통과하는 전류는 매우 낮다. 바람직하게 저항은 1MΩ보다 크다. 저항은 옴 저항으로서 또는 트랜지스터 회로에 의해 구현될 수 있다.
다른 실시예에서 기준 전압 소스의 전압 레벨은 작동 전압의 절반이다. 이로써 중앙 탭 상의 전압 레벨은 단락으로 인해 정확히 2개의 극단 사이에, 즉 접지와 작동 전압 사이에 놓인다. 이는 따라서 단락의 검출을 간단하게 하는데, 그 이유는 중앙 탭 상의 전압 변동은 상응하게 큰 상승폭을 갖기 때문이다.
다른 실시예에서 제어부의 마이크로프로세서에 의해 평가가 이루어진다.
다른 실시예에서 제어부의 중앙 탭과 마이크로프로세서 사이에 A/D-변환기가 배치되고, 이는 디지털 평가를 가능하게 한다.
다른 실시예에서 버스 라인에 또는 제어부에 적어도 하나의 커먼 모드 초크가 통합된다.
다른 실시예에서 제어부는, 중앙 탭의 전압 레벨이 적어도 미리 정해진 모니터링 시간 동안 평가되도록 형성되고, 이 경우 모니터링 시간 동안 전압 레벨이 기준 전압 레벨 소스에 기초한 전압 레벨로부터 다른 전위(접지 또는 작동 전압)로 변동된 경우에만 단락이 추론된다. 모니터링 시간 범위는 이 경우 바람직하게 > 1ms이다. 이로 인해, 고주파 EMC-간섭 또는 간섭 펄스로 인한 커먼 모드 간섭이 단락으로 파악되는 것이 저지된다.
버스 시스템의 바람직한 적용 분야는 자동차에서 사용이다.
본 발명은 계속해서 바람직한 실시예를 참고로 설명된다.
도 1은 버스 시스템의 부분을 도시한 도면.
버스 시스템(1)은 제 1 제어부(2)와 제 2 제어부(3)를 포함한다. 제어부들(2, 3)은 각각 버스 드라이버(4)와 마이크로프로세서(5)를 가지며, 제 2 제어부(3)의 버스 드라이버와 마이크로프로세서는 도시되지 않는다. 제어부들(2, 3) 또는 상기 제어부의 버스 드라이버들(4)은 2개의 버스 라인(6, 7)에 의해 서로 연결된다. 제어부(2, 3)에 각각 결합 커패시터(C1, C2)가 배치된다. 또한, 커먼 모드 초크(CMC; Common Mode Choke)가 제어부(2, 3)에 통합된다. 결합 커패시터(C1, C2)와 커먼 모드 초크(CMC)는 이 경우 버스 드라이버(4)와 버스 라인들(6, 7) 사이에 배치된다. 제어부(2, 3)는 또한 단자 네트워크(8)를 갖고, 상기 단자 네트워크는 2개의 저항(R1, R2)과 하나의 커패시터(C3)로 이루어진다. 이 경우 저항(R1)은 버스 라인(6)에 연결되고, 저항(R2)은 다른 버스 라인(7)에 연결되며, 상기 2개의 저항(R1, R2)은 단자 네트워크(8)의 중앙 탭(9)에서 서로 연결된다. 단자 네트워크(8)의 커패시터(C3)는 중앙 탭(9)과 접지 사이에 놓인다. 고옴 저항(R3)에 의해 기준 전압 소스(10)는 중앙 탭(9)에 연결된다. 기준 전압 소스(10)의 전압 레벨은 이 경우 작동 전압(UBAT)의 절반이다. 또한, 제 1 제어부(2)의 마이크로프로세서(5)는 A/D-변환기(11)에 의해 중앙 탭(9)에 연결된다.
정상 작동 시 중앙 탭(9)은 기준 전압 소스(10)의 전압 레벨을 갖는데, 그 이유는 커패시터(C3)는 직류 전압 기술적으로 무한히 높은 저항을 나타낼 수 있기 때문이다. A/D-변환기(11)는 이러한 아날로그 전압값을 디지털 신호로 변환하고, 상기 신호는 마이크로프로세서(5)에 의해 평가된다. 접지에 대한 버스 라인들(6, 7) 중 하나의 버스 라인의 단락이 발생하면, 중앙 탭(9)의 전위도 접지 전위로 변경된다. 따라서 작동 전압(UBAT)에 대한 버스 라인(6, 7)의 단락 시 중앙 탭(9) 상의 전압 레벨은 작동 전압(UBAT)으로 변경된다.
이러한 전압 변동은 마이크로프로세서(5)에 의해 검출되고, 이때 상기 마이크로프로세서는 적절한 조치를 도입할 수 있다. 단락을 EMC-신호 또는 간섭 펄스로 인한 일시적인 간섭과 구별하기 위해, 마이크로프로세서(5)는 변동된 전압 레벨의 지속시간을 평가한다. 즉, 중앙 탭(9) 상의 전압 레벨의 변동이 예를 들어 1ms보다 긴 시간 범위 동안 지속되는 경우에만, 단락이 검출된다.

Claims (8)

  1. 적어도 2개의 제어부(2, 3)를 포함하는 버스 시스템(1)으로서, 상기 제어부들은 각각 버스 드라이버(4)를 가지며, 상기 버스 드라이버들(4)은 각각 적어도 하나의 결합 커패시터(C1, C2)가 배치된 적어도 2개의 버스 라인(6, 7)에 의해 서로 연결되고, 상기 버스 라인(6, 7)에 단자 네트워크(terminal network)(8)가 접속되고, 상기 단자 네트워크는 적어도 2개의 저항(R1, R2)과 하나의 커패시터(C3)로 이루어지고, 상기 2개의 저항(R1, R2)은 각각 버스 라인들(6, 7) 중 하나의 버스 라인에 연결되고, 중앙 탭(9)에서 서로 연결되며, 상기 단자 네트워크(8)의 상기 커패시터(C3)는 상기 중앙 탭(9)과 접지 접속부 사이에 놓이는 것인 버스 시스템(1)에 있어서,
    상기 버스 시스템(1)은 기준 전압 소스(10)를 갖고, 상기 기준 전압 소스(10)는 소자에 의해 상기 중앙 탭(9)에 연결되고, 상기 기준 전압 소스(10)의 전압은 상기 버스 시스템(1)의 작동 전압(UBAT)과 접지 사이의 값을 갖고, 적어도 하나의 제어부(2, 3)는, 상기 중앙 탭(9) 상의 전압 레벨이 검출되도록 및 검출된 전압 레벨에 따라 상기 제어부(2, 3)가 상기 작동 전압(UBAT) 또는 접지에 대한 버스 라인(6, 7)의 단락이 존재하는지 여부를 검출하도록 형성되는 것을 특징으로 하는 버스 시스템.
  2. 제 1 항에 있어서, 상기 소자는 고옴 저항(R3)으로서 형성되는 것을 특징으로 하는 버스 시스템.
  3. 제 1 항 또는 제 2 항에 있어서, 상기 기준 전압 소스(10)의 전압 레벨은 상기 작동 전압(UBAT)의 절반인 것을 특징으로 하는 버스 시스템.
  4. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서, 상기 제어부(2, 3)의 마이크로프로세서(5)는 상기 중앙 탭(9)의 전압 레벨을 평가하는 것을 특징으로 하는 버스 시스템.
  5. 제 4 항에 있어서, 상기 중앙 탭(9)과 상기 마이크로컨트롤러(5) 사이에 A/D-변환기(11)가 배치되는 것을 특징으로 하는 버스 시스템.
  6. 제 1 항 내지 제 5 항 중 어느 한 항에 있어서, 상기 버스 라인(6, 7) 또는 상기 제어부(2, 3)에 커먼 모드 초크(CMC)가 통합되는 것을 특징으로 하는 버스 시스템.
  7. 제 1 항 내지 제 6 항 중 어느 한 항에 있어서, 상기 제어부(2, 3)는, 상기 중앙 탭(9)의 전압 레벨이 적어도 미리 정해진 모니터링 시간 동안 평가되도록 형성되고, 상기 모니터링 시간 동안 전압 레벨이 상기 기준 전압 소스(10)에 기초한 전압 레벨로부터 다른 전위로 변경된 경우에만, 단락이 추론되는 것을 특징으로 하는 버스 시스템.
  8. 버스 시스템(1)에서 버스 라인(6, 7)의 단락을 진단하기 위한 방법으로서,
    상기 버스 시스템(1)은 적어도 2개의 제어부(2, 3)를 포함하고, 상기 제어부들은 각각 버스 드라이버(4)를 가지며, 상기 버스 드라이버들(4)은 각각 적어도 하나의 결합 커패시터(C1, C2)가 배치된 적어도 2개의 버스 라인(6, 7)에 의해 서로 연결되고, 상기 버스 라인(6, 7)에 단자 네트워크(8)가 접속되고, 상기 단자 네트워크는 적어도 2개의 저항(R1, R2)과 하나의 커패시터(C3)로 이루어지고, 상기 2개의 저항(R1, R2)은 각각 상기 버스 라인들(6, 7) 중 하나의 버스 라인에 연결되고, 상기 단자 네트워크(8)의 상기 중앙 탭(9)에서 상기 중앙 탭(9)과 접지 접속부 사이에 놓이며, 작동 전압(UBAT)과 접지 사이의 전압 레벨을 갖는 기준 전압 소스(10)는 소자에 의해 상기 중앙 탭(9)에 연결되고, 적어도 하나의 제어부(2, 3)가 상기 중앙 탭(9) 상의 전압 레벨을 검출하고, 전압 레벨이 상기 기준 전압 소스(10)에 기초한 설정 전압 레벨로부터 미리 정해진 값만큼 변동되는 경우에 단락을 검출하는 것인 방법.
KR1020187006679A 2015-11-06 2016-10-06 버스 시스템 및 단락을 진단하기 위한 방법 KR102229743B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE102015221848.1 2015-11-06
DE102015221848.1A DE102015221848B4 (de) 2015-11-06 2015-11-06 Bussystem und Verfahren zur Diagnose eines Kurzschlusses
PCT/EP2016/073921 WO2017076572A1 (de) 2015-11-06 2016-10-06 Bussystem und verfahren zur diagnose eines kurzschlusses

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020197028332A Division KR20190112850A (ko) 2015-11-06 2016-10-06 버스 시스템 및 단락을 진단하기 위한 방법

Publications (2)

Publication Number Publication Date
KR20180039675A true KR20180039675A (ko) 2018-04-18
KR102229743B1 KR102229743B1 (ko) 2021-03-18

Family

ID=57138038

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020197028332A KR20190112850A (ko) 2015-11-06 2016-10-06 버스 시스템 및 단락을 진단하기 위한 방법
KR1020187006679A KR102229743B1 (ko) 2015-11-06 2016-10-06 버스 시스템 및 단락을 진단하기 위한 방법

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020197028332A KR20190112850A (ko) 2015-11-06 2016-10-06 버스 시스템 및 단락을 진단하기 위한 방법

Country Status (5)

Country Link
US (1) US10534042B2 (ko)
KR (2) KR20190112850A (ko)
CN (1) CN108353011B (ko)
DE (1) DE102015221848B4 (ko)
WO (1) WO2017076572A1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102017214183A1 (de) * 2017-08-15 2019-02-21 Robert Bosch Gmbh Vorrichtung und Verfahren zur Erkennung eines Fehlers auf einer Datenleitung
CN107884666A (zh) * 2017-12-14 2018-04-06 威胜信息技术股份有限公司 Mbus总线短路检测电路及其检测方法
CN110967651B (zh) * 2018-09-30 2021-11-05 广东威灵汽车部件有限公司 电动汽车及其对地短路检测装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3342763A1 (de) * 1983-11-25 1985-06-05 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zum ueberwachen von symmetrischen leitungen
DE10237696B3 (de) * 2002-08-15 2004-04-15 Infineon Technologies Ag Verfahren und Einrichtung zum Melden eines Übertragungsfehlers auf einer Datenleitung

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19525350A1 (de) * 1995-07-12 1997-01-16 Bosch Gmbh Robert Vorrichtung für einen Leitungsabschluß einer zwei Drähte aufweisenden Leitung
DE19850672C2 (de) * 1998-11-03 2003-07-31 St Microelectronics Gmbh Leitungsfehlerprüfschaltung für ein elektrisches Datenübertragungssystem
WO2004072854A1 (en) * 2003-02-13 2004-08-26 Philips Intellectual Property & Standards Gmbh Arrangement for compensation of ground offset in a data bus system
DE102004056305A1 (de) * 2003-12-17 2005-07-21 Siemens Ag System zur Übertragung von Daten auf einem Bus
DE102005009491A1 (de) * 2005-02-24 2006-08-31 Volkswagen Ag Transceiver für ein Steuergerät
DE102006048073A1 (de) * 2006-10-11 2008-04-17 Wabco Gmbh Vorrichtung zum Sensieren eines Fehlerstromes in einem Feldbussystem
DE102008002946B4 (de) * 2008-07-16 2010-04-08 Lear Corporation Gmbh Verfahren zum Detektieren eines Fehlers auf einer Datenleitung
EP2335385B1 (en) * 2008-10-09 2015-07-01 Nxp B.V. Bus driver circuit
DE102008052781B4 (de) * 2008-10-22 2024-02-08 Volkswagen Ag Fehlererkennung in differentiellen Bussystemen
CN101997298A (zh) * 2009-08-26 2011-03-30 赵中军 一种rs-485总线电路中的过热保护电路
CN101639819A (zh) * 2009-08-27 2010-02-03 罗建华 采用脉冲间隔进行串行通信以及二芯带供电的总线系统

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3342763A1 (de) * 1983-11-25 1985-06-05 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zum ueberwachen von symmetrischen leitungen
DE10237696B3 (de) * 2002-08-15 2004-04-15 Infineon Technologies Ag Verfahren und Einrichtung zum Melden eines Übertragungsfehlers auf einer Datenleitung

Also Published As

Publication number Publication date
DE102015221848A1 (de) 2017-05-11
KR102229743B1 (ko) 2021-03-18
CN108353011B (zh) 2021-09-24
CN108353011A (zh) 2018-07-31
KR20190112850A (ko) 2019-10-07
DE102015221848B4 (de) 2023-08-31
WO2017076572A1 (de) 2017-05-11
US10534042B2 (en) 2020-01-14
US20180372807A1 (en) 2018-12-27

Similar Documents

Publication Publication Date Title
CN105182151B (zh) 用于控制器局域网络中的断路线路故障检测和诊断的方法和装置
US9965426B2 (en) System and method for a low emission network
US8049510B2 (en) Method for detecting a fault on a data line
US20100033163A1 (en) Device for sensing a fault current in a field bus system
US11546188B2 (en) Transceiver device for a bus system and operating method therefor
US10396836B2 (en) Electronic circuit with a ringing suppression circuit, network, and method for operating the electronic circuit
CN112838971A (zh) 断缆情况下的can通信
KR102229743B1 (ko) 버스 시스템 및 단락을 진단하기 위한 방법
US20190158144A1 (en) Ringing suppression circuit
JP2015121418A (ja) 電気負荷駆動装置の異常検出装置
JP2017063571A (ja) モータ駆動異常種類判別装置
US10317248B2 (en) Multiple-distance proximity sensor systems
US20160154045A1 (en) Sensor circuit, vehicle and method therefor
KR20190135940A (ko) 직렬 버스 시스템에서 네트워크 참가자들을 위한 자동 위치 기반 어드레싱 방법
US9712338B2 (en) Communication system
US10880115B2 (en) Method for performing a data communication
US8319600B2 (en) Monitoring system and input device thereof
US10082854B2 (en) Network device for supplying power over network and operation method of the same
US11342910B2 (en) Power transistor detection with self-protection
JP4206770B2 (ja) 多重通信装置
JPH10163896A (ja) パルス幅検出機能を有する受信スケルチ回路
US8829880B2 (en) Communication system with monitored input state of an input device as well as current-increasing device
US6653845B2 (en) Addressable open connector test circuit
US8669707B2 (en) Electronic control gear for operating at least one LED and/or at least one discharge lamp
KR20190018365A (ko) 2선 무극선 통신시스템

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL NUMBER: 2019101003212; TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20190926

Effective date: 20201124

GRNO Decision to grant (after opposition)
GRNT Written decision to grant