KR20160148751A - 표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법 - Google Patents

표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법 Download PDF

Info

Publication number
KR20160148751A
KR20160148751A KR1020150084909A KR20150084909A KR20160148751A KR 20160148751 A KR20160148751 A KR 20160148751A KR 1020150084909 A KR1020150084909 A KR 1020150084909A KR 20150084909 A KR20150084909 A KR 20150084909A KR 20160148751 A KR20160148751 A KR 20160148751A
Authority
KR
South Korea
Prior art keywords
information
information code
special pattern
distance
pattern
Prior art date
Application number
KR1020150084909A
Other languages
English (en)
Other versions
KR102303019B1 (ko
Inventor
이강영
강상현
김대현
김승환
이주열
주장복
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020150084909A priority Critical patent/KR102303019B1/ko
Priority to US15/182,977 priority patent/US10423027B2/en
Publication of KR20160148751A publication Critical patent/KR20160148751A/ko
Priority to US16/550,974 priority patent/US11169408B2/en
Application granted granted Critical
Publication of KR102303019B1 publication Critical patent/KR102303019B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/06009Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code with optically detectable marking
    • G06K19/06037Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code with optically detectable marking multi-dimensional coding
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133351Manufacturing of individual cells out of a plurality of cells, e.g. by dicing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133374Constructional arrangements; Manufacturing methods for displaying permanent signs or marks
    • G02F2001/133612

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)

Abstract

표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법이 제공된다. 표시 장치용 패널은, 서로 교차하는 복수의 게이트 라인 및 복수의 데이터 라인에 연결되는 복수의 화소들이 배치되는 표시 영역, 상기 표시 영역의 외측에 형성되고 복수의 상기 데이터 라인의 일단에 연결되는 복수의 데이터 패드, 각각 상기 복수의 데이터 패드를 포함하는 복수의 데이터 패드부가 배치되는 비표시 영역을 포함하되, 상기 비표시 영역은, 상기 복수의 데이터 패드부 사이에 배치되고, 상기 비표시 영역의 외곽으로부터 제1 거리를 갖도록 배치되는 제1 정보 코드 및, 상기 복수의 데이터 패드부 사이에 배치되고, 상기 비표시 영역의 외곽으로부터 제2 거리를 갖도록 배치되는 제2 정보 코드를 더 포함하고, 상기 제1 거리와 상기 제2 거리는 서로 다른 값을 갖는다.

Description

표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법{PANEL FOR DISPLAY APPARATUS, AND REDING METHOD OF CODE FOR DISPLAY APPARATUS, AND MANUFACTURING METHOD OF PANEL FOR DISPLAY APPARATUS}
본 발명은 표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법에 관한 것이다.
일반적으로 표시 장치는, 현재 널리 사용되고 있는 표시 장치로서, 액정 표시 장치와 유기 발광 표시 장치 등 다양한 종류가 있다.
액정 표시 장치는, 박막트랜지스터 및 화소전극이 형성된 박막 트랜지스터 기판과, 컬러 필터 및 공통전극이 형성된 컬러 필터 기판(120)을 대향 배치시키고, 그 사이에 액정층(LC)을 주입하여 형성한 액정 패널을 포함하며, 그 하부에는 광을 제공하는 백라이트유닛(back light unit)이 배치된다.
유기 발광 표시 장치는 애노드 전극과 캐소드 전극 사이에 기능성 박막 형태로 유기 발광층이 삽입되어 있는 구조로, 양극에서 정공이 주입되고 음극에서 전자가 주입되어 유기 발광층 즉 R, G 및 B로 구성되는 유기 EL 층 내에서 전자와 정공이 결합하여 엑시톤(exiton)이 형성되고 이 엑시톤이 발광 재결합하면서 빛을 내는 소자이며, 위의 구성 요소들은 박막 트랜지스터 기판 및 상부 기판 사이에 형성된다.
이러한 표시 장치들의 생산 과정 및 유통 과정에 있어, 각각의 표시 장치 단위로 생산 과정 및 유통 과정에 대한 정보를 관리할 필요가 있다. 즉, 각각의 표시 장치의 고유 번호, 제조 일자, 해상도, 불량이력 여부 등에 대한 정보 파악되어야 효율적인 생산 및 유통이 가능할 수 있다.
다만, 이러한 정보들을 별도의 서버나 저장 장치 등에 저장함은 별도의 회선을 통하여 연결되어야 하기 때문에 비효율적인 바, 생산되는 표시 장치에 직접 기록되거나 저장될 것이 요구된다.
본 발명이 해결하고자 하는 과제는 표시 장치용 패널과 관련된 정보가 기록된 표시 장치용 패널을 제공하는 것이다.
본 발명이 해결하고자 하는 다른 과제는 표시 장치용 패널과 관련된 정보가 기록된 표시 장치용 패널의 코드 판독 방법을 제공하는 것이다.
본 발명이 해결하고자 하는 또 다른 과제는 표시 장치용 패널과 관련된 정보가 기록된 표시 장치용 패널의 제조 방법을 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 표시 장치용 패널은, 서로 교차하는 복수의 게이트 라인 및 복수의 데이터 라인에 연결되는 복수의 화소들이 배치되는 표시 영역, 상기 표시 영역의 외측에 형성되고 복수의 상기 데이터 라인의 일단에 연결되는 복수의 데이터 패드, 각각 상기 복수의 데이터 패드를 포함하는 복수의 데이터 패드부가 배치되는 비표시 영역을 포함하되, 상기 비표시 영역은, 상기 복수의 데이터 패드부 사이에 배치되고, 상기 비표시 영역의 외곽으로부터 제1 거리를 갖도록 배치되는 제1 정보 코드 및, 상기 복수의 데이터 패드부 사이에 배치되고, 상기 비표시 영역의 외곽으로부터 제2 거리를 갖도록 배치되는 제2 정보 코드를 더 포함하고, 상기 제1 거리와 상기 제2 거리는 서로 다른 값을 갖는다.
또한, 상기 제1 정보 코드는, 임의의 문자의 형태를 갖는 제1 문자 패턴 및 기 설정된 규칙에 따라 임의의 형태를 갖는 제1 특수 패턴 중 적어도 하나를 포함하고, 상기 제2 정보 코드는, 임의의 문자의 형태를 갖는 제2 문자 패턴 및 기 설정된 규칙에 따라 임의의 형태를 갖는 제2 특수 패턴 중 적어도 하나를 포함할 수 있다.
또한, 상기 제1 문자 패턴은, 상기 제2 문자 패턴과 동일한 형태를 갖고, 상기 제1 특수 패턴은, 상기 제2 특수 패턴과 동일한 형태를 가질 수 있다.
또한, 상기 제1 문자 패턴은, 제1 서브 문자 패턴 및 제2 서브 문자 패턴을 포함하되, 상기 제1 서브 문자 패턴은, 상기 제1 특수 패턴의 일측에 배치되고, 상기 제2 서브 문자 패턴은, 상기 제1 특수 패턴의 맞은편 일측에 배치될 수 있다.
또한, 상기 제1 특수 패턴은, 제1 서브 특수 패턴 및 제2 서브 특수 패턴을 포함하고, 상기 제2 특수 패턴은, 제3 서브 특수 패턴 및 제4 서브 특수 패턴을 포함하되, 상기 제1 문자 패턴 및 상기 제2 문자 패턴은 서로 동일한 형태를 갖고, 상기 제1 서브 특수 패턴 및 상기 제3 서브 특수 패턴은 서로 동일한 형태를 가지며, 상기 제2 서브 특수 패턴 및 상기 제4 서브 특수 패턴은 서로 상이한 형태를 가질 수 있다.
또한, 상기 제2 서브 특수 패턴은, 상기 제1 거리에 대한 정보를 포함하고, 상기 제4 서브 특수 패턴은, 상기 제2 거리에 대한 정보를 포함할 수 있다.
또한, 상기 제1 정보 코드 및 상기 제2 정보 코드는, 상기 게이트 라인과 동일 층에 동일 물질로 형성될 수 있다.
또한, 상기 제1 정보 코드 및 상기 제2 정보 코드는, 표시 패널의 생산에 관련된 정보를 포함할 수 있다.
또한, 상기 비표시 영역은, 제3 정보 코드를 더 포함하되, 상기 제3 정보 코드는, 상기 복수의 데이터 배드부 사이에 배치되고, 상기 비표시 영역의 외곽으로부터 제3 거리를 갖도록 배치되며, 상기 제3 거리는 상기 제1 거리 및 상기 제2 거리와 다른 값을 가질 수 있다.
또한, 상기 비표시 영역은, 제4 내지 제6 정보 코드를 더 포함하되, 상기 제4 내지 제6 정보 코드는, 각각 상기 복수의 데이터 패드부 사이에 배치되고, 상기 비표시 영역의 외곽으로부터 각각 제4 내지 제6 거리를 갖도록 배치되며, 상기 제4 거리는 상기 제1 거리와 동일한 값을 갖고, 상기 제5 거리는 상기 제2 거리와 동일한 값을 갖고, 상기 제6 거리는 상기 제3 거리와 동일한 값을 가질 수 있다.
또한, 상기 비표시 영역은, 제7 및 제8 정보 코드를 더 포함하되, 상기 제7 및 제8 정보 코드는, 상기 복수의 데이터 패드부 사이가 아닌 영역에 배치되고, 상기 비표시 영역의 외곽으로부터 각각 제7 및 제8 거리를 갖도록 배치되며, 상기 제7 거리와 상기 제8 거리는 서로 다른 값을 가질 수 있다.
상기 다른 과제를 해결하기 위한 본 발명의 일 실시예에 따른 표시 장치용 패널의 코드 판독 방법은, 표시 패널을 촬영하는 단계, 촬영된 이미지로부터 제1 정보 코드 및 제2 정보 코드를 인식하는 단계, 상기 제1 및 제2 정보 코드를 합성하여 최종 정보 코드를 결정하는 단계, 상기 최종 정보 코드로부터 정보를 획득하는 단계를 포함한다.
또한, 상기 최종 정보 코드를 결정하는 단계는, 인식된 상기 제1 정보 코드 및 상기 제2 정보 코드를 비교하여, 동일한 형태를 갖는 중첩 영역을 결정하는 단계, 상기 중첩 영역을 기준으로, 상기 제1 및 제2 정보 코드를 합성하여 최종 정보 코드를 결정하는 단계를 더 포함할 수 있다.
또한, 상기 제1 및 제2 정보 코드는, 각각 상기 표시 패널에서의 위치에 대한 정보를 포함하는 제1 및 제2 위치식별 패턴을 포함하되, 상기 최종 정보 코드를 결정하는 단계는, 상기 제1 및 제2 위치식별 패턴에 의하여 식별된 상기 제1 및 제2 정보 코드의 위치를 기준으로 상기 제1 및 제2 정보 코드를 합성하여 최종 정보 코드를 결정할 수 있다.
또한, 상기 제1 정보 코드는, 임의의 문자의 형태를 갖는 제1 문자 패턴 및 기 설정된 규칙에 따라 임의의 형태를 갖는 제1 특수 패턴 중 적어도 하나를 포함하고, 상기 제2 정보 코드는, 임의의 문자의 형태를 갖는 제2 문자 패턴 및 기 설정된 규칙에 따라 임의의 형태를 갖는 제2 특수 패턴 중 적어도 하나를 포함하되, 상기 촬영된 이미지로부터 제1 정보 코드 및 제2 정보 코드를 인식하는 단계는, 상기 제1 특수 패턴 및 상기 제2 특수 패턴을 인식할 수 있다.
상기 또 다른 과제를 해결하기 위한 본 발명의 일 실시예에 따른 표시 장치용 패널의 제조 방법은, 표시 장치용 기판을 준비하는 단계, 상기 표시 장치용 기판 상에 게이트 라인과 제1 및 제2 정보 코드를 형성하는 단계, 상기 표시 장치용 기판 상에 데이터 라인을 형성하는 단계, 상기 표시 장치용 기판 상에 화소 전극을 형성하는 단계를 포함하되, 상기 게이트 라인과 상기 제1 및 제2 정보 코드를 형성하는 단계는, 상기 표시 장치용 기판 상에 도전 물질을 도포하는 단계, 상기 도전 물질 상에 포토 레지스트층을 형성하는 단계, 상기 포토 레지스트층을 상기 게이트 라인, 상기 제1 및 제2 정보 코드의 형태로 자외선을 조사하는 단계, 상기 표시 장치용 기판을 현상 및 식각하는 단계를 포함한다.
또한, 상기 게이트 라인, 상기 제1 및 제2 정보 코드의 형태로 자외선을 조사하는 단계는, 상기 제1 정보 코드의 형태와 상기 제2 정보 코드의 형태가 서로 평행하지 않도록 자외선을 조사할 수 있다.
또한, 상기 게이트 라인, 상기 제1 및 제2 정보 코드의 형태로 자외선을 조사하는 단계는, 상기 게이트 라인의 형태로 홈이 형성된 마스크를 이용하여 상기 포토 레지스트 층에 자외선을 조사하는 단계, 상기 제1 및 제2 정보 코드가 형성되는 영역의 상기 포토 레지스트 층에 선택적으로 자외선을 조사하는 단계를 포함할 수 있다.
또한, 상기 제1 및 제2 정보 코드를 형성하는 단계는, 제3 정보 코드를 형성하는 단계를 더 포함하되, 상기 게이트 라인, 상기 제1 및 제2 정보 코드의 형태로 자외선을 조사하는 단계는, 상기 제3 정보 코드의 형태로 자외선을 조사하는 단계를 더 포함할 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 실시예들에 의하면 표시 장치와 관련된 정보가 기록된 표시 패널을 제공할 수 있다.
나아가, 표시 패널에 기록된 표시 장치와 관련된 정보의 신뢰성을 향상시킬 수 있다.
또한, 표시 패널에 기록된 표시 장치와 관련된 정보의 정보 판독 방법을 제공할 수 있다.
또한, 표시 장치와 관련된 정보가 기록된 표시 패널의 제조 방법을 제공할 수 있다.
본 발명의 실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 의한 액정표시장치의 분해 사시도이다.
도 2는 본 발명의 일 실시예에 의한 박막 트랜지스터 기판의 평면도이다.
도 3은 도 2의 A영역을 확대하여 도시한 확대 평면도이다.
도 4는 하나의 정보 코드만을 포함하는 박막 트랜지스터 기판의 평면도이다.
도 5 내지 도 8은 다양한 실시예들에 따른 도 4의 B영역에 대응되는 영역의 확대도들이다.
도 9는 본 발명의 다른 실시예에 의한 박막 트랜지스터 기판의 도 3의 A영역에 대응되는 영역의 확대 평면도이다.
도 10은 본 발명의 또 다른 실시예에 의한 박막 트랜지스터 기판의 도 3의 A영역에 대응되는 영역의 확대 평면도이다.
도 11은 본 발명의 다른 실시예에 의한 박막 트랜지스터 기판의 도 3의 A영역에 대응되는 영역의 확대 평면도이다.
도 12는 본 발명의 본 발명의 일 실시예에 의한 인식 장치의 정보 코드의 판독 과정을 나타낸 개략도이다.
도 13은 본 발명의 다른 실시예에 의한 인식 장치의 정보 코드의 판독 과정을 나타낸 개략도이다.
도 14는 본 발명의 다른 실시예에 의한 박막 트랜지스터 기판의 도 3의 A영역을 확대하여 도시한 확대 평면도이다.
도 15는 본 발명의 일 실시예에 의한 액정 표시 장치의 제조공정을 단계적으로 도시한 흐름도이다.
도 16은 본 발명의 일 실시예에 의한 액정 패널의 단면도이다.
도 17은 본 발명의 일 실시예에 의한 정보 코드의 형성방법을 도시한 흐름도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(elements) 또는 층이 다른 소자 또는 층의 "위(on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 본 발명의 실시예들에 대해 설명한다.
도 1은 본 발명의 일 실시예에 의한 액정표시장치의 분해 사시도이다.
도 1를 참조하면, 본 발명의 일 실시예에 의한 액정표시장치(1000)는, 표시 패널(100), 데이터 구동부(400), 게이트 구동부(500)를 포함한다.
표시 패널(100)은 복수의 화소(PX)들이 형성되는 박막 트랜지스터 기판(110)과, 박막 트랜지스터 기판(110)과 마주보고 공통 전극(미도시) 및 컬러 필터(미도시)가 형성되는 컬러 필터 기판(120) 및 박막 트랜지스터 기판(110)과 컬러 필터 기판(120) 사이에 개재되는 액정층(LC)을 포함할 수 있다.
박막 트랜지스터 기판(110)은 화소(PX)들에 각각 대응되는 복수의 화소 전극들(미도시) 및 대응되는 화소 전극들에 연결되는 복수의 박막 트랜지스터들(미도시)을 포함할 수 있다. 박막 트랜지스터들은 대응하는 게이트 라인들(GL1~GLn)을 통해 제공받은 게이트 신호들에 응답하여 대응하는 데이터 라인들(DL1~DLm)을 통해 데이터 전압들을 제공받을 수 있다. 제공받는 데이터 전압들은 대응하는 화소 전극들에 제공될 수 있다.
데이터 구동부(400)는 타이밍 컨트롤러로(미도시)로부터 영상 신호들 및 데이터 제어 신호를 제공받을 수 있다. 데이터 구동부(400)는 데이터 제어 신호에 응답하여 영상 신호들에 대응하는 아날로그 데이터 전압들을 생성할 수 있다. 데이터 구동부(400)는 데이터 전압들을 데이터 라인들을 통해 화소(PX)들에 제공할 수 있다.
데이터 구동부(400)는 복수의 데이터 구동칩들(410_1~410_k)을 포함할 수 있다. 데이터 구동칩들(410_1~410_k)은 대응하는 제1 연성회로기판들(420_1~420_k) 상에 실장되어 구동회로기판(430)과 비표시 영역(NDA)의 데이터 패드(미도시)들에 연결될 수 있다. 도시하지 않았으나, 데이터 구동칩들(410_1~410_k)이 실장된 연성회로기판들(420_1~420_k)은 각각 대응되는 데이터 패드들에 이방성 도전 필름들에 의해 연결될 수 있다.
게이트 구동부(500)는 구동 회로 기판(430)에 실장된 타이밍 컨트롤러(미도시)로부터 제공된 게이트 제어 신호에 응답하여 게이트 신호들을 생성할 수 있다. 게이트 신호들은 게이트 라인들(GL1~GLn)을 통해 행 단위로 그리고 순차적으로 화소들(PX)에 제공될 수 있다. 도시하지 않았으나, 게이트 제어 신호는 제2 연성회로기판들(520_1~520_l)을 경유하여 게이트 구동부(500)에 제공될 수 있다. 게이트 구동부(500)는 복수의 게이트 구동칩들(510_1~510_l)을 포함할 수 있다. 게이트 구동칩들(510_1~510_l)은 대응하는 제2 연성회로기판(520_1~520_l)들 상에 실장되어 비표시 영역(NDA)의 게이트 패드(미도시)의 이방성 도전 필름(Anisotropic Conductive Film)들에 의해 연결될 수 있다.
게이트 구동부(500)의 게이트 구동칩들(510_1~510_l)은 게이트 제어 신호에 응답하여 게이트 신호들을 생성할 수 있다. 게이트 구동칩들(510_1~510_l)은 게이트 신호들을 행 단위로 그리고 순차적으로 화소(PX)들에 제공할 수 있다.
본 발명의 실시 예에서 게이트 구동칩들(510_1~510_l) 및 데이터 구동칩들(410_1~410_k)은 제1 및 제2 연성회로기판들(520_1~520_l) 상에 실장되는 테이프 캐리어 패키지(TCP: Tape Carrier Package) 방식을 예로 들었으나, 이에 제한되지 아니하고, 비표시영역에 칩 온 글래스(COG: Chip On Glass) 방식으로 실장될 수도 있다. 또한, 게이트 구동부(500)는 비표시부에 일체로 형성되는 아모퍼스 실리콘 게이트(ASG: Amorphous Silicon Gate) 방식으로 형성될 수도 있음은 물론이다.
박막 트랜지스터 기판(110)은, 복수의 데이터 라인들(DL1~DLm), 복수의 게이트 라인들(GL1_GLn), 복수의 화소(PX)들 및 정보 코드들(CD1~CDm)을 포함할 수 있다. 이는 도 2를 참조하여 더욱 자세하게 후술하도록 한다.
도시하지 않았으나, 컬러 필터 기판(120)의 일측면에 컬러 필터들이 형성될 수 있다. 컬러 필터는 적색, 녹색 및 청색 중 어느 하나의 색을 나타내는 색 화소(PX)에 대응될 수 있다. 또한, 도시하지 않았으나, 액정 표시 장치(1000)는 표시 패널(100)의 후방에 배치되어 표시 패널(100)로 광을 제공하는 백라이트 유닛(미도시)을 포함할 수 있다. 백라이트 유닛은 표시 패널(100)의 하부에서 광을 공급하는 직하형 또는 표시 패널(100)의 측면에서 광을 공급하는 엣지형으로 형성될 수 있고, 이에 제한되지 아니하고 다른 형태로 형성될 수도 있다.
한편, 박막 트랜지스터들에 의해 화소 전극들에 데이터 전압들이 인가되고, 공통 전극에 공통 전압이 인가될 수 있다. 화소 전극들 및 공통 전극 사이에 형성되는 전계에 의해 액정층(LC)의 액정 배열이 변화할 수 있다. 변화된 액정들의 배열에 따라서 백라이트 유닛으로부터 제공되는 광의 투과율이 조절되어 영상이 표시될 수 있다.
도 2는, 본 발명의 일 실시예에 의한 박막 트랜지스터 기판의 평면도이다.
도 2를 참조하면, 박막 트랜지스터 기판(110)은 표시 영역(DA) 및 비표시 영역(NDA)을 포함한다.
표시 영역(DA)은 실제 영상을 표시할 수 있는 영역으로, 박막 트랜지스터 기판(110)의 중심부에 위치할 수 있다. 표시 영역(DA)은 복수의 게이트 라인(GL1_GLn) 및 복수의 데이터 라인(DL1~DLm)이 교차하는 영역에 형성되는 복수의 화소(PX)들을 포함할 수 있다. 각각의 화소(PX)는 특정 색을 표시할 수 있으며, 예를 들어 적색, 녹색, 청색 등을 표시할 수 있다. 또한, 복수의 화소(PX)들이 모여 백색 및 이외의 다양한 색을 표시할 수 있는 하나의 상위 화소를 구성할 수 있으며, 예시적으로, 하나의 상위 화소는 적색, 녹색, 청색의 화소(PX)들로 구성될 수 있다. 표시 영역(DA)의 복수의 화소(PX)들은 각각 데이터 라인 및 게이트 라인으로부터 전달받은 데이터 신호 및 게이트 신호들에 대응하여 색을 표시할 수 있다.
비표시 영역(NDA)은 박막 트랜지스터 기판(110)상의 표시 영역(DA)을 제외한 나머지 영역으로, 비표시 영역(NDA)에는 데이터 패드부(230_1~230_k), 게이트 패드부(330_1~330_l) 및 정보 코드(240_1~240_k)가 형성될 수 있다.
데이터 패드부(230_1~230_k)는 각각 복수 개의 데이터 패드(미도시)들을 포함할 수 있다. 또한, 데이터 패드부(230_1~230_k)는 하나의 데이터 구동칩(도 1 참조)이 실장되는 영역과 일치할 수 있다. 데이터 패드들은 각각 대응되는 소정의 개수의 데이터 라인(DL1~DLm)들과 연결될 수 있으며, 데이터 구동칩에 포함되는 하나의 핀(미도시)과 각각 연결될 수 있다..
또한, 데이터 패드부(230_1~230_k)는 각각 대응되는 데이터 구동칩과 대응될 수 있다. 데이터 구동칩들로부터 데이터 패드부(230_1~230_k)에 배치된 각각의 데이터 패드로 데이터 신호가 제공될 수 있으며, 각각의 데이터 패드에 연결된 데이터 라인(DL1~DLm)들을 통해 데이터 신호들이 화소(PX)들에 열 단위로 그리고 순차적으로 제공될 수 있다.
게이트 패드부(330_1~330_l)는 각각 복수 개의 게이트 패드(미도시)들을 포함할 수 있다. 또한, 게이트 패드부(330_1~330_l)는 하나의 게이트 구동칩(도 1 참조)이 실장되는 영역과 일치할 수 있다. 게이트 패드들은 각각 대응되는 소정의 개수의 게이트 라인(GL1_GLn)들과 연결될 수 있으며, 게이트 구동칩에 포함되는 하나의 핀(미도시)과 각각 연결될 수 있다.
또한, 게이트 패드부(330_1~330_l)는 각각 대응되는 게이트 구동칩과 대응될 수 있다. 게이트 구동칩들로부터 게이트 패드부(330_1~330_l)에 배치된 각각의 게이트 패드로 게이트 신호가 제공될 수 있으며, 각각의 게이트 패드에 연결된 게이트 라인(GL1_GLn)들을 통해 게이트 신호들이 화소(PX)들에 행 단위로 그리고 순차적으로 제공될 수 있다.
다만, 게이트 구동부(500)는 비표시부(NDA)에 일체로 형성되는 아모퍼스 실리콘 게이트(ASG: Amorphous Silicon Gate) 방식으로 형성될 수도 있으며, 이 경우 별도의 게이트 패드부(330_1~330_l)가 형성되지 않음은 전술한 바와 같다.
제1 내지 제k 정보 코드(240_1~240_k)는, 표시 패널(100)의 생산에 관련된 각종 정보들을 포함하도록 양각 또는 음각된 형상으로써, 도 2에 도시된 바와 같이, 복수의 데이터 패드(230_1~230_k) 사이의 영역 또는 그 측면에 형성될 수 있다.
제1 내지 제k 정보 코드(230_1~230_k)는, 비표시 영역(NDA)에 형성되는 숫자, 문자 또는 특정의 형상으로서, 액정 표시 장치(1000)에 관련된 각종 정보들, 예를 들어 액정 표시 장치(1000)의 고유 번호, 제조일자, 해상도, 크기, 불량이력 여부 등에 대한 정보를 담을 수 있으며, 이에 제한되지 않고 기타 다른 정보를 포함할 수도 있다.
제1 내지 제k 정보 코드(230_1~230_k)는, 액정 표시 장치(1000)의 제조에 있어, 제품 품질의 보증 및 개개의 제품의 이력의 추적 및 생산 관리를 가능하게 할 수 있다. 예시적으로, 액정 표시 장치(1000)를 제조하는 데 소요되는 여러 단계의 공정들이 소요되는데, 사용자 또는 생산 시스템 상에서 해당 액정 표시 장치(1000)의 생산 이력이 필요한 경우, 제1 내지 제k 정보 코드(230_1~230_k)를 판독함으로써 해당 액정 표시 장치(1000)의 생산 이력 등에 대한 정보를 알아낼 수 있으며, 매 공정 단위마다 제1 내지 제k 정보 코드(230_1~230_k)가 판독되는 과정이 포함될 수 있다.
각각의 정보 코드(230_1~230_k)는 문자 패턴(미도시) 및 특수 패턴(미도시)을 포함할 수 있다. 문자 패턴은 일반적인 문자 또는 숫자의 형태로 형성되어 액정 표시 장치(1000)의 생산을 관리하는 사용자가 직관적으로 어떠한 문자 및 숫자의 구성을 갖고 있는지 인식할 수 있다. 이와 달리, 특수 패턴은 기 설정된 규칙에 따라 특정 패턴 또는 형상을 가질 수 있으며, 문자 패턴에 비하여 더욱 많은 정보를 담을 수 있다.
이러한 특수 패턴의 판독은 별도의 장치를 이용한 화상 인식에 의할 수 있으며, 특수 패턴을 카메라로 촬상한 화상을 인식하여 인식 장치(미도시)가 이를 처리함으로써, 특수 패턴에 포함되어 있는 정보가 판독될 수 있다.
한편, 제1 내지 제k 정보 코드(230_1~230_k) 모두에서 문자 패턴의 형성은 생략되고 특수 패턴만 형성될 수도 있고, 반대로 특수 패턴의 형성은 생략되고 문자 패턴만 형성될 수도 있다. 또한, 제1 내지 제k 정보 코드(230_1~230_k) 중 일부는 문자 패턴만 형성되고, 다른 일부는 특수 패턴만 형성되고, 나머지 일부는 문자 패턴 및 특수 패턴이 모두 형성될 수도 있다. 이는, 제1 내지 제k 정보 코드(230_1~230_k)의 사용 방법 및 목적에 따라 사용자가 얼마든지 설정을 달리할 수 있다.
한편, 도 2에 도시된 바와 같이, 비표시 영역(NDA)에는 복수 개의 정보 코드(230_1~230_k)가 형성될 수 있다. 정보 코드(230_1~230_k)가 비표시 영역(NDA)의 여러 영역에 걸쳐 복수 개 형성되는 경우, 액정 표시 장치(1000)의 생산 과정에서 일부의 정보 코드(230_1~230_k)가 손상되거나, 블랙 매트릭스(미도시) 등의 다른 구조물에 의해 가려지더라도, 다른 영역에 형성되는 정보 코드(230_1~230_k)를 통하여 해당 액정 표시 장치(1000)에 대한 정보를 얻을 수 있기 때문에, 정보 코드(230_1~230_k)의 신뢰성이 보장될 수 있다.
한편, 도 2에서는 정보 코드(230_1~230_k)가 데이터 패드부들((230_1~230_k)) 사이에 형성되는 경우를 예시하였으나, 이에 제한되지 아니하고 데이터 패드부들(230_1~230_k) 사이가 아닌 비표시 영역(NDA)의 임의의 영역에 정보 코드(230_1~230_k)가 형성될 수도 있다. 예를들어, 게이트 패드부(330_1~330_l)가 형성되는 경우, 게이트 패드부들(330_1~330_l) 사이에 정보 코드(230_1~230_k)가 형성될 수도 있다. 다만, 이 경우에도, 비표시 영역(NDA)의 외곽과의 거리를 서로 상이하게 하여 여러 개의 정보 코드(230_1~230_k)가 형성됨은 물론이다.
정보 코드(230_1~230_k)가 형성되는 구체적인 위치 및 형상에 대한 설명을 위하여 도 3가 참조된다.
도 3은 도 2의 A영역을 확대하여 도시한 확대 평면도이다.
도 3를 참조하면, 제1 정보 코드(240_1)는 제1 데이터 패드부(230_1) 및 제2 데이터 패드부(230_2) 사이에 위치할 수 있으며, 제2 정보 코드(240_2)는 제2 데이터 패드부(230_2) 및 제3 데이터 패드부(230_3) 사이에 위치할 수 있다.
제1 정보 코드(240_1)는 제1 문자 패턴(241_1) 및 제1 특수 패턴(242_1)을 포함할 수 있으며, 제2 정보 코드(240_2)는 제2 문자 패턴(241_2) 및 제2 특수 패턴(242_2)을 포함할 수 있다. 각각 제1 및 제2 정보 코드(240_1, 240_2)에 포함되는 제1 문자 패턴(241_1) 및 제2 문자 패턴(241_2)은 동일한 형상을 가질 수 있으며, 제1 특수 패턴(242_1) 및 제2 특수 패턴(242_2) 또한 동일한 형상을 가질 수 있다. 이 경우, 일부 정보 코드의 문자 패턴 및 특수 패턴이 손상되어 육안에 의한 판독 또는 카메라에 의한 판독이 불가능한 경우, 손상되지 않은 다른 정보 코드의 문자 패턴 및 특수 패턴에 의하여 표시 장치에 대한 정보를 얻을 수 있기 때문에, 정보 코드의 신뢰성이 보장될 수 있다.
구체적으로, 각각의 정보 코드는, 동일선상에 배치되지 않도록 상하 위치를 달리하여 형성될 수 있다. 도 3에 도시된 바와 같이, 제1 정보 코드(240_1)는 비표시 영역(NDA)의 외곽과 제1 거리(d1)만큼 떨어져 형성될 수 있으며, 제2 정보 코드(240_2)는 비표시 영역(NDA)의 외곽과 제2 거리(d2)만큼 떨어져 형성될 수 있다.
한편, 본 도면에는 도시되지 않았으나, 비표시 영역(NDA)에는 더 많은 수의 정보 코드들이 포함될 수도 있다. 이 경우, 각각의 정보 코드는 비표시 영역(NDA)으로부터 일정한 거리만큼 떨어져 형성될 수 있으며, 그 거리는 전부 상이할 수도 있고, 일부는 동일할 수도 있다. 예시적으로, 제1 내지 제6 정보 코드가 형성된다고 가정하면, 제1 내지 제6 정보 코드가 비표시 영역(NDA)의 외곽과 떨어진 거리는 각각 제1 내지 제6 거리라고 할 때, 제1 내지 제6 거리는 전부 상이할 수도 있다. 또한, 이에 제한되지 아니하고, 제1 내지 제3 거리는 각각 상이하되 제1 거리와 제3 거리가 동일하고, 제2 거리와 제4 거리가 동일하고, 제3 거리와 제6 거리가 동일할 수도 있다.
한편, 각각의 코드 영역에 형성되는 문자 패턴 및 특수 패턴의 판별이 불가능한 대표적인 경우로써, 박막 트랜지스터 기판(110)의 절단 과정에서 문자 패턴 및 특수 패턴의 일부 영역 또는 전부가 절단되거나, 박막 트랜지스터 기판(110)에 블랙 매트릭스를 형성하는 과정에서 문자 패턴 및 특수 패턴의 일부 영역 또는 전부와 중첩될 경우가 있다. 이에 대한 더욱 구체적인 설명을 위하여, 도 4 내지 도 8가 참조된다.
도 4는 하나의 정보 코드만을 포함하는 박막 트랜지스터 기판의 평면도이다.
도 4에 도시된 박막 트랜지스터 기판(110)은, 도 2에 도시된 박막 트랜지스터 기판(110)과는 달리, 하나의 정보 코드(250)만을 포함하는 경우를 예시한다. 따라서, 문자 패턴(251) 및 특수 패턴(252)도 각각 하나씩 형성될 수 있다. 이 경우, 해당 정보 코드(250)가 손상될 경우, 정보 코드(250)의 신뢰성이 보장될 수 없는 경우가 발생한다.
도 5 내지 도 8은 다양한 실시예들에 따른 도 4의 B영역에 대응되는 영역의 확대도들이다.
도 5는 올바르게 절단된 박막 트랜지스터 기판(110)을 예시하고 있으며, 이 경우 정보 코드(250)의 손상된 영역이 없어 올바르게 판독될 수 있다. 또한, 도 6은 블랙 매트릭스(BM)가 올바르게 부착된 박막 트랜지스터 기판(110)을 예시하고 있으며, 이 경우 정보 코드(250)의 가려지는 영역이 없어 올바르게 판독될 수 있다.
그러나, 박막 트랜지스터 기판(110)이 올바르지 않게 절단되거나, 블랙 매트릭스(BM)가 올바르지 않게 부착된 경우, 정보 코드(250)의 판독이 불가능할 수 있다. 예를 들어, 도 7에 도시된 바와 같이, 박막 트랜지스터 기판(110)이 올바르지 않게 절단되면, 정보 코드(250)의 일부 영역이 절단되어 제거될 수 있다. 따라서, 정보 코드(250)의 판독이 불가능할 수 있다. 특히, 사용자의 육안에 의하여 식별되는 문자 패턴(251)의 경우, 일부가 절단되더라도 해석이 가능한 경우가 있으나, 인식 장치에 의하여 판독되는 특수 패턴(252)의 경우, 일부가 손상되면 포함된 정보 전체를 인식하지 못하는 심각한 오류가 발생할 수 있다.
또한, 도 8에 도시된 바와 같이, 블랙 매트릭스(BM)가 올바르지 않게 형성됨으로써, 정보 코드(250)의 일부 영역이 블랙 매트릭스(BM)와 중첩되어 가려져 정보 코드(250)의 판독이 불가능할 수 있다.
이러한 이유들로 인하여 정보 코드(250)의 판독이 불가능한 경우, 해당 제품의 제조 이력에 대한 정보가 인식될 수 없어 제품 제조 과정에서 차질을 빚을 수 있으며, 특히 자동화된 공정의 경우 제품 제조 과정이 중단되는 결과가 초래될 수도 있다. 하지만 도 3에 도시된 방법으로 정보 코드(240_1, 240_2)를 형성한다면 이러한 문제들의 발생을 최소화할 수 있다. 이에 대한 더욱 구체적인 설명을 위하여 도 9 및 도 10이 참조된다.
도 9는 본 발명의 다른 실시예에 의한 박막 트랜지스터 기판의 도 3의 A영역에 대응되는 영역의 확대 평면도이며, 도 10은 본 발명의 또 다른 실시예에 의한 박막 트랜지스터 기판의 도 3의 A영역에 대응되는 영역의 확대 평면도이다.
도 9는 올바르지 않게 절단된 박막 트랜지스터 기판(110)을 예시하고 있으며, 이 경우 각각의 정보 코드(240_1, 240_2)의 일부는 절단되어 제거될 수 있다. 그럼에도 불구하고, 복수 개의 정보 코드(240_1, 240_2)가 형성되면 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2) 또한 복수 개 형성되므로, 일부의 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)이 절단되어 제거되더라도 다른 정보 코드(240_1, 240_2)의 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)에 의한 판독이 가능할 수 있다.
특히, 박막 트랜지스터 기판(110)이 올바르지 않게 절단되는 경우, 대부분의 절단선은 직선으로 형성되므로, 복수의 정보 코드(240_1, 240_2) 및 이에 포함되는 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)이 동일선상에 배치되는 경우 모든 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)이 동일한 정도의 손상을 입게 되어 판독이 불가능할 수 있다. 그러나, 도 3에 도시된 바와 같이, 각각의 정보 코드(240_1, 240_2) 및 이에 포함되는 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)이 동일선상에 위치하지 않도록 비표시 영역(NDA)의 외곽과의 거리를 달리하여 형성되는 경우, 일부 정보 코드(240_1, 240_2)의 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)이 손상되더라도, 다른 정보 코드(240_1, 240_2)의 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)은 손상되지 않을 수 있으므로, 정보 코드(240_1, 240_2)의 신뢰성이 더욱 보장될 수 있다.
도 10은 블랙 매트릭스(BM)가 올바르지 않게 형성된 박막 트랜지스터 기판(110)을 예시한다. 이 경우 정보 코드(240_1, 240_2)의 일부 영역이 블랙 매트릭스(BM)와 중첩되어 판독이 불가능할 수 있다. 그럼에도 불구하고, 정보 코드(240_1, 240_2)가 복수개 형성되어 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2) 또한 복수개 형성되므로, 일부 정보 코드(240_1, 240_2)의 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)이 블랙 매트릭스(BM)와 중첩되어 판독이 불가능하더라도, 다른 정보 코드(240_1, 240_2)의 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)에 의한 판독이 가능할 수 있다.
특히, 도 10에 도시된 것처럼, 블랙 매트릭스(BM)의 일 모서리가 직선의 형태를 가지며 정보 코드(240_1, 240_2)의 일부와 중첩될 수 있다. 이 때, 복수의 정보 코드(240_1, 240_2) 및 이에 포함되는 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)이 동일선상에 배치되는 경우 모든 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)이 동일한 정도의 손상을 입게 되어 판독이 불가능할 수 있다. 그러나, 도 3에 도시된 바와 같이, 각각의 정보 코드(240_1, 240_2) 및 이에 포함되는 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)이 동일선상에 위치하지 않도록 비표시 영역(NDA)의 외곽과의 거리를 달리하여 형성되는 경우, 일부 정보 코드(240_1, 240_2)의 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)이 블랙 매트릭스(BM)에 의하여 가려지더라도, 다른 정보 코드(240_1, 240_2)의 문자 패턴(241_1, 241_2) 및 특수 패턴(242_1, 242_2)은 블랙 매트릭스(BM)에 의하여 가려지지 않을 수 있으므로, 정보 코드(240_1, 240_2)의 신뢰성이 더욱 보장될 수 있다.
도 11은 본 발명의 다른 실시예에 의한 박막 트랜지스터 기판의 도 3의 A영역에 대응되는 영역의 확대 평면도이다.
도 11는 도 3와 비교하여 다르게 도시된 일부 구성 요소들을 제외한 나머지 구성 요소에 대하여는 도 3와 동일하며, 이는 도 3에 대한 설명에서 기 설명된 바 있으므로, 도 3와 다르게 도시된 구성 요소를 중점적으로 설명하기로 한다.
도 11를 참조하면, 도 3에 도시된 박막 트랜지스터 기판(110)과 비교하여, 위쪽 방향으로는 박막 트랜지스터 기판(110)의 일부 영역이 절단되어 제거될 수 있으며, 아래쪽 방향으로는 박막 트랜지스터 기판(110)상에 블랙 매트릭스가 형성될 수 있다. 이 경우, 비표시 영역(NDA)의 외곽에 가깝게 배치된 제1 정보 코드(240_1)의 상측 일부 영역은 박막 트랜지스터 기판(110)의 절단에 의하여 손상될 수 있으며, 비표시 영역(NDA)의 외곽으로부터 멀도록 배치된 제2 정보 코드(240_2)의 하측 일부 영역은 블랙 매트릭스(BM)에 의하여 일부가 가려질 수 있고, 이러한 상황이 동시에 발생할 경우 각각의 제1 및 제2 정보 코드(240_1, 240_2)의 판독이 모두 불가능하여 문제가 될 수 있다.
이러한 결함이 동시에 발생할 경우, 제1 정보 코드(240_1) 및 제2 정보 코드(240_2)의 상하 위치를 달리하여 배치하여도, 위쪽 방향으로 치우쳐져 배치된 제1 정보 코드(240_1)는 위쪽 방향의 일부가 제거되어 판독이 불가능하고, 아래쪽 방향으로 치우쳐져 배치된 제2 정보 코드(240_2)는 아래쪽 방향의 일부가 가려져 판독이 불가능할 수 있다.
이러한 경우, 제1 및 제2 정보 코드(240_1, 240_2)의 판독을 위하여 인식 장치는 일부 영역이 절단되거나 가려진 상태의 제1 및 제2 정보 코드(240_1, 240_2)를 인식하여, 이를 병합하여 판독할 수 있다. 이에 대한 구체적인 설명을 위하여 도 12이 참조된다.
도 12는 본 발명의 본 발명의 일 실시예에 의한 인식 장치의 정보 코드의 판독 과정을 나타낸 개략도이다.
도 12a는 위쪽 방향으로 손상된 제1 정보 코드(240_1)를 도시하며, 도 12a'는 도 12a의 손상되지 않은 제1 정보 코드(240_1)의 형태를 도시한다. 또한, 도 12b는 아래쪽 방향으로 손상된 제2 정보 코드(240_2)를 도시하며, 도 12b'는 도 12b의 손상되지 않은 제2 정보 코드(240_2)를 도시한다. 도 12c는 도 12a의 제1 정보 코드(240_1)와 도 12b의 제2 정보 코드(240_2)를 병합하여 얻어낸 최종 정보 코드를 도시한다.
본 실시예에서는, 비표시영역(NDA)에 형성되는 각각의 제1 정보 코드(240_1) 및 제2 정보 코드(240_2)의 위치는 상이할 수 있으나, 형태는 및 크기는 동일할 수 있다. 이 경우, 도 12 (a')에 도시된 손상되지 않은 제1 정보 코드(240_1)와, 도 12 (b')에 도시된 손상되지 않은 제2 정보 코드(240_2)는 동일하며, 나아가 도 12 (a)의 제1 정보 코드(240_1)와 도 12 (b)의 제2 정보 코드(240_2)를 병합하여 얻어낸 도 12 (c)의 최종 정보 코드는 도 12 (a')와 도 12 (b')에 도시된 제1 정보 코드(240_1) 및 제2 정보 코드(240_2)와 동일할 수 있으며, 이 경우 인식 장치는 액정 표시 장치(1000)에 형성된 제1 정보 코드(240_1) 및 제2 정보 코드(240_2)에 포함된 정보를 올바르게 판독할 수 있다. 특히, 제1 정보 코드(240_1) 및 제2 정보 코드(240_2)는 각각 제1 및 제2 문자 패턴(241_2)과 제1 및 제2 특수 패턴(242_1, 242_2)을 포함할 수 있음은 상술한 바와 같으며, 인식 장치는 제1 특수 패턴(242_1) 및 제2 특수 패턴(242_2)을 인식할 수 있다.
이러한 정보 코드(240_1, 240_2)들의 판독은, 상술한 바와 같이 화상 인식에 의할 수 있으며, 제1 정보 코드(240_1)의 제1 특수 패턴(242_1)과 제2 정보 코드(240_2)의 제2 특수 패턴(242_2)을 카메라로 촬상한 화상을 인식하여 인식 장치(미도시)가 이를 처리함으로써 제1 및 제2 특수 패턴(242_1, 242_2)에 포함되어 있는 정보가 판독될 수 있다.
구체적으로, 인식 장치(미도시)는 박막 트랜지스터 기판(110)에 배치되는 정보 코드들(240_1, 240_2)을 촬영하여 그 이미지를 획득할 수 있다. 이 때, 복수의 정보 코드(240_1, 240_2)에 대한 이미지를 한번의 촬영으로 일시에 획득할 수 있으며, 각각의 정보 코드 단위로 여러 번 촬영하여 여러 번에 걸쳐 이미지를 획득할 수도 있다. 또한, 인식 장치의 카메라가 이동하며 이미지를 획득할 수 있으며, 반대로 인식 장치의 카메라는 고정되어 있는 상태로 박막 트랜지스터 기판(110)이 이동하며 이미지가 촬영될 수도 있다.
촬영된 이미지는 각각의 정보 코드 단위로 분류되어 합성되며, 이로 인하여 올바른 정보 코드의 이미지가 얻어질 수 있다. 구체적으로, 인식 장치는 촬영된 각각의 정보 코드의 이미지를 비교하여, 중첩되는 영역을 찾아낼 수 있다. 예시적으로, 도 12 (a)와 도 12 (b)를 비교할 경우, 도 12 (a)의 제1 중첩 영역(OLA_1)과 도 12 (b)의 제2 중첩 영역(OLA_2)는 동일한 패턴 또는 형상을 나타내고 있으며, 인식 장치는 이를 기준으로 제1 정보 코드(240_1) 및 제2 정보 코드(240_2) 각각의 이미지를 병합할 수 있다. 이러한 이미지의 병합에 의하여 최종 정보 코드(도 12 (c) 참조)를 생성할 수 있으며, 인식 장치는 최종 정보 코드를 기초로 기록된 정보를 판독할 수 있다. 본 도면에서는 제1 정보 코드(240_1)에 포함되는 제1 문자 패턴(241_1) 및 제1 특수 패턴(242_1)과, 제2 정보 코드(240_2)에 포함되는 제2 문자 패턴(241_2) 및 제2 특수 패턴(242_2) 모두를 병합하는 것을 도시하였으나, 제1 특수 패턴(242_1) 및 제2 특수 패턴(242_2)에 대하여만 병합이 이루어질 수도 있음은 물론이다.
도 13은 본 발명의 다른 실시예에 의한 인식 장치의 정보 코드의 판독 과정을 나타낸 개략도이다.
도 13은 도 12과 비교하여 다르게 도시된 일부 구성 요소들을 제외한 나머지 구성 요소에 대하여는 도 12과 동일하며, 이는 도 12에 대한 설명에서 기 설명된 바 있으므로, 도 12과 다르게 도시된 구성 요소를 중점적으로 설명하기로 한다.
도 13을 참조하면, 도 12에 도시된 제1 및 제2 특수 패턴(242_1, 242_2)과 비교하여, 우측에 특정한 패턴이 추가로 형성될 수 있다. 즉, 도 12에서는 각각의 정보 코드(240_1, 240_2)에 동일한 형태의 특수 패턴(242_1, 242_2)이 형성되는 경우를 도시하였으나, 도 13에서는 각각의 정보 코드별로 일부 상이한 특수 패턴이 형성될 수 있다.
구체적으로, 제1 특수 패턴(242_1)은 제1 서브 특수 패턴(SSP1) 및 제2 서브 특수 패턴(SSP2)을 포함할 수 있고, 제2 특수 패턴(242_2)은 제3 서브 특수 패턴(SSP3) 및 제4 서브 특수 패턴(SSP4)을 포함할 수 있다.
이 때, 제1 정보 코드(240_1)의 제1 서브 특수 패턴(SSP1)과, 제2 정보 코드(240_2)의 제3 서브 특수 패턴(SSP3)은 동일한 형태로 형성될 수 있으며, 박막 트랜지스터 기판(110)의 생산과 관련된 정보가 포함될 수 있다.
반대로, 제1 정보 코드(240_1)의 제2 서브 특수 패턴(SSP2)과, 제2 정보 코드(240_2)의 제4 서브 특수 패턴(SSP4)은 서로 상이한 형태로 형성될 수 있으며, 각각의 제1 및 제2 정보 코드(240_1, 240_2)가 비표시 영역(NDA)의 외곽으로부터 떨어진 거리에 대한 정보를 포함할 수 있다.
한편, 제2 서브 특수 패턴(SSP2) 및 제4 서브 특수 패턴(SSP4)은 각각의 정보 코드(240_1, 240_2)를 촬영한 이미지의 병합 시에 중첩되지 않도록 형성될 수 있다. 즉, 제2 서브 특수 패턴(SSP2) 또는 제4 서브 특수(SSP4) 패턴 중 어느 하나라도 손상되는 경우, 병합된 이미지에서 손상된 패턴이 형성되어 있던 영역은 아무것도 형성되어 있지 않은 것으로 인식될 수 있고, 이에 따라 인식 장치는 복수 개의 제2 서브 특수 패턴(SSP2) 또는 제4 서브 특수 패턴(SSP4) 중 어느 패턴이 손상되었는지 알아낼 수 있다. 나아가, 제2 및 제4 서브 특수 패턴(SSP2, SSP4)에 기록된 정보가 각각의 정보 코드(240_1, 240_2)가 비표시 영역(NDA)의 외곽으로부터 떨어진 거리에 대한 정보라면, 인식장치는 제2 및 제4 서브 특수 패턴(SSP2, SSP4)을 통하여 이에 대한 정보를 획득할 수 있다.
더욱 구체적으로, 도 13 (a)는 비표시 영역(NDA)의 상측에 인접하여 형성된 제1 정보 코드(240_1)를 도시하고, 도 13 (b)는 비표시 영역(NDA)의 하측에 인접하여 형성된 제2 정보 코드(240_2)를 예시적으로 도시한다.
도 13 (a)의 제2 서브 특수 패턴(SSP2)은 우측 상단 방향으로 형성되는 직각삼각형이 반복되는 모양으로 형성될 수 있으며, 이는 제1 정보 코드(240_1)가 비표시 영역(NDA)의 외곽으로부터 제1 거리(d1)만큼 떨어져 형성됨을 의미할 수 있고, 도 13 (b)의 제4 서브 특수 패턴(SSP4)은 좌측 하단 방향으로 형성되는 직각삼각형이 반복되는 모양으로 형성될 수 있으며, 이는 제2 정보 코드(240_2)가 비표시 영역(NDA)의 외곽으로부터 제2 거리(d2)만큼 떨어져 형성됨을 의미할 수 있다.
또한, 도시된 바와 같이 도 13 (a)의 제1 정보 코드(240_1)는 도 13 (b)의 제2 정보 코드(240_2)에 비하여 상대적으로 상측으로 치우쳐져 배치되어 있으므로, 상측으로 형성된 일부 패턴들이 인식되지 않을 수 있으며, 도 13 (b)의 제2 정보 코드(240_2)는 상대적으로 하측으로 치우쳐져 배치되어 있으므로, 하측으로 형성된 일부 패턴들이 인식되지 않을 수 있다.
이 경우, 인식 장치는 각각의 정보 코드(240_1, 240_2)의 제2 서브 특수 패턴(SSP2) 및 제4 서브 특수 패턴(SSP4)을 인식함으로써 도 13 (a) 및 도 13 (b)에 도시된 제1 정보 코드(240_1) 및 제2 정보 코드(240_2)의 비표시 영역(NDA)에서의 형성 위치를 알아낼 수 있으며, 이를 기준으로 각각의 이미지를 병합할 수 있다. 병합 결과는 도 13 (c)에 도시된 것과 같은 최종 정보 코드를 얻어낼 수 있으며, 손상되지 않은 정보 코드의 형태를 복구해낼 수 있으므로, 인식 장치는 해당 박막 트랜지스터 기판(110)에 대한 정보를 정상적으로 판독할 수 있다.
도 14는 본 발명의 다른 실시예에 의한 박막 트랜지스터 기판의 도 3의 A영역을 확대하여 도시한 확대 평면도이다.
도 14는 도 3와 비교하여 다르게 도시된 일부 구성 요소들을 제외한 나머지 구성 요소에 대하여는 도 3와 동일하며, 이는 도 3에 대한 설명에서 기 설명된 바 있으므로, 도 3와 다르게 도시된 구성 요소를 중점적으로 설명하기로 한다.
도 14를 참조하면, 도 3에 도시된 정보 코드(240_1, 240_2)와는 달리 eh 14에 도시된 정보 코드(260_1, 260_2)는 제1 문자 패턴(261_1)이 제1 서브 문자 패턴(261_1a) 및 제2 서브 문자 패턴(261_1b)으로 나뉘어 형성될 수 있으며, 제2 문자 패턴(261_2)이 제3 서브 문자 패턴(261_2a) 및 제4 서브 문자 패턴(261_2b)으로 나뉘어 형성될 수 있다.
또한, 도 14에 도시된 바와 같이, 제1 서브 문자 패턴(261_1a)은 제1 특수 패턴(262_1)의 좌측으로 배치되고, 제2 서브 문자 패턴(261_1b)은 제1 특수 패턴(262_1)의 우측으로 배치될 수 있다. 이 경우, 정보 코드(260_1)의 좌측 또는 우측으로 일정 부분 손상을 입더라도, 제1 서브 문자 패턴(261_1a) 또는 제2 서브 문자 패턴(261_1b)이 손상될 뿐, 제1 특수 패턴(242_1)은 손상되지 않을 수 있다.
이는, 전술한 바와 같이, 제1 서브 문자 패턴(261_1a) 및 제2 서브 문자 패턴(261_1b)은, 사람의 육안에 의하여 판독되는 패턴이고, 제1 특수 패턴(262_1)은 별도의 인식 장치(미도시)에 의하여 판독되는 영역인데, 자동화된 표시 장치의 제조 공정 과정에서는 별도의 인식 장치(미도시)에 의하여 판독되는 제1 특수 패턴(262_1)이 손상되지 않는 것이 더 중요할 수 있기 때문에, 정보 코드의 신뢰성을 향상시킬 수 있다.
도 15는 본 발명의 일 실시예에 의한 액정 표시 장치의 제조공정을 단계적으로 도시한 흐름도이다.
액정표시장치는 먼저, TFT 셀 공정(S10)을 진행하는데, 이러한 TFT 셀 공정(S10)을 통하여 액정셀을 형성한다. 구체적으로, TFT 셀 공정(S10)은 크게 박막 트랜지스터 기판과 컬러 필터 기판 형성(S11), 배향막 형성(S12), 실런트 도포 및 스페이서 형성(S13), 액정 적하 및 합착(S14), 절단(S15)으로 이루어질 수 있다.
TFT 셀 공정(S10)의 첫 단계인 박막 트랜지스터 기판과 컬러 필터 기판을 형성(S11)하는 단계에 대하여 구체적으로 설명하면, 먼저, 컬러 필터 기판인 상부기판과 박막 트랜지스터 기판인 하부기판을 각각 형성한 후, 배향막을 도포하기 전에 기판 상에 존재할 수 있는 이물질을 제거하기 위한 과정으로 초기세정한다. 이때, 박막 트랜지스터 기판의 표시영역 내측으로는 다수의 게이트 라인(GL1~GLn)과 데이터 라인(DL1~DLm)이 교차 형성되어 화소(PX)가 정의되고, 각각의 교차적마다 박막 트랜지스터(Thin Film Trasistor)가 구비되어 각 화소(PX)에 형성된 투명 화소전극과 일대일로 대응하여 연결된다.
그리고, 컬러필터 기판의 내측으로는 각 화소(PX)에 대응되도록, 예시적으로, 적색, 녹색, 청색의 컬러 필터 및 이들을 각각 두르며 게이트 라인(GL1~GLn)과 데이터 라인(DL1~DLm) 그리고 박막트랜지스터 등의 비표시요소를 가리는 블랙 매트릭스(BM)가 구비되고, 이들을 덮는 투명 공통전극이 구비된다. 이 때, 블랙 매트릭스(BM)가 의도한 것보다 크게 형성되는 경우, 박막 트랜지스터 기판에 형성된 정보 코드를 가릴 수 있으며, 이는 정보 코드가 판독 불가능한 하나의 원인이 될 수 있다.
한편, 정보 코드는 게이트 라인(GL1~GLn)이 형성되는 공정에서 동시에 형성될 수 있다. 이에 대한 더욱 구체적인 설명은 도 16를 참조하여 후술하기로 한다.
TFT 셀 공정(S10)의 두 번째 단계(S12)는, 컬러 필터기판과 박막 트랜지스터 기판(110) 상에 배향막을 형성하는 단계일 수 있으며, 세 번째 단계(S13)는, 컬러필터 기판과 박막 트랜지스터 기판(110) 사이에 개재될 액정이 흘러나오지 않도록 실런트를 도포하고, 컬러 필터기판과 박막 트랜지스터 기판(110) 사이의 갭을 정밀하고 균일하게 유지하기 위해 일정한 크기의 스페이서를 산포하는 공정일 수 있다. 다만, 박막 트랜지스터 기판(110)이나 컬러 필터 기판(120)에 컬럼 스페이서를 형성한 경우에는 스페이서 산포 공정이 생략될 수 있다.
다음으로, TFT 셀 공정(S10)의 네 번째 단계(S14)는, 양 기판 중 선택된 하나의 기판 상에 액정을 적하하고 이를 합착하는 단계일 수 있다. 박막 트랜지스터 기판(110), 컬러 필터 기판(120)의 합착에 의하여서, 박막 트랜지스터 기판과 액정, 그리고 컬러 필터 기판으로 이루어지는 하나의 액정 패널이 완성될 수 있다.
다음으로, 다섯번째 단계(S15)는 여러 개의 셀이 모여 있는 상태인 박막 트랜지스터 기판을 셀 단위의 박막 트랜지스터 기판 단위로 절단하는 단계일 수 있다.
이 때, 박막 트랜지스터 기판을 절단하는 과정에서 일부 오차가 발생할 경우, 박막 트랜지스터 기판에 형성된 정보 코드의 일부 영역을 절단할 수 있으며, 이는 정보 코드의 판독 불가능한 하나의 원인이 될 수 있다.
다음으로, 완성된 셀 단위의 박막 트랜지스터 기판 및 컬러 필터기판의 각 외측으로 편광판을 부착하는 POL 공정(S20)을 진행할 수 있으며, 편광판은 하나의 액정 패널을 투과하는 광을 직선광으로 바꾸어주는 역할을 할 수 있다.
다음으로, 구동회로 부착 공정(S30)을 진행하며, 구동회로는 상술한 바와 같이 단위 액정 패널의 박막 트랜지스터 기판과 전기적 신호를 연결하는 구동회로를 테이프 캐리어 패키지(TCP)상에 직접 실장하는 TAB 방식으로 부착될 수 있다.
다음으로, 백라이트 조립 및 케이스 조립(S40) 과정이 수행될 수 있으며, 백라이트 유닛은 액정패널 하면에 광원과, 광원을 가이드 하는 광원가이드와, 광원으로부터 입사된 빛을 액정패널 방향으로 진행하도록 하는 도광판 및 다수의 광학시트를 포함할 수 있다.
케이스 조립은, 탑커버와 서포트 메인 그리고 커버버툼을 통해 모듈화 되는데, 탑커버는 액정패널의 상면 및 측면 가장자리를 덮도록 단면이 "ㄱ"자 형태로 절곡된 사각테 형상으로, 탑커버의 전면을 개구하여 액정패널에서 구현되는 화상을 표시하도록 구성될 수 있다.
또한, 액정패널 및 백라이트 유닛이 안착하여 액정표시장치모듈 전체 기구물 조립에 기초가 되는 커버버툼은 사각모양의 하나의 판 형상으로 이의 네 가장자리를 소정 높이로 수직 절곡하여 구성될 수 있다.
또한, 이러한 커버버툼 상에 안착되며 액정패널 및 백라이트 유닛의 가장자리를 두르는 서포트메인이 탑커버 및 커버버툼과 조립 체결되어 액정표시장치모듈을 완성할 수 있다.
이상 도 15에서는 액정 표시 장치의 제조 공정에 대하여 기재하였지만, 이는 예시적인 것이며, 본 발명은 액정 표시 장치에 제한되지 않고 유기 발광 표시 장치 등의 다른 종류의 표시 장치에도 적용될 수 있음은 물론이다.
도 16은 본 발명의 일 실시예에 의한 액정 패널의 단면도이다.
도 16는 도 15의 TFT 셀 공정(S10)이 완료된 후의 표시 패널(100)의 일부이며, 동시에 도 2의 I-I'를 따라 절단한 단면도이다.
도 16를 참조하면, 박막 트랜지스터 기판(110)과 컬러 필터 기판(120)은 액정층(LC)을 사이에 두고 서로 대면 합착될 수 있다.
이러한 표시 패널(100)은, 화상이 표시되는 표시영역(DA)와 표시영역(DA)의 외곽 영역인 비표시영역(NDA)으로 나뉠 수 있다.
이들 각각에 대하여 좀더 자세히 살펴보면, 박막 트랜지스터 기판(110)의 표시영역(DA)의 내측으로는 게이트 라인(미도시)와 데이터 라인(미도시)가 교차하여 화소(PX)가 정의되는데, 이들 각 화소(PX)에는 화소전극(137)이 형성될 수 있다.
또한, 게이트 라인(미도시)와 데이터 라인(미도시)의 교차점에는 게이트 전극(131), 게이트 절연막(132), 반도체층(133), 드레인 및 소스 전극(134, 135), 보호층(136)으로 이루어진 스위칭 소자인 박막 트랜지스터가 형성될 수 있다.
또한, 컬러 필터 기판(120)의 하부로는 블랙 매트릭스(141), 컬러 필터(142), 공통전극(143)이 구비될 수 있으며, 컬러 필터 기판(120) 및 박막 트랜지스터 기판(110)을 합착하는 실패턴(144)이 형성될 수 있다.
이 때, 박막 트랜지스터 기판(110)의 비표시영역(NDA)에는 게이트 및 데이터 라인(미도시)과 연결되는 게이트 및 데이터패드(미도시)가 구비될 수 있다. 또한, 정보 코드들이 배치될 수 있으며, 각각의 정보 코드는 문자 패턴(151) 및 특수 패턴(152)을 포함할 수 있다.
또한, 문자 패턴(151) 및 특수 패턴(152)은 게이트 전극(131) 또는 게이트 라인(미도시)과 동일 층에 형성될 수 있으며, 동일한 물질로 형성될 수 있다. 또한, 동시에 형성될 수 있다. 구체적으로, 박막 트랜지스터 기판(110) 상에 형성되는 TFT 소자는 여러 번의 마스크 공정을 반복하여 형성되는 데, 첫 번째의 마스크 공정에서 게이트 라인 및 게이트 전극이 형성될 수 있으며, 이 때 정보 코드 또한 생성될 수 있다.
한편, 정보 코드(153)는 첫 번째의 마스크 공정에서 형성될 것이 요구될 수 있다. 이는 박막 트랜지스터 기판(110)을 가공하는 첫 번째 공정이므로, 첫 번째 공정에서 정보 코드(153)를 형성해야 다음의 공정에서 박막 트랜지스터 기판(110)의 생산 이력 및 이에 대한 정보를 관리할 수 있기 때문이다.
도 17은 본 발명의 일 실시예에 의한 정보 코드의 형성방법을 도시한 흐름도이다.
도 17는 박막 트랜지스터 기판 상에 TFT 소자를 형성하기 위한 여러 번의 마스크 공정 중 첫번째 마스크 공정 과정을 순서대로 도시한 것이다. 다만, 실제로는 셀 단위로 절단되기 이전의 박막 트랜지스터 기판 상태에서 공정이 진행되나, 설명의 편의상, 하나의 표시 패널(100)의 일부 영역만을 도시하였다.
먼저, 도 17a에 도시된 바와 같이 박막 트랜지스터 기판(601) 표면에 도전성 물질(602)을 스퍼터링 할 수 있다. 도전성 물질(602)로써, 알루미늄, 알루미늄 합금, 텅스텐, 구리, 크롬, 몰리브덴 및 몰리브덴 합금 등과 같은 저저항 불투명 도전물질을 사용할 수 있다.
다음으로, 도 17b에 도시된 바와 같이, 포토 레지스트(603) 층을 형성한다. 포토 레지스트(603) 층은 자외선(605)을 조사받으면 일부 경화될 수 있으며, 경화된 영역은 현상 단계에서 제거되지 않기 때문에 하부에 형성된 도전 물질을 보호할 수 있다.
다음으로, 도 17c에 도시된 바와 같이, 게이트 전극이 형성되는 위치에 자외선(603)을 조사한다. 이 때, 일부 영역만 자외선을 투과시키고 그 이외의 영역의 자외선(603)은 차단하는 마스크(604)가 사용될 수 있다. 자외선(603)이 조사된 영역의 포토 레지스트 층의 일부 영역(603_2)은 경화될 수 있다.
다음으로, 도 17d에 도시된 바와 같이, 문자 패턴 및 특수 패턴이 형성되는 위치(603_3, 603_4)에 선택적으로 자외선을 조사한다. 이 경우, 여러 개의 박막 트랜지스터 기판 상에 동일한 형태로 형성되는 게이트 라인 및 게이트 전극과는 달리, 문자 패턴 및 특수 패턴은 박막 트랜지스터 기판을 제작할 때 마다 변경되므로, 마스크를 이용하는 것보다는 문자 패턴 및 특수 패턴의 형상대로 일부 영역에 선택적으로 자외선을 조사하는 자외선 조사기(606)를 사용할 수 있다.
다음으로, 도 17e에 도시된 바와 같이, 경화된 포토 레지스트를 제외한 나머지 영역을 제거하는 현상 과정이 수행될 수 있다.
다음으로, 도 17f에 도시된 바와 같이, 경화되어 남아있는 포토 레지스트를 제외한 영역의 도전물질을 제거하는 식각이 수행될 수 있다.
다음으로, 도 17g에 도시된 바와 같이, 남아 있는 경화된 포토 레지스트를 제거하면 원하는 모양대로 게이트 라인, 게이트 전극, 정보 코드를 박막 트랜지스터 기판 상에 형성할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
1000: 액정 표시 장치
100: 표시 패널
400: 데이터 구동부
500: 게이트 구동부
PX: 화소
110: 박막 트랜지스터 기판
120: 컬러 필터 기판
LC: 액정층
DA: 표시 영역

Claims (19)

  1. 서로 교차하는 복수의 게이트 라인 및 복수의 데이터 라인에 연결되는 복수의 화소들이 배치되는 표시 영역;
    상기 표시 영역의 외측에 형성되고 복수의 상기 데이터 라인의 일단에 연결되는 복수의 데이터 패드,
    각각 상기 복수의 데이터 패드를 포함하는 복수의 데이터 패드부가 배치되는 비표시 영역을 포함하되;
    상기 비표시 영역은,
    상기 복수의 데이터 패드부 사이에 배치되고, 상기 비표시 영역의 외곽으로부터 제1 거리를 갖도록 배치되는 제1 정보 코드 및,
    상기 복수의 데이터 패드부 사이에 배치되고, 상기 비표시 영역의 외곽으로부터 제2 거리를 갖도록 배치되는 제2 정보 코드를 더 포함하고,
    상기 제1 거리와 상기 제2 거리는 서로 다른 값을 갖는 표시 장치용 패널.
  2. 제1 항에 있어서,
    상기 제1 정보 코드는, 임의의 문자의 형태를 갖는 제1 문자 패턴 및 기 설정된 규칙에 따라 임의의 형태를 갖는 제1 특수 패턴 중 적어도 하나를 포함하고,
    상기 제2 정보 코드는, 임의의 문자의 형태를 갖는 제2 문자 패턴 및 기 설정된 규칙에 따라 임의의 형태를 갖는 제2 특수 패턴 중 적어도 하나를 포함하는 표시 장치용 패널.
  3. 제2 항에 있어서,
    상기 제1 문자 패턴은, 상기 제2 문자 패턴과 동일한 형태를 갖고,
    상기 제1 특수 패턴은, 상기 제2 특수 패턴과 동일한 형태를 갖는 표시 장치용 패널.
  4. 제3 항에 있어서,
    상기 제1 문자 패턴은, 제1 서브 문자 패턴 및 제2 서브 문자 패턴을 포함하되,
    상기 제1 서브 문자 패턴은, 상기 제1 특수 패턴의 일측에 배치되고,
    상기 제2 서브 문자 패턴은, 상기 제1 특수 패턴의 맞은편 일측에 배치되는 표시 장치용 패널.
  5. 제2 항에 있어서,
    상기 제1 특수 패턴은, 제1 서브 특수 패턴 및 제2 서브 특수 패턴을 포함하고,
    상기 제2 특수 패턴은, 제3 서브 특수 패턴 및 제4 서브 특수 패턴을 포함하되,
    상기 제1 문자 패턴 및 상기 제2 문자 패턴은 서로 동일한 형태를 갖고,
    상기 제1 서브 특수 패턴 및 상기 제3 서브 특수 패턴은 서로 동일한 형태를 가지며,
    상기 제2 서브 특수 패턴 및 상기 제4 서브 특수 패턴은 서로 상이한 형태를 가지는 표시 장치용 패널.
  6. 제5 항에 있어서,
    상기 제2 서브 특수 패턴은, 상기 제1 거리에 대한 정보를 포함하고,
    상기 제4 서브 특수 패턴은, 상기 제2 거리에 대한 정보를 포함하는 표시 장치용 패널.
  7. 제1 항에 있어서,
    상기 제1 정보 코드 및 상기 제2 정보 코드는, 상기 게이트 라인과 동일 층에 동일 물질로 형성되는 표시 장치용 패널.
  8. 제1 항에 있어서,
    상기 제1 정보 코드 및 상기 제2 정보 코드는, 표시 패널의 생산에 관련된 정보를 포함하는 표시 장치용 패널.
  9. 제1 항에 있어서,
    상기 비표시 영역은, 제3 정보 코드를 더 포함하되,
    상기 제3 정보 코드는, 상기 복수의 데이터 배드부 사이에 배치되고, 상기 비표시 영역의 외곽으로부터 제3 거리를 갖도록 배치되며,
    상기 제3 거리는 상기 제1 거리 및 상기 제2 거리와 다른 값을 갖는 표시 장치용 패널.
  10. 제9 항에 있어서,
    상기 비표시 영역은, 제4 내지 제6 정보 코드를 더 포함하되,
    상기 제4 내지 제6 정보 코드는, 각각 상기 복수의 데이터 패드부 사이에 배치되고, 상기 비표시 영역의 외곽으로부터 각각 제4 내지 제6 거리를 갖도록 배치되며,
    상기 제4 거리는 상기 제1 거리와 동일한 값을 갖고,
    상기 제5 거리는 상기 제2 거리와 동일한 값을 갖고,
    상기 제6 거리는 상기 제3 거리와 동일한 값을 갖는 표시 장치용 패널.
  11. 제1 항에 있어서,
    상기 비표시 영역은, 제7 및 제8 정보 코드를 더 포함하되,
    상기 제7 및 제8 정보 코드는,
    상기 복수의 데이터 패드부 사이가 아닌 영역에 배치되고, 상기 비표시 영역의 외곽으로부터 각각 제7 및 제8 거리를 갖도록 배치되며,
    상기 제7 거리와 상기 제8 거리는 서로 다른 값을 갖는 표시 장치용 패널.
  12. 표시 패널을 촬영하는 단계;
    촬영된 이미지로부터 제1 정보 코드 및 제2 정보 코드를 인식하는 단계;
    상기 제1 및 제2 정보 코드를 합성하여 최종 정보 코드를 결정하는 단계;
    상기 최종 정보 코드로부터 정보를 획득하는 단계를 포함하는 표시 장치용 패널 의 코드 판독 방법.
  13. 제12 항에 있어서,
    상기 최종 정보 코드를 결정하는 단계는,
    인식된 상기 제1 정보 코드 및 상기 제2 정보 코드를 비교하여, 동일한 형태를 갖는 중첩 영역을 결정하는 단계,
    상기 중첩 영역을 기준으로, 상기 제1 및 제2 정보 코드를 합성하여 최종 정보 코드를 결정하는 단계를 더 포함하는 표시 장치용 패널의 코드 판독 방법.
  14. 제12 항에 있어서,
    상기 제1 및 제2 정보 코드는, 각각 상기 표시 패널에서의 위치에 대한 정보를 포함하는 제1 및 제2 위치식별 패턴을 포함하되,
    상기 최종 정보 코드를 결정하는 단계는,
    상기 제1 및 제2 위치식별 패턴에 의하여 식별된 상기 제1 및 제2 정보 코드의 위치를 기준으로 상기 제1 및 제2 정보 코드를 합성하여 최종 정보 코드를 결정하는 표시 장치용 패널의 코드 판독 방법.
  15. 제12 항에 있어서,
    상기 제1 정보 코드는, 임의의 문자의 형태를 갖는 제1 문자 패턴 및 기 설정된 규칙에 따라 임의의 형태를 갖는 제1 특수 패턴 중 적어도 하나를 포함하고,
    상기 제2 정보 코드는, 임의의 문자의 형태를 갖는 제2 문자 패턴 및 기 설정된 규칙에 따라 임의의 형태를 갖는 제2 특수 패턴 중 적어도 하나를 포함하되,
    상기 촬영된 이미지로부터 제1 정보 코드 및 제2 정보 코드를 인식하는 단계는,
    상기 제1 특수 패턴 및 상기 제2 특수 패턴을 인식하는 표시 장치용 패널의 코드 판독 방법.
  16. 표시 장치용 기판을 준비하는 단계;
    상기 표시 장치용 기판 상에 게이트 라인과 제1 및 제2 정보 코드를 형성하는 단계;
    상기 표시 장치용 기판 상에 데이터 라인을 형성하는 단계;
    상기 표시 장치용 기판 상에 화소 전극을 형성하는 단계를 포함하되,
    상기 게이트 라인과 상기 제1 및 제2 정보 코드를 형성하는 단계는,
    상기 표시 장치용 기판 상에 도전 물질을 도포하는 단계;
    상기 도전 물질 상에 포토 레지스트층을 형성하는 단계;
    상기 포토 레지스트층을 상기 게이트 라인, 상기 제1 및 제2 정보 코드의 형태로 자외선을 조사하는 단계;
    상기 표시 장치용 기판을 현상 및 식각하는 단계를 포함하는 표시 장치용 패널의 제조 방법.
  17. 제16 항에 있어서,
    상기 게이트 라인, 상기 제1 및 제2 정보 코드의 형태로 자외선을 조사하는 단계는,
    상기 제1 정보 코드의 형태와 상기 제2 정보 코드의 형태가 서로 평행하지 않도록 자외선을 조사하는 표시 장치용 패널의 제조 방법.
  18. 제16 항에 있어서,
    상기 게이트 라인, 상기 제1 및 제2 정보 코드의 형태로 자외선을 조사하는 단계는,
    상기 게이트 라인의 형태로 홈이 형성된 마스크를 이용하여 상기 포토 레지스트 층에 자외선을 조사하는 단계,
    상기 제1 및 제2 정보 코드가 형성되는 영역의 상기 포토 레지스트 층에 선택적으로 자외선을 조사하는 단계를 포함하는 표시 장치용 패널의 제조 방법.
  19. 제16 항에 있어서,
    상기 제1 및 제2 정보 코드를 형성하는 단계는,
    제3 정보 코드를 형성하는 단계를 더 포함하되,
    상기 게이트 라인, 상기 제1 및 제2 정보 코드의 형태로 자외선을 조사하는 단계는,
    상기 제3 정보 코드의 형태로 자외선을 조사하는 단계를 더 포함하는 표시 장치용 패널의 제조 방법.
KR1020150084909A 2015-06-16 2015-06-16 표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법 KR102303019B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020150084909A KR102303019B1 (ko) 2015-06-16 2015-06-16 표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법
US15/182,977 US10423027B2 (en) 2015-06-16 2016-06-15 Display device panel, method for reading an information code of the display device panel, and method for manufacturing the display device panel
US16/550,974 US11169408B2 (en) 2015-06-16 2019-08-26 Display device panel, method for reading an information code of the display device panel, and method for manufacturing the display device panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150084909A KR102303019B1 (ko) 2015-06-16 2015-06-16 표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법

Publications (2)

Publication Number Publication Date
KR20160148751A true KR20160148751A (ko) 2016-12-27
KR102303019B1 KR102303019B1 (ko) 2021-09-16

Family

ID=57587107

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150084909A KR102303019B1 (ko) 2015-06-16 2015-06-16 표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법

Country Status (2)

Country Link
US (2) US10423027B2 (ko)
KR (1) KR102303019B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190048402A (ko) * 2017-10-31 2019-05-09 엘지디스플레이 주식회사 표시장치
CN111221192A (zh) * 2019-05-15 2020-06-02 友达光电股份有限公司 显示面板及其制造方法
US11923316B2 (en) 2019-08-29 2024-03-05 Samsung Display Co., Ltd. Display device having information code on a lateral side of display panel

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102303019B1 (ko) 2015-06-16 2021-09-16 삼성디스플레이 주식회사 표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법
KR102552047B1 (ko) * 2016-11-24 2023-07-07 엘지디스플레이 주식회사 디스플레이 장치
CN108957886A (zh) * 2018-07-26 2018-12-07 武汉华星光电技术有限公司 一种阵列基板及其制作方法
CN110346956B (zh) * 2019-06-26 2020-10-16 深圳市华星光电技术有限公司 具有超窄边框侧面打码结构的液晶面板及其侧面打码方法
KR20210079614A (ko) * 2019-12-20 2021-06-30 엘지디스플레이 주식회사 유기발광 표시장치
KR20210085999A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 표시 패널 및 이를 이용한 대면적 표시 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030085511A (ko) * 2002-04-29 2003-11-05 셴젠 시스칸 테크놀러지 코오퍼레이션 리미티드 2차원 바코드 카드 및 그 디코딩 방법
KR20050068510A (ko) * 2003-12-30 2005-07-05 엘지.필립스 엘시디 주식회사 아이디 마크가 형성된 액정표시장치 및 그 제조방법
KR20150062540A (ko) * 2013-11-29 2015-06-08 엘지디스플레이 주식회사 어레이 기판 및 이의 제조방법

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100539623B1 (ko) * 2003-06-25 2005-12-28 엘지.필립스 엘시디 주식회사 버텀 게이트형 폴리 실리콘 박막트랜지스터 소자의 제조방법
KR100584716B1 (ko) * 2004-04-06 2006-05-29 엘지.필립스 엘시디 주식회사 구동회로 일체형 액정표시장치용 어레이 기판의 제조 방법
JP2007108590A (ja) * 2005-10-17 2007-04-26 Sony Corp 液晶表示パネル、液晶表示パネルの工程識別子の付与方法及び液晶表示パネルの欠陥特定方法
JP4844431B2 (ja) 2007-03-01 2011-12-28 パナソニック株式会社 電子部品実装用装置および電子部品実装用装置における情報コードの読取り方法
KR20100075460A (ko) * 2007-08-30 2010-07-02 넥스트 홀딩스 인코포레이티드 저 프로파일 터치 패널 시스템
ITMI20071907A1 (it) * 2007-10-04 2009-04-05 Petr Nozar Processo per la preparazione di una cella solare.
KR100972091B1 (ko) 2008-03-26 2010-07-22 안석원 패널용 베젤 제조방법
JP5120156B2 (ja) * 2008-03-27 2013-01-16 株式会社デンソーウェーブ 二次元コード
KR101319349B1 (ko) * 2009-12-21 2013-10-16 엘지디스플레이 주식회사 액정 표시 장치 및 이의 자동 휘도 조절 방법
KR101121190B1 (ko) 2010-01-19 2012-03-22 세메스 주식회사 기판 검사 장치 및 그를 이용한 검사 방법
KR101775726B1 (ko) * 2010-11-26 2017-09-07 엘지디스플레이 주식회사 액정표시장치 제조방법
KR101415684B1 (ko) * 2011-07-07 2014-08-07 엘지디스플레이 주식회사 유기전계 발광소자용 기판 및 그 제조 방법
KR101910340B1 (ko) * 2011-10-12 2018-10-23 삼성디스플레이 주식회사 내로우 베젤을 갖는 액정표시장치
JP2013102033A (ja) 2011-11-08 2013-05-23 Murata Mfg Co Ltd 基板集合体および基板認識システム
KR101932993B1 (ko) * 2012-04-16 2018-12-27 엘지디스플레이 주식회사 표시 장치
JP5743994B2 (ja) * 2012-10-26 2015-07-01 東京書籍株式会社 二次元コードを表示した印刷物
CN103207490B (zh) * 2013-03-28 2015-10-14 北京京东方光电科技有限公司 一种阵列基板及其制造方法和显示装置
KR102122599B1 (ko) * 2013-11-26 2020-06-12 엘지디스플레이 주식회사 유기전계발광 표시장치
KR102133036B1 (ko) 2014-03-11 2020-07-14 삼성디스플레이 주식회사 표시패널 및 이를 갖는 표시장치
KR102372210B1 (ko) * 2015-03-23 2022-03-08 삼성디스플레이 주식회사 표시 장치
US10326076B2 (en) * 2015-04-13 2019-06-18 Boe Technology Group Co., Ltd. Method of manufacturing display substrate, display substrate and display device
KR102303019B1 (ko) 2015-06-16 2021-09-16 삼성디스플레이 주식회사 표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030085511A (ko) * 2002-04-29 2003-11-05 셴젠 시스칸 테크놀러지 코오퍼레이션 리미티드 2차원 바코드 카드 및 그 디코딩 방법
KR20050068510A (ko) * 2003-12-30 2005-07-05 엘지.필립스 엘시디 주식회사 아이디 마크가 형성된 액정표시장치 및 그 제조방법
KR20150062540A (ko) * 2013-11-29 2015-06-08 엘지디스플레이 주식회사 어레이 기판 및 이의 제조방법

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190048402A (ko) * 2017-10-31 2019-05-09 엘지디스플레이 주식회사 표시장치
US11217537B2 (en) 2017-10-31 2022-01-04 Lg Display Co., Ltd. Display device including identification number pattern
CN111221192A (zh) * 2019-05-15 2020-06-02 友达光电股份有限公司 显示面板及其制造方法
CN111221192B (zh) * 2019-05-15 2022-06-14 友达光电股份有限公司 显示面板及其制造方法
US11923316B2 (en) 2019-08-29 2024-03-05 Samsung Display Co., Ltd. Display device having information code on a lateral side of display panel

Also Published As

Publication number Publication date
US10423027B2 (en) 2019-09-24
KR102303019B1 (ko) 2021-09-16
US20190384102A1 (en) 2019-12-19
US20160371558A1 (en) 2016-12-22
US11169408B2 (en) 2021-11-09

Similar Documents

Publication Publication Date Title
KR102303019B1 (ko) 표시 장치용 패널, 표시 장치용 패널의 코드 판독 방법 및 표시 장치용 패널의 제조 방법
US9337248B2 (en) Display device including alignment mark and light shielding pattern
KR101238337B1 (ko) 어레이 기판 및 이를 갖는 액정표시장치
US9575386B2 (en) Thin film transistor substrate, method of manufacturing the same and display device having the same
US20080136993A1 (en) Method of Forming a Cell Identification, Display Substrate and Display Device Having the Same
US9983430B2 (en) Display panel including a verification code and display device having the same
KR102111045B1 (ko) 표시장치
TWI418946B (zh) The method of fitting the liquid crystal panel
US10520761B2 (en) Method of producing substrate having alignment mark
US10620483B2 (en) Method of producing liquid crystal panel
US20040165127A1 (en) Liquid crystal display device
US8395154B2 (en) Thin film transistor substrate and method of manufacturing the same
US9164339B2 (en) Display apparatus
US9646556B2 (en) Display apparatus and method of manufacturing the same
US9941218B2 (en) Display apparatus capable of easily acquiring identification about a display panel and a driving chip
KR20080086352A (ko) 전기 광학 장치
JP2007121688A (ja) 液晶表示装置の製造方法
JP5017832B2 (ja) 電気光学装置、電気光学装置の製造方法及び電子機器
KR101821564B1 (ko) 액정표시장치 및 그 제조방법
CN112305800A (zh) 显示设备
JP3098915B2 (ja) 液晶表示装置の修正方法および修正装置
KR20070015697A (ko) 액정 표시 패널과 이의 제조방법
JP2015022253A (ja) 液晶装置用基板の製造方法、液晶装置用基板、液晶装置、電子機器
KR101545025B1 (ko) 전기 영동 표시장치의 제조 방법
JP2018159817A (ja) 液晶表示装置の製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant