KR20160031374A - SoC 장치, 디스플레이 드라이버 및 이들을 포함하는 SoC 시스템 - Google Patents

SoC 장치, 디스플레이 드라이버 및 이들을 포함하는 SoC 시스템 Download PDF

Info

Publication number
KR20160031374A
KR20160031374A KR1020140167569A KR20140167569A KR20160031374A KR 20160031374 A KR20160031374 A KR 20160031374A KR 1020140167569 A KR1020140167569 A KR 1020140167569A KR 20140167569 A KR20140167569 A KR 20140167569A KR 20160031374 A KR20160031374 A KR 20160031374A
Authority
KR
South Korea
Prior art keywords
image data
image
mode
interrupt
trigger signal
Prior art date
Application number
KR1020140167569A
Other languages
English (en)
Other versions
KR102297064B1 (ko
Inventor
이종협
김경만
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to US14/850,270 priority Critical patent/US10008182B2/en
Priority to CN201510580461.5A priority patent/CN105427780B/zh
Priority to TW104130014A priority patent/TWI667608B/zh
Publication of KR20160031374A publication Critical patent/KR20160031374A/ko
Priority to US15/991,227 priority patent/US10311832B2/en
Application granted granted Critical
Publication of KR102297064B1 publication Critical patent/KR102297064B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones

Abstract

SoC 장치, 디스플레이 드라이버 및 이들을 포함하는 SoC 시스템이 제공된다. SoC 장치는, 외부로부터 트리거 신호를 제공받고, 이미지 데이터를 트리거 신호를 이용하여 출력하는 디스플레이 컨트롤러, 및 외부로부터 제1 인터럽트(interrupt)를 수신받는 송수신부를 포함하되, 디스플레이 컨트롤러는, 제1 모드에서, 이미지 데이터를 트리거 신호에 포함된 펄스에 동기화시켜 출력하고, 제1 모드와 다른 제2 모드에서, 제1 인터럽트가 수신되기 전까지 이미지 데이터를 출력하지 않고, 제1 인터럽트가 수신되면 이미지 데이터를 트리거 신호에 포함된 펄스에 동기화시켜 출력한다.

Description

SoC 장치, 디스플레이 드라이버 및 이들을 포함하는 SoC 시스템{SoC device, display driver and SoC system comprising the same}
본 발명은 SoC 장치, 디스플레이 드라이버 및 이들을 포함하는 SoC 시스템에 관한 것이다.
이미지 해상도(image resolution)가 증가함에 따라, 모바일 애플리케이션 프로세서(mobile application processor)와 디스플레이 드라이버 IC(display driver integrated circuit(IC)) 간의 데이터 트래픽(data traffic)이 급속도로 증가하고 있다.
이러한 데이터 트래픽 증가는 모바일 애플리케이션 프로세서와 디스플레이 드라이버의 소모 전력을 급속도로 증가시킨다.
따라서, 이러한 소모 전력을 저감시키는 기술에 관한 연구가 진행되고 있다.
본 발명이 해결하고자 하는 기술적 과제는, 이미지를 출력하는 구동 시, 소모 전력이 저감된 SoC(System on Chip) 장치를 제공하는 것이다.
본 발명이 해결하고자 하는 다른 기술적 과제는, 이미지를 출력하는 구동 시, 소모 전력이 저감된 디스플레이 드라이버를 제공하는 것이다.
본 발명이 해결하고자 하는 또 다른 기술적 과제는, 이미지를 출력하는 구동 시, 소모 전력이 저감된 SoC 시스템을 제공하는 것이다.
본 발명의 기술적 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 SoC 장치는, 외부로부터 트리거 신호를 제공받고, 이미지 데이터를 트리거 신호를 이용하여 출력하는 디스플레이 컨트롤러, 및 외부로부터 제1 인터럽트(interrupt)를 수신받는 송수신부를 포함하되, 디스플레이 컨트롤러는, 제1 모드에서, 이미지 데이터를 트리거 신호에 포함된 펄스에 동기화시켜 출력하고, 제1 모드와 다른 제2 모드에서, 제1 인터럽트가 수신되기 전까지 이미지 데이터를 출력하지 않고, 제1 인터럽트가 수신되면 이미지 데이터를 트리거 신호에 포함된 펄스에 동기화시켜 출력한다.
본 발명의 몇몇 실시예에서, 상기 제1 모드에서, 상기 이미지 데이터는 무빙(moving) 이미지 데이터를 포함하고, 상기 제2 모드에서, 상기 이미지 데이터는 스틸(still) 이미지 데이터를 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 디스플레이 컨트롤러는, 상기 제1 모드에서, 상기 이미지 데이터를 초당 n(n은 자연수)회 출력하고, 상기 제2 모드에서, 상기 이미지 데이터를 초당 m(m은 상기 n보다 작은 자연수)회 출력할 수 있다.
본 발명의 몇몇 실시예에서, 상기 트리거 신호는 상기 이미지 데이터를 바탕으로 이미지 신호를 생성하여 이를 디스플레이 패널에 제공하는 디스플레이 드라이버로부터 제공될 수 있다.
본 발명의 몇몇 실시예에서, 상기 제1 인터럽트는 상기 트리거 신호에 동기화되어 상기 송수신부에 수신될 수 있다.
본 발명의 몇몇 실시예에서, 상기 제1 인터럽트는 상기 트리거 신호에 포함된 제1 펄스에 동기화되어 상기 송수신부에 수신되고, 상기 디스플레이 컨트롤러는, 상기 이미지 데이터를 상기 제1 펄스와 다른 제2 펄스에 동기화시켜 출력할 수 있다.
본 발명의 몇몇 실시예에서, 상기 디스플레이 컨트롤러가 상기 이미지 데이터를 상기 트리거 신호에 포함된 펄스에 동기화시켜 출력하는 것은, 외부 메모리에 저장된 상기 이미지 데이터가 상기 트리거 신호에 포함된 펄스에 동기화되어 출력되도록 상기 외부 메모리를 제어하는 것을 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 디스플레이 컨트롤러가 상기 제1 모드에서 동일한 이미지 데이터를 연속으로 p(p는 2이상의 자연수)회 출력하면, 상기 디스플레이 컨트롤러의 동작 모드가 상기 제1 모드에서 상기 제2 모드로 변경될 수 있다.
본 발명의 몇몇 실시예에서, 상기 디스플레이 컨트롤러는 상기 송수신부에 수신된 상기 제1 인터럽트를 이용하여 상기 제2 모드로 동작하고, 상기 송수신부가 외부로 상기 제1 인터럽트와 다른 제2 인터럽트를 송신하면, 상기 디스플레이 컨트롤러의 동작 모드가 상기 제2 모드에서 상기 제1 모드로 변경될 수 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 다른 실시예에 따른 SoC 장치는, 외부로부터, 초당 n(n은 자연수)회의 펄스가 인가되는 트리거 신호를 제공받고, 이미지 데이터를 상기 트리거 신호를 이용하여 출력하는 디스플레이 컨트롤러; 및 외부로부터 인터럽트(interrupt)를 수신받는 송수신부를 포함하되, 상기 디스플레이 컨트롤러는, 제1 모드에서, 상기 트리거 신호를 이용하여 상기 이미지 데이터를 초당 상기 n회 출력하고, 상기 제1 모드와 다른 제2 모드에서, 상기 트리거 신호와 상기 수신받은 인터럽트를 이용하여 상기 이미지 데이터를 초당 m(m은 상기 n보다 작은 자연수)회 출력한다.
본 발명의 몇몇 실시예에서, 상기 인터럽트는, 외부로부터 상기 송수신부에 초당 상기 m회 인가될 수 있다.
본 발명의 몇몇 실시예에서, 상기 m은 상기 이미지 데이터에 의해 결정될 수 있다.
본 발명의 몇몇 실시예에서, 상기 제1 모드에서, 상기 이미지 데이터는 서로 다른 제1 및 제2 이미지 데이터를 포함하고, 상기 제2 모드에서, 상기 이미지 데이터는 서로 동일한 제3 및 제4 이미지 데이터를 포함할 수 있다.
상기 다른 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 디스플레이 드라이버는, 이미지 데이터를 제공받아 이를 바탕으로 이미지 신호를 생성하고, 생성된 이미지 신호를 디스플레이 패널에 출력하는 드라이버; 및 상기 이미지 데이터를 분석하여 상기 디스플레이 패널에 출력될 이미지의 프레임 레이트를 결정하고, 이를 바탕으로 인터럽트를 생성하여 출력하는 이미지 분석부를 포함하되, 상기 인터럽트는 상기 드라이버에 상기 이미지 데이터가 제공되는 타이밍을 결정하는데 이용될 수 있다.
본 발명의 몇몇 실시예에서, 상기 디스플레이 패널은 IGZO(Indium Gallium Zinc Oxide) 패널을 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 디스플레이 드라이버는 상기 인터럽트의 출력 시점을 결정하는데 이용되는 카운터를 더 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 디스플레이 드라이버는, 외부로 복수의 펄스를 포함하는 트리거 신호를 출력하고, 상기 이미지 분석부는, 상기 복수의 펄스 중 제1 펄스에 동기화되어 상기 이미지 데이터가 제공되고, 상기 복수의 펄스 중 상기 제1 펄스와 인접한 제2 펄스에 동기화되어 상기 이미지 데이터가 제공되지 않을 경우, 상기 제1 펄스에 동기화되어 제공된 이미지 데이터를 분석하여 상기 디스플레이 패널에 출력될 상기 이미지 신호의 프레임 레이트를 결정할 수 있다.
본 발명의 몇몇 실시예에서, 상기 디스플레이 드라이버는, 제공받은 상기 이미지 데이터가 저장되는 프레임 버퍼를 더 포함하고, 상기 이미지 분석부는, 미리 정한 타이밍에 상기 프레임 버퍼에 저장된 상기 이미지 데이터가 갱신되지 않을 경우, 상기 프레임 버퍼에 저장된 이미지 데이터를 분석하여 상기 디스플레이 패널에 출력될 상기 이미지 신호의 프레임 레이트를 결정할 수 있다.
본 발명의 몇몇 실시예에서, 상기 이미지 데이터는 상기 이미지 데이터는 스틸(still) 이미지 데이터를 포함할 수 있다.
상기 또 다른 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 SoC 시스템은, 이미지 데이터를 바탕으로 이미지 신호를 생성하여 이를 출력하는 디스플레이 드라이버; 및 상기 디스플레이 드라이버로부터 제공받은 트리거 신호를 이용하여 상기 디스플레이 드라이버에 상기 이미지 데이터를 제공하는 SoC 장치를 포함하되, 상기 SoC 장치는, 상기 이미지 데이터가 제1 이미지 데이터인 경우, 상기 트리거 신호를 이용하여 상기 이미지 데이터를 상기 디스플레이 드라이버에 제공하고, 상기 이미지 데이터가 상기 제1 이미지 데이터와 다른 제2 이미지 데이터인 경우, 상기 디스플레이 드라이버로부터 인터럽트를 제공받은 후 상기 트리거 신호를 이용하여 상기 이미지 데이터를 상기 디스플레이 드라이버에 제공할 수 있다.
본 발명의 몇몇 실시예에서, 상기 제1 이미지 데이터는 무빙(moving) 이미지 데이터를 포함하고, 상기 제2 이미지 데이터는 스틸(still) 이미지 데이터를 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 디스플레이 드라이버는, 상기 제2 이미지 데이터를 분석하여 디스플레이 패널에 출력될 상기 이미지 신호의 프레임 레이트를 결정하고, 이를 바탕으로 상기 인터럽트를 생성하여 출력하는 이미지 분석부를 포함할 수 있다.
본 발명의 몇몇 실시예에서, 상기 트리거 신호는 복수의 펄스를 포함하고, 상기 이미지 분석부는, 상기 복수의 펄스 중 제1 펄스에 동기화되어 상기 이미지 데이터가 제공되고, 상기 복수의 펄스 중 상기 제1 펄스와 인접한 제2 펄스에 동기화되어 상기 이미지 데이터가 제공되지 않을 경우, 상기 제1 펄스에 동기화되어 제공된 이미지 데이터를 분석하여 상기 디스플레이 패널에 출력될 상기 이미지 신호의 프레임 레이트를 결정할 수 있다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 SoC(System on Chip) 시스템의 블록도이다.
도 2는 도 1의 SoC 장치의 블록도이다.
도 3은 도 1의 디스플레이 드라이버의 블록도이다.
도 4 내지 도 10은 도 1의 SoC 시스템의 동작을 설명하기 위한 도면들이다.
도 11은 본 발명의 다른 실시예에 따른 SoC 시스템에 포함된 디스플레이 드라이버의 블록도이다.
도 12는 본 발명의 또 다른 실시예에 따른 SoC 시스템에 포함된 디스플레이 드라이버의 블록도이다.
도 13은 본 발명의 또 다른 실시예에 따른 SoC 시스템의 블록도이다.
도 14 내지 도 16은 본 발명의 몇몇 실시예들에 따른 SoC 시스템이 적용될 수 있는 예시적인 반도체 시스템들이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 도면에서 표시된 구성요소의 크기 및 상대적인 크기는 설명의 명료성을 위해 과장된 것일 수 있다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭하며, "및/또는"은 언급된 아이템들의 각각 및 하나 이상의 모든 조합을 포함한다.
하나의 소자(elements)가 다른 소자와 "접속된(connected to)" 또는 "커플링된(coupled to)" 이라고 지칭되는 것은, 다른 소자와 직접 연결 또는 커플링된 경우 또는 중간에 다른 소자를 개재한 경우를 모두 포함한다. 반면, 하나의 소자가 다른 소자와 "직접 접속된(directly connected to)" 또는 "직접 커플링된(directly coupled to)"으로 지칭되는 것은 중간에 다른 소자를 개재하지 않은 것을 나타낸다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소 외에 하나 이상의 다른 구성요소의 존재 또는 추가를 배제하지 않는다.
비록 제1, 제2 등이 다양한 소자나 구성요소들을 서술하기 위해서 사용되나, 이들 소자나 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 소자나 구성요소를 다른 소자나 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 소자나 구성요소는 본 발명의 기술적 사상 내에서 제2 소자나 구성요소 일 수도 있음은 물론이다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않는 한 이상적으로 또는 과도하게 해석되지 않는다.
도 1 내지 도 3을 참조하여, 본 발명의 일 실시예에 따른 SoC 시스템에 대해 설명한다.
도 1은 본 발명의 일 실시예에 따른 SoC(System on Chip) 시스템의 블록도이다.
도 1을 참조하면, SoC 시스템은, SoC 장치(100), 외부 메모리(200) 및 디스플레이 장치(300)를 포함한다.
본 발명의 몇몇 실시예에서, 이러한 SoC 장치(100), 외부 메모리(200) 및 디스플레이 장치(300)는 각각 별개의 칩으로 구현될 수 있다. 또한 본 발명의 다른 몇몇 실시예에서, SoC 시스템은 도시되지 않은 다른 구성 요소들(예를 들어, 카메라 모듈, 네트워크 장치 등)을 더 포함할 수 있다.
또한 본 발명의 또 다른 몇몇 실시예에서, 이러한 SoC시스템은, 정지 영상 신호(또는 정지 영상) 또는 동영상 신호(또는 동영상)를 디스플레이 패널(500)에 출력할 수 있는 전자 기기 내에 포함될 수 있다.
외부 메모리(200)는 SoC(100)에서 실행되는 프로그램 명령들(program instructions)을 저장할 수 있다.
또한 본 발명의 몇몇 실시예에서, 외부 메모리(200)는 디스플레이 장치(300)에 출력될 이미지에 대한 이미지 데이터를 저장할 수 있다.
본 실시예에서, 이러한 이미지 데이터는 무빙 이미지(moving image) 데이터와 스틸 이미지(still image) 데이터를 포함할 수 있다. 여기서, 무빙 이미지 데이터는 예를 들어, 짧은 시간에 나타나는(presented) 일련의 서로 다른 스틸 이미지 데이터의 조합일 수 있다.
다시 말해, 본 실시예에서, 무빙 이미지 데이터는 다이내믹(dynamic) 이미지 데이터를 포함할 수 있고, 스틸 이미지 데이터는 스태틱(static) 이미지 데이터를 포함할 수 있다.
하지만, 본 발명이 이러한 예시에 제한되는 것은 아니며, 경우에 따라 이러한 외부 메모리(200)는 생략될 수도 있다. 예를 들어, 본 실시예에 따른 SoC 장치(100)가 온 더 플라이(on the fly) 방식으로 이미지 데이터를 출력하는 경우, 외부 메모리(200)에 이미지 데이터가 저장되지 않고 외부 메모리(200)가 생략될 수도 있다.
본 발명의 몇몇 실시예에서, 이러한 외부 메모리(200)는 휘발성 메모리 또는 비휘발성 메모리를 포함할 수 있다.
휘발성 메모리의 예로는 DRAM(dynamic random access memory), SRAM(static random access memory), T-RAM(thyristor RAM), Z-RAM(zero capacitor RAM), 또는 TTRAM(Twin Transistor RAM) 등을 들 수 있으나, 본 발명이 이에 제한되는 것은 아니다.
한편, 비휘발성 메모리의 예로는 EEPROM(Electrically Erasable Programmable Read-Only Memory), 플래시(flash) 메모리, MRAM(Magnetic RAM), PRAM(Phase change RAM), 저항 메모리(Resistive Memory) 등을 들 수 있으나, 역시 본 발명이 이에 제한되는 것은 아니다.
SoC 장치(100)는 외부 메모리(100) 및/또는 디스플레이 장치(300)를 제어할 수 있다.
본 발명의 몇몇 실시예에서, SoC 장치(100)는 집적 회로(integrated circuit(IC)), 프로세서(processor), 애플리케이션 프로세서(application processor), 멀티 미디어 프로세서(multimedia processor), 또는 집적된 멀티 미디어 프로세서(integrated multimedia processor)라고 호칭될 수 있다.
디스플레이 장치(300)는 디스플레이 드라이버(400)와 디스플레이 패널(500)을 포함할 수 있다.
본 발명의 몇몇 실시예에서, SoC 장치(100)와 디스플레이 드라이버(400)는 하나의 모듈(module), 하나의 시스템 온 칩(system on chip), 또는 하나의 패키지, 예를 들어, 멀티-칩 패키지(multi-chip package)로 구현될 수 있다.
본 발명의 다른 몇몇 실시예에서, 디스플레이 드라이버(400)와 디스플레이 패널(500)은 하나의 모듈로 구현될 수 있다.
또한, 본 발명의 또 다른 몇몇 실시예에서, 외부 메모리(200), SoC 장치(100), 디스플레이 장치(300)는 하나의 전자 기기에 포함되어 구현될 수 있다.
디스플레이 드라이버(400)는 SoC 장치(100)에서 출력된 신호들에 따라 디스플레이 패널(500)의 동작을 제어할 수 있다. 예를 들어, 디스플레이 드라이버(400)는 SoC 장치(100)로부터 제공받은 이미지 데이터를 이미지 신호로 변환한뒤 선택된 인터페이스를 통하여 디스플레이 패널(500)로 전송할 수 있다.
디스플레이 패널(500)은 디스플레이 드라이버(400)로부터 제공받은 이미지 신호를 바탕으로 동영상 또는 정지영상을 출력할 수 있다. 예를 들어, 디스플레이 패널(500)은 LCD(liquid crystal display) 패널, LED(light emitting diode) 디스플레이 패널, OLED(Organic LED) 디스플레이 패널, 또는 AMOLED(active-matrix OLED) 디스플레이 패널 등을 포함할 수 있다.
도 2는 도 1의 SoC 장치의 블록도이다.
도 2를 참조하면, SoC 장치(100)는 시스템 메모리(System memory; 10), CPU(central processing unit; 20), 인터럽트 컨트롤러(Interrupt Controller; 30), 송수신부(Rx/Tx; 40), 메모리 컨트롤러(Memory Controller; 60), 이미지 생성부(Image Generator; 70) 및 디스플레이 컨트롤러(Display Controller, 80)를 포함할 수 있다.
시스템 메모리(10)는 SoC 장치(100)의 동작에 필요한 명령, 파라미터 등을 저장할 수 있다. 예를 들어, CPU(20)는 시스템 메모리(10)에 저장된 명령, 파라미터등을 이용하여 동작할 수 있다.
CPU(20)는 SoC 장치(100)의 동작을 전반적으로 제어할 수 있다. 예를 들어, CPU(20)는 각 구성요소(10,30,40, 60,70,80)의 동작을 제어할 수 있다.
본 발명의 몇몇 실시예에서, CPU(20)는 이미지 생성부(70)에 이미지를 생성하거나 프로세싱하도록 요청할 수 있다.
또한 본 발명의 몇몇 실시예에서, CPU(20)는 송수신부(40)를 통해 웨이크업 인터럽트(도 7의 W_I)가 디스플레이 드라이버(도 1의 400)으로부터 수신되면 디스플레이 컨트롤러(80)를 제어하여 이미지 데이터가 디스플레이 드라이버(400)에 제공되도록 할 수 있다.
본 발명의 몇몇 실시예에서, CPU(20)는 멀티-코어(multi-core)로 구현될 수 있다. 이러한 멀티-코어는 두 개 또는 그 이상의 독립적인 코어들(cores)을 포함할 수 있다.
이러한 복수 개의 코어들의 처리 성능은 서로 동일할 수도 있고, 필요에 따라 서로 다르게 구현될 수도 있다.
인터럽트 컨트롤러(30)는 SoC 장치(100)의 동작 중 발생하는 인터럽트들을 제어할 수 있다.
인터럽트 컨트롤러(30)는 각 구성요소들로부터 인터럽트들을 수신하고, 각 인터럽트의 실행순서를 조정하여 해당 인터럽트에 상응하는 동작을 하도록 CPU(20)에 전달할 수 있다.
본 발명의 몇몇 실시예에서, 인터럽트 컨트롤러(30)는 송수신부(40)를 통해 웨이크업(wake up) 인터럽트(도 7의 W_I)가 수신되면 이와 관련된 내부 인터럽트를 생성하고, 이를 CPU(20)에 전달할 수 있다.
또한, 본 발명의 몇몇 실시예에서, 인터럽트 컨트롤러(30)는 CPU(20)의 제어를 받아, 엑시트(exit) 인터럽트(도 9의 E_I)를 생성하고, 이를 디스플레이 컨트롤러(80)와 디스플레이 드라이버(도 1의 400)에 제공할 수 있다.
송수신부(40)는 다양한 인터페이스 규격에 따라 변환한 명령, 신호, 인터럽트 및 데이터를 디스플레이 장치(도 1의 300)와 송수신할 수 있다.
본 발명의 몇몇 실시예에서, 송수신부(40)는 디스플레이 드라이버(도 1의 400)로부터 웨이크업 인터럽트(도 7의 W_I)를 수신하고, 디스플레이 드라이버(도 1의 400)에 엑시트 인터럽트(도 9의 E_I)를 송신할 수 있다.
또한, 본 발명의 몇몇 실시예에서, 송수신부(40)는 외부 메모리(도 1의 200)에 저장된 이미지 데이터를 디스플레이 드라이버(도 1의 400)에 제공할 수 있다.
메모리 컨트롤러(60)는 SoC 장치(100)에 연결된 외부 메모리(도 1의 200)로부터 데이터를 송수신할 때 메모리 장치의 동작을 제어할 수 있다. 즉, 메모리 컨트롤러(60)는 CPU(20), 이미지 생성부(70) 또는 디스플레이 컨트롤러(80)의 요청에 따라 외부 메모리(도 1의 200)에 액세스하여 이미지 데이터를 리드, 라이트 또는 이레이즈 할 수 있다.
이미지 생성부(70)는 그래픽 처리와 관련된 프로그램 명령들을 읽고 수행할 수 있다. 본 발명의 몇몇 실시예에서, 이미지 생성부(70)는 그래픽 엔진, GPU(Graphic Processing Unit), 그래픽 액셀레이터(Accelerator), 2D 등으로 구현될 수 있다. 이미지 생성부(70)는 CPU(20)의 제어에 따라 이미지를 생성하거나 프로세싱할 수 있다.
디스플레이 컨트롤러(80)는 디스플레이 장치(도 1의 300)에 대한 SoC 장치(100)의 동작을 제어하거나 SoC 장치(100)에 대한 디스플레이 장치(도 1의 300)의 동작을 제어할 수 있다.
본 발명의 몇몇 실시예에서, 디스플레이 컨트롤러(80)는 외부 메모리(도 1의 200)에 저장된 데이터가 송수신부(40)를 통해 출력되도록 메모리 컨트롤러(60)를 제어할 수 있다.
또한 본 발명의 몇몇 실시예에서, 디스플레이 컨트롤러(80)는 이미지 생성부(70)가 생성한 이미지 데이터가 송수신부(40)를 통해 출력되도록 이미지 생성부(70)를 제어할 수 있다.
디스플레이 컨트롤러(80)는, 제1 모드(도 4의 I)에서, 무빙(moving) 이미지 데이터가 SoC 장치(100)로부터 디스플레이 컨트롤러(400)에 제공되도록 메모리 컨트롤러(60) 또는 이미지 생성부(70)를 제어하고, 제2 모드(도 4의 II)에서, 스틸(still) 이미지 데이터가 SoC 장치(100)로부터 디스플레이 컨트롤러(400)에 제공되도록 메모리 컨트롤러(60) 또는 이미지 생성부(70)를 제어할 수 있다.
또한, 본 발명의 몇몇 실시예에서, 디스플레이 컨트롤러(80)는, 제1 모드(도 4의 I)에서, 이미지 데이터가 SoC 장치(100)로부터 디스플레이 컨트롤러(400)에 초당 n(n은 자연수)회 제공되도록 메모리 컨트롤러(60) 또는 이미지 생성부(70)를 제어하고, 제2 모드(도 4의 II)에서, 이미지 데이터가 SoC 장치(100)로부터 디스플레이 컨트롤러(400)에 초당 m(m은 n보다 작은 자연수)회 제공되도록 메모리 컨트롤러(60) 또는 이미지 생성부(70)를 제어할 수 있다.
시스템 버스(90)는 SoC 장치(100)의 각 구성요소를 연결하여 각 구성요소 간 데이터 송수신의 통로 역할을 할 수 있다. 본 발명의 몇몇 실시예에서, 시스템 버스(90)는 구성요소들 간의 데이터 통신을 위한 소규모의 버스를 포함할 수 있다.
도 3은 도 1의 디스플레이 드라이버의 블록도이다.
도 3을 참조하면, 디스플레이 드라이버(400)는 송수신부(410), 드라이버(420), 이미지 분석부(430)를 포함할 수 있다.
송수신부(410)는 다양한 인터페이스 규격에 따라 변환한 명령, 신호, 인터럽트 및 데이터를 SoC 장치(도 1의 100)으로부터 제공받을 수 있다.
드라이버(420)는 송수신부(410)를 통해 이미지 데이터를 제공받고, 이를 바탕으로 이미지 신호를 생성할 수 있다. 구체적으로, 드라이버(420)는 제공받은 이미지 데이터에 대응하는 이미지 신호를 생성할 수 있다. 그리고, 드라이버(420)는 생성된 이미지 신호를 디스플레이 패널(도 1의 500)에 출력할 수 있다. 디스플레이 패널(도 1의 500)은 제공받은 이미지 신호로 구동되어 영상을 출력할 수 있다.
본 발명의 몇몇 실시예에서, 디스플레이 패널(도 1의 500)은 산화물 반도체 패널을 포함할 수 있다. 구체적으로, 디스플레이 패널(도 1의 500)은 IGZO(Indium Gallium Zinc Oxide) 패널을 포함할 수 있다. 이처럼 디스플레이 패널(도 1의 500)이 IGZO 패널을 포함할 경우, 패널에 출력되는 이미지의 프레임 레이트를 작게 하더라도 영상의 품질이 손상되지 않는 장점이 있다.
본 발명의 몇몇 실시예에서, 드라이버(420)는 게이트 드라이버(gate driver)와 소오스 드라이버(source driver)를 포함할 수 있으나, 본 발명이 이에 제한되는 것은 아니다.
이미지 분석부(430)는 예를 들어, 송수신부(410)를 통해 제공받은 스틸 이미지 데이터를 분석하여 디스플레이 패널(도 1의 500)에 출력될 이미지의 프레임 레이트(frame rate)를 결정하고, 이를 바탕으로 인터럽트를 생성하여 출력할 수 있다.
본 발명의 몇몇 실시예에서, 이미지 분석부(430)가 생성하여 SoC 장치(도 1의 100)에 출력하는 인터럽트는, 디스플레이 패널(도 1의 500)에 출력되는 영상의 품질 저하를 막기 위해, SoC 장치(도 1의 100)에 이미지 데이터를 요청하는 웨이크업 인터럽트(도 7의 W_I)일 수 있다. 이에 관한 보다 구체적인 설명은 후술한다.
본 발명의 몇몇 실시예에서, 이미지 분석부(430)는 이러한 인터럽트를 생성하기 위한 카운터(440)와 인터럽트 생성부(450)를 포함할 수 있다.
카운터(440)는 이러한 인터럽트의 출력 시점을 결정하는데 이용될 수 있다. 구체적으로, 카운터(440)는 이미지 분석부(430)로부터 소정 제어 신호를 인가받은 후부터 트리거 신호(TE)의 매 펄스마다 카운팅을 수행하여, 이미지 분석부(430)가 설정한 목표 카운팅 값에 도달하면 인터럽트 생성부(450)에 인터럽트 생성을 지시하는 제어 신호를 출력하도록 구성될 수 있다.
인터럽트 생성부(450)는 카운터(440)로부터 제어 신호를 인가받아 인터럽트(예를 들어, 웨이크업 인터럽트(도 7의 W_I))를 생성하고, 이를 송수신부(410)를 통해 SoC 장치(도 1의 100)에 출력할 수 있다.
비록 도면에서는 설명의 편의를 위해, 카운터(440)와 인터럽트 생성부(450)를 별도로 구분하여 도시하였지만, 본 발명이 도시된 것에 제한되는 것은 아니다.
본 발명의 몇몇 실시예에서, 카운터(440)와 인터럽트 생성부(450)의 기능은 이미지 분석부(430)에 완전히 통합되어 구현될 수 있다.
또한, 본 발명의 다른 몇몇 실시예에서, 이미지 분석부(430), 카운터(440) 및 인터럽트 생성부(450)는 서로 완전히 분리되어 구현될 수 있다.
또한, 본 발명의 또 다른 몇몇 실시예에서, 인터럽트 생성부(450)가 생략되고, 카운터(440)의 카운팅이 완료되면, 이미지 분석부(430)가 인터럽트를 생성하여 출력하도록 본 발명이 변형되어 실시될 수도 있다.
이하, 도 4 내지 도 10을 참조하여, 본 발명의 일 실시예에 따른 SoC 시스템의 동작에 대해 설명한다.
도 4 내지 도 10은 도 1의 SoC 시스템의 동작을 설명하기 위한 도면들이다.
이하에서는, 본 발명의 기술적 사상에 따른 SoC 시스템이 코맨드 모드(command mode)로 동작하는 것을 예로 들어 설명한다. 즉, SoC 장치(도 1의 100)가 디스플레이 드라이버(도 1의 400)에 이미지 데이터를 제공할 때, 디스플레이 드라이버(도 1의 400)로부터 제공받은 트리거 신호(TE)에 이미지 데이터를 동기화시켜 제공하는 것을 예로 들어 설명한다. 하지만, 본 발명이 이러한 예시에 제한되는 것은 아니다.
먼저, 도 4 및 도 5를 참조하면, 본 실시예에 따른 SoC 장치(100)는 디스플레이 드라이버(400)에 동일한 이미지 데이터를 연속으로 p(p는 2이상의 자연수)회 출력할 때까지 제1 모드(I)로 동작할 수 있다.
그리고, SoC 장치(100)는 디스플레이 드라이버(400)에 동일한 이미지 데이터를 연속으로 p회 출력한 경우, 디스플레이 패널(500)에 정지 영상(이미지가 업데이트되지 않는 상태)이 출력되어야 하는 것으로 판단하고, 제2 모드(II)로 동작할 수 있다.
본 발명의 몇몇 실시예에서, 제1 모드(I)는 예를 들어, 디스플레이 패널(500)에 서로 다른 이미지가 연속하여 출력되어야 하는 동영상 재생 모드일 수 있으며, 제2 모드(II)는 예를 들어, 디스플레이 패널(500)에 서로 동일한 이미지가 연속하여 출력되어야 하는 정지영상 재생 모드일 수 있다.
이하에서는, 설명의 편의를 위해, SoC 장치(100)가 제1 모드(I)로 동작하는 구간과, 제2 모드(II)로 동작하는 구간을 구분하여 설명할 것이나, 실제 SoC 장치(100)의 동작에서 제1 모드(I)와 제2 모드(II)는 명확히 구별되지 않을 수 있다.
즉, SoC 장치(100)가 디스플레이 패널(500)에 이미지를 출력하기 위해 동작할 시, 제1 모드(I)와 제2 모드(II)는 연속적으로 반복될 수 있다.
한편, 여기서는, SoC 장치(100)가 디스플레이 드라이버(400)에 동일한 이미지 데이터를 연속으로 p(p는 2이상의 자연수)회 출력한 경우, 제1 모드(I)에서 제2 모드(II)로 변환되는 것을 예시하였으나, 본 발명이 이에 제한되는 것은 아니다. 즉, 디스플레이 드라이버(400)가 동영상 재생 모드에서 정지영상 재생 모드로 변환되는 조건은 이와 다르게 얼마든지 변형될 수 있다.
이하에서는 SoC 장치(100)가 디스플레이 드라이버(400)에 동일한 이미지 데이터를 연속으로 2회(즉, p=2) 출력한 경우 제2 모드(II)로 전환되는 것을 예로 들어 설명할 것이나, 본 발명이 이러한 예시에 제한되는 것은 아니다.
다시 도 4 및 도 5를 참조하면, A구간에서, SoC 장치(100)는 디스플레이 드라이버(400)로부터 트리거 신호(TE)를 제공받고, 서로 다른 이미지 데이터(I1~I3)를 트리거 신호(TE)에 동기화시켜 출력할 수 있다.
본 발명의 몇몇 실시예에서, 이러한 트리거 신호(TE)는 예를 들어, 60Hz의 주파수를 가질 수 있다. 즉, 트리거 신호(TE)는 초당 60회의 펄스(pulse)를 포함할 수 있다. 하지만, 본 발명이 이러한 예시에 제한되는 것은 아니며, 트리거 신호(TE)의 주파수는 얼마든지 이와 다르게 변형될 수 있다.
A구간에서, 예를 들어, SoC 장치(100)의 디스플레이 컨트롤러(80)는, 외부 메모리(200)에 저장된 이미지 데이터(I1~I3)가 트리거 신호(TE)의 펄스에 동기화되어 출력되도록 메모리 컨트롤러(도 2의 60)를 제어할 수 있다.
또한, 본 발명의 다른 몇몇 실시예에서, SoC 장치(100)의 디스플레이 컨트롤러(80)는, 이미지 데이터(200)가 트리거 신호(TE)의 펄스에 동기화되어 출력되도록 이미지 생성부(도 2의 70)를 제어할 수 있다.
A구간에서 SoC 장치(100)로부터 디스플레이 드라이버(400)에 제공되는 이미지 데이터(I1~I3)는 무빙(moving) 이미지 데이터를 포함할 수 있다.
즉, A구간에서 SoC 장치(100)로부터 디스플레이 드라이버(400)에 제공되는 이미지 데이터(I1~I3)는 동영상 재생을 위한 이미지 데이터(I1~I3)이므로 각각이 서로 다를 수 있다.
만약, 트리거 신호(TE)가 초당 n(n은 자연수)회의 펄스를 포함하는 경우, SoC 장치(100)는, A구간에서, 서로 다른 이미지 데이터(I1~I3)를 초당 n회 출력할 수 있다.
디스플레이 드라이버(400)에 제공된 서로 다른 이미지 데이터(I1~I3)는 드라이버(420)를 통해 소정 이미지 신호로 생성되어 디스플레이 패널(500)에 제공될 수 있다. 이에 따라, 디스플레이 패널(500)에는 서로 다른 이미지 데이터(I1~I3)에 따른 영상이 출력될 수 있다.
다음 도 4를 참조하면, B구간에서, SoC 장치(100)로부터 동일한 이미지 데이터(I3)가 디스플레이 드라이버(400)에 2회 출력되었으므로, SoC 장치(100)에 포함된 디스플레이 컨트롤러(80)는 동작 모드를 제1 모드(I)에서 제2 모드(II)로 전환할 수 있다.
다음, 제2 모드(II)에서, SoC 장치(100)는 웨이크업 인터럽트(W_I)가 디스플레이 드라이버(400)로부터 수신되기 전까지 이미지 데이터를 출력하지 않고, 웨이크업 인터럽트(W_I)가 수신되면 이미지 데이터(예를 들어, I3)를 트리거 신호(TE)에 포함된 펄스에 동기화시켜 출력할 수 있다.
이렇게 제2 모드(II)에서 SoC 장치(100)로부터 디스플레이 드라이버(400)에 출력되는 이미지 데이터는 예를 들어, 스틸(still) 이미지 데이터를 포함할 수 있다.
디스플레이 드라이버(400)로부터 이러한 웨이크업 인터럽트(W_I)가 출력되는 타이밍은 디스플레이 드라이버(400) 내의 이미지 분석부(430)가 결정할 수 있다.
구체적으로, 이미지 분석부(430)는 제공받은 이미지 데이터(여기서는 I3)를 분석하여 디스플레이 패널에 출력될 이미지의 프레임 레이트를 결정하고, 이를 바탕으로 웨이크업 인터럽트(W_I)를 생성하여 출력할 수 있다.
여기서는, 이미지 분석부(430)가 이미지 데이터(I3)를 분석한 결과, 디스플레이 패널(500)에 초당 20프레임으로 이미지를 출력할 경우, 정지영상의 품질이 저하되지 않는다고 판단한 것을 가정하고 설명을 이어가도록 한다.
이렇게 이미지 분석부(430)가 이미지 데이터(I3)를 디스플레이 패널(500)에 초당 20프레임으로 이미지를 출력하기로 결정한 경우, 디스플레이 드라이버(400)는 초당 20회의 이미지 데이터(I3)를 SoC 장치(100)로부터 제공받으면 된다. 따라서, 이미지 분석부(430)는 웨이크업 인터럽트(W_I)를 초당 20회 SoC 장치(100)에 제공할 수 있다.
이에 따라, 만약, 트리거 신호(TE)가 초당 n(n은 자연수)회의 펄스를 포함하는 경우, SoC 장치(100)는, 제2 모드(II)에서, 서로 동일한 이미지 데이터(I3)를 초당 m(m은 n보다 작은 자연수)회 출력할 수 있다.
도 4 및 도 6을 참조하면, C구간에서, SoC 장치(100)는 디스플레이 드라이버(400)로부터 웨이크업 인터럽트(W_I)가 제공되지 않았으므로, 이미지 데이터(예를 들어, I3)를 출력하지 않을 수 있다.
구체적으로, 예를 들어, SoC 장치(100)의 디스플레이 컨트롤러(80)는, 외부 메모리(200)에 저장된 이미지 데이터(예를 들어, I3)가 트리거 신호(TE)의 펄스에 동기화되어 출력되지 않도록 메모리 컨트롤러(도 2의 60)를 제어할 수 있다.
또한, 본 발명의 다른 몇몇 실시예에서, SoC 장치(100)의 디스플레이 컨트롤러(80)는, 이미지 데이터(예를 들어, I3)가 트리거 신호(TE)의 펄스에 동기화되어 출력되지 않도록 이미지 생성부(도 2의 70)를 제어할 수 있다.
이렇게 이미지 데이터(예를 들어, I3)가 디스플레이 드라이버(400)에 제공되지 않았으므로, 디스플레이 패널(500)에도 이미지 데이터(예를 들어, I3)에 대한 영상이 출력되지 않을 수 있다.
한편, C구간에서, 이미지 분석부(430)는 카운터(440)가 카운팅을 시작할 수 있도록 소정 제어 신호를 카운터(440)에 인가할 수 있다. 그리고 카운터(440)의 카운팅 값을 모니터링할 수 있다.
다음 도 4 및 도 7을 참조하면, D구간에서, 카운터(440)의 카운팅 값이 이미지 분석부(430)가 이미지 데이터(I3)를 분석하여 산출한 값에 도달하면, 이미지 분석부(430)는 웨이크업 인터럽트(W_I)를 SoC 장치(100)에 제공한다.
본 발명의 몇몇 실시예에서, 웨이크업 인터럽트(W_I)는 도시된 것과 같이 트리거 신호(TE)에 포함된 펄스에 동기화되어 SoC 장치(100)에 제공될 수 있다.
이렇게 웨이크업 인터럽트(W_I)를 수신한 SoC 장치(100)의 인터럽트 컨트롤러(도 2의 30)는 CPU(도 2의 20)를 통해 디스플레이 컨트롤러(80)가 이미지 데이터 출력을 준비하도록 제어할 수 있다.
다시 도 4 및 도 7을 참조하면, E구간에서, 예를 들어, SoC 장치(100)의 디스플레이 컨트롤러(80)는, 외부 메모리(200)에 저장된 이미지 데이터(예를 들어, I3)가 트리거 신호(TE)의 펄스에 동기화되어 출력되도록 메모리 컨트롤러(도 2의 60)를 제어할 수 있다.
또한, 본 발명의 다른 몇몇 실시예에서, SoC 장치(100)의 디스플레이 컨트롤러(80)는, 이미지 데이터(예를 들어, I3)가 트리거 신호(TE)의 펄스에 동기화되어 출력되도록 이미지 생성부(도 2의 70)를 제어할 수 있다.
이에 따라, SoC 장치(100)로부터 이미지 데이터(I3)가 디스플레이 드라이버(400)의 드라이버(420)에 제공되고, 드라이버(420)는 제공받은 이미지 데이터(I3)를 바탕으로 이미지 신호를 생성하여 이를 디스플레이 패널(500)에 출력할 수 있다. 따라서, 디스플레이 패널(500)에는 이미지 데이터(I3)에 관한 영상이 출력될 수 있다.
도 4에 도시된 것과 같이, 본 발명의 몇몇 실시예에서, 웨이크업 인터럽트(W_I)가 디스플레이 드라이버(400)로부터 SoC 장치(100)에 제공되는 트리거 신호(TE)의 펄스와, 이에 응답하여 SoC 장치(100)가 이미지 데이터(예를 들어, I3)를 디스플레이 드라이버(400)에 제공하는 트리거 신호(TE)의 펄스는 서로 다를 수 있다.
즉, 웨이크업 인터럽트(W_I)가 트리거 신호(TE)에 포함된 제1 펄스에 동기화되어 송수신부(40)에 수신될 경우, 디스플레이 컨트롤러(80)는, 이미지 데이터(예를 들어, I3)를 제1 펄스와 다른 제2 펄스에 동기화시켜 디스플레이 드라이버(400)에 출력할 수 있다.
이후, 디스플레이 패널(500)에 동영상이 출력되어야할 시점까지 SoC 시스템은 C 내지 E 구간을 반복하여 동작할 수 있다.
다음 도 8 및 도 9를 참조하면, F구간에서, 디스플레이 컨트롤러(80)가 동영상 재생 모드(즉, 제1 모드)로 전환되어야 하는 이벤트(예를 들어, 사용자의 패널 터치 등)가 발생하면, SoC 장치(100)의 인터럽트 컨트롤러(30)는 CPU(20)의 제어를 받아, 엑시트 인터럽트(E_I)를 생성하고, 이를 디스플레이 컨트롤러(80)에 제공할 수 있다. 또한, 인터럽트 컨트롤러(30)는 송수신부(40)를 통해 생성된 엑시트 인터럽트(E_I)를 디스플레이 드라이버(400)에 제공할 수 있다.
이렇게 엑시트 인터럽트(E_I)를 제공받은 디스플레이 드라이버(400)는 SoC 장치(100)로부터 제공되는 무빙 이미지 데이터를 이용하여 드라이버(420)를 구동할 준비를 할 수 있다.
또한, 엑시트 인터럽트(E_I)를 제공받은 디스플레이 컨트롤러(80)는 디스플레이 드라이버(400)에 트리거 신호(TE)에 동기화시켜 무빙 이미지 데이터를 전송할 준비를 할 수 있다. 즉, 디스플레이 컨트롤러(80)는 제2 모드(II)에서 제1 모드(I)로 전환한 준비를 할 수 있다.
다음 도 8 및 도 10을 참조하면, G구간에서, SoC 장치(100)에서 디스플레이 드라이버(400)로 제공될 이미지 데이터가 변경(예를 들어, I3에서 I4로 변경)되면, SoC 장치(100)의 디스플레이 컨트롤러(80)는 외부 메모리(도 1의 200)에 저장된 이미지 데이터(예를 들어, I4)가 송수신부(40)를 통해 트리거 신호(TE)에 동기화되어 출력되도록 메모리 컨트롤러(60)를 제어할 수 있다.
또한 본 발명의 몇몇 실시예에서, 디스플레이 컨트롤러(80)는 이미지 생성부(70)가 생성한 이미지 데이터(예를 들어, I4)가 송수신부(40)를 통해 트리거 신호(TE)에 동기화되어 출력되도록 이미지 생성부(70)를 제어할 수 있다.
즉, 디스플레이 컨트롤러(80)는, 제1 모드(I)에서, 무빙 이미지 데이터(예를 들어, I4, I5)가 SoC 장치(100)로부터 디스플레이 컨트롤러(400)에 제공되도록 메모리 컨트롤러(60) 또는 이미지 생성부(70)를 제어할 수 있다.
이에 따라, 트리거 신호(TE)에 초당 n회의 펄스가 포함될 경우, 제2 모드(II)에서, SoC 장치(100)로부터 디스플레이 컨트롤러(400)에 이미지 데이터(예를 들어, I3)가 초당 m(n보다 작은 자연수)회 제공되었으나, 제1 모드(I)에서, 이미지 데이터(예를 들어, I4, I5)가 초당 n회 제공될 수 있다.
디스플레이 드라이버(400)에 제공된 서로 다른 이미지 데이터(I4, I5)는 드라이버(420)를 통해 소정 이미지 신호로 생성되어 디스플레이 패널(500)에 제공될 수 있다. 이에 따라, 디스플레이 패널(500)에는 서로 다른 이미지 데이터(I4, I5)에 따른 영상이 출력될 수 있다.
이와 같이 본 실시예에따른 SoC 시스템에서는, 디스플레이 패널(500)에 스틸 이미지 데이터로부터 생성된 정지 영상이 출력되어야 할 경우, 스틸 이미지 데이터를 분석하여 디스플레이 패널(500)에 출력되는 영상의 품질 저하를 막을 수 있는 영상의 프레임 레이트를 결정한다.
그리고, 결정된 프레임 레이트에 따라, 이미지 데이터가 처리되어야할 시점에서 웨이크업 인터럽트(W_I)를 생성함으로써, SoC 장치(100)와 디스플레이 드라이버(400)에서의 이미지 데이터 처리량을 최소화한다.
따라서, 디스플레이 패널(500)에 영상을 표시함에 있어, 소모 전력을 저감시킬 수 있다.
또한, 본 실시예에 따른 SoC 시스템에서는, 제1 모드(I)에서 디스플레이 드라이버(400)가 트리거 신호(TE)에 동기화되어 무빙 이미지 데이터를 처리하고, 제2 모드(II)에서, 웨이크업 인터럽트(W_I)를 이용하여 스틸 이미지 데이터를 처리하면되므로, 디스플레이 드라이버(400) 내의 프레임 버퍼를 생략할 수 있다. 이에 따라, 디스플레이 드라이버(400)의 소형화가 가능할 수 있다.
다음 도 11을 참조하여, 본 발명의 다른 실시예에 따른 SoC 시스템에 대해 설명한다.
도 11은 본 발명의 다른 실시예에 따른 SoC 시스템에 포함된 디스플레이 드라이버의 블록도이다.
이하에서는 앞서 설명한 실시예와 중복된 설명은 생략하고 차이점을 위주로 설명한다.
도 11을 참조하면, 본 발명의 다른 실시예에 따른 SoC 시스템에 포함된 디스플레이 드라이버(401)는 송수신부(411), 드라이버(421), 이미지 분석부(431), 및 프레임 버퍼(461)를 포함할 수 있다.
송수신부(411)는 다양한 인터페이스 규격에 따라 변환한 명령, 신호, 인터럽트 및 데이터를 SoC 장치(도 1의 100)으로부터 제공받을 수 있다.
드라이버(421)는 송수신부(411)를 통해 프레임 버퍼(461)에 저장된 이미지 데이터를 제공받고, 이를 바탕으로 이미지 신호를 생성할 수 있다. 구체적으로, 드라이버(421)는 제공받은 이미지 데이터에 대응하는 이미지 신호를 생성할 수 있다. 그리고, 드라이버(421)는 생성된 이미지 신호를 디스플레이 패널(도 1의 500)에 출력할 수 있다. 디스플레이 패널(도 1의 500)은 제공받은 이미지 신호로 구동되어 영상을 출력할 수 있다.
이미지 분석부(431)는 예를 들어, 프레임 버퍼(461)에 저장된 스틸 이미지 데이터를 분석하여 디스플레이 패널(도 1의 500)에 출력될 이미지의 프레임 레이트를 결정하고, 이를 바탕으로 인터럽트(예를 들어, 도 4의 W_I)를 생성하여 출력할 수 있다.
본 발명의 몇몇 실시예에서, 이미지 분석부(431)는 이러한 인터럽트를 생성하기 위한 카운터(441)와 인터럽트 생성부(451)를 포함할 수 있다.
프레임 버퍼(461)는 송수신부(411)를 통해 SoC 장치(도 1의 100)로부터 제공된 이미지 데이터를 저장하고, 이를 드라이버(421)와 이미지 분석부(431)에 제공할 수 있다.
도 12는 본 발명의 또 다른 실시예에 따른 SoC 시스템에 포함된 디스플레이 드라이버의 블록도이다.
이하에서도 앞서 설명한 실시예와 중복된 설명은 생략하고 차이점을 위주로 설명한다.
도 12를 참조하면, 본 발명의 또 다른 실시예에 따른 SoC 시스템에 포함된 디스플레이 드라이버(402)는 송수신부(412), 드라이버(422), 이미지 분석부(432), 및 인터럽트 생성부(452)를 포함할 수 있다.
송수신부(412)는 다양한 인터페이스 규격에 따라 변환한 명령, 신호, 인터럽트 및 데이터를 SoC 장치(도 1의 100)으로부터 제공받을 수 있다.
드라이버(422)는 송수신부(412)를 통해 제공된 이미지 데이터를 제공받고, 이를 바탕으로 이미지 신호를 생성할 수 있다. 구체적으로, 드라이버(422)는 제공받은 이미지 데이터에 대응하는 이미지 신호를 생성할 수 있다. 그리고, 드라이버(422)는 생성된 이미지 신호를 디스플레이 패널(도 1의 500)에 출력할 수 있다. 디스플레이 패널(도 1의 500)은 제공받은 이미지 신호로 구동되어 영상을 출력할 수 있다.
이미지 분석부(432)는 예를 들어, 송수신부(412)를 통해 제공된 스틸 이미지 데이터를 분석하여 디스플레이 패널(도 1의 500)에 출력될 이미지의 프레임 레이트를 결정하고, 그 결과를 인터럽트 생성부(452)에 제공할 수 있다.
즉, 본 실시예에서는, 이미지 분석부(432)가 인터럽트(예를 들어, 도 4의 W_I)를 생성하는 것이 아니라, 이미지 분석 결과만을 인터럽트 생성부(452)에 제공할 수 있다.
본 발명의 몇몇 실시에에서, 이러한 이미지 분석 결과는 인터럽트 생성부(452)에 포함된 카운터(442)의 목표 카운팅 값일 수 있다.
인터럽트 생성부(452)는 카운터(442)의 카운팅 값이 목표 카운팅 값에 도달하는지 모니터링하고, 카운터(442)의 카운팅 값이 목표 카운팅 값에 도달할 경우, 인터럽트(예를 들어, 도 4의 W_I)를 생성할 수 있다.
이렇게 생성된 인터럽트(예를 들어, 도 4의 W_I)는 트리거 신호(예를 들어, 도 4의 TE)에 동기화되어 송수신부(412)를 통해 SoC 장치(도 1의 100)에 제공될 수 있다.
도 13은 본 발명의 또 다른 실시예에 따른 SoC 시스템의 블록도이다.
도 13을 참조하면, 본 발명의 또 다른 실시예에 따른 SoC 시스템(600)은, SoC 장치(1), 파워 소스(620), 입출력 포트들(630), 확장 카드(640), 네트워크 장치(650), 디스플레이(660), 및 카메라 모듈(670)을 포함할 수 있다.
SoC 장치(1)는 앞서 설명한 SoC 장치(도 1의 100)과 실질적으로 동일할 수 있다. SoC 장치(1)는 구성 요소들(620~670) 중에서 적어도 하나의 동작을 제어할 수 있다.
파워 소스(620)는 구성 요소들(1, 및 630~670) 중에서 적어도 하나에 동작 전압을 공급할 수 있다.
입출력 포트들(630)은 SoC 시스템(600)으로 데이터를 전송하거나 또는 시스템(600)으로부터 출력된 데이터를 외부 장치로 전송할 수 있는 포트들을 포함할 수 있다.
확장 카드(640)는 예를 들어, SD(secure digital) 카드 또는 MMC(multimedia card)로 구현될 수 있다. 본 발명의 몇몇 실시예에서, 확장 카드(640)는 SIM(Subscriber Identification Module) 카드 또는 USIM(Universal Subscriber Identity Module) 카드일 수 있다.
네트워크 장치(650)는 SoC 시스템(600)을 무선 네트워크에 접속시킬 수 있는 장치를 포함할 수 있다.
디스플레이(660)는 입출력 포트들(630), 확장 카드(640), 또는 네트워크 장치(650)로부터 출력된 데이터를 디스플레이할 수 있다. 디스플레이(660)는 도 1에 도시된 디스플레이 장치(300)와 실질적으로 동일할 수 있다.
카메라 모듈(670)은 광학 이미지를 전기적인 이미지로 변환할 수 있는 모듈일 수 있다. 따라서, 카메라 모듈(670)로부터 출력된 전기적인 이미지는 SoC 장치(1) 또는 확장 카드(640)에 저장될 수 있다. 또한, 카메라 모듈(670)로부터 출력된 전기적인 이미지는 SoC 장치(1)의 제어에 따라 디스플레이(660)를 통하여 디스플레이될 수 있다. 본 발명의 몇몇 실시예에서, 카메라 모듈(670)은 이미지 센서를 포함할 수 있다.
도 14 내지 도 16은 본 발명의 몇몇 실시예들에 따른 SoC 시스템이 적용될 수 있는 예시적인 반도체 시스템들이다.
도 14는 태블릿 PC(1200)을 도시한 도면이고, 도 15는 노트북(1300)을 도시한 도면이며, 도 16은 스마트폰(1400)을 도시한 것이다.
앞서 설명한 본 발명의 실시예들에 따른 SoC 시스템 중 적어도 하나는 이러한 태블릿 PC(1200), 노트북(1300), 스마트폰(1400) 등에 사용될 수 있다.
또한, 본 발명의 실시예들에 따른 SoC 시스템 중 적어도 하나는 예시하지 않는 다른 집적 회로 장치에도 적용될 수 있음은 당업자에게 자명하다. 즉, 이상에서는 본 실시예에 따른 반도체 시스템의 예로, 태블릿 PC(1200), 노트북(1300), 및 스마트폰(1400)만을 들었으나, 본 실시예에 따른 반도체 시스템의 예가 이에 제한되는 것은 아니다.
본 발명의 몇몇 실시예에서, 반도체 시스템은, 컴퓨터, UMPC (Ultra Mobile PC), 워크스테이션, 넷북(net-book), PDA (Personal Digital Assistants), 포터블(portable) 컴퓨터, 무선 전화기(wireless phone), 모바일 폰(mobile phone), e-북(e-book), PMP(portable multimedia player), 휴대용 게임기, 네비게이션(navigation) 장치, 블랙박스(black box), 디지털 카메라(digital camera), 3차원 수상기(3-dimensional television), 디지털 음성 녹음기(digital audio recorder), 디지털 음성 재생기(digital audio player), 디지털 영상 녹화기(digital picture recorder), 디지털 영상 재생기(digital picture player), 디지털 동영상 녹화기(digital video recorder), 디지털 동영상 재생기(digital video player) 등으로 구현될 수도 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였으나, 본 발명은 상기 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 제조될 수 있으며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
100: SoC 장치
200: 외부 메모리
300: 디스플레이 장치
400: 디스플레이 드라이버
500: 디스플레이 패널

Claims (20)

  1. 외부로부터 트리거 신호를 제공받고, 이미지 데이터를 상기 트리거 신호를 이용하여 출력하는 디스플레이 컨트롤러; 및
    외부로부터 제1 인터럽트(interrupt)를 수신받는 송수신부를 포함하되,
    상기 디스플레이 컨트롤러는,
    제1 모드에서, 상기 이미지 데이터를 상기 트리거 신호에 포함된 펄스에 동기화시켜 출력하고,
    상기 제1 모드와 다른 제2 모드에서, 상기 제1 인터럽트가 수신되기 전까지 상기 이미지 데이터를 출력하지 않고, 상기 제1 인터럽트가 수신되면 상기 이미지 데이터를 상기 트리거 신호에 포함된 펄스에 동기화시켜 출력하는 SoC(System on Chip) 장치.
  2. 제 1항에 있어서,
    상기 제1 모드에서, 상기 이미지 데이터는 무빙(moving) 이미지 데이터를 포함하고,
    상기 제2 모드에서, 상기 이미지 데이터는 스틸(still) 이미지 데이터를 포함하는 SoC 장치.
  3. 제 1항에 있어서,
    상기 디스플레이 컨트롤러는,
    상기 제1 모드에서, 상기 이미지 데이터를 초당 n(n은 자연수)회 출력하고,
    상기 제2 모드에서, 상기 이미지 데이터를 초당 m(m은 상기 n보다 작은 자연수)회 출력하는 SoC 장치.
  4. 제 1항에 있어서,
    상기 트리거 신호는 상기 이미지 데이터를 바탕으로 이미지 신호를 생성하여 이를 디스플레이 패널에 제공하는 디스플레이 드라이버로부터 제공되는 SoC 장치.
  5. 제 1항에 있어서,
    상기 제1 인터럽트는 상기 트리거 신호에 동기화되어 상기 송수신부에 수신되는 SoC 장치.
  6. 제 5항에 있어서,
    상기 제1 인터럽트는 상기 트리거 신호에 포함된 제1 펄스에 동기화되어 상기 송수신부에 수신되고,
    상기 디스플레이 컨트롤러는, 상기 이미지 데이터를 상기 제1 펄스와 다른 제2 펄스에 동기화시켜 출력하는 SoC 장치.
  7. 제 1항에 있어서,
    상기 디스플레이 컨트롤러가 상기 이미지 데이터를 상기 트리거 신호에 포함된 펄스에 동기화시켜 출력하는 것은,
    외부 메모리에 저장된 상기 이미지 데이터가 상기 트리거 신호에 포함된 펄스에 동기화되어 출력되도록 상기 외부 메모리를 제어하는 것을 포함하는 SoC 장치.
  8. 제 1항에 있어서,
    상기 디스플레이 컨트롤러가 상기 제1 모드에서 동일한 이미지 데이터를 연속으로 p(p는 2이상의 자연수)회 출력하면, 상기 디스플레이 컨트롤러의 동작 모드가 상기 제1 모드에서 상기 제2 모드로 변경되는 SoC 장치.
  9. 제 1항에 있어서,
    상기 디스플레이 컨트롤러는 상기 송수신부에 수신된 상기 제1 인터럽트를 이용하여 상기 제2 모드로 동작하고,
    상기 송수신부가 외부로 상기 제1 인터럽트와 다른 제2 인터럽트를 송신하면, 상기 디스플레이 컨트롤러의 동작 모드가 상기 제2 모드에서 상기 제1 모드로 변경되는 SoC 장치.
  10. 외부로부터, 초당 n(n은 자연수)회의 펄스가 인가되는 트리거 신호를 제공받고, 이미지 데이터를 상기 트리거 신호를 이용하여 출력하는 디스플레이 컨트롤러; 및
    외부로부터 인터럽트(interrupt)를 수신받는 송수신부를 포함하되,
    상기 디스플레이 컨트롤러는,
    제1 모드에서, 상기 트리거 신호를 이용하여 상기 이미지 데이터를 초당 상기 n회 출력하고,
    상기 제1 모드와 다른 제2 모드에서, 상기 트리거 신호와 상기 수신받은 인터럽트를 이용하여 상기 이미지 데이터를 초당 m(m은 상기 n보다 작은 자연수)회 출력하는 SoC(System on Chip) 장치.
  11. 제 10항에 있어서,
    상기 인터럽트는, 외부로부터 상기 송수신부에 초당 상기 m회 인가되는 SoC 장치.
  12. 제 10항에 있어서,
    상기 m은 상기 이미지 데이터에 의해 결정되는 SoC 장치.
  13. 제 10항에 있어서,
    상기 제1 모드에서, 상기 이미지 데이터는 서로 다른 제1 및 제2 이미지 데이터를 포함하고,
    상기 제2 모드에서, 상기 이미지 데이터는 서로 동일한 제3 및 제4 이미지 데이터를 포함하는 SoC 장치.
  14. 이미지 데이터를 제공받아 이를 바탕으로 이미지 신호를 생성하고, 생성된 이미지 신호를 디스플레이 패널에 출력하는 드라이버; 및
    상기 이미지 데이터를 분석하여 상기 디스플레이 패널에 출력될 이미지의 프레임 레이트를 결정하고, 이를 바탕으로 인터럽트를 생성하여 출력하는 이미지 분석부를 포함하되,
    상기 인터럽트는 상기 드라이버에 상기 이미지 데이터가 제공되는 타이밍을 결정하는데 이용되는 디스플레이 드라이버.
  15. 제 14항에 있어서,
    상기 디스플레이 패널은 IGZO(Indium Gallium Zinc Oxide) 패널을 포함하는 디스플레이 드라이버.
  16. 제 14항에 있어서,
    상기 인터럽트의 출력 시점을 결정하는데 이용되는 카운터를 더 포함하는 디스플레이 드라이버.
  17. 제 14항에 있어서,
    상기 디스플레이 드라이버는, 외부로 복수의 펄스를 포함하는 트리거 신호를 출력하고,
    상기 이미지 분석부는, 상기 복수의 펄스 중 제1 펄스에 동기화되어 상기 이미지 데이터가 제공되고, 상기 복수의 펄스 중 상기 제1 펄스와 인접한 제2 펄스에 동기화되어 상기 이미지 데이터가 제공되지 않을 경우, 상기 제1 펄스에 동기화되어 제공된 이미지 데이터를 분석하여 상기 디스플레이 패널에 출력될 상기 이미지 신호의 프레임 레이트를 결정하는 디스플레이 드라이버.
  18. 제 14항에 있어서,
    상기 디스플레이 드라이버는, 제공받은 상기 이미지 데이터가 저장되는 프레임 버퍼를 더 포함하고,
    상기 이미지 분석부는, 미리 정한 타이밍에 상기 프레임 버퍼에 저장된 상기 이미지 데이터가 갱신되지 않을 경우, 상기 프레임 버퍼에 저장된 이미지 데이터를 분석하여 상기 디스플레이 패널에 출력될 상기 이미지 신호의 프레임 레이트를 결정하는 디스플레이 드라이버.
  19. 제 14항에 있어서,
    상기 이미지 데이터는 상기 이미지 데이터는 스틸(still) 이미지 데이터를 포함하는 디스플레이 드라이버.
  20. 이미지 데이터를 바탕으로 이미지 신호를 생성하여 이를 출력하는 디스플레이 드라이버; 및
    상기 디스플레이 드라이버로부터 제공받은 트리거 신호를 이용하여 상기 디스플레이 드라이버에 상기 이미지 데이터를 제공하는 SoC 장치를 포함하되,
    상기 SoC 장치는,
    상기 이미지 데이터가 제1 이미지 데이터인 경우, 상기 트리거 신호를 이용하여 상기 이미지 데이터를 상기 디스플레이 드라이버에 제공하고,
    상기 이미지 데이터가 상기 제1 이미지 데이터와 다른 제2 이미지 데이터인 경우, 상기 디스플레이 드라이버로부터 인터럽트를 제공받은 후 상기 트리거 신호를 이용하여 상기 이미지 데이터를 상기 디스플레이 드라이버에 제공하는 SoC 시스템.
KR1020140167569A 2014-09-12 2014-11-27 SoC 장치, 디스플레이 드라이버 및 이들을 포함하는 SoC 시스템 KR102297064B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US14/850,270 US10008182B2 (en) 2014-09-12 2015-09-10 System-on-chip (SoC) devices, display drivers and SoC systems including the same
CN201510580461.5A CN105427780B (zh) 2014-09-12 2015-09-11 片上系统(soc)装置、显示驱动器以及soc系统
TW104130014A TWI667608B (zh) 2014-09-12 2015-09-11 系統晶片裝置、顯示驅動器以及包括上述的系統晶片系統
US15/991,227 US10311832B2 (en) 2014-09-12 2018-05-29 System-on-chip (SoC) devices, display drivers and SoC systems including the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201462049508P 2014-09-12 2014-09-12
US62/049,508 2014-09-12

Publications (2)

Publication Number Publication Date
KR20160031374A true KR20160031374A (ko) 2016-03-22
KR102297064B1 KR102297064B1 (ko) 2021-09-01

Family

ID=55644836

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140167569A KR102297064B1 (ko) 2014-09-12 2014-11-27 SoC 장치, 디스플레이 드라이버 및 이들을 포함하는 SoC 시스템

Country Status (2)

Country Link
KR (1) KR102297064B1 (ko)
TW (1) TWI667608B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170113011A (ko) * 2016-03-31 2017-10-12 삼성전자주식회사 슬라이스 업데이트 맵을 이용하는 장치 및 방법
KR20230108670A (ko) 2022-01-11 2023-07-18 정윤희 친환경 커피박 방향제

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080048655A (ko) * 2006-11-29 2008-06-03 엘지디스플레이 주식회사 액정 표시장치의 구동장치 및 구동방법
KR20130012381A (ko) * 2011-07-25 2013-02-04 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20130018493A (ko) * 2011-08-08 2013-02-25 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20130091167A (ko) * 2012-02-07 2013-08-16 삼성전자주식회사 시스템온칩, 이의 동작 방법, 및 상기 시스템온칩를 포함하는 모바일 장치
KR20140020191A (ko) * 2012-08-08 2014-02-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 그 구동 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011089834A1 (en) * 2010-01-20 2011-07-28 Semiconductor Energy Laboratory Co., Ltd. Display device and method for driving the same
WO2011136018A1 (en) * 2010-04-28 2011-11-03 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic appliance
KR20120070921A (ko) * 2010-12-22 2012-07-02 엘지디스플레이 주식회사 타이밍 컨트롤러 및 이를 이용한 유기발광다이오드 표시장치
CN104115216B (zh) * 2012-02-20 2016-12-14 夏普株式会社 驱动装置和显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080048655A (ko) * 2006-11-29 2008-06-03 엘지디스플레이 주식회사 액정 표시장치의 구동장치 및 구동방법
KR20130012381A (ko) * 2011-07-25 2013-02-04 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20130018493A (ko) * 2011-08-08 2013-02-25 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20130091167A (ko) * 2012-02-07 2013-08-16 삼성전자주식회사 시스템온칩, 이의 동작 방법, 및 상기 시스템온칩를 포함하는 모바일 장치
KR20140020191A (ko) * 2012-08-08 2014-02-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 그 구동 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170113011A (ko) * 2016-03-31 2017-10-12 삼성전자주식회사 슬라이스 업데이트 맵을 이용하는 장치 및 방법
KR20230108670A (ko) 2022-01-11 2023-07-18 정윤희 친환경 커피박 방향제

Also Published As

Publication number Publication date
TWI667608B (zh) 2019-08-01
TW201610832A (zh) 2016-03-16
KR102297064B1 (ko) 2021-09-01

Similar Documents

Publication Publication Date Title
US10311832B2 (en) System-on-chip (SoC) devices, display drivers and SoC systems including the same
JP6088203B2 (ja) ディスプレイコントローラ、イメージデータ処理システム、及び携帯用装置のディスプレイデータ処理方法
TWI576800B (zh) 顯示驅動器及其操作方法以及攜帶型通信裝置
TWI492210B (zh) Receiving device, video refresh rate control method, device and system
JP6883377B2 (ja) 表示ドライバ、表示装置及び表示ドライバの動作方法
JP6321213B2 (ja) 表示制御装置、表示装置、および表示制御方法
US10554865B2 (en) Display controller for generating video sync signal using external clock, an application processor including the controller, and an electronic system including the controller
US20160086565A1 (en) Display driving circuit, method of operating display driving circuit, and system on chip
US9417682B2 (en) Display unit driving device with reduced power consumption
CN106297655B (zh) 一种oled显示屏及其显示控制装置
KR102225254B1 (ko) 표시 패널 컨트롤러 및 이를 포함하는 표시 장치
KR102207220B1 (ko) 디스플레이 드라이버, 디스플레이 드라이버 구동방법 및 영상 표시 시스템
KR102297064B1 (ko) SoC 장치, 디스플레이 드라이버 및 이들을 포함하는 SoC 시스템
KR20220143667A (ko) 지연된 그래픽 프로세싱 유닛 렌더 시간을 보상하기 위한 감소된 디스플레이 프로세싱 유닛 전달 시간
US20210096801A1 (en) Display control device, display device, and control method
CN109698971A (zh) 一种数据处理方法及装置
US10896660B2 (en) Display control device, display device, and display control method
US20140160106A1 (en) Display controller and apparatuses including the same
US11893925B2 (en) Always-on display signal generator
KR20180036142A (ko) 표시장치
CN108268087B (zh) 半导体装置、半导体系统和操作半导体装置的方法
KR20230097517A (ko) 표시장치
CN117496866A (zh) 薄膜晶体管tft屏驱动系统、方法和显示设备
KR20170034210A (ko) 반도체 장치
KR20130097327A (ko) 그래픽 데이터 출력 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant