KR102225254B1 - 표시 패널 컨트롤러 및 이를 포함하는 표시 장치 - Google Patents

표시 패널 컨트롤러 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR102225254B1
KR102225254B1 KR1020140112085A KR20140112085A KR102225254B1 KR 102225254 B1 KR102225254 B1 KR 102225254B1 KR 1020140112085 A KR1020140112085 A KR 1020140112085A KR 20140112085 A KR20140112085 A KR 20140112085A KR 102225254 B1 KR102225254 B1 KR 102225254B1
Authority
KR
South Korea
Prior art keywords
display panel
controller
display
refresh rate
integrated circuit
Prior art date
Application number
KR1020140112085A
Other languages
English (en)
Other versions
KR20160025198A (ko
Inventor
이종협
김경만
노종호
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020140112085A priority Critical patent/KR102225254B1/ko
Priority to US14/837,684 priority patent/US10249253B2/en
Publication of KR20160025198A publication Critical patent/KR20160025198A/ko
Application granted granted Critical
Publication of KR102225254B1 publication Critical patent/KR102225254B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시 패널 컨트롤러는 기 설정된 프레임 레이트로 스틸 이미지를 표시하도록 표시 패널을 구동하는 표시 구동 집적 회로, 스틸 이미지를 구현하기 위한 스틸 이미지 데이터 및 내부의 타이밍 컨트롤러에서 생성되는 복수의 제어 신호들을 표시 구동 집적 회로에 제공하는 어플리케이션 프로세서, 및 표시 패널의 최소 리프레시 레이트에 기초하여 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러를 포함한다.

Description

표시 패널 컨트롤러 및 이를 포함하는 표시 장치{DISPLAY PANEL CONTROLLER AND DISPLAY DEVICE INCLUDING THE SAME}
본 발명은 표시 장치에 관한 것이다. 보다 상세하게는, 본 발명은 이그조(Indium Gallium Zinc Oxide; IGZO) 표시 패널을 제어하는 표시 패널 컨트롤러 및 이를 포함하는 표시 장치에 관한 것이다.
일반적으로, 전자 기기는 사용자에게 시각적 정보를 전달하기 위한 표시 장치를 포함하고, 이러한 표시 장치로 액정 표시 패널을 구비한 액정 표시 장치가 널리 사용되고 있다. 최근, 스틸 이미지(still image) 즉, 정지 화상을 표시함에 있어 낮은 소비 전력을 소모하는 에너지 절약형 액정 표시 패널 즉, 이그조 표시 패널이 주목받고 있다. 이그조 표시 패널은 인듐(Indium), 갈륨(Gallium), 아연(Zinc) 및 옥사이드(Oxide)로 구성된 표시 패널로서, 종래의 액정 표시 패널에 비해 전기 누전이 적기 때문에 리프레시(refresh) 동작이 수행되는 횟수가 줄어들어 상대적으로 낮은 소비 전력을 소모할 수 있다. 하지만, 종래의 표시 장치에서는 어플리케이션 프로세서(application processor; AP) 내부의 중앙 처리 유닛(central processing unit; CPU)이 이그조 표시 패널의 프레임 레이트(frame rate) 조절에 개입해야만 하고, 표시 구동 집적 회로(display driver integrated circuit; DDIC)가 프레임 메모리 장치를 포함해야 하므로, 종래의 표시 장치는 이그조 표시 패널의 이점을 충분히 살리지 못할 뿐만 아니라, 제조 비용이 높기 때문에(예를 들어, 표시 구동 집적 회로가 프레임 메모리 장치를 구비해야 함) 가격 경쟁력이 떨어지고 있다.
본 발명의 일 목적은 어플리케이션 프로세서 내부의 중앙 처리 유닛이 표시 패널(예를 들어, 이그조 표시 패널)의 프레임 레이트 조절에 개입하지 않고, 표시 구동 집적 회로가 프레임 메모리 장치를 포함하지 않더라도, 표시 패널의 프레임 레이트를 효율적으로 조절(예를 들어, 감소)하는 표시 패널 컨트롤러를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널 컨트롤러를 포함하는 표시 장치를 제공하는 것이다.
다만, 본 발명의 목적은 상술한 목적들로 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 패널 컨트롤러는 기 설정된 프레임 레이트(frame rate)로 스틸 이미지(still image)를 표시하도록 표시 패널을 구동하는 표시 구동 집적 회로, 상기 스틸 이미지를 구현하기 위한 스틸 이미지 데이터 및 내부의 타이밍 컨트롤러에서 생성되는 복수의 제어 신호들을 상기 표시 구동 집적 회로에 제공하는 어플리케이션 프로세서, 및 상기 표시 패널의 최소 리프레시 레이트(minimum refresh rate)에 기초하여 상기 표시 패널의 프레임 싱크(frame sync)를 제어하는 싱크 컨트롤러를 포함할 수 있다.
일 실시예에 의하면, 상기 표시 패널 컨트롤러는 상기 스틸 이미지 데이터 및 상기 표시 패널의 표시 특성을 분석하여 상기 최소 리프레시 레이트를 결정하는 이미지 애널라이저를 더 포함할 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러는 상기 어플리케이션 프로세서의 내부에 위치하고, 상기 이미지 애널라이저는 상기 표시 구동 집적 회로의 내부에 위치할 수 있다.
일 실시예에 의하면, 상기 이미지 애널라이저가 상기 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 상기 싱크 컨트롤러에 제공할 수 있고, 상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 상기 표시 구동 집적 회로에서 출력되는 티어링 효과 제어 신호를 카운트하여 프레임 스타트 신호를 생성하고, 상기 프레임 스타트 신호를 상기 타이밍 컨트롤러에 제공할 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러 및 상기 이미지 애널라이저는 상기 표시 구동 집적 회로의 내부에 위치할 수 있다.
일 실시예에 의하면, 상기 이미지 애널라이저가 상기 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 상기 싱크 컨트롤러에 제공할 수 있고, 상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 프레임 인에이블 신호를 생성하고, 상기 프레임 인에이블 신호를 프레임 스타트 신호로서 상기 타이밍 컨트롤러에 제공할 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러 및 상기 이미지 애널라이저는 상기 어플리케이션 프로세서의 내부에 위치할 수 있다.
일 실시예에 의하면, 상기 이미지 애널라이저가 상기 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 상기 싱크 컨트롤러에 제공할 수 있고, 상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 상기 표시 구동 집적 회로에서 출력되는 티어링 효과 제어 신호를 카운트하여 프레임 스타트 신호를 생성하고, 상기 프레임 스타트 신호를 상기 타이밍 컨트롤러에 제공할 수 있다.
일 실시예에 의하면, 상기 최소 리프레시 레이트는 상기 표시 패널의 워스트 리프레시 레이트(worst refresh rate)일 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러는 상기 표시 구동 집적 회로의 내부에 위치할 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 프레임 인에이블 신호를 생성하고, 상기 프레임 인에이블 신호를 프레임 스타트 신호로서 상기 타이밍 컨트롤러에 제공할 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러는 상기 어플리케이션 프로세서의 내부에 위치할 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 상기 표시 구동 집적 회로에서 출력되는 티어링 효과 제어 신호를 카운트하여 프레임 스타트 신호를 생성하고, 상기 프레임 스타트 신호를 상기 타이밍 컨트롤러에 제공할 수 있다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 이그조(IGZO) 표시 패널, 기 설정된 프레임 레이트(frame rate)로 스틸 이미지(still image)를 표시하도록 상기 이그조 표시 패널을 구동하는 표시 구동 집적 회로, 상기 스틸 이미지를 구현하기 위한 스틸 이미지 데이터 및 내부의 타이밍 컨트롤러에서 생성되는 복수의 제어 신호들을 상기 표시 구동 집적 회로에 제공하는 어플리케이션 프로세서, 및 상기 이그조 표시 패널의 최소 리프레시 레이트(minimum refresh rate)에 기초하여 상기 이그조 표시 패널의 프레임 싱크(frame sync)를 제어하는 싱크 컨트롤러를 포함할 수 있다.
일 실시예에 의하면, 상기 표시 장치는 상기 스틸 이미지 데이터 및 상기 이그조 표시 패널의 표시 특성을 분석하여 상기 최소 리프레시 레이트를 결정하는 이미지 애널라이저를 더 포함할 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러는 상기 어플리케이션 프로세서의 내부에 위치하고, 상기 이미지 애널라이저는 상기 표시 구동 집적 회로의 내부에 위치할 수 있다.
일 실시예에 의하면, 상기 이미지 애널라이저가 상기 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 상기 싱크 컨트롤러에 제공할 수 있고, 상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 상기 표시 구동 집적 회로에서 출력되는 티어링 효과 제어 신호를 카운트하여 프레임 스타트 신호를 생성하고, 상기 프레임 스타트 신호를 상기 타이밍 컨트롤러에 제공할 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러 및 상기 이미지 애널라이저는 상기 표시 구동 집적 회로의 내부에 위치할 수 있다.
일 실시예에 의하면, 상기 이미지 애널라이저가 상기 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 상기 싱크 컨트롤러에 제공할 수 있고, 상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 프레임 인에이블 신호를 생성하고, 상기 프레임 인에이블 신호를 프레임 스타트 신호로서 상기 타이밍 컨트롤러에 제공할 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러 및 상기 이미지 애널라이저는 상기 어플리케이션 프로세서의 내부에 위치할 수 있다.
일 실시예에 의하면, 상기 이미지 애널라이저가 상기 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 상기 싱크 컨트롤러에 제공할 수 있고, 상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 상기 표시 구동 집적 회로에서 출력되는 티어링 효과 제어 신호를 카운트하여 프레임 스타트 신호를 생성하고, 상기 프레임 스타트 신호를 상기 타이밍 컨트롤러에 제공할 수 있다.
일 실시예에 의하면, 상기 최소 리프레시 레이트는 상기 표시 패널의 워스트 리프레시 레이트(worst refresh rate)일 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러는 상기 표시 구동 집적 회로의 내부에 위치하고, 상기 최소 리프레시 레이트를 기초로 프레임 인에이블 신호를 생성하며, 상기 프레임 인에이블 신호를 프레임 스타트 신호로서 상기 타이밍 컨트롤러에 제공할 수 있다.
일 실시예에 의하면, 상기 싱크 컨트롤러는 상기 어플리케이션 프로세서의 내부에 위치하고, 상기 최소 리프레시 레이트를 기초로 상기 표시 구동 집적 회로에서 출력되는 티어링 효과 제어 신호를 카운트하여 프레임 스타트 신호를 생성하며, 상기 프레임 스타트 신호를 상기 타이밍 컨트롤러에 제공할 수 있다.
본 발명의 실시예들에 따른 표시 패널 컨트롤러는 어플리케이션 프로세서 또는 표시 구동 집적 회로 내에 표시 패널의 최소 리프레시 레이트를 분석하는 이미지 애널라이저와 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러를 포함하거나, 또는 어플리케이션 프로세서 또는 표시 구동 집적 회로 내에 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러를 포함함으로써, 어플리케이션 프로세서 내부의 중앙 처리 유닛이 표시 패널의 프레임 레이트 조절에 개입하지 않고, 표시 구동 집적 회로가 프레임 메모리 장치를 포함하지 않더라도, 표시 패널의 프레임 레이트를 효율적으로 조절(즉, 감소)할 수 있다.
본 발명의 실시예들에 따른 표시 장치는 상기 표시 패널 컨트롤러를 포함함으로써 스틸 이미지를 표시함에 있어 소비 전력을 최소화(또는, 감소)하여 저전력으로 동작할 수 있다.
다만, 본 발명의 효과는 상술한 효과들로 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 장치에 구비된 표시 패널 컨트롤러를 나타내는 블록도이다.
도 3은 도 2의 표시 패널 컨트롤러의 일 예를 나타내는 블록도이다.
도 4는 도 3의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 도면이다.
도 5는 도 3의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 타이밍도이다.
도 6은 도 2의 표시 패널 컨트롤러의 다른 예를 나타내는 블록도이다.
도 7은 도 6의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 도면이다.
도 8은 도 6의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 타이밍도이다.
도 9는 도 2의 표시 패널 컨트롤러의 또 다른 예를 나타내는 블록도이다.
도 10은 도 9의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 도면이다.
도 11은 도 2의 표시 패널 컨트롤러의 또 다른 예를 나타내는 블록도이다.
도 12a는 도 11의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 도면이다.
도 12b는 도 11의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 다른 예를 나타내는 도면이다.
도 13은 도 2의 표시 패널 컨트롤러의 또 다른 예를 나타내는 블록도이다.
도 14a는 도 13의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 도면이다.
도 14b는 도 13의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 다른 예를 나타내는 도면이다.
도 15는 본 발명의 실시예들에 따른 전자 기기를 나타내는 블록도이다.
도 16은 도 15의 전자 기기가 스마트폰으로 구현되는 일 예를 나타내는 도면이다.
도 17은 도 15의 전자 기기가 디지털 카메라로 구현되는 일 예를 나타내는 도면이다.
본문에 개시되어 있는 본 발명의 실시예들에 대해서, 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 실시예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 실시예들은 다양한 형태로 실시될 수 있으며 본문에 설명된 실시예들에 한정되는 것으로 해석되어서는 아니 된다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
제 1, 제 2 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 상기 구성 요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성 요소를 다른 구성 요소로부터 구별하는 목적으로 사용될 수 있다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제 1 구성 요소는 제 2 구성 요소로 명명될 수 있고, 유사하게 제 2 구성 요소도 제 1 구성 요소로 명명될 수 있다.
어떤 구성 요소가 다른 구성 요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성 요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성 요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성 요소가 다른 구성 요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성 요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성 요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 설시된 특징, 숫자, 단계, 동작, 구성 요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성 요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미이다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미인 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
이하, 첨부한 도면들을 참조하여, 본 발명의 실시예들을 보다 상세하게 설명하고자 한다. 도면 상의 동일한 구성 요소에 대해서는 동일한 참조 부호를 사용하고, 동일한 구성 요소에 대해서는 중복된 설명을 생략하기로 한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이고, 도 2는 도 1의 표시 장치에 구비된 표시 패널 컨트롤러를 나타내는 블록도이다.
도 1 및 도 2를 참조하면, 표시 장치(100)는 표시 패널(120) 및 표시 패널 컨트롤러(140)를 포함하고, 표시 패널 컨트롤러(140)는 어플리케이션 프로세서(160) 및 표시 구동 집적 회로(180)를 포함할 수 있다.
표시 패널(120)은 복수의 화소(pixel)들을 구비할 수 있다. 표시 패널(120)은 제 1 내지 제 n(단, n은 2이상의 정수) 게이트 라인들을 통해 표시 패널 컨트롤러(140)의 표시 구동 집적 회로(180)(즉, 게이트 구동 회로)와 연결될 수 있고, 제 1 내지 제 m(단, m은 2이상의 정수) 소스 라인들을 통해 표시 패널 컨트롤러(140)의 표시 구동 집적 회로(180)(즉, 소스 구동 회로)와 연결될 수 있다. 이 때, 복수의 화소들은 제 1 내지 제 n 게이트 라인들과 제 1 내지 제 m 소스 라인들의 교차점들에 위치하기 때문에, 표시 패널(120)은 n*m개의 화소들을 포함할 수 있다. 일 실시예에서, 표시 패널(120)은 인듐(Indium), 갈륨(Gallium), 아연(Zinc) 및 옥사이드(Oxide)로 구성된 이그조(IGZO) 표시 패널일 수 있다. 이 경우, 표시 패널(120)(즉, 이그조 표시 패널)은 종래의 액정 표시 패널에 비해 전기 누전이 적기 때문에 리프레시 동작이 수행되는 횟수가 줄어들어 상대적으로 낮은 소비 전력을 소모할 수 있다. 한편, 도 1에서는 표시 장치(100)가 표시 패널(120) 및 표시 패널 컨트롤러(140)를 포함하는 것으로 간략하게 도시되어 있지만, 표시 장치(100)는 액정 표시(liquid crystal display) 장치, 유기 발광 표시(organic light emitting display) 장치 등일 수 있고, 표시 장치(100)의 종류에 따른 다른 구성 요소들이 더 포함될 수 있다.
표시 패널 컨트롤러(140)는 스틸 이미지 데이터(IMI)를 입력받아 표시 패널(120) 상에서 스틸 이미지(SIM)가 표시되도록 할 수 있다. 일 실시예에서, 도 2에 도시된 바와 같이, 표시 패널 컨트롤러(140)는 어플리케이션 프로세서(160) 및 표시 구동 집적 회로(180)를 포함할 수 있다. 어플리케이션 프로세서(160)는 스틸 이미지(SIM)을 구현하기 위한 스틸 이미지 데이터(IMI) 및 내부의 타이밍 컨트롤러에서 생성되는 복수의 제어 신호들(CTL)을 표시 구동 집적 회로(180)에 제공할 수 있다. 예를 들어, 상기 타이밍 컨트롤러는 수직 동기 신호, 수평 동기 신호, 메인 클럭 신호 및 데이터 인에이블 신호(DE) 등의 타이밍(timing) 신호들을 이용하여 소스 구동 회로를 제어하기 위한 소스 타이밍 제어 신호 및 게이트 구동 회로를 제어하기 위한 게이트 타이밍 제어 신호를 생성할 수 있다. 이 때, 소스 타이밍 제어 신호는 소스 스타트 펄스(source start pulse) 신호, 소스 샘플링 클럭(source sampling clock) 신호, 소스 출력 인에이블(source output enable) 신호 등을 포함할 수 있고, 게이트 타이밍 제어 신호는 게이트 스타트 펄스(gate start pulse) 신호, 게이트 시프트 클럭(gate shift clock) 신호, 게이트 출력 인에이블 신호(gate output enable), 시프트 방향 제어 신호 등을 포함할 수 있다. 다만, 이것은 예시적인 것으로서 상기 제어 신호들이 그에 한정되는 것은 아니다. 한편, 어플리케이션 프로세서(160)는 상기 타이밍 컨트롤러 외에도 어플리케이션 프로세서(160)의 전반적인 동작을 제어하는 중앙 처리 유닛(central processing unit; CPU) 등을 더 포함할 수 있다.
표시 구동 집적 회로(180)는 표시 패널(120)이 기 설정된 프레임 레이트로 스틸 이미지(SIM)를 표시하도록 표시 패널(120)을 구동할 수 있다. 이를 위해, 표시 구동 집적 회로(120)는 게이트 구동 회로 및 소스 구동 회로를 포함할 수 있다. 게이트 구동 회로는 제 1 내지 제 n 게이트 라인들을 통해 표시 패널(120)에 게이트 신호들을 제공할 수 있다. 소스 구동 회로는 제 1 내지 제 m 소스 라인들을 통해 표시 패널(120)에 소스 신호들을 제공할 수 있다. 이 때, 표시 구동 집적 회로(120)의 게이트 구동 회로와 소스 구동 회로는 어플리케이션 프로세서(160) 내부의 타이밍 컨트롤러에서 제공되는 복수의 제어 신호들에 의해 제어될 수 있다. 한편, 실시예에 따라, 표시 구동 집적 회로(180)는 티어링 효과(tearing effect) 제어 신호를 생성하기 위한 신호 생성 회로를 더 포함할 수 있다. 일반적으로, 표시 패널(120) 상에 스틸 이미지(SIM)가 표시될 때, 스틸 이미지(SIM)가 갱신되지 않더라도, 표시 패널(120)은 주기적으로 리프레시 동작을 수행해야 한다. 그러나, 표시 패널(120)이 이그조 표시 패널인 경우 전기 누전이 적어 리프레시 동작이 수행되는 횟수가 줄어들 수 있으므로, 표시 패널(120) 상에 스틸 이미지(SIM)를 표시할 때 표시 패널(120)의 프레임 레이트를 감소시킬 수 있다.
하지만, 종래의 표시 장치는 표시 패널(120)의 프레임 레이트를 감소시킴에 있어서, 어플리케이션 프로세서(160) 내부의 중앙 처리 유닛이 표시 패널(120)의 프레임 레이트 조절에 개입해야 하고, 표시 구동 집적 회로(180)가 프레임 메모리 장치를 포함(즉, 스틸 이미지(SIM)를 구현하기 위한 스틸 이미지 데이터를 저장해야 함)해야 한다. 예를 들어, 종래의 표시 장치에서, 표시 패널(120) 상에 스틸 이미지(SIM)를 표시함에 있어 표시 구동 집적 회로(180)에 프레임 메모리 장치가 포함되지 않는 경우, 표시 패널(120)의 프레임 레이트를 60fps(frame per second)로 유지하기 위해서는 표시 구동 집적 회로(180)가 프레임 싱크 신호를 어플리케이션 프로세서(160)로 제공해야 한다. 이 때, 표시 패널(120)의 프레임 레이트를 감소시키기 위해서는 표시 구동 집적 회로(180)에서 전달되는 프레임 싱크 신호를 제어해야 하는데, 상기 제어는 어플리케이션 프로세서(160) 내부의 중앙 처리 유닛에 의해 처리될 수밖에 없다. 이것은 중앙 처리 유닛에 부담을 주게 될 뿐만 아니라, 어플리케이션 프로세서(160)의 구성 요소들을 아이들(idle) 상태로 진입하지 못하게 한다. 따라서, 종래의 표시 장치는 이그조 표시 패널의 이점(예를 들어, 저전력 등)을 충분히 살리지 못할 뿐만 아니라, 표시 구동 집적 회로(180)가 프레임 메모리 장치 등을 구비함에 따라 제조 비용이 높아져 가격 경쟁력이 떨어진다.
이러한 문제점을 해결하기 위해, 표시 장치(100)는 표시 패널(120)의 최소 리프레시 레이트에 기초하여 표시 패널(120)의 프레임 싱크를 제어하는 싱크 컨트롤러를 포함할 수 있다. 일 실시예에서, 표시 패널(120)의 최소 리프레시 레이트는 이미지 애널라이저에 의해 결정될 수 있다. 다시 말하면, 표시 장치(100)는 스틸 이미지 데이터(IMI) 및 표시 패널(120)의 표시 특성을 분석함으로써 표시 패널(120)의 최소 리프레시 레이트를 결정하는 이미지 애널라이저를 포함할 수 있다. 한편, 표시 장치(100) 내에서 싱크 컨트롤러와 이미지 애널라이저 각각은 어플리케이션 프로세서(160) 또는 표시 구동 집적 회로(180)에 포함될 수 있다. 예를 들어, 싱크 컨트롤러는 어플리케이션 프로세서(160)의 내부에 위치하고, 이미지 애널라이저는 표시 구동 집적 회로(180)의 내부에 위치할 수 있다. 또는, 싱크 컨트롤러 및 이미지 애널라이저는 표시 구동 집적 회로(180)의 내부에 위치할 수 있다. 또는, 싱크 컨트롤러 및 이미지 애널라이저는 어플리케이션 프로세서(160)의 내부에 위치할 수 있다. 이 때, 표시 장치(100) 내에서 싱크 컨트롤러와 이미지 애널라이저가 각각 어디에 위치하느냐에 따라 어플리케이션 프로세서(160)와 표시 구동 집적 회로(180) 사이의 인터액션(interaction)은 달라질 수 있다. 다만, 이에 대해서는 도 3 내지 도 14b를 참조하여 자세하게 후술하기로 한다.
다른 실시예에서, 표시 패널(120)의 최소 리프레시 레이트는 표시 패널(120)의 워스트 리프레시 레이트로 결정될 수 있다. 이 경우, 표시 장치(100)는 이미지 애널라이저를 포함하지 않지만, 스틸 이미지 데이터(IMI)에 따른 표시 패널(120)의 표시 특성이 고려되지 않을 수 있다. 또 다른 실시예에서, 표시 패널(120)의 최소 리프레시 레이트는 어플리케이션 프로세서(160) 내부의 중앙 처리 유닛이 결정할 수 있다. 이 경우, 표시 장치(100)가 이미지 애널라이저를 포함하지 않지만, 어플리케이션 프로세서(160) 내부의 중앙 처리 유닛이 표시 패널(120)의 프레임 레이트 조절에 일부 개입할 수 있다. 상기 실시예들에서는, 표시 장치(100) 내에서 싱크 컨트롤러가 어플리케이션 프로세서(160) 또는 표시 구동 집적 회로(180)에 포함될 수 있다. 상술한 바와 같이, 표시 장치(100) 내에서 싱크 컨트롤러가 어디에 위치하느냐에 따라 어플리케이션 프로세서(160)와 표시 구동 집적 회로(180) 사이의 인터액션은 달라질 수 있다. 한편, 상기 실시예들에서는, 표시 장치(100)가 이미지 애널라이저를 포함하지 않으므로, 표시 패널(120)의 최소 리프레시 레이트가 결정됨에 있어서 스틸 이미지 데이터(IMI)에 따른 표시 패널(120)의 표시 특성이 고려되지 않는다. 그러므로, 표시 장치(100)가 표시 패널(120)의 최소 리프레시 레이트에 기초하여 표시 패널(120)의 프레임 싱크를 제어하는 싱크 컨트롤러 및 스틸 이미지 데이터와 표시 패널(120)의 표시 특성을 분석하여 표시 패널(120)의 최소 리프레시 레이트를 결정하는 이미지 애널라이저를 모두 포함하는 이전 실시예가 상기 실시예들에 비해 보다 효과적일 수 있다.
이와 같이, 표시 패널 컨트롤러(140)는 어플리케이션 프로세서(160) 또는 표시 구동 집적 회로(180) 내에 표시 패널(120)의 최소 리프레시 레이트를 분석하는 이미지 애널라이저와 표시 패널(120)의 프레임 싱크를 제어하는 싱크 컨트롤러를 포함하거나, 또는 어플리케이션 프로세서(160) 또는 표시 구동 집적 회로(180) 내에 표시 패널(120)의 프레임 싱크를 제어하는 싱크 컨트롤러를 포함함으로써, 어플리케이션 프로세서(160) 내부의 중앙 처리 유닛이 표시 패널(120)의 프레임 레이트 조절에 개입하지 않고, 표시 구동 집적 회로(180)가 프레임 메모리 장치를 포함하지 않더라도, 표시 패널(120)의 프레임 레이트를 효율적으로 조절(예를 들어, 감소)할 수 있다. 이에, 표시 패널 컨트롤러(140)를 포함하는 표시 장치(100)는 스틸 이미지(SIM)를 표시함에 있어 소비 전력을 최소화하여 저전력으로 동작할 수 있다. 한편, 표시 패널 컨트롤러(140)는 표시 패널(120)에 표시되는 스틸 이미지(SIM)에 대한 리프레시 동작을 수행할 때, 어플리케이션 프로세서(160) 내부의 중앙 처리 유닛 등을 아이들 상태로 유지(즉, 표시 패널 컨트롤러(140)가 저전력으로 동작)시킬 수 있다. 즉, 표시 패널 컨트롤러(140)는 스틸 이미지(SIM)에 대한 리프레시 동작에 따른 부담을 어플리케이션 프로세서(160) 내부의 중앙 처리 유닛에 주지 않으므로, 표시 패널(120) 즉, 이그조 표시 패널의 이점을 극대화할 수 있다.
도 3은 도 2의 표시 패널 컨트롤러의 일 예를 나타내는 블록도이고, 도 4는 도 3의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 도면이며, 도 5는 도 3의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 타이밍도이다.
도 3 내지 도 5를 참조하면, 표시 패널 컨트롤러(200)는 어플리케이션 프로세서(220) 및 표시 구동 집적 회로(240)를 포함할 수 있다. 이 때, 어플리케이션 프로세서(220)는 중앙 처리 유닛(222), 타이밍 컨트롤러(224) 및 싱크 컨트롤러(226)를 포함할 수 있고, 표시 구동 집적 회로(240)는 이미지 애널라이저(242)를 포함할 수 있다. 즉, 싱크 컨트롤러(226)가 어플리케이션 프로세서(220)의 내부에 위치하고, 이미지 애널라이저(242)가 표시 구동 집적 회로(240)의 내부에 위치하는 것이다.
어플리케이션 프로세서(220)에 구비된 싱크 컨트롤러(226)는 표시 패널의 최소 리프레시 레이트(SG)에 기초하여 표시 패널의 프레임 싱크를 제어할 수 있고, 표시 구동 집적 회로(240)에 구비된 이미지 애널라이저(242)는 스틸 이미지 데이터(IMI) 및 표시 패널의 표시 특성을 분석하여 표시 패널의 최소 리프레시 레이트(SG)를 결정할 수 있다. 우선, 표시 패널 상에 스틸 이미지를 표시하기 위해, 중앙 처리 유닛(222)은 스틸 이미지 데이터(IMI)가 외부 메모리 장치로부터 타이밍 컨트롤러(224)에 전달되도록 제어할 수 있다. 이에, 타이밍 컨트롤러(224)는 스틸 이미지 데이터(IMI)를 표시 구동 집적 회로(240)로 전달하여 표시 패널 상에 스틸 이미지가 표시되도록 할 수 있다. 이후, 중앙 처리 유닛(222)은 표시 패널의 프레임 레이트 조절에 개입하지 않는다. 구체적으로, 도 4에 도시된 바와 같이, 외부 메모리 장치로부터 어플리케이션 프로세서(220)를 거쳐 표시 구동 집적 회로(240)에 스틸 이미지 데이터(IMI)가 전달되면, 표시 구동 집적 회로(240)에 구비된 이미지 애널라이저(242)가 스틸 이미지 데이터(IMI) 및 표시 패널의 표시 특성을 분석하여 표시 패널의 최소 리프레시 레이트(SG)를 결정(즉, ALZ로 표시)하고, 최소 리프레시 레이트(SG)를 나타내는 리프레시 레이트 신호(IAI)를 어플리케이션 프로세서(220)(즉, 싱크 컨트롤러(226))에 제공할 수 있다.
한편, 표시 구동 집적 회로(240)는 티어링 효과 제어 신호(TE)를 생성하기 위한 신호 생성 회로를 더 포함할 수 있고, 티어링 효과 제어 신호(TE)는 표시 구동 집적 회로(240)에 의해 어플리케이션 프로세서(220)로 지속적으로 또는 주기적으로 제공될 수 있다. 이 때, 표시 구동 집적 회로(240)는 티어링 효과 제어 신호(TE)를 어플리케이션 프로세서(220)에 제공하면, 싱크 컨트롤러(226)는 최소 리프레시 레이트(SG)를 기초로 티어링 효과 제어 신호(TE)를 카운트하여 프레임 스타트(frame start) 신호를 생성(즉, DET로 표시)할 수 있다. 예를 들어, 도 5에 도시된 바와 같이, 표시 구동 집적 회로(240)가 티어링 효과 제어 신호(TE)를 어플리케이션 프로세서(220)에 제공하면, 싱크 컨트롤러(226)는 최소 리프레시 레이트(SG)만큼 클럭들을 스킵(skip)함으로써 프레임 스타트 신호를 생성(즉, DET로 표시)할 수 있다. 따라서, 프레임 스타트 신호는 선택된 클럭들(DA, DB, DC로 표시)로 구성될 수 있다. 이후, 싱크 컨트롤러(226)가 타이밍 컨트롤러(224)에 프레임 스타트 신호를 제공하면, 타이밍 컨트롤러(224)는 스틸 이미지 데이터(IMI)를 프레임 스타트 신호에 동기하여(즉, 최소 리프레시 레이트(SG)로) 표시 구동 집적 회로(240)에 제공할 수 있다. 이 때, 타이밍 컨트롤러(224)는 스틸 이미지에 대한 리프레시 동작을 수행하기 위한 제어 신호들(FSS)을 표시 구동 집적 회로(240)에 제공할 수 있다.
이와 같이, 표시 패널 컨트롤러(200)는 표시 패널의 최소 리프레시 레이트(SG)를 분석하는 이미지 애널라이저(242)와 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러(226)를 포함함으로써, 어플리케이션 프로세서(220) 내의 중앙 처리 유닛(222)이 표시 패널의 프레임 레이트 조절에 개입하지 않고, 표시 구동 집적 회로(240)가 프레임 메모리 장치를 포함하지 않더라도, 표시 패널의 프레임 레이트를 효율적으로 조절할 수 있다. 한편, 도 3 내지 도 5에서는 설명의 편의를 위해 어플리케이션 프로세서(220)와 표시 구동 집적 회로(240)를 간략하게 도시하였다. 즉, 어플리케이션 프로세서(220)는 중앙 처리 유닛(222), 타이밍 컨트롤러(224) 및 싱크 컨트롤러(226) 외에 다양한 구성 요소들을 포함할 수 있고, 표시 구동 집적 회로(240)도 이미지 애널라이저(242) 외에 다양한 구성 요소들(예를 들어, 게이트 구동 회로, 소스 구동 회로 등)을 포함할 수 있다. 그러므로, 싱크 컨트롤러(226)는 어플리케이션 프로세서(220)의 내부에 위치하고 이미지 애널라이저(242)는 표시 구동 집적 회로(240)의 내부에 위치하는 표시 패널 컨트롤러(200)의 구조가 도 3에 도시된 구조로 한정되는 것이 아님을 이해하여야 할 것이다.
도 6은 도 2의 표시 패널 컨트롤러의 다른 예를 나타내는 블록도이고, 도 7은 도 6의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 도면이며, 도 8은 도 6의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 타이밍도이다.
도 6 내지 도 8을 참조하면, 표시 패널 컨트롤러(300)는 어플리케이션 프로세서(320) 및 표시 구동 집적 회로(340)를 포함할 수 있다. 이 때, 어플리케이션 프로세서(320)는 중앙 처리 유닛(322) 및 타이밍 컨트롤러(324)를 포함할 수 있고, 표시 구동 집적 회로(340)는 이미지 애널라이저(342) 및 싱크 컨트롤러(344)를 포함할 수 있다. 즉, 이미지 애널라이저(342) 및 싱크 컨트롤러(344)가 표시 구동 집적 회로(340)의 내부에 위치하는 것이다.
표시 구동 집적 회로(340)에 구비된 싱크 컨트롤러(344)는 표시 패널의 최소 리프레시 레이트에 기초하여 표시 패널의 프레임 싱크를 제어할 수 있고, 표시 구동 집적 회로(340)에 구비된 이미지 애널라이저(342)는 스틸 이미지 데이터(IMI) 및 표시 패널의 표시 특성을 분석하여 표시 패널의 최소 리프레시 레이트를 결정할 수 있다. 우선, 표시 패널 상에 스틸 이미지를 표시하기 위해, 중앙 처리 유닛(322)은 스틸 이미지 데이터(IMI)가 외부 메모리 장치로부터 타이밍 컨트롤러(324)에 전달되도록 제어할 수 있다. 이에, 타이밍 컨트롤러(324)는 스틸 이미지 데이터(IMI)를 표시 구동 집적 회로(340)로 전달하여 표시 패널 상에 스틸 이미지가 표시되도록 할 수 있다. 이후, 중앙 처리 유닛(322)은 표시 패널의 프레임 레이트 조절에 개입하지 않는다. 구체적으로, 도 7에 도시된 바와 같이, 외부 메모리 장치로부터 어플리케이션 프로세서(320)를 거쳐 표시 구동 집적 회로(340)에 스틸 이미지 데이터(IMI)가 전달되면, 표시 구동 집적 회로(340)에 구비된 이미지 애널라이저(342)가 스틸 이미지 데이터(IMI) 및 표시 패널의 표시 특성을 분석하여 표시 패널의 최소 리프레시 레이트를 결정(즉, ALZ로 표시)하고, 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 표시 구동 집적 회로(340)에 구비된 싱크 컨트롤러(344)에 제공할 수 있다.
이후, 표시 구동 집적 회로(340)에 구비된 싱크 컨트롤러(344)는 표시 패널의 최소 리프레시 레이트를 기초로 프레임 인에이블 신호(FE)를 생성(즉, DET로 표시)하고, 프레임 인에이블 신호(FE)를 프레임 스타트 신호로서 어플리케이션 프로세서(320)(즉, 타이밍 컨트롤러(324))에 제공할 수 있다. 도 8에 도시된 바와 같이, 프레임 인에이블 신호(FE)는 표시 패널의 최소 리프레시 레이트만큼 이격된 클럭들(DA, DB, DC로 표시)로 구성되므로, 프레임 스타트 신호로서 타이밍 컨트롤러(324)에 그대로 제공될 수 있다. 예를 들어, 싱크 컨트롤러(344)는 도 5를 참조하여 설명한 방식 즉, 티어링 효과 제어 신호에 대해 표시 패널의 최소 리프레시 레이트만큼 클럭들을 스킵하는 방식으로 프레임 인에이블 신호(FE)를 생성할 수 있으나, 프레임 인에이블 신호(FE)가 생성되는 방식은 그에 한정되지 않는다. 다음, 어플리케이션 프로세서(320)에 구비된 타이밍 컨트롤러(324)는 스틸 이미지 데이터(IMI)를 프레임 스타트 신호(즉, 프레임 인에이블 신호(FE))에 동기하여(즉, 최소 리프레시 레이트로) 표시 구동 집적 회로(340)에 제공할 수 있다. 이 때, 어플리케이션 프로세서(320)에 구비된 타이밍 컨트롤러(324)는 스틸 이미지에 대한 리프레시 동작을 수행하기 위한 제어 신호들(FSS)을 표시 구동 집적 회로(340)에 제공할 수 있다.
이와 같이, 표시 패널 컨트롤러(300)는 표시 패널의 최소 리프레시 레이트를 분석하는 이미지 애널라이저(342)와 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러(344)를 포함함으로써, 어플리케이션 프로세서(320) 내의 중앙 처리 유닛(322)이 표시 패널의 프레임 레이트 조절에 개입하지 않고, 표시 구동 집적 회로(340)가 프레임 메모리 장치를 포함하지 않더라도, 표시 패널의 프레임 레이트를 효율적으로 조절할 수 있다. 한편, 도 6 내지 도 8에서는 설명의 편의를 위해 어플리케이션 프로세서(320)와 표시 구동 집적 회로(340)를 간략하게 도시하였다. 즉, 어플리케이션 프로세서(320)는 중앙 처리 유닛(322) 및 타이밍 컨트롤러(324) 외에 다양한 구성 요소들을 포함할 수 있고, 표시 구동 집적 회로(340)도 이미지 애널라이저(342) 및 싱크 컨트롤러(344) 외에 다양한 구성 요소들(예를 들어, 게이트 구동 회로, 소스 구동 회로 등)을 포함할 수 있다. 그러므로, 이미지 애널라이저(342) 및 싱크 컨트롤러(344)가 표시 구동 집적 회로(340)의 내부에 위치하는 표시 패널 컨트롤러(300)의 구조가 도 6에 도시된 구조로 한정되는 것이 아님을 이해하여야 할 것이다.
도 9는 도 2의 표시 패널 컨트롤러의 또 다른 예를 나타내는 블록도이고, 도 10은 도 9의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 도면이다.
도 9 및 도 10을 참조하면, 표시 패널 컨트롤러(400)는 어플리케이션 프로세서(420) 및 표시 구동 집적 회로(440)를 포함할 수 있다. 이 때, 어플리케이션 프로세서(420)는 중앙 처리 유닛(422), 타이밍 컨트롤러(424), 싱크 컨트롤러(426) 및 이미지 애널라이저(428)를 포함할 수 있다. 즉, 이미지 애널라이저(428) 및 싱크 컨트롤러(426)가 어플리케이션 프로세서(420)의 내부에 위치하는 것이다.
어플리케이션 프로세서(420)에 구비된 싱크 컨트롤러(426)는 표시 패널의 최소 리프레시 레이트에 기초하여 표시 패널의 프레임 싱크를 제어할 수 있고, 어플리케이션 프로세서(420)에 구비된 이미지 애널라이저(428)는 스틸 이미지 데이터(IMI) 및 표시 패널의 표시 특성을 분석하여 표시 패널의 최소 리프레시 레이트를 결정할 수 있다. 우선, 표시 패널 상에 스틸 이미지를 표시하기 위해, 중앙 처리 유닛(422)은 스틸 이미지 데이터(IMI)가 외부 메모리 장치로부터 타이밍 컨트롤러(424)에 전달되도록 제어할 수 있다. 이에, 타이밍 컨트롤러(424)는 스틸 이미지 데이터(IMI)를 표시 구동 집적 회로(440)로 전달하여 표시 패널 상에 스틸 이미지가 표시되도록 할 수 있다. 이후, 중앙 처리 유닛(422)은 표시 패널의 프레임 레이트 조절에 개입하지 않는다. 구체적으로, 도 10에 도시된 바와 같이, 외부 메모리 장치로부터 어플리케이션 프로세서(420)에 스틸 이미지 데이터(IMI)가 전달되면, 어플리케이션 프로세서(420)에 구비된 이미지 애널라이저(428)가 스틸 이미지 데이터(IMI) 및 표시 패널의 표시 특성을 분석하여 표시 패널의 최소 리프레시 레이트를 결정(즉, ALZ로 표시)하고, 표시 패널의 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 어플리케이션 프로세서(420)에 구비된 싱크 컨트롤러(426)에 제공할 수 있다.
이후, 어플리케이션 프로세서(420)에 구비된 싱크 컨트롤러(426)는 표시 패널의 최소 리프레시 레이트를 기초로 표시 구동 집적 회로(440)에서 출력되는 티어링 효과 제어 신호(TE)를 카운트하여 프레임 스타트 신호를 생성(즉, DET로 표시)할 수 있다. 예를 들어, 표시 구동 집적 회로(440)가 티어링 효과 제어 신호(TE)를 어플리케이션 프로세서(420)에 제공하면, 싱크 컨트롤러(426)는 표시 패널의 최소 리프레시 레이트만큼 클럭들을 스킵함으로써 프레임 스타트 신호를 생성(즉, DET로 표시)할 수 있다. 이후, 어플리케이션 프로세서(420) 내에서 싱크 컨트롤러(426)가 타이밍 컨트롤러(424)에 프레임 스타트 신호를 제공하면, 타이밍 컨트롤러(424)는 스틸 이미지 데이터(IMI)를 프레임 스타트 신호에 동기하여(즉, 최소 리프레시 레이트로) 표시 구동 집적 회로(440)에 제공할 수 있다. 이 때, 타이밍 컨트롤러(424)는 스틸 이미지에 대한 리프레시 동작을 수행하기 위한 제어 신호들(FSS)을 표시 구동 집적 회로(440)에 제공할 수 있다.
이와 같이, 표시 패널 컨트롤러(400)는 표시 패널의 최소 리프레시 레이트를 분석하는 이미지 애널라이저(428)와 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러(426)를 포함함으로써, 어플리케이션 프로세서(420) 내의 중앙 처리 유닛(422)이 표시 패널의 프레임 레이트 조절에 개입하지 않고, 표시 구동 집적 회로(440)가 프레임 메모리 장치를 포함하지 않더라도, 표시 패널의 프레임 레이트를 효율적으로 조절할 수 있다. 한편, 도 9 및 도 10에서는 설명의 편의를 위해 어플리케이션 프로세서(420)와 표시 구동 집적 회로(440)를 간략하게 도시하였다. 즉, 어플리케이션 프로세서(420)는 중앙 처리 유닛(422), 타이밍 컨트롤러(424), 싱크 컨트롤러(426) 및 이미지 애널라이저(428) 외에 다양한 구성 요소들을 포함할 수 있고, 표시 구동 집적 회로(440)도 게이트 구동 회로, 소스 구동 회로 등을 포함할 수 있다. 그러므로, 이미지 애널라이저(428) 및 싱크 컨트롤러(426)가 어플리케이션 프로세서(420)의 내부에 위치하는 표시 패널 컨트롤러(400)의 구조가 도 9에 도시된 구조로 한정되는 것이 아님을 이해하여야 할 것이다.
도 11은 도 2의 표시 패널 컨트롤러의 또 다른 예를 나타내는 블록도이고, 도 12a는 도 11의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 도면이며, 도 12b는 도 11의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 다른 예를 나타내는 도면이다.
도 11 내지 도 12b를 참조하면, 표시 패널 컨트롤러(500)는 어플리케이션 프로세서(520) 및 표시 구동 집적 회로(540)를 포함할 수 있다. 이 때, 어플리케이션 프로세서(520)는 중앙 처리 유닛(522), 타이밍 컨트롤러(524) 및 싱크 컨트롤러(526)를 포함할 수 있다. 즉, 싱크 컨트롤러(526)가 어플리케이션 프로세서(520)의 내부에 위치하는 것이다.
어플리케이션 프로세서(520)에 구비된 싱크 컨트롤러(526)는 표시 패널의 최소 리프레시 레이트에 기초하여 표시 패널의 프레임 싱크를 제어할 수 있다. 다만, 본 실시예에서는 표시 패널 컨트롤러(500)가 스틸 이미지 데이터(IMI) 및 표시 패널의 표시 특성을 분석하여 표시 패널의 최소 리프레시 레이트를 결정하는 이미지 애널라이저를 포함하지 않는다. 따라서, 표시 패널의 최소 리프레시 레이트는 표시 패널의 워스트 리프레시 레이트로 결정되거나, 또는 어플리케이션 프로세서(520) 내부의 중앙 처리 유닛(522)이 결정할 수 있다. 우선, 표시 패널 상에 스틸 이미지를 표시하기 위해, 중앙 처리 유닛(522)은 스틸 이미지 데이터(IMI)가 외부 메모리 장치로부터 타이밍 컨트롤러(524)에 전달되도록 제어할 수 있다. 이에, 타이밍 컨트롤러(524)는 스틸 이미지 데이터(IMI)를 표시 구동 집적 회로(540)로 전달하여 표시 패널 상에 스틸 이미지가 표시되도록 할 수 있다.
일 실시예에서, 도 12a에 도시된 바와 같이, 외부 메모리 장치로부터 어플리케이션 프로세서(520)에 스틸 이미지 데이터(IMI)가 전달되면, 어플리케이션 프로세서(520)에 구비된 중앙 처리 유닛(522)이 스틸 이미지 데이터(IMI) 및 표시 패널의 표시 특성을 분석하여 표시 패널의 최소 리프레시 레이트를 결정(즉, ALZ로 표시)하고, 표시 패널의 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 어플리케이션 프로세서(520)에 구비된 싱크 컨트롤러(526)에 제공할 수 있다. 이후, 어플리케이션 프로세서(520)에 구비된 싱크 컨트롤러(526)는 표시 패널의 최소 리프레시 레이트를 기초로 표시 구동 집적 회로(540)에서 출력되는 티어링 효과 제어 신호(TE)를 카운트하여 프레임 스타트 신호를 생성(즉, DET로 표시)할 수 있다. 이후, 어플리케이션 프로세서(520) 내에서 싱크 컨트롤러(526)가 타이밍 컨트롤러(524)에 프레임 스타트 신호를 제공하면, 타이밍 컨트롤러(524)는 스틸 이미지 데이터(IMI)를 프레임 스타트 신호에 동기하여(즉, 최소 리프레시 레이트로) 표시 구동 집적 회로(540)에 제공할 수 있다. 이 때, 타이밍 컨트롤러(524)는 스틸 이미지에 대한 리프레시 동작을 수행하기 위한 제어 신호들(FSS)을 표시 구동 집적 회로(540)에 제공할 수 있다.
다른 실시예에서, 도 12b에 도시된 바와 같이, 표시 패널의 최소 리프레시 레이트는 표시 패널의 워스트 리프레시 레이트로 결정(즉, DET(WRR)로 표시)될 수 있다. 이에, 표시 구동 집적 회로(540)는 표시 패널의 워스트 리프레시 레이트를 나타내는 리프레시 레이트 신호(WRR)를 어플리케이션 프로세서(520)에 구비된 싱크 컨트롤러(526)에 제공할 수 있다. 이후, 어플리케이션 프로세서(520)에 구비된 싱크 컨트롤러(526)는 표시 패널의 워스트 리프레시 레이트를 기초로 표시 구동 집적 회로(540)에서 출력되는 티어링 효과 제어 신호(TE)를 카운트하여 프레임 스타트 신호를 생성(즉, DET로 표시)할 수 있다. 이후, 어플리케이션 프로세서(520) 내에서 싱크 컨트롤러(526)가 타이밍 컨트롤러(524)에 프레임 스타트 신호를 제공하면, 타이밍 컨트롤러(524)는 스틸 이미지 데이터(IMI)를 프레임 스타트 신호에 동기하여(즉, 최소 리프레시 레이트로) 표시 구동 집적 회로(540)에 제공할 수 있다. 이 때, 타이밍 컨트롤러(524)는 스틸 이미지에 대한 리프레시 동작을 수행하기 위한 제어 신호들(FSS)을 표시 구동 집적 회로(540)에 제공할 수 있다.
이와 같이, 표시 패널 컨트롤러(500)는 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러(526)를 포함함으로써, 표시 구동 집적 회로(540)가 프레임 메모리 장치를 포함하지 않더라도, 표시 패널의 프레임 레이트를 효율적으로 조절할 수 있다. 한편, 도 11 내지 도 12b에서는 설명의 편의를 위해 어플리케이션 프로세서(520)와 표시 구동 집적 회로(540)를 간략하게 도시하였다. 즉, 어플리케이션 프로세서(520)는 중앙 처리 유닛(522), 타이밍 컨트롤러(524) 및 싱크 컨트롤러(526) 외에 다양한 구성 요소들을 포함할 수 있고, 표시 구동 집적 회로(540)도 게이트 구동 회로, 소스 구동 회로 등을 포함할 수 있다. 그러므로, 싱크 컨트롤러(526)가 어플리케이션 프로세서(520)의 내부에 위치하는 표시 패널 컨트롤러(500)의 구조가 도 11에 도시된 구조로 한정되는 것이 아님을 이해하여야 할 것이다.
도 13은 도 2의 표시 패널 컨트롤러의 또 다른 예를 나타내는 블록도이고, 도 14a는 도 13의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 일 예를 나타내는 도면이며, 도 14b는 도 13의 표시 패널 컨트롤러가 표시 패널의 프레임 레이트를 조절하는 다른 예를 나타내는 도면이다.
도 13 내지 도 14b를 참조하면, 표시 패널 컨트롤러(600)는 어플리케이션 프로세서(620) 및 표시 구동 집적 회로(640)를 포함할 수 있다. 이 때, 어플리케이션 프로세서(620)는 중앙 처리 유닛(622) 및 타이밍 컨트롤러(624)를 포함할 수 있고, 표시 구동 집적 회로(640)는 싱크 컨트롤러(642)를 포함할 수 있다. 즉, 싱크 컨트롤러(642)가 표시 구동 집적 회로(640)의 내부에 위치하는 것이다.
표시 구동 집적 회로(640)에 구비된 싱크 컨트롤러(642)는 표시 패널의 최소 리프레시 레이트에 기초하여 표시 패널의 프레임 싱크를 제어할 수 있다. 다만, 본 실시예에서는 표시 패널 컨트롤러(600)가 스틸 이미지 데이터(IMI) 및 표시 패널의 표시 특성을 분석하여 표시 패널의 최소 리프레시 레이트를 결정하는 이미지 애널라이저를 포함하지 않는다. 따라서, 표시 패널의 최소 리프레시 레이트는 표시 패널의 워스트 리프레시 레이트로 결정되거나, 또는 어플리케이션 프로세서(620) 내부의 중앙 처리 유닛(622)이 결정할 수 있다. 우선, 표시 패널 상에 스틸 이미지를 표시하기 위해, 중앙 처리 유닛(622)은 스틸 이미지 데이터(IMI)가 외부 메모리 장치로부터 타이밍 컨트롤러(624)에 전달되도록 제어할 수 있다. 이에, 타이밍 컨트롤러(624)는 스틸 이미지 데이터(IMI)를 표시 구동 집적 회로(640)로 전달하여 표시 패널 상에 스틸 이미지가 표시되도록 할 수 있다.
일 실시예에서, 도 14a에 도시된 바와 같이, 외부 메모리 장치로부터 어플리케이션 프로세서(620)에 스틸 이미지 데이터(IMI)가 전달되면, 어플리케이션 프로세서(620)에 구비된 중앙 처리 유닛(622)이 스틸 이미지 데이터(IMI) 및 표시 패널의 표시 특성을 분석하여 표시 패널의 최소 리프레시 레이트를 결정(즉, ALZ로 표시)하고, 표시 패널의 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호(CPC)를 표시 구동 집적 회로(640)에 구비된 싱크 컨트롤러(642)에 제공할 수 있다. 이후, 표시 구동 집적 회로(640)에 구비된 싱크 컨트롤러(642)는 표시 패널의 최소 리프레시 레이트를 기초로 프레임 인에이블 신호(FE)를 생성(즉, DET로 표시)하고, 프레임 인에이블 신호(FE)를 프레임 스타트 신호로서 어플리케이션 프로세서(620)(즉, 타이밍 컨트롤러(624))에 제공할 수 있다. 이 때, 프레임 인에이블 신호(FE)는 표시 패널의 최소 리프레시 레이트만큼 이격된 클럭들로 구성되므로, 프레임 스타트 신호로서 타이밍 컨트롤러(624)에 그대로 제공될 수 있다. 다음, 어플리케이션 프로세서(620)에 구비된 타이밍 컨트롤러(624)는 스틸 이미지 데이터(IMI)를 프레임 스타트 신호(즉, 프레임 인에이블 신호(FE))에 동기하여(즉, 최소 리프레시 레이트로) 표시 구동 집적 회로(640)에 제공할 수 있다. 이 때, 타이밍 컨트롤러(624)는 스틸 이미지에 대한 리프레시 동작을 수행하기 위한 제어 신호들(FSS)을 표시 구동 집적 회로(640)에 제공할 수 있다.
다른 실시예에서, 도 14b에 도시된 바와 같이, 표시 패널의 최소 리프레시 레이트는 표시 패널의 워스트 리프레시 레이트로 결정(즉, DET(WRR)로 표시)될 수 있다. 이에, 표시 구동 집적 회로(640)에 구비된 싱크 컨트롤러(642)는 표시 패널의 워스트 리프레시 레이트를 기초로 프레임 인에이블 신호(FE)를 생성(즉, DET로 표시)하고, 프레임 인에이블 신호(FE)를 프레임 스타트 신호로서 어플리케이션 프로세서(620)(즉, 타이밍 컨트롤러(624))에 제공할 수 있다. 이 때, 프레임 인에이블 신호(FE)는 표시 패널의 최소 리프레시 레이트만큼 이격된 클럭들로 구성되므로, 프레임 스타트 신호로서 타이밍 컨트롤러(624)에 그대로 제공될 수 있다. 예를 들어, 싱크 컨트롤러(642)는 티어링 효과 제어 신호에 대해 표시 패널의 워스트 리프레시 레이트만큼 클럭들을 스킵하는 방식으로 프레임 인에이블 신호(FE)를 생성할 수 있으나, 프레임 인에이블 신호(FE)가 생성되는 방식은 그에 한정되지 않는다. 다음, 어플리케이션 프로세서(620)에 구비된 타이밍 컨트롤러(624)는 스틸 이미지 데이터(IMI)를 프레임 스타트 신호(즉, 프레임 인에이블 신호(FE))에 동기하여(즉, 최소 리프레시 레이트로) 표시 구동 집적 회로(640)에 제공할 수 있다. 이 때, 타이밍 컨트롤러(624)는 스틸 이미지에 대한 리프레시 동작을 수행하기 위한 제어 신호들(FSS)을 표시 구동 집적 회로(640)에 제공할 수 있다.
이와 같이, 표시 패널 컨트롤러(600)는 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러(642)를 포함함으로써, 표시 구동 집적 회로(640)가 프레임 메모리 장치를 포함하지 않더라도, 표시 패널의 프레임 레이트를 효율적으로 조절할 수 있다. 한편, 도 13 내지 도 14b에서는 설명의 편의를 위해 어플리케이션 프로세서(620)와 표시 구동 집적 회로(640)를 간략하게 도시하였다. 즉, 어플리케이션 프로세서(620)는 중앙 처리 유닛(622) 및 타이밍 컨트롤러(624) 외에 다양한 구성 요소들을 포함할 수 있고, 표시 구동 집적 회로(640)도 싱크 컨트롤러(642) 외에 다양한 구성 요소들(예를 들어, 게이트 구동 회로, 소스 구동 회로 등)을 포함할 수 있다. 그러므로, 싱크 컨트롤러(642)가 표시 구동 집적 회로(640)의 내부에 위치하는 표시 패널 컨트롤러(600)의 구조가 도 13에 도시된 구조로 한정되는 것이 아님을 이해하여야 할 것이다.
도 15는 본 발명의 실시예들에 따른 전자 기기를 나타내는 블록도이고, 도 16은 도 15의 전자 기기가 스마트폰으로 구현되는 일 예를 나타내는 도면이며, 도 17은 도 15의 전자 기기가 디지털 카메라로 구현되는 일 예를 나타내는 도면이다.
도 15 내지 도 17을 참조하면, 전자 기기(1000)는 프로세서(1010), 메모리 장치(1020), 저장 장치(1030), 입출력 장치(1040), 파워 서플라이(1050) 및 표시 장치(1060)를 포함할 수 있다. 이 때, 표시 장치(1060)는 도 1의 표시 장치(100)에 상응할 수 있다. 이 때, 표시 장치(1060)는 액정 표시 장치, 유기 발광 표시 장치 등일 수 있다. 나아가, 전자 기기(1000)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 전자 기기들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다. 한편, 도 16에 도시된 바와 같이, 전자 기기(1000)는 스마트폰으로 구현될 수도 있다. 또는, 도 17에 도시된 바와 같이, 전자 기기(1000)는 디지털 카메라(예를 들어, 미러리스(mirror-less) 디지털 카메라)로 구현될 수 있다. 다만, 전자 기기(1000)의 구현이 그에 한정되지는 않는다. 즉, 전자 기기(1000)은 표시 장치(1060)를 구비하는 모든 전자 기기로 해석되어야 한다. 예를 들어, 전자 기기(1000)은 휴대폰, 스마트패드, 피디에이(Personal Digital Assistants; PDA), 피엠피(Portable Multimedia Player; PMP) 등으로 구현될 수 있다.
프로세서(1010)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 프로세서(1010)는 마이크로프로세서(micro processor), 중앙 처리 유닛, 어플리케이션 프로세서 등일 수 있다. 프로세서(1010)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통하여 다른 구성 요소들에 연결될 수 있다. 실시예에 따라, 프로세서(1010)는 주변 구성 요소 상호 연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다. 메모리 장치(1020)는 전자 기기(1000)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 메모리 장치(1020)는 이피롬(Erasable Programmable Read-Only Memory; EPROM) 장치, 이이피롬(Electrically Erasable Programmable Read-Only Memory; EEPROM) 장치, 플래시 메모리 장치(flash memory device), 피램(Phase Change Random Access Memory; PRAM) 장치, 알램(Resistance Random Access Memory; RRAM) 장치, 엔에프지엠(Nano Floating Gate Memory; NFGM) 장치, 폴리머램(Polymer Random Access Memory; PoRAM) 장치, 엠램(Magnetic Random Access Memory; MRAM), 에프램(Ferroelectric Random Access Memory; FRAM) 장치 등과 같은 비휘발성 메모리 장치 및/또는 디램(Dynamic Random Access Memory; DRAM) 장치, 에스램(Static Random Access Memory; SRAM) 장치, 모바일 DRAM 장치 등과 같은 휘발성 메모리 장치를 포함할 수 있다. 저장 장치(1030)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다.
입출력 장치(1040)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단, 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 한편, 실시예에 따라, 표시 장치(1060)는 입출력 장치(1040)에 포함될 수 있다. 파워 서플라이(1050)는 전자 기기(1000)의 동작에 필요한 파워를 공급할 수 있다. 표시 장치(1060)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다. 상술한 바와 같이, 표시 장치(1060)는 스틸 이미지를 표시함에 있어 소비 전력을 최소화하여 저전력으로 동작할 수 있다. 이를 위해, 표시 장치(1060)의 표시 패널 컨트롤러는 어플리케이션 프로세서 또는 표시 구동 집적 회로 내에 표시 패널의 최소 리프레시 레이트를 분석하는 이미지 애널라이저와 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러를 포함하거나, 또는 어플리케이션 프로세서 또는 표시 구동 집적 회로 내에 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러를 포함함으로써, 어플리케이션 프로세서 내부의 중앙 처리 유닛이 표시 패널의 프레임 레이트 조절에 개입하지 않고, 표시 구동 집적 회로가 프레임 메모리 장치를 포함하지 않더라도, 표시 패널(120)의 프레임 레이트를 효율적으로 조절(예를 들어, 감소)할 수 있다.
구체적으로, 표시 장치(1060)는 이그조 표시 패널, 기 설정된 프레임 레이트로 스틸 이미지를 표시하도록 이그조 표시 패널을 구동하는 표시 구동 집적 회로, 스틸 이미지를 구현하기 위한 스틸 이미지 데이터 및 내부의 타이밍 컨트롤러에서 생성되는 복수의 제어 신호들을 표시 구동 집적 회로에 제공하는 어플리케이션 프로세서, 및 이그조 표시 패널의 최소 리프레시 레이트에 기초하여 상기 이그조 표시 패널의 프레임 싱크를 제어하는 싱크 컨트롤러를 포함할 수 있다. 이 때, 싱크 컨트롤러는 어플리케이션 프로세서 또는 표시 구동 집적 회로 내부에 위치할 수 있다. 한편, 실시예에 따라, 표시 장치(1060)는 스틸 이미지 데이터 및 이그조 표시 패널의 표시 특성을 분석하여 최소 리프레시 레이트를 결정하는 이미지 애널라이저를 더 포함할 수 있다. 일 실시예에서, 싱크 컨트롤러는 어플리케이션 프로세서의 내부에 위치하고, 이미지 애널라이저는 표시 구동 집적 회로의 내부에 위치할 수 있다. 다른 실시예에서, 싱크 컨트롤러 및 이미지 애널라이저는 표시 구동 집적 회로의 내부에 위치할 수 있다. 또 다른 실시예에서, 싱크 컨트롤러 및 이미지 애널라이저는 어플리케이션 프로세서의 내부에 위치할 수 있다. 다만, 이에 대해서는 상술한 바 있으므로, 그에 대한 중복되는 설명은 생략하기로 한다.
본 발명은 표시 장치 및 이를 포함하는 모든 전자 기기에 다양하게 적용될 수 있다. 예를 들어, 본 발명은 컴퓨터, 노트북, 디지털 카메라, 휴대폰, 스마트폰, 스마트패드, 타블렛PC, 피디에이(PDA), 피엠피(PMP), 차량용 네비게이션, 비디오폰 등에 적용될 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 장치 120: 표시 패널
140: 표시 패널 컨트롤러 160: 어플리케이션 프로세서
180: 표시 구동 집적 회로 200: 표시 패널 컨트롤러
220: 어플리케이션 프로세서 222: 중앙 처리 유닛
224: 타이밍 컨트롤러 226: 싱크 컨트롤러
240: 표시 구동 집적 회로 242: 이미지 애널라이저

Claims (10)

  1. 메모리 장치를 구비하지 않고 표시 패널을 구동하는 표시 구동 집적 회로;
    이미지 데이터 및 타이밍 컨트롤러에서 생성되는 복수의 제어 신호들을 상기 표시 구동 집적 회로에 제공하는 어플리케이션 프로세서; 및
    상기 표시 패널의 리프레시 레이트에 기초하여 상기 표시 패널의 프레임 싱크(frame sync)를 제어하는 싱크 컨트롤러를 포함하고,
    상기 표시 패널이 인듐(Indium), 갈륨(Gallium), 아연(Zinc) 및 옥사이드(Oxide)로 구성된 이그조 표시 패널이고, 상기 이미지 데이터가 스틸 이미지를 구현하기 위한 스틸 이미지 데이터(still image data)일 때, 상기 리프레시 레이트가 상기 표시 패널의 최소 리프레시 레이트(minimum refresh rate)로 결정되는 것을 특징으로 하는 표시 패널 컨트롤러.
  2. 제 1 항에 있어서,
    상기 스틸 이미지 데이터 및 상기 표시 패널의 표시 특성을 분석하여 상기 최소 리프레시 레이트를 결정하는 이미지 애널라이저를 더 포함하는 표시 패널 컨트롤러.
  3. 제 2 항에 있어서, 상기 싱크 컨트롤러는 상기 어플리케이션 프로세서의 내부에 위치하고, 상기 이미지 애널라이저는 상기 표시 구동 집적 회로의 내부에 위치하는 표시 패널 컨트롤러.
  4. 제 3 항에 있어서, 상기 이미지 애널라이저가 상기 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 상기 싱크 컨트롤러에 제공하고,
    상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 상기 표시 구동 집적 회로에서 출력되는 티어링 효과 제어 신호를 카운트하여 프레임 스타트 신호를 생성하고, 상기 프레임 스타트 신호를 상기 타이밍 컨트롤러에 제공하는 표시 패널 컨트롤러.
  5. 제 2 항에 있어서, 상기 싱크 컨트롤러 및 상기 이미지 애널라이저는 상기 표시 구동 집적 회로의 내부에 위치하는 표시 패널 컨트롤러.
  6. 제 5 항에 있어서, 상기 이미지 애널라이저가 상기 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 상기 싱크 컨트롤러에 제공하고,
    상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 프레임 인에이블 신호를 생성하고, 상기 프레임 인에이블 신호를 프레임 스타트 신호로서 상기 타이밍 컨트롤러에 제공하는 표시 패널 컨트롤러.
  7. 제 2 항에 있어서, 상기 싱크 컨트롤러 및 상기 이미지 애널라이저는 상기 어플리케이션 프로세서의 내부에 위치하는 표시 패널 컨트롤러.
  8. 제 7 항에 있어서, 상기 이미지 애널라이저가 상기 최소 리프레시 레이트를 나타내는 리프레시 레이트 신호를 상기 싱크 컨트롤러에 제공하고,
    상기 싱크 컨트롤러는 상기 최소 리프레시 레이트를 기초로 상기 표시 구동 집적 회로에서 출력되는 티어링 효과 제어 신호를 카운트하여 프레임 스타트 신호를 생성하고, 상기 프레임 스타트 신호를 상기 타이밍 컨트롤러에 제공하는 표시 패널 컨트롤러.
  9. 제 1 항에 있어서, 상기 최소 리프레시 레이트는 상기 표시 패널의 워스트 리프레시 레이트이고, 상기 싱크 컨트롤러는 상기 표시 구동 집적 회로의 내부에 위치하고, 상기 최소 리프레시 레이트를 기초로 프레임 인에이블 신호를 생성하며, 상기 프레임 인에이블 신호를 프레임 스타트 신호로서 상기 타이밍 컨트롤러에 제공하는 표시 패널 컨트롤러.
  10. 제 1 항에 있어서, 상기 최소 리프레시 레이트는 상기 표시 패널의 워스트 리프레시 레이트이고, 상기 싱크 컨트롤러는 상기 어플리케이션 프로세서의 내부에 위치하고, 상기 최소 리프레시 레이트를 기초로 상기 표시 구동 집적 회로에서 출력되는 티어링 효과 제어 신호를 카운트하여 프레임 스타트 신호를 생성하며, 상기 프레임 스타트 신호를 상기 타이밍 컨트롤러에 제공하는 표시 패널 컨트롤러.
KR1020140112085A 2014-08-27 2014-08-27 표시 패널 컨트롤러 및 이를 포함하는 표시 장치 KR102225254B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140112085A KR102225254B1 (ko) 2014-08-27 2014-08-27 표시 패널 컨트롤러 및 이를 포함하는 표시 장치
US14/837,684 US10249253B2 (en) 2014-08-27 2015-08-27 Display panel controller to control frame synchronization of a display panel based on a minimum refresh rate and display device including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140112085A KR102225254B1 (ko) 2014-08-27 2014-08-27 표시 패널 컨트롤러 및 이를 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20160025198A KR20160025198A (ko) 2016-03-08
KR102225254B1 true KR102225254B1 (ko) 2021-03-09

Family

ID=55403177

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140112085A KR102225254B1 (ko) 2014-08-27 2014-08-27 표시 패널 컨트롤러 및 이를 포함하는 표시 장치

Country Status (2)

Country Link
US (1) US10249253B2 (ko)
KR (1) KR102225254B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102574958B1 (ko) * 2022-11-11 2023-09-06 강경훈 미생물 배양 후 버려지는 폐배양액을 활용하는 미생물 대사산물 비료의 제조방법

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11094296B2 (en) 2018-12-05 2021-08-17 Google Llc Varying display refresh rate
KR20210021235A (ko) 2019-08-16 2021-02-25 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US11183095B2 (en) * 2019-12-31 2021-11-23 Micron Technology, Inc. Dynamic screen refresh rate for an electronic device
KR20220021962A (ko) * 2020-08-13 2022-02-23 삼성전자주식회사 가변 프레임 동작을 수행하도록 구성된 디스플레이 구동 집적 회로 및 그것의 동작 방법
US11854476B1 (en) * 2022-06-16 2023-12-26 Novatek Microelectronics Corp. Timing controller having mechanism for frame synchronization, display panel thereof, and display system thereof

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010044711A1 (en) 2000-03-29 2001-11-22 Ken Monda Method and apparatus for reproducing compressively coded data
US20110115781A1 (en) 2009-11-18 2011-05-19 Samsung Electronics Co., Ltd Display driver integrated circuits, and systems and methods using display driver integrated circuits

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0502600A3 (en) 1991-03-05 1993-02-03 Nview Corporation Method and apparatus for displaying rgb and sync video without auxiliary frame storage memory
JP3484832B2 (ja) * 1995-08-02 2004-01-06 ソニー株式会社 記録装置、記録方法、再生装置及び再生方法
JPH113063A (ja) 1997-06-10 1999-01-06 Toshiba Corp 情報処理装置及び表示制御方法
JP2002320198A (ja) 2001-04-23 2002-10-31 Casio Comput Co Ltd 動画記録装置
FI114882B (fi) * 2003-04-30 2005-01-14 Nokia Corp Kuvakehysten päivityksen synkronointi
KR20040102918A (ko) * 2003-05-30 2004-12-08 삼성전자주식회사 액정 표시 장치의 구동 장치
JP5123472B2 (ja) 2005-03-09 2013-01-23 京セラ株式会社 携帯情報端末
TWI377474B (en) * 2008-11-24 2012-11-21 Novatek Microelectronics Corp Data processing device and monitor using thereof
US8542221B1 (en) * 2009-06-25 2013-09-24 Nvidia Corporation Method and system for optimizing display power reduction through a continuously variable refresh rate adjustment
US8854344B2 (en) * 2010-12-13 2014-10-07 Ati Technologies Ulc Self-refresh panel time synchronization
TWI440926B (zh) * 2010-12-31 2014-06-11 Hongda Liu 液晶顯示裝置
US20140152634A1 (en) * 2011-02-28 2014-06-05 Sharp Kabushiki Kaisha Display device, drive device, and drive method
JP5819407B2 (ja) 2011-04-08 2015-11-24 シャープ株式会社 表示装置およびその駆動方法
WO2012165302A1 (ja) 2011-05-27 2012-12-06 シャープ株式会社 表示制御装置およびその制御方法、並びに表示システム
TWI442365B (zh) * 2011-07-13 2014-06-21 Innolux Corp 顯示系統
WO2013035594A1 (ja) 2011-09-06 2013-03-14 シャープ株式会社 表示装置およびその駆動方法
US8933915B2 (en) * 2011-10-26 2015-01-13 Htc Corporation Integrated circuit for display apparatus and method thereof
JP5807546B2 (ja) 2011-12-28 2015-11-10 ブラザー工業株式会社 画像表示装置
KR102072781B1 (ko) * 2012-09-24 2020-02-04 삼성디스플레이 주식회사 표시 장치의 구동 방법 및 표시 장치의 구동 장치
KR20140053627A (ko) * 2012-10-26 2014-05-08 삼성전자주식회사 디스플레이 구동 회로 및 디스플레이 장치
KR102057502B1 (ko) * 2013-03-07 2020-01-22 삼성전자주식회사 디스플레이 드라이브 집적회로 및 영상 표시 시스템
US10905335B2 (en) * 2013-09-25 2021-02-02 Zoll Medical Corporation Emergency medical services smart watch

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010044711A1 (en) 2000-03-29 2001-11-22 Ken Monda Method and apparatus for reproducing compressively coded data
US20110115781A1 (en) 2009-11-18 2011-05-19 Samsung Electronics Co., Ltd Display driver integrated circuits, and systems and methods using display driver integrated circuits

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102574958B1 (ko) * 2022-11-11 2023-09-06 강경훈 미생물 배양 후 버려지는 폐배양액을 활용하는 미생물 대사산물 비료의 제조방법

Also Published As

Publication number Publication date
US10249253B2 (en) 2019-04-02
US20160063939A1 (en) 2016-03-03
KR20160025198A (ko) 2016-03-08

Similar Documents

Publication Publication Date Title
KR102225254B1 (ko) 표시 패널 컨트롤러 및 이를 포함하는 표시 장치
EP3055856B1 (en) Display driving circuit, display device, and portable terminal including the display driving circuit and the display device
US20160239249A1 (en) Multi-display device
US11721279B2 (en) Organic light emitting display device and method of operating the same
JP6605613B2 (ja) 高速ディスプレイインターフェース
US10909912B2 (en) Display system and method of synchronizing a frame driving timing for the same
CN112771602A (zh) 显示装置
CN111292693B (zh) 数据驱动器、显示设备及操作显示设备的方法
US10614743B2 (en) Display apparatus and a method of driving the same
US10431134B2 (en) Display device having master and slave drivers and electronic device having the same
US10147396B2 (en) Driving system supporting multiple display modes
US10366649B2 (en) Display device and method of operating the same
KR20170087079A (ko) 스캔 드라이버 및 이를 포함하는 표시 장치
KR102207220B1 (ko) 디스플레이 드라이버, 디스플레이 드라이버 구동방법 및 영상 표시 시스템
KR20140083399A (ko) 유기 발광 표시 장치 및 이의 동시 발광 구동 방법
US9727165B2 (en) Display with driver circuitry having intraframe pause capabilities
KR102480629B1 (ko) 디스플레이 드라이버 및 출력 버퍼
KR102383116B1 (ko) 표시 장치 및 이를 포함하는 전자 기기
WO2023207664A1 (zh) 电压输出控制方法及其系统、显示控制系统、显示装置、电子设备和非暂态性计算机可读介质
US20230274720A1 (en) Synchronous Display Pipeline Systems and Methods
US8380886B2 (en) Computer system
KR102265238B1 (ko) 인셀 터치방식 액정표시장치
US20160163268A1 (en) Display devices and methods of driving the same
US9870751B2 (en) Power supplying module and related driving module and electronic device
KR20160074761A (ko) 디스플레이 패널 및 이를 포함하는 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant