KR20160027522A - 표시장치, 데이터 드라이버 및 게이트 드라이버 - Google Patents

표시장치, 데이터 드라이버 및 게이트 드라이버 Download PDF

Info

Publication number
KR20160027522A
KR20160027522A KR1020140115097A KR20140115097A KR20160027522A KR 20160027522 A KR20160027522 A KR 20160027522A KR 1020140115097 A KR1020140115097 A KR 1020140115097A KR 20140115097 A KR20140115097 A KR 20140115097A KR 20160027522 A KR20160027522 A KR 20160027522A
Authority
KR
South Korea
Prior art keywords
voltage
power
display panel
power supply
unit
Prior art date
Application number
KR1020140115097A
Other languages
English (en)
Other versions
KR102176178B1 (ko
Inventor
홍무경
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140115097A priority Critical patent/KR102176178B1/ko
Publication of KR20160027522A publication Critical patent/KR20160027522A/ko
Application granted granted Critical
Publication of KR102176178B1 publication Critical patent/KR102176178B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • G09G2330/045Protection against panel overheating

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 실시예들은 전원 이상에 따른 표시패널의 손상을 감지하여 적절한 대응 조치를 해줄 수 있는 표시장치, 데이터 드라이버 및 게이트 드라이버에 관한 것이다.

Description

표시장치, 데이터 드라이버 및 게이트 드라이버{DISPLAY DEVICE, DATA DRIVER, AND GATE DRIVER}
본 발명은 표시장치, 데이터 드라이버 및 게이트 드라이버에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있으며, 액정표시장치(LCD: Liquid Crystal Display Device), 플라즈마표시장치(Plasma Display Device), 유기발광표시장치(OLED: Organic Light Emitting Display Device) 등과 같은 여러 가지 타입의 표시장치가 활용되고 있다.
한편, 표시패널을 구동하기 위하여, 여러 가지 종류의 전원이 표시패널 또는 드라이버로 인가된다. 이때, 다양한 요인에 의해, 단락(Short) 등의 전원 이상이 발생하는 경우, 표시패널로 과전류가 흐르는 현상 등이 발생할 수 있고, 심한 경우, 표시패널의 번트(Burnt) 현상이 발생한다.
이와 같은 전원 이상에 따른 표시패널의 손상은 사전에 감지하여 적절한 대응 조치가 필요하나, 기존의 표시장치에서는 이에 대한 기능을 제공해주지 못하고 있는 실정이다.
본 실시예들의 목적은, 전원 이상에 따른 과전류 등과 같이 표시패널의 손상을 발생시킬 수 있는 상황을 감지할 수 있고, 이에 따른 적절한 대응 조치를 해줄 수 있는 표시장치를 제공하는 데 있다.
본 실시예들의 다른 목적은, 데이터 드라이버와 관련된 전원 이상에 따른 과전류 등과 같이 표시패널의 손상을 발생시킬 수 있는 상황을 감지할 수 있고, 이에 따른 적절한 대응 조치를 해줄 수 있는 데이터 드라이버를 제공하는 데 있다.
본 실시예들의 또 다른 목적은, 게이트 드라이버와 관련된 전원 이상에 따른 과전류 등과 같이 표시패널의 손상을 발생시킬 수 있는 상황을 감지할 수 있고, 이에 따른 적절한 대응 조치를 해줄 수 있는 게이트 드라이버를 제공하는 데 있다.
일 실시예는, 전원 모니터링 신호에 따라, 표시패널로 인가되는 전원을 입력받아 바이패스 시키는 전원 바이패스 유닛과, 전원 바이패스 유닛에 의해 바이패스 된 전원의 전압을 센싱하는 센싱부와, 센싱부에 의해 센싱된 전압을 토대로, 전원의 이상 유무를 판단하고, 판단 결과, 전원이 이상 상태인 것으로 판단되면, 사전에 정해진 프로세스를 처리하는 제어부를 포함하는 표시장치를 제공한다.
다른 실시예는, 기준전압 및 게이트 드라이버 내 레벨 쉬프터(Level Shifter)의 입력전압을 비교하여, 비교 결과 신호를 출력하는 히스테리시스 비교기와, 히스테리시스 비교기에서 출력된 비교 결과 신호의 전압에 근거하여, 레벨 쉬프터의 입력전압의 이상 유무를 판단하고, 판단 결과, 이상 상태인 것으로 판단되면, 사전에 정해진 프로세스를 처리하는 제어부를 포함하는 표시장치를 제공한다.
또 다른 실시예는, 전원을 공급하는 전원 공급부와, 전원 공급부로부터 공급된 전원이 인가되는 표시패널과, 표시패널을 구동하고, 전원을 모니터링하여 전원 모니터링 결과 정보를 출력하는 다수의 드라이버와, 상기 모니터링 결과 정보를 토대로 전원 또는 전원의 전압에 대한 이상 유무를 판단하고, 판단 결과, 이상 상태로 판단되면, 사전에 정해진 프로세스를 처리하는 타이밍 컨트롤러를 포함하는 표시장치를 제공한다.
또 다른 실시예는, 전원 모니터링 신호에 따라, 표시패널로 인가되는 전원을 입력받아 바이패스 시키는 전원 바이패스 유닛과, 전원 바이패스 유닛에 의해 바이패스 된 전원의 전압을 센싱하고, 센싱된 전압을 디지털 형태의 전원 센싱 데이터로 변환하여 타이밍 컨트롤러로 출력하는 센싱부를 포함하는 데이터 드라이버를 제공한다.
또 다른 실시예는, 클럭에 동기 된 스캔 신호를 기준전압을 이용하여 생성하는 쉬프트 레지스터와, 쉬프트 레지스터에서 생성된 스캔 신호의 신호 전압 레벨을 내부입력전압을 이용하여 변환하여 출력하는 레벨 쉬프터와, 레벨 쉬프터에서 출력된 스캔 신호를 출력하는 출력 버퍼와, 쉬프트 레지스터에 입력된 기준전압과 레벨 쉬프터에 입력된 내부입력전압을 비교하여, 비교 결과 신호를 출력하는 히스테리시스 비교기를 포함하는 게이트 드라이버를 제공한다.
이상에서 설명한 본 실시예들에 의하면, 전원 이상에 따른 과전류 등과 같이 표시패널의 손상을 발생시킬 수 있는 상황을 감지할 수 있고, 이에 따른 적절한 대응 조치를 해줄 수 있는 표시장치를 제공하는 효과가 있다.
또한, 본 실시예들에 의하면, 데이터 드라이버와 관련된 전원 이상에 따른 과전류 등과 같이 표시패널의 손상을 발생시킬 수 있는 상황을 감지할 수 있고, 이에 따른 적절한 대응 조치를 해줄 수 있는 데이터 드라이버를 제공하는 효과가 있다.
또한, 본 실시예들에 의하면, 게이트 드라이버와 관련된 전원 이상에 따른 과전류 등과 같이 표시패널의 손상을 발생시킬 수 있는 상황을 감지할 수 있고, 이에 따른 적절한 대응 조치를 해줄 수 있는 게이트 드라이버를 제공하는 효과가 있다.
도 1은 본 실시예들에 따른 표시장치의 개략적인 시스템 구성도이다.
도 2는 본 실시예들에 따른 표시장치의 표시패널 내 화소의 등가회로도이다.
도 3은 본 실시예들에 따른 표시장치의 표시패널 내 화소의 다른 등가회로도이다.
도 4는 본 실시예들에 따른 표시장치에서, 데이터 드라이버와 관련된 전원 이상에 따라 표시패널이 손상되는 현상을 설명하기 위한 도면이다.
도 5 및 도 6은 본 실시예들에 따른 표시장치에서, 데이터 드라이버와 관련된 표시패널의 손상 방지 구성을 개략적으로 나타낸 도면이다.
도 7은 본 실시예들에 따른 표시장치에서, 데이터 드라이버와 관련된 표시패널의 손상 방지를 위한 신호 전달을 나타낸 도면이다.
도 8은 본 실시예들에 따른 표시장치에서, 게이트 드라이버와 관련된 전원 이상에 따라 표시패널이 손상되는 현상을 설명하기 위한 도면이다.
도 9 내지 도 11은 본 실시예들에 따른 표시장치에서, 게이트 드라이버와 관련된 표시패널의 손상 방지 구성을 나타낸 도면이다.
도 12는 본 실시예들에 따른 표시장치에서, 게이트 드라이버와 관련된 표시패널의 손상 방지를 위한 신호 전달을 나타낸 도면이다.
이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
도 1은 본 실시예들에 따른 표시장치(100)의 개략적인 시스템 구성도이다.
도 1을 참조하면, 본 실시예들에 따른 표시장치(100)는, 다수의 데이터 라인과 다수의 게이트 라인이 형성되어 다수의 화소(Pixel)이 형성된 표시패널(110)과, 표시패널(110)을 구동하는 다수의 드라이버(120, 130)와, 드라이버(120, 130)를 제어하는 타이밍 컨트롤러(140)와, 전원(Power)을 공급하는 전원 공급부(150) 등을 포함한다.
표시패널(110)에는, 전원 공급부(150)로부터 공급된 전원이 데이터 드라이버(120)을 거쳐서 인가될 수 있으며, 전원 모니터링을 위해, 데이터 드라이버(120)가 형성된 필름(Flim) 상에서 바이패스(Bypass) 되어 인가될 수 있다.
다수의 드라이버(120, 130)는 다수의 데이터 라인을 구동하는 적어도 하나의 데이터 드라이버(120)와 다수의 게이트 라인을 구동하는 적어도 하나의 게이트 드라이버(130)를 포함한다.
각 데이터 드라이버(120)는 집적회로(Integrated Circuit)로 구현될 수 있으며, 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, 표시패널(110)에 직접 형성될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 형성될 수도 있다.
도 1은 각 데이터 드라이버(120)는 필름(Flim) 상에 형성되는 COF(Chip On Film) 타입으로 구현된 예로서, 각 데이터 드라이버(120)의 일측 및 타측이 표시패널(110) 및 소스 보드(180a 또는 180b)에 각각 본딩된 경우를 나타낸 예시도이다.
각 게이트 드라이버(130)는, 집적회로(Integrated Circuit)로 구현될 수 있으며, 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, GIP(Gate In Panel) 타입으로 구현되어 표시패널(110)에 직접 형성될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 형성될 수도 있다.
도 1은 각 게이트 드라이버(130)가 GIP(Gate In Panel) 타입으로 구현되어 표시패널(110)에 직접 형성된 경우를 나타낸 예시도이다.
한편, 다수의 게이트 구동부(130)는, 구동 방식에 따라서, 도 1에서와 같이 표시패널(110)의 한 측에만 위치할 수도 있고, 표시패널(110)의 양측에 나누어져 위치할 수도 있다.
도 1을 참조하면, 타이밍 컨트롤러(140) 및 전원 공급부(150)는 컨트롤 보드(160, "컨트롤 인쇄회로기판(Control Printed Circuit Board)"라고도 함)에 배치될 수 있다.
도 1을 참조하면, 소스 보드(180a, 180b)와 컨트롤 보드(160)는 FPC(Flexible Printed Circuit, 170a, 170b)를 통해 연결되어, 타이밍 컨트롤러(140) 및 전원 공급부(150)와, 데이터 드라이버(120) 간의 신호 전달을 가능하게 한다.
타이밍 컨트롤러(140) 및 전원 공급부(150)와, 게이트 드라이버(120) 간의 신호 전달은 특정 데이터 드라이버(120) 또는 특정 데이터 드라이버(120)가 형성된 필름과, 표시패널(110) 상에 형성된 신호 배선을 통해, 이루어질 수 있다.
타이밍 컨트롤러(140)는, 각 프레임에서 구현하는 타이밍에 따라 스캔을 시작하고, 인터페이스에서 입력되는 영상 데이터를 데이터 드라이버(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터(Data)를 출력하고, 스캔에 맞춰 적당한 시간에 데이터 구동을 통제한다.
이러한 타이밍 컨트롤러(140)는 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어하기 위하여, 데이터 제어 신호(DCS: Data Control Signal), 게이트 제어 신호(GCS: Gate Control Signal) 등의 각종 제어 신호를 출력할 수 있다.
게이트 드라이버(130)는, 타이밍 컨트롤러(140)의 제어에 따라, 온(On) 전압 또는 오프(Off) 전압의 스캔 신호를 다수의 게이트 라인으로 순차적으로 공급하여 다수의 게이트 라인을 순차적으로 구동한다.
데이터 드라이버(120)는, 타이밍 컨트롤러(140)의 제어에 따라, 입력된 영상 데이터(Data)를 메모리(미도시)에 저장해두고, 특정 게이트 라인이 열리면, 해당 영상 데이터(Data)를 아날로그 형태의 데이터 전압(Vdata)으로 변환하여 다수의 데이터 라인으로 공급함으로써, 다수의 데이터 라인을 구동한다.
도 1에 간략하게 도시된 표시장치(100)는, 일 예로, 액정표시장치(LCD: Liquid Crystal Display Device), 플라즈마표시장치(Plasma Display Device), 유기발광표시장치(OLED: Organic Light Emitting Display Device) 등 중 하나일 수 있다.
전술한 표시패널(110)에 형성된 각 화소에는, 트랜지스터, 캐패시터 등의 회로 소자가 형성되어 있다. 예를 들어, 표시패널(110)이 유기발광표시패널인 경우, 각 화소에는 유기발광다이오드, 둘 이상의 트랜지스터 및 하나 이상의 캐패시터 등의 회로 소자가 형성되어 있다. 이러한 화소 구조에 대해서는, 도 2 또는 도 3에 예시적으로 도시되어 있다.
도 2 및 도 3은 본 실시예들에 따른 표시장치(100)의 표시패널(110)이 유기발광표시패널인 경우, 각 화소의 등가회로도의 2가지 예시도이다.
도 2에 예시된 화소는, 기본적인 화소 구조로서, 1개의 유기발광다이오드(OLED)를 구동하기 위하여, 2개의 트랜지스터(DT, SWT) 및 1개의 캐패시터(Cstg)를 포함하는 2T(Transistor)1C(Capacitor) 구조를 갖는다.
이러한 2T1C 화소 구조에서, 구동 트랜지스터(DT: Driving Transistor)는 구동전압 라인(DVL: Driving Voltage Line)에서 공급된 구동전압(EVDD)이 인가되는 제2노드(N2)와 유기발광다이오드(OLED) 사이에 연결되어, 유기발광다이오드(OLED)를 구동한다.
스위칭 트랜지스터(SWT: Switching Transistor)는, 게이트 라인(GL: Gate Line)에서 공급된 스캔 신호(SCAN)에 따라 제어되며, 데이터 전압(Vdata)을 공급하는 데이터 라인(DL: Data Line)과 구동 트랜지스터(DT)의 제1노드(N1, 게이트 노드) 사이에 연결된다.
스토리지 캐패시터(Cstg: Storage Capacitor)는 구동 트랜지스터(DT)의 제1노드(N1)와 제2노드(N2) 사이에 연결되고, 한 프레임 동안, 일정 전압을 유지하는 역할을 한다.
도 3에 예시된 화소는, 구동 트랜지스터(DT)의 고유 특성치(예: 문턱전압, 이동도)를 보상해주기 위하여, 센싱 및 보상 기능이 적용된 화소 구조의 예시로서, 1개의 유기발광다이오드(OLED)를 구동하기 위하여, 3개의 트랜지스터(DT, SWT, SENT) 및 1개의 캐패시터(Cstg)를 포함하는 3T(Transistor)1C(Capacitor) 구조를 갖는다.
여기서, 구동 트랜지스터(DT)의 고유 특성치 보상은, 화소의 휘도 보상과 동일한 의미로 사용되고, 또한, 휘도 보상을 위해서는 화소로 공급할 데이터를 변경해야 하므로, "데이터 보상"과도 동일한 의미로 사용된다. 즉, 트랜지스터 특성치 보상, 휘도 보상, 데이터 보상 및 화소 보상 등은 모두 동일한 의미로 사용된다.
이러한 3T1C 화소 구조에서, 구동 트랜지스터(DT: Driving Transistor)는 구동전압 라인(DVL: Driving Voltage Line)에서 공급된 구동전압(EVDD)이 인가되는 제3노드(N3)와 유기발광다이오드(OLED) 사이에 연결되어, 유기발광다이오드(OLED)를 구동한다.
스위칭 트랜지스터(SWT: Switching Transistor)는, 제1게이트 라인(GL1)에서 공급된 제1스캔 신호(SCAN)에 따라 제어되며, 데이터 전압(Vdata)을 공급하는 데이터 라인(DL: Data Line)과 구동 트랜지스터(DT)의 제1노드(N1, 게이트 노드) 사이에 연결된다.
스토리지 캐패시터(Cstg: Storage Capacitor)는 구동 트랜지스터(DT)의 제1노드(N1)와 제2노드(N2) 사이에 연결되고, 한 프레임 동안, 일정 전압을 유지하는 역할을 한다.
센싱 트랜지스터(SENT: Sensing Transistor)는, 제2게이트 라인(GL2)에서 공급된 제2스캔 신호(SENSE)에 의해 제어되며, 기준전압 라인(RVL: Reference Voltage Line)에서 공급된 기준전압(Vref: Reference Voltage)이 인가되는 제4노드(N4)와 구동 트랜지스터(DT)의 제2노드(N2) 사이에 연결된다.
한편, 기준전압 라인(RVL)의 일 측에는 스위치(SW)가 연결된다.
이 스위치(SW)는, 스위칭 타이밍 제어 신호에 따라, 기준전압 라인(RVL)으로 기준전압(Vref)이 공급되도록 하거나, 센싱 유닛(Sensing Unit)에 해당하는 아날로그 디지털 컨버터(ADC: Analog Digital Converter, 300)를 기준전압 라인(RVL)에 연결해줄 수 있다.
만약, 센싱 트랜지스터(SENT)가 턴 온 된 상태에서, 스위치(SW)가 아날로그 디지털 컨버터(300)를 기준전압 라인(RVL)에 연결해주면, 아날로그 디지털 컨버터(300)는, 구동 트랜지스터(DT)의 제2노드(N2)의 전압을 센싱할 수 있다.
이때, 기준전압 라인(RVL)은 구동 트랜지스터(DT)의 제2노드(N2)의 전압이 센싱되도록 하는 센싱 라인(Sensing Line)에 해당한다.
위에서 언급한 스위칭 타이밍 제어 신호는, 구동 트랜지스터(DT)의 제2노드(N2)의 전압을 디스플레이 모드(Display Mode) 또는 센싱 모드(Sensing Mode)의 구동 동작에 맞게 설정해주기 위하여, 스위칭 동작(On/Off)을 제어하는 신호로서, 타이밍 컨트롤러(140)로부터 출력될 수 있다.
한편, 본 실시예들에 따른 표시장치(100)는, 표시패널(110)의 구동을 위해 사용되는 각종 전원의 이상 유무를 모니터링하고, 표시패널(110)에 손상(Damage)을 줄 수 있는 전원 이상 상태가 감지되면, 표시패널(110)의 손상을 방지하기 위하여 사전에 정해진 프로세스를 처리할 수 있다. 이를 "표시패널 손상 방지 기능"이라고 한다.
여기서, 표시패널(110)의 구동을 위해 사용되는 전원은, 드라이버(120 또는 130)로 공급되는 전원, 드라이버(120 또는 130)의 내부 동작을 위해 드라이버(120 또는 130)의 내부에서 사용되는 전원, 표시패널(110)로 인가되는 전원 등일 수 있다. 유기발광표시패널의 화소 구조의 경우, 표시패널(110)의 구동을 위해 사용되는 전원은, 일 예로, 구동전압(EVDD), 기준전압(Vref), 로직(Logic) 전압, 스캔 신호 생성을 위한 게이트 전압(VGH, VGL) 등을 포함할 수 있다.
전술한 바와 같은, 본 실시예들에 따른 표시장치(100)는, 표시패널 손상 방지 기능을 제공하기 위하여, 전원(Power)을 공급하는 전원 공급부(150)와, 전원 공급부(150)로부터 공급된 전원이 인가되는 표시패널(110)과, 표시패널(110)을 구동하고, 전원을 모니터링하여 전원 모니터링 결과 정보(예를 들어, 전원의 전압을 센싱한 센싱 데이터, 전원의 전압과 기준 전압 간의 비교 결과 신호)를 출력하는 다수의 드라이버(120, 130)와, 모니터링 결과 정보를 토대로 전원 또는 전원의 전압(Voltage)에 대한 이상 유무를 판단하고, 판단 결과, 이상 상태로 판단되면, 사전에 정해진 프로세스를 처리하는 타이밍 컨트롤러(140) 등을 포함하는 표시패널 손상 방지 구성을 갖는다.
전술한 표시패널 손상 방지 구성을 이용하면, 표시패널(110)의 구동을 위해 사용되는 각종 전원의 이상 유무를 모니터링하고, 표시패널(110)에 손상(Damage)을 줄 수 있는 전원 이상 상태가 감지된 경우, 표시패널(110)의 손상(Damage)을 사전에 방지해줄 수 있다.
아래에서는, 표시패널 손상 방지 기능 및 구성에 대하여, 더욱 구체적인 몇 가지 실시예를 설명한다. 도 4 내지 도 7을 참조하여 데이터 드라이버(120)와 관련된 표시패널 손상 방지 기능 및 구성에 대하여 설명하고, 도 8 내지 도 12를 참조하여 게이트 드라이버(130)와 관련된 표시패널 손상 방지 기능 및 구성에 대하여 설명한다.
도 4는 본 실시예들에 따른 표시장치(100)에서, 데이터 드라이버(120)와 관련된 전원 이상에 따라 표시패널(110)이 손상되는 현상을 설명하기 위한 도면이다.
도 4를 참조하면, 전원 공급부(150)는 패널 구동에 필요한 전원(Power)을 출력한다.
도 4를 참조하면, 전원 공급부(150)에서 출력된 전원이 데이터 드라이버(120) 또는 데이터 드라이버(120)가 형성된 필름(Flim)을 거쳐서 표시패널(110)로 인가된다.
이때, 전원 공급부(150)에서 전원(예: EVDD 등)이 출력되어 표시패널(110)로 인가되는 경로, 또는, 표시패널(110)의 각 화소로 전원이 인가되도록 하는 전원 배선 등에서, 단락(Short)이 발생하는 경우, 과전류가 흐르는 현상 등이 발생할 수 있다. 이러한 경우, 표시패널(110)의 번트(Burnt) 현상 등이 발생하여, 표시패널(110)에 손상(Damage)를 줄 수 있다.
이러한 표시패널(110)의 손상은, 데이터 드라이버(120)의 개수가 많아질수록 더욱 심각하게 발생할 수 있다.
또한, 전압이 높은 전원에서 이상 현상(예: 단락 등)이 발생했을 때, 더욱 심각한 표시패널(110)의 손상이 초래될 수 있다.
도 5 및 도 6은 본 실시예들에 따른 표시장치(100)에서, 데이터 드라이버(120)와 관련된 표시패널(110)의 손상 방지 구성을 개략적으로 나타낸 도면이다. 도 7은 본 실시예들에 따른 표시장치(100)에서, 데이터 드라이버(120)와 관련된 표시패널의 손상 방지를 위한 신호 전달을 나타낸 도면이다.
도 5를 참조하면, 데이터 드라이버(120)와 관련된 표시패널(110)의 손상 방지 구성은, 전원 모니터링 신호에 따라, 표시패널(110)로 인가되는 전원(Power)을 입력받아 바이패스(Bypass) 시키는 전원 바이패스 유닛(510)과, 전원 바이패스 유닛(510)에 의해 바이패스 된 전원의 전압(Voltage)을 센싱하는 센싱부(520)와, 센싱부(520)에 의해 센싱된 전압을 토대로, 전원의 이상 유무를 판단하고, 판단 결과, 전원이 이상 상태인 것으로 판단되면, 사전에 정해진 프로세스를 처리하는 제어부(530) 등을 포함한다.
전술한 표시패널(110)의 손상 방지 구성을 통해, 데이터 드라이버(120)가 있는 위치 부근에서, 표시패널(110)로 인가되는 전원의 이상 유무를 확인할 수 있고, 이를 통해, 전원이 이상 상태인 것으로 판단되면, 사전에 정해진 프로세스를 처리함으로써, 과전류 등에 의한 표시패널(110)의 번트 현상 등을 방지하여, 표시패널(110)의 손상을 막을 수 있다.
한편, 전원 바이패스 유닛(510)은, 전원 모니터링 신호에 따라, 여러 종류의 전원 중에서 모니터링 하고자 하는 전원을 선택적으로 입력받아 센싱부(520)로 바이패스 시켜줄 수 있다. 여기서, 전원 모니터링 신호는, 전원 모니터링 동작의 타이밍 정보와, 모니터링 할 전원을 선택하기 위한 제어 정보를 포함할 수 있으며, 타이밍 컨트롤러(140)에서 출력될 수 있다.
전술한 바와 같이, 전원 바이패스 유닛(510)이 여러 종류의 전원 중에서 모니터링 하고자 하는 전원을 선택함으로써, 여러 종류의 전원과 관련된 표시패널(110)의 손상을 방지할 수 있다.
한편, 센싱부(520)는, 센싱된 전압(아날로그 값)을 디지털로 변환하여 센싱 데이터를 생성하고, 생성된 센싱 데이터를 제어부(530)로 전송할 수 있다.
전술한 바와 같이, 센싱부(520)는 아날로그 값의 센싱 전압을 제어부(530)가 인식할 수 있는 디지털 형태의 센싱 데이터로 변환함으로써, 제어부(530)가 전원 이상 유무를 보다 정확하게 확인할 수 있다.
한편, 전원 바이패스 유닛(510) 및 센싱부(520)는 데이터 드라이버(120)에 포함되고, 제어부(530)는 타이밍 컨트롤러(140)에 포함될 수 있다.
전술한 바와 같이, 전원 바이패스 유닛(510) 및 센싱부(520)를 표시장치(100)의 필수 구성에 해당하는 데이터 드라이버(120)에 포함시켜 구성하고, 제어부(530)를 표시장치(100)의 필수 구성에 해당하는 타이밍 컨트롤러(140)에 포함시켜 구성함으로써, 제작 공정 시, 부품 수가 줄어들어 공정 작업이 쉬워질 수 있다.
한편, 도 3에서와 같이, 각 화소에 센싱 및 보상 기능이 적용된 경우, 각 화소의 구동 트랜지스터(DT)의 고유 특성치(예: 문턱전압, 이동도)를 센싱하기 위한 아날로그 디지털 컨버터(300)를 표시패널 손상 방지를 위한 센싱부(520)로 이용할 수 있다.
이와 같이, 센싱부(520)가 아날로그 디지털 컨버터(300)인 경우, 센싱부(520)는, 구동 트랜지스터(DT)의 고유 특성치를 센싱하기 위하여, 표시패널(110)의 각 화소 열과 연결되거나 둘 이상의 화소 열과 연결된 센싱 라인(예: 도 3의 RVL)을 통해, 각 화소 내 회로의 센싱 노드(예: 도 3의 N2)에 대한 전압을 센싱하거나, 표시패널 손상 방지를 위하여, 전원 바이패스 유닛(510)에 의해 바이패스 된 전원의 전압을 센싱할 수 있다.
여기서, 아날로그 디지털 컨버터(300)는, 데이터 드라이버(120) 내 포함할 될 수 있다.
전술한 바와 같이, 표시패널 손상 방지를 위한 센싱부(520)로서, 데이터 드라이버(120) 내 아날로그 디지털 컨버터(300)를 이용함으로써, 1개의 센싱 유닛으로 2가지 센싱 기능(화소 보상을 위한 센싱 기능, 표시패널 손상 방지를 위한 센싱 기능)을 모두 수행할 수 있다. 따라서, 센싱 유닛의 개수를 줄일 수 있다.
화소에 화소 보상 기능이 적용되지 않은 경우, 즉, 도 2와 같은 화소 구조를 갖는 경우, 센싱부(520)는, 별도로 구성되어야 하며, 데이터 드라이버(120) 내 포함될 수 있다.
도 6은, 도 3과 같이, 화소가 화소 보상 기능이 적용된 화소 구조일 때, 아날로그 디지털 컨버터(300)를 센싱부(520)로 이용하는 경우, 도 5를 더욱 상세하게 나타낸 도면이다.
도 6을 참조하면, 전원 바이패스 유닛(510)는, 표시패널(110)로 인가되는 다양한 종류의 전원(POWER 1, ... , POWER k) 중 하나의 전원(POWER)를 선택하여, 센싱부(520)로 바이패스 시켜줄 수 있다.
이때, 표시패널 손상 방지를 위한 센싱 시, 바이패스 시킬 전원(POWER)이, 표시패널(110) 내 유기발광다이오드 모듈(OLED Module, 600)로 인가되지 않도록, 스위치 S3은 오프 된다.
또한, 표시패널 손상 방지를 위한 센싱 시, 디스플레이 구동을 위한 전원(VPRE_R)과, 화소 보상을 위한 센싱 동작을 위한 전원(VPRE_S) 등이 표시패널(110) 내 유기발광다이오드 모듈(OLED Module, 600)로 인가되지 않도록, 스위치 S0, S1은 오프 될 수 있다.
또한, 표시패널 손상 방지를 위한 센싱 시, 전원 바이패스 유닛(510)에 의해 바이패스 된 전원(POWER)이 센싱부(520)에 의해 센싱될 수 있도록, 스위치 S2는 온이 된다.
한편, 도 6을 참조하면, 표시패널 손상 방지 구성은, 전원 바이패스 유닛(510)에 의해 바이패스된 전원(POWER)의 전압을 충전하는 캐패시터(Cs)를 포함하는 샘플 홀드(Sample Hold) 회로부(610)를 더 포함할 수 있다. 센싱부(520)는 캐패시터(Cs)에 충전된 전압을 센싱할 수 있다.
이를 통해, 센싱부(520)가 전원 바이패스 유닛(510)에 의해 바이패스된 전원(POWER)을 효율적으로 센싱하기 위한 회로 구성을 제공할 수 있다.
아날로그 디지털 컨버터(300)를 센싱부(520)로 이용할 때, 즉, 1개의 센싱 유닛으로 2가지 센싱 기능(화소 보상을 위한 센싱 기능, 표시패널 손상 방지를 위한 센싱 기능)을 모두 수행할 때, 전술한 스위치 구성들(510, S0~S3)을 통해, 2가지 센싱 동작을 정확하게 제어할 수 있다.
전술한 스위치 구성들(510, S0~S3)의 스위칭 동작 제어는, 타이밍 컨트롤러(140)에서 출력되는 제어 신호에 따라 이루어질 수 있다.
한편, 제어부(530)는, 전원이 이상 상태인 것으로 판단되면, 사전에 정해진 프로세스를 처리하는데, 이때, 프로세스는, 일 예로, 전원 공급부(150) 또는 다른 전원 공급 장치로 전원 오프 신호를 출력하는 전원 오프 프로세스일 수 있다.
전술한 바와 같이, 전원이 이상 상태인 것으로 판단된 경우, 표시장치(100)의 전체 전원 또는 이상 상태의 해당 전원이 오프 됨으로써, 표시패널(110)의 손상을 방지할 수 있다.
이상에서 전술한 데이트 드라이버(120)와 관련하여 발생할 수 있는 표시패널 손상 방지 기능을 위한 데이터 드라이버(120)에 대하여, 도 6 및 도 7을 참조하여 다시 설명한다.
도 6 및 도 7을 참조하면, 각 데이터 드라이버(120)는, 전원 모니터링 신호에 따라, 표시패널(110)로 인가되는 전원(Power)을 전원 공급부(150)로부터 입력받아 바이패스(Bypass) 시키는 전원 바이패스 유닛(510)과, 전원 바이패스 유닛(510)에 의해 바이패스 된 전원의 전압(Voltage)을 센싱하고, 센싱된 전압을 디지털 형태의 전원 센싱 데이터(Power Sensing Data)로 변환하여 타이밍 컨트롤러(140)로 출력하는 센싱부(520) 등을 포함한다.
타이밍 컨트롤러(140)는, 각 데이터 드라이버(120)로부터 수신한 전원 센싱 데이터(Power Sensing Data)를 토대로 전원 오프 프로세스를 위한 전원 제어 신호(Power Control Signal)을 전원 공급부(150)로 출력할 수 있다.
이에 따라, 전원 공급부(150)는 표시패널(110)로 인가되는 전원을 차단할 수 있다.
전술한 바에 따르면, 표시패널(110)의 손상을 방지하는 기능이 있는 데이터 드라이버(120)를 제공할 수 있다.
아래에서는, 게이트 드라이버(130)와 관련된 표시패널 손상 방지 기능 및 그 구성에 대하여, 도 8 내지 도 12를 참조하여 설명한다.
도 8은 본 실시예들에 따른 표시장치에서, 게이트 드라이버와 관련된 전원 이상에 따라 표시패널이 손상되는 현상을 설명하기 위한 도면이다. 도 9 내지 도 11은 본 실시예들에 따른 표시장치에서, 게이트 드라이버와 관련된 표시패널의 손상 방지 구성을 나타낸 도면이다. 도 12는 본 실시예들에 따른 표시장치에서, 게이트 드라이버와 관련된 표시패널의 손상 방지를 위한 신호 전달을 나타낸 도면이다.
도 8을 참조하면, 각 게이트 드라이버(130)는 전원 공급부(150)로부터 전원(예: 게이트 전압(VGH, VGL))을 공급받아 스캔 신호(Scan Signal)를 생성하여 출력한다.
도 8을 참조하면, 게이트 드라이버(130)의 본딩 부분에 결함이 발생하거나, 게이트 드라이버(130) 자체의 파손 등이 발생하거나, 게이트 드라이버(130)의 내부 회로에 문제가 발생하는 경우, 잘못된 스캔 신호(Scan Signal)가 생성되는 등의 문제가 초래될 수 있다. 이 경우, 표시패널(110)에 과전류가 흐르는 등의 상황이 일어나 표시패널(110)의 번트(Burnt) 현상이 일어날 수 있다.
이러한 표시패널(110)의 손상은, 게이트 드라이버(130)의 개수가 많아질수록 더욱 심각하게 발생할 수 있다.
따라서, 본 실시예에서는, 게이트 드라이버(130)와 관련된 표시패널(110)의 손상을 방지하는 표시패널 손상 방지 기능 및 그 구성을 제공할 수 있다.
도 9 및 도 10을 참조하여 표시패널 손상 방지를 위한 게이트 드라이버(130)에 대하여 설명한다.
도 9를 참조하면, 게이트 드라이버(130)는, 클럭(Clock)에 동기 된 스캔 신호를 기준전압(게이트 하이 전압(VGH), 게이트 로우 전압(VGL))을 이용하여 생성하는 쉬프트 레지스터(Shift Register, 910)와, 쉬프트 레지스터(910)에서 생성된 저전압(예: 3.3[V] 이하)의 스캔 신호를 내부입력전압을 이용하여 신호 전압 레벨을 변환하여 출력하는 레벨 쉬프터(920)와, 레벨 쉬프터(920)에서 출력된 고전압(예: 20~30[V])의 스캔 신호를 출력하는 출력 버퍼(930) 등을 포함한다.
레벨 쉬프터(920)가 저전압의 스캔 신호를 고전압의 스캔 신호로 변환할 때 이용하는 내부입력전압은, 전원 공급부(150)에 출력되어 게이트 드라이버(130)에 입력된 기준전압(게이트 하이 전압(VGH), 게이트 로우 전압(VGL))이 아이솔레이션 회로부(900a, 900b)를 통해 레벨 쉬프터(920)로 인가된 전압(VGH', VGL')이다.
다시 말해, 아이솔레이션 회로부(900a, 900b)은, 일종의 버퍼로서, 게이트 드라이버(130)에 입력된 기준전압(게이트 하이 전압(VGH), 게이트 로우 전압(VGL))을 레벨 쉬프터(920)로 인가해준다. 이와 같이, 아이솔레이션 회로부(900a, 900b)를 통해, 레벨 쉬프터(920)로 인가된 기준전압(게이트 하이 전압(VGH), 게이트 로우 전압(VGL))이 내부입력전압(VGH', VGL')이 되는 것이다.
이로써, 저전압의 스캔 신호를 최초로 생성하는 데 필요한 게이트 전압(VGH, VGL)과, 출력할 고전압의 스캔 신호의 형태로 만드는데 필요한 전압(VGH', VGL') 간의 비교를 할 수 있게 되어, 최종적인 스캔 신호가 게이트 라인으로 정상적으로 출력될 수 있는지를 확인할 수 있게 된다.
또한, 아이솔레이션 회로부(900a, 900b)에 의해, 기준전압(VGH, VGL)과 내부입력전압(VGH', VGL')은 서로 분리된다.
이에 따라, 내부입력전압(VGH', VGL')이 기준전압(VGH, VGL)기 아이솔레이션 회로부(900a, 900b)에 의해 레벨 쉬프터(920)로 인가되는 전압일지라도, 아이솔레이션 회로부(900a, 900b)의 전압 분리 기능에 의해, 기준전압(VGH, VGL)과 내부입력전압(VGH', VGL')가 분리됨으로써, 기준전압(VGH, VGL)과 내부입력전압(VGH', VGL')을 정확하게 비교할 수 있게 된다.
도 10을 참조하면, 게이트 드라이버(120)와 관련된 표시패널 손상 방지 구성은, 제2입력단(I2)에 입력된 미리 정해진 기준전압(VGH, VGL) 및 제1입력단(I1)에 입력된 게이트 드라이버(130) 내 레벨 쉬프터(920)의 입력전압(내부입력전압, VGH', VGL')을 비교하여, 비교 결과 신호를 출력단(O)으로 출력하는 히스테리시스(Hysteresis) 비교기(1010)와, 히스테리시스 비교기(1010)에서 출력된 비교 결과 신호의 전압(△V)에 근거하여, 레벨 쉬프터(920)의 입력전압(내부입력전압, VGH', VGL')의 이상 유무를 판단하고, 판단 결과, 전원이 이상 상태인 것으로 판단되면, 사전에 정해진 프로세스를 처리하는 제어부(1020) 등을 포함한다.
여기서, 프로세스는, 일 예로, 전원 공급부(150) 또는 다른 전원 공급 장치로 전원 오프 신호를 출력하는 전원 오프 프로세스일 수 있다.
전술한 바에 따르면, 히스테리시스 비교기(1010)를 이용하여, 게이트 드라이버(120)와 관련된 표시패널 손상의 현상을 효율적으로 감지할 수 있고, 그에 맞는 대응 조치가 가능해져, 표시패널 손상을 효율적으로 방지해줄 수 있다.
전술한 히스테리시스 비교기(1010)는 게이트 드라이버(130)에 포함되고, 제어부(1020)는 타이밍 컨트롤러(140)에 포함되게 구현할 수 있다.
이에 따라, 게이트 드라이빙과 관련된 표시패널 손상 방지를 위한 구성을 표시장치(100)의 필수 구성에 해당하는 게이트 드라이버(130) 및 타이밍 컨트롤러(140)로 구현할 수 있게 되고, 이를 통해, 별도의 부품을 추가하지 않고, 표시패널 손상 방지를 가능하게 할 수 있다.
즉, 게이트 드라이버(130)의 내부에서 사용되는 전압(VGH', VGL')에 이상이 생겨 표시패널(110)이 손상될 수 있는 상황을 감지하여 이에 대처할 수 있는 게이트 드라이버(130)와 타이밍 컨트롤러(140)를 제공할 수 있다.
위에서 언급한 기준전압은, 게이트 드라이버(130), 즉, 쉬프터 레지스터(910)에 입력되는 전압으로서, 게이트 하이 전압(VGH) 또는 게이트 로우 전압(VGL)일 수 있다.
또한, 이러한 기준전압(VGH, VGL)은, 쉬프터 레지스터(910)에도 입력되지만, 표시패널 손상 방지 기능이 수행되는 동안, 히스테리시스 비교기(1010)의 제2입력단(I2)로도 입력된다.
또한, 이러한 기준전압(VGH, VGL)은, 아이솔레이션 회로부(900a, 900b)로 입력된다.
아이솔레이션 회로부(900a, 900b)는 자신에게 입력된 기준전압(VGH, VGL)을 레벨 쉬프터(920)로 인가시켜준다.
아이솔레이션 회로부(900a, 900b)에 의해 레벨 쉬프터(920)로 입력된 전압을 레벨 쉬프터(920)의 입력전압(내부입력전압, VGH', VGL')이라고 한다.
이러한 레벨 쉬프터(920)의 입력전압(VGH', VGL')은, 표시패널 손상 방지 기능이 수행되는 동안, 히스테리시스 비교기(1010)의 제1입력단(I1)으로도 입력된다.
전술한 바와 같이, 히스테리시스 비교기(1010)를 구성함으로써, 게이트 드라이버(130)에 입력된 기준전압(VGH, VGL)과, 이 기준전압(VGH, VGL)이 게이트 드라이버(130)의 내부에서 레벨 쉬프터(920)로 인가된 내부입력전압(VGH', VGL')을 비교하여, 레벨 쉬프터(920)로 입력되는 내부입력전압(VGH', VGL')에 문제가 발생한 것을 인식할 수 있다. 여기서, 레벨 쉬프터(920)로 입력되는 내부입력전압(VGH', VGL')의 이상 현상은, 표시패널(110)의 손상을 발생시킬 수 있는 것이다.
도 12를 참조하면, 전술한 히스테리시스 비교기(1010)는, 2개의 입력단(I1, IE)으로 입력된 기준전압(VGH, VGL)과 레벨 쉬프터(920)로 인가된 내부입력전압(VGH', VGL')을 비교하여, 그 비교 결과(△V=VGH'-VGH 또는 △V=VGL'-VGL)를 나타내는 비교 결과 신호(Comparision Result Signal)를 출력한다.
전술한 히스테리시스 비교기(1010)에서 출력되는 비교 결과 신호는 하이(High) 레벨 또는 로우(Low) 베벨의 신호 값을 갖는 로직 신호일 수 있다.
히스테리시스 비교기(1010)는, 기준전압(VGH, VGL)과 레벨 쉬프터(920)로 인가된 내부입력전압(VGH', VGL') 간의 차이가 일정 수준 이상 큰 경우, 하이 레벨의 신호 값을 갖는 비교 결과 신호(Comparision Result Signal)를 출력한다.
히스테리시스 비교기(1010)는, 기준전압(VGH, VGL)과 레벨 쉬프터(920)로 인가된 내부입력전압(VGH', VGL') 간의 차이가 일정 수준 미만으로 작은 경우, 로우 레벨의 신호 값을 갖는 비교 결과 신호(Comparision Result Signal)를 출력한다.
제어부(1020)는, 히스테리시스 비교기(1010)에 출력되는 비교 결과 신호의 신호 값이, 도 11에서와 같이, 미리 정해진 하한 임계값과 상한 임계값에 정의되는 히스테리시스 폐루프(Closed Loop) 내부 영역(Low 영역)에 해당하는지 값인지, 외부 영역(High 영역)에 해당하는 값인지를 확인하여, 레벨 쉬프터(920)의 입력전압(VGH', VGL')이 이상 상태인지를 판단하고, 이상 상태로 판단되면, 사전에 정해진 프로세스를 처리한다.
여기서, 레벨 쉬프터(920)의 입력전압(VGH', VGL')이 이상 상태인 것은, 게이트 드라이버(130)의 작동에 이상이 있다는 것을 의미할 수 있다.
도 11에서, 제1전압 및 제2전압은 히스테리시스 비교기(1010)에 입력되는 레벨 쉬프터(920)의 입력전압(VGH', VGL')과 히스테리시스 비교기(1010)의 출력 전압일 수 있다.
여기서, 정해진 프로세스는, 일 예로, 게이트 드라이버(130)의 동작을 정지시키는 프로세스이거나, 전원 공급부(150)가 전원을 오프시키는 프로세스일 수 있다.
이상에서 설명한 본 실시예들에 의하면, 전원 이상에 따른 과전류 등과 같이 표시패널의 손상을 발생시킬 수 있는 상황을 감지할 수 있고, 이에 따른 적절한 대응 조치를 해줄 수 있는 표시장치(100)를 제공하는 효과가 있다.
또한, 본 실시예들에 의하면, 데이터 드라이버(120)와 관련된 전원 이상에 따른 과전류 등과 같이 표시패널의 손상을 발생시킬 수 있는 상황을 감지할 수 있고, 이에 따른 적절한 대응 조치를 해줄 수 있는 데이터 드라이버(120)를 제공하는 효과가 있다.
또한, 본 실시예들에 의하면, 게이트 드라이버(130)와 관련된 전원 이상에 따른 과전류 등과 같이 표시패널의 손상을 발생시킬 수 있는 상황을 감지할 수 있고, 이에 따른 적절한 대응 조치를 해줄 수 있는 게이트 드라이버(130)를 제공하는 효과가 있다.
이상에서의 설명 및 첨부된 도면은 본 발명의 기술 사상을 예시적으로 나타낸 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 구성의 결합, 분리, 치환 및 변경 등의 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시장치 110: 표시패널
120: 데이터 드라이버 130: 게이트 드라이버
140: 타이밍 컨트롤러 150: 전원 공급부
160: 컨트롤 보드 170a, 170b: FPC(Flexible Printed Circuit)
180a, 180b: 소스 보드 300: ADC (Analog Digital Converter)
510: 전원 바이패스 유닛 520: 센싱부
530: 제어부 900a, 900b: 아이솔레이션 회로부
910: 쉬프트 레지스터 920: 레벨 쉬프터
930: 출력 버퍼 1010: 히스테리시스 비교기
1020: 제어부

Claims (12)

  1. 표시패널로 인가되는 전원을 입력받아 바이패스 시키는 전원 바이패스 유닛;
    상기 전원 바이패스 유닛에 의해 바이패스 된 상기 전원의 전압을 센싱하는 센싱부; 및
    상기 센싱부에 의해 센싱된 전압을 토대로, 상기 전원의 이상 유무를 판단하고, 판단 결과, 상기 전원이 이상 상태인 것으로 판단되면, 사전에 정해진 프로세스를 처리하는 제어부를 포함하는 표시장치.
  2. 제1항에 있어서,
    상기 전원 바이패스 유닛은,
    전원 모니터링 신호에 따라, 여러 종류의 전원 중에서 상기 전원을 선택적으로 입력받아 상기 센싱부로 바이패스 시키는 것을 특징으로 하는 표시장치.
  3. 제1항에 있어서,
    상기 전원 바이패스 유닛에 의해 바이패스된 전원의 전압을 충전하는 캐패시터를 포함하는 샘플 홀드 회로부를 더 포함하고,
    상기 센싱부는 상기 캐패시터에 충전된 전압을 센싱하는 것을 특징으로 하는 표시장치.
  4. 제1항에 있어서,
    상기 센싱부는,
    상기 센싱된 전압을 디지털로 변환하여 전원 센싱 데이터를 생성하고, 상기 생성된 전원 센싱 데이터를 상기 제어부로 전송하는 것을 특징으로 하는 표시장치.
  5. 제1항에 있어서,
    상기 전원 바이패스 유닛 및 상기 센싱부는 데이터 드라이버에 포함되고, 상기 제어부는 타이밍 컨트롤러에 포함되는 것을 특징으로 하는 표시장치.
  6. 기준전압과, 게이트 드라이버 내 레벨 쉬프터의 입력전압을 비교하여, 비교 결과 신호를 출력하는 히스테리시스 비교기; 및
    상기 히스테리시스 비교기에서 출력된 비교 결과 신호의 전압에 근거하여, 상기 레벨 쉬프터의 입력전압의 이상 유무를 판단하고, 판단 결과, 이상 상태인 것으로 판단되면, 사전에 정해진 프로세스를 처리하는 제어부를 포함하는 표시장치.
  7. 제6항에 있어서,
    상기 게이트 드라이버에 입력된 상기 기준전압을 상기 레벨 쉬프터로 인가해주는 아이솔레이션 회로부를 더 포함하는 표시장치.
  8. 제7항에 있어서,
    상기 기준전압은, 게이트 하이 전압 또는 게이트 로우 전압이고,
    상기 레벨 쉬프터의 입력전압은, 상기 아이솔레이션을 통해 인가된 게이트 하이 전압 또는 게이트 로우 전압인 것을 특징으로 하는 표시장치.
  9. 제6항에 있어서,
    상기 히스테리시스 비교기는 상기 게이트 드라이버에 포함되고, 상기 제어부는 타이밍 컨트롤러에 포함된 것을 특징으로 하는 표시장치.
  10. 전원을 공급하는 전원 공급부;
    상기 전원 공급부로부터 공급된 상기 전원이 인가되는 표시패널;
    상기 표시패널을 구동하고, 상기 전원을 모니터링하여 전원 모니터링 결과 정보를 출력하는 다수의 드라이버; 및
    상기 모니터링 결과 정보를 토대로 상기 전원 또는 상기 전원의 전압에 대한 이상 유무를 판단하고, 판단 결과, 이상 상태로 판단되면, 사전에 정해진 프로세스를 처리하는 타이밍 컨트롤러를 포함하는 표시장치.
  11. 표시패널로 인가되는 전원을 바이패스 시키는 전원 바이패스 유닛; 및
    상기 전원 바이패스 유닛에 의해 바이패스 된 상기 전원의 전압을 센싱하고, 상기 센싱된 전압을 디지털 형태의 전원 센싱 데이터로 변환하여 타이밍 컨트롤러로 출력하는 센싱부를 포함하는 데이터 드라이버.
  12. 클럭에 동기 된 스캔 신호를 기준전압을 이용하여 생성하는 쉬프트 레지스터;
    상기 쉬프트 레지스터에서 생성된 스캔 신호의 신호 전압 레벨을 내부입력전압을 이용하여 고전압으로 변환하여 출력하는 레벨 쉬프터;
    상기 레벨 쉬프터에서 출력된 고전압의 스캔 신호를 출력하는 출력 버퍼; 및
    상기 쉬프트 레지스터에 입력된 기준전압과 상기 레벨 쉬프터에 입력된 내부입력전압 간의 비교 결과 신호를 출력하는 히스테리시스 비교기를 포함하는 게이트 드라이버.
KR1020140115097A 2014-09-01 2014-09-01 표시장치, 데이터 드라이버 및 게이트 드라이버 KR102176178B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140115097A KR102176178B1 (ko) 2014-09-01 2014-09-01 표시장치, 데이터 드라이버 및 게이트 드라이버

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140115097A KR102176178B1 (ko) 2014-09-01 2014-09-01 표시장치, 데이터 드라이버 및 게이트 드라이버

Publications (2)

Publication Number Publication Date
KR20160027522A true KR20160027522A (ko) 2016-03-10
KR102176178B1 KR102176178B1 (ko) 2020-11-10

Family

ID=55538881

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140115097A KR102176178B1 (ko) 2014-09-01 2014-09-01 표시장치, 데이터 드라이버 및 게이트 드라이버

Country Status (1)

Country Link
KR (1) KR102176178B1 (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070107477A (ko) * 2006-05-03 2007-11-07 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR20130035032A (ko) * 2011-09-29 2013-04-08 엘지디스플레이 주식회사 표시장치
KR20130039624A (ko) * 2011-10-12 2013-04-22 엘지디스플레이 주식회사 유기발광소자표시장치
KR20130049049A (ko) * 2011-11-03 2013-05-13 삼성디스플레이 주식회사 유기 전계 발광 표시 장치
KR101359917B1 (ko) * 2006-12-15 2014-02-07 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20140051594A (ko) * 2012-10-23 2014-05-02 엘지디스플레이 주식회사 전원제어부를 포함하는 표시장치 및 그 구동방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070107477A (ko) * 2006-05-03 2007-11-07 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR101359917B1 (ko) * 2006-12-15 2014-02-07 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20130035032A (ko) * 2011-09-29 2013-04-08 엘지디스플레이 주식회사 표시장치
KR20130039624A (ko) * 2011-10-12 2013-04-22 엘지디스플레이 주식회사 유기발광소자표시장치
KR20130049049A (ko) * 2011-11-03 2013-05-13 삼성디스플레이 주식회사 유기 전계 발광 표시 장치
KR20140051594A (ko) * 2012-10-23 2014-05-02 엘지디스플레이 주식회사 전원제어부를 포함하는 표시장치 및 그 구동방법

Also Published As

Publication number Publication date
KR102176178B1 (ko) 2020-11-10

Similar Documents

Publication Publication Date Title
US9905158B2 (en) Display device and power control device capable of preventing the degradation of image quality
EP3038079B1 (en) Over-current control device and organic light emitting display device adpoting the same
US10297200B2 (en) Display device, panel defect detection system, and panel defect detection method
US10424253B2 (en) Display device and power monitoring circuit
US10026360B2 (en) Timing controller, display panel, organic light emitting display device, and the method for driving the organic light emitting display device
US10600347B2 (en) Organic light emitting display device and controller
US10121412B2 (en) Display device and timing controller
CN111063308B (zh) 显示设备
KR102160291B1 (ko) 표시장치 및 데이터 드라이버
US20200265787A1 (en) Display panel driving device and display device having the same
KR20170064170A (ko) 표시장치
KR102347837B1 (ko) 컨트롤러, 유기발광표시장치 및 그 구동방법
KR102176178B1 (ko) 표시장치, 데이터 드라이버 및 게이트 드라이버
KR20180120344A (ko) 표시 장치 및 그 보호방법
KR102560233B1 (ko) 유기발광 표시장치
KR20220058686A (ko) 표시 장치 및 그의 구동 방법
KR102349763B1 (ko) 에러 감지 방법, 에러 감지 회로 및 표시장치
KR20160090463A (ko) 표시장치
KR102251227B1 (ko) 데이터 구동 회로장치 및 이를 포함한 표시장치
US12020633B2 (en) Display driving device and method for determining error of source amplifier in display driving device
KR102563520B1 (ko) 표시장치, 표시패널 및 검사시스템
US20240038144A1 (en) Display driving device and method for determining error of source amplifier in display driving device
KR102540466B1 (ko) 표시장치 및 표시모듈
CN118262640A (en) Display device and inspection method thereof
JP2023066675A (ja) 表示ドライバ及び表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant