KR20150143770A - 플렉서블 대역폭 캐리어를 갖는 멀티캐리어 시스템들에 대한 불연속 수신 - Google Patents

플렉서블 대역폭 캐리어를 갖는 멀티캐리어 시스템들에 대한 불연속 수신 Download PDF

Info

Publication number
KR20150143770A
KR20150143770A KR1020157032663A KR20157032663A KR20150143770A KR 20150143770 A KR20150143770 A KR 20150143770A KR 1020157032663 A KR1020157032663 A KR 1020157032663A KR 20157032663 A KR20157032663 A KR 20157032663A KR 20150143770 A KR20150143770 A KR 20150143770A
Authority
KR
South Korea
Prior art keywords
cell
drx
flexible bandwidth
drx cycle
bandwidth carriers
Prior art date
Application number
KR1020157032663A
Other languages
English (en)
Inventor
피터 안쏘니 바라니
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20150143770A publication Critical patent/KR20150143770A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • H04L5/001Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT the frequencies being arranged in component carriers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • H04W76/048
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W76/00Connection management
    • H04W76/20Manipulation of established connections
    • H04W76/28Discontinuous transmission [DTX]; Discontinuous reception [DRX]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0014Three-dimensional division
    • H04L5/0023Time-frequency-space
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • H04L5/0096Indication of changes in allocation
    • H04L5/0098Signalling of the activation or deactivation of component carriers, subcarriers or frequency bands
    • Y02B60/50
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/30Systems integrating technologies related to power network operation and communication or information technologies for improving the carbon footprint of the management of residential or tertiary loads, i.e. smart grids as climate change mitigation technology in the buildings sector, including also the last stages of power distribution and the control, monitoring or operating management systems at local level
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

하나 이상의 플렉서블 대역폭 캐리어들을 활용할 수 있는 멀티캐리어 시스템들에 대한 불연속 수신(DRX) 정렬을 위한 방법들, 시스템들 및 디바이스들이 제공된다. 하나 이상의 플렉서블 대역폭 캐리어들을 활용할 수 있는 멀티캐리어 시스템들 및/또는 다수의 상이한 플렉서블 대역폭 캐리어들을 활용할 수 있는 시스템들에서, 예를 들어, DRX 사이클들에 대해 시그널링 정렬을 보장하는 것을 도울 수 있는 툴들 및 기술들이 제공된다. 몇몇 방법들은, 제 1 셀에 대한 DRX 사이클을 식별하는 단계; 및/또는 제 2 셀에 대한 DRX 사이클에 대한 경계를, 제 2 셀에 대한 DRX 사이클에 대한 경계가 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하는 단계를 포함할 수 있고, 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함한다.

Description

플렉서블 대역폭 캐리어를 갖는 멀티캐리어 시스템들에 대한 불연속 수신{DISCONTINUOUS RECEPTION FOR MULTICARRIER SYSTEMS WITH FLEXIBLE BANDWIDTH CARRIER}
[0001] 본 출원은, 2013년 9월 30일에 출원되고 발명의 명칭이 "DISCONTINUOUS RECEPTION FOR MULTICARRIER SYSTEMS WITH FLEXIBLE BANDWIDTH CARRIER"인 미국 특허 출원 제 14/041,742호; 및 2013년 4월 15일에 출원되고 발명의 명칭이 "SIGNALING ALIGNMENT FOR MULTICARRIER SYSTEMS WITH FLEXIBLE BANDWIDTH CARRIER"인 미국 가특허출원 제 61/812,164호에 대해 우선권을 주장하며, 상기 출원들 각각은 본원의 양수인에게 양도되었다.
[0002] 무선 통신 시스템들은, 음성, 비디오, 패킷 데이터, 메시징, 브로드캐스트 등과 같은 다양한 타입들의 통신 컨텐츠를 제공하도록 널리 배치되어 있다. 이 시스템들은, 이용가능한 시스템 자원들(예를 들어, 시간, 주파수 및 전력)을 공유함으로써 다수의 사용자들과의 통신을 지원할 수 있는 다중 액세스 시스템들일 수 있다. 이러한 다중 액세스 시스템들의 예들은, 코드 분할 다중 액세스(CDMA) 시스템들, 시분할 다중 액세스(TDMA) 시스템들, 주파수 분할 다중 액세스(FDMA) 시스템들, 3GPP 롱 텀 에볼루션(LTE) 시스템들 및 직교 주파수 분할 다중 액세스(OFDMA) 시스템들을 포함한다.
[0003] 서비스 제공자들은 통상적으로, 특정한 지리적 영역들에서 배타적인 이용을 위해 주파수 스펙트럼의 블록들을 할당받는다. 이러한 주파수들의 블록들은 일반적으로, 이용되고 있는 다중 액세스 기술과는 무관하게 조절기들에 의해 할당된다. 대부분의 경우들에서, 이 블록들은 채널 대역폭들의 정수배가 아니고, 따라서, 스펙트럼의 미활용 부분들이 존재할 수 있다. 무선 디바이스들의 이용이 증가함에 따라, 이 스펙트럼에 대한 요구 및 가치가 또한 일반적으로 급등하고 있다. 그럼에도 불구하고, 몇몇 경우들에서, 무선 통신 시스템들은 할당받은 스펙트럼의 부분들을 활용하지 못할 수 있는데, 이는, 그 부분들이 표준 또는 정규의 파형에 들어맞을 만큼 충분히 크지 않기 때문이다. 예를 들어, LTE 표준의 개발자들은 이 문제점을 인식하였고, 많은 상이한 시스템 대역폭들(예를 들어, 1.4, 3, 5, 10, 15 및 20 MHz)을 지원하도록 결정하였다. 이것은 문제점에 대한 하나의 부분적 솔루션을 제공할 수 있다.
[0004] 본 명세서에서 스케일러블 대역폭 시스템들로 또한 지칭되는 플렉서블 대역폭 시스템들은 대역폭 자원들의 더 양호한 활용을 제공할 수 있다. 그러나, 몇몇 플렉서블 대역폭 시스템들은, 상이한 대역폭들을 활용하는 다수의 캐리어들을 포함하는 경우, 불연속 수신 시그널링 타이밍을 포함하는 타이밍 문제들에 직면할 수 있다.
[0005] 하나 이상의 플렉서블 대역폭 캐리어들을 활용할 수 있는 멀티캐리어 시스템들에서 불연속 수신(DRX)에 대한 방법들, 시스템들 및 디바이스들이 제공된다. 예를 들어, 하나 이상의 정규의 대역폭 캐리어들 및 하나 이상의 플렉서블 대역폭 캐리어들을 활용할 수 있는 멀티캐리어 시스템들 또는 다수의 상이한 플렉서블 대역폭 캐리어들을 활용할 수 있는 시스템들에서, DRX 사이클들에 대한 정렬을 보장하는 것을 도울 수 있는 툴들 및 기술들이 제공된다.
[0006] 무선 통신 시스템들에 대한 플렉서블 대역폭 캐리어들은, 플렉서블 대역폭 파형들을 활용하여, 정규의 파형에 들어맞을 만큼 충분히 크지 않을 수 있는 스펙트럼 부분들을 활용할 수 있다. 플렉서블 대역폭 캐리어를 활용하는 플렉서블 대역폭 시스템은, 정규의 대역폭 시스템에 대한 플렉서블 대역폭 시스템의 시간 또는 칩 레이트를 확장 또는 스케일링 다운하는 것을 통해 정규의 대역폭 시스템에 대해 생성될 수 있다. 몇몇 실시예들은, 플렉서블 대역폭 시스템의 시간 또는 칩 레이트를 연장 또는 스케일링 업하는 것을 통해 파형의 대역폭을 증가시킬 수 있다.
[0007] 하나 이상의 플렉서블 대역폭 캐리어들을 활용할 수 있는 멀티캐리어 시스템들에서, 다수의 캐리어들 사이의 DRX 사이클들의 오정렬은 전력 소모의 증가를 초래할 수 있다. 전력 소모의 증가는, DRX 사이클들이 오정렬되고, 동일한 기간을 갖지 않는 것, 및 결과적으로 수신기가, 그렇지 않은 경우보다 DRX 사이클당 더 긴 시간 기간 동안 청취하고 있다는 사실에 기인할 수 있다 (예를 들어, 시간 확장으로 인해, '웨이크-업' 기간은 N=1에 비해 N=2 또는 4의 경우 더 길다). 이러한 문제들은, 멀티캐리어 시스템에서 적어도 2개의 캐리어들에 대한 DRX 사이클들을 정렬시킴으로써, 예를 들어, DRX 사이클들의 적어도 하나의 경계, 예를 들어, 시작 경계 및/또는 종료 경계를 정렬시킴으로써, 처리될 수 있다. 다른 솔루션들은, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 증가 또는 감소시키도록 제 2 셀에 대한 DRX 사이클의 길이를 조절하는 것을 포함할 수 있다. 이러한 문제들은 또한, 제 1 셀에 대한 주기성을 식별하고, 제 1 셀의 대역폭 스케일링 팩터만큼 스케일링되도록 제 2 셀에 대한 DRX 사이클의 주기성을 조절하는 것에 의해 처리될 수 있다. 몇몇 실시예들에서, 이러한 문제들은, 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 것을 용이하게 하기 위해, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(UE)에 송신하고 그리고/또는 사용자 장비(UE)에서 수신함으로써 처리될 수 있다.
[0008] 몇몇 실시예들은, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법을 포함한다. 방법은, 제 1 셀에 대한 DRX 사이클을 식별하는 단계; 및/또는 제 2 셀에 대한 DRX 사이클에 대한 경계를, 제 2 셀에 대한 DRX 사이클에 대한 경계가 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하는 단계를 포함할 수 있다. 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함할 수 있다.
[0009] 몇몇 실시예들에서, 제 1 셀에 대한 DRX 사이클에 대한 경계 및 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는 적어도 시작 경계 또는 종료 경계를 포함한다. 몇몇 경우들에서, 제 2 셀에 대한 DRX 사이클의 기간은 제 1 셀에 대한 DRX 사이클의 기간과는 상이하다.
[0010] 방법의 몇몇 실시예들은, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 감소 또는 증가시키기 위해, 제 2 셀에 대한 DRX 사이클의 길이를 조절하는 단계를 더 포함한다. 몇몇 실시예들은, 제 1 셀에 대한 DRX 사이클의 주기성을 식별하는 단계; 및/또는 적어도, 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 제 2 셀에 대한 DRX 사이클의 주기성들을 조절하는 단계를 포함한다. 몇몇 실시예들은, 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 것을 용이하게 하기 위해, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(UE)에 송신하고 그리고/또는 사용자 장비(UE)에서 수신하는 단계를 포함한다. 몇몇 실시예들은, 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는, 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시하는 단계를 포함한다.
[0011] 몇몇 실시예들에서, 제 1 셀은 정규의 대역폭 캐리어를 포함하고, 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함한다. 몇몇 실시예들에서, 제 1 셀은 플렉서블 대역폭 캐리어를 포함하고, 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 제 1 셀과는 상이한 하나를 포함한다. 몇몇 구성들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 제 2 셀은 정규의 대역폭 캐리어를 포함한다. 몇몇 구성들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함할 수 있고, 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 제 1 셀과는 상이한 하나를 포함할 수 있다. 몇몇 구성들에서, 제 1 셀은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 제 2 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있다.
[0012] 몇몇 실시예들은, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템을 포함한다. 시스템은, 제 1 셀에 대한 DRX 사이클을 식별하기 위한 수단; 및/또는 제 2 셀에 대한 DRX 사이클에 대한 경계를, 제 2 셀에 대한 DRX 사이클에 대한 경계가 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하기 위한 수단을 포함할 수 있다. 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함할 수 있다.
[0013] 몇몇 실시예들에서, 제 1 셀에 대한 DRX 사이클에 대한 경계 및 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는 적어도 시작 경계 또는 종료 경계를 포함한다. 제 2 셀에 대한 DRX 사이클의 기간은 제 1 셀에 대한 DRX 사이클의 기간과는 상이할 수 있다.
[0014] 몇몇 실시예들은, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 감소 또는 증가시키기 위해, 제 2 셀에 대한 DRX 사이클의 길이를 조절하기 위한 수단을 포함한다. 몇몇 실시예들은, 제 1 셀에 대한 DRX 사이클의 주기성을 식별하기 위한 수단; 및/또는 적어도, 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 제 2 셀에 대한 DRX 사이클의 주기성들을 조절하기 위한 수단을 포함한다. 몇몇 실시예들은, 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 것을 용이하게 하기 위해, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(UE)에 송신하고 그리고/또는 사용자 장비(UE)에서 수신하기 위한 수단을 포함한다. 몇몇 실시예들은, 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는, 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시하기 위한 수단을 포함한다.
[0015] 시스템의 몇몇 실시예들에서, 제 1 셀은 정규의 대역폭 캐리어를 포함하고, 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함한다. 몇몇 실시예들에서, 제 1 셀은 플렉서블 대역폭 캐리어를 포함하고, 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 제 1 셀과는 상이한 하나를 포함한다. 몇몇 구성들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 제 2 셀은 정규의 대역폭 캐리어를 포함한다. 몇몇 구성들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함할 수 있고, 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 제 1 셀과는 상이한 하나를 포함할 수 있다. 몇몇 구성들에서, 제 1 셀은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 제 2 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있다.
[0016] 몇몇 실시예들은, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건을 포함하고, 컴퓨터 프로그램 물건은, 제 1 셀에 대한 DRX 사이클을 식별하기 위한 코드; 및/또는 제 2 셀에 대한 DRX 사이클에 대한 경계를, 제 2 셀에 대한 DRX 사이클에 대한 경계가 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하기 위한 코드 포함할 수 있는 비일시적 컴퓨터 판독가능 매체를 포함할 수 있다. 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함한다.
[0017] 몇몇 실시예들에서, 제 1 셀에 대한 DRX 사이클에 대한 경계 및 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는 적어도 시작 경계 또는 종료 경계를 포함한다. 제 2 셀에 대한 DRX 사이클의 기간은 제 1 셀에 대한 DRX 사이클의 기간과는 상이하다.
[0018] 몇몇 실시예들은, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 감소 또는 증가시키기 위해, 제 2 셀에 대한 DRX 사이클의 길이를 조절하기 위한 코드를 포함한다. 몇몇 실시예들은, 제 1 셀에 대한 DRX 사이클의 주기성을 식별하기 위한 코드; 및/또는 적어도, 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 제 2 셀에 대한 DRX 사이클의 주기성들을 조절하기 위한 코드를 포함한다. 몇몇 실시예들은, 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 것을 용이하게 하기 위해, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(UE)에 송신하고 그리고/또는 사용자 장비(UE)에서 수신하기 위한 코드를 포함한다. 몇몇 실시예들은, 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는, 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시하기 위한 코드를 포함한다.
[0019] 컴퓨터 프로그램 물건의 몇몇 실시예들에서, 제 1 셀은 정규의 대역폭 캐리어를 포함하고, 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함한다. 몇몇 실시예들에서, 제 1 셀은 플렉서블 대역폭 캐리어를 포함하고, 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 제 1 셀과는 상이한 하나를 포함한다. 몇몇 구성들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 제 2 셀은 정규의 대역폭 캐리어를 포함한다. 몇몇 구성들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함할 수 있고, 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 제 1 셀과는 상이한 하나를 포함할 수 있다. 몇몇 구성들에서, 제 1 셀은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 제 2 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있다.
[0020] 몇몇 실시예들은, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스를 포함한다. 디바이스는, 제 1 셀에 대한 DRX 사이클을 식별하고; 그리고/또는 제 2 셀에 대한 DRX 사이클에 대한 경계를, 제 2 셀에 대한 DRX 사이클에 대한 경계가 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하도록 구성될 수 있는 적어도 하나의 프로세서를 포함할 수 있다. 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함할 수 있다.
[0021] 제 1 셀에 대한 DRX 사이클에 대한 경계 및 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는 적어도 시작 경계 또는 종료 경계를 포함할 수 있다. 제 2 셀에 대한 DRX 사이클의 기간은 제 1 셀에 대한 DRX 사이클의 기간과는 상이할 수 있다.
[0022] 적어도 하나의 프로세서는, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 감소 또는 증가시키기 위해, 제 2 셀에 대한 DRX 사이클의 길이를 조절하도록 추가로 구성될 수 있다. 적어도 하나의 프로세서는, 제 1 셀에 대한 DRX 사이클의 주기성을 식별하고; 그리고/또는 적어도, 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 제 2 셀에 대한 DRX 사이클의 주기성들을 조절하도록 추가로 구성될 수 있다. 적어도 하나의 프로세서는, 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 것을 용이하게 하기 위해, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(UE)에 송신하고 그리고/또는 사용자 장비(UE)에서 수신하도록 추가로 구성될 수 있다. 적어도 하나의 프로세서는, 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는, 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시하도록 추가로 구성될 수 있다.
[0023] 디바이스의 몇몇 실시예들에서, 제 1 셀은 정규의 대역폭 캐리어를 포함하고, 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함한다. 몇몇 실시예들에서, 제 1 셀은 플렉서블 대역폭 캐리어를 포함하고, 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 제 1 셀과는 상이한 하나를 포함한다. 몇몇 구성들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 제 2 셀은 정규의 대역폭 캐리어를 포함한다. 몇몇 구성들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함할 수 있고, 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 제 1 셀과는 상이한 하나를 포함할 수 있다. 몇몇 구성들에서, 제 1 셀은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 제 2 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있다.
[0024] 전술한 바는, 다음의 상세한 설명이 더 양호하게 이해될 수 있도록 본 개시에 따른 예들의 특징들 및 기술적 이점들을 상당히 광범위하게 요약하였다. 추가적인 특징들 및 이점들이 이하 설명될 것이다. 개시된 개념 및 특정한 예들은 본 개시의 동일한 목적들을 수행하기 위해 다른 구조들을 변형 또는 설계하기 위한 기초로 용이하게 활용될 수 있다. 이러한 균등한 구조들은 첨부된 청구항들의 사상 및 범위로부터 벗어나지 않는다. 본 명세서에 개시된 개념들의 특징으로 믿어지는, 본 개시의 구성 및 동작 방법 모두에 대한 것으로서의 특징들은 연관된 이점들과 함께, 첨부한 도면들과 함께 고려될 때 다음의 설명으로부터 더 잘 이해될 것이다. 각각의 도면들은 오직 예시 및 설명의 목적으로 제공되며, 청구항의 제한들에 대한 정의로 의도되지 않는다.
[0025] 본 발명의 특성 및 이점들에 대한 추가적 이해는 다음의 도면들을 참조하여 실현될 수 있다. 첨부된 도면들에서, 유사한 컴포넌트들 또는 특징들은 동일한 참조 라벨을 가질 수 있다. 추가로, 동일한 타입의 다양한 컴포넌트들은, 참조 라벨 다음에 대시기호 및 유사한 컴포넌트들 사이를 구별하는 제 2 라벨에 의해 구별될 수 있다. 본 명세서에서 제 1 참조 라벨만이 사용되면, 그 설명은, 제 2 참조 라벨과는 무관하게 동일한 제 1 참조 라벨을 갖는 유사한 컴포넌트들 중 임의의 컴포넌트에 적용가능하다. 다수의 도면들에 걸쳐 상이한 알파벳 디스크립터들이 후속하는 동일한 참조 부호는 동일하거나 유사한 엘리먼트 또는 컴포넌트의 상이한(또는 동일한) 버전들을 나타낼 수 있다.
[0026] 도 1은, 다양한 실시예들에 따른 무선 통신 시스템의 블록도를 도시한다.
[0027] 도 2a는, 다양한 실시예들에 따라, 스케일러블 대역폭 파형으로도 지칭되는 플렉서블 대역폭 파형이, 정규의 파형에 들어맞을 만큼 충분히 넓지 않은 스펙트럼의 일부에 들어맞는 무선 통신 시스템의 일례를 도시한다.
[0028] 도 2b는, 다양한 실시예들에 따라, 플렉서블 대역폭 파형이 대역의 엣지 근처에서 스펙트럼의 일부에 들어맞는 무선 통신 시스템의 일례를 도시한다.
[0029] 도 3은, 다양한 실시예들에 따른 무선 통신 시스템의 블록도를 도시한다.
[0030] 도 4a는, 다양한 실시예들에 따라 상이한 스케일링 팩터들을 갖는 2개의 캐리어들의 DRX 타이밍도를 도시한다.
[0031] 도 4b는, 다양한 실시예들에 따라 상이한 스케일링 팩터들을 갖는 2개의 캐리어들의 DRX 타이밍도를 도시한다.
[0032] 도 4c는, 다양한 실시예들에 따라 상이한 스케일링 팩터들을 갖는 2개의 캐리어들의 DRX 타이밍도를 도시한다.
[0033] 도 4d는, 다양한 실시예들에 따라 상이한 스케일링 팩터들을 갖는 2개의 캐리어들의 DRX 타이밍도를 도시한다.
[0034] 도 4e는, 다양한 실시예들에 따라 상이한 스케일링 팩터들을 갖는 2개의 캐리어들의 DRX 타이밍도를 도시한다.
[0035] 도 4f는, 다양한 실시예들에 따라 상이한 스케일링 팩터들을 갖는 2개의 캐리어들의 DRX 타이밍도를 도시한다.
[0036] 도 4g는, 다양한 실시예들에 따라 상이한 스케일링 팩터들을 갖는 2개의 캐리어들의 DRX 타이밍도를 도시한다.
[0037] 도 4h는, 다양한 실시예들에 따라 상이한 스케일링 팩터들을 갖는 2개의 캐리어들의 DRX 타이밍도를 도시한다.
[0038] 도 4i는, 다양한 실시예들에 따라 상이한 스케일링 팩터들을 갖는 2개의 캐리어들의 DRX 타이밍도를 도시한다.
[0039] 도 4j는, 다양한 실시예들에 따라 상이한 스케일링 팩터들을 갖는 2개의 캐리어들의 DRX 타이밍도를 도시한다.
[0040] 도 5a는, 다양한 실시예들에 따라 플렉서블 대역폭 캐리어(들)를 활용하는 멀티캐리어 시스템에서 DRX 시그널링 정렬을 위해 구성되는 디바이스의 블록도를 도시한다.
[0041] 도 5b는, 다양한 실시예들에 따라 플렉서블 대역폭 캐리어(들)를 활용하는 멀티캐리어 시스템에서 DRX 시그널링 정렬을 위해 구성되는 다른 디바이스의 블록도를 도시한다.
[0042] 도 6은, 다양한 실시예들에 따라 구성되는 통신 시스템의 블록도를 도시한다.
[0043] 도 7은, 다양한 실시예들에 따라 구성되는 사용자 장비의 블록도를 도시한다.
[0044] 도 8은, 다양한 실시예들에 따른 기지국 및 사용자 장비를 포함하는 무선 통신 시스템의 블록도를 도시한다.
[0045] 도 9a는, 다양한 실시예들에 따라 플렉서블 대역폭 캐리어(들)를 활용하는 멀티캐리어 시스템에서 시그널링 정렬 방법의 흐름도를 도시한다.
[0046] 도 9b는, 다양한 실시예들에 따라 플렉서블 대역폭 캐리어(들)를 활용하는 멀티캐리어 시스템에서 시그널링 정렬 방법의 흐름도를 도시한다.
[0047] 도 9c는, 다양한 실시예들에 따라 플렉서블 대역폭 캐리어(들)를 활용하는 멀티캐리어 시스템에서 다른 시그널링 정렬 방법의 흐름도를 도시한다.
[0048] 하나 이상의 플렉서블 대역폭 캐리어들을 활용할 수 있는 멀티캐리어 시스템들에 대한 불연속 수신(DRX)을 위한 방법들, 시스템들 및 디바이스들이 제공된다. 예를 들어, 하나 이상의 정규의 대역폭 캐리어들 및 하나 이상의 플렉서블 대역폭 캐리어들을 활용할 수 있는 멀티캐리어 시스템들, 및/또는 다수의 상이한 플렉서블 대역폭 캐리어들을 활용할 수 있는 시스템들에서, 예를 들어, DRX 시그널링에 대해 시그널링 정렬을 보장하는 것을 도울 수 있는 툴들 및 기술들이 제공된다.
[0049] 무선 통신 시스템들을 위한 플렉서블 대역폭 캐리어들은, 플렉서블 대역폭 파형들을 활용하여, 정규의 파형에 들어맞을 만큼 충분히 크지 않을 수 있는 스펙트럼 부분들을 활용할 수 있다. 플렉서블 대역폭 캐리어를 활용하는 플렉서블 대역폭 시스템은, 정규의 대역폭 시스템에 대해 플렉서블 대역폭 시스템의 시간 또는 칩 레이트를 확장 또는 스케일링 다운하는 것을 통해 정규의 대역폭 시스템에 대해 생성될 수 있다. 몇몇 실시예들은, 플렉서블 대역폭 시스템의 시간 또는 칩 레이트를 연장 또는 스케일링 업하는 것을 통해 파형의 대역폭을 증가시킬 수 있다.
[0050] 하나 이상의 플렉서블 대역폭 캐리어들을 활용할 수 있는 멀티캐리어 시스템들에서, 다수의 캐리어들 사이의 DRX 사이클들의 오정렬은 전력 소모의 증가를 초래할 수 있다. 전력 소모의 증가는, DRX 사이클들이 오정렬되고, 동일한 기간을 갖지 않는 것, 및 결과적으로 수신기가, 그렇지 않은 경우보다 DRX 사이클당 더 긴 시간 기간 동안 청취하고 있다는 사실에 기인할 수 있다 (예를 들어, 시간 확장으로 인해, '웨이크-업' 기간은 N=1에 비해 N=2 또는 4의 경우 더 길다). 이러한 문제들은, 멀티캐리어 시스템에서 적어도 2개의 캐리어들에 대한 DRX 사이클들을 정렬시킴으로써, 예를 들어, DRX 사이클들의 적어도 하나의 경계, 예를 들어, 시작 경계 및/또는 종료 경계를 정렬시킴으로써 또는 제 1 및 제 2 캐리어에 대한 DRX 사이클들의 주기성을 정렬시킴으로써, 처리될 수 있다.
[0051] 하나 이상의 플렉서블 대역폭을 활용할 수 있는 멀티캐리어 시스템에서 DRX 사이클 정렬을 위한 방법은, 제 1 셀에 대한 DRX 사이클을 식별하는 단계를 포함할 수 있다. 제 2 셀에 대한 DRX 사이클에 대한 시작 경계 및/또는 종료 경계와 같은 경계는, 제 2 셀에 대한 DRX 사이클에 대한 경계가, 제 1 셀에 대한 DRX 사이클에 대한 시작 경계 및/또는 종료 경계와 같은 경계와 일치하도록 조절될 수 있다. DRX 사이클 정렬을 위한 방법들은, 적어도 제 1 셀 또는 제 2 셀이 적어도 하나의 플렉서블 대역폭 캐리어를 포함하는 경우에 특히 유용할 수 있다.
[0052] 몇몇 경우들에서, 제 2 셀에 대한 DRX 사이클은, 제 1 셀에 대한 DRX 사이클과 동일한 주기성을 가질 수 있다. 제 2 셀에 대한 DRX 사이클은, 대역폭 스케일링 팩터와 같은 정수 팩터에 기초하여 제 1 셀의 DRX 사이클의 주기성과 관련된 주기성을 가질 수 있다. 제 2 셀의 DRX 사이클의 주기성은, 제 1 셀의 DRX 사이클의 주기성보다 정수 팩터만큼 작을 수 있다. 이것은, 제 1 및 제 2 셀들의 시작 경계들 및/또는 종료 경계들을 더 양호하게 정렬하기 위해, 예를 들어, 제 2 셀의 DRX 사이클의 길이를 조절함으로써, 제 2 셀의 DRX 사이클들의 주기성을 제 1 셀과 정렬시키기 위해 유용할 수 있다.
[0053] 몇몇 실시예들에서, 제 2 셀에 대한 DRX 사이클의 길이를 조절하는 것은 또한, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 증가 또는 감소시키기 위해 이용될 수 있다. 몇몇 경우들에서, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(UE)에 송신하고 그리고/또는 사용자 장비(UE)에서 수신하는 것은, 제 2 셀에 대한 DRX 사이클에 대한 시작 경계를 조절하는 것을 추가로 용이하게 할 수 있다. 몇몇 구현들은, 제 1 및 제 2 셀들의 각각의 DRX 사이클들을 더 양호하게 정렬하기 위해, 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시하는 단계를 포함할 수 있다.
[0054] DRX를 위한 방법들은 특히, 3.84 Mcps (예를 들어, N=1)와 같은 정규의 칩 레이트를 갖는 1차 서빙 고속 다운링크 공유 채널(HS-DSCH 셀) 및 시간 확장된 칩 레이트 = 3.84/2 Mcps (예를 들어, N=2) 또는 3.84/4 Mcps (예를 들어, N=4)를 활용할 수 있는 2차 서빙 HS-DSCH 셀(들) 또는 그 반대를 활용하는 멀티캐리어 고속 다운링크 패킷 액세스(HSDPA) 네트워크에서 유용할 수 있다. 방법들 및 시스템들은 다운링크 불연속 수신(DL DRX)을 지원할 수 있어서, DL DRX 동안 사용자 장비(UE)에 의해 모니터링될 필요가 있는 서브프레임들은 1차 서빙 HS-DSCH 셀(N=1일 수 있음)과 2차 서빙 HS-DSCH 셀(들)(N=2 또는 N=4와 같은 플렉서블 대역폭 캐리어를 활용할 수 있음) 사이 또는 그 반대에서 정렬될 수 있다.
[0055] 몇몇 구현들에서, 제 1 셀은 정규의 대역폭 캐리어를 포함할 수 있고, 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함할 수 있다. 다른 구현들에서, 제 1 셀은 플렉서블 대역폭 캐리어를 포함할 수 있고, 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 제 1 셀과는 상이한 하나를 포함할 수 있다. 몇몇 경우들에서, 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 클 수 있다.
[0056] 본 명세서에서 설명되는 바와 같은 DRX의 방법들은 또한, 제 1 셀이 하나 이상의 플렉서블 대역폭 캐리어들을 포함하고 제 2 셀이 정규의 대역폭 캐리어를 포함하는 경우 유리하게 구현될 수 있다. 몇몇 경우들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있고, 제 2 셀은 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 몇몇 경우들에서, 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 작을 수 있다.
[0057] 또 다른 경우들에서, 본 명세서에서 설명된 방법들은, 제 1 셀이 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있고 제 2 셀이 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있는 경우 구현될 수 있다. 몇몇 경우들에서, 제 1 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 제 2 셀은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있다.
[0058] 본 명세서에서 설명되는 기술들은 CDMA, TDMA, FDMA, OFDMA, SC-FDMA, 피어-투-피어 및 다른 시스템들과 같은 다양한 무선 통신 시스템들에 대해 이용될 수 있다. 용어들 "시스템" 및 "네트워크"는 종종 상호교환가능하게 사용된다. CDMA 시스템은 CDMA2000, 유니버셜 지상 라디오 액세스(UTRA) 등과 같은 라디오 기술을 구현할 수 있다. CDMA2000은 IS-2000, IS-95 및 IS-856 표준들을 커버한다. IS-2000 릴리스 0 및 A는 통상적으로 CDMA2000 1X, 1X 등으로 지칭된다. IS-856 (TIA-856)은 통상적으로 CDMA2000 1xEV-DO, 고속 패킷 데이터(HRPD) 등으로 지칭된다. UTRA는 광대역 CDMA(WCDMA) 및 CDMA의 다른 변형들을 포함한다. TDMA 시스템은 이동 통신용 범용 시스템(GSM)과 같은 라디오 기술을 구현할 수 있다. OFDMA 또는 OFDM 시스템은 울트라 모바일 브로드밴드(UMB), 이볼브드 UTRA(E-UTRA), IEEE 802.11(Wi-Fi), IEEE 802.16(WiMAX), IEEE 802.20, Flash-OFDM 등과 같은 라디오 기술을 구현할 수 있다. UTRA 및 E-UTRA는 유니버셜 모바일 통신 시스템(UMTS)의 일부이다. 몇몇 시스템들은 고속 패킷 액세스(HSPA)를 활용할 수 있다. 3GPP 롱 텀 에볼루션(LTE) 및 LTE-어드밴스드(LTE-A)는, E-UTRA를 이용하는 UMTS의 새로운 릴리스들이다. UTRA, E-UTRA, UMTS, LTE, LTE-A 및 GSM은 "3세대 파트너쉽 프로젝트(3GPP)"로 명명된 기구로부터의 문서들에 설명된다. CDMA2000 및 UMB는 "3세대 파트너쉽 프로젝트 2(3GPP2)"로 명명된 기구로부터의 문서들에 설명된다. 본 명세서에서 설명되는 기술들은, 앞서 언급된 시스템들 및 라디오 기술들 뿐만 아니라 다른 시스템들 및 라디오 기술들에 대해 이용될 수 있다.
[0059] 따라서, 다음의 설명은 예들을 제공하며, 청구항들에 기술된 범위, 적용가능성 또는 구성을 제한하지 않는다. 본 개시의 사상 및 범위로부터 벗어나지 않고 논의된 엘리먼트들의 기능 및 배열이 변경될 수 있다. 다양한 예들은 적절하게 다양한 절차들 또는 컴포넌트들을 생략, 대체 또는 추가할 수 있다. 예를 들어, 설명된 방법들은 설명된 것과 상이한 순서로 수행될 수 있으며, 다양한 단계들이 추가, 생략 또는 결합될 수 있다. 또한, 특정 실시예들에 대해 설명된 특징들은 다른 실시예들에서 결합될 수 있다.
[0060] 먼저 도 1을 참조하면, 블록도는 다양한 실시예들에 따른 무선 통신 시스템(100)의 일례를 예시한다. 시스템(100)은 기지국들(105), 사용자 장비(115), 기지국 제어기(120) 및 코어 네트워크(130)를 포함한다 (몇몇 실시예들에서 제어기(120)는 코어 네트워크(130)에 통합될 수 있고; 몇몇 실시예들에서 제어기(120)는 기지국들(105)에 통합될 수 있다). 시스템(100)은 다수의 캐리어들(상이한 주파수들의 파형 신호들)에 대한 동작을 지원할 수 있다. 멀티-캐리어 송신기들은 변조된 신호들을 다수의 캐리어들 상에서 동시에 송신할 수 있다. 각각의 변조된 신호는 코드 분할 다중 액세스(CDMA) 신호, 시분할 다중 액세스(TDMA) 신호, 주파수 분할 다중 액세스(FDMA) 신호, 직교 FDMA(OFDMA) 신호, 싱글 캐리어 FDMA(SC-FDMA) 신호 등일 수 있다. 각각의 변조된 신호는 상이한 캐리어 상에서 전송될 수 있으며, 제어 정보(예를 들어, 파일럿 신호들), 오버헤드 정보, 데이터 등을 반송할 수 있다. 시스템(100)은 네트워크 자원들을 효율적으로 할당할 수 있는 멀티-캐리어 LTE 네트워크일 수 있다.
[0061] 사용자 장비(115)는 임의의 타입의 이동국, 사용자 장비, 액세스 단말, 가입자 유닛 또는 사용자 장비일 수 있다. 사용자 장비(115)는 셀룰러 폰들 및 무선 통신 디바이스들을 포함할 수 있지만, 또한 개인 휴대 정보 단말들(PDA들), 스마트폰들, 다른 핸드헬드 디바이스들, 넷북들, 노트북 컴퓨터들 등을 포함할 수 있다. 따라서, 용어 사용자 장비는 임의의 타입의 무선 또는 모바일 통신 디바이스를 포함하도록, 청구항들을 포함하여 이하에서 넓게 해석되어야 한다.
[0062] 본 출원 전반에 걸쳐, 몇몇 사용자 장비는 플렉서블 대역폭 가능 사용자 장비, 플렉서블 대역폭 호환가능 사용자 장비 및/또는 플렉서블 대역폭 사용자 장비로 지칭될 수 있다. 이는, 일반적으로, 사용자 장비가 플렉서블 가능 또는 호환가능임을 의미할 수 있다. 일반적으로, 이러한 디바이스들은 또한, 하나 이상의 정규의 라디오 액세스 기술들(RAT들)에 대해 정규의 기능을 가능하게 할 수 있다. 플렉서블 가능 또는 플렉서블 호환가능을 의미하도록 용어 플렉서블을 사용하는 것은 일반적으로, 시스템(100)의 다른 양상들, 예를 들어, 제어기(120) 및/또는 기지국들(105) 또는 라디오 액세스 네트워크에 적용가능할 수 있다.
[0063] 기지국들(105)은 기지국 안테나를 통해 사용자 장비(115)와 무선으로 통신할 수 있다. 기지국들(105)은 다수의 캐리어들을 통해 제어기(120)의 제어 하에서 사용자 장비(115)와 통신하도록 구성될 수 있다. 기지국(105) 사이트들 각각은 각각의 지리적 영역에 대한 통신 커버리지를 제공할 수 있다. 몇몇 실시예들에서, 기지국들(105)은 NodeB, eNodeB, 홈 NodeB 및/또는 홈 eNodeB로서 지칭될 수 있다. 각각의 기지국(105)에 대한 커버리지 영역은 여기에서 110-a, 110-b 또는 110-c로서 식별된다. 기지국에 대한 커버리지 영역은 (도시되지 않으나 커버리지 영역의 일부분만을 구성할 수 있는) 섹터들로서 분할될 수 있다. 시스템(100)은 상이한 타입들의 기지국들(105)(예를 들어, 매크로, 마이크로, 펨토 및/또는 피코 기지국들)을 포함할 수 있다.
[0064] 사용자 장비(115), 기지국들(105), 코어 네트워크(130) 및/또는 제어기(120)와 같은 시스템(100)의 여러 양상들은, 다양한 실시예들에 따라 플렉서블 대역폭 및 파형들을 활용하도록 구성될 수 있다. 예를 들어, 시스템(100)은 사용자 장비(115)와 기지국들(105) 사이의 송신들(125)을 나타낸다. 송신들(125)은, 사용자 장비(115)로부터 기지국(105)으로의 업링크 및/또는 역방향 링크 송신, 및/또는 기지국(105)으로부터 사용자 장비(115)로의 다운링크 및/또는 순방향 링크 송신들을 포함할 수 있다. 송신들(125)은 플렉서블/스케일러블 및/또는 정규의 파형들을 포함할 수 있다. 정규의 파형들은 또한 레거시 및/또는 정규의 파형들로 지칭될 수 있다.
[0065] 사용자 장비(115), 기지국들(105), 코어 네트워크(130) 및/또는 제어기(120)와 같은 시스템(100)의 여러 양상들은, 다양한 실시예들에 따라 플렉서블 대역폭 및 파형들을 활용하도록 구성될 수 있다. 예를 들어, 시스템(100)의 여러 양상들은, 정규의 파형에 들어맞을 만큼 충분히 크지 않을 수 있는 스펙트럼 부분들을 활용할 수 있다. 사용자 장비(115), 기지국들(105), 코어 네트워크(130) 및/또는 제어기(120)와 같은 디바이스들은, 플렉서블 대역폭 및/또는 파형들을 생성 및/또는 활용하기 위해 칩 레이트들, 확산 팩터 및/또는 스케일링 팩터들을 적응시키도록 구성될 수 있다. 시스템(100)의 몇몇 양상들은, 정규의 서브시스템(다른 사용자 장비(115) 및/또는 기지국들(105)을 이용하여 구현될 수 있음)의 시간에 대해 (특정한 사용자 장비(115) 및/또는 기지국들(105)과 같은) 플렉서블 서브시스템의 시간을 확장 또는 스케일링 다운하는 것을 통해, 정규의 서브시스템에 대해 생성될 수 있는 플렉서블 서브시스템을 형성할 수 있다.
[0066] 몇몇 실시예들에서, 시스템(100)의 다른 양상들, 예를 들어, 사용자 장비(115), 기지국들(105), 코어 네트워크(130) 및/또는 제어기(120)는, 제 1 셀에 대한 DRX 사이클을 식별하도록 구성될 수 있다. 시스템(100)의 다른 양상들, 예를 들어, 사용자 장비(115), 기지국들(105), 코어 네트워크(130) 및/또는 제어기(120)는 적어도 하나의 경계, 예를 들어, 제 2 셀에 대한 DRX 사이클에 대한 시작 경계 및/또는 종료 경계를 조절하여, 제 2 셀에 대한 DRX 사이클에 대한 적어도 하나의 경계가, 제 1 셀에 대한 DRX 사이클에 대한 시작 경계 및/또는 종료 경계와 같은 경계와 일치하도록 구성될 수 있다. 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함할 수 있다.
[0067] 도 2a는, 다양한 실시예들에 따른 기지국(105-a) 및 사용자 장비(115-a)를 갖는 무선 통신 시스템(200-a)의 일례를 도시하며, 여기서, 플렉서블 대역폭 파형(210-a)은 정규의 파형(220-a)에 들어맞을 만큼 충분히 넓지 않은 스펙트럼 부분에 들어맞는다. 시스템(200-a)은 도 1의 시스템(100)의 일례일 수 있다. 몇몇 실시예들에서, 플렉서블 대역폭 파형(210-a)은, 기지국(105-a) 및/또는 사용자 장비(115-a)가 송신할 수 있는 정규의 파형(220-a)과 중첩할 수 있다. 몇몇 경우들에서, 정규의 파형(220-a)은 플렉서블 대역폭 파형(210-a)과 완전히 중첩할 수 있다. 몇몇 실시예들은 또한 다수의 플렉서블 대역폭 파형들(210)을 활용할 수 있다. 몇몇 실시예들에서, 다른 기지국 및/또는 사용자 장비(미도시)가 정규의 파형(220-a) 및/또는 플렉서블 대역폭 파형(210-a)을 송신할 수 있다.
[0068] 도 2b는, 기지국(105-b) 및 사용자 장비(115-b)를 갖는 무선 통신 시스템(200-b)의 예를 도시하고, 여기서 플렉서블 대역폭 파형(210-b)은, 정규의 파형(220-b)이 들어맞지 않을 수 있는 가드 대역일 수 있는 대역의 에지 근처에서 스펙트럼의 일부에 들어맞는다. 시스템(200-b)은 도 1의 시스템(100)의 예일 수 있다. 사용자 장비(115-a/115-b) 및/또는 기지국들(105-a/105-b)은, 다양한 실시예들에 따라 플렉서블 대역폭 파형들(210-a/210-b)의 대역폭을 동적으로 조절하도록 구성될 수 있다.
[0069] 몇몇 실시예들에서, 시스템들(200-a 및/또는 200-b)의 상이한 양상들, 예를 들어, 사용자 장비(115-a 및/또는 115-b) 및/또는 기지국들(105-a 및/또는 105-b)은, 제 1 셀에 대한 DRX 사이클을 식별하도록 구성될 수 있다. 시스템들(200-a 및/또는 200-b)의 상이한 양상들, 예를 들어, 사용자 장비(115-a 및/또는 1150-b) 및/또는 기지국들(105-a 및/또는 105-b)은, 적어도 하나의 경계, 예를 들어, 제 2 셀에 대한 DRX 사이클에 대한 시작 경계 및/또는 종료 경계를 조절하여, 제 2 셀에 대한 DRX 사이클에 대한 적어도 하나의 경계가, 제 1 셀에 대한 DRX 사이클에 대한 시작 경계 및/또는 종료 경계와 같은 경계와 일치하도록 구성될 수 있다. 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함할 수 있다.
[0070] 일반적으로, 제 1 파형 또는 캐리어 대역폭 및 제 2 파형 또는 캐리어 대역폭은, 이들이 적어도 1%, 2%, 및/또는 5%만큼 중첩하는 경우 부분적으로 중첩할 수 있다. 몇몇 실시예들에서, 부분적 중첩은, 중첩이 적어도 10%인 경우 발생할 수 있다. 몇몇 실시예들에서, 부분적 중첩은 99%, 98%, 및/또는 95%보다 작을 수 있다. 몇몇 실시예들에서, 중첩은 90%보다 작을 수 있다. 몇몇 경우들에서, 플렉서블 대역폭 파형 또는 캐리어 대역폭은, 다른 파형 또는 캐리어 대역폭 내에 완전히 포함될 수 있다. 이러한 중첩은, 2개의 파형들 또는 캐리어 대역폭들이 완전히 일치하지는 않을 때 여전히 부분적 중첩을 반영할 수 있다. 일반적으로, 부분적 중첩은, 둘 또는 그 초과의 파형들 또는 캐리어 대역폭들이 완전히 일치하지는 않는 것(즉, 캐리어 대역폭들이 동일하지 않은 것)을 의미할 수 있다.
[0071] 몇몇 실시예들은, 전력 스펙트럼 밀도(PSD)에 기초하여 중첩의 상이한 정의들을 활용할 수 있다. 예를 들어, PSD에 기초한 중첩의 하나의 정의는 제 1 캐리어에 대해 다음 중첩 방정식에서 나타낸다.
Figure pct00001
이 방정식에서, PSD1(f)는 제 1 파형 또는 캐리어 대역폭에 대한 PSD이고, PSD2(f)는 제 2 파형 또는 캐리어 대역폭에 대한 PSD이다. 2개의 파형들 또는 캐리어 대역폭들이 일치하는 경우, 중첩 방정식을 100%와 동일할 수 있다. 제 1 파형 또는 캐리어 대역폭 및 제 2 파형 또는 캐리어 대역폭이 적어도 부분적으로 중첩하는 경우, 중첩 방정식은 100%와 동일하지 않을 수 있다. 예를 들어, 중첩 방정식은, 몇몇 실시예들에서, 1%, 2%, 5%, 및/또는 10%보다 크거나 그와 동일한 부분적 중첩을 초래할 수 있다. 중첩 방정식은, 몇몇 실시예들에서, 99%, 98%, 95%, 및/또는 90%보다 작거나 그와 동일한 중첩을 초래할 수 있다. 제 1 파형 또는 캐리어 대역폭은 정규의 파형 또는 캐리어 대역폭이고, 제 2 파형 또는 캐리어 파형은 정규의 대역폭 또는 캐리어 대역폭 내에 포함되는 플렉서블 대역폭 파형 또는 캐리어 대역폭인 경우, 중첩 방정식은, 퍼센티지로 기록되는, 플렉서블 대역폭 대 정규의 대역폭의 비를 표현할 수 있음을 주목할 수 있다. 게다가 중첩 방정식은, 중첩 방정식이 어느 캐리어 대역폭 관점에서 포뮬레이트되는지에 의존할 수 있다. 몇몇 실시예들은 중첩의 다른 정의들을 활용할 수 있다. 몇몇 경우들에서, 다른 중첩은 다음과 같이 제곱 제곱근 연산을 활용하여 정의될 수 있다.
Figure pct00002
다른 실시예들은, 다수의 중첩 캐리어들을 고려할 수 있는 다른 중첩 방정식들을 활용할 수 있다.
[0072] 도 3은, 다양한 실시예들에 따른 기지국(105-c) 및 사용자 장비(115-c)를 갖는 무선 통신 시스템(300)을 도시한다. 시스템(300)의 상이한 양상들, 예를 들어, 사용자 장비(115-c) 및/또는 기지국들(105-c)은, 하나 이상의 플렉서블 대역폭 캐리어들을 포함하는 다수의 캐리어들을 활용할 수 있는 시스템(300)에서 DRX를 위해 구성될 수 있다.
[0073] 사용자 장비(115-c)와 기지국(105-a) 사이의 송신들(305-a 및/또는 305-b)은, 정규의 대역폭 파형들, 및/또는 정규의 파형보다 더 적은(또는 더 많은) 대역폭을 점유하도록 생성될 수 있는 플렉서블 대역폭 파형들을 활용할 수 있다. 예를 들어, 대역 에지에는, 정규의 파형을 배치할만큼 충분한 이용가능한 스펙트럼이 존재하지 않을 수 있다. 플렉서블 대역폭 파형의 경우, 시간이 확장됨에 따라, 파형에 의해 점유되는 주파수는 내려가고, 따라서, 플렉서블 대역폭 파형을, 정규의 파형에 들어맞을 만큼 충분히 넓지 않을 수 있는 스펙트럼에 들어맞게 하는 것이 가능하다. 몇몇 실시예들에서, 플렉서블 대역폭 파형은 정규의 파형에 대해 스케일링 팩터 N을 활용하여 스케일링될 수 있다. 스케일링 팩터 N은, 1, 2, 3, 4, 8 등과 같은 정수 값들을 포함하는(그러나 이에 한정되는 것은 아님) 다수의 상이한 값들을 취할 수 있다. 그러나, N은 정수일 필요가 없다. 몇몇 경우들에서, 송신들(305-a)은 1차 서빙 셀에 대한 것일 수 있고, 송신(305-b)은 2차 서빙 셀에 대한 것일 수 있다.
[0074] 시스템(300)의 상이한 양상들, 예를 들어, 사용자 장비(115-c) 및/또는 기지국들(105-c)은, 1차 서빙 셀일 수 있는 제 1 셀에 대한 DRX 사이클을 식별하기 위해 구성될 수 있다. 사용자 장비(115-c) 및/또는 기지국들(105-c)은, 2차 서빙 셀일 수 있는 제 2 셀에 대한 DRX 사이클에 대한 시작 및/또는 종료 경계와 같은 경계를 조절하여, 제 2 셀에 대한 DRX 사이클에 대한 경계가, 제 1 셀에 대한 DRX 사이클에 대한 시작 및/또는 종료 경계와 같은 경계와 일치하도록 할 수 있다. 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함할 수 있다. 몇몇 실시예들에서, 제 2 셀에 대한 DRX 사이클의 기간은 제 1 셀에 대한 DRX 사이클의 기간과는 상이할 수 있다.
[0075] 몇몇 실시예들에서, 사용자 장비(115-c) 및/또는 기지국들(105-c)은, 제 1 셀에 대한 DRX 사이클의 주기성을 식별하기 위해 구성될 수 있다. 제 2 셀에 대한 DRX 사이클의 주기성은, 예를 들어, 사용자 장비(115-c) 및/또는 기지국들(105-c)에 의해, 적어도 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나, 대역폭 스케일링 팩터만큼 스케일링되도록 조절될 수 있다.
[0076] 몇몇 실시예들에서, 사용자 장비(115-c) 및/또는 기지국들(105-c), 제 2 셀에 대한 DRX 사이클의 길이를 조절하여, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 증가 또는 감소시키도록 구성될 수 있다. 몇몇 실시예들은, 제 2 셀에 대한 DRX 사이클에 대한 시작 및 또는 종료 경계를 포함할 수 있는 경계의 조절을 용이하게 하기 위해, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(115-c)에 송신하고 그리고/또는 사용자 장비(115-c)에서 수신하는 것을 더 포함할 수 있다. 몇몇 실시예들에서, 사용자 장비(115-c) 및/또는 기지국들(105-c)은, 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는, 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시하여, 다수의 캐리어들 사이에서 DRX 사이클 정렬을 추가로 가능하게 할 수 있다.
[0077] 몇몇 실시예들에서, 송신(305-a)은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함할 수 있고, 송신(305-b)은 정규의 대역폭 캐리어를 포함할 수 있다. 몇몇 실시예들에서, 송신(305-a)은 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함할 수 있고, 송신(305-b)은 하나 이상의 플렉서블 대역폭 캐리어들 중 제 1 셀과는 상이한 하나를 포함할 수 있다.
[0078] 몇몇 실시예들에서, 송신(305-a)은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 송신(305-b)은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있다. 다른 실시예들에서, 송신(305-a)은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 송신(305-b)은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있다. 몇몇 실시예들에서, 송신(305-a)은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 송신(305-b)은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있다.
[0079] 예를 들어, 시스템(300)은, 3.84 Mcps (예를 들어, N=1)와 같은 정규의 칩 레이트를 갖는 1차 서빙 고속 다운링크 공유 채널(HS-DSCH 셀) 및 시간 확장된 칩 레이트 = 3.84/2 Mcps (예를 들어, N=2) 또는 3.84/4 Mcps (예를 들어, N=4)를 활용할 수 있는 2차 서빙 HS-DSCH 셀(들) 또는 그 반대를 활용하는 멀티캐리어 고속 다운링크 패킷 액세스(HSDPA) 네트워크의 예일 수 있다. 제공되는 툴들 및 기술들은, 다운링크 불연속 수신(DL DRX)을 지원할 수 있어서, DL DRX 동안 사용자 장비(UE)에 의해 모니터링될 필요가 있는 서브프레임들은 1차 서빙 HS-DSCH 셀(N=1일 수 있음)과 2차 서빙 HS-DSCH 셀(들)(N=2 또는 N=4와 같은 플렉서블 대역폭 캐리어를 활용할 수 있음) 사이 또는 그 반대에서 정렬될 수 있다.
[0080] 몇몇 실시예들은 추가적인 용어를 활용할 수 있다. 새로운 유닛 D가 활용될 수 있다. 유닛 D는 확장된다. 유닛은 단위가 없고 N의 값을 갖는다. "확장된 시간"의 관점에서 플렉서블 시스템의 시간에 대해 논의할 수 있다. 예를 들어, 정규의 시간에서 가령 10 ms의 슬롯은 플렉서블 시간에서 10 Dms로 표현될 수 있다 (주: 정규의 시간인 경우에도, 정규의 시간에서 N=1, 즉, D는 1의 값을 가져서 10 Dms=10ms이기 때문에 이것은 참(true)으로 유지될 것이다). 시간 스케일링에서, 대부분의 "초들(seconds)"을 "확장된-초들"로 대체할 수 있다. 헤르쯔 단위의 주파수는 1/s임을 주목한다.
[0081] 앞서 논의된 바와 같이, 플렉서블 대역폭 또는 스케일러블 대역폭 파형은, 정규의 파형보다 더 적은 대역폭을 점유하는 파형일 수 있다. 따라서, 플렉서블 대역폭 시스템에서는, 동일한 수의 심볼들 및 비트들이 정규의 대역폭 시스템에 비해 더 긴 지속기간 동안 송신될 수 있다. 이것은 타임 스트레칭(time stretching)을 초래할 수 있고, 이에 의해 슬롯 지속기간, 프레임 지속기간 등은 스케일링 팩터 N만큼 증가할 수 있다. 스케일링 팩터 N은, 플렉서블 대역폭(BW)에 대한 정규의 대역폭의 비를 표현할 수 있다. 따라서, 플렉서블 대역폭 시스템에서의 데이터 레이트는 (정규의 레이트x1/N)과 동일할 수 있고, 지연은 (정규의 지연xN)과 동일할 수 있다. 일반적으로, 플렉서블 시스템들의 채널 BW = 정규의 시스템들의 채널 BW/N이다. 지연xBW는 불변으로 유지될 수 있다. 게다가, 몇몇 실시예들에서, 플렉서블 대역폭 파형은, 정규의 파형보다 더 많은 대역폭을 점유하는 파형일 수 있다. 스케일링 팩터 N은 또한 대역폭 스케일링 팩터로 지칭될 수 있다.
[0082] 본 명세서 전반에 걸쳐, 용어 정규의 시스템, 서브시스템 및/또는 파형은, 1과 동일할 수 있거나(예를 들어, N=1) 또는 정규의 또는 표준 칩 레이트와 동일할 수 있는 스케일링 팩터를 활용할 수 있는 실시예들과 관련된 시스템들, 서브시스템들 및/또는 파형들을 참조하기 위해 활용될 수 있다. 이러한 정규의 시스템들, 서브시스템들 및/또는 파형들은 또한 표준 및/또는 레거시 시스템들, 서브시스템들 및/또는 파형들로 지칭될 수 있다. 게다가, 플렉서블 시스템들, 서브시스템들 및/또는 파형들은, 1과 동일하지 않을 수 있는(예를 들어, N=2, 4, 8, 1/2, 1/4 등) 스케일링 팩터를 활용할 수 있는 실시예들과 관련된 시스템들, 서브시스템들 및/또는 파형들을 참조하기 위해 활용될 수 있다. N>1인 경우 또는 칩 레이트가 감소되는 경우, 파형의 대역폭은 감소할 수 있다. 몇몇 실시예들은, 대역폭을 증가시키는 스케일링 팩터들 또는 칩 레이트들을 활용할 수 있다. 예를 들어, N<1인 경우 또는 칩 레이트가 증가되는 경우, 파형은 정규의 파형보다 더 큰 대역폭을 커버하도록 연장될 수 있다. 몇몇 실시예들은, 몇몇 실시예들에서 칩 레이트를 변경시키기 위해 칩 레이트 제수(Dcr)를 활용할 수 있다. 플렉서블 시스템들, 서브시스템들 및/또는 파형들은 또한 몇몇 경우들에서, 스케일러블 시스템들, 서브시스템들 및/또는 파형들로 지칭될 수 있다. 플렉서블 시스템들, 서브시스템들 및/또는 파형들은 또한 몇몇 경우들에서 프랙셔널 시스템들, 서브시스템들 및/또는 파형들로 지칭될 수 있다. 프랙셔널 시스템들, 서브시스템들 및/또는 파형들은, 예를 들어, 대역폭을 변경할 수 있거나 변경하지 않을 수 있다. 프랙셔널 시스템, 서브시스템 또는 파형은 플렉서블일 수 있는데, 이는, 프랙셔널 시스템, 서브시스템 또는 파형이 정규의 또는 표준 시스템, 서브시스템 또는 파형(예를 들어, N=1 시스템)보다 더 많은 가능성들을 제공할 수 있기 때문이다. 게다가, 용어 플렉서블의 이용은 또한 플렉서블 대역폭 가능을 의미하도록 활용될 수 있다.
[0083] 다음으로, 도 4a 내지 4j를 참조하면, DRX 타이밍 도면들은, 다양한 실시예들에 따라 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 DRX 기능을 각각 포함하는 구성들(400-a, 400-b, 400-c, 400-d, 400-e, 400-f, 400-g, 400-h, 400-i 및 400-j)을 포함하는 다수의 구성(400)을 예시한다. DRX 타이밍 도면들은, 도 1, 도 2a, 도 2b 및 도 3의 기지국들(105); 도 1, 도 2a, 도 2b 및 도 3의 사용자 장비(115); 및/또는 도 1의 제어기(120)/코어 네트워크(130)의 전부 또는 일부를 포함하는 다양한 무선 엔티티들에 의해 구현되는 DRX 시그널링 정렬과 같은 DRX 방법들의 예들일 수 있다. 도 4a 내지 도 4j 사이의 공통 양상들이 개괄적으로 설명될 것이고, 그 다음, 각각의 도면의 상세들이 별개로 설명될 것이다.
[0084] 몇몇 실시예들에서, 구성들(400)은, 고속 다운링크 패킷 액세스(HSDPA)를 활용하는 무선 통신 시스템에서 구현될 수 있다. 고속 다운링크 공유 채널(HS-DSCH)과 같은 1차 서빙 셀(405)은 N=1의 스케일링 팩터를 가질 수 있다. 또한 HS-DSCH 셀일 수 있는 2차 서빙 셀(410)은 N=2 또는 N=4의 스케일링 팩터를 가질 수 있다. 반대로, 몇몇 실시예들에서, 1차 서빙 셀(405)은 N=2 또는 N=4의 스케일링 팩터를 가질 수 있고, 2차 서빙 셀(410)은 N=1의 스케일링 팩터를 가질 수 있다.
[0085] 몇몇 실시예들에서, 1차 서빙 셀(405)은 다수의 채널들, 예를 들어, 고속 공유 제어 채널(HS-SCCH)(406) 및/또는 고속 물리 다운링크 공유 채널(HS-PDSCH)(407)을 포함할 수 있다. 1 프레임 길이일 수 있고 RRC 시그널링을 통해 인에이블될 수 있는 활성화 또는 인에이블링 지연(415) 이후, UE(115)는 예를 들어, 다음 프레임에서, HS-SCCH(406) 및/또는 HS-PDSCH(407)를 통한 통신들, 예를 들어, UE DRX 사이클(420)과 같은 하나 이상의 DRX 사이클들 동안 하나 이상의 자원 승인들을 포함하는 페이징 정보에 대해 연속적으로 청취할 수 있다. 각각의 UE DRX 사이클(420)은 4 서브프레임 길이 또는 임의의 다른 적절한 길이일 수 있다. 몇몇 경우들에서, 각각의 UE DRX 사이클(420)으 8 서브프레임 길이일 수 있다. UE(115)는 HS-SCCH DRX 버스트(425)를 수신할 수 있고, HS-SCCH DRX 버스트(425)의 수신의 완료 시에, UE DRX 사이클(420)을 위한 비활성 임계치(430)가 시작할 수 있다. 몇몇 실시예들에서, 비활성 임계치(430)는 8 서브프레임 길이일 수 있다. 다른 실시예들에서, UE DRX 사이클(420)에 대한 비활성 임계치는 4 서브프레임 길이일 수 있다. HS-SCCH DRX 버스트(425)의 완료 이후 비활성 임계치(430) 동안, UE(115)는 또한 하나 이상의 HS-SCCH 버스트들(435, 437)을 수신할 수 있다. 몇몇 경우들에서, 하나 이상의 HS-SCCH 버스트들(435, 437) 각각의 송신/수신의 완료 시에, 각각 유사한 길이인 비활성 임계치(431, 432, 433)가 재시작될 수 있다. 그 결과, UE(115)는, HS-SCCH(406)를 통해 어떤 버스트들이 수신되는지에 따라, 가변 시간 길이(440, 441) 동안 HS-SCCH(406)를 연속적으로 모니터링할 수 있다. HS-SCCH(406)를 통한 시그널링의 어떠한 수신도 없이 전체 비활성 임계치(432)가 통과되면, 연속적 HS-SCCH 모니터링(440)의 길이는 종료할 수 있고, UE(115)는 HS-SCCH(406)를 연속적으로 모니터링하는 것을 중지할 수 있다.
[0086] 몇몇 실시예들에서, UE(115)는, 비활성 임계치(432)의 만료 이후, 예를 들어, DRX 사이클(420) 동안 UE(115)가 HS-SCCH(406)를 연속적으로 모니터링하고 있지 않을 때마다, 하나 이상의 요구되는 비활성 HS-SCCH DRX 버스트들(445), 예를 들어, 지속되는 하나의 서브프레임을 모니터링할 수 있다. 몇몇 실시예들에서, UE(115)는 모든 UE DRX 사이클(420)마다, 요구되는 비활성 HS-SCCH DRX 버스트(445)를 한번 모니터링할 수 있다. UE(115)는, 다른 비활성 HS-SCCH DRX 버스트(427) 또는 다른 HS-SCCH 버스트를 수신할 때까지 모든 UE DRX 사이클(420)마다, 요구되는 비활성 HS-SCCH DRX 버스트들(445)을 한번 모니터링하는 것을 계속할 수 있다. 다른 버스트의 완전한 수신 시에, UE는 비활성 임계치 타이머(433)를 다시 활성화시킬 수 있다. 몇몇 실시예들에서, 비활성 임계치 타이머(433)의 만료 시에, HS-SCCH(406)를 연속적으로 모니터링하는 기간(441)은 종료될 수 있고, UE는, HS-SCCH(406)를 통한 송신들을 위해 서브프레임들을 불연속적으로 모니터링하는 것으로 다시 되돌아 갈 수 있다.
[0087] 몇몇 실시예들에서, HS-PDSCH(407)는 하나 이상의 HS-PDSCH 버스트들(450)을 반송할 수 있고, 이것은, HS-SCCH(406) 상의 버스트(425, 427, 435 및/또는 436 등)와 같은 대응하는 버스트 뒤로, 예를 들어, 1.33 ms와 동등할 수 있는 2 슬롯만큼 약간 지연될 수 있다.
[0088] 몇몇 실시예들에서, 2차 서빙 셀(410)은 다수의 채널들, 예를 들어, 고속 공유 제어 채널(HS-SCCH)(411) 및/또는 고속 물리 다운링크 공유 채널(HS-PDSCH)(412)을 포함할 수 있다. UE(115)는, 예를 들어, 제 2 프레임 CFN(61)에서, HS-SCCH(411) 및/또는 HS-PDSCH(412)를 통한 통신들, 예를 들어, 하나 이상의 DRX 사이클들(421) 동안 하나 이상의 자원 승인들을 포함하는 페이징 정보에 대해 연속적으로 청취할 수 있다. 각각의 UE DRX 사이클(421)은, 예를 들어, 4 또는 8 서브프레임 길이일 수 있거나 임의의 다른 적절한 길이일 수 있다. UE(115)는 DRX 사이클(421) 동안 HS-SCCH DRX 버스트(426, 428, 436, 43, 446)를 수신할 수 있다. 몇몇 실시예들에서, DRX 사이클들(421)은, 1차 서빙 셀(405)의 주기성과 2차 서빙 셀(410)의 주기성을 정렬시키기 위해 정수 팩터만큼, 예를 들어 대역폭 스케일링 팩터만큼 스케일링 다운 또는 업될 수 있다.
[0089] 몇몇 실시예들에서, HS-SCCH DRX 버스트(426)의 완료 이후, UE(115)는 또한 하나 이상의 HS-SCCH 버스트들(436, 438)을 수신할 수 있다. 몇몇 경우들에서, UE(115)는, HS-SCCH(411) 동안 어떤 버스트들이 수신되는지에 따라, 가변 시간 길이(440, 441) 동안 HS-SCCH(411)를 연속적으로 모니터링할 수 있다. 버스트의 수신 없이 1차 서빙 셀(405)의 HS-SCCH(406) 상에서 비활성 임계치(430, 431, 432, 433)의 통과는, 추가적인 버스트들에 대한 HS-SCCH(411)의 불연속 모니터링을 트리거링할 수 있다.
[0090] 몇몇 실시예들에서, UE(115)는, HS-SCCH(406) 상의 비활성 임계치(430, 431, 432, 433)의 만료 이후, 예를 들어, DRX 사이클(421) 동안 UE(115)가 HS-SCCH(411)를 연속적으로 모니터링하고 있지 않을 때마다, 하나 이상의 요구되는 비활성 HS-SCCH DRX 버스트들(446), 예를 들어, 지속되는 하나의 서브프레임을 모니터링할 수 있다. 몇몇 실시예들에서, UE(115)는 모든 DRX 사이클(421)마다, 1 서브프레임에 대해 요구되는 비활성 HS-SCCH DRX 버스트(446)를 모니터링할 수 있다. UE(115)는, 다른 비활성 HS-SCCH DRX 버스트(428) 또는 다른 HS-SCCH 버스트를 수신할 때까지 모든 DRX 사이클(421)마다, 1 서브프레임에 대해 요구되는 비활성 HS-SCCH DRX 버스트들(446)을 모니터링하는 것을 계속할 수 있다.
[0091] 몇몇 실시예들에서, HS-PDSCH(412)는 하나 이상의 HS-PDSCH 버스트들(451)을 반송할 수 있고, 이것은, HS-SCCH(411) 상의 버스트(426, 428, 436 및/또는 438 등)와 같은 대응하는 버스트 뒤로, 예를 들어, 2.67 ms와 동등할 수 있는 2 확장 슬롯만큼 약간 지연될 수 있다.
[0092] 다음 실시예들에서, UE DRX 사이클(420)은 UE 불연속 송신(DTX) 사이클의 정수배 또는 정수 제수일 수 있는 것으로 가정될 수 있지만, 청구되는 요지는 이에 제한되지 않는다. 다음 방법들, 시스템들 및 디바이스들은 UE DRX 사이클들의 다른 구성들에 대해 구현될 수 있다. 게다가, 몇몇 경우들에서, 예를 들어, 현재의 표준들 및 관행들로 구현하기 용이하도록, UE DTX DRX 오프셋은 다음 관계식을 충족할 것으로 가정될 수 있다.
E-DCH TTI=10 ms의 경우 UE DTX DRX Offset mod 5 = 0 (1)
그러나, 청구되는 요지는 이에 제한되지 않는다.
[0093] 아래에서 추가로 설명되는 실시예들에서, 다수의 캐리어들이 상이한 대역폭 스케일링 팩터들을 갖도록 구현되는 경우, DRX 오정렬이 발생할 수 있다. 1차 서빙 셀(405)과 같은 제 1 캐리어 상의 하나 이상의 요구되는 HS-SCCH DRX 버스트들(445)를, 2차 서빙 셀(410)과 같은 제 2 캐리어 상의 그러한 요구되는 비활성 HS-SCCH DRX 버스트들(446)에 대해 정렬시키기 위해, 이러한 DRX 오정렬 문제를 완화시키기 위한 방법들을 포함하는 방법들이 본 명세서에서 DRX에 대해 제공된다.
[0094] 특히, 도 4a는 구성(400-a)을 도시하고, 여기서 1차 서빙 셀(405)에 대해서는 N=1이고, 2차 서빙 셀(410)에 대해서는, N=2이다. 표준 DRX 패턴, 즉, N=1은,
((5*CFN_DRX - UE_DTX_DRX_Offset + S_DRX) MOD UE_DRX_cycle) = 0 (2)
이고, 여기서,
S_DRX = HS-SCCH/HS-PDSCH 서브프레임 넘버 (τDPCH = 0인 경우) (3)
이다. 몇몇 경우들에서, 예를 들어, 1차 서빙 셀(405)이 N=1의 대역폭 스케일링 팩터를 갖고, 2차 서빙 셀(410)이 N=2의 대역폭 스케일링 팩터(또는, 도 4b를 참조하여 아래에서 설명되는 바와 같이 4)를 갖는 경우, 플렉서블 DRX 패턴, 예를 들어, N=1, 2 또는 4는,
((5*CFN_DRX N - UE_DTX_DRX_Offset N + S_DRX N) MOD UE_DRX_cycle N) = 0 (4)
이고, 여기서 N=1, 2, 또는 4;
CFN_DRX N=2 또는 4 = Floor((CFN_DRX N=1)/N) (5)
UE_DTX_DRX_Offset N=2 또는 4 = Floor((UE_DTX_DRX_Offset N=1)/N) (6)
UE DRX cycle N=2 또는 4 = Floor (UE DRX cycle N=1)/N 6a)
이고, 여기서 Floor(x)는 x보다 크지 않은 최대 정수이다(예를 들어, Floor(3.5) = 3).
[0095] 몇몇 실시예들에서, 방정식들 (6) 및 (6a)에 따르면, 2차 서빙 셀(410)의 경우, HS-SCCH(411)에 대해, 2로 나눠지는 것으로 나타나는 DRX 사이클(421)은, 1차 서빙 셀(405)에 대한 UE DRX 사이클(420)과 동일하다. 2차 서빙 셀(410)의 HS-SCCH(411)에 걸친 DRX 사이클(421)을 2로 나누고, 방정식들 (6) 및 (6a)로 표현되는 플로어 함수를 발동시킴으로써, DRX 사이클 정렬이 실현될 수 있다. 예를 들어, DRX 사이클(421)을 2로 나누고, 그 다음, 플로어 함수를 발동시킴으로써, 2차 서빙 셀(410)의 주기성은 1차 서빙 셀(405)의 주기성과 정렬될 수 있어서, 1차 서빙 셀(405)의 HS-SCCH(406)에 걸쳐 요구되는 비활성 HS-SCCH DRX 버스트들(445)은, 2차 서빙 셀(410)의 HS-SCCH(411)에 걸쳐 요구되는 비활성 HS-SCCH DRX 버스트들(446)과 동일한 시간에 시작/정렬될 수 있다. 몇몇 실시예들에서, 요구되는 비활성 HS-SCCH DRX 버스트들(445) 및 요구되는 비활성 HS-SCCH DRX 버스트들(446)의 종료 시간은 유사한 방식(미도시)으로 정렬될 수 있다. 이것은 추가로,
UE DTX DRX Offset N=2 = Floor((UE DTX DRX Offset N=1)/2) (7)
UE DRX cycle N=2 = (UE DRX cycle N=1)/2, 여기서 UE DRX cycle N=1 ≠ 5 (8)
로 표현될 수 있고, 여기서 방정식 (7)에 의해 표현되는 플로어 함수는, UE DRX cycleN=1 = 5이면, UE DRX 사이클에 대해서만 요구될 수 있다.
[0096] 제 2 서빙 셀(405)을 이러한 방식으로 구성함으로써, DRX 수신을 위한 "오프 시간", 예를 들어, 가변 시간 길이(440 및 441) 동안 HS-SCCH(411)의 연속적 모니터링 사이의 시간은 1차 서빙 셀(405) HS-SCCH(406)와 정렬될 수 있다. 몇몇 실시예들에서, UE DRX 사이클(420)은 5와 동일하지 않을 수 있는데, 그 이유는, 이 값이, 1차 및 2차 서빙 HS-SCCH 셀들(405, 410)의 요구되는 비활성 HS-SCCH DRX 버스트들(445)과 요구되는 비활성 HS-SCCH DRX 버스트들(446) 사이의 주기적 오정렬을 초래할 수 있기 때문이다.
[0097] 몇몇 실시예들에서, UE DTX DRX OFFSET N=2 및 UE DRX 사이클(420)에 대응할 수 있는 UE DRX 사이클 N=2에 대한 값들은, RRC 시그널링을 통해 UE(115)에 송신/UE(115)에 의해 수신될 수 있고, 인에이블링 지연 기간(415)의 종료까지 활성화되지 않을 수 있다. 이러한 값들은 DRX 정렬에 대한 오프셋 값 및 사이클 길이를 표현할 수 있다. 몇몇 경우들에서, 이러한 값들은, 대역폭 스케일링 팩터 N=2를 갖는 2차 서빙 셀(410)과 같이 상이한 대역폭 스케일링 팩터들을 갖는 다른 셀들에 대해 적절히 스케일링될 수 있다. 이러한 값들은 또한, 아래에서 설명되는 바와 같이 N=4를 갖는, 도 4b의 2차 서빙 셀(410-a)과 같이 상이한 대역폭 스케일링 팩터들을 갖는 다른 셀들에 대해 적절히 스케일링될 수 있다.
[0098] 몇몇 실시예들에서, 2차 서빙 셀(410)에 대한 DRX 사이클(421)의 길이를 조절하는 것은, 1차 서빙 셀(405)에 대해 모니터링되는 서브프레임들의 수의 증가 또는 감소를 초래할 수 있다.
[0099] 몇몇 실시예들에서, 1차 서빙 셀(405)에 대한 2차 서빙 셀의 대역폭 스케일링 팩터로, 2차 서빙 셀(410) 상의 HS-SCCH(411-a)의 플로어 DRX 사이클(421)을 나누고, 그 다음, 관련 플로어 함수를 발동시키는 것은, HS-SCCH(406) 및 HS-SCCH(411)에 걸친 다른 버스트들, 예를 들어, HS-SCCH DRX 버스트(425) 및 HS-SCCH DRX 버스트(426), HS-SCCH DRX 버스트(427) 및 HS-SCCH DRX 버스트(428), 및/또는 HS-SCCH 버스트들(435 및 437)을 HS-SCCH 버스트들(436 및 438)과 추가로 정렬시킬 수 있다.
[0100] 몇몇 경우들에서, HS-SCCH(406)가 1차 서빙 셀(405)을 통해 UE(115)에 송신되면, 또는 HS-SCCH(406) 및 HS-SCCH(411) 둘 모두가 UE(115)에 송신되면, HS-SCCH DRX 버스트(425, 427) 및/또는 HS-SCCH 버스트(435, 437)가 HS-SCCH(406)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406) 서브프레임에서 비활성 타이머(430, 431, 432 및/또는 433)를 시작하는 것이 유리할 수 있다. 다른 경우들에서, 오직 HS-SCCH(411)만이 UE(115)에 송신되면, HS-SCCH DRX 버스트(426, 428) 및/또는 HS-SCCH 버스트(436, 438)가 HS-SCCH(411)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406) 서브프레임에서 비활성 타이머 예를 들어, 430, 431, 432 및/또는 433을 시작하는 것이 유리할 수 있다.
[0101] 대안적인 실시예들에서, UE DRX 사이클(420) 및 DRX 사이클(421)에 대한 2개의 별개의 비활성 타이머들이 구현될 수 있는데, 예를 들어, 하나는 1차 서빙 셀(405)에 대한 HS-SCCH(406)에 대한 것이고, 하나는 2차 서빙 셀(410)에 대한 HS-SCCH(411)에 대한 것이다.
[0102] 다음으로 도 4b를 참조하면, 타이밍도는 구성(400-b)을 도시하고, 여기서 1차 서빙 셀(405-a)에 대해서는 N=1이고, 2차 서빙 셀(410-a)에 대해서는, N=4이다. 몇몇 경우들에서, UE DRX 사이클(420-a)은 8 서브프레임 길이일 수 있다. 2차 서빙 셀(410-a)의 경우, HS-SCCH(411-a)를 통한 DRX 사이클(421-a)은, UE DRX 사이클(420-c)(8 서브프레임)과 동일한 서브프레임 길이지만, 2차 서빙 셀(410-a)이 4의 대역폭 스케일링 팩터만큼 셀(405-a)에 대해 확장되기 때문에, DRX 사이클(421-a)은, 1차 서빙 셀(405-a)의 UE DRX 사이클(420-a)에 비해 시간상 4배 더 길다. 2차 서빙 셀(410-a)의 HS-SCCH(411)에 걸친 DRX 사이클(421-a)을 4로 나누고, 그 다음, 관련 플로어 함수를 발동시킴으로써, DRX 사이클 정렬이 실현될 수 있다. 예를 들어, DRX 사이클(421-a)을 4로 나누고, 그 다음, 관련 플로어 함수를 발동시킴으로써, 2차 서빙 셀(410-a)의 주기성은 1차 서빙 셀(405-a)의 주기성과 정렬될 수 있어서, 1차 서빙 셀(405-a)의 HS-SCCH(406-a)에 걸쳐 요구되는 비활성 HS-SCCH DRX 버스트들(445-a)은, 2차 서빙 셀(410-a)의 HS-SCCH(411-a)에 걸쳐 요구되는 비활성 HS-SCCH DRX 버스트들(446-a)과 동일한 시간에 시작 및/또는 종료/정렬될 수 있다. 이것은,
UE DTX DRX Offset N=4 = Floor((UE DTX DRX Offset N=1)/4) (9)
UE DRX cycle N=4 = (UE DRX cycle N=1)/4
로 표현될 수 있고, 여기서 UE DRX cycle N=1 > 5 및 ≠ 10 (10)
이고, 여기서 UE DRX cycle N=1 은 또한 ÷ 4 대신 ÷ 2 일 수 있고,
여기서 방정식 (9)로 표현되는 플로어 함수는, UE DRX cycleN=1 = 5 또는 10이면, 오직 UE DRX 사이클에 대해서만 요구될 수 있다.
[0103] 제 2 서빙 셀(405-a)을 이러한 방식으로 구성함으로써, DRX 수신을 위한 "오프 시간", 예를 들어, 가변 시간 길이(440-a 및 441-a) 동안 HS-SCCH(411-a)의 연속적 모니터링 사이의 시간은 1차 서빙 셀(405-a) HS-SCCH(406-a)와 정렬될 수 있다. 몇몇 실시예들에서, UE DRX 사이클(420-a)은 5보다 크고(동일하지 않음) 10과 동일하지 않을 수 있는데, 그 이유는, 방정식 (1) 및/또는 (4)에 표현된 가정에 기초하여, 이러한 경우들이, 1차 및 2차 서빙 HS-SCCH 셀들(405-a, 410-a)의 요구되는 비활성 HS-SCCH DRX 버스트들(445-a)과 요구되는 비활성 HS-SCCH DRX 버스트들(446-a) 사이의 주기적 오정렬을 초래할 수 있기 때문이다. 몇몇 경우들에서, UE DRX 사이클(420-a)은 또한 4와 동일하지 않을 수 있는데, 그 이유는, 이러한 값이, 셀이 4의 대역폭 스케일링 팩터를 갖는 경우 2차 서빙 셀(410-a)에 대한 어떠한 DRX도 초래하지 않을 수 있기 때문이다.
[0104] 몇몇 실시예들에서, UE DTX DRX OFFSET N=4 및 UE DRX 사이클(420-a)에 대응할 수 있는 UE DRX 사이클 N=4에 대한 값들은, RRC 시그널링을 통해 UE(115)에 송신/UE(115)에 의해 수신될 수 있고, 몇몇 경우들에서는, 인에이블링 지연 기간(415-a)의 종료까지 활성화되지 않는다. 이러한 값들은 DRX 정렬에 대한 오프셋 값 및 사이클 길이를 표현할 수 있다. 몇몇 경우들에서, 이러한 값들은, 대역폭 스케일링 팩터 N=4를 갖는 2차 서빙 셀(410-a)과 같이 상이한 대역폭 스케일링 팩터들을 갖는 다른 셀들에 대해 적절히 스케일링될 수 있다.
[0105] 몇몇 실시예들에서, 2차 서빙 셀(410-a)에 대한 DRX 사이클(421-a)의 길이를 조절하는 것은, 1차 서빙 셀(405-a)에 대해 모니터링되는 서브프레임들의 수의 증가 또는 감소를 초래할 수 있다.
[0106] 몇몇 실시예들에서, 1차 서빙 셀(405-a)에 대한 2차 서빙 셀(410-a)의 대역폭 스케일링 팩터로, 2차 서빙 셀(410-a) 상의 HS-SCCH(411-a)의 DRX 사이클(421-a)을 나누고, 그 다음, 관련 플로어 함수를 발동시키는 것은, HS-SCCH(406-a) 및 HS-SCCH(411-a)에 걸친 다른 버스트들, 예를 들어, HS-SCCH DRX 버스트(425-a) 및 HS-SCCH DRX 버스트(426-a), HS-SCCH DRX 버스트(427-a) 및 HS-SCCH DRX 버스트(428-a), 및/또는 HS-SCCH 버스트들(435 및 437)을 HS-SCCH 버스트들(436 및 438)(미도시)과 추가로 정렬시킬 수 있다.
[0107] 몇몇 실시예들에서, DRX 사이클(421-a)은 또한, 관련 플로어 함수를 발동시킨 후, 2로 나누어져, 1차 서빙 셀(405-a)의 HS-SCCH(406-a)에 걸친 요구되는 비활성 HS-SCCH DRX 버스트들(445-a)의 2배를, 정규로 (4배로) 확장된 2차 서빙 셀(405-a)보다는 2차 서빙 셀(410-a)의 HS-SCCH(411-a)에 걸친 요구되는 비활성 HS-SCCH DRX 버스트들(446-a)와 정렬시킬 수 있다. 이것은, UE DRX 사이클(420-a)이 4와 동일하지 않은 경우, DRX 정렬을 추가로 허용할 수 있다 (도 4a를 참조로 앞서 설명된 N=2의 경우와 동일함).
[0108] 몇몇 경우들에서, HS-SCCH(406-a)가 1차 서빙 셀(405-a)을 통해 UE(115)에 송신되면, 또는 HS-SCCH(406-a) 및 HS-SCCH(411-a) 둘 모두가 UE(115)에 송신되면, HS-SCCH DRX 버스트(425-a, 427-a)가 HS-SCCH(406-a)를 통해 UE에 의해 수신된 후 HS-SCCH(406-a) 서브프레임에서 비활성 타이머(430-a 및/또는 433-a)를 시작하는 것이 유리할 수 있다. 다른 경우들에서, 오직 HS-SCCH(411-a)만이 UE(115)에 송신되면, HS-SCCH DRX 버스트(426-a, 428-a)가 HS-SCCH(411)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-a) 서브프레임에서 비활성 타이머 예를 들어, 430-a 및/또는 433-a를 시작하는 것이 유리할 수 있다.
[0109] 대안적인 실시예들에서, UE DRX 사이클(420-a) 및 DRX 사이클(421-a)에 대한 2개의 별개의 비활성 타이머들이 구현될 수 있는데, 예를 들어, 하나는 1차 서빙 셀(405-a)에 대한 HS-SCCH(406-a)에 대한 것이고, 하나는 2차 서빙 셀(410-a)에 대한 HS-SCCH(411-a)에 대한 것이다.
[0110] 다음으로 도 4c를 참조하면, 타이밍도는 구성(400-c)을 도시하고, 여기서 1차 서빙 셀(405-b)에 대해서는 N=1이고, 2차 서빙 셀(410-b)에 대해서는, N=2이다. 2차 서빙 셀(410-b)의 경우, HS-SCCH(411-b)를 통한 DRX 사이클(421-b)은, UE DRX 사이클(420-b)과 동일한 서브프레임 길이(4)지만, 2차 서빙 셀(410-b)이 2의 대역폭 스케일링 팩터만큼 셀(405-b)에 대해 확장되기 때문에, DRX 사이클(421-b)은, UE DRX 사이클(420-b)과 동일한 서브프레임 길이(4 서브프레임)에도 불구하고, 1차 서빙 셀(405-b)의 UE DRX 사이클(420-b)에 비해 시간상 2배 더 길다.
[0111] 몇몇 실시예들에서, 1차 및 2차 서빙 셀들(405-b 및 410-b)의 각각의 DRX 사이클들을 정렬시키기 위해, 및 더 구체적으로는 HS-SCCH(406-b)에 걸친 요구되는 비활성 HS-SCCH DRX 버스트들(445-b)를 HS-SCCH(411-b)에 걸친 요구되는 비활성 HS-SCCH DRX 버스트들(446-b)와 정렬시키기 위해, 이러한 버스트들(445-b 및 446-b)의 경계를 정렬시키는 것이 유리할 수 있다. 몇몇 실시예들에서, 이것은, 요구되는 비활성 HS-SCCH DRX 버스트들(445-b)의 시작 경계 및/또는 종료 경계(미도시)를, 요구되는 비활성 HS-SCCH DRX 버스트들(446-b)의 경계와 정렬시키는 것을 포함할 수 있다. 몇몇 경우들에서, 이러한 결과는, 예를 들어, RRC 시그널링을 통해 오프셋 값 및/또는 사이클 길이를 UE(115)에 송신/UE(115)에 의해 수신함으로써 획득될 수 있고, 정렬은 인에이블링 지연(415-b) 이후 활성화된다. 몇몇 경우들에서, 2차 서빙 셀(410-b)의 HS-SCCH(411-b)가 1차 서빙 셀(405-b)의 HS-SCCH(406-b)에 대해 2배만큼 스케일링되기 때문에, 각각의 요구되는 비활성 HS-SCCH DRX 버스트(446-b)는 요구되는 비활성 HS-SCCH DRX 버스트(445-b)의 하나 걸러 하나와 정렬될 수 있다. 즉, 이것은, 각각의 셀들에 대해 정렬된 DRX 패턴을 초래하지만, 2차 서빙 셀(410-b)에 대해 더 긴 "오프 시간"을 가질 수 있다. 또한, 2차 서빙 셀(410-b)이 1차 서빙 셀(405-b)에 대해 2배만큼 스케일링되기 때문에, 각각의 요구되는 비활성 HS-SCCH DRX 버스트(446-b)는 각각 요구되는 비활성 HS-SCCH DRX 버스트(445-b)보다 2배만큼 길 수 있다. 이러한 구성은,
UE DTX DRX Offset N=2 = Floor((UE DTX DRX Offset N=1)/2) (11)
UE DRX cycle N=2 = "N=2" 확장된 UE DRX cycle N=1 (12)
로 추가로 표현될 수 있다.
[0112] 몇몇 실시예들에서, DRX 패턴은,
((5*CFN_DRX N - UE_DTX_DRX_Offset N + S_DRX N) MOD UE_DRX_cycle N) = 0 (13)
으로 결정될 수 있다. 방정식 (13)은, 1차 및 2차 서빙 셀(405-b, 410-b) 서브프레임들이 이미 정렬된 경우, 즉, DRX 사이클들(420-b, 421-b)가 동시에/동일한 서브프레임에서 시작하는 경우, 예를 들어, 인에블링 지연(415-b) 이후 RRC 시그널링에 의해 또는 HS-SCCH 순서 서브프레임의 종료로부터 시작하는 12 슬롯들의 지연 이후 HS-SCCH 순서에 의해 활성화된 후 DRX가 적용되는 경우에 특히 유용할 수 있다. 그러나, 다른 실시예들에서, 1차 및 2차 서빙 셀들(405-b 및 410-b)에 걸친 서브프레임들이 정렬되지 않은 경우, 즉, DRX 사이클들(420-b, 421-b)이 동시에/동일한 서브프레임에서 시작하지 않은 경우, 또는 이러한 셀들에 걸쳐 초기 서브프레임들을 정렬하도록 요구되는 경우, DRX 패턴은,
((5*CFN_DRXN - UE_DTX_DRX_Offset N + S_DRXN - Floor(UE_DRX_cycle N /N)) MOD UE_DRX_cycle N) = 0 (14)
로 결정될 수 있다. 방정식 (14)의 Floor(UE_DRX_cycle N /N) 항은, 나타낸 바와 같이, 2차 서빙 셀(410-b)의 대역폭 스케일링 팩터로, 예를 들어, 2로 나누고 그 후 관련 플로어 함수가 발동될 수 있는 DRX 사이클(421-b)에 대응한다.
[0113] 몇몇 실시예들에서, UE DTX DRX OFFSET N=2 및 UE DRX 사이클(420-b)에 대응할 수 있는 UE DRX 사이클 N=2에 대한 값들은, RRC 시그널링을 통해 UE(115)에 송신/UE(115)에 의해 수신될 수 있고, 몇몇 경우들에서는, 인에이블링 지연 기간(415-b)의 종료까지 활성화되지 않는다. 이러한 값들은 오프셋 값 및 사이클 길이를 표현할 수 있다. 몇몇 경우들에서, 이러한 값들은, 대역폭 스케일링 팩터 N=2를 갖는 2차 서빙 셀(410-b)과 같이 상이한 대역폭 스케일링 팩터들을 갖는 다른 셀들에 대해 적절히 스케일링될 수 있다.
[0114] 몇몇 실시예들에서, 2차 서빙 셀(410-b)에 대한 DRX 사이클(421-b)의 길이를 조절하는 것은, 1차 서빙 셀(405-b)에 대해 모니터링되는 서브프레임들의 수의 증가 또는 감소를 초래할 수 있다.
[0115] 몇몇 경우들에서, HS-SCCH(406-b)가 1차 서빙 셀(405-b)을 통해 UE(115)에 송신되면, 또는 HS-SCCH(406-b) 및 HS-SCCH(411-b) 둘 모두가 UE(115)에 송신되면, HS-SCCH DRX 버스트(425-b, 427-b) 및/또는 HS-SCCH 버스트(435-a, 437a)가 HS-SCCH(406-b)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-b) 서브프레임에서 비활성 타이머(430-b, 431-a, 432-a 및/또는 433-b)를 시작하는 것이 유리할 수 있다. 다른 경우들에서, 오직 HS-SCCH(411-b)만이 UE(115)에 송신되면, HS-SCCH DRX 버스트(426-b, 428-b) 및/또는 HS-SCCH 버스트(436-a, 438-a)가 HS-SCCH(411-b)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-b) 서브프레임에서 비활성 타이머 예를 들어, 430-b, 431-a, 432-a 및/또는 433-b를 시작하는 것이 유리할 수 있다.
[0116] 대안적인 실시예들에서, UE DRX 사이클(420-b) 및 DRX 사이클(421-b)에 대한 2개의 별개의 비활성 타이머들이 구현될 수 있는데, 예를 들어, 하나는 1차 서빙 셀(405-b)에 대한 HS-SCCH(406-b)에 대한 것이고, 하나는 2차 서빙 셀(410-b)에 대한 HS-SCCH(411-b)에 대한 것이다.
[0117] 다음으로 도 4d를 참조하면, 타이밍도는 구성(400-d)을 도시하고, 여기서 1차 서빙 셀(405-c)에 대해서는 N=1이고, 2차 서빙 셀(410-c)에 대해서는, N=4이다. 2차 서빙 셀(410-c)의 경우, HS-SCCH(411-c)를 통한 DRX 사이클(421-c)은, UE DRX 사이클(420-c)(4 서브프레임)과 동일한 서브프레임 길이지만, 2차 서빙 셀(410-c)이 4의 대역폭 스케일링 팩터만큼 셀(405-c)에 대해 확장되기 때문에, DRX 사이클(421-c)은, 1차 서빙 셀(405-b)의 UE DRX 사이클(420-c)에 비해 시간상 4배 더 길다.
[0118] 몇몇 실시예들에서, 1차 및 2차 서빙 셀들(405-c 및 410-c)의 각각의 DRX 사이클들을 정렬시키기 위해, 및 더 구체적으로는 HS-SCCH(406-c)에 걸친 요구되는 비활성 HS-SCCH DRX 버스트들(445-c)를 HS-SCCH(411-c)에 걸친 요구되는 비활성 HS-SCCH DRX 버스트들(446-c)과 정렬시키기 위해, 이러한 버스트들(445-c 및 446-c)의 경계를 정렬시키는 것이 유리할 수 있다. 몇몇 실시예들에서, 이것은, 요구되는 비활성 HS-SCCH DRX 버스트들(445-c)의 시작 경계 또는 종료 경계(미도시)를, 요구되는 비활성 HS-SCCH DRX 버스트들(446-c)의 시작 경계와 정렬시키는 것을 포함할 수 있다. 몇몇 경우들에서, 2차 서빙 셀(410-c)의 HS-SCCH(411-c)가 1차 서빙 셀(405-c)의 HS-SCCH(406-c)에 대해 4배만큼 스케일링되기 때문에, 각각의 HS-SCCH DRX 버스트(446-c)는 모든 6개의 HS-SCCH DRX 버스트(445-c)와 정렬될 수 있다. 즉, 이것은, 각각의 셀들에 대해 정렬된 DRX 패턴을 초래하지만, 2차 서빙 셀(410-c)에 대해 더 긴 "오프 시간"을 가질 수 있다. 또한, 2차 서빙 셀(410-c)이 1차 서빙 셀(405-c)에 대해 4배만큼 스케일링되기 때문에, 각각의 HS-SCCH DRX 버스트(446-c)는 각각 HS-SCCH DRX 버스트(445-c)보다 4배만큼 길 수 있다. 이러한 구성은,
UE DTX DRX OffsetN=4 = Floor((UE DTX DRX OffsetN=1)/4) (15)
UE DRX cycleN=4 = "N=4" 확장된 UE DRX cycleN=1 (16)
로 표현될 수 있다.
[0119] 몇몇 실시예들에서, DRX 패턴은, 1차 및 2차 서빙 셀(405-c, 410-c) 서브프레임들이 이미 정렬된 경우, 즉, DRX 사이클들(420-c, 421-c)가 동시에/동일한 서브프레임에서 시작하는 경우, 예를 들어, 인에블링 지연(415-c) 이후 RRC 시그널링에 의해 또는 HS-SCCH 순서 서브프레임의 종료로부터 시작하는 12 슬롯들의 지연 이후 HS-SCCH 순서에 의해 활성화된 후 DRX가 적용되는 경우에 방정식 (13)에 의해 결정될 수 있다. 그러나, 다른 실시예들에서, 1차 및 2차 서빙 셀들(405-c 및 410-c)에 걸친 서브프레임들이 정렬되지 않은 경우, 즉, DRX 사이클들(420-c, 421-c)이 동시에/동일한 서브프레임에서 시작하지 않은 경우, 또는 이러한 셀들에 걸쳐 초기 서브프레임들을 정렬하도록 요구되는 경우, DRX 패턴은 상기 방정식 (14)에 의해 결정될 수 있다. 방정식 (14)의 Floor(UE_DRX_cycle N /N) 항은, 나타낸 바와 같이, 2차 서빙 셀(410-c)의 대역폭 스케일링 팩터로, 예를 들어, 4로 나누고 그 후 관련 플로어 함수가 발동될 수 있는 DRX 사이클(421-c)에 대응한다. 몇몇 경우들에서, 이러한 결과는, 앞서 나타낸 바와 같이, RRC 시그널링을 통해 오프셋 값 및/또는 사이클 길이를 UE(115)에 시그널링/UE(115)에 의해 수신함으로써 획득될 수 있고, 이것은, 인에이블링 지연(415-c)의 종료까지는 활성화되지 않을 수 있다.
[0120] 몇몇 실시예들에서, 2차 서빙 셀(410-c)에 대한 DRX 사이클(421-c)의 길이를 조절하는 것은, 1차 서빙 셀(405-c)에 대해 모니터링되는 서브프레임들의 수의 증가 또는 감소를 초래할 수 있다.
[0121] 몇몇 경우들에서, HS-SCCH(406-c)가 1차 서빙 셀(405-c)을 통해 UE(115)에 송신되면, 또는 HS-SCCH(406-c) 및 HS-SCCH(411-c) 둘 모두가 UE(115)에 송신되면, HS-SCCH DRX 버스트(425-c, 427-c) 및/또는 HS-SCCH 버스트(435-b, 437a)가 HS-SCCH(406-c)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-c) 서브프레임에서 비활성 타이머(430-c, 431-b, 432-b 및/또는 433-c)를 시작하는 것이 유리할 수 있다. 다른 경우들에서, 오직 HS-SCCH(411-c)만이 UE(115)에 송신되면, HS-SCCH DRX 버스트(426-c) 및/또는 HS-SCCH 버스트(436b)가 HS-SCCH(411-c)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-c) 서브프레임에서 비활성 타이머 예를 들어, 430-c, 431-b, 432-b 및/또는 433-c를 시작하는 것이 유리할 수 있다.
[0122] 대안적인 실시예들에서, UE DRX 사이클(420-c) 및 DRX 사이클(421-c)에 대한 2개의 별개의 비활성 타이머들이 구현될 수 있는데, 예를 들어, 하나는 1차 서빙 셀(405-c)에 대한 HS-SCCH(406-c)에 대한 것이고, 하나는 2차 서빙 셀(410-c)에 대한 HS-SCCH(411-c)에 대한 것이다.
[0123] 다음으로 도 4e를 참조하면, 타이밍도는 구성(400-e)을 예시하고, 여기서 1차 서빙 셀(405-d)에 대해서는 N=1이고, 2차 서빙 셀(410-d)에 대해서는, N=2이다. 1차 서빙 셀(405-d)의 경우, DRX는 5 서브프레임 길이와 동일한 인에이블링 지연(415-d) 이후 적용될 수 있다. HS-SCCH 버스트(435-b)는 인에이블링 지연(415-b) 직후에 발생할 수 있고, 1 서브프레임 동안 지속될 수 있다. 대응하는 HS-SCCH 버스트(436-c)는 2차 서빙 셀(410-d)의 HS-SCCH(411-d) 상에서 발생하여, 1차 서빙 셀(405-d) 상의 HS-SCCH 버스트(435-c)의 발생과 중첩할 수 있다. 2차 서빙 셀(410-d)은 1차 서빙 셀(405-d)에 비해 2배만큼 확장되기 때문에, HS-SCCH 버스트(436-c)는 HS-SCCH 버스트(435-c)보다 2배만큼 길다. 몇몇 실시예들에서, HS-SCCH 버스트(436-c) 및 HS-SCCH 버스트(435-c)는 동시에 종료할 수 있지만, HS-SCCH 버스트(436-c)는 HS-SCCH 버스트(435-c)에 앞서 시작할 수 있다. 그러나, HS-SCCH 버스트(435-c)가 인에이블링 지연(415-d) 직후에 있기 때문에, HS-SCCH 버스트(436-c)는 인에이블링 지연(415-d)과 중첩할 수 있다. 몇몇 실시예들에서, 이것은, HS-SCCH 버스트들(435-c 및 436-c)의 수신의 오정렬을 초래할 수 있다. 따라서, 각각의 셀들의 DRX 사이클들을 정렬시키기 위해 두 셀들 모두에 걸쳐 재송신을 요구하는 것을 회피하기 위해, 버스트(436-c)와 같은 2차 서빙 셀(410-d) HS-SCCH(411-d)의 초기 할당된 서브프레임을 무시하는 것이 유리할 수 있다. 몇몇 경우들에서, 이러한 명령들은, RRC 시그널링을 통해 UE(115)에 송신/UE(115)에 의해 수신될 수 있고, 인에이블링 지연(415-d) 이후 활성화될 수 있다.
[0124] 다음으로 도 4f를 참조하면, 타이밍도는 구성(400-f)을 예시하고, 여기서 1차 서빙 셀(405-e)에 대해서는 N=1이고, 2차 서빙 셀(410-e)에 대해서는, N=4이다. 1차 서빙 셀(405-e)의 경우, DRX는 5 서브프레임 길이와 동일한 인에이블링 지연(415-e) 이후 적용될 수 있다. HS-SCCH 버스트(435-d)는 인에이블링 지연(415-e) 직후에 발생할 수 있고, 1 서브프레임 동안 지속될 수 있다. 대응하는 HS-SCCH 버스트(436-d)는 2차 서빙 셀(410-e)의 HS-SCCH(411-e) 상에서 발생하여, 1차 서빙 셀(405-d) 상의 HS-SCCH 버스트(435-c)의 발생과 중첩할 수 있다. 2차 서빙 셀(410-e)은 1차 서빙 셀(405-e)에 비해 4배만큼 확장되기 때문에, HS-SCCH 버스트(436-d)는 HS-SCCH 버스트(435-d)보다 4배만큼 길다. 몇몇 실시예들에서, HS-SCCH 버스트(436-d)는 HS-SCCH 버스트(435-d)보다 앞서 시작할 수 있고, HS-SCCH 버스트(435-d) 이후 종료될 수 있다. 그러나, HS-SCCH 버스트(435-d)가 인에이블링 지연(415-e) 직후에 있기 때문에, HS-SCCH 버스트(436-d)는 인에이블링 지연(415-e)과 중첩할 수 있다. 몇몇 실시예들에서, 이것은, HS-SCCH 버스트들(435-d 및 436-d)의 수신의 오정렬을 초래할 수 있다. 따라서, 각각의 셀들의 DRX 사이클들을 정렬시키기 위해 두 셀들 모두에 걸쳐 재송신을 요구하는 것을 회피하기 위해, 버스트(436-d)와 같은 2차 서빙 셀(410-e) HS-SCCH(411-e)의 초기 할당된 서브프레임을 무시하는 것이 유리할 수 있다. 몇몇 경우들에서, 이러한 명령들은, RRC 시그널링을 통해 UE(115)에 송신/UE(115)에 의해 수신될 수 있고, 인에이블링 지연(415-e) 이후 활성화될 수 있다.
[0125] 다음으로 도 4g를 참조하면, 구성(400-f)을 도시하고, 여기서 1차 서빙 셀(405-f)에 대해서는 N=2이고, 2차 서빙 셀(410-f)에 대해서는, N=1이다. 도 4g의 구성은 MC-HSDPA 시스템에서 구현될 수 있다. 몇몇 경우들에서, N=2 또는 N=4의 대역폭 스케일링 팩터를 갖는 1차 셀 및 대역폭 스케일링 팩터 N=1을 갖는 2차 서빙 셀을 포함하는 MC-HSDPA 시스템의 적어도 2개의 셀들 상의 다운링크 DRX 패턴은,
((5*CFN_DRX N - UE_DTX_DRX_Offset N + S_DRX N) MOD UE_DRX_cycle N) = 0
여기서 N=1, 2, 또는 4 (17)
로 표현될 수 있고,
N=2의 경우:
CFN_DRX N=1 = {N*CFN_DRX N=2, N*CFN_DRX N=2 + 1} (18)
이다. 상이한 대역폭 스케일링 팩터들을 갖는 다수의 셀들 사이의 이러한 관계는 또한,
UE_DTX_DRX_Offset N=2 또는 4 = N*UE_DTX_DRX_Offset N=1 (19)
UE DRX cycle N=1 = N*UE DRX cycle N=2 또는 4 여기서 N=2 또는 4 (19a)
로 표현될 수 있다.
[0126] 몇몇 실시예들에서, 방정식 (18), (19) 및 (19a)에 따라, HS-SCCH(406-f)에 걸친 각각의 요구되는 비활성 HS-SCCH DRX 버스트(445-d)의 경계, 예를 들어, 시작 경계 또는 종료 경계(미도시)를, HS-SCCH(411-f)에 걸친 각각의 요구되는 비활성 HS-SCCH DRX 버스트(446-d)와 정렬시키기 위해, 2차 서빙 셀(410-f)의 DRX 사이클(421-d)은 2로 곱해질 수 있다. 몇몇 경우들에서, UE DRX 사이클(420-d) 및 DRX 사이클(421-d)은 4 서브프레임들과 동일할 수 있다. 그러나, 1차 서빙 셀(405-f)은 대역폭 스케일링 팩터 N=1을 갖는 2차 서빙 셀(410-f)에 대해 대역폭 스케일링 팩터 N=2로 스케일링되기 때문에, 각각의 요구되는 비활성 HS-SCCH DRX 버스트(445-d)는 각각의 요구되는 비활성 HS-SCCH DRX 버스트(446-d)보다 2배만큼 길 수 있다. 2차 서빙 셀(410-f)의 DRX 사이클(421-d)에 2를 곱함으로써, DRX 정렬이 실현될 수 있다. 예를 들어, DRX 사이클(421-d)에 2를 곱함으로써, 2차 서빙 셀(410-f)의 주기성은 1차 서빙 셀(405-f)의 주기성과 정렬될 수 있어서, 1차 서빙 셀(405-f)의 HS-SCCH(406-f)에 걸쳐 요구되는 비활성 HS-SCCH DRX 버스트들(445-d)은, 2차 서빙 셀(410-f)의 HS-SCCH(411-f)에 걸쳐 요구되는 비활성 HS-SCCH DRX 버스트들(446-d)과 동일한 시간에 시작/정렬될 수 있다. 이것은 추가로,
UE DTX DRX Offset N=1 = 2*UE DTX DRX Offset N=2 (20)
UE DRX cycle N=1 = 2*UE DRX cycle N=2 (21)
로 표현될 수 있다.
[0127] 제 2 서빙 셀(410-f)을 이러한 방식으로 구성함으로써, DRX 수신을 위한 "오프 시간", 예를 들어, 가변 시간 길이(440-d 및 441-d) 동안 2차 서빙 셀(410-f) HS-SCCH(411-f)의 연속적 모니터링 사이의 시간은 1차 서빙 셀(405-f) HS-SCCH(406-f)와 정렬될 수 있다.
[0128] 몇몇 실시예들에서, UE DTX DRX OFFSET N=2 및 UE DRX 사이클(420-d)에 대응할 수 있는 UE DRX 사이클 N=2에 대한 값들은, RRC 시그널링을 통해 UE(115)에 송신될 수 있고, 예를 들어, 인에이블링 지연 기간(415-f) 이후 활성화된다. 이러한 값들은 오프셋 값 및 사이클 길이를 표현할 수 있다. 몇몇 경우들에서, 이러한 값들은, 대역폭 스케일링 팩터 N=1을 갖는 2차 서빙 셀(410-f)과 같이 상이한 대역폭 스케일링 팩터들을 갖는 다른 셀들에 대해 적절히 스케일링될 수 있다.
[0129] 몇몇 실시예들에서, 2차 서빙 셀(410-f)에 대한 DRX 사이클(421-d)의 길이를 조절하는 것은, 1차 서빙 셀(405-f)에 대해 모니터링되는 서브프레임들의 수의 증가 또는 감소를 초래할 수 있다.
[0130] 몇몇 실시예들에서, 1차 서빙 셀(405-f)에 대한 2차 서빙 셀의 대역폭 스케일링 팩터로, 2차 서빙 셀(410-f) 상의 HS-SCCH(411-f)의 DRX 사이클(421-d)을 곱하는 것은, HS-SCCH(406-f) 및 HS-SCCH(411-f)에 걸친 다른 버스트들, 예를 들어, HS-SCCH DRX 버스트(425-d) 및 HS-SCCH DRX 버스트(426-d), HS-SCCH DRX 버스트(427-d) 및 HS-SCCH DRX 버스트(428-d)를 추가로 정렬시킬 수 있다. 그러나, 몇몇 경우들에서, HS-PDSCH(407-f)에 걸친 버스트들(450-d 및 451-d)은 정렬되지 않을 수 있다.
[0131] 몇몇 경우들에서, HS-SCCH(406-f)가 1차 서빙 셀(405-f)을 통해 UE(115)에 송신되면, 또는 HS-SCCH(406-f) 및 HS-SCCH(411-f) 둘 모두가 UE(115)에 송신되면, HS-SCCH DRX 버스트(425-d, 427-d) 및/또는 HS-SCCH 버스트(435-e, 437-c)가 HS-SCCH(406-f)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-f) 서브프레임에서 비활성 타이머(430-d, 431-c, 432-c 및/또는 433-d)를 시작하는 것이 유리할 수 있다. 다른 경우들에서, 오직 HS-SCCH(411-f)만이 UE(115)에 송신되면, HS-SCCH DRX 버스트(426-d, 428-c) 및/또는 HS-SCCH 버스트(436-e, 438-c)가 HS-SCCH(411-f)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-f) 서브프레임에서 비활성 타이머 예를 들어, 430-d, 431-c, 432-c 및/또는 433-d를 시작하는 것이 유리할 수 있다.
[0132] 대안적인 실시예들에서, UE DRX 사이클(420) 및 DRX 사이클(421)에 대한 2개의 별개의 비활성 타이머들이 구현될 수 있는데, 예를 들어, 하나는 1차 서빙 셀(405-f)에 대한 HS-SCCH(406-f)에 대한 것이고, 하나는 2차 서빙 셀(410-f)에 대한 HS-SCCH(411-f)에 대한 것이다.
[0133] 다음으로 도 4h를 참조하면, 구성(400-h)을 도시하고, 여기서 1차 서빙 셀(405-g)에 대해서는 N=4이고, 2차 서빙 셀(410-g)에 대해서는, N=1이다. 도 4g의 구성은 MC-HSDPA 시스템에서 구현될 수 있다. 몇몇 경우들에서, N=2 또는 N=4의 대역폭 스케일링 팩터를 갖는 1차 셀 및 대역폭 스케일링 팩터 N=1을 갖는 2차 서빙 셀을 포함하는 MC-HSDPA 시스템의 적어도 2개의 셀들 상의 다운링크 DRX 패턴은,
((5*CFN_DRX N - UE_DTX_DRX_Offset N + S_DRX N) MOD UE_DRX_cycle N) = 0
여기서 N=1, 2, 또는 4 (22)
로 표현될 수 있고,
N=4인 1차 서빙 셀(405-g)의 경우, 이러한 관계는,
CFN_DRX N=1 = {N*CFN_DRX N=4, N*CFN_DRX N=4 + 1, N*CFN_DRX N=4 + 2, N*CFN_DRX N=4 + 3} (23)
로 추가로 표현될 수 있다.
[0134] 상이한 대역폭 스케일링 팩터들을 갖는 다수의 셀들 사이의 이러한 관계는 또한 방정식들 (19) 및 (19a)로 일반적으로 표현될 수 있다.
[0135] 몇몇 실시예들에서, HS-SCCH(406-g)에 걸친 각각의 요구되는 비활성 HS-SCCH DRX 버스트(445-e)의 경계, 예를 들어, 시작 경계 또는 종료 경계(미도시)를, HS-SCCH(411-g)에 걸친 각각의 요구되는 비활성 HS-SCCH DRX 버스트(446-e)와 정렬시키기 위해, 2차 서빙 셀(410-g)의 DRX 사이클(421-e)은 4로 곱해질 수 있다. 몇몇 경우들에서, UE DRX 사이클(420-e) 및 DRX 사이클(421-e)은 4 서브프레임들과 동일할 수 있다. 그러나, 1차 서빙 셀(405-g)은 대역폭 스케일링 팩터 N=1을 갖는 2차 서빙 셀(410-g)에 대해 대역폭 스케일링 팩터 N=4로 스케일링되기 때문에, 각각의 요구되는 비활성 HS-SCCH DRX 버스트(445-e)는 각각의 요구되는 비활성 HS-SCCH DRX 버스트(446-e)보다 2배만큼 길 수 있다. DRX 사이클(421-e)에 4를 곱함으로써, DRX 정렬이 실현될 수 있다. 예를 들어, 2차 서빙 셀(410-g)의 DRX 사이클(421-e)에 4를 곱함으로써, 2차 서빙 셀(410-g)의 주기성은 1차 서빙 셀(405-g)의 주기성과 정렬될 수 있어서, 1차 서빙 셀(405-g)의 HS-SCCH(406-g)에 걸쳐 요구되는 비활성 HS-SCCH DRX 버스트들(445-e)은, 2차 서빙 셀(410-g)의 HS-SCCH(411-g)에 걸쳐 요구되는 비활성 HS-SCCH DRX 버스트들(446-e)과 동일한 시간에 시작 또는 종료/정렬될 수 있다. 이것은 추가로,
UE DTX DRX Offset N=1 = 4*UE DTX DRX Offset N=4 (24)
UE DRX cycle N=1 = 4*UE DRX cycle N=4 (25)
로 표현될 수 있다.
[0136] 제 2 서빙 셀(410-g)을 이러한 방식으로 구성함으로써, DRX 수신을 위한 "오프 시간", 예를 들어, 가변 시간 길이(440-e 및 441-e) 동안 2차 서빙 셀(410-g) HS-SCCH(411-g)의 연속적 모니터링 사이의 시간은 1차 서빙 셀(405-g) HS-SCCH(406-g)와 정렬될 수 있다.
[0137] 몇몇 실시예들에서, UE DTX DRX OFFSET N=4 및 UE DRX 사이클(420-e)에 대응할 수 있는 UE DRX 사이클 N=4에 대한 값들은, RRC 시그널링을 통해 UE(115)에 송신될 수 있고, 예를 들어, 인에이블링 지연 기간(415-g) 이후 활성화된다. 이러한 값들은 오프셋 값 및 사이클 길이를 표현할 수 있다. 몇몇 경우들에서, 이러한 값들은, 대역폭 스케일링 팩터 N=1을 갖는 2차 서빙 셀(410-g)과 같이 상이한 대역폭 스케일링 팩터들을 갖는 다른 셀들에 대해 적절히 스케일링될 수 있다.
[0138] 몇몇 실시예들에서, 2차 서빙 셀(410-g)에 대한 DRX 사이클(421-e)의 길이를 조절하는 것은, 1차 서빙 셀(405-g)에 대해 모니터링되는 서브프레임들의 수의 증가 또는 감소를 초래할 수 있다.
[0139] 몇몇 실시예들에서, 1차 서빙 셀(405-g)에 대한 2차 서빙 셀의 대역폭 스케일링 팩터로, 2차 서빙 셀(410-g) 상의 HS-SCCH(411-g)의 DRX 사이클(421-e)을 곱하는 것은, HS-SCCH(406-g) 및 HS-SCCH(411-g)에 걸친 다른 버스트들, 예를 들어, HS-SCCH DRX 버스트(425-e) 및 HS-SCCH DRX 버스트(426-e), HS-SCCH DRX 버스트(427-e) 및 HS-SCCH DRX 버스트(428-e)를 추가로 정렬시킬 수 있다. 그러나, 몇몇 경우들에서, HS-PDSCH(412-g)에 걸친 버스트들(450-e 및 451-e)은 정렬되지 않을 수 있다.
[0140] 몇몇 경우들에서, HS-SCCH(406-g)가 1차 서빙 셀(405-g)을 통해 UE(115)에 송신되면, 또는 HS-SCCH(406-g) 및 HS-SCCH(411-g) 둘 모두가 UE(115)에 송신되면, HS-SCCH DRX 버스트(425-e, 427-e)가 HS-SCCH(406-g)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-g) 서브프레임에서 비활성 타이머(430-e 및/또는 433-e)를 시작하는 것이 유리할 수 있다. 다른 경우들에서, 오직 HS-SCCH(411-g)만이 UE(115)에 송신되면, 예를 들어, HS-SCCH DRX 버스트(426-e, 428-d)가 HS-SCCH(411-g)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-g) 서브프레임에서 비활성 타이머 예를 들어, 430-e, 및/또는 433-e를 시작하는 것이 유리할 수 있다.
[0141] 대안적인 실시예들에서, UE DRX 사이클(420-e) 및 DRX 사이클(421-e)에 대한 2개의 별개의 비활성 타이머들이 구현될 수 있는데, 예를 들어, 하나는 1차 서빙 셀(405-g)에 대한 HS-SCCH(406-g)에 대한 것이고, 하나는 2차 서빙 셀(410-g)에 대한 HS-SCCH(411-g)에 대한 것이다.
[0142] 다음으로 도 4i를 참조하면, 타이밍도는 구성(400-h)을 도시하고, 여기서 1차 서빙 셀(405-h)에 대해서는 N=2이고, 2차 서빙 셀(410-h)에 대해서는, N=1이다. 2차 서빙 셀(410-h)의 경우, HS-SCCH(411-h)를 통한 DRX 사이클(421-f)은, UE DRX 사이클(420-f)과 동일한 서브프레임 길이지만, 1차 서빙 셀(405-h)이 2의 대역폭 스케일링 팩터만큼 2차 서빙 셀(410-f)에 대해 확장되기 때문에, DRX 사이클(421-f)은, UE DRX 사이클(420-f)과 동일한 서브프레임 길이(4 서브프레임)에도 불구하고, 1차 서빙 셀(405-h)의 UE DRX 사이클(420-f)에 비해 시간상 1/2이다.
[0143] 몇몇 실시예들에서, 1차 및 2차 서빙 셀들(405-h 및 410-h)의 각각의 DRX 사이클들을 정렬시키기 위해, 및 더 구체적으로는 HS-SCCH(406-h)에 걸친 요구되는 비활성 HS-SCCH DRX 버스트들(445-f)를 HS-SCCH(411-h)에 걸친 요구되는 비활성 HS-SCCH DRX 버스트들(446-f)와 정렬시키기 위해, 이러한 버스트들(445-f 및 446-f)의 경계를 정렬시키는 것이 유리할 수 있다. 몇몇 실시예들에서, 이것은, 요구되는 비활성 HS-SCCH DRX 버스트들(445-f)의 시작 경계 또는 종료 경계(미도시)를, 요구되는 비활성 HS-SCCH DRX 버스트들(446-f)의 대응하는 경계와 정렬시키는 것을 포함할 수 있다. 몇몇 경우들에서, 1차 서빙 셀(405-h)의 HS-SCCH(406-h)가 2차 서빙 셀(405-h)의 HS-SCCH(411-h)에 대해 2배만큼 스케일링되기 때문에, 각각의 HS-SCCH DRX 버스트(445-f)는 HS-SCCH DRX 버스트(446-f)의 하나 걸러 하나와 정렬될 수 있다. 즉, 이것은, 각각의 셀들에 대해 정렬된 DRX 패턴을 초래하지만, 1차 서빙 셀(405-h)에 대해 더 긴 "오프 시간"을 가질 수 있다. 또한, 1차 서빙 셀(405-h)이 2차 서빙 셀(410-f)에 대해 2배만큼 스케일링되기 때문에, 각각의 HS-SCCH DRX 버스트(445-f)는 각각의 HS-SCCH DRX 버스트(446-f)보다 2배만큼 길 수 있다. 이러한 구성은,
UE DTX DRX Offset N=1 = 2*UE DTX DRX Offset N=2 (26)
UE DRX cycle N=1 = Non-dilated UE DRX cycle N=2 (27)
로 추가로 표현될 수 있다.
[0144] 더 넓은 관점에서, 이러한 관계는 상이한 대역폭 스케일링 팩터들을 갖는 임의의 2개의 셀들에 대해,
UE_DRX_cycle N=1 = Non-dilated UE_DRX _cycle N=2 또는 4 (28)
로 표현될 수 있다.
[0145] 몇몇 실시예들에서, UE DTX DRX OFFSET N=1 및 UE DRX 사이클(420-f)에 대응할 수 있는 UE DRX 사이클 N=1에 대한 값들은, RRC 시그널링을 통해 UE(115)에 송신/UE(115)에 의해 수신될 수 있고, 예를 들어, 인에이블링 지연 기간(415-h)의 종료 이후 활성화된다. 이러한 값들은 오프셋 값 및 사이클 길이를 표현할 수 있다. 몇몇 경우들에서, 이러한 값들은, 대역폭 스케일링 팩터 N=1을 갖는 2차 서빙 셀(410-h)과 같이 상이한 대역폭 스케일링 팩터들을 갖는 다른 셀들에 대해 적절히 스케일링될 수 있다.
[0146] 몇몇 실시예들에서, 2차 서빙 셀(410-h)에 대한 DRX 사이클(421-f)의 길이를 조절하는 것은, 1차 서빙 셀(405-h)에 대해 모니터링되는 서브프레임들의 수의 증가 또는 감소를 초래할 수 있다.
[0147] 몇몇 경우들에서, HS-SCCH(406-h)가 1차 서빙 셀(405-h)을 통해 UE(115)에 송신되면, 또는 HS-SCCH(406-h) 및 HS-SCCH(411-h) 둘 모두가 UE(115)에 송신되면, HS-SCCH DRX 버스트(425-f, 427-f) 및 또는 HS-SCCH 버스트(435-f, 437d)가 HS-SCCH(406-h)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-h) 서브프레임에서 비활성 타이머(430-f, 431-d, 432-d 및/또는 433-f)를 시작하는 것이 유리할 수 있다. 다른 경우들에서, 오직 HS-SCCH(411-h)만이 UE(115)에 송신되면, 예를 들어, HS-SCCH DRX 버스트(426-f, 428-e) 및/또는 HS-SCCH 버스트(436-f, 438-d)가 HS-SCCH(411-h)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-h) 서브프레임에서 비활성 타이머 예를 들어, 430-f, 431-d, 432-d 및/또는 433을 시작하는 것이 유리할 수 있다.
[0148] 대안적인 실시예들에서, UE DRX 사이클(420-f) 및 DRX 사이클(421-f)에 대한 2개의 별개의 비활성 타이머들이 구현될 수 있는데, 예를 들어, 하나는 1차 서빙 셀(405-h)에 대한 HS-SCCH(406-h)에 대한 것이고, 하나는 2차 서빙 셀(410-h)에 대한 HS-SCCH(411-h)에 대한 것이다.
[0149] 다음으로 도 4j를 참조하면, 타이밍도는 구성(400-i)을 도시하고, 여기서 1차 서빙 셀(405-i)에 대해서는 N=4이고, 2차 서빙 셀(410-i)에 대해서는, N=1이다. 2차 서빙 셀(410-i)의 경우, HS-SCCH(411-i)를 통한 DRX 사이클(421-g)은, UE DRX 사이클(420-g)과 동일한 서브프레임 길이지만, 1차 서빙 셀(405-i)이 4의 대역폭 스케일링 팩터만큼 2차 서빙 셀(410-g)에 대해 확장되기 때문에, DRX 사이클(421-g)은, UE DRX 사이클(420-g)과 동일한 서브프레임 길이(4 서브프레임)에도 불구하고, 1차 서빙 셀(405-i)의 UE DRX 사이클(420-g)에 비해 시간상 1/4이다.
[0150] 몇몇 실시예들에서, 1차 및 2차 서빙 셀들(405-i 및 410-i)의 각각의 DRX 사이클들을 정렬시키기 위해, 및 더 구체적으로는 HS-SCCH(406-g)에 걸친 요구되는 비활성 HS-SCCH DRX 버스트들(445-g)를 HS-SCCH(411-i)에 걸친 요구되는 비활성 HS-SCCH DRX 버스트들(446-g)와 정렬시키기 위해, 이러한 버스트들(445-g 및 446-g)의 경계를 정렬시키는 것이 유리할 수 있다. 몇몇 실시예들에서, 이것은, 요구되는 비활성 HS-SCCH DRX 버스트들(445-g)의 시작 경계를, 요구되는 비활성 HS-SCCH DRX 버스트들(446-g)의 시작 경계와 정렬시키는 것을 포함할 수 있다. 몇몇 경우들에서, 1차 서빙 셀(405-i)의 HS-SCCH(406-i)가 2차 서빙 셀(405-i)의 HS-SCCH(411-i)에 대해 4배만큼 스케일링되기 때문에, 각각의 HS-SCCH DRX 버스트(445-g)는 HS-SCCH DRX 버스트(446-g)의 매 5개당 하나와 정렬될 수 있다. 즉, 이것은, 각각의 셀들에 대해 정렬된 DRX 패턴을 초래하지만, 1차 서빙 셀(405-i)에 대해 더 긴 "오프 시간"을 가질 수 있다. 또한, 1차 서빙 셀(405-i)이 2차 서빙 셀(410-g)에 대해 4배만큼 스케일링되기 때문에, 각각의 HS-SCCH DRX 버스트(445-g)는 각각의 HS-SCCH DRX 버스트(446-g)보다 4배만큼 길 수 있다. 이러한 구성은,
UE DTX DRX Offset N=1 = 4*UE DTX DRX Offset N=4 (29)
UE DRX cycle N=1 = 미확장된 UE DRX cycle N=4 (30)
로 추가로 표현될 수 있다.
[0151] 몇몇 실시예들에서, UE DTX DRX OFFSET N=1 및 UE DRX 사이클(420-g)에 대응할 수 있는 UE DRX 사이클 N=1에 대한 값들은, RRC 시그널링을 통해 UE(115)에 송신/UE(115)에 의해 수신될 수 있고, 예를 들어, 인에이블링 지연 기간(415-i)의 종료 이후 활성화된다. 이러한 값들은 오프셋 값 및 사이클 길이를 표현할 수 있다. 몇몇 경우들에서, 이러한 값들은, 대역폭 스케일링 팩터 N=1을 갖는 2차 서빙 셀(410-i)과 같이 상이한 대역폭 스케일링 팩터들을 갖는 다른 셀들에 대해 적절히 스케일링될 수 있다.
[0152] 몇몇 실시예들에서, 2차 서빙 셀(410-i)에 대한 DRX 사이클(421-g)의 길이를 조절하는 것은, 1차 서빙 셀(405-i)에 대해 모니터링되는 서브프레임들의 수의 증가 또는 감소를 초래할 수 있다.
[0153] 몇몇 경우들에서, HS-SCCH(406-i)가 1차 서빙 셀(405-i)을 통해 UE(115)에 송신되면, 또는 HS-SCCH(406-i) 및 HS-SCCH(411-i) 둘 모두가 UE(115)에 송신되면, HS-SCCH DRX 버스트(425-g, 427-g)가 HS-SCCH(406-i)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-i) 서브프레임에서 비활성 타이머(430-g 및/또는 433-g)를 시작하는 것이 유리할 수 있다. 다른 경우들에서, 오직 HS-SCCH(411-i)만이 UE(115)에 송신되면, 예를 들어, HS-SCCH DRX 버스트(426-g, 428-f)가 HS-SCCH(411-i)를 통해 UE(115)에 의해 수신된 후 HS-SCCH(406-i) 서브프레임에서 비활성 타이머 예를 들어, 430-g 및/또는 433-g를 시작하는 것이 유리할 수 있다.
[0154] 대안적인 실시예들에서, UE DRX 사이클(420-g) 및 DRX 사이클(421-g)에 대한 2개의 별개의 비활성 타이머들이 구현될 수 있는데, 예를 들어, 하나는 1차 서빙 셀(405-i)에 대한 HS-SCCH(406-i)에 대한 것이고, 하나는 2차 서빙 셀(410-i)에 대한 HS-SCCH(411-i)에 대한 것이다.
[0155] 다음으로 도 5a를 참조하면, 블록도는, 다양한 실시예들에 따라 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 DRX 기능을 포함하는 디바이스(500)를 예시한다. 디바이스(500)는, 도 1, 도 2a, 도 2b 및/또는 도 3의 기지국들(105), 및/또는 도 1, 도 2a, 도 2b 및/또는 도 3의 사용자 장비(115), 및/또는 도 1의 제어기(120)/코어 네트워크(130); 및 또는 도 4a, 도 4b, 도 4c, 도 4d, 도 4e, 도 4f, 도 4g, 도 4h, 도 4i 및/또는 도 4j의 시스템들(400-a, 400-b, 400-c, 400-d, 400-e, 400-f, 400-g, 400-h, 400-i 및/또는 400-j)의 양상들의 양상들의 예일 수 있다. 디바이스(500)는 수신기 모듈(505), DRX 정렬 모듈(510) 및 송신기 모듈(515)을 포함할 수 있다. 이러한 컴포넌트들 각각은 서로 통신할 수 있다. 몇몇 경우들에서, 디바이스(500)는 도 1, 도 2a, 도 2b 및/또는 도 3의 UE(115)와 같은 UE일 수 있다.
[0156] 디바이스(500)의 이러한 컴포넌트들은, 개별적으로 또는 집합적으로, 적용가능한 기능들 중 일부 또는 전부를 하드웨어에서 수행하도록 적응된 하나 이상의 주문형 집적 회로들(ASIC들)로 구현될 수 있다. 대안적으로, 기능들은, 하나 이상의 다른 프로세싱 유닛들(또는 코어들)에 의해 하나 이상의 집적 회로들 상에서 수행될 수 있다. 다른 실시예들에서, 다른 타입들의 집적 회로들(예를 들어, 구조화된/플랫폼 ASIC들, 필드 프로그래머블 게이트 어레이들(FPGA들) 및 다른 반주문 IC들)이 이용될 수 있고, 이들은 당업계에 공지된 임의의 방식으로 프로그래밍될 수 있다. 각각의 유닛의 기능들은 또한 전체적으로 또는 부분적으로, 하나 이상의 범용 또는 애플리케이션-특정 프로세서들에 의해 실행되도록 포맷된, 메모리에서 실현되는 명령들로 구현될 수 있다.
[0157] 수신기 모듈(505)은, 디바이스(500)가 수신한 것에 관한 패킷, 데이터, 및/또는 시그널링 정보와 같은 정보를 수신할 수 있다. 수신된 정보는, 여러 목적들을 위해 디바이스(500)에 의해 활용될 수 있다. 송신기 모듈(515)은, 디바이스(500)가 프로세싱한 것에 관한 패킷들, 데이터 또는 시그널링 정보와 같은 정보를 송신할 수 있다. 송신된 정보는, 아래에서 설명되는 바와 같이, 여러 목적들을 위해, 다양한 네트워크 엔티티들에 의해 활용될 수 있다.
[0158] DRX 정렬 모듈(510)은, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)의 방법을 수행하도록 구성될 수 있다. 예를 들어, DRX 정렬 모듈(510)은 제 1 셀에 대한 DRX 사이클을 식별하도록 구성될 수 있다. DRX 정렬 모듈(510)은, 제 2 셀에 대한 DRX 사이클에 대한 경계가 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록, 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하도록 추가로 구성될 수 있고, 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함한다. 몇몇 실시예들에서, 제 1 셀에 대한 DRX 사이클에 대한 경계 및 제 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는, 적어도 시작 경계 또는 종료 경계를 포함할 수 있다. 몇몇 경우들에서, 제 2 셀에 대한 DRX 사이클의 기간은 제 1 셀에 대한 DRX 사이클의 기간과는 상이할 수 있다.
[0159] 몇몇 경우들에서, DRX 정렬 모듈(510)은, 제 2 셀에 대한 DRX 사이클의 길이를 조절하여, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 증가 또는 감소시키도록 추가로 구성될 수 있다. 몇몇 경우들에서, DRX 정렬 모듈(510)은 또한, 제 1 셀에 대한 DRX 사이클의 주기성을 식별하고; 적어도, 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 제 2 셀에 대한 DRX 사이클의 주기성들을 조절할 수 있다. DRX 정렬 모듈(510)은 또한, 제 1 및 제 2 셀들의 DRX 사이클들을 정렬할 때 추가로 보조하기 위해, 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시할 수 있다. DRX 정렬 모듈(510)은 또한, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 송신 및/또는 수신함으로써 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 것을 용이하게 할 수 있다. 몇몇 실시예들에서, DRX 정렬 모듈(510)은 UE(115)에 위치될 수 있다. 수신기 모듈(505) 및/또는 송신기 모듈(515)은 또한 UE(115)에 위치될 수 있다. 다른 실시예들에서, 수신기 모듈(505), DRX 정렬 모듈(510), 및/또는 송신기 모듈(15)은, 상이한 네트워크 엔티티들에 위치될 수 있고, 백홀, 에어 인터페이스들 등을 통해 협력할 수 있다.
[0160] 몇몇 실시예들에서, 제 1 셀은 정규의 대역폭 캐리어를 포함할 수 있고, 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 몇몇 실시예들에서, 제 1 셀은 플렉서블 대역폭 캐리어를 포함할 수 있고, 제 2 셀은, 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 몇몇 경우들에서, 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 클 수 있다.
[0161] 몇몇 실시예들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있고 제 2 셀은 정규의 대역폭 캐리어를 포함할 수 있다. 몇몇 실시예들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있고, 제 2 셀은 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 몇몇 경우들에서, 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 을 수 있다.
[0162] 몇몇 실시예들에서, 제 1 셀은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있고 제 2 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함한다. 다른 실시예들에서, 제 1 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함하고, 제 2 셀은 1과 동일한 대역폭 스케일링 팩터를 포함한다.
[0163] 다음으로 도 5b를 참조하면, 블록도는, 다양한 실시예들에 따라 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 시그널링 정렬 기능을 포함하는 디바이스(500)를 예시한다. 디바이스(500-a)는, 도 1, 도 2a, 도 2b 및/또는 도 3의 기지국들(105), 도 1, 도 2a, 도 2b 및/또는 도 3의 사용자 장비(115), 및/또는 도 1의 제어기(120)/코어 네트워크(130)의 양상들; 및 또는 도 4a, 도 4b, 도 4c, 도 4d, 도 4e, 도 4f, 도 4g, 도 4h, 도 4i 및/또는 도 4j의 400-a, 400-b, 400-c, 400-d, 400-e, 400-f, 400-g, 400-h, 400-i 및/또는 400-j의 양상들의 예일 수 있다.
[0164] 디바이스(500-a)는 수신기 모듈(505), 제 1 셀 DRX 식별 모듈(511), 제 2 셀 DRX 조절 모듈(512), 및 송신기 모듈(515)을 포함할 수 있다. 이러한 컴포넌트들 각각은 서로 통신할 수 있다. 몇몇 실시예들에서, 도 5a의 DRX 정렬 모듈(510)의 일부의 또는 모든 양상들을 통합할 수 있는 DRX 정렬 모듈(510-a)은 제 1 셀 DRX 식별 모듈(511) 및 제 2 셀 DRX 조절 모듈(512)을 포함할 수 있다. UE(115)일 수 있는 디바이스(500-a)는, 도 5a를 참조하여 앞서 설명된 바와 같은 디바이스(500)의 일부의 또는 모든 양상들을 포함할 수 있거나, 또는 디바이스(500)의 기능 중 일부 또는 전부를 구현할 수 있다.
[0165] 디바이스(500-a)의 컴포넌트들은, 개별적으로 또는 집합적으로, 적용가능한 기능들 중 일부 또는 전부를 하드웨어에서 수행하도록 적응된 하나 이상의 주문형 집적 회로들(ASIC들)로 구현될 수 있다. 대안적으로, 기능들은, 하나 이상의 다른 프로세싱 유닛들(또는 코어들)에 의해 하나 이상의 집적 회로들 상에서 수행될 수 있다. 다른 실시예들에서, 다른 타입들의 집적 회로들(예를 들어, 구조화된/플랫폼 ASIC들, 필드 프로그래머블 게이트 어레이들(FPGA들) 및 다른 반주문 IC들)이 이용될 수 있고, 이들은 당업계에 공지된 임의의 방식으로 프로그래밍될 수 있다. 각각의 유닛의 기능들은 또한 전체적으로 또는 부분적으로, 하나 이상의 범용 또는 애플리케이션-특정 프로세서들에 의해 실행되도록 포맷된, 메모리에서 실현되는 명령들로 구현될 수 있다.
[0166] 수신기 모듈(505)은, 디바이스(500-a)가 수신한 것에 관한 패킷, 데이터, 및/또는 시그널링 정보와 같은 정보를 수신할 수 있다. 수신된 정보는, 여러 목적들을 위해 디바이스(500-a)에 의해 활용될 수 있다. 송신기 모듈(515)은, 디바이스(500-a)가 프로세싱한 것에 관한 패킷들, 데이터 또는 시그널링 정보와 같은 정보를 송신할 수 있다. 송신된 정보는, 본 명세서에 설명되는 바와 같이, 여러 목적들을 위해, 다양한 네트워크 엔티티들에 의해 활용될 수 있다.
[0167] 제 1 셀 DRX 식별 모듈(511)은, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 제 1 셀에 대한 DRX 사이클을 식별하도록 구성될 수 있다. 제 2 셀 DRX 조절 모듈(512)은, 제 2 셀에 대한 DRX 사이클에 대한 경계가 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록, 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하도록 구성될 수 있다. 몇몇 실시예들에서, 제 1 셀에 대한 DRX 사이클에 대한 경계 및 제 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는 적어도 시작 경계 또는 종료 경계를 포함할 수 있다.
[0168] 도 4a 내지 도 4i를 참조하여 앞서 설명된 바와 같이, 셀들에 걸친 DRX 사이클 오정렬은, 특히 UE(115)에 의한 전력 자원들의 증가된/비효과적 활용을 초래할 수 있는데, 이는, 수신기 모듈(505)이 HS-SCCH 채널을 통해 메시지들을 정확하게 수신하기 위해 DRX 사이클당 더 긴 시간 기간 동안 청취하도록 요구되기 때문이다. 이것은 특히, 제 2 셀에 대한 DRX 사이클의 기간이 제 1 셀에 대한 DRX 사이클의 기간과 상이한 경우이다. 이러한 주기성 차이를 처리하기 위해, 제 1 셀 DRX 식별 모듈(511)은 또한 제 1 셀에 대한 DRX 사이클의 주기성을 식별할 수 있다. 제 2 셀 DRX 조절 모듈(512)은, 상기 도 4b, 도 4e, 도 4h 및 도 4j를 참조하여 더 상세히 설명된 바와 같이, 적어도, 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 제 2 셀에 대한 DRX 사이클의 주기성들을 대응하게 조절할 수 있다.
[0169] 몇몇 경우들에서, 제 2 셀 DRX 조절 모듈(512)은, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 증가 또는 감소시키기 위해, 제 2 셀에 대한 DRX 사이클의 길이를 조절하도록 추가로 구성될 수 있다. 이것은, DRX 사이클 정렬에 대해 다수의 캐리어들에 걸쳐 상이한 주기성들을 처리하는 다른 방법일 수 있다. 게다가, 제 2 셀 DRX 조절 모듈(512)은, 앞서 도 4c 및 도 4f에 대해 더 상세히 설명된 바와 같이, 제 1 및 제 2 셀들의 DRX 사이클들을 정렬할 때 추가로 보조하기 위해, 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시할 수 있다.
[0170] 몇몇 실시예들에서, 송신기 모듈(515) 및 수신기 모듈(505)이 각각 기지국(105)에 위치되는지 또는 UE(115)에 위치되는지에 따라, 송신기 모듈(515)은 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 송신할 수 있거나, 대안적으로 수신기 모듈(505)은 하나 이상의 오프셋들 또는 사이클 길이들을 수신할 수 있다. 오프셋들 또는 사이클 길이들은 제 2 셀 DRX 조절 모듈(512)에 의해 결정되고, 송신기 모듈(515)에 통신될 수 있다.
[0171] 몇몇 실시예들에서, 제 1 셀 DRX 식별 모듈(511) 및/또는 제 2 셀 DRX 조절 모듈(512)은 UE(115)에 위치될 수 있다. 수신기 모듈(505) 및/또는 송신기 모듈(515)은 또한 UE(115)에 위치될 수 있다. 다른 실시예들에서, 수신기 모듈(505), 제 1 셀 DRX 식별 모듈(511), 제 2 셀 DRX 조절 모듈(512) 및/또는 송신기 모듈(15)은 상이한 네트워크 엔티티들에 위치될 수 있고, 백홀, 에어 인터페이스들 등을 통해 협력할 수 있다.
[0172] 몇몇 실시예들에서, 제 1 셀은 정규의 대역폭 캐리어를 포함하고, 제 2 셀은 하나 이상의 플렉서블 또는 스케일러블 대역폭 캐리어들을 포함할 수 있다. 몇몇 실시예들에서, 제 1 셀은 플렉서블 대역폭 캐리어를 포함할 수 있고, 제 2 셀은, 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 몇몇 경우들에서, 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 크다.
[0173] 몇몇 실시예들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함하고 제 2 셀은 정규의 대역폭 캐리어를 포함한다. 몇몇 실시예들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함하고, 제 2 셀은 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함한다. 몇몇 경우들에서, 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 작다.
[0174] 몇몇 실시예들에서, 제 1 셀은 1과 동일한 대역폭 스케일링 팩터를 포함하고 제 2 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함한다. 다른 실시예들에서, 제 1 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함하고, 제 2 셀은 1과 동일한 대역폭 스케일링 팩터를 포함한다.
[0175] 도 6은, 다양한 실시예들에 따라 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 DRX를 위해 구성될 수 있는 통신 시스템(600)의 블록도를 도시한다. 이러한 시스템(600)은, 도 1에 도시된 시스템(100), 도 2a 및 도 2b의 시스템들(200-a 및 200-b), 도 3의 시스템(300) 및/또는 도 4a, 도 4b, 도 4c, 도 4d, 도 4e, 도 4f, 도 4g, 도 4h, 도 4i 및/또는 도 4j의 시스템들(400-a, 400-b, 400-c, 400-d, 400-e, 400-f, 400-g, 400-h, 400-i 및/또는 400-j) 및/또는 도 5a 및/또는 도 5b의 디바이스들(500 및 500-a)의 양상들을 포함할 수 있다. 기지국(105-d)은 몇몇 경우들에서 제어기(120-a) 및/또는 코어 네트워크(130-a)의 양상들을 포함할 수 있다. 기지국(105-d)은 안테나들(645), 트랜시버 모듈(650), 메모리(670) 및 프로세서 모듈(665)을 포함할 수 있고, 이들 각각은 서로 직접적으로 또는 간접적으로 (예를 들어, 하나 이상의 버스들을 통해) 통신할 수 있다. 트랜시버 모듈(650)은, 멀티-모드 사용자 장비일 수 있는 사용자 장비(115-d)와 안테나들(645)을 통해 양방향으로 통신하도록 구성될 수 있다. 트랜시버 모듈(650)(및/또는 기지국(105-d)의 다른 컴포넌트들)은 또한 하나 이상의 네트워크들과 양방향으로 통신하도록 구성될 수 있다. 몇몇 경우들에서, 기지국(105-d)은 네트워크 통신 모듈(675)을 통해 네트워크(130-a)와 통신할 수 있다. 기지국(105-d)은 eNodeB 기지국, 홈 eNodeB 기지국, NodeB 기지국, 라디오 네트워크 제어기(RNC) 및/또는 홈 NodeB 기지국의 예일 수 있다.
[0176] 기지국(105-d)은 또한 기지국(105-e) 및 기지국(105-f)과 같은 다른 기지국들(105)과 통신할 수 있다. 기지국들(105) 각각은 상이한 라디오 액세스 기술들과 같은 상이한 무선 통신 기술들을 이용하여 사용자 장비(115-d)와 통신할 수 있다. 몇몇 경우들에서, 기지국(105-d)은 기지국 통신 모듈(631)을 활용하여 105-e 및/또는 105-f와 같은 다른 기지국들과 통신할 수 있다. 몇몇 실시예들에서, 기지국 통신 모듈(631)은 기지국들(105) 중 일부 사이에서 통신을 제공하기 위해 LTE 무선 통신 기술 내의 X2 인터페이스를 제공할 수 있다. 몇몇 실시예들에서, 기지국(105-d)은 제어기(120-a) 및/또는 네트워크(130-a)를 통해 다른 기지국들과 통신할 수 있다.
[0177] 메모리(670)는, 랜덤 액세스 메모리(RAM) 및 판독 전용 메모리(ROM)를 포함할 수 있다. 메모리(670)는 또한, 실행되는 경우 프로세서 모듈(665)로 하여금, 본 명세서에서 설명되는 다양한 기능들(예를 들어, 호출 프로세싱, 데이터베이스 관리, 메시지 라우팅 등)을 수행하게 하도록 구성되는 명령들을 포함하는 컴퓨터 판독가능 컴퓨터 실행가능 소프트웨어 코드(671)를 저장할 수 있다. 대안적으로, 소프트웨어(671)는 프로세서 모듈(665)에 의해 직접적으로 실행가능하지 않을 수 있지만, 예를 들어, 컴파일링 및 실행되는 경우, 컴퓨터로 하여금, 본 명세서에 설명된 기능들을 수행하게 하도록 구성될 수 있다.
[0178] 프로세서 모듈(665)은 지능형 하드웨어 디바이스, 이를테면, Intel®Corporation 또는 AMD®에 의해 제조된 것과 같은 중앙 프로세싱 유닛(CPU), 마이크로제어기, 주문형 집적 회로(ASIC) 등을 포함할 수 있다. 프로세서 모듈(665)은 마이크로폰을 통해 오디오를 수신하고, 오디오를, 수신된 오디오를 나타내는 패킷들(예를 들어, 20 ms 길이)로 변환시키고, 오디오 패킷들을 제공하고, 그리고/또는 사용자가 말하고 있는지 여부에 대한 표시들을 제공하도록 구성되는 스피치 인코더(미도시)를 포함할 수 있다.
[0179] 트랜시버 모듈(650)은, 패킷들을 변조하고, 변조된 패킷들을 송신을 위해 안테나들(645)에 제공하고, 안테나들(645)로부터 수신된 패킷들을 복조하도록 구성되는 모뎀을 포함할 수 있다. 기지국(105-d)의 몇몇 예들은 단일 안테나(645)를 포함할 수 있지만, 기지국(105-d)은 바람직하게는, 캐리어 어그리게이션을 지원할 수 있는 다수의 링크들에 대한 다수의 안테나들(645)을 포함한다. 예를 들어, 사용자 장비(115-d)와의 매크로 통신들을 지원하기 위해 하나 이상의 링크들이 이용될 수 있다.
[0180] 도 6의 아키텍쳐에 따르면, 기지국(105-d)은 통신 관리 모듈(630)을 더 포함할 수 있다. 통신 관리 모듈(630)은, 버스를 통해 기지국(105-d)의 다른 컴포넌트들 중 일부 또는 전부와 통신하는 기지국(105-d)의 컴포넌트일 수 있다. 대안적으로, 통신 관리 모듈(630)의 기능은, 트랜시버 모듈(650)의 컴포넌트로서, 컴퓨터 프로그램 물건으로서 그리고/또는 프로세서 모듈(665)의 하나 이상의 제어기 엘리먼트들로서 구현될 수 있다.
[0127] 기지국(105-d)에 대한 컴포넌트들은, 도 5a의 디바이스(500) 및/또는 도 5b의 디바이스(500-a) 및/또는 도 4a, 도 4b, 도 4c, 도 4d, 도 4e, 도 4f, 도 4g, 도 4h, 도 4i 및/또는 도 4j의 시스템들(400-a, 400-b, 400-c, 400-d, 400-e, 400-f, 400-g, 400-h, 400-i 및/또는 400-j)의 구성들에 대해 앞서 논의된 양상들을 구현하도록 구성될 수 있고, 간략화를 위해 여기서는 반복되지 않을 수 있다. 셀 DRX 식별 모듈(511-a)은 도 5b의 제 1 셀 DRX 식별 모듈(511)의 예일 수 있다. 셀 DRX 조절 모듈(512-a)은 도 5b의 제 2 셀 DRX 조절 모듈(512)의 예일 수 있다. 게다가, 셀 DRX 식별 모듈(511-a) 및 셀 DRX 조절 모듈(512-a)을 포함할 수 있는 DRX 정렬 모듈(510-b)은, 도 5a의 DRX 정렬 모듈(510) 및/또는 도 5b의 신호 DRX 정렬 모듈(510-a)의 예일 수 있다.
[0182] 기지국(105-d)은 또한, 스펙트럼 식별 모듈(미도시)을 포함할 수 있다. 스펙트럼 식별 모듈은, 플렉서블 대역폭 파형들에 대해 이용가능한 스펙트럼을 식별하도록 활용될 수 있다. 몇몇 실시예들에서, 핸드오버 모듈(625)은, 하나의 기지국(105)으로부터 다른 기지국으로의 사용자 장비(115-d)의 핸드오버 절차들을 수행하도록 활용될 수 있다. 예를 들어, 핸드오버 모듈(625)은, 기지국(105-d)으로부터 다른 기지국으로의 사용자 장비(115-d)의 핸드오버 절차를 수행할 수 있고, 여기서, 사용자 장비(115-d)와 기지국들 중 하나 사이에서는 정규의 파형들이 활용되고, 사용자 장비와 다른 기지국 사이에서는 플렉서블 대역폭 파형들이 활용된다. 대역폭 스케일링 모듈(627)은, 플렉서블 대역폭 파형들을 생성하기 위해 칩 레이트들 및/또는 시간을 스케일링 및/또는 변경하도록 활용될 수 있다.
[0183] 몇몇 실시예들에서, 안테나들(645)과 결합된 트랜시버 모듈(650)은 기지국(105-d)의 다른 가능한 컴포넌트들과 함께, 플렉서블 대역폭 파형들 및/또는 스케일링 팩터들에 관한 정보를, 기지국(105-d)으로부터 사용자 장비(115-d)로, 다른 기지국들(105-e/105-f)로 또는 코어 네트워크(130-a)로 송신 및/또는 수신할 수 있다. 몇몇 실시예들에서, 안테나들(645)과 결합된 트랜시버 모듈(650)은 기지국(105-d)의 다른 가능한 컴포넌트들과 함께, 플렉서블 대역폭 파형들 및/또는 스케일링 팩터들과 같은 정보를 사용자 장비(115-d)로 또는 그로부터, 다른 기지국들(105-e/105-f)로 또는 그로부터, 또는 코어 네트워크(130-a)로 송신 및/또는 수신하여, 이러한 디바이스들 또는 시스템들이 플렉서블 대역폭 파형들을 활용할 수 있게 할 수 있다.
[0184] 도 7은, 다양한 실시예들에 따라 구성된 사용자 장비(115-e)의 블록도(700)이다. 사용자 장비(115-e)는, 임의의 다양한 구성들, 이를테면, 개인용 컴퓨터들(예를 들어, 랩탑 컴퓨터들, 넷북 컴퓨터들, 태블릿 컴퓨터들 등), 셀룰러 전화들, PDA들, 디지털 비디오 레코더들(DVR들), 인터넷 기기들, 게이밍 콘솔들, e-리더들 등을 가질 수 있다. 사용자 장비(115-e)는, 모바일 동작을 용이하게 하기 위해, 내부 전원(미도시), 이를테면, 소형 배터리를 가질 수 있다. 몇몇 실시예들에서, 사용자 장비(115-e)는, 도 1에 도시된 시스템(100), 도 2a 및 도 2b의 시스템들(200-a 및 200-b), 도 3의 시스템(300), 도 4a, 도 4b, 도 4c, 도 4d, 도 4e, 도 4f, 도 4g, 도 4h, 도 4i 및/또는 도 4j의 시스템들(400-a, 400-b, 400-c, 400-d, 400-e, 400-f, 400-g, 400-h, 400-i 및/또는 400-j) 및/또는 도 6의 시스템(600); 및/또는 도 5a 및/또는 도 5b의 디바이스들(500 및 500-a)의 양상들을 구현할 수 있다. 사용자 장비(115-e)는 멀티-모드 사용자 장비일 수 있다. 사용자 장비(115-e)는 몇몇 경우들에서는 무선 통신 디바이스로 추가로 지칭될 수 있다.
[0185] 사용자 장비(115-e)는, 안테나들(740), 트랜시버 모듈(750), 메모리(780) 및 프로세서 모듈(770)을 포함할 수 있고, 이들 각각은 서로 (예를 들어, 하나 이상의 버스들을 통해) 간접적으로 또는 직접적으로 통신할 수 있다. 트랜시버 모듈(750)은, 앞서 설명된 바와 같이, 안테나들(740) 및/또는 하나 이상의 유선 또는 무선 링크들을 통해, 하나 이상의 네트워크들과 양방향으로 통신하도록 구성된다. 예를 들어, 트랜시버 모듈(750)은, 도 1, 도 2a, 도 2b, 도 3 및/또는 도 6의 기지국들(105) 및/또는 도 5a 및 도 5b의 디바이스들(500 및 500-a)과 양방향으로 통신하도록 구성될 수 있다. 트랜시버 모듈(750)은, 패킷들을 변조하여 변조된 패킷들을 송신을 위해 안테나들(740)에 제공하고, 안테나들(740)로부터 수신된 패킷들을 복조하도록 구성되는 모뎀을 포함할 수 있다. 사용자 장비(115-e)는 단일의 안테나를 포함할 수 있지만, 사용자 장비(115-e)는 통상적으로 다수의 링크들에 대한 다수의 안테나들(740)을 포함할 것이다.
[0186] 메모리(780)는, 랜덤 액세스 메모리(RAM) 및 판독 전용 메모리(ROM)를 포함할 수 있다. 메모리(780)는, 실행되는 경우 프로세서 모듈(770)로 하여금, 본 명세서에서 설명되는 다양한 기능들(예를 들어, 호출 프로세싱, 데이터베이스 관리, 메시지 라우팅 등)을 수행하게 하도록 구성되는 명령들을 포함하는 컴퓨터 판독가능 컴퓨터 실행가능 소프트웨어 코드(785)를 저장할 수 있다. 대안적으로, 소프트웨어(785)는 프로세서 모듈(770)에 의해 직접적으로 실행가능하지 않을 수 있지만, 예를 들어, 컴파일링 및 실행되는 경우, 컴퓨터로 하여금, 본 명세서에 설명된 기능들을 수행하게 하도록 구성될 수 있다.
[0187] 프로세서 모듈(770)은 지능형 하드웨어 디바이스, 이를테면, Intel®Corporation 또는 AMD®에 의해 제조된 것과 같은 중앙 프로세싱 유닛(CPU), 마이크로제어기, 주문형 집적 회로(ASIC) 등을 포함할 수 있다. 프로세서 모듈(770)은 마이크로폰을 통해 오디오를 수신하고, 오디오를, 수신된 오디오를 나타내는 패킷들(예를 들어, 20 ms 길이)로 변환시키고, 오디오 패킷들을 트랜시버 모듈(750)에 제공하고, 사용자가 말하고 있는지 여부에 대한 표시들을 제공하도록 구성되는 스피치 인코더(미도시)를 포함할 수 있다. 대안적으로, 인코더는, 트랜시버 모듈(750)에 패킷들을 단지 제공할 수 있고, 패킷 자체의 제공 또는 보류/억제가, 사용자가 말하고 있는지 여부에 대한 표시를 제공한다. 프로세서 모듈(770)은 또한, 스피치 인코더와는 반대의 기능을 수행할 수 있는 스피치 디코더를 포함할 수 있다.
[0188] 도 7의 아키텍쳐에 따르면, 사용자 장비(115-e)는 통신 관리 모듈(760)을 더 포함할 수 있다. 통신 관리 모듈(760)은 다른 사용자 장비들(115)과의 통신들을 관리할 수 있다. 예를 들어, 통신 관리 모듈(760)은, 버스를 통해 사용자 장비(115-e)의 다른 컴포넌트들 중 일부 또는 전부와 통신하는 사용자 장비(115-e)의 컴포넌트일 수 있다. 대안적으로, 통신 관리 모듈(760)의 기능은, 트랜시버 모듈(750)의 컴포넌트로서, 컴퓨터 프로그램 물건으로서 그리고/또는 프로세서 모듈(770)의 하나 이상의 제어기 엘리먼트들로서 구현될 수 있다.
[0189] 사용자 장비(115-e)에 대한 컴포넌트들은, 도 5a의 디바이스(500) 및/또는 도 5b의 디바이스(500-a), 도 6의 시스템(600) 및/또는 도 4a, 도 4b, 도 4c, 도 4d, 도 4e, 도 4f, 도 4g, 도 4h, 도 4i 및/또는 도 4j의 시스템들(400-a, 400-b, 400-c, 400-d, 400-e, 400-f, 400-g, 400-h, 400-i 및/또는 400-j)의 구성들에 대해 앞서 논의된 양상들을 구현하도록 구성될 수 있고, 간략화를 위해 여기서는 반복되지 않을 수 있다. 셀 DRX 식별 모듈(511-b)은 도 5b의 제 1 셀 DRX 식별 모듈(511)의 예일 수 있다. 셀 DRX 조절 모듈(512-b)은 도 5b의 제 2 셀 DRX 조절 모듈(512)의 예일 수 있다. 게다가, 셀 DRX 식별 모듈(511-b) 및 셀 DRX 조절 모듈(512-b)을 포함할 수 있는 DRX 정렬 모듈(510-c)은, 도 5a의 DRX 정렬 모듈(510) 및/또는 도 5b의 DRX 정렬 모듈(510-a)의 예일 수 있다.
[0190] 사용자 장비(115-e)는 또한, 스펙트럼 식별 모듈(미도시)을 포함할 수 있다. 스펙트럼 식별 모듈은, 플렉서블 대역폭 파형들에 대해 이용가능한 스펙트럼을 식별하도록 활용될 수 있다. 몇몇 실시예들에서, 핸드오버 모듈(725)은, 하나의 기지국으로부터 다른 기지국으로의 사용자 장비(115-e)의 핸드오버 절차들을 수행하도록 활용될 수 있다. 예를 들어, 핸드오버 모듈(725)은, 하나의 기지국으로부터 다른 기지국으로의 사용자 장비(115-e)의 핸드오버 절차를 수행할 수 있고, 여기서, 사용자 장비(115-e)와 기지국들 중 하나 사이에서는 정규의 파형들이 활용되고, 사용자 장비와 다른 기지국 사이에서는 플렉서블 대역폭 파형들이 활용된다. 대역폭 스케일링 모듈(77)은, 플렉서블 대역폭 파형들을 생성/디코딩하기 위해 칩 레이트들 및/또는 시간을 스케일링 및/또는 변경하도록 활용될 수 있다.
[0191] 몇몇 실시예들에서, 안테나들(740)과 결합된 트랜시버 모듈(750)은, 사용자 장비(115-e)의 다른 가능한 컴포넌트들과 함께, 플렉서블 대역폭 파형들 및/또는 스케일링 팩터들에 관한 정보를 사용자 장비(115-e)로부터 기지국들 또는 코어 네트워크에 송신할 수 있다. 몇몇 실시예들에서, 안테나들(740)과 결합된 트랜시버 모듈(750)은, 사용자 장비(115-e)의 다른 가능한 컴포넌트들과 함께, 플렉서블 대역폭 파형들 및/또는 스케일링 팩터들과 같은 정보를 기지국들 또는 코어 네트워크로/로부터 송신/수신할 수 있어서, 이 디바이스들 또는 시스템들은 플렉서블 대역폭 파형들을 활용할 수 있다.
[0192] 도 8은, 다양한 실시예들에 따라 기지국(105-g) 및 사용자 장비(115-f)를 포함하는 시스템(800)의 블록도이다. 시스템(800)은, 도 1의 시스템(100), 도 2a 및 도 2b의 시스템들(200-a 및 200-b), 도 3의 시스템(300), 도 6의 시스템(600), 도 7의 시스템(700) 및/또는 도 5a 및 도 5b의 디바이스들(500 및 500-a)의 예일 수 있다. 기지국(105-g)은 안테나들(834-a 내지 834-x)을 구비할 수 있고, 사용자 장비(115-f)는 안테나들(852-a 내지 852-n)을 구비할 수 있다. 기지국(105-g)에서, 송신 프로세서(820)는 데이터 소스로부터 데이터를 수신할 수 있다. 시스템(800)은, 도 4a, 도 4b, 도 4c, 도 4d, 도 4e, 도 4f, 도 4g, 도 4h, 도 4i 및/또는 도 4j 및/또는 연관 설명들에 나타난 바와 같은 호출 흐름들 및/또는 시스템들의 상이한 양상들을 구현하도록 구성될 수 있다.
[0193] 송신 프로세서(820)는 데이터를 프로세싱할 수 있다. 송신 프로세서(820)는 또한 기준 심볼들 및 셀-특정 기준 신호를 생성할 수 있다. 송신(TX) MIMO 프로세서(830)는, 적용가능한 경우, 데이터 심볼들, 제어 심볼들 및/또는 기준 심볼들에 대해 공간 프로세싱(예를 들어, 프리코딩)을 수행할 수 있고, 송신 변조기들(832-a 내지 832-x)에 출력 심볼 스트림들을 제공할 수 있다. 각각의 변조기(832)는 (예를 들어, OFDM 등을 위해) 각각의 출력 심볼 스트림을 프로세싱하여 출력 샘플 스트림을 획득할 수 있다. 각각의 변조기(832)는 출력 샘플 스트림을 추가로 프로세싱(예를 들어, 아날로그로 변환, 증폭, 필터링 및 상향변환)하여, 다운링크(DL) 신호를 획득할 수 있다. 일례에서, 변조기들(832-a 내지 832-x)로부터의 DL 신호들은 안테나들(834-a 내지 834-x)을 통해 각각 송신될 수 있다. 송신 프로세서(820)는 프로세서(840)로부터 정보를 수신할 수 있다. 프로세서(840)는 메모리(842)와 커플링될 수 있다. 프로세서(840)는, 칩 레이트를 변경하고 그리고/또는 스케일링 팩터를 활용하는 것을 통해 플렉서블 대역폭 파형들을 생성하도록 구성될 수 있다. 몇몇 실시예들에서, 프로세서 모듈(840)은 다양한 실시예들에 따라 플렉서블 대역폭을 동적으로 적응시키기 위해 구성될 수 있다. 프로세서(840)는 기지국(105-g)과 사용자 장비(115-f) 사이의 송신들과 연관된 플렉서블 대역폭 신호의 하나 이상의 스케일링 팩터들들을 동적으로 조절할 수 있다. 이러한 조절들은 트래픽 패턴들, 간섭 측정들 등과 같은 정보에 기초하여 행해질 수 있다.
[0194] 예를 들어, 시스템(800) 내에서 프로세서(840)는, 제 1 셀에 대한 DRX 사이클을 식별하도록 구성되는 DRX 정렬 모듈(510-d)을 더 포함할 수 있다. DRX 정렬 모듈(510-d)은, 제 2 셀에 대한 DRX 사이클에 대한 경계를, 제 2 셀에 대한 DRX 사이클에 대한 경계가 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하도록 추가로 구성될 수 있고, 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함한다. DRX 정렬 모듈(510-d)은, 도 5a, 도 5b, 도 6 및/또는 도 7의 DRX 정렬 모듈(510, 510-a, 510-b 및 510-c)의 예일 수 있거나 이들의 양상들을 통합할 수 있다.
[0195] 사용자 장비(115-f)에서, 사용자 장비 안테나들(852-a 내지 852-n)은 기지국(105-g)으로부터 DL 신호들을 수신할 수 있고, 수신된 신호들을 복조기들(854-a 내지 854-n)에 각각 제공할 수 있다. 각각의 복조기(854)는 각각의 수신된 신호를 컨디셔닝(예를 들어, 필터링, 증폭, 하향변환 및 디지털화)하여, 입력 샘플들을 획득할 수 있다. 각각의 복조기(854)는 입력 샘플들을 (예를 들어, OFDM 등에 대해) 추가로 프로세싱하여, 수신된 심볼들을 획득할 수 있다. MIMO 검출기(856)는, 모든 복조기들(854-a 내지 854-n)로부터 수신된 심볼들을 획득하고, 적용가능하면, 수신된 심볼들에 대해 MIMO 검출을 수행하고, 검출된 심볼들을 제공할 수 있다. 수신 프로세서(858)는, 검출된 심볼들을 프로세싱(예를 들어, 복조, 디인터리빙 및 디코딩)하여, 사용자 장비(115-f)에 대한 디코딩된 데이터를 데이터 출력에 제공하고, 디코딩된 제어 정보를 프로세서(880) 또는 메모리(882)에 제공할 수 있다.
[0196] 업링크(UL) 또는 역방향 링크 상에서, 사용자 장비(115-f)에서, 송신 프로세서(864)는 데이터 소스로부터 데이터를 수신 및 프로세싱할 수 있다. 송신기 프로세서(864)는 또한, 기준 신호에 대한 기준 심볼들을 생성할 수 있다. 송신 프로세서(864)로부터의 심볼들은, 적용가능하면 송신 MIMO 프로세서(866)에 의해 프리코딩되고, 복조기들(854-a 내지 854-n)에 의해 (예를 들어, SC-FDMA 등에 대해) 추가로 프로세싱되고, 기지국(105-g)으로부터 수신된 송신 파라미터들에 따라 기지국(105-g)에 송신될 수 있다. 송신기 프로세서(864)는 또한, 칩 레이트를 변경하는 것 및/또는 스케일링 팩터를 활용하는 것을 통해 플렉서블 대역폭 파형들을 생성하도록 구성될 수 있고, 이것은 몇몇 경우들에서는 동적으로 수행될 수 있다. 송신 프로세서(864)는 프로세서(880)로부터 정보를 수신할 수 있다. 프로세서(880)는 상이한 정렬 및/또는 오프셋 절차들을 제공할 수 있다. 프로세서(880)는 또한, 스케일링 및/또는 칩 레이트 정보를 활용하여, 다른 서브시스템들에 대한 측정들을 수행하는 것, 다른 서브시스템들로의 핸드오프들을 수행하는 것, 재선택을 수행하는 것 등을 수행할 수 있다. 프로세서(880)는, 파라미터 스케일링을 통해 플렉서블 대역폭의 이용과 연관된 타임 스트레칭의 효과들을 반전시킬 수 있다. 기지국(105-g)에서, 사용자 장비(115-f)로부터의 UL 신호들은 안테나들(834)에 의해 수신되고, 복조기들(832)에 의해 프로세싱되고, 적용가능하다면 MIMO 검출기(836)에 의해 검출되고, 수신 프로세서(838)에 의해 추가로 프로세싱될 수 있다. 수신 프로세서(838)는 디코딩된 데이터를 데이터 출력 및 프로세서(840)에 제공할 수 있다. 몇몇 실시예들에서, 프로세서(840)는, 범용 프로세서, 송신 프로세서(830) 및/또는 수신기 프로세서(838)의 일부로서 구현될 수 있다.
[0197] 몇몇 실시예들에서, 프로세서 모듈(880)은, 다양한 실시예들에 따라 플렉서블 대역폭을 동적으로 적응시키기 위해 구성될 수 있다. 프로세서(880)는, 기지국(105-g)과 사용자 장비(115-f) 사이의 송신들과 연관된 플렉서블 대역폭 신호의 하나 이상의 스케일링 팩터들을 동적으로 조절할 수 있다. 이러한 조절들은 트래픽 패턴들, 간섭 측정들 등과 같은 정보에 기초하여 행해질 수 있다.
[0198] 예를 들어, 시스템(800) 내에서 프로세서(880)는, 제 1 셀에 대한 DRX 사이클을 식별하도록 구성되는 DRX 정렬 모듈(510-e)을 더 포함할 수 있다. DRX 정렬 모듈(510-e)은, 제 2 셀에 대한 DRX 사이클에 대한 경계를, 제 2 셀에 대한 DRX 사이클에 대한 경계가 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하도록 추가로 구성될 수 있고, 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함한다. DRX 정렬 모듈(510-d)은, 도 5a, 도 5b, 도 6 및/또는 도 7의 DRX 정렬 모듈(510, 510-a, 510-b 및 510-c)의 예일 수 있거나 이들의 양상들을 통합할 수 있다. 게다가, DRX 정렬 모듈(510-e)은 DRX 정렬 모듈(510-d)과 협력하고 그리고/또는 기능을 공유할 수 있다.
[0199] 도 9a를 참조하면, 다양한 실시예들에 따라, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 DRX를 위한 방법(900)의 흐름도가 제공된다. 방법(900)은, 도 1의 시스템(100), 도 2a 및 도 2b의 시스템들(200-a 및 200-b), 도 3의 시스템(300), 도 4a, 도 4b, 도 4c, 도 4d, 도 4e, 도 4f, 도 4g, 도 4h, 도 4i 및/또는 도 4j의 시스템들(400-a, 400-b, 400-c, 400-d, 400-e, 400-f, 400-g, 400-h, 400-i 및/또는 400-j), 도 6의 시스템(600), 도 7의 시스템(700) 및/또는 도 8의 시스템(800); 도 1, 도 2a, 도 2b, 도 3, 도 6 및/또는 도 8의 기지국들(105); 도 1, 도 2a, 도 2b, 도 3, 도 6, 도 7 및/또는 도 8의 사용자 장비(115); 도 1 및/또는 도 6의 제어기(120)/코어 네트워크(130); 및/또는 도 5a 및 도 5b의 디바이스들(500 및 500-a)을 포함하는(그러나 이에 제한되는 것은 아님) 다양한 무선 통신 디바이스들 및/또는 시스템들을 활용하여 구현될 수 있다.
[0200] 블록(905)에서, 제 1 셀에 대한 DRX 사이클이 식별될 수 있다. 블록(910)에서, 제 2 셀에 대한 DRX 사이클에 대한 경계는, 제 2 셀에 대한 DRX 사이클에 대한 경계가 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절될 수 있고, 적어도 제 1 셀 또는 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함한다.
[0201] 몇몇 실시예들에서, 제 1 셀에 대한 DRX 사이클에 대한 경계 및 제 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는 적어도 시작 경계 또는 종료 경계를 포함할 수 있다. 몇몇 경우들에서, 제 2 셀에 대한 DRX 사이클의 기간은 제 1 셀에 대한 DRX 사이클의 기간과 상이할 수 있다.
[0202] 몇몇 경우들에서, 방법은, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 증가 또는 감소시키기 위해 제 2 셀에 대한 DRX 사이클의 길이를 조절하는 단계를 더 포함할 수 있다. 몇몇 경우들에서, 방법은, 제 1 셀에 대한 DRX 사이클의 주기성을 식별하고, 적어도, 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 제 2 셀에 대한 DRX 사이클의 주기성들을 조절하는 단계를 포함할 수 있다. 제 1 및 제 2 셀들의 DRX 사이클들을 정렬할 때 추가로 보조하기 위해, 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임은 무시될 수 있다.
[0203] 몇몇 실시예들에서, 방법은, 적어도 하나의 오프셋들 또는 사이클 길이들을 송신 및/또는 수신함으로써, 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 단계를 포함할 수 있다.
[0204] 몇몇 실시예들에서, 제 1 셀은 정규의 대역폭 캐리어를 포함할 수 있고, 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 다른 실시예들에서, 제 1 셀은 플렉서블 대역폭 캐리어를 포함할 수 있고, 제 2 셀은 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 몇몇 경우들에서, 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 크다.
[0205] DRX를 위한 방법들은 또한, 제 1 셀이 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있고 제 2 셀이 정규의 대역폭 캐리어를 포함할 수 있는 경우 유리하게 구현될 수 있다. 몇몇 경우들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있고, 제 2 셀은 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 작을 수 있다.
[0206] 또 다른 경우들에서, 설명된 방법들은, 제 1 셀이 1과 동일한 대역폭 스케일링 팩터를 포함하고 제 2 셀이 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함하는 경우 구현될 수 있다. 몇몇 경우들에서, 제 1 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 제 2 셀은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있다.
[0207] 도 9b를 참조하면, 다양한 실시예들에 따라, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 DRX를 위한 방법(900-a)의 흐름도가 제공된다. 방법(900-a)은, 도 1의 시스템(100), 도 2a 및 도 2b의 시스템들(200-a 및 200-b), 도 3의 시스템(300), 도 4a, 도 4b, 도 4c, 도 4d, 도 4e, 도 4f, 도 4g, 도 4h, 도 4i 및/또는 도 4j의 시스템들(400-a, 400-b, 400-c, 400-d, 400-e, 400-f, 400-g, 400-h, 400-i 및/또는 400-j), 도 6의 시스템(600), 도 7의 시스템(700) 및/또는 도 8의 시스템(800); 도 1, 도 2a, 도 2b, 도 3, 도 6 및/또는 도 8의 기지국들(105); 도 1, 도 2a, 도 2b, 도 3, 도 6, 도 7 및/또는 도 8의 사용자 장비(115); 도 1 및/또는 도 6의 제어기(120)/코어 네트워크(130); 및/또는 도 5a 및 도 5b의 디바이스들(500 및 500-a)을 포함하는(그러나 이에 제한되는 것은 아님) 다양한 무선 통신 디바이스들 및/또는 시스템들을 활용하여 구현될 수 있다. 방법(900-a)은 도 9a의 방법(900)의 예일 수 있다.
[0208] 블록(905-a)에서, 제 1 셀에 대한 DRX 사이클이 식별될 수 있다. 블록(911)에서, 제 2 셀에 대한 DRX 사이클의 길이는, 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 증가 또는 감소시키도록 조절될 수 있다. 제 1 또는 제 2 캐리어들 중 적어도 하나는 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 블록(912)에서, 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임은 무시될 수 있다.
[0209] 몇몇 실시예들에서, 제 1 셀은 정규의 대역폭 캐리어를 포함할 수 있고, 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 다른 실시예들에서, 제 1 셀은 플렉서블 대역폭 캐리어를 포함할 수 있고, 제 2 셀은 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 몇몇 경우들에서, 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 크다.
[0210] DRX를 위한 방법들은 또한, 제 1 셀이 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있고 제 2 셀이 정규의 대역폭 캐리어를 포함할 수 있는 경우 유리하게 구현될 수 있다. 몇몇 경우들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있고, 제 2 셀은 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 작을 수 있다.
[0211] 또 다른 경우들에서, 설명된 방법들은, 제 1 셀이 1과 동일한 대역폭 스케일링 팩터를 포함하고, 제 2 셀이 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함하는 경우 구현될 수 있다. 몇몇 경우들에서, 제 1 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 제 2 셀은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있다.
[0212] 도 9c를 참조하면, 다양한 실시예들에 따라, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 DRX를 위한 방법(900-b)의 흐름도가 제공된다. 방법(900-b)은, 도 1의 시스템(100), 도 2a 및 도 2b의 시스템들(200-a 및 200-b), 도 3의 시스템(300), 도 4a, 도 4b, 도 4c, 도 4d, 도 4e, 도 4f, 도 4g, 도 4h, 도 4i 및/또는 도 4j의 시스템들(400-a, 400-b, 400-c, 400-d, 400-e, 400-f, 400-g, 400-h, 400-i 및/또는 400-j), 도 6의 시스템(600), 도 7의 시스템(700) 및/또는 도 8의 시스템(800); 도 1, 도 2a, 도 2b, 도 3, 도 6 및/또는 도 8의 기지국들(105); 도 1, 도 2a, 도 2b, 도 3, 도 6, 도 7 및/또는 도 8의 사용자 장비(115); 도 1 및/또는 도 6의 제어기(120)/코어 네트워크(130); 및/또는 도 5a 및 도 5b의 디바이스들(500 및 500-a)을 포함하는(그러나 이에 제한되는 것은 아님) 다양한 무선 통신 디바이스들 및/또는 시스템들을 활용하여 구현될 수 있다. 방법(900-b)은 도 9a의 방법(900)의 예일 수 있다.
[0213] 블록(905-a)에서, 제 1 셀에 대한 DRX 사이클이 식별될 수 있다. 블록(907)에서, 제 1 셀에 대한 DRX 사이클의 주기성이 식별될 수 있다. 제 1 또는 제 2 캐리어들 중 적어도 하나는 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 블록(913)에서, 제 2 셀에 대한 DRX 사이클의 주기성은, 적어도 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록 조절될 수 있다.
[0214] 몇몇 실시예들에서, 제 1 셀은 정규의 대역폭 캐리어를 포함할 수 있고, 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 다른 실시예들에서, 제 1 셀은 플렉서블 대역폭 캐리어를 포함할 수 있고, 제 2 셀은 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 몇몇 경우들에서, 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 크다.
[0215] DRX를 위한 방법들은 또한, 제 1 셀이 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있고 제 2 셀이 정규의 대역폭 캐리어를 포함할 수 있는 경우 유리하게 구현될 수 있다. 몇몇 경우들에서, 제 1 셀은 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있고, 제 2 셀은 제 1 셀과는 상이한 하나 이상의 플렉서블 대역폭 캐리어들을 포함할 수 있다. 제 1 셀의 플렉서블 대역폭은 제 2 셀의 플렉서블 대역폭보다 작을 수 있다.
[0216] 또 다른 경우들에서, 설명된 방법들은, 제 1 셀이 1과 동일한 대역폭 스케일링 팩터를 포함하고, 제 2 셀이 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함하는 경우 구현될 수 있다. 몇몇 경우들에서, 제 1 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함할 수 있고, 제 2 셀은 1과 동일한 대역폭 스케일링 팩터를 포함할 수 있다.
[0217] 첨부된 도면들과 관련하여 앞서 기술된 상세한 설명은 예시적인 실시예들을 설명하고, 청구항들의 범위 내에 있거나 청구항들의 범위 내에서 구현될 수 있는 유일한 실시예들을 표현하지 않는다. 본 설명 전반에 걸쳐 사용되는 용어 "예시적인"은, "예, 예증 또는 예시로 기능하는"을 의미하지만, "선호되는" 또는 "다른 실시예들에 비해 유리한"을 의미하지 않는다. 상세한 설명은, 설명된 기술들의 이해를 제공할 목적으로 특정한 세부사항들을 포함한다. 그러나, 이 기술들은 이 특정한 세부사항들 없이 실시될 수 있다. 몇몇 예들에서, 설명되는 실시예들의 개념들을 모호하게 하는 것을 회피하기 위해, 주지의 구조들 및 디바이스들은 블록도 형태로 도시된다.
[0218] 정보 및 신호들은 다양한 상이한 기법들 및 기술들 중 임의의 기법 및 기술을 이용하여 표현될 수 있다. 예를 들어, 상기 설명 전반에 걸쳐 참조될 수 있는 데이터, 명령들, 커맨드들, 정보, 신호들, 비트들, 심볼들 및 칩들은 전압들, 전류들, 전자기파들, 자계들 또는 자기 입자들, 광 필드 또는 광 입자들, 또는 이들의 임의의 조합에 의해 표현될 수 있다.
[0219] 본 명세서의 개시와 관련하여 설명된 다양한 예시적인 블록들 및 모듈들은 범용 프로세서, 디지털 신호 프로세서(DSP), 주문형 집적회로(ASIC), 필드 프로그래머블 게이트 어레이(FPGA) 또는 다른 프로그래머블 논리 디바이스, 이산 게이트 또는 트랜지스터 논리, 이산 하드웨어 컴포넌트들, 또는 본 명세서에서 설명된 기능들을 수행하도록 설계된 이들의 임의의 조합으로 구현 또는 수행될 수 있다. 범용 프로세서는 마이크로프로세서일 수 있지만, 대안적으로, 프로세서는 임의의 종래의 프로세서, 제어기, 마이크로제어기 또는 상태 머신일 수 있다. 또한, 프로세서는 컴퓨팅 디바이스들의 조합, 예를 들어 DSP 및 마이크로프로세서의 조합, 다수의 마이크로프로세서들, DSP 코어와 결합된 하나 이상의 마이크로프로세서들, 또는 임의의 다른 이러한 구성으로서 구현될 수 있다.
[0220] 본 명세서에서 설명되는 기능들은, 하드웨어, 프로세서에 의해 실행되는 소프트웨어, 펌웨어 또는 이들의 임의의 조합으로 구현될 수 있다. 프로세서에 의해 실행되는 소프트웨어로 구현되면, 기능들은, 컴퓨터 판독가능 매체 상의 하나 이상의 명령들 또는 코드 상에 저장되거나 이를 통해 송신될 수 있다. 다른 예들 및 구현들은, 첨부된 청구항들 및 본 개시의 범위 및 사상에 속한다. 예를 들어, 소프트웨어의 특성에 기인하여, 앞서 설명된 기능들은 프로세서에 의해 실행되는 소프트웨어, 하드웨어, 펌웨어, 하드와이어링, 또는 이들의 임의의 조합들을 이용하여 구현될 수 있다. 기능들을 구현하는 특징들은 또한, 기능들의 부분들이 상이한 물리적 위치들에서 구현되도록 분산되는 것을 포함하는, 다양한 위치들에 물리적으로 위치될 수 있다. 또한, 청구항들을 포함하여 본 명세서에서 사용되는 바와 같이, "중 적어도 하나"로 표현되는(prefaced) 항목들의 리스트에서 사용되는 "또는"은, 예를 들어, "A, B 또는 C 중 적어도 하나"의 리스트가 A 또는 B 또는 C 또는 AB 또는 AC 또는 BC 또는 ABC(즉, A 및 B 및 C)를 의미하도록, 분리성(disjunctive) 리스트를 나타낸다.
[0221] 컴퓨터 판독가능 매체들은, 일 장소에서 다른 장소로 컴퓨터 프로그램의 이전을 용이하게 하는 임의의 매체들을 포함하는 통신 매체 및 컴퓨터 저장 매체들 둘 모두를 포함한다. 저장 매체는 범용 컴퓨터 또는 특수 목적 컴퓨터에 의해 액세스될 수 있는 임의의 가용 매체일 수 있다. 제한이 아닌 예로서, 컴퓨터 판독가능 매체들은 RAM, ROM, EEPROM, CD-ROM 또는 다른 광학 디스크 저장소, 자기 디스크 저장 또는 다른 자기 저장 디바이스들, 또는 명령들 또는 데이터 구조들의 형태로 요구되는 프로그램 코드 수단을 저장 또는 전달하는데 사용될 수 있고, 범용 컴퓨터 또는 특수 목적 컴퓨터 또는 범용 프로세서 또는 특수 목적 프로세서에 의해 액세스될 수 있는 임의의 다른 매체를 포함할 수 있다. 또한, 임의의 연결수단(connection)이 컴퓨터 판독가능 매체로 적절히 지칭될 수 있다. 예를 들어, 소프트웨어가 웹사이트, 서버, 또는 다른 원격 소스로부터 동축 케이블, 광섬유 케이블, 꼬임 쌍선, 디지털 가입자 라인(DSL), 또는 적외선, 라디오 및 마이크로파와 같은 무선 기술들을 이용하여 전송되는 경우, 동축 케이블, 광섬유 케이블, 꼬임 쌍선, DSL, 또는 적외선, 라디오 및 마이크로파와 같은 무선 기술들이 이러한 매체의 정의에 포함된다. 본 명세서에서 사용되는 디스크(disk) 및 디스크(disc)는 컴팩트 디스크(disc)(CD), 레이저 디스크(disc), 광 디스크(disc), 디지털 다기능 디스크(disc)(DVD), 플로피 디스크(disk), 및 블루-레이 디스크(disc)를 포함하며, 여기서 디스크(disk)들은 데이터를 보통 자기적으로 재생하지만, 디스크(disc)들은 레이저들을 이용하여 광학적으로 데이터를 재생한다. 상기한 것들의 조합들 역시 컴퓨터 판독가능 매체들의 범위 내에 포함된다.
[0222] 본 개시의 전술한 설명은 당업자가 본 개시를 이용하거나 또는 실시할 수 있도록 제공된다. 본 개시에 대한 다양한 변형들은 당업자들에게 용이하게 명백할 것이며, 본 명세서에 정의된 일반적인 원리들은 본 개시의 사상 또는 범위를 벗어남이 없이 다른 변형들에 적용될 수 있다. 본 개시 전반에 걸쳐, 용어 "예" 또는 "예시적인"은, 예 또는 예증을 나타내고, 언급된 예에 대한 어떠한 선호도를 의미하거나 요구하지 않는다. 따라서, 본 개시는 본 명세서에 설명된 예들 및 설계들로 한정되는 것으로 의도되는 것이 아니라, 본 명세서에 개시된 원리들 및 신규한 특징들과 일치하는 가장 넓은 범위에 부합해야 한다.

Claims (48)

  1. 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법으로서,
    제 1 셀에 대한 DRX 사이클을 식별하는 단계; 및
    제 2 셀에 대한 DRX 사이클에 대한 경계를, 상기 제 2 셀에 대한 DRX 사이클에 대한 경계가 상기 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하는 단계를 포함하고,
    적어도 상기 제 1 셀 또는 상기 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  2. 제 1 항에 있어서,
    상기 제 1 셀에 대한 DRX 사이클에 대한 경계 및 상기 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는 적어도 시작 경계 또는 종료 경계를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  3. 제 1 항에 있어서,
    상기 제 2 셀에 대한 DRX 사이클의 기간은 상기 제 1 셀에 대한 DRX 사이클의 기간과는 상이한, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  4. 제 1 항에 있어서,
    상기 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 감소 또는 증가시키기 위해, 상기 제 2 셀에 대한 DRX 사이클의 길이를 조절하는 단계를 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  5. 제 1 항에 있어서,
    상기 제 1 셀에 대한 DRX 사이클의 주기성을 식별하는 단계; 및
    적어도, 상기 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 상기 제 2 셀에 대한 DRX 사이클의 주기성들을 조절하는 단계를 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  6. 제 1 항에 있어서,
    상기 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 것을 용이하게 하기 위해, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(UE)에 송신하거나 상기 사용자 장비(UE)에서 수신하는 단계를 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  7. 제 1 항에 있어서,
    상기 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는, 상기 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시하는 단계를 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  8. 제 1 항에 있어서,
    상기 제 1 셀은 정규의 대역폭 캐리어를 포함하고, 상기 제 2 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  9. 제 1 항에 있어서,
    상기 제 1 셀은 플렉서블 대역폭 캐리어를 포함하고, 상기 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 상기 제 1 셀과는 상이한 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  10. 제 1 항에 있어서,
    상기 제 1 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 상기 제 2 셀은 정규의 대역폭 캐리어를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  11. 제 1 항에 있어서,
    상기 제 1 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 상기 제 2 셀은, 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 상기 제 1 셀과는 상이한 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  12. 제 8 항에 있어서,
    상기 제 1 셀은 1과 동일한 대역폭 스케일링 팩터를 포함하고, 상기 제 2 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX) 방법.
  13. 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템으로서,
    제 1 셀에 대한 DRX 사이클을 식별하기 위한 수단; 및
    제 2 셀에 대한 DRX 사이클에 대한 경계를, 상기 제 2 셀에 대한 DRX 사이클에 대한 경계가 상기 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하기 위한 수단을 포함하고,
    적어도 상기 제 1 셀 또는 상기 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  14. 제 13 항에 있어서,
    상기 제 1 셀에 대한 DRX 사이클에 대한 경계 및 상기 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는 적어도 시작 경계 또는 종료 경계를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  15. 제 13 항에 있어서,
    상기 제 2 셀에 대한 DRX 사이클의 기간은 상기 제 1 셀에 대한 DRX 사이클의 기간과는 상이한, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  16. 제 13 항에 있어서,
    상기 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 감소 또는 증가시키기 위해, 상기 제 2 셀에 대한 DRX 사이클의 길이를 조절하기 위한 수단을 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  17. 제 13 항에 있어서,
    상기 제 1 셀에 대한 DRX 사이클의 주기성을 식별하기 위한 수단; 및
    적어도, 상기 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 상기 제 2 셀에 대한 DRX 사이클의 주기성들을 조절하기 위한 수단을 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  18. 제 13 항에 있어서,
    상기 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 것을 용이하게 하기 위해, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(UE)에 송신하거나 상기 사용자 장비(UE)에서 수신하기 위한 수단을 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  19. 제 13 항에 있어서,
    상기 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는, 상기 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시하기 위한 수단을 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  20. 제 13 항에 있어서,
    상기 제 1 셀은 정규의 대역폭 캐리어를 포함하고, 상기 제 2 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  21. 제 13 항에 있어서,
    상기 제 1 셀은 플렉서블 대역폭 캐리어를 포함하고, 상기 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 상기 제 1 셀과는 상이한 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  22. 제 13 항에 있어서,
    상기 제 1 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 상기 제 2 셀은 정규의 대역폭 캐리어를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  23. 제 13 항에 있어서,
    상기 제 1 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 상기 제 2 셀은, 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 상기 제 1 셀과는 상이한 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  24. 제 20 항에 있어서,
    상기 제 1 셀은 1과 동일한 대역폭 스케일링 팩터를 포함하고, 상기 제 2 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 시스템.
  25. 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건으로서,
    비일시적 컴퓨터 판독가능 매체를 포함하고,
    상기 비일시적 컴퓨터 판독가능 매체는,
    제 1 셀에 대한 DRX 사이클을 식별하기 위한 코드; 및
    제 2 셀에 대한 DRX 사이클에 대한 경계를, 상기 제 2 셀에 대한 DRX 사이클에 대한 경계가 상기 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하기 위한 코드를 포함하고,
    적어도 상기 제 1 셀 또는 상기 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  26. 제 25 항에 있어서,
    상기 제 1 셀에 대한 DRX 사이클에 대한 경계 및 상기 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는 적어도 시작 경계 또는 종료 경계를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  27. 제 25 항에 있어서,
    상기 제 2 셀에 대한 DRX 사이클의 기간은 상기 제 1 셀에 대한 DRX 사이클의 기간과는 상이한, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  28. 제 25 항에 있어서,
    상기 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 감소 또는 증가시키기 위해, 상기 제 2 셀에 대한 DRX 사이클의 길이를 조절하기 위한 코드를 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  29. 제 25 항에 있어서,
    상기 제 1 셀에 대한 DRX 사이클의 주기성을 식별하기 위한 코드; 및
    적어도, 상기 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 상기 제 2 셀에 대한 DRX 사이클의 주기성들을 조절하기 위한 코드를 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  30. 제 25 항에 있어서,
    상기 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 것을 용이하게 하기 위해, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(UE)에 송신하거나 상기 사용자 장비(UE)에서 수신하기 위한 코드를 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  31. 제 25 항에 있어서,
    상기 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는, 상기 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시하기 위한 코드를 더 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  32. 제 25 항에 있어서,
    상기 제 1 셀은 정규의 대역폭 캐리어를 포함하고, 상기 제 2 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  33. 제 25 항에 있어서,
    상기 제 1 셀은 플렉서블 대역폭 캐리어를 포함하고, 상기 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 상기 제 1 셀과는 상이한 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  34. 제 25 항에 있어서,
    상기 제 1 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 상기 제 2 셀은 정규의 대역폭 캐리어를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  35. 제 25 항에 있어서,
    상기 제 1 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 상기 제 2 셀은, 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 상기 제 1 셀과는 상이한 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  36. 제 32 항에 있어서,
    상기 제 1 셀은 1과 동일한 대역폭 스케일링 팩터를 포함하고, 상기 제 2 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위한 컴퓨터 프로그램 물건.
  37. 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스로서,
    제 1 셀에 대한 DRX 사이클을 식별하고;
    제 2 셀에 대한 DRX 사이클에 대한 경계를, 상기 제 2 셀에 대한 DRX 사이클에 대한 경계가 상기 제 1 셀에 대한 DRX 사이클에 대한 경계와 일치하도록 조절하도록 구성되는
    적어도 하나의 프로세서를 포함하고,
    적어도 상기 제 1 셀 또는 상기 제 2 셀은 하나 이상의 플렉서블 대역폭 캐리어들 중 적어도 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  38. 제 37 항에 있어서,
    상기 제 1 셀에 대한 DRX 사이클에 대한 경계 및 상기 2 셀에 대한 DRX 사이클에 대한 경계 둘 모두는 적어도 시작 경계 또는 종료 경계를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  39. 제 37 항에 있어서,
    상기 제 2 셀에 대한 DRX 사이클의 기간은 상기 제 1 셀에 대한 DRX 사이클의 기간과는 상이한, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  40. 제 37 항에 있어서,
    상기 적어도 하나의 프로세서는, 상기 제 1 셀에 대해 모니터링되는 서브프레임들의 수를 감소 또는 증가시키기 위해, 상기 제 2 셀에 대한 DRX 사이클의 길이를 조절하도록 추가로 구성되는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  41. 제 37 항에 있어서,
    상기 적어도 하나의 프로세서는,
    상기 제 1 셀에 대한 DRX 사이클의 주기성을 식별하고;
    적어도, 상기 제 1 셀에 대한 DRX 사이클의 주기성에 대해 일치하거나 대역폭 스케일링 팩터만큼 스케일링되도록, 상기 제 2 셀에 대한 DRX 사이클의 주기성들을 조절하도록 추가로 구성되는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  42. 제 37 항에 있어서,
    상기 적어도 하나의 프로세서는, 상기 제 2 셀에 대한 DRX 사이클에 대한 경계를 조절하는 것을 용이하게 하기 위해, 적어도 하나 이상의 오프셋들 또는 사이클 길이들을 사용자 장비(UE)에 송신하거나 상기 사용자 장비(UE)에서 수신하도록 추가로 구성되는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  43. 제 37 항에 있어서,
    상기 적어도 하나의 프로세서는, 상기 제 1 셀에 대한 인에이블링 또는 활성화 지연과 중첩하는, 상기 제 2 셀에 대한 DRX 순서에 대한 초기 할당된 서브프레임을 무시하도록 추가로 구성되는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  44. 제 37 항에 있어서,
    상기 제 1 셀은 정규의 대역폭 캐리어를 포함하고, 상기 제 2 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  45. 제 37 항에 있어서,
    상기 제 1 셀은 플렉서블 대역폭 캐리어를 포함하고, 상기 제 2 셀은, 하나 이상의 플렉서블 대역폭 캐리어들 중 상기 제 1 셀과는 상이한 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  46. 제 37 항에 있어서,
    상기 제 1 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 상기 제 2 셀은 정규의 대역폭 캐리어를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  47. 제 37 항에 있어서,
    상기 제 1 셀은 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 하나를 포함하고, 상기 제 2 셀은, 상기 하나 이상의 플렉서블 대역폭 캐리어들 중 상기 제 1 셀과는 상이한 하나를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
  48. 제 44 항에 있어서,
    상기 제 1 셀은 1과 동일한 대역폭 스케일링 팩터를 포함하고, 상기 제 2 셀은 2 또는 4와 동일한 대역폭 스케일링 팩터를 포함하는, 하나 이상의 플렉서블 대역폭 캐리어들을 활용하는 멀티캐리어 시스템에서 불연속 수신(DRX)을 위해 구성되는 무선 통신 디바이스.
KR1020157032663A 2013-04-15 2014-04-07 플렉서블 대역폭 캐리어를 갖는 멀티캐리어 시스템들에 대한 불연속 수신 KR20150143770A (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201361812164P 2013-04-15 2013-04-15
US61/812,164 2013-04-15
US14/041,742 2013-09-30
US14/041,742 US20140307603A1 (en) 2013-04-15 2013-09-30 Discontinuous reception for multicarrier systems with flexible bandwidth carrier
PCT/US2014/033202 WO2014172134A1 (en) 2013-04-15 2014-04-07 Discontinuous reception for multicarrier systems with flexible bandwidth carrier

Publications (1)

Publication Number Publication Date
KR20150143770A true KR20150143770A (ko) 2015-12-23

Family

ID=51686743

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020157032659A KR102193626B1 (ko) 2013-04-15 2014-04-07 플렉서블 대역폭 캐리어를 갖는 멀티캐리어 시스템들에 대한 피드백 메시지 정렬
KR1020157032663A KR20150143770A (ko) 2013-04-15 2014-04-07 플렉서블 대역폭 캐리어를 갖는 멀티캐리어 시스템들에 대한 불연속 수신

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020157032659A KR102193626B1 (ko) 2013-04-15 2014-04-07 플렉서블 대역폭 캐리어를 갖는 멀티캐리어 시스템들에 대한 피드백 메시지 정렬

Country Status (8)

Country Link
US (2) US20140307603A1 (ko)
EP (2) EP2987266B1 (ko)
JP (2) JP2016521050A (ko)
KR (2) KR102193626B1 (ko)
CN (2) CN105122717B (ko)
ES (1) ES2749738T3 (ko)
HU (1) HUE044691T2 (ko)
WO (2) WO2014172133A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180103104A (ko) * 2016-02-01 2018-09-18 텔레폰악티에볼라겟엘엠에릭슨(펍) UE eDRX 하에서 셀 검증을 위한 방법 및 장치
WO2023128480A1 (ko) * 2021-12-30 2023-07-06 삼성전자 주식회사 차세대 이동통신 시스템에서 시스템 정보 변경에 관한 방법 및 장치

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140307603A1 (en) 2013-04-15 2014-10-16 Qualcomm Incorporated Discontinuous reception for multicarrier systems with flexible bandwidth carrier
US10064080B2 (en) 2013-10-28 2018-08-28 Lg Electronics Inc. Method and apparatus for wireless communication
US10075988B2 (en) * 2014-01-06 2018-09-11 Intel IP Corporation Discontinuous reception (DRX) alignment techniques for dual-connectivity architectures
US10148369B2 (en) * 2014-05-01 2018-12-04 Samsung Electronics Co., Ltd. System and method for timing alignment of LTE cells and inter-operator co-existence on unlicensed spectrum
US10499451B2 (en) * 2014-06-13 2019-12-03 Apple Inc. Adaptive C-DRX management
US9900843B2 (en) * 2015-01-12 2018-02-20 Qualcomm Incorporated Uplink power control techniques for ultra low latency in LTE devices
CN108306719A (zh) * 2017-01-12 2018-07-20 索尼公司 无线通信系统中的电子设备和无线通信方法
WO2019062827A1 (en) 2017-09-28 2019-04-04 Fg Innovation Ip Company Limited DEVICES AND METHODS FOR CONTROLLING DISCONTINUOUS RECEPTION IN A NEW RADIO
CN110662285B (zh) 2018-06-29 2022-11-08 中兴通讯股份有限公司 定时调整信息的配置方法及装置
CN111278171B (zh) * 2019-01-31 2022-05-17 维沃移动通信有限公司 一种非连续接收drx配置方法及终端
CN111726866A (zh) 2019-03-21 2020-09-29 华为技术有限公司 一种消减网络设备传输带宽的方法及设备

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6173006B1 (en) * 1998-09-11 2001-01-09 Lg Information & Communications, Ltd. Direct sequence CDMA device and method for using the same
US6775242B2 (en) * 2001-07-09 2004-08-10 Qualcomm Incorporated Method and apparatus for time-aligning transmissions from multiple base stations in a CDMA communication system
US7706350B2 (en) * 2004-03-19 2010-04-27 Qualcomm Incorporated Methods and apparatus for flexible spectrum allocation in communication systems
US8325670B2 (en) * 2006-03-31 2012-12-04 Nextel Communications, Inc. Method, apparatus and computer-readable medium for asymmetric frequency division duplexing operation
WO2007144956A1 (ja) 2006-06-16 2007-12-21 Mitsubishi Electric Corporation 移動体通信システム及び移動端末
KR100943619B1 (ko) * 2006-10-02 2010-02-24 삼성전자주식회사 확장성 대역폭을 지원하는 셀룰러 무선통신시스템을 위한 하향링크 동기채널의 송수신 방법 및 장치
US8929301B2 (en) 2008-04-25 2015-01-06 Interdigital Patent Holdings, Inc. Method and apparatus for simultaneously receiving on two carriers and performing discontinuous transmission and reception in dual cell high speed downlink packet access
US20110002281A1 (en) * 2008-12-30 2011-01-06 Interdigital Patent Holdings, Inc. Discontinuous reception for carrier aggregation
US20130153298A1 (en) * 2009-02-19 2013-06-20 Interdigital Patent Holdings, Inc. Method and apparatus for enhancing cell-edge user performance and signaling radio link failure conditions via downlink cooperative component carriers
BR122018010330B1 (pt) 2009-06-15 2021-03-09 Guangdong Oppo Mobile Telecommunications Corp.,Ltd método para configurar uma portadora para um equipamento de usuário em uma rede sem fio, o equipamento de usuário suportando lte advanced (lte-a), e equipamento de usuário
US8462736B2 (en) 2009-06-19 2013-06-11 Telefonaktiebolaget L M Ericsson (Publ) Telecommunications method and apparatus for facilitating positioning measurements
CN102036348B (zh) 2009-09-30 2014-01-01 中兴通讯股份有限公司 一种不连续接收配置方法及系统
WO2011085270A1 (en) 2010-01-08 2011-07-14 Interdigital Patent Holdings, Inc. Method and apparatus for performing discontinuous reception and/or discontinuous transmission for a multi-carrier/multi-cell operation
KR101568139B1 (ko) 2010-01-11 2015-11-12 삼성전자주식회사 이동 통신 시스템 및 그 이동 통신 시스템에서 rach 액세스 방법
US9553697B2 (en) * 2010-04-05 2017-01-24 Qualcomm Incorporated HARQ ACK/NACK transmission for multi-carrier operation
KR20120004852A (ko) * 2010-07-07 2012-01-13 주식회사 우건이엔지 증류수 냉각용 쉘 앤 튜브 열교환기
US8599763B2 (en) 2010-08-16 2013-12-03 Qualcomm Incorporated Timing control in a multi-point high speed downlink packet access network
JP2013539321A (ja) 2010-10-01 2013-10-17 インターデイジタル パテント ホールディングス インコーポレイテッド Drx(discontinuousreception)を調整する方法
WO2012139272A1 (en) 2011-04-11 2012-10-18 Renesas Mobile Corporation Method and apparatus for providing for discontinuous reception via cells having different time division duplex subframe configurations
WO2012139274A1 (en) * 2011-04-11 2012-10-18 Renesas Mobile Corporation Method and apparatus for providing uplink feedback optimization
US9281924B2 (en) * 2011-04-13 2016-03-08 Qualcomm Incorporated Method and apparatus for generating various transmission modes for WLAN systems
KR101961807B1 (ko) 2011-05-31 2019-07-18 삼성전자 주식회사 반송파 결합을 지원하는 tdd 통신 시스템에서 물리채널의 송수신 타이밍 및 자원 할당을 정의하는 방법 및 장치
KR20130005625A (ko) 2011-07-07 2013-01-16 주식회사 팬택 다중 요소 반송파 시스템에서 ack/nack 신호의 전송 장치 및 방법
EP3544219A1 (en) * 2011-08-12 2019-09-25 InterDigital Patent Holdings, Inc. Flexible bandwidth operation in wireless systems
US20130114571A1 (en) 2011-11-07 2013-05-09 Qualcomm Incorporated Coordinated forward link blanking and power boosting for flexible bandwidth systems
US8913518B2 (en) * 2012-08-03 2014-12-16 Intel Corporation Enhanced node B, user equipment and methods for discontinuous reception in inter-ENB carrier aggregation
US20140307603A1 (en) 2013-04-15 2014-10-16 Qualcomm Incorporated Discontinuous reception for multicarrier systems with flexible bandwidth carrier
US9374781B2 (en) * 2014-07-14 2016-06-21 Amazon Technologies, Inc. Method for discontinuous reception (DRX) in dual connectivity

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180103104A (ko) * 2016-02-01 2018-09-18 텔레폰악티에볼라겟엘엠에릭슨(펍) UE eDRX 하에서 셀 검증을 위한 방법 및 장치
WO2023128480A1 (ko) * 2021-12-30 2023-07-06 삼성전자 주식회사 차세대 이동통신 시스템에서 시스템 정보 변경에 관한 방법 및 장치

Also Published As

Publication number Publication date
JP2016521050A (ja) 2016-07-14
ES2749738T3 (es) 2020-03-23
US20140307603A1 (en) 2014-10-16
WO2014172134A1 (en) 2014-10-23
CN105122717A (zh) 2015-12-02
CN105122718A (zh) 2015-12-02
KR102193626B1 (ko) 2020-12-21
WO2014172133A1 (en) 2014-10-23
JP6479765B2 (ja) 2019-03-06
US20140307717A1 (en) 2014-10-16
JP2016521493A (ja) 2016-07-21
KR20150144331A (ko) 2015-12-24
HUE044691T2 (hu) 2019-11-28
US9883454B2 (en) 2018-01-30
EP2987266A1 (en) 2016-02-24
CN105122717B (zh) 2018-11-09
EP2987265A1 (en) 2016-02-24
EP2987266B1 (en) 2019-08-14

Similar Documents

Publication Publication Date Title
KR20150143770A (ko) 플렉서블 대역폭 캐리어를 갖는 멀티캐리어 시스템들에 대한 불연속 수신
KR102339312B1 (ko) 듀얼 pucch에 대한 시간 정렬 프로시저들
EP2777346B1 (en) Dynamic bandwidth adjustment in flexible bandwidth systems
JP6866163B2 (ja) デュアル接続性においてsrsを処理するための方法および装置
EP2949062B1 (en) Method and apparatus for performing a measurement to discover small cells in wireless communication system
KR101617219B1 (ko) 프랙셔널 대역폭 시스템들에 대한 파라미터 스케일링
KR20200012885A (ko) 뉴 라디오 시스템들에서의 전력 제어
KR101309541B1 (ko) 멀티­캐리어 시스템을 위한 불연속 업링크 전송 동작 및 간섭 회피
EP2777193B1 (en) Voice service solutions for flexible bandwidth systems
JP2019503131A (ja) 共通制御チャネルサブバンド設計およびシグナリング
EP2945442A1 (en) Method and apparatus for transmitting uplink power control command
JP2014533067A (ja) フレキシブル帯域幅キャリアのモビリティの方法、システム、およびデバイスのための支援情報
JP2016510552A (ja) Dtx/drxを考慮したtdd再構成
WO2013086401A1 (en) Compressed mode measurements for flexible bandwidth carrier systems, devices, and methods
KR20140136959A (ko) 조기 디코딩의 ack에 응답하여 전송들의 조기 종료를 위한 방법 및 시스템
KR20190099007A (ko) 통신 방법, 단말 기기 및 네트워크 기기
WO2015047792A1 (en) System information for wireless communications systems with flexible bandwidth carrier
WO2015047791A1 (en) System information for wireless communications systems with flexible bandwidth carrier
WO2015047794A2 (en) Discontinuous transmission timing for systems with flexible bandwidth carrier
WO2015047793A1 (en) Grant processing for flexible bandwidth carrier systems
EP4160969A1 (en) Fast secondary cell activation with temporary reference signlas

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid