KR20150089342A - 디스플레이 구동 장치 그리고 이의 구동 방법 - Google Patents

디스플레이 구동 장치 그리고 이의 구동 방법 Download PDF

Info

Publication number
KR20150089342A
KR20150089342A KR1020140009835A KR20140009835A KR20150089342A KR 20150089342 A KR20150089342 A KR 20150089342A KR 1020140009835 A KR1020140009835 A KR 1020140009835A KR 20140009835 A KR20140009835 A KR 20140009835A KR 20150089342 A KR20150089342 A KR 20150089342A
Authority
KR
South Korea
Prior art keywords
pixel data
current pixel
overdriving
current
previous
Prior art date
Application number
KR1020140009835A
Other languages
English (en)
Inventor
백승훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020140009835A priority Critical patent/KR20150089342A/ko
Priority to US14/529,273 priority patent/US20150213770A1/en
Publication of KR20150089342A publication Critical patent/KR20150089342A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 하나의 실시형태에 따른 디스플레이 구동 장치는 라인 단위로 이전 픽셀 데이터와 현재 픽셀 데이터를 비교하고, 상기 비교된 결과에 기초하여 상기 현재 픽셀 데이터에 n 비트 웨이트(bit weight)를 가감하고, 상기 가감된 결과로 오버드라이빙 픽셀 데이터를 생성하는 타이밍 컨트롤러 및 오버드라이빙 동작 동안, 상기 오버드라이빙 픽셀 데이터에 대응하는 계조 전압을 디스플레이 패널로 전송하는 채널 드라이버를 포함합니다.

Description

디스플레이 구동 장치 그리고 이의 구동 방법{DISPLAY DRIVING DEVICE AND DRIVING METHOD THEREOF}
본 발명은 디스플레이 구동 장치(display driving circuit)에 관한 것으로, 특히 데이터에 기초하여 오버드라이빙(overdriving)을 실행할 수 있는 디스플레이 구동 장치 및 이의 구동 방법에 관한 것이다.
디스플레이 장치는 화상을 표시하는 다수의 단위 화소들이 배열된 디스플레이 패널, 상기 디스플레이 패널의 게이트 라인들을 구동하기 위한 게이트 드라이버 회로 및 상기 디스플레이 패널의 데이터 라인으로 디스플레이 데이터를 제공하여 화상으로 표시하도록 하는 소오스 드라이버 회로를 구비한다. 이러한 소오스 드라이버 회로는 소정 비트의 디스플레이 데이터가 제공되면, 1 수평 주기(1H)내에 상기 단위 화소를 구동하기 위한 일정 타겟값을 갖는 출력 신호를 표시패널로 제공하여, 디스플레이 패널에 화상이 표시되도록 한다.
상기 디스플레이 패널의 사이즈가 증가하고 디스플레이 해상도가 증가함에 따라 상기 소오스 드라이버에서 상기 디스플레이 패널로 제공되는 출력 신호의 타겟 전압이 증가하게 된다. 즉, 상기 디스플레이 패널의 사이즈가 증가하고 디스플레이 해상도가 증가함에 따라 상기 소오스 드라이버 회로의 출력단에 연결되는 부하 저항 및 부하 캐패시터의 용량이 증가하게 되고, 이에 상응하여 상기 출력 신호의 타겟 전압이 증가하게 된다.
그러므로, 디스플레이의 패널 사이즈 및 해상도의 증가에 따른 출력 부하의 용량 증가로 인하여 출력 부하의 RC 딜레이가 상기 소오스 드라이버 회로의 출력 버퍼의 슬루율(slew rate)보다 커지게 된다. 이에 따라 상기 출력 버퍼로부터 제공되는 일정 타겟 전압을 갖는 출력 신호가 상기 디스플레이 패널의 상기 단위 화소들로 제공되더라도, 각 단위 화소들의 화소 부하들은 정해진 시간 내에 원하는 타겟 전압에 도달할 수 없게 된다. 즉, 패널 사이즈가 크고 해상도가 높은 표시소자에 사용되는 소오스 드라이버의 부하 저항 및 부하 캐패시터가 크고, 1 수평 주기(1H)는 상대적으로 작은 경우에는 상기 출력 버퍼의 슬루율을 아무리 빠르게 하더라도 부하의 RC 딜레이 자체가 너무 커서 정해진 시간내에 단위 화소들은 원하는 타겟 값을 갖는 전압에 도달할 수 없게 된다. 이로 인해, 상기 디스플레이 패널에 원하는 화상을 제대로 표시할 수 없게 된다.
본 발명의 목적은 라인(line) 별 이전 픽셀 데이터와 현재 픽셀 데이터를 비교하고, 상기 비교된 결과를 바탕으로 현재 픽셀 데이터에 n 비트를 가감하고, 이에 기초하여 오버드라이빙(overdriving) 동작을 실행하는 디스플레이 구동 장치를 제공하는 것이다.
본 발명의 다른 목적은 상기 디스플레이 구동 장치의 구동 방법을 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명의 하나의 실시형태에 따른 디스플레이 구동 장치는 라인 단위로 이전 픽셀 데이터와 현재 픽셀 데이터를 비교하고, 상기 비교된 결과에 기초하여 상기 현재 픽셀 데이터에 n 비트 웨이트(bit weight)를 가감하고, 상기 가감된 결과로서 오버드라이빙 픽셀 데이터를 생성하는 타이밍 컨트롤러 및 오버드라이빙 동작 동안, 상기 오버드라이빙 픽셀 데이터에 대응하는 계조 전압을 디스플레이 패널로 전송하는 채널 드라이버를 포함한다.
실시 예로서, 상기 타이밍 컨트롤러는 상기 현재 픽셀 데이터가 상기 이전 픽셀 데이터보다 크면, 상기 현재 픽셀 데이터에 상기 n 비트 웨이트를 더한다.
실시 예로서, 상기 타이밍 컨트롤러는 상기 현재 픽셀 데이터가 상기 이전 픽셀 데이터보다 작으면, 상기 현재 픽셀 데이터에 상기 n 비트 웨이트를 뺀다.
실시 예로서, 상기 타이밍 컨트롤러는 상기 현재 픽셀 데이터와 상기 이전 픽셀 데이터가 동일하면, 상기 현재 픽셀 데이터를 유지한다.
실시 예로서, 상기 현재 픽셀 데이터와 상기 오버드라이빙 픽셀 데이터 각각을 저장하는 쉬프트 레지스터, 상기 현재 픽셀 데이터와 상기 오버드라이빙 픽셀 데이터 중 어느 하나를 출력하는 MUX 컨트롤러 및 상기 MUX 컨트롤러로부터 수신된 상기 현재 픽셀 데이터 또는 상기 오버드라이빙 픽셀 데이터의 전압 레벨을 변환하는 레벨 쉬프터를 더 포함한다.
실시 예로서, 상기 레벨 쉬프터로부터 수신된 상기 현재 픽셀 데이터 또는 상기 오버드라이빙 픽셀 데이터를 디코딩하는 디코더를 더 포함한다.
실시 예로서, 상기 계조 전압을 상기 디코더로 전송하는 계조 생성기를 더 포함한다.
실시 예로서, 상기 타이밍 컨트롤러는 오버드라이빙 주기를 제어하기 위한 MUX 제어 신호를 생성하고, 상기 MUX 컨트롤러는 상기 MUX 제어 신호에 응답하여 상기 현재 픽셀 데이터와 상기 오버드라이빙 픽셀 데이터 중 어느 하나를 출력한다.
실시 예로서, 상기 현재 픽셀 데이터는 8비트로 구성되고, 상기 n 은 3보다 크거나 같고, 5보다 작거나 같다.
실시 예로서, 정상 동작 동안, 상기 채널 드라이버는 상기 현재 픽셀 데이터에 대응하는 계조 전압을 상기 디스플레이 패널로 전송한다.
본 발명의 다른 하나의 실시형태에 따른 디스플레이 구동 장치의 구동 방법은 라인 단위로 현재 픽셀 데이터와 이전 픽셀 데이터를 비교하는 단계, 상기 비교된 결과에 기초하여 상기 현재 픽셀 데이터에 n 비트 웨이트를 가감하는 단계, 상기 가감된 결과로 오버드라이빙 픽셀 데이터를 생성하는 단계 및 오버드라이빙 동작 동안, 상기 오버드라이빙 픽셀 데이터에 대응하는 계조 전압이 디스플레이 패널로 전송되는 단계를 포함한다.
실시 예로서, 상기 비교된 결과에 기초하여 현재 픽셀 데이터에 상기 n 비트 웨이트를 가감하는 단계는 상기 현재 픽셀 데이터가 상기 이전 픽셀 데이터보다 크면, 상기 현재 픽셀 데이터에 상기 n 비트 웨이트를 더하는 단계 및 상기 현재 픽셀 데이터가 상기 이전 픽셀 데이터보다 작으면, 상기 현재 픽셀 데이터에 상기 n 비트 웨이트를 빼는 단계를 포함한다.
실시 예로서, 상기 비교된 결과에 기초하여 현재 픽셀 데이터에 상기 n 비트 웨이트를 가감하는 단계는 상기 현재 픽셀 데이터와 상기 이전 픽셀 데이터가 동일하면, 상기 현재 픽셀 데이터를 유지하는 단계를 포함한다.
실시 예로서, 상기 현재 픽셀 데이터와 상기 오버드라이빙 픽셀 데이터 각각을 저장하는 단계 및 상기 오버드라이빙 동작을 선택하는 MUX 제어 신호에 응답하여 상기 현재 픽셀 데이터와 상기 오버드라이빙 픽셀 데이터 중 어느 하나를 출력하는 단계를 더 포함한다.
실시 예로서, 상기 현재 픽셀 데이터 또는 상기 오버드라이빙 픽셀 데이터의 전압 레벨을 변환하는 단계를 더 포함한다.
본 발명의 실시 예들에 따른 디스플레이 구동 장치는 라인 별로 이전 픽셀 데이터와 현재 픽셀 데이터를 비교하고, 이에 기초하여 오버드라이빙 동작을 실행할 수 있다. 따라서, 디스플레이 구동 장치는 디스플레이 패널의 로드 단에서 슬루율(slew rate)을 만족시킬 수 있다.
도 1은 본 발명의 실시 예에 따른 디스플레이 장치를 도시한 블록도이다.
도 2는 도 1에 도시된 채널 드라이버와 디스플레이 패널을 도시한 회로도이다.
도 3a 및 도 3b는 도 2에 도시된 채널 드라이버의 입력 신호(Vin)를 도시한다.
도 4는 도 2에 도시된 디스플레이 패널에서 시간에 따른 전압의 변화를 도시한 그래프이다.
도 5a 및 도 5b는 도 2에 도시된 A 노드에서 시간에 따른 로드 전압을 도시한 그래프이다.
도 6은 도 1에 도시된 타이밍 컨트롤러를 도시한 블록도이다.
도 7은 도 1에 도시된 쉬프트 레지스터, MUX 컨트롤러 및 레벨 쉬프터를 도시한 블록도이다.
도 8은 도 1에 도시된 디코더 및 계조 생성기를 도시한 회로도이다.
도 9는 도 1에 도시된 디스플레이 구동 회로의 동작을 도시한 타이밍도이다.
도 10은 도 1에 도시된 디스플레이 구동 회로의 동작 방법을 도시한 순서도이다.
도 11는 도 1에 도시된 디스플레이 장치를 포함하는 컴퓨터 시스템(310)의 일 실시 예를 나타낸다.
도 12은 도 1에 도시된 디스플레이 장치를 포함하는 컴퓨터 시스템(320)의 다른 실시 예를 나타낸다.
도 13은 도 1에 도시된 디스플레이 장치를 포함하는 컴퓨터 시스템(330)의 또 다른 실시 예를 나타낸다.
본문에 개시되어 있는 본 발명의 실시 예들에 대해서, 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 실시 예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 실시 예들은 다양한 형태로 실시될 수 있으며 본문에 설명된 실시 예들에 한정되는 것으로 해석되어서는 안 된다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시 예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 출원에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 개시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
한편, 어떤 실시 예가 달리 구현 가능한 경우에 특정 블록 내에 명기된 기능 또는 동작이 순서도에 명기된 순서와 다르게 일어날 수도 있다. 예를 들어, 연속하는 두 블록이 실제로는 실질적으로 동시에 수행될 수도 있고, 관련된 기능 또는 동작에 따라서는 상기 블록들이 거꾸로 수행될 수도 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예들을 설명한다.
도 1은 본 발명의 실시 예에 따른 디스플레이 장치를 도시한 블록도이다.
도 1을 참조하면, 본 발명의 실시 예에 따른 디스플레이 장치(10)는 디스플레이 구동 장치(display driving device; 100)와 디스플레이 패널(display panel; 200)을 포함한다.
디스플레이 구동 장치(100)는 타이밍 컨트롤러(timing controller; 110), 쉬프트 레지스터(shift register; 120), MUX 컨트롤러(multiplexer controller; 130), 레벨 쉬프터(level shifter; 140), 디코더(decoder; 150), 계조 생성기(Gray Generator; 160) 및 채널 드라이버(channel driver; 170)를 포함한다. 실시 예로서, 쉬프트 레지스터(120), MUX 컨트롤러(130), 레벨 쉬프터(140), 계조 생성기(150), 디코더(160) 및 채널 드라이버(170)는 소오스 드라이버(source driver)로 구현될 수 있다.
타이밍 컨트롤러(110)는 오버드라이빙(overdriving) 동작을 실행하기 위한 오버드라이빙 픽셀 데이터(overdriving pixel data; OPD)를 생성할 수 있다. 오버드라이빙 픽셀 데이터(OPD)는 픽셀 데이터(PD)에 n 비트 웨이트(bit weight)를 가감하여 생성될 수 있다. 실시 예로서, 픽셀 데이터(PD)가 8 bit color depth로 구성되면, n 은 3 보다 크거나 같고, 5 보다 작거나 같도록 설정될 수 있다.
타이밍 컨트롤러(110)는 픽셀 데이터(pixel data; PD)와 오버드라이빙 픽셀 데이터(overdriving pixel data; OPD)을 쉬프트 레지스터(120)로 전송할 수 있다. 또한, 타이밍 컨트롤러(110)는 MUX 컨트롤러(130)로 오버드라이빙 동작을 활성화하기 위한 MUX 제어 신호(MC)를 전송할 수 있다. 타이밍 컨트롤러(110)는 도 6을 통하여 상세히 설명된다.
쉬프트 레지스터(120)는 픽셀 데이터(PD) 또는 오버드라이빙 픽셀 데이터(OPD)를 직렬로 쉬프트(shift)하고, 쉬프트된 픽셀 데이터(PD)를 병렬로 MUX 컨트롤러(130)로 전송할 수 있다.
MUX 컨트롤러(130)는 MUX 제어 신호(MC)에 응답하여 픽셀 데이터(PD) 및 오버드라이빙 픽셀 데이터(OPD) 중 어느 하나를 레벨 쉬프터(140)로 전송한다. 레벨 쉬프터(140)는 픽셀 데이터(PD) 또는 오버드라이빙 픽셀 데이터(OPD)의 전압 레벨을 변환시킬 수 있다.
계조 생성기(150)는 디코딩된 픽셀 데이터에 대응하는 계조 전압(gray voltage; VG)을 생성한다. 계조 생성기(150)는 디코더(160)로 계조 전압(VG)을 전송한다. 예를 들면, 픽셀 데이터(PD)가 8 비트이면, 계조 생성기(150)는 28 개의 계조 전압(VG)을 생성할 수 있다. 또한, 계조 생성기(150)는 오버드라이빙 픽셀 데이터(OPD)에 대응하기 위하여 계조 영역을 확장시킬 수 있다. 본 발명의 실시 예에 따른 계조 생성기(150)는 도 8을 통하여 설명된다.
디코더(160)는 픽셀 데이터(PD) 또는 오버드라이빙 픽셀 데이터(OPD)를 계조 전압(VG)에 기초하여 아날로그 데이터로 변환한다. 즉, 디코더(160)는 계조 생성기(150)로부터 계조 전압(VG)을 수신하고, 픽셀 데이터(PD) 또는 오버드라이빙 픽셀 데이터(OPD)에 대응하는 계조 전압(VG)을 채널 드라이버(170)로 전송한다.
채널 드라이버(170)는 디스플레이 패널(200)을 구동하기 위하여 상기 변환된 아날로그 데이터를 디스플레이 패널(200)로 전송한다. 실시 예로서, 채널 드라이버(170)는 비반전 OP-AMP(non-invering operating amplifier)로 구현될 수 있다.
디스플레이 패널(200)은 액정 디스플레이 패널(liquid crystal panel)을 포함할 수 있으나, 이에 반드시 한정되는 것은 아니다. 실시 예로서, 디스플레이 장치(10)가 스마트폰(smart-phone)과 같은 모바일 장치(mobile device)에 적용되면, 디스플레이 패널(200)은 게이트 드라이버(gate driver)를 포함하도록 구현될 수 있다.
본 발명의 실시 예에 따른 디스플레이 구동 장치(100)는 라인(line) 단위로 이전 픽셀 데이터와 현재 픽셀 데이터를 비교하고, 상기 비교된 결과에 기초하여 현재 픽셀 데이터에 n 비트 웨이트(bit weight)를 가감할 수 있다. 또한, 디스플레이 구동 장치(100)는 상기 가감된 현재 픽셀 데이터에 대응하는 계조 전압(VG)을 디스플레이 패널(200)로 인가할 수 있다. 이를 통하여, 디스플레이 구동 장치(100)는 오버드라이빙 동작을 실행할 수 있다. 오버드라이빙 동작은 도 2 내지 도 5b를 통하여 설명된다.
도 2는 도 1에 도시된 채널 드라이버와 디스플레이 패널을 도시한 회로도이다.
도 1 및 도 2를 참조하면, 채널 드라이버(170)는 비반전 OP-AMP로 구현될 수 있다. 채널 드라이버(170)는 디코더(160)로부터 입력 신호(Vin)를 수신한다. 채널 드라이버(170)의 출력은 디스플레이 패널(200)로 연결된다.
디스플레이 패널(200)는 다수의 스캔 라인(미도시), 다수의 데이터 라인(미도시) 및 상기 다수의 스캔 라인 및 다수의 데이터 라인에 연결되는 다수의 단위 화소가 배열될 수 있다.
간략한 설명을 위하여, 디스플레이 패널(200)는 하나의 단위 화소로 표현된다. 하나의 단위 화소는 직렬로 연결된 하나의 저항(R)과 하나의 캐패시터(C)로 표현될 수 있다. A 노드는 저항(R)과 하나의 캐패시터(C) 사이에 존재한다. A 노드에서 디스플레이 패널(200)의 로드는 측정될 수 있다. 디스플레이 패널(200)을 동작시키기 위한 타겟 전압 레벨은 Vload로 설정된다. A 노드에 인가되는 전압 곡선은 도 4에 도시된다.
도 3a 및 도 3b는 도 2에 도시된 채널 드라이버의 입력 신호(Vin)를 도시한다.
도 2 및 도 3a를 참조하면, 정상(normal) 입력 신호(Vin)가 도시된다. 정상 동작 동안, 채널 드라이버(170)는 입력 신호로 Vin을 수신할 수 있다.
도 2 내지 도 3b를 참조하면, 정상 동작 동안, 채널 드라이버(170)는 입력 신호로 Vin을 수신한다. 오버드라이빙 주기(overdriving period; OP) 동안, 일정한 전압 레벨에 도달하는 시간을 단축하기 위하여, 디스플레이 구동 장치(100)는 정상 입력 신호로 2*Vin을 수신한다.
도 4는 도 2에 도시된 디스플레이 패널에서 시간에 따른 전압의 변화를 도시한 그래프이다.
도 2 내지 도 4를 참조하면, 가로축(abscissa)은 시간을 나타내고, 세로축(ordinate)은 전압 레벨을 나타낸다.
제1 곡선(CV1)은 디스플레이 패널(200)에 Vin이 인가된 경우, A 노드의 전압 변화를 나타낸다. 제2 곡선(CV2)은 제1 곡선(CV1)의 경우보다 2배 더 큰 입력 전압인 2*Vin이 인가된 경우, A 노드의 전압 변화를 나타낸다.
수학식 1은 시정수(time constant)를 계산하는 공식이다.
[ 수학식 1]
τ(tau) = RC
R은 저항 값(resistance value)이고, C는 캐패시턴스 값(capacitance value)을 나타낸다. 즉, R과 C의 곱은 시정수를 나타낸다.
디스플레이 패널(200)을 동작시키기 위한 타겟 전압 레벨(Vload)에 도달할 때까지 소요되는 시간은 Vin이 인가되는 제1 곡선(CV1)의 경우 4.6τ(tau)이면, 2 배의 입력 전압인 2*Vin이 인가되는 제2 곡선(CV2)의 경우 0.7τ이다.
타겟 전압 레벨(Vload)에 도달할 때까지 소요되는 시간은 시정수에 의하여 결정된다. 따라서, 입력 전압(Vin)의 전압 레벨이 높을수록(즉, 오버드라이빙 동작이 실행되면), 일정한 전압 레벨(즉, 타겟 전압 레벨)에 도달하는 시간은 더 빨라질 수 있다.
도 5a 및 도 5b는 도 2에 도시된 A 노드에서 시간에 따른 로드 전압을 도시한 그래프이다.
도 2 및 도 5a를 참조하면, 도 5a에 도시된 곡선은 도 3a에 도시된 입력 전압인 Vin이 디스플레이 패널(200)에 인가된 경우 A 노드의 전압 변화를 도시한다.
도 2 및 도 5b를 참조하면, 도 5b에 도시된 곡선은 도 3b에 도시된 입력 전압인 2*Vin이 디스플레이 패널(200)에 인가된 경우 A 노드의 전압 변화를 도시한다.
디스플레이 구동 장치(100)는 오버드라이빙 주기(OP) 동안, 입력 신호인 Vin의 전압 레벨을 2배로 증가시킬 수 있다. 채널 드라이버(170)는 디스플레이 구동 장치(100)가 오버드라이빙 동작을 실행하는 동안 정상의 입력 신호(Vin)보다 2배 더 큰 입력 신호(즉, 2*Vin)을 수신할 수 있다. 즉, 오버드라이빙 동작이 실행되면, 타겟 전압 레벨(Vload)에 더 빨리 도달할 수 있다.
도 6은 도 1에 도시된 타이밍 컨트롤러를 도시한 블록도이다.
도 1 및 도 6을 참조하면, 본 발명의 실시 예에 따른 타이밍 컨트롤러(110)는 오버드라이빙 동작을 실행하기 위하여 라인(line) 단위로 이전 픽셀 데이터와 현재 픽셀 데이터를 비교할 수 있다. 구체적으로, 타이밍 컨트롤러(110)는 라인 메모리 장치(111), 데이터 비교기(114), 제1 내지 제3 비교 결과 처리기(115-117) 및 계산부(118)을 포함한다.
라인 메모리 장치(111)은 이전 픽셀 데이터(PDN)를 저장하는 제1 픽셀 데이터저장부(112) 및 현재 픽셀 데이터(PDN+1)를 저장하는 제2 픽셀 데이터 저장부(113)을 포함할 수 있다.
데이터 비교기(114)는 라인(line) 별로 이전 픽셀 데이터(PDN)와 현재 픽셀 데이터(PDN+1)를 비교할 수 있다. 데이터 비교기(114)는 상기 비교된 결과에 기초하여 제1 내지 제3 비교 결과 처리기(115-117) 중 어느 하나를 선택할 수 있다.
구체적으로, 현재 픽셀 데이터(PDN+1)가 이전 픽셀 데이터(PDN)보다 크면, 데이터 비교기(114)는 제1 비교 결과 처리기(115)를 선택한다. 제1 비교 결과 처리기(115)는 계산부(118)을 통하여 현재 픽셀 데이터(PDN+1)에 n 비트를 더한다. 실시 예로서, 픽셀 데이터(PD)가 8비트로 구성되면, n 비트는 3 비트, 4 비트, 5 비트 중 어느 하나일 수 있다.
현재 픽셀 데이터(PDN+1)를 8 bit color depth라고 하고, 4 bits weight option을 가정한다. 즉, 계산부(118)는 현재 픽셀 데이터(PDN+1)에 이진법으로 8'b 00001111(즉, 십진법으로 15)를 더한다.
예를 들면, 이전 픽셀 데이터(PDN)를 2진법으로 8'b10000000(십진법으로 128)이라고 하고, 현재 픽셀 데이터(PDN+1)를 2진법으로 8'b10010000(십진법으로 136)이라고 하면, 현재 픽셀 데이터(PDN+1)는 이전 픽셀 데이터(PDN)보다 크다. 이 경우, 데이터 비교기(114)는 제1 비교 결과 처리기(115)를 선택한다. 제1 비교 결과 처리기(115)는 계산부(118)를 통하여 현재 픽셀 데이터(PDN+1)에 8'b 00001111(즉, 십진법으로 15)를 더한다. 따라서, 현재 픽셀 데이터(PDN+1)는 8'b10011111(십진법으로 151)이 된다.
또한, 이전 픽셀 데이터(PDN)를 2진법으로 8'b10010000(십진법으로 136)이라고 하고, 현재 픽셀 데이터(PDN+1)를 2진법으로 8'b10000000(십진법으로 128)이라고 하면, 현재 픽셀 데이터(PDN+1)는 이전 픽셀 데이터(PDN)보다 작다. 이 경우, 데이터 비교기(114)는 제2 비교 결과 처리기(116)를 선택한다. 제2 비교 결과 처리기(116)는 계산부(118)를 통하여 현재 픽셀 데이터(PDN+1)에 8'b 00001111(즉, 십진법으로 15)를 뺀다. 따라서, 현재 픽셀 데이터(PDN+1)는 8'b01110001(십진법으로 113)이 된다.
또한, 이전 픽셀 데이터(PDN)를 2진법으로 8'b10010000(십진법으로 136)이라고 하고, 현재 픽셀 데이터(PDN+1)를 2진법으로 8' b10010000(십진법으로 136)이라고 하면, 현재 픽셀 데이터(PDN+1)는 이전 픽셀 데이터(PDN)와 같다. 이 경우, 데이터 비교기(114)는 제3 비교 결과 처리기(117)를 선택한다. 제3 비교 결과 처리기(117)는 계산부(118)를 바이패스(bypass)하여 현재 픽셀 데이터(PDN+1)를 쉬프트 레지스터(120)로 전송한다.
다른 실시 예로서, 현재 픽셀 데이터(PDN+1)를 8 bit color depth라고 하고, 5 bits weight option을 가정한다. 즉, 계산부(118)는 현재 픽셀 데이터(PDN+1)에 이진법으로 8'b 00011111(즉, 십진법으로 31)를 더한다.
예를 들면, 이전 픽셀 데이터(PDN)를 2진법으로 8'b10000000(십진법으로 128)이라고 하고, 현재 픽셀 데이터(PDN+1)를 2진법으로 8'b10010000(십진법으로 136)이라고 하면, 현재 픽셀 데이터(PDN+1)는 이전 픽셀 데이터(PDN)보다 크다. 이 경우, 데이터 비교기(114)는 제1 비교 결과 처리기(115)를 선택한다. 제1 비교 결과 처리기(115)는 계산부(118)를 통하여 현재 픽셀 데이터(PDN+1)에 8'b 00011111(즉, 십진법으로 31)를 더한다. 따라서, 현재 픽셀 데이터(PDN+1)는 8'b10101111(십진법으로 187)이 된다.
또한, 이전 픽셀 데이터(PDN)를 2진법으로 8'b10010000(십진법으로 136)이라고 하고, 현재 픽셀 데이터(PDN+1)를 2진법으로 8'b10000000(십진법으로 128)이라고 하면, 현재 픽셀 데이터(PDN+1)는 이전 픽셀 데이터(PDN)보다 작다. 이 경우, 데이터 비교기(114)는 제2 비교 결과 처리기(116)를 선택한다. 제2 비교 결과 처리기(116)는 계산부(118)를 통하여 현재 픽셀 데이터(PDN+1)에 8'b 00011111(즉, 십진법으로 31)를 뺀다. 따라서, 현재 픽셀 데이터(PDN+1)는 8'b01100001(십진법으로 97)이 된다.
또한, 이전 픽셀 데이터(PDN)를 2진법으로 8'b10010000(십진법으로 136)이라고 하고, 현재 픽셀 데이터(PDN+1)를 2진법으로 8' b10010000(십진법으로 136)이라고 하면, 현재 픽셀 데이터(PDN+1)는 이전 픽셀 데이터(PDN)와 같다. 이 경우, 데이터 비교기(114)는 제3 비교 결과 처리기(117)를 선택한다. 제3 비교 결과 처리기(117)는 계산부(118)를 바이패스(bypass)하여 현재 픽셀 데이터(PDN+1)를 쉬프트 레지스터(120)로 전송한다.
타이밍 컨트롤러(110)는 오버드라이빙 주기 생성기(overdriving period generator; 179)를 더 포함한다. 오버드라이빙 주기 생성기(119)는 MUX 제어 신호(MC)를 생성한다. 예를 들면, MUX 제어 신호(MC)가 활성화되는 동안, 디스플레이 구동 장치(100)는 오버드라이빙 동작을 실행할 수 있다. 또한, MUX 제어 신호(MC)가 비활성화되는 동안, 디스플레이 구동 장치(100)는 정상 동작을 실행할 수 있다.
도 7은 도 1에 도시된 쉬프트 레지스터, MUX 컨트롤러 및 레벨 쉬프터를 도시한 블록도이다.
도 1 및 도 7을 참조하면, 쉬프트 레지스터(120)는 원래의 픽셀 데이터를 쉬프트하기 위한 오리지날 데이터 쉬프트 레지스터 래치(Original data shift register latch; 121) 및 오버드라이빙 픽셀 데이터를 쉬프트하기 위한 오버드라이빙 데이터 쉬프트 레지스터 래치(overdriving shift register Latch; 122)를 포함한다.
오리지날 데이터 쉬프트 레지스터 래치(121)는 타이밍 컨트롤러(110)로부터 오리지널 픽셀 데이터(PD)를 저장할 수 있다. 오버드라이빙 데이터 쉬프트 레지스터 래치(122)는 타이밍 컨트롤러(110)로부터 오버드라이빙 픽셀 데이터(OPD)를 저장할 수 있다.
MUX 컨트롤러(130)는 타이밍 컨트롤러(110)로부터 전송된 MUX 제어 신호(MC)에 응답하여 오리지널 픽셀 데이터(PD) 및 오버드라이빙 픽셀 데이터(OPD) 중 어느 하나를 레벨 쉬프터(140)로 전송할 수 있다.
도 8은 도 1에 도시된 디코더 및 계조 생성기를 도시한 회로도이다.
도 1 및 도 8을 참조하면, 계조 생성기(150)는 계조 전압(VG)을 생성한다. 디코더(160)는 계조 생성기(150)로부터 계조 전압(VG)을 수신한다. 실시 예로서, 계조 생성기(150)는 복수의 저항들이 직렬로 연결된 저항 스트링(resistor string)으로 구현될 수 있다.
예를 들면, 픽셀 데이터가 8비트로 구성되면, 디코더(160)는 28 개를 표현할 수 있다. 계조 생성기(150)은 8비트로 구성된 픽셀 데이터에 대응하는 계조 전압을 생성하기 위하여 28 개(즉, 256 개)의 저항들이 직렬로 연결된 저항 스트링을 포함할 수 있다. 즉, 계조 생성기(150)는 28 개로 표현되는 계조 전압(VG)을 디코더(160)로 전송할 수 있다.
또한, 본 발명의 실시 예에 따른 계조 생성기(150)는 n 비트 웨이트에 대응하는 계조 전압을 더 생성하기 위하여 제1 및 제2 확장 계조 생성부(extension gray generator; 151, 152)를 더 포함할 수 있다.
즉, 제1 확장 계조 생성부(151)는 현재 픽셀 데이터(PD)가 8 비트에 n 비트 웨이트를 빼는 경우, 현재 픽셀 데이터(PD)가 가장 낮은 때(즉, 8b'00000000)보다 더 낮은 2n 개의 계조 전압(VMIN Gray - 2n Gray)을 생성할 수 있다. 제2 확장 계조 생성부(152)는 현재 픽셀 데이터(PD)가 8 비트에 n 비트 웨이트를 더하는 경우, 현재 픽셀 데이터(PD)가 가장 높은 때(즉, 8b'11111111)보다 더 높은 2n 개의 계조 전압(VMAX Gray + 2n Gray)을 생성할 수 있다.
예를 들면, n 비트 웨이트를 4 비트로 설정하면, 계조 생성기(150)는 28 + 2*24 개 계조 전압을 생성할 수 있다. 또한, n 비트 웨이트를 5 비트로 설정하면, 계조 생성기(150)는 28 + 2*25 개 계조 전압을 생성할 수 있다.
도 9는 도 1에 도시된 디스플레이 구동 회로의 동작을 도시한 타이밍도이다.
도 1 및 도 9를 참조하면, MUX 제어 신호(MC)가 활성화되는 동안, 오버드라이빙 동작이 실행된다.
제1 수평 주기(1H)에서, 제1 오버드라이빙 주기(OP1) 동안, 타이밍 컨트롤러(110)는 MUX 제어 신호(MC)를 활성화시킨다. MUX 컨트롤러(130)는 오버드라이브 픽셀 데이터(OPD)를 레벨 쉬프터(140)를 통하여 디코더(160)로 전송한다. 디코더(160)는 오버드라이브 픽셀 데이터(OPD)에 대응하는 계조 전압(VG)을 채널 드라이버(170)로 전송한다.
제1 오버드라이빙 주기(OP1) 동안, 현재 픽셀 데이터(PD)에 n 비트 웨이트를 더하면, 오버드라이브 픽셀 데이터(OPD)는 현재 픽셀 데이터(PD)보다 2n 만큼 더 높다.
제1 수평 주기(1H)에서, 타이밍 컨트롤러(110)가 MUX 제어 신호(MC)를 비활성화시키면, MUX 컨트롤러(130)는 픽셀 데이터(PD)를 레벨 쉬프터(140)를 통하여 디코더(160)로 전송한다. 디코더(160)는 픽셀 데이터(PD)에 대응하는 계조 전압(VG)을 채널 드라이버(170)로 전송한다.
제2 수평 주기(2H)에서, 제2 오버드라이빙 주기(OP2) 동안, 타이밍 컨트롤러(110)는 MUX 제어 신호(MC)를 활성화시킨다. MUX 컨트롤러(130)는 오버드라이브 픽셀 데이터(OPD)를 레벨 쉬프터(140)를 통하여 디코더(160)로 전송한다. 디코더(160)는 오버드라이브 픽셀 데이터(OPD)에 대응하는 계조 전압(VG)을 채널 드라이버(170)로 전송한다.
제2 오버드라이빙 주기(OP2) 동안, 현재 픽셀 데이터(PD)에 n 비트 웨이트를 빼면, 오버드라이브 픽셀 데이터(OPD)는 현재 픽셀 데이터(PD)보다 2n 만큼 더 낮다.
제2 수평 주기(2H)에서, 타이밍 컨트롤러(110)가 MUX 제어 신호(MC)를 비활성화시키면, MUX 컨트롤러(130)는 픽셀 데이터(PD)를 레벨 쉬프터(140)를 통하여 디코더(160)로 전송한다. 디코더(160)는 픽셀 데이터(PD)에 대응하는 계조 전압(VG)을 채널 드라이버(170)로 전송한다.
제3 수평 주기(3H)에서, 제3 오버드라이빙 주기(OP3) 동안, 타이밍 컨트롤러(110)는 MUX 제어 신호(MC)를 활성화시킨다. MUX 컨트롤러(130)는 오버드라이브 픽셀 데이터(OPD)를 레벨 쉬프터(140)를 통하여 디코더(160)로 전송한다. 디코더(160)는 오버드라이브 픽셀 데이터(OPD)에 대응하는 계조 전압(VG)을 채널 드라이버(170)로 전송한다.
제3 오버드라이빙 주기(OP3) 동안, 현재 픽셀 데이터(PD)에 n 비트 웨이트를 더하면, 오버드라이브 픽셀 데이터(OPD)는 현재 픽셀 데이터(PD)보다 2n 만큼 더 높다.
제3 수평 주기(3H)에서, 타이밍 컨트롤러(110)가 MUX 제어 신호(MC)를 비활성화시키면, MUX 컨트롤러(130)는 픽셀 데이터(PD)를 레벨 쉬프터(140)를 통하여 디코더(160)로 전송한다. 디코더(160)는 픽셀 데이터(PD)에 대응하는 계조 전압(VG)을 채널 드라이버(170)로 전송한다.
도 10은 도 1에 도시된 디스플레이 구동 회로의 동작 방법을 도시한 순서도이다.
도 1, 도 6 및 도 10을 참조하면, S11 단계에서, 타이밍 컨트롤러(110)는 라인(line) 별로 이전 픽셀 데이터(PDN)와 현재 픽셀 데이터(PDN+1)를 비교한다.
S12 단계에서, 타이밍 컨트롤러(110)는 상기 비교된 결과에 기초하여 현재 픽셀 데이터(PDN+1)가 이전 픽셀 데이터(PDN)보다 큰가를 판단한다. 그렇다면, S13 단계를 실행하고, 그렇지 않으면, S14 단계를 실행한다.
S13 단계에서, 타이밍 컨트롤러(110)는 현재 픽셀 데이터(PDN+1)에 n 비트를 더한 오버드라이빙 픽셀 데이터(OPD)를 생성한다.
S14 단계에서, 타이밍 컨트롤러(110)는 상기 비교된 결과에 기초하여 현재 픽셀 데이터(PDN+1)가 이전 픽셀 데이터(PDN)보다 작은가를 판단한다. 그렇다면, S15 단계를 실행하고, 그렇지 않으면, S16 단계를 실행한다.
S15 단계에서, 타이밍 컨트롤러(110)는 현재 픽셀 데이터(PDN+1)에 n 비트를 뺀 오버드라이빙 픽셀 데이터(OPD)를 생성한다.
S16 단계에서, 타이밍 컨트롤러(110)는 상기 비교된 결과에 기초하여 현재 픽셀 데이터(PDN+1)가 이전 픽셀 데이터(PDN)와 같으면, 타이밍 컨트롤러(110)는 오리지날 픽셀 데이터(PD)를 쉬프트 레지스터(120)로 전송한다.
S17 단계에서, 계조 생성기(150)는 오리지날 픽셀 데이터(PD)에 대응하는 계조 전압을 생성한다. 또한, 계조 생성기(150)는 확장 비트를 포함하는 오버드라이빙 픽셀 데이터(OPD)에 대응하는 계조 전압을 생성한다. 디코더(160)는 오리지날 픽셀 데이터(PD)에 대응하는 계조 전압 또는 오버드라이빙 픽셀 데이터(OPD)에 대응하는 계조 전압을 채널 드라이버(170)로 전송한다.
도 11는 도 1에 도시된 디스플레이 장치를 포함하는 컴퓨터 시스템(310)의 일 실시 예를 나타낸다.
도 11를 참조하면, 컴퓨터 시스템(310)은 메모리 장치(311), 메모리 장치(311)을 제어하는 메모리 컨트롤러(Memory controller)를 포함하는 애플리케이션 프로세서(312), 무선 송수신기(313), 안테나(314), 입력 장치(315) 및 디스플레이 장치(316)를 포함한다.
무선 송수신기(313)는 안테나(314)를 통하여 무선 신호를 주거나 받을 수 있다. 예컨대, 무선 송수신기(313)는 안테나(314)를 통하여 수신된 무선 신호를 애플리케이션 프로세서(312)에서 처리될 수 있는 신호로 변경할 수 있다.
따라서, 애플리케이션 프로세서(312)는 무선 송수신기(313)로부터 출력된 신호를 처리하고 처리된 신호를 디스플레이 장치(316)로 전송할 수 있다. 또한, 무선 송수신기(313)는 애플리케이션 프로세서(312)으로부터 출력된 신호를 무선 신호로 변경하고 변경된 무선 신호를 안테나(314)를 통하여 외부 장치로 출력할 수 있다.
입력 장치(315)는 애플리케이션 프로세서(312)의 동작을 제어하기 위한 제어 신호 또는 애플리케이션 프로세서(312)에 의하여 처리될 데이터를 입력할 수 있는 장치로서, 터치 패드 (touch pad)와 컴퓨터 마우스(computer mouse)와 같은 포인팅 장치(pointing device), 키패드(keypad), 또는 키보드로 구현될 수 있다.
실시 예에 따라, 디스플레이 장치(316)는 도 1에 도시된 디스플레이 장치(10)를 포함하도록 구현될 수 있다.
도 12은 도 1에 도시된 디스플레이 장치를 포함하는 컴퓨터 시스템(320)의 다른 실시 예를 나타낸다.
도 12을 참조하면, 컴퓨터 시스템(320)은 PC(personal computer), 네트워크 서버(Network Server), 태블릿(tablet) PC(personal computer), 넷-북(net-book), e-리더(e-reader), PDA (personal digital assistant), PMP(portable multimedia player), MP3 플레이어, 또는 MP4 플레이어로 구현될 수 있다.
컴퓨터 시스템(320)은 메모리 장치(321)와 메모리 장치(321)의 데이터 처리 동작을 제어할 수 있는 메모리 컨트롤러를 포함하는 애플리케이션 프로세서(322), 입력 장치(323) 및 디스플레이 장치(324)를 포함한다.
애플리케이션 프로세서(322)는 입력 장치(323)를 통하여 입력된 데이터에 따라 메모리 장치(321)에 저장된 데이터를 디스플레이 장치(324)를 통하여 디스플레이할 수 있다. 예컨대, 입력 장치(323)는 터치 패드 또는 컴퓨터 마우스와 같은 포인팅 장치, 키패드, 또는 키보드로 구현될 수 있다. 애플리케이션 프로세서(322)는 컴퓨터 시스템(320)의 전반적인 동작을 제어할 수 있고 메모리 장치(321)의 동작을 제어할 수 있다.
실시 예에 따라, 디스플레이 장치(324)는 도 1에 도시된 디스플레이 장치(10)를 포함하도록 구현될 수 있다.
도 13은 도 1에 도시된 디스플레이 장치를 포함하는 컴퓨터 시스템(330)의 또 다른 실시 예를 나타낸다.
도 13을 참조하면, 컴퓨터 시스템(330)은 이미지 처리 장치(Image Process Device), 예컨대 디지털 카메라 또는 디지털 카메라가 부착된 이동 전화기, 스마트 폰(smart phone) 또는 테블릿(tablet) PC(Personal Computer)로 구현될 수 있다.
컴퓨터 시스템(330)은 메모리 장치(331)와 메모리 장치(331)의 데이터 처리 동작, 예컨대 라이트(write) 동작 또는 리드(read) 동작을 제어할 수 있는 메모리 컨트롤러를 포함하는 애플리케이션 프로세서(332), 입력 장치(333), 이미지 센서(334) 및 디스플레이 장치(335)를 더 포함한다.
컴퓨터 시스템(330)의 이미지 센서(334)는 광학 이미지를 디지털 신호들로 변환하고, 변환된 디지털 신호들은 애플리케이션 프로세서(332)로 전송된다. 애플리케이션 프로세서(332)의 제어에 따라, 상기 변환된 디지털 신호들은 디스플레이 장치(335)를 통하여 디스플레이되거나 또는 메모리 장치(331)에 저장될 수 있다.
또한, 메모리 장치(331)에 저장된 데이터는 애플리케이션 프로세서(332)의 제어에 따라 디스플레이 장치(335)를 통하여 디스플레이될 수 있다.
입력 장치(333)는 애플리케이션 프로세서(332)의 동작을 제어하기 위한 제어 신호 또는 애플리케이션 프로세서(332)에 의하여 처리될 데이터를 입력할 수 있는 장치로서, 터치 패드 (touch pad)와 컴퓨터 마우스(computer mouse)와 같은 포인팅 장치(pointing device), 키패드(keypad), 또는 키보드로 구현될 수 있다.
실시 예에 따라, 디스플레이 장치(335)는 도 1에 도시된 디스플레이 장치(10)를 포함하도록 구현될 수 있다.
본 발명은 도면에 도시된 일 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명은 애플리케이션 프로세서 및 이를 포함하는 모바일 장치에 적용이 가능할 것이다.
상기에서는 본 발명의 바람직한 실시 예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
10 : 디스플레이 장치
100 : 디스플레이 구동 장치
110 : 타이밍 컨트롤러(Timing controller)
120 : 레벨 쉬프터(Shift Register)
130 : MUX 컨트롤러(controller)
140 : 레벨 쉬프터(Level shifter)
150 : 디코더(Decoder)
160 : 계조 생성기(Gray generator)
170 : 채널 드라이버(Channel Driver)
200 : 디스플레이 패널
310, 320, 330 : 컴퓨터 시스템.

Claims (10)

  1. 라인 단위로 이전 픽셀 데이터와 현재 픽셀 데이터를 비교하고, 상기 비교된 결과에 기초하여 상기 현재 픽셀 데이터에 n 비트 웨이트(bit weight)를 가감하고, 상기 가감된 결과로서 오버드라이빙 픽셀 데이터를 생성하는 타이밍 컨트롤러; 및
    오버드라이빙 동작 동안, 상기 오버드라이빙 픽셀 데이터에 대응하는 계조 전압을 디스플레이 패널로 전송하는 채널 드라이버를 포함하는 디스플레이 구동 장치.
  2. 제 1 항에 있어서,
    상기 타이밍 컨트롤러는 상기 현재 픽셀 데이터가 상기 이전 픽셀 데이터보다 크면, 상기 현재 픽셀 데이터에 상기 n 비트 웨이트를 더하는 디스플레이 구동 장치.
  3. 제 1 항에 있어서,
    상기 타이밍 컨트롤러는 상기 현재 픽셀 데이터가 상기 이전 픽셀 데이터보다 작으면, 상기 현재 픽셀 데이터에 상기 n 비트 웨이트를 빼는 디스플레이 구동 장치.
  4. 제 1 항에 있어서,
    상기 타이밍 컨트롤러는 상기 현재 픽셀 데이터와 상기 이전 픽셀 데이터가 동일하면, 상기 현재 픽셀 데이터를 유지하는 디스플레이 구동 장치.
  5. 제 1 항에 있어서,
    상기 현재 픽셀 데이터와 상기 오버드라이빙 픽셀 데이터 각각을 저장하는 쉬프트 레지스터;
    상기 현재 픽셀 데이터와 상기 오버드라이빙 픽셀 데이터 중 어느 하나를 출력하는 MUX 컨트롤러; 및
    상기 MUX 컨트롤러로부터 수신된 상기 현재 픽셀 데이터 또는 상기 오버드라이빙 픽셀 데이터의 전압 레벨을 변환하는 레벨 쉬프터를 더 포함하는 디스플레이 구동 장치.
  6. 제 5 항에 있어서,
    상기 레벨 쉬프터로부터 수신된 상기 현재 픽셀 데이터 또는 상기 오버드라이빙 픽셀 데이터를 디코딩하는 디코더를 더 포함하는 디스플레이 구동 장치.
  7. 제 6 항에 있어서,
    상기 계조 전압을 상기 디코더로 전송하는 계조 생성기를 더 포함하는 디스플레이 구동 장치.
  8. 제 5 항에 있어서,
    상기 타이밍 컨트롤러는 오버드라이빙 주기를 제어하기 위한 MUX 제어 신호를 생성하고,
    상기 MUX 컨트롤러는 상기 MUX 제어 신호에 응답하여 상기 현재 픽셀 데이터와 상기 오버드라이빙 픽셀 데이터 중 어느 하나를 출력하는 디스플레이 구동 장치.
  9. 라인 단위로 현재 픽셀 데이터와 이전 픽셀 데이터를 비교하는 단계;
    상기 비교된 결과에 기초하여 상기 현재 픽셀 데이터에 n 비트 웨이트를 가감하는 단계;
    상기 가감된 결과로 오버드라이빙 픽셀 데이터를 생성하는 단계; 및
    오버드라이빙 동작 동안, 상기 오버드라이빙 픽셀 데이터에 대응하는 계조 전압이 디스플레이 패널로 전송되는 단계를 포함하는 디스플레이 구동 장치의 구동 방법.
  10. 제 9 항에 있어서,
    상기 비교된 결과에 기초하여 현재 픽셀 데이터에 상기 n 비트 웨이트를 가감하는 단계는 상기 현재 픽셀 데이터가 상기 이전 픽셀 데이터보다 크면, 상기 현재 픽셀 데이터에 상기 n 비트 웨이트를 더하는 단계; 및
    상기 현재 픽셀 데이터가 상기 이전 픽셀 데이터보다 작으면, 상기 현재 픽셀 데이터에 상기 n 비트 웨이트를 빼는 단계를 포함하는 디스플레이 구동 장치의 구동 방법.
KR1020140009835A 2014-01-27 2014-01-27 디스플레이 구동 장치 그리고 이의 구동 방법 KR20150089342A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140009835A KR20150089342A (ko) 2014-01-27 2014-01-27 디스플레이 구동 장치 그리고 이의 구동 방법
US14/529,273 US20150213770A1 (en) 2014-01-27 2014-10-31 Display driving device and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140009835A KR20150089342A (ko) 2014-01-27 2014-01-27 디스플레이 구동 장치 그리고 이의 구동 방법

Publications (1)

Publication Number Publication Date
KR20150089342A true KR20150089342A (ko) 2015-08-05

Family

ID=53679578

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140009835A KR20150089342A (ko) 2014-01-27 2014-01-27 디스플레이 구동 장치 그리고 이의 구동 방법

Country Status (2)

Country Link
US (1) US20150213770A1 (ko)
KR (1) KR20150089342A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210114194A (ko) * 2020-03-10 2021-09-23 주식회사 실리콘웍스 데이터를 보상하는 데이터처리장치 및 디스플레이장치
US12033595B2 (en) 2020-03-10 2024-07-09 Silicon Works Co., Ltd. Data processing device for compensating for data and display device

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180336816A1 (en) * 2017-05-19 2018-11-22 Samsung Electronics Co., Ltd. Display driver circuit for pre-emphasis operation
KR102358052B1 (ko) 2017-11-22 2022-02-04 삼성전자주식회사 타이밍 제어기를 포함하는 표시 장치
KR102439017B1 (ko) * 2017-11-30 2022-09-01 엘지디스플레이 주식회사 디스플레이 장치 및 그의 인터페이스 방법
JP2022023448A (ja) * 2020-07-27 2022-02-08 ラピスセミコンダクタ株式会社 表示ドライバ及び表示装置
KR20220036421A (ko) * 2020-09-14 2022-03-23 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100512175B1 (ko) * 2003-03-17 2005-09-02 삼성전자주식회사 출력 신호들을 선택적으로 출력가능한 반도체 집적 회로및 그것의 테스트 방법
TWI427611B (zh) * 2010-09-07 2014-02-21 Innolux Corp 過驅動值產生方法
TWI459346B (zh) * 2011-10-07 2014-11-01 Novatek Microelectronics Corp 顯示驅動裝置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210114194A (ko) * 2020-03-10 2021-09-23 주식회사 실리콘웍스 데이터를 보상하는 데이터처리장치 및 디스플레이장치
US12033595B2 (en) 2020-03-10 2024-07-09 Silicon Works Co., Ltd. Data processing device for compensating for data and display device

Also Published As

Publication number Publication date
US20150213770A1 (en) 2015-07-30

Similar Documents

Publication Publication Date Title
KR20150089342A (ko) 디스플레이 구동 장치 그리고 이의 구동 방법
US9997097B2 (en) Gamma reference voltage generating device and display with temperature compensation
JP2012168537A (ja) ソースドライバ、それを備えるディスプレイ装置、及びその駆動方法
KR102055841B1 (ko) 출력 버퍼 회로 및 이를 포함하는 소스 구동 회로
KR102171259B1 (ko) 크로스토크 특성을 개선하는 액정 표시 장치
KR102328583B1 (ko) 소스 드라이버 및 이를 포함하는 디스플레이 장치
US20180336816A1 (en) Display driver circuit for pre-emphasis operation
CN105825816B (zh) 数据补偿器以及包括其的显示装置
US20160049133A1 (en) Data driver and method of driving the same
US20080062155A1 (en) Display device and method capable of adjusting slew rate
JP6601477B2 (ja) 表示ドライバー、電気光学装置及び電子機器
KR102315653B1 (ko) 감마 전압 생성 장치 및 이를 포함하는 표시 장치
KR102326029B1 (ko) 데이터 보정 장치 및 이를 포함하는 표시 장치
KR20190069668A (ko) 계조 확장이 가능한 표시 장치
US20100295874A1 (en) Gamma voltage generation device for a flat panel display
US10497331B2 (en) Source driver, operatoin method thereof and driving circuit using the same
KR102665649B1 (ko) 표시 장치 및 표시 장치의 구동 방법
US20170287379A1 (en) Driving circuit of display panel and display apparatus using the same
CN109326252B (zh) 显示驱动器、显示控制器、电光装置和电子设备
US8742967B2 (en) Analog to digital converter
JP2020016678A (ja) 表示ドライバー、電気光学装置及び電子機器
KR101337497B1 (ko) 디스플레이 구동 회로
KR102477932B1 (ko) 표시 장치 및 이를 포함하는 표시 시스템
KR20150062311A (ko) 감마 전압 생성 방법, 감마 전압 생성 유닛 및 이를 구비하는 평판 표시 장치
CN106059590B (zh) 数模转换电路以及数据源电路芯片

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid