KR20150083343A - 표시 패널 및 이의 구동 방법 - Google Patents

표시 패널 및 이의 구동 방법 Download PDF

Info

Publication number
KR20150083343A
KR20150083343A KR1020140002978A KR20140002978A KR20150083343A KR 20150083343 A KR20150083343 A KR 20150083343A KR 1020140002978 A KR1020140002978 A KR 1020140002978A KR 20140002978 A KR20140002978 A KR 20140002978A KR 20150083343 A KR20150083343 A KR 20150083343A
Authority
KR
South Korea
Prior art keywords
pixel
voltage
gradation
row
data
Prior art date
Application number
KR1020140002978A
Other languages
English (en)
Other versions
KR102188976B1 (ko
Inventor
조세형
고준철
정미혜
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140002978A priority Critical patent/KR102188976B1/ko
Priority to US14/454,646 priority patent/US9257088B2/en
Priority to TW104100566A priority patent/TWI624825B/zh
Priority to CN201510010557.8A priority patent/CN104777688B/zh
Publication of KR20150083343A publication Critical patent/KR20150083343A/ko
Application granted granted Critical
Publication of KR102188976B1 publication Critical patent/KR102188976B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0469Details of the physics of pixel operation
    • G09G2300/0478Details of the physics of pixel operation related to liquid crystal pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

표시 패널은 제1 픽셀 및 제2 픽셀을 포함한다. 제1 픽셀은 제1 게이트 신호에 응답하여 제1 데이터 전압 및 공통 전압을 기초로 제1 하이 계조를 표시하는 제1 하이 픽셀 및 제1 게이트 신호에 응답하여 제1 데이터 전압, 공통 전압 및 제1 분배 전압을 기초로 제1 로우 계조를 표시하는 제1 로우 픽셀을 포함한다. 제2 픽셀은 제1 픽셀과 제1 방향으로 이웃한다. 제2 픽셀은 제1 게이트 신호에 응답하여 제2 데이터 전압 및 공통 전압을 기초로 제2 하이 계조를 표시하는 제2 하이 픽셀 및 제1 게이트 신호에 응답하여 제2 데이터 전압, 공통 전압 및 제1 분배 전압과 다른 제2 분배 전압을 기초로 제2 로우 계조를 표시하는 제2 로우 픽셀을 포함한다.

Description

표시 패널 및 이의 구동 방법 {DISPLAY PANEL AND METHOD OF DRIVING THE SAME}
본 발명은 표시 패널 및 이의 구동 방법에 관한 것으로, 보다 상세하게는 측면 시인성을 향상시킬 수 있는 표시 패널 및 이의 구동 방법에 관한 것이다.
일반적으로, 액정 표시 장치는 픽셀 전극을 포함하는 제1 기판, 공통 전극을 포함하는 제2 기판 및 상기 제1 및 제2 기판들 사이에 개재되는 액정층을 포함한다. 상기 두 전극에 전압을 인가하여 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다.
수직 배향 모드의 액정 표시 장치에서는 측면 시인성 특성을 향상시키기 위해 상기 표시 패널의 단위 픽셀을 하이 픽셀과 로우 픽셀로 나누어 구동한다.
상기 하이 픽셀의 전압과 상기 로우 픽셀의 전압의 비율은 픽셀의 설계 단계에서 박막 트랜지스터의 크기 비에 의해 결정되어 상기 로우 픽셀의 전압을 상기 하이 픽셀의 전압과 별도로 제어할 수 없다. 따라서, 상기 측면 시인성 향상에 한계가 존재하게 된다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 측면 시인성을 향상시키는 표시 패널을 제공하는 것이다.
본 발명의 본 발명의 다른 목적은 상기 표시 패널을 구동하는 방법을 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널은 제1 픽셀 및 제2 픽셀을 포함한다. 상기 제1 픽셀은 제1 게이트 신호에 응답하여 제1 데이터 전압 및 공통 전압을 기초로 제1 하이 계조를 표시하는 제1 하이 픽셀 및 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압, 상기 공통 전압 및 제1 분배 전압을 기초로 제1 로우 계조를 표시하는 제1 로우 픽셀을 포함한다. 상기 제2 픽셀은 상기 제1 픽셀과 제1 방향으로 이웃한다. 상기 제2 픽셀은 상기 제1 게이트 신호에 응답하여 제2 데이터 전압 및 상기 공통 전압을 기초로 제2 하이 계조를 표시하는 제2 하이 픽셀 및 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압, 상기 공통 전압 및 상기 제1 분배 전압과 다른 제2 분배 전압을 기초로 제2 로우 계조를 표시하는 제2 로우 픽셀을 포함한다.
본 발명의 일 실시예에 있어서, 상기 제1 하이 픽셀은 제1 하이 픽셀 전극 및 상기 제1 게이트 신호를 인가하는 제1 게이트 라인, 상기 제1 데이터 전압을 인가하는 제1 데이터 라인 및 상기 제1 하이 픽셀 전극에 연결되는 제1 하이 스위칭 소자를 포함한다. 상기 제1 로우 픽셀은 제1 로우 픽셀 전극, 상기 제1 게이트 라인, 상기 제1 데이터 라인 및 상기 제1 로우 픽셀 전극에 연결되는 제1 로우 스위칭 소자 및 상기 제1 게이트 라인, 상기 제1 로우 픽셀 전극 및 상기 제1 분배 전압을 인가하는 제1 분배 전압 라인에 연결되는 제2 로우 스위칭 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 분배 전압 라인은 상기 제1 데이터 라인과 평행하게 연장될 수 있다. 상기 제1 분배 전압 라인은 상기 제1 데이터 라인 및 상기 제2 데이터 라인 사이에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 분배 전압 라인은 상기 데이터 라인 및 상기 제2 데이터 라인과 동일한 층에 형성될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 프레임에 따라 가변할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 데이터 전압 및 상기 제2 데이터 전압이 동일한 계조를 나타낼 때, 제1 프레임에서, 상기 제1 하이 픽셀은 H 계조를 표시하고, 상기 제1 로우 픽셀은 상기 H 계조보다 낮은 L 계조를 표시하며, 상기 제2 하이 픽셀은 상기 H 계조를 표시하고, 상기 제2 로우 픽셀은 상기 L 계조와 상이한 L2 계조를 표시할 수 있다. 제2 프레임에서, 상기 제1 하이 픽셀은 상기 H 계조와 상이한 M 계조를 표시하고, 상기 제1 로우 픽셀은 상기 M 계조보다 낮고, 상기 L 계조와 상이한 LM 계조를 표시하며, 상기 제2 하이 픽셀은 상기 M 계조를 표시하고, 상기 제2 로우 픽셀은 상기 LM 계조와 상이한 LM2 계조를 표시할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 제1 게이트 신호에 응답하여 제3 데이터 전압 및 공통 전압을 기초로 제3 하이 계조를 표시하는 제3 하이 픽셀 및 상기 제3 게이트 신호에 응답하여 상기 제3 데이터 전압, 상기 공통 전압 및 상기 제1 분배 전압을 기초로 제3 로우 계조를 표시하는 제3 로우 픽셀을 포함하는 제3 픽셀 및 상기 제1 게이트 신호에 응답하여 제4 데이터 전압 및 상기 공통 전압을 기초로 제4 하이 계조를 표시하는 제4 하이 픽셀 및 상기 제1 게이트 신호에 응답하여 상기 제4 데이터 전압, 상기 공통 전압 및 상기 제2 분배 전압을 기초로 제4 로우 계조를 표시하는 제4 로우 픽셀을 포함하는 제4 픽셀을 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 데이터 전압, 상기 제2 데이터 전압, 상기 제3 데이터 전압 및 상기 제4 데이터 전압이 동일한 계조를 나타낼 때, 제1 프레임에서, 상기 제1 하이 픽셀은 H 계조를 표시하고, 상기 제1 로우 픽셀은 상기 H 계조보다 낮은 L 계조를 표시하며, 상기 제2 하이 픽셀은 상기 H 계조를 표시하고, 상기 제2 로우 픽셀은 상기 L 계조와 상이한 L2 계조를 표시하며, 상기 제3 하이 픽셀은 상기 H 계조와 상이한 M 계조를 표시하고, 상기 제3 로우 픽셀은 상기 M 계조보다 낮고, 상기 L 계조와 상이한 LM 계조를 표시하며, 상기 제4 하이 픽셀은 상기 M 계조를 표시하고, 상기 제4 로우 픽셀은 상기 LM 계조와 상이한 LM2 계조를 표시할 수 있다. 제2 프레임에서, 상기 제1 하이 픽셀은 상기 M 계조를 표시하고, 상기 제1 로우 픽셀은 상기 LM 계조를 표시하며, 상기 제2 하이 픽셀은 상기 M 계조를 표시하고, 상기 제2 로우 픽셀은 상기 LM2 계조를 표시하며, 상기 제3 하이 픽셀은 상기 H 계조를 표시하고, 상기 제3 로우 픽셀은 상기 L 계조를 표시하며, 상기 제4 하이 픽셀은 상기 H 계조를 표시하고, 상기 제4 로우 픽셀은 상기 L2 계조를 표시할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 2개의 게이트 신호의 폭을 주기로 가변할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 픽셀과 상기 제1 방향과 교차하는 제2 방향으로 순차적으로 배치되는 제3 픽셀, 제5 픽셀 및 제7 픽셀, 상기 제2 픽셀과 상기 제2 방향으로 순차적으로 배치되는 제4 픽셀, 제6 픽셀 및 제8 픽셀을 더 포함할 수 있다. 상기 제1 데이터 전압을 인가하는 제1 데이터 라인은 상기 제1 픽셀 및 상기 제3 픽셀에 연결되고, 상기 제2 데이터 전압을 인가하는 제2 데이터 라인은 상기 제2 픽셀, 상기 제4 픽셀, 상기 제5 픽셀 및 상기 제7 픽셀에 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 하나의 게이트 신호의 폭을 주기로 가변할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 픽셀과 상기 제1 방향과 교차하는 제2 방향으로 순차적으로 배치되는 제3 픽셀, 제5 픽셀 및 제7 픽셀, 상기 제2 픽셀과 상기 제2 방향으로 순차적으로 배치되는 제4 픽셀, 제6 픽셀 및 제8 픽셀을 더 포함할 수 있다. 상기 제1 데이터 전압을 인가하는 제1 데이터 라인은 상기 제1 픽셀 및 상기 제5 픽셀에 연결되고, 상기 제2 데이터 전압을 인가하는 제2 데이터 라인은 상기 제2 픽셀, 상기 제3 픽셀, 상기 제6 픽셀 및 상기 제7 픽셀에 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 동일한 주기로 가변할 수 있다. 상기 제1 분배 전압의 가변 폭은 상기 제2 분배 전압의 가변 폭과 동일할 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 구동 방법은 제1 게이트 신호에 응답하여 제1 데이터 전압 및 공통 전압을 기초로 제1 하이 픽셀에 제1 하이 계조를 표시하는 단계, 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압, 상기 공통 전압 및 제1 분배 전압을 기초로 제1 로우 픽셀에 제1 로우 계조를 표시하는 단계, 상기 제1 게이트 신호에 응답하여 제2 데이터 전압 및 상기 공통 전압을 기초로 제2 하이 픽셀에 제2 하이 계조를 표시하는 단계 및 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압, 상기 공통 전압 및 상기 제1 분배 전압과 다른 제2 분배 전압을 기초로 제2 로우 픽셀에 제2 로우 계조를 표시하는 단계를 포함한다.
본 발명의 일 실시예에 있어서, 상기 제1 하이 픽셀은 제1 하이 픽셀 전극 및 상기 제1 게이트 신호를 인가하는 제1 게이트 라인, 상기 제1 데이터 전압을 인가하는 제1 데이터 라인 및 상기 제1 하이 픽셀 전극에 연결되는 제1 하이 스위칭 소자를 포함한다. 상기 제1 로우 픽셀은 제1 로우 픽셀 전극, 상기 제1 게이트 라인, 상기 제1 데이터 라인 및 상기 제1 로우 픽셀 전극에 연결되는 제1 로우 스위칭 소자 및 상기 제1 게이트 라인, 상기 제1 로우 픽셀 전극 및 상기 제1 분배 전압을 인가하는 제1 분배 전압 라인에 연결되는 제2 로우 스위칭 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 프레임에 따라 가변할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 데이터 전압 및 상기 제2 데이터 전압이 동일한 계조를 나타낼 때, 제1 프레임에서, 상기 제1 하이 픽셀은 H 계조를 표시하고, 상기 제1 로우 픽셀은 상기 H 계조보다 낮은 L 계조를 표시하며, 상기 제2 하이 픽셀은 상기 H 계조를 표시하고, 상기 제2 로우 픽셀은 상기 L 계조와 상이한 L2 계조를 표시할 수 있다. 제2 프레임에서, 상기 제1 하이 픽셀은 상기 H 계조와 상이한 M 계조를 표시하고, 상기 제1 로우 픽셀은 상기 M 계조보다 낮고, 상기 L 계조와 상이한 LM 계조를 표시하며, 상기 제2 하이 픽셀은 상기 M 계조를 표시하고, 상기 제2 로우 픽셀은 상기 LM 계조와 상이한 LM2 계조를 표시할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 2개의 게이트 신호의 폭을 주기로 가변할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 하나의 게이트 신호의 폭을 주기로 가변할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 동일한 주기로 가변할 수 있다. 상기 제1 분배 전압의 가변 폭은 상기 제2 분배 전압의 가변 폭과 동일할 수 있다.
이와 같은 표시 패널 및 이의 구동 방법에 따르면, 로우 픽셀에 인가되는 분배 전압을 조절하여 로우 픽셀의 계조를 설정할 수 있다. 이에 따라 다양한 감마 값을 기초로 계조를 표현할 수 있다. 결과적으로 표시 패널의 측면 시인성을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 패널의 픽셀을 나타내는 회로도이다.
도 3a는 도 1의 표시 패널의 픽셀 구조 및 제1 프레임에 상기 픽셀들이 표시하는 계조를 나타내는 평면도이다.
도 3b는 도 1의 표시 패널의 픽셀 구조 및 제2 프레임에 상기 픽셀들이 표시하는 계조를 나타내는 평면도이다.
도 4는 도 1의 표시 패널 및 분배 전압 배선 구조를 나타내는 평면도이다.
도 5는 도 1의 표시 패널에 인가되는 제1 분배 전압 및 제2 분배 전압을 나타내는 파형도이다.
도 6a는 본 발명의 다른 실시예에 따른 표시 패널의 픽셀 구조 및 제1 프레임에 상기 픽셀들이 표시하는 계조를 나타내는 평면도이다.
도 6b는 도 6a의 표시 패널의 픽셀 구조 및 제2 프레임에 상기 픽셀들이 표시하는 계조를 나타내는 평면도이다.
도 7은 도 6a의 표시 패널에 인가되는 제1 분배 전압 및 제2 분배 전압을 나타내는 파형도이다.
도 8은 본 발명의 다른 실시예에 따른 표시 패널의 픽셀 구조를 나타내는 평면도이다.
도 9는 도 8의 표시 패널에 인가되는 제1 분배 전압 및 제2 분배 전압을 나타내는 파형도이다.
도 10은 본 발명의 다른 실시예에 따른 표시 패널의 픽셀 구조를 나타내는 평면도이다.
도 11은 도 10의 표시 패널에 인가되는 제1 분배 전압 및 제2 분배 전압을 나타내는 파형도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들, 복수의 데이터 라인들 및 상기 게이트 라인들과 상기 데이터 라인들 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다. 상기 표시 패널(100)은 상기 데이터 라인들과 평행하게 연장되는 분배 전압 라인을 더 포함할 수 있다.
각 픽셀은 하이 픽셀 및 로우 픽셀을 포함한다. 상기 픽셀들은 매트릭스 형태로 배치될 수 있다. 상기 픽셀의 구조에 대해서는 도 2, 도 3a 및 도 3b를 참조하여 상세히 후술한다.
상기 타이밍 컨트롤러(200)는 외부의 장치(미도시)로부터 입력 영상 데이터(RGB) 및 입력 제어 신호(CONT)를 수신한다. 상기 입력 영상 데이터는 적색 영상 데이터(R), 녹색 영상 데이터(G) 및 청색 영상 데이터(B)를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3) 및 데이터 신호(DATA)를 생성한다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 근거로 데이터 신호(DATA)를 생성한다. 상기 타이밍 컨트롤러(200)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 근거로 하이 감마를 갖는 하이 데이터 신호를 생성할 수 있다. 상기 타이밍 컨트롤러(200)는 상기 입력 영상 데이터(RGB)를 근거로 로우 감마를 갖는 로우 데이터 신호를 생성할 수 있다. 상기 타이밍 컨트롤러는 상기 하이 데이터 신호 및 상기 로우 데이터 신호를 각 픽셀에 따라 선택적으로 상기 데이터 구동부(500)에 출력할 수 있다.
상기 타이밍 컨트롤러(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 타이밍 컨트롤러(200)는 전압 생성부를 더 포함할 수 있다. 상기 전압 생성부는 분배 전압(RDCOM)을 생성하여 상기 표시 패널(100)에 전달한다. 상기 전압 생성부는 공통 전압을 생성하여 상기 표시 패널(100)에 전달할 수 있다. 본 발명의 일 실시예에서, 상기 전압 생성부는 상기 타이밍 컨트롤러(200) 내에 배치될 수 있다. 이와는 달리, 상기 전압 생성부는 상기 타이밍 컨트롤러(200) 외부에 배치될 수 있다.
상기 게이트 구동부(300)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들을 구동하기 위한 게이트 신호들(GS)을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들(GS)을 상기 게이트 라인들에 순차적으로 출력한다.
상기 게이트 구동부(300)는 상기 표시 패널(100)에 직접 실장(mounted)되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 상기 주변부에 집적(integrated)될 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
본 발명의 일 실시예에서, 상기 감마 기준 전압 생성부(400)는 상기 타이밍 컨트롤러(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 타이밍 컨트롤러(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압(DV)으로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압(DV)을 상기 데이터 라인에 출력한다.
상기 데이터 구동부(500)는 상기 표시 패널(100)에 직접 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 데이터 구동부(500)는 상기 표시 패널(100)의 상기 주변부에 집적될 수도 있다.
도 2는 도 1의 표시 패널의 픽셀을 나타내는 회로도이다. 도 3a는 도 1의 표시 패널의 픽셀 구조 및 제1 프레임에 상기 픽셀들이 표시하는 계조를 나타내는 평면도이다. 도 3b는 도 1의 표시 패널의 픽셀 구조 및 제2 프레임에 상기 픽셀들이 표시하는 계조를 나타내는 평면도이다.
도 1 내지 도 3b를 참조하면, 상기 표시 패널(100)은 복수의 픽셀들을 포함한다. 상기 픽셀은 하이 픽셀 및 로우 픽셀을 포함한다.
상기 하이 픽셀은 하이 스위칭 소자(TH), 하이 픽셀 전극(PH) 및 하이 액정 캐패시터(CH)를 포함한다.
상기 하이 스위칭 소자(TH)는 게이트 라인(GL), 데이터 라인(DL) 및 상기 하이 픽셀 전극(PH)에 연결된다. 상기 하이 스위칭 소자(TH)는 박막 트랜지스터일 수 있다.
상기 하이 스위칭 소자(TH)는 상기 게이트 라인(GL)에 연결되는 게이트 전극, 상기 데이터 라인(DL)에 연결되는 소스 전극 및 상기 하이 픽셀 전극(PH)에 연결되는 드레인 전극을 포함할 수 있다.
상기 하이 액정 캐패시터(CH)의 제1 단은 상기 하이 픽셀 전극(PH)에 연결되고, 제2 단에는 공통 전압(LCCOM)이 인가된다.
상기 로우 픽셀은 제1 로우 스위칭 소자(TLA), 제2 로우 스위칭 소자(TLB), 로우 픽셀 전극(PL) 및 로우 액정 캐패시터(CL)를 포함한다.
상기 제1 로우 스위칭 소자(TLA)는 상기 게이트 라인(GL), 상기 데이터 라인(DL) 및 상기 로우 픽셀 전극(PL)에 연결된다. 상기 제1 로우 스위칭 소자(TLA)는 박막 트랜지스터일 수 있다.
상기 제1 로우 스위칭 소자(TLA)는 상기 게이트 라인(GL)에 연결되는 게이트 전극, 상기 데이터 라인(DL)에 연결되는 소스 전극 및 상기 로우 픽셀 전극(PL)에 연결되는 드레인 전극을 포함할 수 있다.
상기 로우 액정 캐패시터(CL)의 제1 단은 상기 로우 픽셀 전극(PL)에 연결되고, 제2 단에는 상기 공통 전압(LCCOM)이 인가된다.
상기 제2 로우 스위칭 소자(TLB)는 상기 제1 로우 스위칭 소자(TLA)와 직렬로 연결된다. 상기 제2 로우 스위칭 소자(TLB)는 상기 게이트 라인(GL), 상기 로우 픽셀 전극(PL) 및 상기 분배 전압(RDCOM)을 인가하는 분배 전압 라인에 연결된다.
상기 제2 로우 스위칭 소자(TLB)는 상기 게이트 라인(GL)에 연결되는 게이트 전극, 상기 로우 픽셀 전극(PL)에 연결되는 소스 전극 및 상기 분배 전압(RDCOM)이 인가되는 드레인 전극을 포함할 수 있다.
상기 하이 픽셀에서는 상기 데이터 전압이 상기 하이 픽셀 전극(PH)에 그대로 인가된다. 그러나, 상기 로우 픽셀에서는 직렬로 연결된 상기 제1 로우 스위칭 소자(TLA) 및 상기 제2 로우 스위칭 소자(TLB)에 의해 상기 데이터 전압이 전압 분배된다. 따라서, 상기 로우 픽셀 전극(PL)에는 상기 데이터 전압보다 작은 전압이 인가된다.
상기 제1 로우 스위칭 소자(TLA)의 저항을 RA, 상기 제2 로우 스위칭 소자(TLB)의 저항을 RB, 상기 데이터 전압을 VD, 상기 제1 로우 스위칭 소자(TLA)의 양단 전압을 VA라고 할 때, 상기 로우 픽셀 전극(PL)에 인가되는 전압(VPL)은 수식 1로 표현될 수 있다.
[수식 1]
Figure pat00001
상기 제1 로우 스위칭 소자(TLA)의 저항, 상기 제2 로우 스위칭 소자(TLB)의 저항 및 상기 분배 전압(RDCOM)에 의해 상기 로우 픽셀(PL)의 전압(VPL)이 설정될 수 있다. 상기 제1 로우 스위칭 소자(TLA)의 저항 및 상기 제2 로우 스위칭 소자(TLB)의 저항은 상기 제1 로우 스위칭 소자(TLA)의 W/L 비 및 상기 제2 로우 스위칭 소자(TLB)의 W/L 비에 의해 결정될 수 있다.
도 3a 및 도 3b에서는 상기 제1 방향(D1)으로 이웃한 4개의 픽셀을 도시하였다.
제1 픽셀(P1)은 제1 하이 픽셀(PH1) 및 제1 로우 픽셀(PL1)을 포함한다. 제2 픽셀(P2)은 상기 제1 픽셀(P1)과 상기 제1 방향(D1)으로 이웃한다. 상기 제2 픽셀(P2)은 제2 하이 픽셀(PH2) 및 제2 로우 픽셀(PL2)을 포함한다. 제3 픽셀(P3)은 상기 제2 픽셀(P2)과 상기 제1 방향(D1)으로 이웃한다. 상기 제3 픽셀(P3)은 제3 하이 픽셀(PH3) 및 제3 로우 픽셀(PL3)을 포함한다. 제4 픽셀(P4)은 상기 제3 픽셀(P3)과 상기 제1 방향(D1)으로 이웃한다. 상기 제4 픽셀(P4)은 제4 하이 픽셀(PH4) 및 제4 로우 픽셀(PL4)을 포함한다.
상기 제1 픽셀(P1)은 제1 게이트 신호가 인가되는 제1 게이트 라인(GL1), 제1 데이터 전압이 인가되는 제1 데이터 라인(DL1) 및 제1 분배 전압(RDCOM1)이 인가되는 제1 분배 전압 라인에 연결된다.
상기 제1 하이 픽셀(PH1)은 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제1 하이 계조를 표시한다.
상기 제1 로우 픽셀(PL1)은 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제1 분배 전압(RDCOM1)을 기초로 제1 로우 계조를 표시한다.
상기 제2 픽셀(P2)은 상기 제1 게이트 라인(GL1), 제2 데이터 전압이 인가되는 제2 데이터 라인(DL2) 및 상기 제1 분배 전압(RDCOM1)과 상이한 제2 분배 전압(RDCOM2)이 인가되는 제2 분배 전압 라인에 연결된다.
상기 제2 하이 픽셀(PH2)은 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제2 하이 계조를 표시한다.
상기 제2 로우 픽셀(PL2)은 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제2 분배 전압(RDCOM2)을 기초로 제2 로우 계조를 표시한다.
상기 제3 픽셀(P3)은 상기 제1 게이트 라인(GL1), 제3 데이터 전압이 인가되는 제3 데이터 라인(DL3) 및 상기 제1 분배 전압(RDCOM1)이 인가되는 제3 분배 전압 라인에 연결된다.
상기 제3 하이 픽셀(PH3)은 상기 제1 게이트 신호에 응답하여 상기 제3 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제3 하이 계조를 표시한다.
상기 제3 로우 픽셀(PL3)은 상기 제1 게이트 신호에 응답하여 상기 제3 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제1 분배 전압(RDCOM1)을 기초로 제3 로우 계조를 표시한다.
상기 제4 픽셀(P4)은 상기 제1 게이트 라인(GL1), 제4 데이터 전압이 인가되는 제4 데이터 라인(DL4) 및 상기 제2 분배 전압(RDCOM2)이 인가되는 제4 분배 전압 라인에 연결된다.
상기 제4 하이 픽셀(PH4)은 상기 제1 게이트 신호에 응답하여 상기 제4 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제4 하이 계조를 표시한다.
상기 제4 로우 픽셀(PL4)은 상기 제1 게이트 신호에 응답하여 상기 제4 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제1 분배 전압(RDCOM1)을 기초로 제4 로우 계조를 표시한다.
본 실시예에서, 상기 제1 로우 픽셀(PL1)에 인가되는 상기 제1 분배 전압(RDCOM1)과 상기 제2 로우 픽셀(PL2)에 인가되는 상기 제2 분배 전압(RDCOM2)은 서로 상이하다. 따라서, 상기 제1 데이터 전압 및 상기 제2 데이터 전압이 동일한 경우에, 상기 제1 하이 픽셀(PH1)의 계조는 상기 제2 하이 픽셀(PH2)의 계조와 동일할 수 있다. 반면, 상기 제1 로우 픽셀(PL1)의 계조는 상기 제2 로우 픽셀(PL2)의 계조와 상이할 수 있다.
도 3a 및 도 3b에서는 상기 제1 데이터 전압 및 상기 제2 데이터 전압이 동일한 계조를 나타내는 경우를 예시하였다. 또한, 상기 제1 데이터 전압 및 상기 제2 데이터 전압은 제1 프레임 및 제2 프레임 동안 동일한 계조를 나타내는 경우를 예시하였다.
제1 프레임에서 상기 제1 하이 픽셀(PH1)은 H 계조를 표시하고, 상기 제1 로우 픽셀(PL1)은 상기 H 계조보다 낮은 L 계조를 표시하며, 상기 제2 하이 픽셀은 상기 H 계조를 표시하고, 상기 제2 로우 픽셀은 상기 L 계조와 상이한 L2 계조를 표시한다.
제2 프레임에서, 상기 제1 하이 픽셀(PH1)은 상기 H 계조와 상이한 M 계조를 표시하고, 상기 제1 로우 픽셀(PL1)은 상기 M 계조보다 낮고, 상기 L 계조와 상이한 LM 계조를 표시하며, 상기 제2 하이 픽셀은 상기 M 계조를 표시하고, 상기 제2 로우 픽셀은 상기 LM 계조와 상이한 LM2 계조를 표시한다.
예를 들어, 상기 M 계조는 상기 H 계조보다 작을 수 있다. 상기 LM 계조는 상기 L 계조보다 작을 수 있다.
제1 프레임 동안 상기 표시 패널(100)의 제1 픽셀(P1) 및 제2 픽셀(P2)을 통해 H, L, L2의 3개의 계조를 표시할 수 있다. 또한, 제2 프레임 동안 상기 표시 패널(100)의 제1 픽셀(P1) 및 제2 픽셀(P2)을 통해 M, LM, LM2의 3개의 계조를 표시할 수 있다.
상기 표시 패널(100)은 제1 픽셀(P1) 및 제2 픽셀(P2)을 통해 H, L, L2, M, LM, LM2의 6개의 계조를 이용하여 하나의 계조를 표현할 수 있다. 따라서, 상기 표시 패널(100)의 측면 시인성을 향상시킬 수 있다.
본 실시예에서, 다음 프레임에서, 상기 H 계조를 나타내는 하이 픽셀은 M 계조를 나타내고, 상기 M 계조를 나타내는 하이 픽셀은 H 계조를 나타내며, 상기 L 계조를 나타내는 로우 픽셀은 LM 계조를 나타내고, 상기 LM 계조를 나타내는 로우 픽셀은 L 계조를 나타내며, 상기 L2 계조를 나타내는 로우 픽셀은 LM2 계조를 나타내고, 상기 LM2 계조를 나타내는 로우 픽셀은 L2 계조를 나타내는 경우를 예시하였으나, 이에 한정되지 않는다. 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2)을 적절히 조절하여, 상기 다음 프레임의 계조를 자유롭게 조절할 수 있다.
도 4는 도 1의 표시 패널(100) 및 분배 전압 배선 구조를 나타내는 평면도이다.
도 1 내지 도 4를 참조하면, 홀수번째 픽셀 열에는 제1 분배 전압(RDCOM1)이 인가되고, 짝수번째 픽셀 열에는 제2 분배 전압(RDCOM2)이 인가될 수 있다. 상기 제1 픽셀(P1)을 포함하는 제1 픽셀 열에는 제1 분배 전압 라인(RDL1)이 연결될 수 있다. 상기 제2 픽셀(P2)을 포함하는 제2 픽셀 열에는 제2 분배 전압 라인(RDL2)이 연결될 수 있다. 상기 제3 픽셀(P3)을 포함하는 제3 픽셀 열에는 제3 분배 전압 라인(RDL3)이 연결될 수 있다. 상기 제4 픽셀(P4)을 포함하는 제4 픽셀 열에는 제4 분배 전압 라인(RDL4)이 연결될 수 있다.
상기 제1 분배 전압(RDCOM1)은 제1 분배 전압 공통 라인(RDCOML1)에 인가되어, 상기 홀수번째 분배 전압 라인(RDL1, RDL3)을 따라 상기 홀수번째 픽셀 열로 전달될 수 있다. 상기 제2 분배 전압(RDCOM2)은 제2 분배 전압 공통 라인(RDCOML2)에 인가되어, 상기 짝수번째 분배 전압 라인(RDL2, RDL4)을 따라 상기 짝수번째 픽셀 열로 전달될 수 있다.
상기 분배 전압 라인(RDL1 내지 RDL4)은 상기 데이터 라인과 평행하게 연장될 수 있다. 상기 분배 전압 라인(RDL1 내지 RDL4)은 이웃한 데이터 라인의 사이에 배치될 수 있다.
예를 들어, 상기 제1 분배 전압 라인(RDL1)은 상기 제1 데이터 라인(DL1) 및 상기 제2 데이터 라인(DL2)의 사이에 배치될 수 있다. 상기 제2 분배 전압 라인(RDL2)은 상기 제2 데이터 라인(DL2) 및 상기 제3 데이터 라인(DL3)의 사이에 배치될 수 있다.
상기 분배 전압 라인(RDL1 내지 RDL4)은 상기 하이 스위칭 소자(TH), 상기 제1 로우 스위칭 소자(TLA) 및 상기 제2 로우 스위칭 소자(TLB)가 형성된 기판 상에 형성될 수 있다.
예를 들어, 상기 분배 전압 라인(RDL1 내지 RDL4)은 상기 데이터 라인과 동일한 층에 형성될 수 있다. 예를 들어, 상기 분배 전압 라인(RDL1 내지 RDL4)은 상기 데이터 라인과 동일 금속 층으로부터 형성될 수 있다.
도 5는 도 1의 표시 패널(100)에 인가되는 제1 분배 전압(RDCOM1) 및 제2 분배 전압(RDCOM2)을 나타내는 파형도이다.
도 1 내지 도 5를 참조하면, 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2)은 프레임에 따라 가변할 수 있다.
예를 들어, 상기 제1 분배 전압(RDCOM1)의 가변 폭은 상기 제2 분배 전압(RDCOM2)의 가변 폭과 동일할 수 있다. 이와는 달리, 상기 제1 분배 전압(RDCOM1)의 가변 폭은 상기 제2 분배 전압(RDCOM2)의 가변 폭과 상이할 수 있다.
제1 프레임(FR1)에서 상기 제1 분배 전압(RDCOM1)의 하이 레벨은 제2 프레임(FR2)에서 상기 제2 분배 전압(RDCOM2)의 하이 레벨과 일치할 수 있다. 이와는 달리, 상기 제1 프레임(FR1)에서 상기 제1 분배 전압(RDCOM1)의 하이 레벨은 상기 제2 프레임(FR2)에서 상기 제2 분배 전압(RDCOM2)의 하이 레벨과 상이할 수 있다.
예를 들어, 상기 제1 프레임(FR1)에서 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2) 중 어느 하나는 상기 공통 전압(LCCOM)보다 크고 나머지 하나는 상기 공통 전압(LCCOM)보다 작을 수 있다.
마찬가지로, 상기 제2 프레임(FR2)에서 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2) 중 어느 하나는 상기 공통 전압(LCCOM)보다 크고 나머지 하나는 상기 공통 전압(LCCOM)보다 작을 수 있다.
상기 표시 패널(100)은 프레임 단위로 반전 구동될 수 있다. 상기 표시 패널(100)의 홀수번째 픽셀 열의 픽셀은 서로 동일한 극성을 갖고, 상기 표시 패널(100)의 짝수번째 픽셀 열의 픽셀은 서로 동일한 극성을 갖도록 컬럼 반전될 수 있다.
본 실시예에 따르면, 로우 픽셀에 인가되는 분배 전압을 조절하여 로우 픽셀의 계조를 설정할 수 있다. 이웃한 제1 로우 픽셀 및 제2 로우 픽셀(PL1, PL2)에 서로 다른 분배 전압(RDCOM1, RDCOM2)을 인가하여 동일한 데이터 전압에 대해 제1 로우 계조 및 제2 로우 계조를 다르게 조절할 수 있다. 따라서, 표시 패널(100)의 측면 시인성을 향상시킬 수 있다.
또한, 시분할 구동을 이용할 경우, 더욱 많은 계조를 사용하여 하나의 계조를 표현할 수 있다. 따라서, 표시 패널(100)의 측면 시인성을 더욱 향상시킬 수 있다.
도 6a는 본 발명의 다른 실시예에 따른 표시 패널의 픽셀 구조 및 제1 프레임에 상기 픽셀들이 표시하는 계조를 나타내는 평면도이다. 도 6b는 도 6a의 표시 패널의 픽셀 구조 및 제2 프레임에 상기 픽셀들이 표시하는 계조를 나타내는 평면도이다. 도 7은 도 6a의 표시 패널에 인가되는 제1 분배 전압 및 제2 분배 전압을 나타내는 파형도이다.
본 실시예에 따른 표시 장치는 표시 패널의 픽셀 구조를 제외하면 도 1 내지 도 5의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 2, 도 6a, 도 6b 및 도 7을 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 패널(100)은 복수의 픽셀들을 포함한다. 상기 픽셀은 하이 픽셀 및 로우 픽셀을 포함한다.
상기 하이 픽셀은 하이 스위칭 소자(TH), 하이 픽셀 전극(PH) 및 하이 액정 캐패시터(CH)를 포함한다.
상기 로우 픽셀은 제1 로우 스위칭 소자(TLA), 제2 로우 스위칭 소자(TLB), 로우 픽셀 전극(PL) 및 로우 액정 캐패시터(CL)를 포함한다.
도 6a 및 도 6b에서는 상기 제1 방향(D1)으로 이웃한 4개의 픽셀을 도시하였다.
제1 픽셀(P1)은 제1 하이 픽셀(PH1) 및 제1 로우 픽셀(PL1)을 포함한다. 제2 픽셀(P2)은 상기 제1 픽셀(P1)과 상기 제1 방향(D1)으로 이웃한다. 상기 제2 픽셀(P2)은 제2 하이 픽셀(PH2) 및 제2 로우 픽셀(PL2)을 포함한다. 제3 픽셀(P3)은 상기 제2 픽셀(P2)과 상기 제1 방향(D1)으로 이웃한다. 상기 제3 픽셀(P3)은 제3 하이 픽셀(PH3) 및 제3 로우 픽셀(PL3)을 포함한다. 제4 픽셀(P4)은 상기 제3 픽셀(P3)과 상기 제1 방향(D1)으로 이웃한다. 상기 제4 픽셀(P4)은 제4 하이 픽셀(PH4) 및 제4 로우 픽셀(PL4)을 포함한다.
상기 제1 픽셀(P1)은 제1 게이트 신호가 인가되는 제1 게이트 라인(GL1), 제1 데이터 전압이 인가되는 제1 데이터 라인(DL1) 및 제1 분배 전압(RDCOM1)이 인가되는 제1 분배 전압 라인에 연결된다.
상기 제1 하이 픽셀(PH1)은 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제1 하이 계조를 표시한다.
상기 제1 로우 픽셀(PL1)은 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제1 분배 전압(RDCOM1)을 기초로 제1 로우 계조를 표시한다.
상기 제2 픽셀(P2)은 상기 제1 게이트 라인(GL1), 제2 데이터 전압이 인가되는 제2 데이터 라인(DL2) 및 상기 제1 분배 전압(RDCOM1)과 상이한 제2 분배 전압(RDCOM2)이 인가되는 제2 분배 전압 라인에 연결된다.
상기 제2 하이 픽셀(PH2)은 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제2 하이 계조를 표시한다.
상기 제2 로우 픽셀(PL2)은 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제2 분배 전압(RDCOM2)을 기초로 제2 로우 계조를 표시한다.
상기 제3 픽셀(P3)은 상기 제1 게이트 라인(GL1), 제3 데이터 전압이 인가되는 제3 데이터 라인(DL3) 및 상기 제1 분배 전압(RDCOM1)이 인가되는 제3 분배 전압 라인에 연결된다.
상기 제3 하이 픽셀(PH3)은 상기 제1 게이트 신호에 응답하여 상기 제3 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제3 하이 계조를 표시한다.
상기 제3 로우 픽셀(PL3)은 상기 제1 게이트 신호에 응답하여 상기 제3 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제1 분배 전압(RDCOM1)을 기초로 제3 로우 계조를 표시한다.
상기 제4 픽셀(P4)은 상기 제1 게이트 라인(GL1), 제4 데이터 전압이 인가되는 제4 데이터 라인(DL4) 및 상기 제2 분배 전압(RDCOM2)이 인가되는 제4 분배 전압 라인에 연결된다.
상기 제4 하이 픽셀(PH4)은 상기 제1 게이트 신호에 응답하여 상기 제4 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제4 하이 계조를 표시한다.
상기 제4 로우 픽셀(PL4)은 상기 제1 게이트 신호에 응답하여 상기 제4 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제1 분배 전압(RDCOM1)을 기초로 제4 로우 계조를 표시한다.
본 실시예에서, 상기 제1 로우 픽셀(PL1)에 인가되는 상기 제1 분배 전압(RDCOM1)과 상기 제2 로우 픽셀(PL2)에 인가되는 상기 제2 분배 전압(RDCOM2)은 서로 상이하다. 따라서, 상기 제1 데이터 전압 및 상기 제2 데이터 전압이 동일한 경우에, 상기 제1 하이 픽셀(PH1)의 계조는 상기 제2 하이 픽셀(PH2)의 계조와 동일할 수 있다. 반면, 상기 제1 로우 픽셀(PL1)의 계조는 상기 제2 로우 픽셀(PL2)의 계조와 상이할 수 있다.
도 6a 및 도 6b에서는 상기 제1 데이터 전압, 상기 제2 데이터 전압, 제3 데이터 전압 및 제4 데이터 전압이 동일한 계조를 나타내는 경우를 예시하였다. 또한, 상기 제1 데이터 전압, 상기 제2 데이터 전압, 제3 데이터 전압 및 제4 데이터 전압은 제1 프레임 및 제2 프레임 동안 동일한 계조를 나타내는 경우를 예시하였다.
제1 프레임에서 상기 제1 하이 픽셀(PH1)은 H 계조를 표시하고, 상기 제1 로우 픽셀(PL1)은 상기 H 계조보다 낮은 L 계조를 표시하며, 상기 제2 하이 픽셀은 상기 H 계조를 표시하고, 상기 제2 로우 픽셀은 상기 L 계조와 상이한 L2 계조를 표시한다. 상기 제3 하이 픽셀(PH3)은 상기 H 계조와 상이한 M 계조를 표시하고, 상기 제3 로우 픽셀(PL3)은 상기 M 계조보다 낮고, 상기 L 계조와 상이한 LM 계조를 표시하며, 상기 제4 하이 픽셀(PH4)은 상기 M 계조를 표시하고, 상기 제4 로우 픽셀(PL4)은 상기 LM 계조와 상이한 LM2 계조를 표시한다.
예를 들어, 상기 M 계조는 상기 H 계조보다 작을 수 있다. 상기 LM 계조는 상기 L 계조보다 작을 수 있다.
제2 프레임에서, 상기 제1 하이 픽셀(PH1)은 상기 M 계조를 표시하고, 상기 제1 로우 픽셀(PL1)은 상기 LM 계조를 표시하며, 상기 제2 하이 픽셀(PH2)은 상기 M 계조를 표시하고, 상기 제2 로우 픽셀(PL2)은 상기 LM2 계조를 표시하며, 상기 제3 하이 픽셀(PH3)은 상기 H 계조를 표시하고, 상기 제3 로우 픽셀(PL3)은 상기 L 계조를 표시하며, 상기 제4 하이 픽셀(PH4)은 상기 L2 계조를 표시한다.
제1 프레임 동안 상기 표시 패널(100)의 제1 픽셀(P1) 내지 제4 픽셀(P4)을 통해 H, L, L2, M, LM, LM2의 6개의 계조를 표시할 수 있다. 또한, 제2 프레임 동안 상기 표시 패널(100)의 제1 픽셀(P1) 내지 제4 픽셀(P4)을 통해 H, L, L2, M, LM, LM2의 6개의 계조를 표시할 수 있다.
상기 표시 패널(100)은 제1 픽셀(P1) 내지 제4 픽셀(P4)을 통해 H, L, L2, M, LM, LM2의 6개의 계조를 이용하여 하나의 계조를 표현할 수 있다. 또한, 각 프레임마다 6개의 계조들의 위치를 변화시킬 수 있다. 따라서, 상기 표시 패널(100)의 측면 시인성을 향상시킬 수 있다.
상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2)은 프레임에 따라 가변할 수 있다.
예를 들어, 상기 제1 분배 전압(RDCOM1)의 가변 폭은 상기 제2 분배 전압(RDCOM2)의 가변 폭과 동일할 수 있다. 이와는 달리, 상기 제1 분배 전압(RDCOM1)의 가변 폭은 상기 제2 분배 전압(RDCOM2)의 가변 폭과 상이할 수 있다.
제1 프레임(FR1)에서 상기 제1 분배 전압(RDCOM1)의 하이 레벨은 제2 프레임(FR2)에서 상기 제2 분배 전압(RDCOM2)의 하이 레벨과 일치할 수 있다. 이와는 달리, 상기 제1 프레임(FR1)에서 상기 제1 분배 전압(RDCOM1)의 하이 레벨은 상기 제2 프레임(FR2)에서 상기 제2 분배 전압(RDCOM2)의 하이 레벨과 상이할 수 있다.
예를 들어, 상기 제1 프레임(FR1)에서 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2) 중 어느 하나는 상기 공통 전압(LCCOM)보다 크고 나머지 하나는 상기 공통 전압(LCCOM)보다 작을 수 있다.
마찬가지로, 상기 제2 프레임(FR2)에서 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2) 중 어느 하나는 상기 공통 전압(LCCOM)보다 크고 나머지 하나는 상기 공통 전압(LCCOM)보다 작을 수 있다.
상기 표시 패널(100)은 프레임 단위로 반전 구동될 수 있다. 상기 표시 패널(100)의 홀수번째 픽셀 열의 픽셀은 서로 동일한 극성을 갖고, 상기 표시 패널(100)의 짝수번째 픽셀 열의 픽셀은 서로 동일한 극성을 갖도록 컬럼 반전될 수 있다.
본 실시예에 따르면, 로우 픽셀에 인가되는 분배 전압을 조절하여 로우 픽셀의 계조를 설정할 수 있다. 이웃한 제1 로우 픽셀 및 제2 로우 픽셀(PL1, PL2)에 서로 다른 분배 전압(RDCOM1, RDCOM2)을 인가하여 동일한 데이터 전압에 대해 제1 로우 계조 및 제2 로우 계조를 다르게 조절할 수 있다. 따라서, 표시 패널(100)의 측면 시인성을 향상시킬 수 있다.
또한, 시분할 구동을 이용할 경우, 더욱 많은 계조를 사용하여 하나의 계조를 표현할 수 있다. 따라서, 표시 패널(100)의 측면 시인성을 더욱 향상시킬 수 있다.
도 8은 본 발명의 다른 실시예에 따른 표시 패널의 픽셀 구조를 나타내는 평면도이다. 도 9는 도 8의 표시 패널에 인가되는 제1 분배 전압 및 제2 분배 전압을 나타내는 파형도이다.
본 실시예에 따른 표시 장치는 표시 패널의 픽셀 구조 및 제1 분배 전압 및 제2 분배 전압의 파형을 제외하면 도 1 내지 도 5의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 2, 도 8 및 도 9를 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 패널(100)은 복수의 픽셀들을 포함한다. 상기 픽셀은 하이 픽셀 및 로우 픽셀을 포함한다.
상기 하이 픽셀은 하이 스위칭 소자(TH), 하이 픽셀 전극(PH) 및 하이 액정 캐패시터(CH)를 포함한다.
상기 로우 픽셀은 제1 로우 스위칭 소자(TLA), 제2 로우 스위칭 소자(TLB), 로우 픽셀 전극(PL) 및 로우 액정 캐패시터(CL)를 포함한다.
도 8에서는 4행 2열로 배치되는 8개의 픽셀을 도시하였다.
제1 픽셀(P1)은 제1 하이 픽셀(PH1) 및 제1 로우 픽셀(PL1)을 포함한다. 제2 픽셀(P2)은 상기 제1 픽셀(P1)과 상기 제1 방향(D1)으로 이웃한다. 상기 제2 픽셀(P2)은 제2 하이 픽셀(PH2) 및 제2 로우 픽셀(PL2)을 포함한다. 제3 픽셀(P3)은 상기 제1 픽셀(P1)과 상기 제2 방향(D2)으로 이웃한다. 상기 제3 픽셀(P3)은 제3 하이 픽셀(PH3) 및 제3 로우 픽셀(PL3)을 포함한다. 제4 픽셀(P4)은 상기 제3 픽셀(P3)과 상기 제1 방향(D1)으로 이웃한다. 상기 제4 픽셀(P4)은 제4 하이 픽셀(PH4) 및 제4 로우 픽셀(PL4)을 포함한다. 제5 픽셀(P5)은 상기 제3 픽셀(P3)과 상기 제2 방향(D2)으로 이웃한다. 상기 제5 픽셀(P5)은 제5 하이 픽셀(PH5) 및 제5 로우 픽셀(PL5)을 포함한다. 제6 픽셀(P6)은 상기 제5 픽셀(P5)과 상기 제1 방향(D1)으로 이웃한다. 상기 제6 픽셀(P6)은 제6 하이 픽셀(PH6) 및 제6 로우 픽셀(PL6)을 포함한다. 제7 픽셀(P7)은 상기 제5 픽셀(P5)과 상기 제2 방향(D2)으로 이웃한다. 상기 제7 픽셀(P7)은 제7 하이 픽셀(PH7) 및 제7 로우 픽셀(PL7)을 포함한다. 제8 픽셀(P8)은 상기 제8 픽셀(P8)과 상기 제1 방향(D1)으로 이웃한다. 상기 제8 픽셀(P8)은 제8 하이 픽셀(PH8) 및 제8 로우 픽셀(PL8)을 포함한다.
예를 들어, 상기 픽셀들(P1 내지 P8)은 2 도트(dot) 엇갈림 구조로 배치된다.
상기 제1 픽셀(P1)은 제1 게이트 신호가 인가되는 제1 게이트 라인(GL1), 제1 데이터 전압이 인가되는 제1 데이터 라인(DL1) 및 제1 분배 전압(RDCOM1)이 인가되는 제1 분배 전압 라인에 연결된다.
상기 제1 하이 픽셀(PH1)은 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제1 하이 계조를 표시한다.
상기 제1 로우 픽셀(PL1)은 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제1 분배 전압(RDCOM1)을 기초로 제1 로우 계조를 표시한다.
상기 제2 픽셀(P2)은 상기 제1 게이트 라인(GL1), 제2 데이터 전압이 인가되는 제2 데이터 라인(DL2) 및 상기 제1 분배 전압(RDCOM1)과 상이한 제2 분배 전압(RDCOM2)이 인가되는 제2 분배 전압 라인에 연결된다.
상기 제2 하이 픽셀(PH2)은 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제2 하이 계조를 표시한다.
상기 제2 로우 픽셀(PL2)은 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제2 분배 전압(RDCOM2)을 기초로 제2 로우 계조를 표시한다.
상기 제3 픽셀(P3)은 상기 제2 게이트 라인(GL2), 상기 제1 데이터 라인(DL1) 및 상기 제1 분배 전압 라인에 연결된다.
상기 제4 픽셀(P4)은 상기 제2 게이트 라인(GL2), 상기 제2 데이터 라인(DL2) 및 상기 제2 분배 전압 라인에 연결된다.
상기 제5 픽셀(P5)은 상기 제3 게이트 라인(GL3), 상기 제2 데이터 라인(DL2) 및 상기 제1 분배 전압 라인에 연결된다.
상기 제6 픽셀(P6)은 상기 제3 게이트 라인(GL3), 제3 데이터 라인(DL3) 및 상기 제2 분배 전압 라인에 연결된다.
상기 제7 픽셀(P7)은 상기 제4 게이트 라인(GL4), 상기 제2 데이터 라인(DL2) 및 상기 제1 분배 전압 라인에 연결된다.
상기 제8 픽셀(P8)은 상기 제4 게이트 라인(GL4), 제3 데이터 라인(DL3) 및 상기 제2 분배 전압 라인에 연결된다.
본 실시예에서, 상기 제1 픽셀 열에 인가되는 상기 제1 분배 전압(RDCOM1)과 상기 제2 픽셀 열에 인가되는 상기 제2 분배 전압(RDCOM2)은 서로 상이하다. 따라서, 상기 픽셀들에 인가되는 데이터 전압이 모두 동일한 경우에, 상기 제1 픽셀 열에 배치되는 하이 픽셀의 계조는 상기 제2 픽셀 열에 배치되는 하이 픽셀의 계조와 동일할 수 있다. 반면, 상기 제1 픽셀 열에 배치되는 로우 픽셀의 계조는 상기 제2 픽셀 열에 배치되는 로우 픽셀의 계조와 상이할 수 있다.
도 8에서는 상기 픽셀들에 인가되는 데이터 전압들이 모두 동일한 계조를 나타내는 경우를 예시하였다.
상기 제1 하이 픽셀(PH1)은 H 계조를 표시하고, 상기 제1 로우 픽셀(PL1)은 L 계조를 표시하며, 상기 제2 하이 픽셀은 M 계조를 표시하고, 상기 제2 로우 픽셀은 LM2 계조를 표시한다. 상기 제3 하이 픽셀(PH3)은 M 계조를 표시하고, 상기 제3 로우 픽셀(PL3)은 상기 LM 계조를 표시하며, 상기 제4 하이 픽셀(PH4)은 상기 H 계조를 표시하고, 상기 제4 로우 픽셀(PL4)은 상기 L2 계조를 표시한다. 상기 제5 하이 픽셀(PH5)은 H 계조를 표시하고, 상기 제5 로우 픽셀(PL5)은 L 계조를 표시하며, 상기 제6 하이 픽셀은 M 계조를 표시하고, 상기 제6 로우 픽셀은 LM2 계조를 표시한다. 상기 제7 하이 픽셀(PH7)은 M 계조를 표시하고, 상기 제7 로우 픽셀(PL7)은 상기 LM 계조를 표시하며, 상기 제8 하이 픽셀(PH8)은 상기 H 계조를 표시하고, 상기 제8 로우 픽셀(PL8)은 상기 L2 계조를 표시한다.
다음 프레임에서, 상기 H 계조를 나타내는 하이 픽셀은 M 계조를 나타낼 수 있고, 상기 M 계조를 나타내는 하이 픽셀은 H 계조를 나타낼 수 있다. 상기 L 계조를 나타내는 로우 픽셀은 LM 계조를 나타낼 수 있고, 상기 LM 계조를 나타내는 하이 픽셀은 L 계조를 나타낼 수 있다. 상기 L2 계조를 나타내는 로우 픽셀은 LM2 계조를 나타낼 수 있고, 상기 LM2 계조를 나타내는 하이 픽셀은 L2 계조를 나타낼 수 있다.
그러나, 본 발명은 이에 한정되지 않는다. 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2)을 적절히 조절하여, 상기 다음 프레임의 계조를 자유롭게 조절할 수 있다.
상기 표시 패널(100)은 제1 픽셀(P1) 내지 제8 픽셀(P8)을 통해 H, L, L2, M, LM, LM2의 6개의 계조를 이용하여 하나의 계조를 표현할 수 있다. 또한, 각 프레임마다 6개의 계조들의 위치를 변화시킬 수 있다. 따라서, 상기 표시 패널(100)의 측면 시인성을 향상시킬 수 있다.
본 실시예에서, 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2)은 2 도트(dot) 단위로 가변할 수 있다. 예를 들어, 상기 제1 분배 전압 및 상기 제2 분배 전압은 2개의 게이트 신호의 폭을 주기로 가변할 수 있다.
예를 들어, 상기 제1 분배 전압(RDCOM1)은 제1 및 제2 게이트 신호(GS1, GS2)의 하이 구간에 대응하여 제1 레벨을 갖고, 제3 및 제4 게이트 신호(GS3, GS4)의 하이 구간에 대응하여 제2 레벨을 갖는다. 상기 제2 분배 전압(RDCOM2)은 제1 및 제2 게이트 신호(GS1, GS2)의 하이 구간에 대응하여 제3 레벨을 갖고, 제3 및 제4 게이트 신호(GS3, GS4)의 하이 구간에 대응하여 제4 레벨을 갖는다.
예를 들어, 상기 제1 분배 전압(RDCOM1)의 가변 폭은 상기 제2 분배 전압(RDCOM2)의 가변 폭과 동일할 수 있다. 이와는 달리, 상기 제1 분배 전압(RDCOM1)의 가변 폭은 상기 제2 분배 전압(RDCOM2)의 가변 폭과 상이할 수 있다.
예를 들어, 각 구간에서 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2) 중 어느 하나는 상기 공통 전압(LCCOM)보다 크고 나머지 하나는 상기 공통 전압(LCCOM)보다 작을 수 있다.
본 실시예에 따르면, 로우 픽셀에 인가되는 분배 전압을 조절하여 로우 픽셀의 계조를 설정할 수 있다. 이웃한 제1 로우 픽셀 및 제2 로우 픽셀(PL1, PL2)에 서로 다른 분배 전압(RDCOM1, RDCOM2)을 인가하여 동일한 데이터 전압에 대해 제1 로우 계조 및 제2 로우 계조를 다르게 조절할 수 있다. 따라서, 표시 패널(100)의 측면 시인성을 향상시킬 수 있다.
또한, 시분할 구동을 이용할 경우, 더욱 많은 계조를 사용하여 하나의 계조를 표현할 수 있다. 따라서, 표시 패널(100)의 측면 시인성을 더욱 향상시킬 수 있다.
도 10은 본 발명의 다른 실시예에 따른 표시 패널의 픽셀 구조를 나타내는 평면도이다. 도 11은 도 10의 표시 패널에 인가되는 제1 분배 전압 및 제2 분배 전압을 나타내는 파형도이다.
본 실시예에 따른 표시 장치는 표시 패널의 픽셀 구조 및 제1 분배 전압 및 제2 분배 전압의 파형을 제외하면 도 1 내지 도 5의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 2, 도 10 및 도 11을 참조하면, 상기 표시 장치는 표시 패널(100) 및 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러(200), 게이트 구동부(300), 감마 기준 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 패널(100)은 복수의 픽셀들을 포함한다. 상기 픽셀은 하이 픽셀 및 로우 픽셀을 포함한다.
상기 하이 픽셀은 하이 스위칭 소자(TH), 하이 픽셀 전극(PH) 및 하이 액정 캐패시터(CH)를 포함한다.
상기 로우 픽셀은 제1 로우 스위칭 소자(TLA), 제2 로우 스위칭 소자(TLB), 로우 픽셀 전극(PL) 및 로우 액정 캐패시터(CL)를 포함한다.
도 10에서는 4행 2열로 배치되는 8개의 픽셀을 도시하였다.
제1 픽셀(P1)은 제1 하이 픽셀(PH1) 및 제1 로우 픽셀(PL1)을 포함한다. 제2 픽셀(P2)은 상기 제1 픽셀(P1)과 상기 제1 방향(D1)으로 이웃한다. 상기 제2 픽셀(P2)은 제2 하이 픽셀(PH2) 및 제2 로우 픽셀(PL2)을 포함한다. 제3 픽셀(P3)은 상기 제1 픽셀(P1)과 상기 제2 방향(D2)으로 이웃한다. 상기 제3 픽셀(P3)은 제3 하이 픽셀(PH3) 및 제3 로우 픽셀(PL3)을 포함한다. 제4 픽셀(P4)은 상기 제3 픽셀(P3)과 상기 제1 방향(D1)으로 이웃한다. 상기 제4 픽셀(P4)은 제4 하이 픽셀(PH4) 및 제4 로우 픽셀(PL4)을 포함한다. 제5 픽셀(P5)은 상기 제3 픽셀(P3)과 상기 제2 방향(D2)으로 이웃한다. 상기 제5 픽셀(P5)은 제5 하이 픽셀(PH5) 및 제5 로우 픽셀(PL5)을 포함한다. 제6 픽셀(P6)은 상기 제5 픽셀(P5)과 상기 제1 방향(D1)으로 이웃한다. 상기 제6 픽셀(P6)은 제6 하이 픽셀(PH6) 및 제6 로우 픽셀(PL6)을 포함한다. 제7 픽셀(P7)은 상기 제5 픽셀(P5)과 상기 제2 방향(D2)으로 이웃한다. 상기 제7 픽셀(P7)은 제7 하이 픽셀(PH7) 및 제7 로우 픽셀(PL7)을 포함한다. 제8 픽셀(P8)은 상기 제8 픽셀(P8)과 상기 제1 방향(D1)으로 이웃한다. 상기 제8 픽셀(P8)은 제8 하이 픽셀(PH8) 및 제8 로우 픽셀(PL8)을 포함한다.
예를 들어, 상기 픽셀들(P1 내지 P8)은 1 도트(dot) 엇갈림 구조로 배치된다.
상기 제1 픽셀(P1)은 제1 게이트 신호가 인가되는 제1 게이트 라인(GL1), 제1 데이터 전압이 인가되는 제1 데이터 라인(DL1) 및 제1 분배 전압(RDCOM1)이 인가되는 제1 분배 전압 라인에 연결된다.
상기 제1 하이 픽셀(PH1)은 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제1 하이 계조를 표시한다.
상기 제1 로우 픽셀(PL1)은 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제1 분배 전압(RDCOM1)을 기초로 제1 로우 계조를 표시한다.
상기 제2 픽셀(P2)은 상기 제1 게이트 라인(GL1), 제2 데이터 전압이 인가되는 제2 데이터 라인(DL2) 및 상기 제1 분배 전압(RDCOM1)과 상이한 제2 분배 전압(RDCOM2)이 인가되는 제2 분배 전압 라인에 연결된다.
상기 제2 하이 픽셀(PH2)은 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압 및 상기 공통 전압(LCCOM)을 기초로 제2 하이 계조를 표시한다.
상기 제2 로우 픽셀(PL2)은 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압, 상기 공통 전압(LCCOM) 및 상기 제2 분배 전압(RDCOM2)을 기초로 제2 로우 계조를 표시한다.
상기 제3 픽셀(P3)은 상기 제2 게이트 라인(GL2), 상기 제2 데이터 라인(DL2) 및 상기 제1 분배 전압 라인에 연결된다.
상기 제4 픽셀(P4)은 상기 제2 게이트 라인(GL2), 상기 제3 데이터 라인(DL3) 및 상기 제2 분배 전압 라인에 연결된다.
상기 제5 픽셀(P5)은 상기 제3 게이트 라인(GL3), 상기 제1 데이터 라인(DL1) 및 상기 제1 분배 전압 라인에 연결된다.
상기 제6 픽셀(P6)은 상기 제3 게이트 라인(GL3), 제2 데이터 라인(DL2) 및 상기 제2 분배 전압 라인에 연결된다.
상기 제7 픽셀(P7)은 상기 제4 게이트 라인(GL4), 상기 제2 데이터 라인(DL2) 및 상기 제1 분배 전압 라인에 연결된다.
상기 제8 픽셀(P8)은 상기 제4 게이트 라인(GL4), 제3 데이터 라인(DL3) 및 상기 제2 분배 전압 라인에 연결된다.
본 실시예에서, 상기 제1 픽셀 열에 인가되는 상기 제1 분배 전압(RDCOM1)과 상기 제2 픽셀 열에 인가되는 상기 제2 분배 전압(RDCOM2)은 서로 상이하다. 따라서, 상기 픽셀들에 인가되는 데이터 전압이 모두 동일한 경우에, 상기 제1 픽셀 열에 배치되는 하이 픽셀의 계조는 상기 제2 픽셀 열에 배치되는 하이 픽셀의 계조와 동일할 수 있다. 반면, 상기 제1 픽셀 열에 배치되는 로우 픽셀의 계조는 상기 제2 픽셀 열에 배치되는 로우 픽셀의 계조와 상이할 수 있다.
도 10에서는 상기 픽셀들에 인가되는 데이터 전압들이 모두 동일한 계조를 나타내는 경우를 예시하였다.
상기 제1 하이 픽셀(PH1)은 H 계조를 표시하고, 상기 제1 로우 픽셀(PL1)은 L 계조를 표시하며, 상기 제2 하이 픽셀은 H 계조를 표시하고, 상기 제2 로우 픽셀은 L2 계조를 표시한다. 상기 제3 하이 픽셀(PH3)은 M 계조를 표시하고, 상기 제3 로우 픽셀(PL3)은 상기 LM 계조를 표시하며, 상기 제4 하이 픽셀(PH4)은 상기 M 계조를 표시하고, 상기 제4 로우 픽셀(PL4)은 상기 LM2 계조를 표시한다. 상기 제5 하이 픽셀(PH5)은 H 계조를 표시하고, 상기 제5 로우 픽셀(PL5)은 L 계조를 표시하며, 상기 제6 하이 픽셀은 L 계조를 표시하고, 상기 제6 로우 픽셀은 L2 계조를 표시한다. 상기 제7 하이 픽셀(PH7)은 M 계조를 표시하고, 상기 제7 로우 픽셀(PL7)은 상기 LM 계조를 표시하며, 상기 제8 하이 픽셀(PH8)은 상기 M 계조를 표시하고, 상기 제8 로우 픽셀(PL8)은 상기 LM2 계조를 표시한다.
다음 프레임에서, 상기 H 계조를 나타내는 하이 픽셀은 M 계조를 나타낼 수 있고, 상기 M 계조를 나타내는 하이 픽셀은 H 계조를 나타낼 수 있다. 상기 L 계조를 나타내는 로우 픽셀은 LM 계조를 나타낼 수 있고, 상기 LM 계조를 나타내는 하이 픽셀은 L 계조를 나타낼 수 있다. 상기 L2 계조를 나타내는 로우 픽셀은 LM2 계조를 나타낼 수 있고, 상기 LM2 계조를 나타내는 하이 픽셀은 L2 계조를 나타낼 수 있다.
그러나, 본 발명은 이에 한정되지 않는다. 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2)을 적절히 조절하여, 상기 다음 프레임의 계조를 자유롭게 조절할 수 있다.
상기 표시 패널(100)은 제1 픽셀(P1) 내지 제8 픽셀(P8)을 통해 H, L, L2, M, LM, LM2의 6개의 계조를 이용하여 하나의 계조를 표현할 수 있다. 또한, 각 프레임마다 6개의 계조들의 위치를 변화시킬 수 있다. 따라서, 상기 표시 패널(100)의 측면 시인성을 향상시킬 수 있다.
본 실시예에서, 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2)은 1 도트(dot) 단위로 가변할 수 있다. 예를 들어, 상기 제1 분배 전압 및 상기 제2 분배 전압은 1개의 게이트 신호의 폭을 주기로 가변할 수 있다.
예를 들어, 상기 제1 분배 전압(RDCOM1)은 제1 및 제3 게이트 신호(GS1, GS3)의 하이 구간에 대응하여 제1 레벨을 갖고, 제2 및 제4 게이트 신호(GS2, GS4)의 하이 구간에 대응하여 제2 레벨을 갖는다. 상기 제2 분배 전압(RDCOM2)은 제1 및 제3 게이트 신호(GS1, GS3)의 하이 구간에 대응하여 제3 레벨을 갖고, 제2 및 제4 게이트 신호(GS2, GS4)의 하이 구간에 대응하여 제4 레벨을 갖는다.
예를 들어, 상기 제1 분배 전압(RDCOM1)의 가변 폭은 상기 제2 분배 전압(RDCOM2)의 가변 폭과 동일할 수 있다. 이와는 달리, 상기 제1 분배 전압(RDCOM1)의 가변 폭은 상기 제2 분배 전압(RDCOM2)의 가변 폭과 상이할 수 있다.
예를 들어, 각 구간에서 상기 제1 분배 전압(RDCOM1) 및 상기 제2 분배 전압(RDCOM2) 중 어느 하나는 상기 공통 전압(LCCOM)보다 크고 나머지 하나는 상기 공통 전압(LCCOM)보다 작을 수 있다.
본 실시예에 따르면, 로우 픽셀에 인가되는 분배 전압을 조절하여 로우 픽셀의 계조를 설정할 수 있다. 이웃한 제1 로우 픽셀 및 제2 로우 픽셀(PL1, PL2)에 서로 다른 분배 전압(RDCOM1, RDCOM2)을 인가하여 동일한 데이터 전압에 대해 제1 로우 계조 및 제2 로우 계조를 다르게 조절할 수 있다. 따라서, 표시 패널(100)의 측면 시인성을 향상시킬 수 있다.
또한, 시분할 구동을 이용할 경우, 더욱 많은 계조를 사용하여 하나의 계조를 표현할 수 있다. 따라서, 표시 패널(100)의 측면 시인성을 더욱 향상시킬 수 있다.
이상에서 설명한 본 발명에 따른 표시 패널 및 이를 포함하는 표시 장치에 따르면, 표시 패널의 측면 시인성을 개선하여 표시 장치의 품질을 향상시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200: 타이밍 컨트롤러
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부

Claims (20)

  1. 제1 게이트 신호에 응답하여 제1 데이터 전압 및 공통 전압을 기초로 제1 하이 계조를 표시하는 제1 하이 픽셀 및 상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압, 상기 공통 전압 및 제1 분배 전압을 기초로 제1 로우 계조를 표시하는 제1 로우 픽셀을 포함하는 제1 픽셀; 및
    상기 제1 픽셀과 제1 방향으로 이웃하고, 상기 제1 게이트 신호에 응답하여 제2 데이터 전압 및 상기 공통 전압을 기초로 제2 하이 계조를 표시하는 제2 하이 픽셀 및 상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압, 상기 공통 전압 및 상기 제1 분배 전압과 다른 제2 분배 전압을 기초로 제2 로우 계조를 표시하는 제2 로우 픽셀을 포함하는 제2 픽셀을 포함하는 표시 패널.
  2. 제1항에 있어서, 상기 제1 하이 픽셀은
    제1 하이 픽셀 전극; 및
    상기 제1 게이트 신호를 인가하는 제1 게이트 라인, 상기 제1 데이터 전압을 인가하는 제1 데이터 라인 및 상기 제1 하이 픽셀 전극에 연결되는 제1 하이 스위칭 소자를 포함하고,
    상기 제1 로우 픽셀은
    제1 로우 픽셀 전극;
    상기 제1 게이트 라인, 상기 제1 데이터 라인 및 상기 제1 로우 픽셀 전극에 연결되는 제1 로우 스위칭 소자; 및
    상기 제1 게이트 라인, 상기 제1 로우 픽셀 전극 및 상기 제1 분배 전압을 인가하는 제1 분배 전압 라인에 연결되는 제2 로우 스위칭 소자를 포함하는 것을 특징으로 하는 표시 패널.
  3. 제2항에 있어서, 상기 제1 분배 전압 라인은 상기 제1 데이터 라인과 평행하게 연장되고,
    상기 제1 분배 전압 라인은 상기 제1 데이터 라인 및 상기 제2 데이터 라인 사이에 배치되는 것을 특징으로 하는 표시 패널.
  4. 제3항에 있어서, 상기 제1 분배 전압 라인은 상기 데이터 라인 및 상기 제2 데이터 라인과 동일한 층에 형성되는 것을 특징으로 하는 표시 패널.
  5. 제1항에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 프레임에 따라 가변하는 것을 특징으로 하는 표시 패널.
  6. 제5항에 있어서, 상기 제1 데이터 전압 및 상기 제2 데이터 전압이 동일한 계조를 나타낼 때,
    제1 프레임에서, 상기 제1 하이 픽셀은 H 계조를 표시하고, 상기 제1 로우 픽셀은 상기 H 계조보다 낮은 L 계조를 표시하며, 상기 제2 하이 픽셀은 상기 H 계조를 표시하고, 상기 제2 로우 픽셀은 상기 L 계조와 상이한 L2 계조를 표시하며,
    제2 프레임에서, 상기 제1 하이 픽셀은 상기 H 계조와 상이한 M 계조를 표시하고, 상기 제1 로우 픽셀은 상기 M 계조보다 낮고, 상기 L 계조와 상이한 LM 계조를 표시하며, 상기 제2 하이 픽셀은 상기 M 계조를 표시하고, 상기 제2 로우 픽셀은 상기 LM 계조와 상이한 LM2 계조를 표시하는 것을 특징으로 하는 표시 패널.
  7. 제5항에 있어서, 상기 제1 게이트 신호에 응답하여 제3 데이터 전압 및 공통 전압을 기초로 제3 하이 계조를 표시하는 제3 하이 픽셀 및 상기 제3 게이트 신호에 응답하여 상기 제3 데이터 전압, 상기 공통 전압 및 상기 제1 분배 전압을 기초로 제3 로우 계조를 표시하는 제3 로우 픽셀을 포함하는 제3 픽셀; 및
    상기 제1 게이트 신호에 응답하여 제4 데이터 전압 및 상기 공통 전압을 기초로 제4 하이 계조를 표시하는 제4 하이 픽셀 및 상기 제1 게이트 신호에 응답하여 상기 제4 데이터 전압, 상기 공통 전압 및 상기 제2 분배 전압을 기초로 제4 로우 계조를 표시하는 제4 로우 픽셀을 포함하는 제4 픽셀을 더 포함하는 것을 특징으로 하는 표시 패널.
  8. 제7항에 있어서, 상기 제1 데이터 전압, 상기 제2 데이터 전압, 상기 제3 데이터 전압 및 상기 제4 데이터 전압이 동일한 계조를 나타낼 때,
    제1 프레임에서, 상기 제1 하이 픽셀은 H 계조를 표시하고, 상기 제1 로우 픽셀은 상기 H 계조보다 낮은 L 계조를 표시하며, 상기 제2 하이 픽셀은 상기 H 계조를 표시하고, 상기 제2 로우 픽셀은 상기 L 계조와 상이한 L2 계조를 표시하며, 상기 제3 하이 픽셀은 상기 H 계조와 상이한 M 계조를 표시하고, 상기 제3 로우 픽셀은 상기 M 계조보다 낮고, 상기 L 계조와 상이한 LM 계조를 표시하며, 상기 제4 하이 픽셀은 상기 M 계조를 표시하고, 상기 제4 로우 픽셀은 상기 LM 계조와 상이한 LM2 계조를 표시하며,
    제2 프레임에서, 상기 제1 하이 픽셀은 상기 M 계조를 표시하고, 상기 제1 로우 픽셀은 상기 LM 계조를 표시하며, 상기 제2 하이 픽셀은 상기 M 계조를 표시하고, 상기 제2 로우 픽셀은 상기 LM2 계조를 표시하며, 상기 제3 하이 픽셀은 상기 H 계조를 표시하고, 상기 제3 로우 픽셀은 상기 L 계조를 표시하며, 상기 제4 하이 픽셀은 상기 H 계조를 표시하고, 상기 제4 로우 픽셀은 상기 L2 계조를 표시하는 것을 특징으로 하는 표시 패널.
  9. 제1항에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 2개의 게이트 신호의 폭을 주기로 가변하는 것을 특징으로 하는 표시 패널.
  10. 제9항에 있어서, 상기 제1 픽셀과 상기 제1 방향과 교차하는 제2 방향으로 순차적으로 배치되는 제3 픽셀, 제5 픽셀 및 제7 픽셀, 상기 제2 픽셀과 상기 제2 방향으로 순차적으로 배치되는 제4 픽셀, 제6 픽셀 및 제8 픽셀을 더 포함하고,
    상기 제1 데이터 전압을 인가하는 제1 데이터 라인은 상기 제1 픽셀 및 상기 제3 픽셀에 연결되고, 상기 제2 데이터 전압을 인가하는 제2 데이터 라인은 상기 제2 픽셀, 상기 제4 픽셀, 상기 제5 픽셀 및 상기 제7 픽셀에 연결되는 것을 특징으로 하는 표시 패널.
  11. 제1항에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 하나의 게이트 신호의 폭을 주기로 가변하는 것을 특징으로 하는 표시 패널.
  12. 제11항에 있어서, 상기 제1 픽셀과 상기 제1 방향과 교차하는 제2 방향으로 순차적으로 배치되는 제3 픽셀, 제5 픽셀 및 제7 픽셀, 상기 제2 픽셀과 상기 제2 방향으로 순차적으로 배치되는 제4 픽셀, 제6 픽셀 및 제8 픽셀을 더 포함하고,
    상기 제1 데이터 전압을 인가하는 제1 데이터 라인은 상기 제1 픽셀 및 상기 제5 픽셀에 연결되고, 상기 제2 데이터 전압을 인가하는 제2 데이터 라인은 상기 제2 픽셀, 상기 제3 픽셀, 상기 제6 픽셀 및 상기 제7 픽셀에 연결되는 것을 특징으로 하는 표시 패널.
  13. 제1항에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 동일한 주기로 가변하고,
    상기 제1 분배 전압의 가변 폭은 상기 제2 분배 전압의 가변 폭과 동일한 것을 특징으로 하는 표시 패널.
  14. 제1 게이트 신호에 응답하여 제1 데이터 전압 및 공통 전압을 기초로 제1 하이 픽셀에 제1 하이 계조를 표시하는 단계;
    상기 제1 게이트 신호에 응답하여 상기 제1 데이터 전압, 상기 공통 전압 및 제1 분배 전압을 기초로 제1 로우 픽셀에 제1 로우 계조를 표시하는 단계;
    상기 제1 게이트 신호에 응답하여 제2 데이터 전압 및 상기 공통 전압을 기초로 제2 하이 픽셀에 제2 하이 계조를 표시하는 단계; 및
    상기 제1 게이트 신호에 응답하여 상기 제2 데이터 전압, 상기 공통 전압 및 상기 제1 분배 전압과 다른 제2 분배 전압을 기초로 제2 로우 픽셀에 제2 로우 계조를 표시하는 단계를 포함하는 표시 패널의 구동 방법.
  15. 제14항에 있어서, 상기 제1 하이 픽셀은
    제1 하이 픽셀 전극; 및
    상기 제1 게이트 신호를 인가하는 제1 게이트 라인, 상기 제1 데이터 전압을 인가하는 제1 데이터 라인 및 상기 제1 하이 픽셀 전극에 연결되는 제1 하이 스위칭 소자를 포함하고,
    상기 제1 로우 픽셀은
    제1 로우 픽셀 전극;
    상기 제1 게이트 라인, 상기 제1 데이터 라인 및 상기 제1 로우 픽셀 전극에 연결되는 제1 로우 스위칭 소자; 및
    상기 제1 게이트 라인, 상기 제1 로우 픽셀 전극 및 상기 제1 분배 전압을 인가하는 제1 분배 전압 라인에 연결되는 제2 로우 스위칭 소자를 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  16. 제14항에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 프레임에 따라 가변하는 것을 특징으로 하는 표시 패널의 구동 방법.
  17. 제16항에 있어서, 상기 제1 데이터 전압 및 상기 제2 데이터 전압이 동일한 계조를 나타낼 때,
    제1 프레임에서, 상기 제1 하이 픽셀은 H 계조를 표시하고, 상기 제1 로우 픽셀은 상기 H 계조보다 낮은 L 계조를 표시하며, 상기 제2 하이 픽셀은 상기 H 계조를 표시하고, 상기 제2 로우 픽셀은 상기 L 계조와 상이한 L2 계조를 표시하며,
    제2 프레임에서, 상기 제1 하이 픽셀은 상기 H 계조와 상이한 M 계조를 표시하고, 상기 제1 로우 픽셀은 상기 M 계조보다 낮고, 상기 L 계조와 상이한 LM 계조를 표시하며, 상기 제2 하이 픽셀은 상기 M 계조를 표시하고, 상기 제2 로우 픽셀은 상기 LM 계조와 상이한 LM2 계조를 표시하는 것을 특징으로 하는 표시 패널의 구동 방법.
  18. 제14항에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 2개의 게이트 신호의 폭을 주기로 가변하는 것을 특징으로 하는 표시 패널의 구동 방법.
  19. 제14항에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 하나의 게이트 신호의 폭을 주기로 가변하는 것을 특징으로 하는 표시 패널의 구동 방법.
  20. 제14항에 있어서, 상기 제1 분배 전압 및 상기 제2 분배 전압은 동일한 주기로 가변하고,
    상기 제1 분배 전압의 가변 폭은 상기 제2 분배 전압의 가변 폭과 동일한 것을 특징으로 하는 표시 패널의 구동 방법.
KR1020140002978A 2014-01-09 2014-01-09 표시 패널 및 이의 구동 방법 KR102188976B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020140002978A KR102188976B1 (ko) 2014-01-09 2014-01-09 표시 패널 및 이의 구동 방법
US14/454,646 US9257088B2 (en) 2014-01-09 2014-08-07 Display panel and method of driving the same
TW104100566A TWI624825B (zh) 2014-01-09 2015-01-08 顯示面板
CN201510010557.8A CN104777688B (zh) 2014-01-09 2015-01-09 显示面板及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140002978A KR102188976B1 (ko) 2014-01-09 2014-01-09 표시 패널 및 이의 구동 방법

Publications (2)

Publication Number Publication Date
KR20150083343A true KR20150083343A (ko) 2015-07-17
KR102188976B1 KR102188976B1 (ko) 2020-12-10

Family

ID=53495676

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140002978A KR102188976B1 (ko) 2014-01-09 2014-01-09 표시 패널 및 이의 구동 방법

Country Status (4)

Country Link
US (1) US9257088B2 (ko)
KR (1) KR102188976B1 (ko)
CN (1) CN104777688B (ko)
TW (1) TWI624825B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170043712A (ko) * 2015-10-13 2017-04-24 삼성디스플레이 주식회사 표시장치 및 그의 구동방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101731178B1 (ko) * 2015-10-02 2017-04-28 엘지디스플레이 주식회사 유기 발광 표시장치와 그 구동 방법
CN106775529A (zh) * 2016-12-15 2017-05-31 广州视源电子科技股份有限公司 显示设备的调整方法和装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080092570A (ko) * 2007-04-12 2008-10-16 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR20100042359A (ko) * 2008-10-16 2010-04-26 삼성전자주식회사 표시 장치
KR20120070986A (ko) * 2010-12-22 2012-07-02 엘지디스플레이 주식회사 영상표시장치

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101510034B (zh) * 2003-12-05 2013-06-19 夏普株式会社 液晶显示器
KR101171176B1 (ko) * 2004-12-20 2012-08-06 삼성전자주식회사 박막 트랜지스터 표시판 및 표시 장치
US7764329B2 (en) * 2005-12-02 2010-07-27 Au Optronics Corp. MVA LCD device and pixel circuit thereof
KR101659831B1 (ko) 2010-04-22 2016-09-27 삼성디스플레이 주식회사 액정표시장치, 이를 구동하는 방법 및 이의 제조 방법
KR101833498B1 (ko) 2010-10-29 2018-03-02 삼성디스플레이 주식회사 액정 표시 장치
KR101825214B1 (ko) 2011-06-17 2018-03-15 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR102018191B1 (ko) 2011-11-08 2019-10-22 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR101944482B1 (ko) 2012-01-18 2019-02-07 삼성디스플레이 주식회사 표시 패널 및 이의 구동 방법
TWI475546B (zh) * 2012-02-02 2015-03-01 Innocom Tech Shenzhen Co Ltd 顯示裝置及其驅動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080092570A (ko) * 2007-04-12 2008-10-16 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR20100042359A (ko) * 2008-10-16 2010-04-26 삼성전자주식회사 표시 장치
KR20120070986A (ko) * 2010-12-22 2012-07-02 엘지디스플레이 주식회사 영상표시장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170043712A (ko) * 2015-10-13 2017-04-24 삼성디스플레이 주식회사 표시장치 및 그의 구동방법

Also Published As

Publication number Publication date
KR102188976B1 (ko) 2020-12-10
US20150194120A1 (en) 2015-07-09
TW201532028A (zh) 2015-08-16
US9257088B2 (en) 2016-02-09
CN104777688B (zh) 2019-09-17
CN104777688A (zh) 2015-07-15
TWI624825B (zh) 2018-05-21

Similar Documents

Publication Publication Date Title
KR101563265B1 (ko) 표시장치 및 그 구동 방법
EP2525349B1 (en) Gate driver and liquid crystal display including the same
KR101341906B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
CN102265327B (zh) 显示装置和显示装置的驱动方法
KR102021579B1 (ko) 액정 표시 장치 및 그 구동 방법
KR102099281B1 (ko) 액정 표시 장치 및 그 구동 방법
US20150325165A1 (en) Display device and display method
KR20150042088A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20120082671A (ko) 감마전압 생성장치, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법
JP2015018066A (ja) 表示装置
KR20150005259A (ko) 표시 패널 및 이를 포함하는 표시 장치
US20160217754A1 (en) Display device and driving method thereof
KR102188976B1 (ko) 표시 패널 및 이의 구동 방법
KR20180094180A (ko) 액정 표시 장치
KR20130102185A (ko) 영상표시장치 및 그 구동방법
KR20120128904A (ko) 액정 표시 장치의 구동 장치 및 방법
KR101988526B1 (ko) 저속 구동용 표시장치와 그 구동방법
KR20130020308A (ko) 액정패널의 구동방법
KR101809746B1 (ko) 액정표시장치
KR20140093474A (ko) 액정표시장치
KR102028993B1 (ko) 액정 표시 장치
KR101535818B1 (ko) 액정 표시 장치
KR100926107B1 (ko) 액정 표시 장치 및 그 구동방법
KR20170067402A (ko) 액정표시장치
KR20120119019A (ko) 액정표시장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant