KR20140129726A - 저속 구동용 표시장치와 그 구동방법 - Google Patents

저속 구동용 표시장치와 그 구동방법 Download PDF

Info

Publication number
KR20140129726A
KR20140129726A KR1020130048375A KR20130048375A KR20140129726A KR 20140129726 A KR20140129726 A KR 20140129726A KR 1020130048375 A KR1020130048375 A KR 1020130048375A KR 20130048375 A KR20130048375 A KR 20130048375A KR 20140129726 A KR20140129726 A KR 20140129726A
Authority
KR
South Korea
Prior art keywords
gate
pixel
line
frame
sub
Prior art date
Application number
KR1020130048375A
Other languages
English (en)
Other versions
KR101988526B1 (ko
Inventor
오대석
이주영
박용화
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130048375A priority Critical patent/KR101988526B1/ko
Publication of KR20140129726A publication Critical patent/KR20140129726A/ko
Application granted granted Critical
Publication of KR101988526B1 publication Critical patent/KR101988526B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 실시예에 따른 저속 구동용 표시장치는 다수의 게이트라인들과 다수의 데이터라인들이 교차되고 그 교차부마다 화소가 형성된 표시패널; 상기 데이터라인들에 데이터전압을 공급하는 소스 드라이버; 상기 게이트라인들에 게이트펄스를 공급하는 게이트 드라이버; 및 1 프레임을 n(n은 4이상의 양의 정수)개의 서브 프레임들로 시분할함과 아울러 상기 게이트라인들을 n개의 게이트 그룹들로 그룹핑하고, 상기 게이트 드라이버의 동작을 제어하여 상기 n개의 게이트 그룹들을 상기 n개의 서브 프레임들에 분산시켜 스캔하여 게이트라인 1개를 스캔하는 데 소요되는 1 게이트 타임을 n 수평기간으로 늘리되, 상기 게이트 그룹들의 스캔 순서를 지그 재그 형태로 제어하는 타이밍 콘트롤러를 구비하고; 상기 게이트 그룹들을 스캔하기 위한 게이트펄스는, 게이트 하이전압과 게이트 로우전압 사이에서 스윙되되, 상기 1 게이트 타임 중 최초 1 수평기간 동안 상기 게이트 하이전압으로 유지되고, 상기 1 게이트 타임 중 상기 최초 1 수평기간을 제외한 나머지 (n-1) 수평기간 내에서 미리 정해진 GPM 기울기에 따라 상기 게이트 하이전압에서 상기 게이트 로우전압을 향하여 낮아지고; 상기 n 수평기간은, 1 프레임기간을 상기 게이트라인들의 개수로 나눈 값으로 정의되는 1 수평기간에 상기 n을 곱한 값을 지시한다.

Description

저속 구동용 표시장치와 그 구동방법{Display Device For Low-speed Driving And Driving Method Of The Same}
본 발명은 저속 구동용 표시장치와 그 구동방법에 관한 것이다.
표시장치는 휴대용 정보기기, 사무기기, 컴퓨터, 텔레비젼 등, 다양한 표시기에 이용되고 있다. 표시장치는 화상 표시를 위한 표시패널과, 이 표시패널을 구동하기 위한 드라이버를 포함한다. 표시패널에는 다수의 데이터라인들과 다수의 게이트라인들이 형성되고, 이들의 교차 영역마다 화소가 형성된다. 드라이버는 데이터라인들을 구동하기 위한 소스 드라이버와 게이트라인들을 구동하기 위한 게이트 드라이버를 포함한다.
표시장치에서 소비전력을 줄이기 위한 방안은 여러 가지가 알려져 있는데, 그 중 하나가 저속 구동 기술이다. 저속 구동 기술은 입력 프레임 주파수보다 낮은 프레임 주파수로 표시장치의 화면 전체를 리프레쉬 시킨다. 저속 구동 기술은 도 1과 같은 스킵 구동(skip driving)을 통해 구현될 수 있다. 스킵 구동은 1 프레임을 다수의 서브 프레임들로 시분할하고, 상기 서브 프레임들 중 첫 번째 서브 프레임에서 모든 게이트라인들을 스캔하여 화면 전체의 영상을 리프레쉬 시키고, 상기 첫 번째 서브 프레임을 제외한 나머지 서브 프레임들에서 리프레쉬 영상을 유지시킨다.
일 예로, 도 1과 같이 호스트로부터 60Hz의 입력 프레임 주파수로 영상이 입력될 때, 표시장치의 드라이버 IC(Intergrated)는 도 2와 같이 1 프레임을 제1 내지 제4 서브 프레임(SF1~SF4)로 분할하고, 제1 서브 프레임(SF1)에서 모든 게이트라인들을 스캔하여 화면 전체의 영상을 리프레쉬 시키고, 제2 내지 제4 서브 프레임(SF2~SF4)에서 리프레쉬 영상을 유지시킴으로써, 15Hz의 프레임 주파수로 표시패널을 구동시킬 수 있게 된다.
프레임 주파수는 1초당 구동되는 프레임 수를 지시한다. 일반적으로 프레임 주파수가 낮아질수록 소비 전류가 줄어드는 장점이 있다. 하지만, 프레임 주파수가 낮아질수록 화면의 리프레쉬 주기가 길어지기 때문에, 낮은 프레임 주파수에서는 누설 전류(Ioff)에 의한 화소 전압 강하가 육안으로 관찰되며, 그 결과 플리커가 심해지는 등 화질 저하가 나타날 수 있다.
화소 전압(Vp)은 도 3과 같이 게이트 오프 타임시 발생되는 누설 전류(Ioff)의 영향으로 게이트펄스(SP)가 재차 온 레벨(게이트 하이전압)로 상승될 때까지 점차 낮아진다. 도 3에서, "Vdata"는 데이터전압을, "Vcom"은 공통전압을 각각 지시한다. 1 프레임 기간마다 "Vdata"는 "Vcom"을 기준으로 스윙하여 극성 반전 구동을 구현한다. "Vcom"보다 높은 레벨의 "Vdata"가 입력되면 정극성(+) 화소 전압(Vp)이 구현되고, 반대로 "Vcom"보다 낮은 레벨의 "Vdata"가 입력되면 부극성(-) 화소 전압(Vp)이 구현된다.
전술한 TFT의 누설 전류(Ioff)에 의해 도 2와 같은 스킵 구동에 의한 저주파 구동 기술에서는 동일한 프레임을 구성하는 서브 프레임들 간 휘도 편차가 심화되고, 그 결과 플리커가 쉽게 시인된다. 플리커의 발생요인으로는 액정의 홀드 특성, 위치별 옵셋 전압 차이, 위치별 킥백 전압(ΔVp) 차이 등이 있으며, 이들 중 특히 위치별 킥백 전압(ΔVp) 차이가 플리커 발생의 주요인이다. 킥백 전압(ΔVp)은 TFT가 턴 온 상태에서 턴 오프 상태로 전환되는 시점에서 액정 커패시터의 화소전압이 쉬프트되는 전압량을 지시하는 것으로, 그 값은 TFT의 게이트-소스 간 기생 용량(Cgs)의 크기에 비례한다. 킥백 전압(ΔVp)의 크기는 게이트펄스의 폴링 딜레이가 작은 지점(즉, 게이트 드라이버로부터 가까운 지점)에서 커지고, 반대로 게이트펄스의 폴링 딜레이가 큰 지점(즉, 게이트 드라이버로부터 먼 지점)에서 작아진다. 킥백 전압(ΔVp)의 위치별 편차는 공통전압(Vcom)의 편차를 야기하여 플리커를 유발한다. 플리커를 경감시키기 위해서는 누설 전류(Ioff)에 의한 위치별 킥백 전압(ΔVp) 차이를 줄일 필요가 있다.
따라서, 본 발명의 목적은 TFT의 누설 전류 특성에 의한 위치별 킥백 전압 차이를 줄임으로써 저속 구동 구현시 플리커를 방지할 수 있도록 한 저속 구동용 표시장치와 그 구동방법을 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 저속 구동용 표시장치는 다수의 게이트라인들과 다수의 데이터라인들이 교차되고 그 교차부마다 화소가 형성된 표시패널; 상기 데이터라인들에 데이터전압을 공급하는 소스 드라이버; 상기 게이트라인들에 게이트펄스를 공급하는 게이트 드라이버; 및 1 프레임을 n(n은 4이상의 양의 정수)개의 서브 프레임들로 시분할함과 아울러 상기 게이트라인들을 n개의 게이트 그룹들로 그룹핑하고, 상기 게이트 드라이버의 동작을 제어하여 상기 n개의 게이트 그룹들을 상기 n개의 서브 프레임들에 분산시켜 스캔하여 게이트라인 1개를 스캔하는 데 소요되는 1 게이트 타임을 n 수평기간으로 늘리되, 상기 게이트 그룹들의 스캔 순서를 지그 재그 형태로 제어하는 타이밍 콘트롤러를 구비하고; 상기 게이트 그룹들을 스캔하기 위한 게이트펄스는, 게이트 하이전압과 게이트 로우전압 사이에서 스윙되되, 상기 1 게이트 타임 중 최초 1 수평기간 동안 상기 게이트 하이전압으로 유지되고, 상기 1 게이트 타임 중 상기 최초 1 수평기간을 제외한 나머지 (n-1) 수평기간 내에서 미리 정해진 GPM 기울기에 따라 상기 게이트 하이전압에서 상기 게이트 로우전압을 향하여 낮아지고; 상기 n 수평기간은, 1 프레임기간을 상기 게이트라인들의 개수로 나눈 값으로 정의되는 1 수평기간에 상기 n을 곱한 값을 지시한다.
상기 데이터라인들은, 제2 데이터라인을 사이에 두고 좌우에 배치된 제1 데이터라인과 제3 데이터라인을 포함하고; 상기 n개의 게이트 그룹들은, 제1 게이트라인을 포함한 제1 게이트 그룹과, 상기 제1 게이트라인 아래의 제2 게이트라인을 포함한 제2 게이트 그룹과, 상기 제2 게이트라인 아래의 제3 게이트라인을 포함한 제3 게이트 그룹과, 상기 제3 게이트라인 아래의 제4 게이트라인을 포함한 제4 게이트 그룹을 포함한다.
상기 표시패널은, 상기 제1 게이트라인과 상기 제2 게이트라인에 선택적으로 접속되어 기수 수평라인에 배치되는 제1 내지 제4 화소; 및 상기 제3 게이트라인과 상기 제4 게이트라인에 선택적으로 접속되어 우수 수평라인에 배치되는 제5 내지 제8 화소를 포함한다.
상기 제1 화소는 TFT를 통해 상기 제1 데이터라인과 상기 제2 게이트라인에 접속되고; 상기 제2 화소는 상기 제1 화소의 우측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제1 게이트라인에 접속되고; 상기 제3 화소는 상기 제2 화소의 우측에 배치되며 TFT를 통해 상기 제3 데이터라인과 상기 제1 게이트라인에 접속되고; 상기 제4 화소는 상기 제3 화소의 우측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제2 게이트라인에 접속되며; 상기 제5 화소는 상기 제1 화소의 하측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제3 게이트라인에 접속되고; 상기 제6 화소는 상기 제2 화소의 하측과 상기 제5 화소의 우측에 배치되며 TFT를 통해 상기 제1 데이터라인과 상기 제4 게이트라인에 접속되고; 상기 제7 화소는 상기 제3 화소의 하측과 상기 제6 화소의 우측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제4 게이트라인에 접속되고; 상기 제8 화소는 상기 제4 화소의 하측과 상기 제7 화소의 우측에 배치되며 TFT를 통해 상기 제3 데이터라인과 상기 제3 게이트라인에 접속된다.
상기 1 프레임이 제1 내지 제4 서브 프레임으로 구성되고, 상기 게이트라인들이 제1 내지 제4 게이트 그룹으로 그룹핑될 때, 상기 게이트 드라이버는 상기 타이밍 콘트롤러의 제어하에, 상기 제1 게이트 그룹을 상기 제1 서브 프레임에서 순차 스캔한 후, 상기 제3 게이트 그룹을 상기 제2 서브 프레임에서 순차 스캔한 다음, 상기 제2 게이트 그룹을 상기 제3 서브 프레임에서 순차 스캔한 후, 상기 제4 게이트 그룹을 제4 서브 프레임에서 순차 스캔한다.
상기 1 프레임이 제1 내지 제4 서브 프레임으로 구성되고, 상기 게이트라인들이 제1 내지 제4 게이트 그룹으로 그룹핑될 때, 상기 게이트 드라이버는 상기 타이밍 콘트롤러의 제어하에, 상기 제2 게이트 그룹을 상기 제1 서브 프레임에서 순차 스캔한 후, 상기 제3 게이트 그룹을 상기 제2 서브 프레임에서 순차 스캔한 다음, 상기 제1 게이트 그룹을 상기 제3 서브 프레임에서 순차 스캔한 후, 상기 제4 게이트 그룹을 제4 서브 프레임에서 순차 스캔한다.
또한, 본 발명의 실시예에 따라 다수의 게이트라인들과 다수의 데이터라인들이 교차되고 그 교차부마다 화소가 형성된 표시패널과, 상기 데이터라인들에 데이터전압을 공급하는 소스 드라이버와, 상기 게이트라인들에 게이트펄스를 공급하는 게이트 드라이버를 갖는 저속 구동용 표시장치의 구동방법은, 1 프레임을 n(n은 4이상의 양의 정수)개의 서브 프레임들로 시분할함과 아울러 상기 게이트라인들을 n개의 게이트 그룹들로 그룹핑하는 단계; 및 상기 게이트 드라이버의 동작을 제어하여 상기 n개의 게이트 그룹들을 상기 n개의 서브 프레임들에 분산 스캔하여 게이트라인 1개를 스캔하는 데 소요되는 1 게이트 타임을 n 수평기간으로 늘리되, 상기 게이트 그룹들의 스캔 순서를 지그 재그 형태로 제어하는 단계를 포함하고; 상기 게이트 그룹들을 스캔하기 위한 게이트펄스는 게이트 하이전압과 게이트 로우전압 사이에서 스윙되되, 상기 1 게이트 타임 중 최초 1 수평기간 동안 상기 게이트 하이전압으로 유지되고, 상기 1 게이트 타임 중 상기 최초 1 수평기간을 제외한 나머지 (n-1) 수평기간 내에서 미리 정해진 GPM 기울기에 따라 상기 게이트 하이전압에서 상기 게이트 로우전압을 향하여 낮아지고; 상기 n 수평기간은, 1 프레임기간을 상기 게이트라인들의 개수로 나눈 값으로 정의되는 1 수평기간에 상기 n을 곱한 값을 지시한다.
본 발명은 n개의 게이트 그룹들을 n개의 서브 프레임들에 분산시켜 스캔하되, 게이트 그룹들의 스캔 순서를 지그 재그 형태로 제어함과 아울러 GPM을 통해 게이트펄스의 폴링 타임을 증가시켜 TFT의 누설 전류 특성에 의한 위치별 킥백 전압 차이를 줄임으로써, 저속 구동 구현시 문제되는 플리커를 효과적으로 억제할 수 있다.
도 1은 노멀 구동과 대비하여 스킵 구동시의 프레임 주파수 변화를 보여주는 도면.
도 2는 종래 스킵 구동의 일 예를 보여주는 도면.
도 3은 TFT의 누설 전류에 의한 화소 전압 강하 현상을 보여주는 도면.
도 4는 본 발명의 실시예에 따른 저속 구동용 표시장치를 보여주는 블록도.
도 5는 1 프레임을 n개의 서브 프레임들로 시분할하고 각 서브 프레임을 통해 게이트라인들을 분산 구동시켜 인터레이스 구동을 구현하는 것을 보여주는 도면.
도 6은 본 발명이 적용되는 DRD 방식의 패널 구조의 일 예를 보여주는 도면.
도 7 및 도 8은 지그재그 스캔 구동이 DRD 방식의 패널 구조에 적용되는 일 예를 보여주는 도면들.
도 9는 지그재그 스캔 구동이 DRD 방식의 패널 구조에 적용될 때 라인별 휘도 편차가 분산되는 효과를 종래와 비교하여 보여주는 도면.
도 10 및 도 11은 지그재그 스캔 구동이 DRD 방식의 패널 구조에 적용되는 다른 예를 보여주는 도면.
도 12는 DRD 방식의 패널에 지그재그 스캔 구동과 함께 GPM이 적용된 일 예를 보여주는 도면.
도 13 및 도 14는 GPM 기간과 GPM 기울기를 조정하여 게이트펄스의 폴링 타임을 적절힌 지연시킴으로써 킥백 전압의 위치별 편차를 완화시킬 수 있는 원리를 설명하기 위한 도면들.
도 15은 GPM 전압 레벨의 변경에 따라 위치별 공통전압 편차가 완화되는 것을 보여주는 도면.
도 16은 GPM 전압 레벨의 변경에 따라 위치별 플리커 편차가 완화되는 것을 보여주는 도면.
이하, 도 4 내지 도 16을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 4는 본 발명의 실시예에 따른 저속 구동용 표시장치를 보여주는 블록도이다. 도 5는 1 프레임을 n개의 서브 프레임들로 시분할하고 각 서브 프레임을 통해 게이트라인들을 분산 구동시켜 인터레이스 구동을 구현하는 것을 보여준다.
도 4를 참조하면, 본 발명에 따른 저속 구동용 표시장치는 액정표시장치(Liquid Crystal Display, LCD), 전계방출 표시장치(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel, PDP), 유기발광 다이오드 표시장치(Organic Light Emitting Display, OLED), 전기영동 표시장치(Electrophoresis, EPD) 등의 평판 표시장치로 구현될 수 있다. 이하의 실시예에서, 표시장치를 액정표시장치 중심으로 설명하지만, 본 발명의 표시장치는 액정표시장치에 한정되어 적용되지 않음에 주의하여야 한다.
액정표시패널(10)은 두 장의 유리기판 사이에 액정층이 형성된다. 액정표시패널(10)은 데이터라인들(15)과 게이트라인들(16)의 교차 구조에 의해 매트릭스 형태로 배치된 액정셀들(Clc)을 포함한다.
액정표시패널(10)의 하부 유리기판에는 화소 어레이가 형성된다. 화소 어레이는 데이터라인들(15)과 게이트라인들(16)의 교차부에 형성된 액정셀(Clc, 화소), 화소들의 화소전극(1)에 접속된 TFT(Thin Film Transistor)들, 화소전극(1)과 대향되는 공통전극(2) 및 스토리지 커패시터(Cst)를 포함한다. 액정셀들(Clc) 각각은 TFT(Thin Film Transistor)에 접속되어 화소전극(1)과 공통전극(2) 사이의 전계에 의해 구동된다. 액정표시패널(10)의 상부 유리기판 상에는 블랙매트릭스, 적색(R),녹색(G),청색(B) 컬러필터 등이 형성된다. 액정표시패널(10)의 상부 유리기판과 하부 유리기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다.
공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다.
본 발명에서 적용 가능한 액정표시패널(10)은 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드, IPS(In Plane Switching) 모드, FFS(Fringe Field Switching) 모드뿐만 아니라 어떠한 액정모드로도 구현될 수 있다. 본 발명의 액정표시장치는 투과형 액정표시장치, 반투과형 액정표시장치, 반사형 액정표시장치 등 어떠한 형태로도 구현될 수 있다. 투과형 액정표장치와 반투과형 액정표시장치에서는 백라이트 유닛이 필요하다. 백라이트 유닛은 직하형(direct type) 백라이트 유닛 또는, 에지형(edge type) 백라이트 유닛으로 구현될 수 있다.
타이밍 콘트롤러(11)는 LVDS(Low Voltage Differential Signaling) 인터페이스 방식을 통해 호스트 시스템(14)으로부터 입력 영상의 디지털 비디오 데이터(RGB)를 입력받고, 이 입력 영상의 디지털 비디오 데이터(RGB)를 mini-LVDS 인터페이스 방식을 통해 소스 드라이버(12)에 공급한다. 타이밍 콘트롤러(11)는 호스트 시스템(14)으로부터 입력되는 디지털 비디오 데이터(RGB)를 화소 어레이의 배치 구성에 맞춰 정렬한 후 소스 드라이버(12)에 공급한다.
타이밍 콘트롤러(11)는 호스트 시스템(14)로부터 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 도트 클럭(CLK) 등의 타이밍신호를 입력받아 소스 드라이버(12)와 게이트 드라이버(13)의 동작 타이밍을 제어하기 위한 제어신호들을 발생한다. 제어신호들은 게이트 드라이버(13)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호, 소스 드라이버(12)의 동작 타이밍을 제어하기 위한 소스 타이밍 제어신호를 포함한다.
게이트 타이밍 제어신호는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 쉬프트 클럭(Gate Shift Clock, GSC), 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등을 포함한다. 게이트 스타트 펄스(GSP)는 첫 번째 게이트펄스를 발생하는 게이트 드라이브 IC(Intergrated circuit)에 인가되어 첫 번째 게이트펄스가 발생되도록 그 게이트 드라이브 IC를 제어한다. 게이트 쉬프트 클럭(GSC)은 게이트 드라이브 IC들에 공통으로 입력되는 클럭신호로써 게이트 스타트 펄스(GSP)를 쉬프트시키기 위한 클럭신호이다. 게이트 출력 인에이블신호(GOE)는 게이트 드라이브 IC들의 출력을 제어한다.
소스 타이밍 제어신호는 소스 스타트 펄스(Source Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 극성제어신호(Polarity : POL), 소스 출력 인에이블신호(Source Output Enable, SOE) 등을 포함한다. 소스 스타트 펄스(SSP)는 소스 드라이버(12)의 데이터 샘플링 시작 타이밍을 제어한다. 소스 샘플링 클럭(SSC)은 라이징 또는 폴링 에지에 기준하여 소스 드라이버(12)에서 데이터의 샘플링 타이밍을 제어하는 클럭신호이다. 극성제어신호(POL)는 소스 드라이브 IC들 각각으로부터 순차적으로 출력되는 데이터전압들의 극성을 제어한다. 소스 출력 인에이블신호(SOE)는 소스 드라이버(12)의 출력 타이밍을 제어한다.
본 발명은 지그재그 스캔 구동 & 게이트 펄스 변조(gate pulse modulation, 이하 'GPM'이라 함)를 통해 저속 구동시 문제되는 플리커를 방지한다. 타이밍 콘트롤러(11)는 지그재그 스캔 구동 & GPM이 구현되도록 소스 드라이버(12)와 게이트 드라이버(13)의 동작을 제어한다. 타이밍 콘트롤러(11)는 60Hz의 프레임 주파수로 입력되는 디지털 비디오 데이터(RGB)가 60×1/n(n은 양의 정수) Hz의 프레임 주파수에 맞춰 액정표시패널(10)의 화소 어레이에서 리프레쉬(refresh) 될 수 있도록 게이트 타이밍 제어신호와 소스 타이밍 제어신호를 적절히 생성한다.
타이밍 콘트롤러(11)는 상기 지그재그 스캔 구동을 위해, 도 5와 같이 1 프레임을 n(n은 4이상의 양의 정수)개의 서브 프레임들(SF1~SFn)로 시분할함과 아울러 게이트라인들(16)을 n개의 게이트 그룹들(G#1~G#n)로 그룹핑한다. 그리고, 타이밍 콘트롤러(11)는 게이트 드라이버(13)의 동작을 제어하여 상기 n개의 게이트 그룹들(G#1~G#n)을 n개의 서브 프레임들(SF1~SFn)에 분산시켜 스캔하되, 상기 게이트 그룹들(G#1~G#n)의 스캔 순서를 지그재그 형태로 제어한다. 이러한 지그재그 스캔 구동은 도 6과 같은 DRD(double rate driving) 방식의 패널 구조에 적용될 때 플리커 방지 효과가 커진다. 지그재그 스캔 구동이 DRD 방식의 패널 구조에 적용되면 수직 방향 뿐만아니라 수평 방향으로도 인터레이스 효과가 생긴다.
타이밍 콘트롤러(11)는 게이트 드라이버(13)의 동작을 제어하여 n개의 게이트 그룹들을 n개의 서브 프레임들에 분산시켜 스캔함으로써 게이트라인 1개를 스캔하는 데 소요되는 1 게이트 타임을 n 수평기간으로 늘린다. 게이트 그룹들을 스캔하기 위한 게이트펄스는, 게이트 하이전압과 게이트 로우전압 사이에서 스윙되되, 상기 타이밍 콘트롤러(11)에 의한 GPM에 의해 1 게이트 타임 중 최초 1 수평기간 동안 상기 게이트 하이전압으로 유지되고, 상기 1 게이트 타임 중 상기 최초 1 수평기간을 제외한 나머지 (n-1) 수평기간 내에서 상기 게이트 하이전압에서 상기 게이트 로우전압을 향하여 낮아지는 특징을 갖는다. GPM이 지그재그 스캔 구동과 함께 DRD 방식의 패널 구조에 적용되면 플리커 방지 효과가 극대화될 수 있다.
소스 드라이버(12)는 쉬프트 레지스터, 래치 어레이, 디지털-아날로그 변환기, 출력회로 등을 포함한다. 소스 드라이버(12)는 소스 타이밍 제어신호에 따라 디지털 비디오 데이터(RGB)를 래치한 후, 래치된 데이터를 아날로그 정극성/부극성 감마보상전압으로 변환하여 소정 주기로 극성이 반전되는 데이터전압들을 다수의 출력 채널들을 통해 데이터라인들(15)에 공급한다.
게이트 드라이버(13)는 쉬프트 레지스터와 레벨 쉬프터를 이용하여 게이트 타이밍 제어신호들에 따라 게이트펄스를 게이트라인들(16)에 전술한 지그 재그 스캔 및 인터레이스 스킵 구동 방식으로 공급한다. 게이트 드라이버(13)의 쉬프트 레지스터는 GIP(Gate-driver In Panel) 방식에 따라 하부 유리기판상에 직접 형성될 수 있다.
도 6은 본 발명이 적용되는 DRD 방식의 패널 구조의 일 예를 보여준다.
도 6을 참조하면, DRD 방식의 표시패널은 2개의 게이트라인들(G1,G2)에 의해 선택적으로 구동되는 기수번째 수평 화소 라인(HOL)에 배치된 화소들과, 2개의 게이트라인들(G3,G4)에 의해 선택적으로 구동되는 우수번째 수평 화소 라인(HEL)에 배치된 화소들을 포함한다. 기수번째 수평 화소 라인(HOL)에 배치된 화소들은 2개씩 짝을 지어 1개의 데이터라인을 공유한다. 마찬가지로, 우수번째 수평 화소 라인(HEL)에 배치된 화소들은 2개씩 짝을 지어 1개의 데이터라인을 공유한다.
기수번째 수평 화소 라인(HOL)에서 수평으로 이웃한 4개의 화소들(P1,P2,P3,P4)과 우수번째 수평 화소 라인(HEL)에서 수평으로 이웃한 4개의 화소들(P5,P6,P7,P8)의 접속 구조를 살펴보면 다음과 같다.
상기 화소들(P1~P8)에 선택적으로 접속되는 데이터라인들은, 제2 데이터라인(D2)을 사이에 두고 좌우에 배치된 제1 데이터라인(D1)과 제3 데이터라인(D3)을 포함한다. 상기 화소들(P1~P8)에 선택적으로 접속되는 게이트 그룹들은, 제1 게이트라인(G1)을 포함한 제1 게이트 그룹과, 상기 제1 게이트라인(G1) 아래의 제2 게이트라인(G2)을 포함한 제2 게이트 그룹과, 상기 제2 게이트라인(G2) 아래의 제3 게이트라인을 포함한 제3 게이트 그룹과, 상기 제3 게이트라인(G3) 아래의 제4 게이트라인을 포함한 제4 게이트 그룹을 포함한다.
기수번째 수평 화소 라인(HOL)에는 수평으로 이웃한 제1 내지 제4 화소(P1,P2,P3,P4)가 배치되고, 우수번째 수평 화소 라인(HEL)에는 수평으로 이웃한 제5 내지 제8 화소(P5,P6,P7,P8)가 배치된다.
구체적으로, 제1 화소(P1)는 TFT를 통해 제1 데이터라인(D1)과 제2 게이트라인(G2)에 접속되고, 제2 화소(P2)는 제1 화소(P1)의 우측에 배치되며 TFT를 통해 제2 데이터라인(D2)과 제1 게이트라인(G1)에 접속되고, 제3 화소(P3)는 제2 화소(P2)의 우측에 배치되며 TFT를 통해 제3 데이터라인(D3)과 제1 게이트라인(G1)에 접속되고, 제4 화소(P4)는 제3 화소(P3)의 우측에 배치되며 TFT를 통해 제2 데이터라인(D2)과 제2 게이트라인(G2)에 접속된다.
그리고, 제5 화소(P5)는 제1 화소(P1)의 하측에 배치되며 TFT를 통해 제2 데이터라인(D2)과 제3 게이트라인(G2)에 접속되고, 제6 화소(P6)는 제2 화소(P2)의 하측과 제5 화소(P5)의 우측에 배치되며 TFT를 통해 제1 데이터라인(D1)과 제4 게이트라인(G4)에 접속되고, 제7 화소(P7)는 제3 화소(P3)의 하측과 제6 화소(P6)의 우측에 배치되며 TFT를 통해 제2 데이터라인(D2)과 제4 게이트라인(G4)에 접속되고, 제8 화소(P8)는 제4 화소(P4)의 하측과 제7 화소(P7)의 우측에 배치되며 TFT를 통해 제3 데이터라인(D3)과 제3 게이트라인(G3)에 접속된다.
도 7 및 도 8은 지그재그 스캔 구동이 DRD 방식의 패널 구조에 적용되는 일 예를 보여준다. 도 9는 지그재그 스캔 구동이 DRD 방식의 패널 구조에 적용될 때 라인별 휘도 편차가 분산되는 효과를 종래와 비교하여 보여준다.
도 7 및 도 8을 참조하면, 본 발명의 일 예에서는 1 프레임을 4개의 서브 프레임들(SF1~SF4)로 시분할함과 아울러 게이트라인들(16)을 4개의 게이트 그룹들(G#1~G#4)로 그룹핑한다. 본 발명은 제1 내지 제4 게이트 그룹(G#1~G#4)을 선택적으로 제1 내지 제4 서브 프레임(SF1~SF4)에 분산시켜 스캔하되, 게이트 그룹들(G#1~G#4)에 대한 스캔 순서를 지그 재그 형태로 제어한다. 여기서, 제1 게이트 그룹(G#1)은 4m+1(m은 0과 양의 정수)번째 배치된 게이트라인들(G1,G5,G9,...)을 포함하고, 제2 게이트 그룹(G#2)은 4m+2 번째 배치된 게이트라인들(G2,G6,G10,...)을 포함하며, 제3 게이트 그룹(G#3)은 4m+3 번째 배치된 게이트라인들(G3,G7,G11,...)을 포함하고, 제4 게이트 그룹(G#4)은 4m+4 번째 배치된 게이트라인들(G4,G8,G12,...)을 포함한다.
본 발명의 게이트 드라이버(13)는 타이밍 콘트롤러(11)의 제어하에, 제1 게이트 그룹(G#1)에 속하는 게이트라인들을 제1 서브 프레임(SF1)에서 순차 스캔한 후, 제3 게이트 그룹(G#3)에 속하는 게이트라인들을 제2 서브 프레임(SF2)에서 순차 스캔한 다음, 제2 게이트 그룹(G#2)에 속하는 게이트라인들을 제3 서브 프레임(SF3)에서 순차 스캔한 후, 제4 게이트 그룹(G#4)에 속하는 게이트라인들을 제4 서브 프레임(SF4)에서 순차 스캔함으로써, 지그 재그 스캔을 구현한다.
이러한 지그 재그 스캔에 의해, 도 8과 같이 제1 서브 프레임(SF1)에서 기수번째 수평 화소 라인에 배치되어 제1 게이트 그룹(G#1)에 연결된 화소들이 스캔되고, 제2 서브 프레임(SF2)에서 우수번째 수평 화소 라인에 배치되어 제3 게이트 그룹(G#3)에 연결된 화소들이 스캔되며, 제3 서브 프레임(SF3)에서 기수번째 수평 화소 라인에 배치되어 제2 게이트 그룹(G#2)에 연결된 화소들이 스캔되고, 제4 서브 프레임(SF4)에서 우수번째 수평 화소 라인에 배치되어 제4 게이트 그룹(G#4)에 연결된 화소들이 스캔됨으로써, 수직 방향뿐만 아니라 수평 방향으로도 인터레이스 효과가 생긴다.
본 발명은 전술한 지그재그 스캔 구동을 통해 도 9에서와 같이 4 라인별로 휘도 편차를 분산시킴으로써 플리커 수준을 낮출 수 있다. 종래 기술에서는 제1 서브 프레임(SF1)에서 모든 게이트라인들을 스캔하여 데이터를 기입하고 나머지 서브 프레임들(SF2~SF4)에서는 기입된 데이터를 홀딩시킴으로써, 제1 서브 프레임(SF1)과 제8 서브 프레임(SF4) 간 휘도 편차가 크게 초래되었다. 반면, 본 발명에서는 DRD 방식으로 구동되는 표시패널을 대상으로 게이트라인들을 4개의 스캔 서브 프레임들에 분산하여 스캔하되, 지그 재그 형태로 스캔 순서를 제어함으로서 4 라인별로 휘도 편차가 분산되고, 그 결과 종래 대비 플리커 수준이 완화된다.
도 10 및 도 11은 지그재그 스캔 구동이 DRD 방식의 패널 구조에 적용되는 다른 예를 보여준다.
도 10 및 도 11을 참조하면, 본 발명의 다른 예에서도 1 프레임을 4개의 서브 프레임들(SF1~SF4)로 시분할함과 아울러 게이트라인들(16)을 4개의 게이트 그룹들(G#1~G#4)로 그룹핑한다. 또한, 본 발명의 다른 예는 제1 내지 제4 게이트 그룹(G#1~G#4)을 선택적으로 제1 내지 제4 서브 프레임(SF1~SF4)에 분산시켜 스캔하되, 게이트 그룹들(G#1~G#4)에 대한 스캔 순서를 지그 재그 형태로 제어한다. 여기서, 제1 게이트 그룹(G#1)은 4m+1(m은 0과 양의 정수)번째 배치된 게이트라인들(G1,G5,G9,...)을 포함하고, 제2 게이트 그룹(G#2)은 4m+2 번째 배치된 게이트라인들(G2,G6,G10,...)을 포함하며, 제3 게이트 그룹(G#3)은 4m+3 번째 배치된 게이트라인들(G3,G7,G11,...)을 포함하고, 제4 게이트 그룹(G#4)은 4m+4 번째 배치된 게이트라인들(G4,G8,G12,...)을 포함한다.
본 발명의 게이트 드라이버(13)는 타이밍 콘트롤러(11)의 제어하에, 제2 게이트 그룹(G#2)에 속하는 게이트라인들을 제1 서브 프레임(SF1)에서 순차 스캔한 후, 제3 게이트 그룹(G#3)에 속하는 게이트라인들을 제2 서브 프레임(SF2)에서 순차 스캔한 다음, 제1 게이트 그룹(G#1)에 속하는 게이트라인들을 제3 서브 프레임(SF3)에서 순차 스캔한 후, 제4 게이트 그룹(G#4)에 속하는 게이트라인들을 제4 서브 프레임(SF4)에서 순차 스캔함으로써, 지그 재그 스캔을 구현한다.
이러한 지그 재그 스캔에 의해, 도 11과 같이 제1 서브 프레임(SF1)에서 기수번째 수평 화소 라인에 배치되어 제2 게이트 그룹(G#1)에 연결된 화소들이 스캔되고, 제2 서브 프레임(SF2)에서 우수번째 수평 화소 라인에 배치되어 제3 게이트 그룹(G#3)에 연결된 화소들이 스캔되며, 제3 서브 프레임(SF3)에서 기수번째 수평 화소 라인에 배치되어 제1 게이트 그룹(G#1)에 연결된 화소들이 스캔되고, 제4 서브 프레임(SF4)에서 우수번째 수평 화소 라인에 배치되어 제4 게이트 그룹(G#4)에 연결된 화소들이 스캔됨으로써, 수직 방향뿐만 아니라 수평 방향으로도 인터레이스 효과가 생긴다.
도 12는 DRD 방식의 패널에 지그재그 스캔 구동과 함께 GPM이 적용된 일 예를 보여준다. 도 13 및 도 14는 GPM 기간과 GPM 기울기를 조정하여 게이트펄스의 폴링 타임을 적절힌 지연시킴으로써 킥백 전압(ΔVp)의 위치별 편차를 완화시킬 수 있는 원리를 설명하기 위한 도면들이다
본 발명은 게이트 드라이버(13)의 동작을 제어하여 n개의 게이트 그룹들을 n개의 서브 프레임들에 분산시켜 스캔함으로써 게이트라인 1개를 스캔하는 데 소요되는 1 게이트 타임을 n 수평기간으로 늘린다. 여기서, n 수평기간은, 1 프레임기간을 상기 게이트라인들의 개수로 나눈 값으로 정의되는 1 수평기간에 상기 n을 곱한 값이다. 전술한 실시 예들에서와 같이 4개의 게이트 그룹들을 4개의 서브 프레임들에 분산 스캔하는 경우, 1 게이트 타임은 4 수평기간으로 늘어난다.
일반적으로 게이트 그룹들을 스캔하기 위한 게이트펄스는 도 9에서와 같이 게이트 하이전압(VGH)과 게이트 로우전압(VGL) 사이에서 스윙되는 구형파 형태를 띤다. 본 발명은 GPM 방식을 통해 게이트펄스의 파형을 도 12에서 보여지는 일 예와 같이 변조함으로써, 플리커 완화 효과를 극대화 시킨다.
도 12와 같이, 본 발명은 GPM 방식을 통해 n(예컨대, 4) 수평기간의 1 게이트 타임 중 최초 1 수평기간(1H) 동안에만 게이트펄스를 게이트 하이전압(VGH)으로 유지시키고, 1 게이트 타임 중 최초 1 수평기간(1H)을 제외한 나머지 (n-1) 수평기간(즉, 나머지 3 수평기간(3H)) 내에서 90도보다 작게 미리 정해진 GPM 기울기에 따라 게이트펄스를 게이트 하이전압(VGH)에서 게이트 로우전압(VGL)을 향하여 낮춘다. 여기서, 1 게이트 타임 중 최초 1 수평기간(1H)은 데이터전압의 충전 타임에 해당되며, 나머지 (n-1) 수평기간은 플리커 완화를 위한 GPM 기간으로 이용된다. GPM 기간과 GPM 기울기는 상기 나머지 (n-1) 수평기간 내에서 적절한 크기로 미리 설계될 수 있다.
표시패널에서 킥백 전압(ΔVp)의 위치별 편차는, GPM 기간과 GPM 기울기를 조정하여 게이트펄스의 폴링 타임을 적절힌 지연시킴으로써 완화될 수 있다. 이에 대해 도 13 및 도 14를 이용하여 부연설명하면 다음과 같다.
킥백 전압(ΔVp)은 TFT가 턴 온 상태에서 턴 오프 상태로 전환되는 시점에서 액정 커패시터의 화소전압이 쉬프트되는 전압량을 지시하는 것으로, 그 값은 TFT의 게이트-소스 간 기생 용량(Cgs)과 함께 게이트-소스간 누설 전류(Igs)의 크기에 비례한다. 킥백 전압(ΔVp)의 크기는 게이트펄스의 폴링 딜레이가 작은 지점(즉, 게이트 드라이버로부터 가까운 지점)에서 커지고, 반대로 게이트펄스의 폴링 딜레이가 큰 지점(즉, 게이트 드라이버로부터 먼 지점)에서 작아진다. 플리커를 경감시키기 위해서는 도 13에서와 같이 TFT의 누설 전류(Igs)를 줄여야 한다.
게이트-소스간 누설 전류(Igs)와 킥백 전압(ΔVp) 간 관계는 아래의 수학식 1 및 2와 같다.
Figure pat00001
Figure pat00002
수학식 1 및 2에서와 같이, 게이트-소스간 누설 전류(Igs)가 작아지면 전하량 변화(ΔQgs)가 감소되고, 그에 따라 킥백 전압(ΔVp)이 작아진다. 본 발명은 게이트-소스간 누설 전류(Igs)를 감소시키기 위해, 도 14와 같이 GPM 기간(dt)과 GPM 기울기(dv/dt)를 조절한다. 도 14에서, GPM 기간(dt)을 늘려 GPM 기울기(dv/dt)를 낮출수록 게이트-소스간 누설 전류(Igs)가 감소되고, 또한 그에 따라 킥백 전압(ΔVp)이 작아지게 됨을 알 수 있다. 킥백 전압(ΔVp)이 줄어들면, 표시패널에서 킥백 전압(ΔVp)의 위치별 편차도 줄어든다.
도 15은 GPM 기간과 GPM 기울기를 조정하여 GPM 전압 레벨을 변경함으로써 위치별 공통전압(Vcom) 편차가 완화되는 것을 보여주는 일 실험결과이다. 도 16은 GPM 기간과 GPM 기울기를 조정하여 GPM 전압 레벨을 변경함으로써 위치별 플리커 편차가 완화되는 것을 보여주는 일 실험결과이다.
도 15 및 도 16에서, "Non-GPM"은 폴링 딜레이가 없는 경우 즉, GPM 기간이 0이고 GPM 기울기가 90도인 경우를 지시한다. 그리고, "4V_GPM"은 "12V_GPM"에 비해 상대적으로 폴링 딜레이를 크게 한 경우이다. 즉, "4V_GPM"은 "12V_GPM"에 비해 GPM 기간을 더 길고 또한 GPM 기울기가 더 작다.
도 15 및 도 16을 참조하면, "Non-GPM"에 비해 "4V_GPM"과 "12V_GPM"에서 위치별 공통전압(Vcom) 편차와 위치별 플리커 편차가 더 줄어듦을 알 수 있다. 더욱이, GPM 전압 레벨을 감소시켜 게이트펄스의 폴링 딜레이를 더 크게 할수록 위치별로 공통전압(Vcom) 편차와 위치별 플리커 편차가 점점 더 줄어듦을 알 수 있다.
상술한 바와 같이, 본 발명은 n개의 게이트 그룹들을 n개의 서브 프레임들에 분산시켜 스캔하되, 게이트 그룹들의 스캔 순서를 지그 재그 형태로 제어함과 아울러 GPM을 통해 게이트펄스의 폴링 타임을 증가시켜 TFT의 누설 전류 특성에 의한 위치별 킥백 전압 차이를 줄임으로써, 저속 구동 구현시 문제되는 플리커를 효과적으로 억제할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위 내에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명은 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
10 : 액정표시패널 11 : 타이밍 콘트롤러
12 : 소스 드라이버 13 : 게이트 드라이버
15 : 데이터라인들 16 : 게이트라인들

Claims (12)

  1. 다수의 게이트라인들과 다수의 데이터라인들이 교차되고 그 교차부마다 화소가 형성된 표시패널;
    상기 데이터라인들에 데이터전압을 공급하는 소스 드라이버;
    상기 게이트라인들에 게이트펄스를 공급하는 게이트 드라이버; 및
    1 프레임을 n(n은 4이상의 양의 정수)개의 서브 프레임들로 시분할함과 아울러 상기 게이트라인들을 n개의 게이트 그룹들로 그룹핑하고, 상기 게이트 드라이버의 동작을 제어하여 상기 n개의 게이트 그룹들을 상기 n개의 서브 프레임들에 분산시켜 스캔하여 게이트라인 1개를 스캔하는 데 소요되는 1 게이트 타임을 n 수평기간으로 늘리되, 상기 게이트 그룹들의 스캔 순서를 지그 재그 형태로 제어하는 타이밍 콘트롤러를 구비하고;
    상기 게이트 그룹들을 스캔하기 위한 게이트펄스는, 게이트 하이전압과 게이트 로우전압 사이에서 스윙되되, 상기 1 게이트 타임 중 최초 1 수평기간 동안 상기 게이트 하이전압으로 유지되고, 상기 1 게이트 타임 중 상기 최초 1 수평기간을 제외한 나머지 (n-1) 수평기간 내에서 미리 정해진 GPM 기울기에 따라 상기 게이트 하이전압에서 상기 게이트 로우전압을 향하여 낮아지고;
    상기 n 수평기간은, 1 프레임기간을 상기 게이트라인들의 개수로 나눈 값으로 정의되는 1 수평기간에 상기 n을 곱한 값인 것을 특징으로 하는 저속 구동용 표시장치.
  2. 제 1 항에 있어서,
    상기 데이터라인들은, 제2 데이터라인을 사이에 두고 좌우에 배치된 제1 데이터라인과 제3 데이터라인을 포함하고;
    상기 n개의 게이트 그룹들은, 제1 게이트라인을 포함한 제1 게이트 그룹과, 상기 제1 게이트라인 아래의 제2 게이트라인을 포함한 제2 게이트 그룹과, 상기 제2 게이트라인 아래의 제3 게이트라인을 포함한 제3 게이트 그룹과, 상기 제3 게이트라인 아래의 제4 게이트라인을 포함한 제4 게이트 그룹을 포함하는 것을 특징으로 하는 저속 구동용 표시장치.
  3. 제 2 항에 있어서,
    상기 표시패널은,
    상기 제1 게이트라인과 상기 제2 게이트라인에 선택적으로 접속되어 기수 수평라인에 배치되는 제1 내지 제4 화소; 및
    상기 제3 게이트라인과 상기 제4 게이트라인에 선택적으로 접속되어 우수 수평라인에 배치되는 제5 내지 제8 화소를 포함하는 것을 특징으로 하는 저속 구동용 표시장치.
  4. 제 3 항에 있어서,
    상기 제1 화소는 TFT를 통해 상기 제1 데이터라인과 상기 제2 게이트라인에 접속되고;
    상기 제2 화소는 상기 제1 화소의 우측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제1 게이트라인에 접속되고;
    상기 제3 화소는 상기 제2 화소의 우측에 배치되며 TFT를 통해 상기 제3 데이터라인과 상기 제1 게이트라인에 접속되고;
    상기 제4 화소는 상기 제3 화소의 우측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제2 게이트라인에 접속되며;
    상기 제5 화소는 상기 제1 화소의 하측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제3 게이트라인에 접속되고;
    상기 제6 화소는 상기 제2 화소의 하측과 상기 제5 화소의 우측에 배치되며 TFT를 통해 상기 제1 데이터라인과 상기 제4 게이트라인에 접속되고;
    상기 제7 화소는 상기 제3 화소의 하측과 상기 제6 화소의 우측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제4 게이트라인에 접속되고;
    상기 제8 화소는 상기 제4 화소의 하측과 상기 제7 화소의 우측에 배치되며 TFT를 통해 상기 제3 데이터라인과 상기 제3 게이트라인에 접속되는 것을 특징으로 하는 저속 구동용 표시장치.
  5. 제 1 항에 있어서,
    상기 1 프레임이 제1 내지 제4 서브 프레임으로 구성되고, 상기 게이트라인들이 제1 내지 제4 게이트 그룹으로 그룹핑될 때,
    상기 게이트 드라이버는 상기 타이밍 콘트롤러의 제어하에, 상기 제1 게이트 그룹을 상기 제1 서브 프레임에서 순차 스캔한 후, 상기 제3 게이트 그룹을 상기 제2 서브 프레임에서 순차 스캔한 다음, 상기 제2 게이트 그룹을 상기 제3 서브 프레임에서 순차 스캔한 후, 상기 제4 게이트 그룹을 제4 서브 프레임에서 순차 스캔하는 것을 특징으로 하는 저속 구동용 표시장치.
  6. 제 1 항에 있어서,
    상기 1 프레임이 제1 내지 제4 서브 프레임으로 구성되고, 상기 게이트라인들이 제1 내지 제4 게이트 그룹으로 그룹핑될 때,
    상기 게이트 드라이버는 상기 타이밍 콘트롤러의 제어하에, 상기 제2 게이트 그룹을 상기 제1 서브 프레임에서 순차 스캔한 후, 상기 제3 게이트 그룹을 상기 제2 서브 프레임에서 순차 스캔한 다음, 상기 제1 게이트 그룹을 상기 제3 서브 프레임에서 순차 스캔한 후, 상기 제4 게이트 그룹을 제4 서브 프레임에서 순차 스캔하는 것을 특징으로 하는 저속 구동용 표시장치.
  7. 다수의 게이트라인들과 다수의 데이터라인들이 교차되고 그 교차부마다 화소가 형성된 표시패널과, 상기 데이터라인들에 데이터전압을 공급하는 소스 드라이버와, 상기 게이트라인들에 게이트펄스를 공급하는 게이트 드라이버를 갖는 저속 구동용 표시장치의 구동방법에 있어서,
    1 프레임을 n(n은 4이상의 양의 정수)개의 서브 프레임들로 시분할함과 아울러 상기 게이트라인들을 n개의 게이트 그룹들로 그룹핑하는 단계; 및
    상기 게이트 드라이버의 동작을 제어하여 상기 n개의 게이트 그룹들을 상기 n개의 서브 프레임들에 분산 스캔하여 게이트라인 1개를 스캔하는 데 소요되는 1 게이트 타임을 n 수평기간으로 늘리되, 상기 게이트 그룹들의 스캔 순서를 지그 재그 형태로 제어하는 단계를 포함하고;
    상기 게이트 그룹들을 스캔하기 위한 게이트펄스는 게이트 하이전압과 게이트 로우전압 사이에서 스윙되되, 상기 1 게이트 타임 중 최초 1 수평기간 동안 상기 게이트 하이전압으로 유지되고, 상기 1 게이트 타임 중 상기 최초 1 수평기간을 제외한 나머지 (n-1) 수평기간 내에서 미리 정해진 GPM 기울기에 따라 상기 게이트 하이전압에서 상기 게이트 로우전압을 향하여 낮아지고;
    상기 n 수평기간은, 1 프레임기간을 상기 게이트라인들의 개수로 나눈 값으로 정의되는 1 수평기간에 상기 n을 곱한 값인 것을 특징으로 하는 저속 구동용 표시장치의 구동방법.
  8. 제 7 항에 있어서,
    상기 데이터라인들은, 제2 데이터라인을 사이에 두고 좌우에 배치된 제1 데이터라인과 제3 데이터라인을 포함하고;
    상기 n개의 게이트 그룹들은, 제1 게이트라인을 포함한 제1 게이트 그룹과, 상기 제1 게이트라인 아래의 제2 게이트라인을 포함한 제2 게이트 그룹과, 상기 제3 게이트라인 아래의 제3 게이트라인을 포함한 제3 게이트 그룹과, 상기 제4 게이트라인 아래의 제4 게이트라인을 포함한 제4 게이트 그룹을 포함하는 것을 특징으로 하는 저속 구동용 표시장치의 구동방법.
  9. 제 8 항에 있어서,
    상기 표시패널은,
    상기 제1 게이트라인과 상기 제2 게이트라인에 선택적으로 접속되어 기수 수평라인에 배치되는 제1 내지 제4 화소; 및
    상기 제3 게이트라인과 상기 제4 게이트라인에 선택적으로 접속되어 우수 수평라인에 배치되는 제5 내지 제8 화소를 포함하는 것을 특징으로 하는 저속 구동용 표시장치의 구동방법.
  10. 제 9 항에 있어서,
    상기 제1 화소는 TFT를 통해 상기 제1 데이터라인과 상기 제2 게이트라인에 접속되고;
    상기 제2 화소는 상기 제1 화소의 우측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제1 게이트라인에 접속되고;
    상기 제3 화소는 상기 제2 화소의 우측에 배치되며 TFT를 통해 상기 제3 데이터라인과 상기 제1 게이트라인에 접속되고;
    상기 제4 화소는 상기 제3 화소의 우측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제2 게이트라인에 접속되며;
    상기 제5 화소는 상기 제1 화소의 하측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제3 게이트라인에 접속되고;
    상기 제6 화소는 상기 제2 화소의 하측과 상기 제5 화소의 우측에 배치되며 TFT를 통해 상기 제1 데이터라인과 상기 제4 게이트라인에 접속되고;
    상기 제7 화소는 상기 제3 화소의 하측과 상기 제6 화소의 우측에 배치되며 TFT를 통해 상기 제2 데이터라인과 상기 제4 게이트라인에 접속되고;
    상기 제8 화소는 상기 제4 화소의 하측과 상기 제7 화소의 우측에 배치되며 TFT를 통해 상기 제3 데이터라인과 상기 제3 게이트라인에 접속되는 것을 특징으로 하는 저속 구동용 표시장치의 구동방법.
  11. 제 7 항에 있어서,
    상기 1 프레임이 제1 내지 제4 서브 프레임으로 구성되고, 상기 게이트라인들이 제1 내지 제4 게이트 그룹으로 그룹핑될 때,
    상기 게이트 그룹들의 스캔 순서를 지그 재그 형태로 제어하는 단계는, 상기 제1 게이트 그룹을 상기 제1 서브 프레임에서 순차 스캔한 후, 상기 제3 게이트 그룹을 상기 제2 서브 프레임에서 순차 스캔한 다음, 상기 제2 게이트 그룹을 상기 제3 서브 프레임에서 순차 스캔한 후, 상기 제4 게이트 그룹을 제4 서브 프레임에서 순차 스캔하는 단계인 것을 특징으로 하는 저속 구동용 표시장치의 구동방법.
  12. 제 7 항에 있어서,
    상기 1 프레임이 제1 내지 제4 서브 프레임으로 구성되고, 상기 게이트라인들이 제1 내지 제4 게이트 그룹으로 그룹핑될 때,
    상기 게이트 그룹들의 스캔 순서를 지그 재그 형태로 제어하는 단계는, 상기 제2 게이트 그룹을 상기 제1 서브 프레임에서 순차 스캔한 후, 상기 제3 게이트 그룹을 상기 제2 서브 프레임에서 순차 스캔한 다음, 상기 제1 게이트 그룹을 상기 제3 서브 프레임에서 순차 스캔한 후, 상기 제4 게이트 그룹을 제4 서브 프레임에서 순차 스캔하는 단계인 것을 특징으로 하는 저속 구동용 표시장치의 구동방법.
KR1020130048375A 2013-04-30 2013-04-30 저속 구동용 표시장치와 그 구동방법 KR101988526B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130048375A KR101988526B1 (ko) 2013-04-30 2013-04-30 저속 구동용 표시장치와 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130048375A KR101988526B1 (ko) 2013-04-30 2013-04-30 저속 구동용 표시장치와 그 구동방법

Publications (2)

Publication Number Publication Date
KR20140129726A true KR20140129726A (ko) 2014-11-07
KR101988526B1 KR101988526B1 (ko) 2019-06-12

Family

ID=52454938

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130048375A KR101988526B1 (ko) 2013-04-30 2013-04-30 저속 구동용 표시장치와 그 구동방법

Country Status (1)

Country Link
KR (1) KR101988526B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160129207A (ko) * 2015-04-29 2016-11-09 엘지디스플레이 주식회사 저속 구동이 가능한 표시장치와 그 구동방법
US10152920B2 (en) 2016-04-08 2018-12-11 Lg Display Co., Ltd. Current sensing type sensing unit and organic light-emitting display comprising the same
WO2021261812A1 (ko) * 2020-06-26 2021-12-30 삼성전자 주식회사 디스플레이 장치 및 그 동작방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890008595A (ko) * 1987-11-12 1989-07-12 가꾸 류우사부로오 액정장치
JPH02131286A (ja) * 1988-11-11 1990-05-21 Canon Inc 表示装置及び駆動装置
KR20070095044A (ko) * 2006-03-20 2007-09-28 엘지.필립스 엘시디 주식회사 액정표시장치 및 이의 화상구현방법
KR20120076178A (ko) * 2010-12-29 2012-07-09 엘지디스플레이 주식회사 Drd 구동방식 액정표시장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR890008595A (ko) * 1987-11-12 1989-07-12 가꾸 류우사부로오 액정장치
JPH02131286A (ja) * 1988-11-11 1990-05-21 Canon Inc 表示装置及び駆動装置
KR20070095044A (ko) * 2006-03-20 2007-09-28 엘지.필립스 엘시디 주식회사 액정표시장치 및 이의 화상구현방법
KR20120076178A (ko) * 2010-12-29 2012-07-09 엘지디스플레이 주식회사 Drd 구동방식 액정표시장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160129207A (ko) * 2015-04-29 2016-11-09 엘지디스플레이 주식회사 저속 구동이 가능한 표시장치와 그 구동방법
US10152920B2 (en) 2016-04-08 2018-12-11 Lg Display Co., Ltd. Current sensing type sensing unit and organic light-emitting display comprising the same
WO2021261812A1 (ko) * 2020-06-26 2021-12-30 삼성전자 주식회사 디스플레이 장치 및 그 동작방법

Also Published As

Publication number Publication date
KR101988526B1 (ko) 2019-06-12

Similar Documents

Publication Publication Date Title
KR102081135B1 (ko) 저속 구동이 가능한 표시장치
KR101441395B1 (ko) 액정 표시 장치 및 그의 구동 방법
KR102081131B1 (ko) 저속 구동이 가능한 표시장치
KR101563265B1 (ko) 표시장치 및 그 구동 방법
KR102035755B1 (ko) 저속 구동용 표시장치와 그 구동방법
KR102050380B1 (ko) 저속 구동용 표시장치와 그 구동방법
US9865209B2 (en) Liquid crystal display for operating pixels in a time-division manner
JP2015129907A (ja) 表示装置
KR102360758B1 (ko) 표시 장치
KR102279280B1 (ko) 표시 장치 및 이의 구동 방법
KR101992855B1 (ko) 액정표시장치와 그 구동방법
KR101585687B1 (ko) 액정표시장치
KR20130071206A (ko) 액정표시장치 및 그 구동방법
KR102562943B1 (ko) 표시 장치
KR101988526B1 (ko) 저속 구동용 표시장치와 그 구동방법
KR102040658B1 (ko) 저속 구동용 표시장치와 그 구동방법
KR20150078816A (ko) 저속 구동용 표시장치
KR101985245B1 (ko) 액정표시장치
KR102009441B1 (ko) 액정표시장치
KR101752003B1 (ko) 액정표시장치
KR20180014337A (ko) 액정표시장치
KR102480834B1 (ko) 저속 구동이 가능한 표시장치
KR102009323B1 (ko) 액정표시장치와 그 구동 방법
KR102349502B1 (ko) 액정표시장치와 이의 구동방법
KR102560740B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant