KR20150078816A - 저속 구동용 표시장치 - Google Patents

저속 구동용 표시장치 Download PDF

Info

Publication number
KR20150078816A
KR20150078816A KR1020130168557A KR20130168557A KR20150078816A KR 20150078816 A KR20150078816 A KR 20150078816A KR 1020130168557 A KR1020130168557 A KR 1020130168557A KR 20130168557 A KR20130168557 A KR 20130168557A KR 20150078816 A KR20150078816 A KR 20150078816A
Authority
KR
South Korea
Prior art keywords
data
period
data voltage
gate
horizontal
Prior art date
Application number
KR1020130168557A
Other languages
English (en)
Inventor
김태훈
상우규
김규진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130168557A priority Critical patent/KR20150078816A/ko
Publication of KR20150078816A publication Critical patent/KR20150078816A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Abstract

본 발명에 따른 저속 구동용 표시장치는 다수의 데이터라인들과 다수의 게이트라인들이 형성된 표시패널; 상기 데이터라인들에 데이터전압을 공급하는 데이터 드라이버; 1 프레임을 제1 서브 프레임과 제2 서브 프레임으로 시분할하고, 상기 데이터라인들에 상기 데이터전압이 충전되는 타이밍을 고려하여 게이트 타이밍 제어신호를 생성하는 타이밍 콘틀롤러; 및 상기 게이트 타이밍 제어신호에 기초하여 게이트펄스를 생성하고, 상기 제1 서브 프레임에서 상기 표시패널의 기수 게이트라인들에만 상기 게이트펄스를 순차 공급함과 아울러, 상기 제2 서브 프레임에서 상기 표시패널의 우수 게이트라인들에만 게이트펄스를 순차 공급하는 게이트 드라이버를 구비하고, 상기 게이트펄스는 상기 데이터전압의 충전 과도 기간을 회피하여 상기 데이터전압의 충전 세츄레이션 기간에만 중첩되도록 공급된다.

Description

저속 구동용 표시장치{Display Device For Low-speed Driving}
본 발명은 저속 구동용 표시장치에 관한 것이다.
표시장치는 휴대용 정보기기, 사무기기, 컴퓨터, 텔레비젼 등, 다양한 표시기에 이용되고 있다. 표시장치는 화상 표시를 위한 표시패널과, 이 표시패널을 구동하기 위한 드라이버를 포함한다. 표시패널에는 다수의 데이터라인들과 다수의 게이트라인들이 형성되고, 이들의 교차 영역마다 화소가 형성된다. 드라이버는 데이터라인들을 구동하기 위한 데이터 드라이버(12)와 게이트라인들을 구동하기 위한 게이트 드라이버를 포함한다.
표시장치에서 소비전력을 줄이기 위한 방안은 여러 가지가 알려져 있는데, 그 중 하나가 인터레이스 구동(interlace driving)을 채용한 저속 구동 기술이다. 인터레이스 구동 방식은 입력 프레임 주파수보다 낮은 프레임 주파수로 표시장치의 화면을 리프레쉬 시킴으로써, 각 화소의 데이터 갱신 주기를 늘린다. 인터레이스 구동에서 데이터 드라이버는 출력 데이터전압의 극성을 컬럼 인버젼 방식으로 반전시키며, 그에 따라 1 데이터라인에서 데이터전압의 동일 극성 유지 시간은 상기 화면 리프레쉬 주기만큼 증가된다. 데이터전압의 동일 극성 유지 시간이 길어지면 수직 크로스토크가 발생되므로, 종래 저속 구동 기술은 데이터 드라이버에서 서로 반대 극성의 데이터전압을 출력하는 이웃 출력 채널들을 소정 기간마다 서로 쇼트시킴으로써 데이터라인에 충전된 전하들을 쉐어링시킨다. 이러한 차지 쉐어링 방식에 의해 데이터라인들에 충전된 데이터전압의 전위는 소정 기간마다 정극성 전압과 부극성 전압의 중간 전압 레벨(즉, 공통전압 레벨)로 바뀐다. 즉, 데이터라인에 충전되는 데이터전압은 상기 소정 기간마다 중간 전압과 정극성 전압 사이에서 스윙하거나, 또는 상기 소정 기간마다 중간 전압과 부극성 전압 사이에서 스윙하게 된다.
그런데, 데이터라인에 충전되는 데이터전압(Vdata)은, 중간 전압에서 정극성 데이터전압으로 변하거나 또는, 중간 전압에서 부극성 데이터전압으로 변할 때 RC 딜레이의 영향을 받아, 도 1과 같이 전압이 완만히 충전되는 충전 과도 구간(Pt)을 갖는다. 통상 데이터전압(Vdata)은 게이트 펄스에 응답하여 TFT(Thin Film Transistor)가 온 될 때 화소전압(Vpixel)으로 화소에 충전되는데, 도 1과 같이 데이터전압(Vdata)의 충전 과도 구간(Pt)에서 게이트 펄스가 폴링되면 화소전압(Vpixel)의 충전량이 부족하게 되어 계조 왜곡이 생긴다.
한편, 고온 또는 저온 환경 하에서 RC 딜레이 영향에 의해 게이트 펄스의 폴링 에지(FE)가 도 2와 같이 지연되면, 데이터전압(Vdata)의 폴링 에지(FE)에 앞서 오프 되어야 할 게이트 펄스가 데이터전압(Vdata)의 폴링 에지(FE) 이후까지 지연되게 된다. 화소전압(Vpixel)은 데이터전압(Vdata)의 폴링 에지(FE)에서 1차 폴링되고, 데이터전압(Vdata)의 폴링 에지(FE) 이후에서 게이트 펄스가 오프될 때 2차 폴링된다. 따라서, 화소전압(Vpixel)의 충전량이 부족하게 되어 계조 왜곡이 생긴다.
따라서, 본 발명의 목적은 인터레이스 구동방식을 채용한 저속 구동용 표시장치에서, 화소전압의 충전량 부족 문제를 해소하여 화상 품위를 향상시킬 수 있도록 한 저속 구동용 표시장치를 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명에 따른 저속 구동용 표시장치는 다수의 데이터라인들과 다수의 게이트라인들이 형성된 표시패널; 상기 데이터라인들에 데이터전압을 공급하는 데이터 드라이버; 1 프레임을 제1 서브 프레임과 제2 서브 프레임으로 시분할하고, 상기 데이터라인들에 상기 데이터전압이 충전되는 타이밍을 고려하여 게이트 타이밍 제어신호를 생성하는 타이밍 콘틀롤러; 및 상기 게이트 타이밍 제어신호에 기초하여 게이트펄스를 생성하고, 상기 제1 서브 프레임에서 상기 표시패널의 기수 게이트라인들에만 상기 게이트펄스를 순차 공급함과 아울러, 상기 제2 서브 프레임에서 상기 표시패널의 우수 게이트라인들에만 게이트펄스를 순차 공급하는 게이트 드라이버를 구비하고, 상기 게이트펄스는 상기 데이터전압의 충전 과도 기간을 회피하여 상기 데이터전압의 충전 세츄레이션 기간에만 중첩되도록 공급된다.
상기 게이트펄스는, 상기 데이터전압의 충전 시작 타이밍으로부터 1 수평 기간보다 작은 소정 기간만큼 지연되어 라이징되고, 상기 충전 세츄레이션 기간 내에서 폴링된다.
상기 소정 기간은 1/2 수평 기간으로 선택된다.
상기 데이터 드라이버는, 각 출력 채널로부터 출력되는 상기 데이터전압의 극성을 컬럼 인버젼 방식으로 반전시키고; 차지 쉐어링 제어신호에 따라 2 수평 기간마다 모든 출력 채널들을 쇼트시켜, 상기 데이터전압을 정극성 전압 레벨에서 공통 전압 레벨로 변화시키거나, 또는 상기 데이터전압을 부극성 전압 레벨에서 상기 공통 전압 레벨로 변화시킨다.
상기 데이터 드라이버는, 1 수평 기간 주기로 폴링 및 라이징되는 소스 출력 인에이블 신호와 2 수평 기간마다 온 되는 차지 쉐어링 제어신호에 따라, 상기 충전 과도 기간을 포함한 기수 수평 기간에 대응하여 원본 데이터전압을 상기 데이터라인에 공급하고, 상기 충전 세츄레이션 기간을 포함한 우수 수평 기간에 대응하여 상기 원본 데이터전압과 동일한 복사 데이터전압을 상기 데이터라인에 공급하고; 상기 모든 출력 채널들을 쇼트시키기 위한 차지 쉐어링 동작은, 상기 차지 쉐어링 제어신호가 온 되어 있는 상태에서 상기 소스 출력 인에이블 신호가 하이 로직 레벨일 때 이루어지며; 상기 원본 데이터전압과 상기 복사 데이터전압은, 상기 소스 출력 인에이블 신호의 폴링 에지에 동기하여 1 수평 기간마다 번갈아 출력된다.
상기 데이터 드라이버는, 2 수평 기간 주기로 폴링 및 라이징되는 소스 출력 인에이블 신호와 계속해서 온 되는 차지 쉐어링 제어신호에 따라, 상기 충전 과도 기간을 포함한 기수 수평 기간에 대응하여 원본 데이터전압을 상기 데이터라인에 공급하고, 상기 충전 세츄레이션 기간을 포함한 우수 수평 기간에서 상기 원본 데이터전압을 상기 데이터라인 상에 그대로 유지시키고; 상기 모든 출력 채널들이 쇼트시키기 위한 차지 쉐어링 동작은, 상기 차지 쉐어링 제어신호가 온 되어 있는 상태에서 상기 소스 출력 인에이블 신호가 하이 로직 레벨일 때 이루어지며; 상기 원본 데이터전압은 상기 소스 출력 인에이블 신호의 폴링 에지에 동기하여 2 수평 기간마다 출력된다.
상기 데이터 드라이버는 각 출력 채널로부터 출력되는 상기 데이터전압의 극성을 N(N은 4이상의 양의 정수)도트 인버젼 방식으로 반전시키고; 상기 게이트펄스는, 상기 데이터전압의 충전 세츄레이션 기간 내에서 라이징되고, 상기 N도트 인버젼 방식에 따라 N 수평 기간마다 극성이 반전되는 데이터전압의 극성 반전 시점으로부터 소정 기간만큼 앞서 폴링된다.
상기 소정 기간은 온도에 따른 상기 게이트펄스의 RC 딜레이 정도에 따라 결정된다.
상기 소정 기간은 1 수평 기간으로 선택되고, 상기 N 수평 기간은 4 수평 기간으로 선택된다.
상기 데이터 드라이버는, 차지 쉐어링 제어신호에 따라 상기 4 수평 기간마다 모든 출력 채널들을 쇼트시켜, 상기 데이터전압을 정극성 전압 레벨에서 공통 전압 레벨로 변화시키거나, 또는 상기 데이터전압을 부극성 전압 레벨에서 상기 공통 전압 레벨로 변화시킨다.
상기 데이터 드라이버는, 2 수평 기간 주기로 폴링 및 라이징되는 소스 출력 인에이블 신호와 4 수평 기간마다 온 되는 차지 쉐어링 제어신호에 따라, 상기 4 수평 기간 중 상기 충전 과도 기간을 포함한 제1 수평 기간에서 제1 원본 데이터전압을 상기 데이터라인에 공급하고, 상기 제1 수평 기간에 이은 제2 수평 기간에서 상기 제1 원본 데이터전압을 상기 데이터라인 상에 그대로 유지시키고, 상기 제2 수평 기간에 이은 제3 수평 기간에서 제2 원본 데이터전압을 상기 데이터라인에 공급하고, 상기 제3 수평 기간에 이은 제4 수평 기간에서 상기 제2 원본 데이터전압을 상기 데이터라인 상에 그대로 유지시키며; 상기 제2 내지 제4 수평 기간은 상기 충전 세츄레이션 기간에 대응되고; 상기 모든 출력 채널들을 쇼트시키기 위한 차지 쉐어링 동작은, 상기 차지 쉐어링 제어신호가 온 되어 있는 상태에서 상기 소스 출력 인에이블 신호가 하이 로직 레벨일 때 이루어지며; 상기 제1 원본 데이터전압과 상기 제2 원본 데이터전압은, 상기 소스 출력 인에이블 신호의 폴링 에지에 동기하여 2 수평 기간마다 번갈아 출력된다.
상기 제1 서브 프레임에서 상기 게이트펄스는 상기 제2 수평 기간 및 상기 제3 수평 기간에서 이웃한 2개의 기수 게이트라인들에 순차 공급되고; 상기 제2 서브 프레임에서 상기 게이트펄스는 상기 제2 수평 기간 및 상기 제3 수평 기간에서 이웃한 2개의 우수 게이트라인들에 순차 공급된다.
본 발명은 인터레이스 구동방식을 채용한 저속 구동용 표시장치에서, 게이트 펄스의 인가 타이밍을 데이터전압의 충전 과도 기간을 회피하여 데이터전압의 충전 세츄레이션 기간에만 중첩되도록 함으로써, 화소전압의 충전량 부족 문제를 해소하고 화상 품위를 향상시킬 수 있다.
도 1 및 도 2는 종래 저속 구동용 표시장치에서 발생되는 화소전압의 충전량 부족문제를 설명하기 위한 도면들.
도 3은 본 발명의 실시예에 따른 저속 구동용 표시장치를 보여주는 도면.
도 4는 본 발명에 따른 화소 어레이을 보여주는 도면.
도 5a 및 도 5b는 저속 구동을 위한 본 발명의 일 구동 콘셉을 보여주는 도면들.
도 6a 및 도 6b는 저속 구동을 위한 본 발명의 다른 구동 콘셉을 보여주는 도면들.
도 7은 차지 쉐어링 기술을 구현하기 위한 데이터 드라이버의 스위치 구성을 보여주는 도면.
도 8은 차지 쉐어링 구현시 정극성 데이터전압과 부극성 데이터전압의 변화 파형을 보여주는 도면.
도 9a는 게이트 펄스의 인가 타이밍을 조정하여 화소전압의 충전량 부족 문제를 해결하는 본 발명의 일 콘셉을 보여주는 도면.
도 9b는 게이트 펄스의 인가 타이밍을 조정하여 화소전압의 충전량 부족 문제를 해결하는 본 발명의 다른 콘셉을 보여주는 도면.
도 10은 도 9a를 구현하기 위한 본 발명의 일 실시예를 보여주는 도면.
도 11은 도 9a를 구현하기 위한 본 발명의 다른 실시예를 보여주는 도면.
도 12a 및 도 12b는 도 10 및 도 11과 같은 게이트펄스를 생성하는 게이트 드라이버의 개략적 구성과 게이트 타이밍 제어신호들의 일 조정 예를 보여주는 도면.
도 13은 도 9b를 구현하기 위한 본 발명의 일 실시예를 보여주는 도면.
도 14는 도 13의 일부 타이밍 구간을 자세히 보여주는 도면.
도 15a 및 도 15b는 도 13과 같은 게이트펄스를 생성하기 위한 게이트 타이밍 제어신호들의 일 조정 예를 보여주는 도면들.
이하, 도 3 내지 도 15b를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 3은 본 발명의 실시예에 따른 표시장치를 보여준다. 도 4는 본 발명에 따른 화소 어레이을 보여준다.
도 3을 참조하면, 본 발명에 따른 저속 구동용 표시장치는 액정표시장치(Liquid Crystal Display, LCD), 전계방출 표시장치(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel, PDP), 유기발광 다이오드 표시장치(Organic Light Emitting Display, OLED), 전기영동 표시장치(Electrophoresis, EPD) 등의 평판 표시장치로 구현될 수 있다. 이하의 실시예에서, 표시장치를 액정표시장치 중심으로 설명하지만, 본 발명의 표시장치는 액정표시장치에 한정되어 적용되지 않음에 주의하여야 한다.
본 발명의 표시장치는 표시패널(10), 타이밍 콘트롤러(11), 데이터 드라이버(12), 게이트 드라이버(13), 호스트 시스템(14)을 구비한다. 데이터 드라이버(12)와 게이트 드라이버(13)는 드라이버 유닛을 구성한다.
표시패널(10)은 두 장의 유리기판 사이에 형성된 액정층을 포함한다.
표시패널(10)의 하부 유리기판에는 화소 어레이가 형성된다. 화소 어레이는 데이터라인들(15)과 게이트라인들(16)의 교차부에 형성된 액정셀(Clc, 화소), 화소들의 화소전극(1)에 접속된 TFT들, 화소전극(1)과 대향되는 공통전극(2) 및 스토리지 커패시터(Cst)들을 포함한다. 액정셀들(Clc) 각각은 TFT(Thin Film Transistor)에 접속되어 화소전극(1)과 공통전극(2) 사이의 전계에 의해 구동된다. 표시패널(10)의 상부 유리기판 상에는 블랙매트릭스, 적색(R),녹색(G),청색(B) 컬러필터 등이 형성된다. 표시패널(10)의 상부 유리기판과 하부 유리기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다.
공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다.
본 발명에서 적용 가능한 표시패널(10)은 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드, IPS(In Plane Switching) 모드, FFS(Fringe Field Switching) 모드뿐만 아니라 어떠한 액정모드로도 구현될 수 있다. 본 발명의 액정표시장치는 투과형 액정표시장치, 반투과형 액정표시장치, 반사형 액정표시장치 등 어떠한 형태로도 구현될 수 있다. 투과형 액정표장치와 반투과형 액정표시장치에서는 백라이트 유닛이 필요하다. 백라이트 유닛은 직하형(direct type) 백라이트 유닛 또는, 에지형(edge type) 백라이트 유닛으로 구현될 수 있다.
본 발명의 표시장치는 소비 전력을 줄이기 위한 일 방법으로, 화소들의 접속 구조를 도 4와 같이 Z 인버젼 방식으로 설계할 수 있다. 도 4에서, S1~S8은 데이터전압이 공급되는 데이터라인들이고, G1~G4는 스캔펄스가 공급되는 게이트라인들이다. Z 인버젼 방식의 화소 접속 구조에서는, 기수번째 표시라인들의 화소들(PIX) 각각은 TFT(Thin Film Transistor)를 통해 접속되어 데이터라인의 우측 및 좌측 중 어느 하나에 배치되고, 우수번째 표시라인들의 화소들 각각은 TFT를 통해 접속되어 데이터라인의 우측 및 좌측 중 나머지 하나에 배치될 수 있다. 1 데이터라인에 공급되는 데이터전압의 극성 반전 주기는, 도 5a 및 도 5b와 같은 컬럼 인버젼 방식에서 1 프레임 기간일 수 있고, 도 6a 및 도 6b와 같은 N(N은 4 이상의 양의 정수) 도트 인버젼 방식에서 N 수평 기간일 수 있다. 따라서, 1 데이터라인을 기준으로 수직 방향으로 지그 재그로 배치된 화소들은 1 프레임 기간 또는 N 수평 기간 동안 동일 극성의 데이터전압을 공급받게 된다.
타이밍 콘트롤러(11)는 LVDS(Low Voltage Differential Signaling) 인터페이스 방식을 통해 호스트 시스템(14)으로부터 입력 영상의 디지털 비디오 데이터(RGB)를 입력받고, 이 입력 영상의 디지털 비디오 데이터(RGB)를 mini-LVDS 인터페이스 방식을 통해 데이터 드라이버(12)에 공급한다. 타이밍 콘트롤러(11)는 호스트 시스템(14)으로부터 입력되는 디지털 비디오 데이터(RGB)를 화소 어레이의 배치 구성에 맞춰 정렬한 후 데이터 드라이버(12)에 공급한다.
타이밍 콘트롤러(11)는 호스트 시스템(14)로부터 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 도트 클럭(CLK) 등의 타이밍신호를 입력받아 데이터 드라이버(12)와 게이트 드라이버(13)의 동작 타이밍을 제어하기 위한 제어신호들을 발생한다. 제어신호들은 게이트 드라이버(13)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호, 데이터 드라이버(12)의 동작 타이밍을 제어하기 위한 소스 타이밍 제어신호를 포함한다.
게이트 타이밍 제어신호는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 쉬프트 클럭(Gate Shift Clock, GSC), 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등을 포함한다. 게이트 스타트 펄스(GSP)는 첫 번째 게이트펄스가 발생되는 타이밍을 제어한다. 게이트 쉬프트 클럭(GSC)은 게이트 스타트 펄스(GSP)를 쉬프트시키기 위한 클럭신호이다. 게이트 출력 인에이블신호(GOE)는 게이트 드라이버(13)의 출력을 제어한다.
소스 타이밍 제어신호는 소스 스타트 펄스(Source Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 극성제어신호(Polarity : POL), 소스 출력 인에이블신호(Source Output Enable, SOE), 차지 쉐어링 제어신호(Charge Sharing Control : CSC) 등을 포함한다. 소스 스타트 펄스(SSP)는 데이터 드라이버(12)의 데이터 샘플링 시작 타이밍을 제어한다. 소스 샘플링 클럭(SSC)은 라이징 또는 폴링 에지에 기준하여 데이터 드라이버(12)에서 데이터의 샘플링 타이밍을 제어하는 클럭신호이다. 극성제어신호(POL)는 데이터 드라이버(12)의 각 출력 채널에서 순차적으로 출력되는 데이터전압들의 극성을 제어한다. 극성제어신호(POL)는 컬럼 인버젼 방식에 대응하여 1 프레임 기간 단위로 반전되거나, 또는 수직 N 도트 인버젼 방식에 대응하여 N 수평 기간 단위로 반전될 수 있다. 차지 쉐어링 제어신호는 데이터 드라이버(12)의 모든 출력 채널들을 일정 기간 동안 서로 쇼트시키기 위해 사용되는 신호이다.
특히, 타이밍 콘트롤러(11)는 인터레이스 저속 구동을 구현하기 위해, 1 프레임을 제1 서브 프레임과 제2 서브 프레임으로 시분할하고, 데이터라인들(15)에 데이터전압이 충전되는 타이밍을 고려하여 게이트 타이밍 제어신호를 생성(도 12b, 도 15a, 도 15b 참조)한다.
데이터 드라이버(12)는 쉬프트 레지스터, 래치 어레이, 디지털-아날로그 변환기, 출력회로 등을 포함한다. 데이터 드라이버(12)는 소스 타이밍 제어신호에 따라 디지털 비디오 데이터(RGB)를 래치한 후, 래치된 데이터를 아날로그 정극성/부극성 감마보상전압으로 변환하여 소정 주기(1 프레임 기간, N 수평 기간)로 극성이 반전되는 데이터전압들을 다수의 출력 채널들을 통해 데이터라인들(15)에 공급한다. 데이터 드라이버(12)는 타이밍 콘트롤러(11)로부터 공급되는 극성 제어신호(POL)에 따라 각 출력 채널에서 출력되는 데이터전압들의 극성을 컬럼 인버젼 방식, 또는 N 도트 인버젼 방식에 따라 반전시킨다.
데이터 드라이버(12)는 차지 쉐어링 제어신호(CSC)와 소스 출력 인에이블 신호(SOE)에 따라 도 10, 도 11, 도 13, 도 14와 같이 인터레이스 구동 방식에 따라 동작하여 수직 크로스토크를 억제하면서 효과적으로 데이터 드라이버(12)의 소비 전력을 줄일 수 있다.
게이트 드라이버(13)는 데이터전압의 충전 타이밍을 기초로 설정되는 게이트 타이밍 제어신호들에 따라 게이트펄스를 생성한 후, 인터레이스 구동 방식에 따라 게이트라인들에 공급한다. 여기서, 게이트펄스는 화소전압의 충전량 부족 문제를 해소하기 위해, 데이터전압의 충전 과도 기간을 회피하여 데이터전압의 충전 세츄레이션 기간에만 중첩되도록 공급되는 특징이 있다. 이에 대해서는, 도 9a 내지 도 15b를 참조하여 상세히 후술하기로 한다. 게이트 드라이버(13)의 쉬프트 레지스터는 GIP(Gate-driver In Panel) 방식에 따라 하부 유리기판상에 직접 형성될 수 있다.
도 5a 및 도 5b는 저속 구동을 위한 본 발명의 일 구동 콘셉을 보여준다.
본 발명은 도 5a 및 도 5b와 같이, 컬럼 인버젼 방식으로 데이터 드라이버(12)를 동작시킴과 아울러, 인터레이스 방식으로 게이트 드라이버(13)를 동작시킬 수 있다.
도 5a를 참조하면, 본 발명은 제1 프레임의 제1 서브 프레임(SF1)에서 기수 데이터라인들에 충전되는 데이터전압의 극성을 정극성으로 제어하고 우수 데이터라인들에 충전되는 데이터전압의 극성을 부극성으로 제어한다. 이와 함께, 본 발명은 제1 프레임의 제1 서브 프레임(SF1)에서 기수 게이트라인들에만 게이트펄스를 순차 공급하고 우수 게이트라인들에는 게이트펄스를 공급하지 않는다.
본 발명은 제1 프레임의 제2 서브 프레임(SF2)에서 기수 데이터라인들에 충전되는 데이터전압의 극성을 정극성으로 유지하고 우수 데이터라인들에 충전되는 데이터전압의 극성을 부극성으로 유지한다. 이와 함께, 본 발명은 제1 프레임의 제2 서브 프레임(SF2)에서 우수 게이트라인들에만 게이트펄스를 순차 공급하고 기수 게이트라인들에는 게이트펄스를 공급하지 않는다.
도 5b를 참조하면, 본 발명은 제2 프레임의 제1 서브 프레임(SF1)에서 기수 데이터라인들에 충전되는 데이터전압의 극성을 부극성으로 반전시키고 우수 데이터라인들에 충전되는 데이터전압의 극성을 정극성으로 반전시킨다. 이와 함께, 본 발명은 제2 프레임의 제1 서브 프레임(SF1)에서 기수 게이트라인들에만 게이트펄스를 순차 공급하고 우수 게이트라인들에는 게이트펄스를 공급하지 않는다.
본 발명은 제2 프레임의 제2 서브 프레임(SF2)에서 기수 데이터라인들에 충전되는 데이터전압의 극성을 부극성으로 유지하고 우수 데이터라인들에 충전되는 데이터전압의 극성을 정극성으로 유지한다. 이와 함께, 본 발명은 제2 프레임의 제2 서브 프레임(SF2)에서 우수 게이트라인들에만 게이트펄스를 순차 공급하고 기수 게이트라인들에는 게이트펄스를 공급하지 않는다.
도 6a 및 도 6b는 저속 구동을 위한 본 발명의 다른 구동 콘셉을 보여준다.
본 발명은 도 6a 및 도 6b와 같이, 수직 N 도트 인버젼 방식으로 데이터 드라이버(12)를 동작시킴과 아울러, 인터레이스 방식으로 게이트 드라이버(13)를 동작시킬 수 있다.
도 6a를 참조하면, 본 발명은 제1 프레임의 제1 서브 프레임(SF1)에서 기수 데이터라인들에 충전되는 데이터전압의 극성을 수직 N 도트 인버젼 방식에 따라 제1 극성으로 제어하고 우수 데이터라인들에 충전되는 데이터전압의 극성을 수직 N 도트 인버젼 방식에 따라 상기 제1 극성과 반대되는 제2 극성으로 제어한다. 이와 함께, 본 발명은 제1 프레임의 제1 서브 프레임(SF1)에서 기수 게이트라인들에만 게이트펄스를 순차 공급하고 우수 게이트라인들에는 게이트펄스를 공급하지 않는다.
본 발명은 제1 프레임의 제2 서브 프레임(SF2)에서 기수 데이터라인들에 충전되는 데이터전압의 극성을 상기 제1 극성으로 유지하고 우수 데이터라인들에 충전되는 데이터전압의 극성을 상기 제2 극성으로 유지한다. 이와 함께, 본 발명은 제1 프레임의 제2 서브 프레임(SF2)에서 우수 게이트라인들에만 게이트펄스를 순차 공급하고 기수 게이트라인들에는 게이트펄스를 공급하지 않는다.
그리고, 도 6b와 같이 본 발명은 제2 프레임에서도 제1 프레임과 동일하게 동작한다.
도 7은 차지 쉐어링 기술을 구현하기 위한 데이터 드라이버의 스위치 구성을 보여준다. 도 8은 차지 쉐어링 구현시 정극성 데이터전압과 부극성 데이터전압의 변화 파형을 보여준다.
도 7을 참조하면, 본 발명의 데이터 드라이버(12)는 출력 채널(CH1~CHm)과 데이터라인(S1~Sm) 각각을 연결하는 SW① 이외에, 차지 쉐어링 동작을 위해 이웃한 출력 채널들(CH1~CHm) 사이에 접속되는 SW②를 더 구비한다.
SW①과 SW②은 서로 반대로 스위칭된다. 데이터전압이 출력되는 기간에서 SW①은 온 되고 SW②은 오프된다. 반면, 차지 쉐어링이 이뤄지는 기간에서 SW①은 오프 되고 SW②은 온 된다.
데이터 드라이버(12)는, 차지 쉐어링 제어신호(CSC)와 소스 출력 인에이블 신호(SOE)을 기반으로 데이터전압이 출력되는 기간에서 SW①을 온 시키고 SW②을 오프 시켜 데이터전압을 데이터라인들에 출력한다.
데이터 드라이버(12)는, 도 10, 도 11, 및 도 13 등과 같이 차지 쉐어링 제어신호(CSC)가 온 되어 있는 상태에서 소스 출력 인에이블 신호(SOE)가 하이 로직 레벨(H)일 때에만 SW①을 오프 시키고 SW②을 온 시켜 차지 쉐어링을 실시한다. 차지 쉐어링에 의해, 정극성(+) 출력채널과 부극성(-) 출력채널은 전기적으로 쇼트되고 모든 출력 채널들의 전위는 정극성 데이터전압과 부극성 데이터전압 사이의 공통전압(Vcom) 레벨로 변화된다. 차지 쉐어링은 수평 블랭크 기간(HB)에서 이뤄지며, 2 수평 기간(도 10 및 도 11 참조) 또는 N 수평기간(도 13 참조)의 동작 주기를 가질 수 있다.
도 9a는 게이트 펄스의 인가 타이밍을 조정하여 화소전압의 충전량 부족 문제를 해결하는 본 발명의 일 콘셉을 보여준다. 그리고, 도 9b는 게이트 펄스의 인가 타이밍을 조정하여 화소전압의 충전량 부족 문제를 해결하는 본 발명의 다른 콘셉을 보여준다.
화소전압(Vpixel)의 충전량 부족 문제를 해결하기 위한 일 방법으로, 본 발명은 도 9a와 같이 데이터전압(Vdata)의 충전 과도 기간(Pt)을 회피하여 데이터전압(Vdata)의 충전 세츄레이션 기간(Ps)에만 중첩되도록 게이트펄스의 공급 타이밍을 제어하여, 데이터전압(Vdata)의 충전 과도 구간(Pt)에서 게이트 펄스가 폴링되는 것을 방지할 수 있다. 이를 위해, 본 발명은 게이트펄스를 데이터전압(Vdata)의 충전 시작 타이밍으로부터 1 수평기간(1H)보다 작은 소정 기간(Td1)만큼 지연시켜 라이징(rising) 시킨 후 충전 세츄레이션 기간(Ps) 내에서 폴링(falling) 시킬 수 있다. 이에 대해서는 도 10 및 도 11을 통해 자세히 설명한다.
화소전압(Vpixel)의 충전량 부족 문제를 해결하기 위한 다른 방법으로, 본 발명은 도 9b와 같이 게이트펄스를 데이터전압(Vdata)의 충전 세츄레이션 기간(Ps) 내에서 라이징 시킨 후 폴링시키되, 수직 N도트 인버젼 방식에 따라 N 수평 기간마다 극성이 반전되는 데이터전압의 극성 반전 시점(즉, 데이터전압(Vdata)의 폴링 에지(FE))으로부터 소정 기간(Td2) 만큼 앞서 폴링 시킬 수 있다. 이를 통해, 본 발명은 데이터전압(Vdata)의 충전 과도 구간(Pt)에서 게이트 펄스가 폴링되는 것을 방지할 수 있다. 특히, 본 발명은 온도에 따른 상기 게이트펄스의 RC 딜레이 정도에 따라 상기 소정 기간(Td2)을 적절히 설정하여, 고온 또는 저온 환경 하에서 RC 딜레이 영향에 의해 게이트 펄스의 폴링 에지(FE)가 지연되더라도, 데이터전압(Vdata)의 충전 과도 구간(Pt)에서 게이트 펄스가 폴링되는 것을 방지할 수 있다. 이에 대해서는 도 13 및 도 14를 참조하여 자세히 설명한다.
도 10은 도 9a를 구현하기 위한 본 발명의 일 실시예를 보여준다.
도 10을 참조하면, 본 발명은 1 수평기간(1H)의 펄스폭을 갖는 게이트펄스를 데이터전압(Vdata)의 충전 시작 타이밍으로부터 1/2 수평기간(1H/2)만큼 지연시켜 라이징(rising) 시킨 후 충전 세츄레이션 기간(Ps) 내에서 폴링(falling) 시킬 수 있다.
이때, 본 발명은 데이터 드라이버(12)에서 소비되는 전력을 줄이기 위해, 1 프레임 주기로 극성이 반전되는 극성 제어신호(POL)와, 2 수평 기간(2H)을 주기로 온 되는 차지 쉐어링 제어신호(CSC)와, 1 수평 기간(1H) 주기로 폴링 및 라이징되는 소스 출력 인에이블 신호(SOE)를 이용하여 데이터 드라이버(12)의 동작을 제어할 수 있다.
데이터 드라이버(12)는 극성 제어신호(POL)에 따라, 각 출력 채널로부터 출력되는 데이터전압의 극성을 컬럼 인버젼 방식에 따라 1 프레임 기간 주기로 반전시킨다.
데이터 드라이버(12)는 차지 쉐어링 제어신호(CSC)에 따라 2 수평 기간(2H)마다 모든 출력 채널들을 쇼트시켜, 데이터전압을 정극성 전압 레벨에서 공통 전압 레벨(Vcom)로 변화시키거나, 또는 데이터전압을 부극성 전압 레벨에서 상기 공통 전압 레벨로 변화시킬 수 있다. 차지 쉐어링 동작은, 기수 수평 기간에서 우수 수평 기간으로 변하는 제1 수평 블랭크 기간에서는 수행되지 않고, 우수 수평 기간에서 기수 수평 기간으로 변하는 제2 수평 블랭크 기간에서만 수행된다.
데이터 드라이버(12)는 소스 출력 인에이블 신호(SOE)와 차지 쉐어링 제어신호에 따라, 충전 과도 기간(S1 출력파형에서 점선 박스로 표기됨)을 포함한 기수 수평 기간에 대응하여 원본 데이터전압을 데이터라인에 공급하고, 충전 세츄레이션 기간을 포함한 우수 수평 기간에 대응하여 원본 데이터전압과 동일한 복사 데이터전압(C)을 데이터라인에 공급할 수 있다. 본 발명은 복사 데이터전압(C)을 공급하여 우수 수평 기간에서 데이터전압의 변화를 방지할 수 있다.
데이터 드라이버(12)는 차지 쉐어링 제어신호(CSC)가 온 되어 있는 상태에서 소스 출력 인에이블 신호(SOE)가 하이 로직 레벨(H)일 때에만 모든 출력 채널들을 쇼트시키기 위한 차지 쉐어링 동작을 실시한다. 이때, 원본 데이터전압과 복사 데이터전압(C)은, 소스 출력 인에이블 신호(SOE)의 폴링 에지에 동기하여 1 수평 기간(1H)마다 번갈아 출력될 수 있다.
도 11은 도 9a를 구현하기 위한 본 발명의 다른 실시예를 보여준다.
도 11을 참조하면, 본 발명은 1 수평기간(1H)의 펄스폭을 갖는 게이트펄스를 데이터전압(Vdata)의 충전 시작 타이밍으로부터 1/2 수평기간(1H/2)만큼 지연시켜 라이징(rising) 시킨 후 충전 세츄레이션 기간(Ps) 내에서 폴링(falling) 시킬 수 있다.
이때, 본 발명은 데이터 드라이버(12)에서 소비되는 전력을 줄이기 위해, 1 프레임 주기로 극성이 반전되는 극성 제어신호(POL)와, 계속해서 온 상태를 유지하는 차지 쉐어링 제어신호(CSC)와, 2 수평 기간(2H) 주기로 폴링 및 라이징되는 소스 출력 인에이블 신호(SOE)를 이용하여 데이터 드라이버(12)의 동작을 제어할 수 있다.
데이터 드라이버(12)는 극성 제어신호(POL)에 따라, 각 출력 채널로부터 출력되는 데이터전압의 극성을 컬럼 인버젼 방식에 따라 1 프레임 기간 주기로 반전시킨다.
데이터 드라이버(12)는 차지 쉐어링 제어신호(CSC)에 따라 2 수평 기간(2H)마다 모든 출력 채널들을 쇼트시켜, 데이터전압을 정극성 전압 레벨에서 공통 전압 레벨(Vcom)로 변화시키거나, 또는 데이터전압을 부극성 전압 레벨에서 상기 공통 전압 레벨로 변화시킬 수 있다. 차지 쉐어링 동작은, 기수 수평 기간에서 우수 수평 기간으로 변하는 제1 수평 블랭크 기간에서는 수행되지 않고, 우수 수평 기간에서 기수 수평 기간으로 변하는 제2 수평 블랭크 기간에서만 수행된다.
데이터 드라이버(12)는 소스 출력 인에이블 신호(SOE)와 차지 쉐어링 제어신호에 따라, 충전 과도 기간(S1 출력파형에서 점선 박스로 표기됨)을 포함한 기수 수평 기간에 대응하여 원본 데이터전압을 데이터라인에 공급하고, 충전 세츄레이션 기간을 포함한 우수 수평 기간에 대응하여 그 원본 데이터전압을 상기 데이터라인상에 그대로 유지시킨다.
데이터 드라이버(12)는 차지 쉐어링 제어신호(CSC)가 온 되어 있는 상태에서 소스 출력 인에이블 신호(SOE)가 하이 로직 레벨(H)일 때에만 모든 출력 채널들을 쇼트시키기 위한 차지 쉐어링 동작을 실시한다. 이때, 원본 데이터전압은 소스 출력 인에이블 신호(SOE)의 폴링 에지에 동기하여 2 수평 기간(2H)마다 번갈아 출력될 수 있다. 본 발명은 2 수평 기간(2H) 주기로 폴링 및 라이징되는 소스 출력 인에이블 신호(SOE)에 의해 동일 원본 데이터전압을 2 수평기간 동안 유지시킬 수 있어 우수 수평 기간에서 데이터전압의 변화를 방지할 수 있음은 물론이거니와, 2 수평 기간(2H)마다 챠지 쉐어링을 실시할 수 있다.
도 12a 및 도 12b는 도 10 및 도 11과 같은 게이트펄스를 생성하는 게이트 드라이버의 개략적 구성과 게이트 타이밍 제어신호들의 일 조정 예를 보여준다.
본 발명의 게이트 드라이버(13)는 도 12a와 같이 게이트 스타트 펄스(GSP)와 게이트 쉬프트 클럭(GSC)에 따라 동작하여 출력신호를 생성하는 일 스테이지와, 일 스테이지의 출력신호를 게이트 출력 인에이블 신호(GOE)로 마스킹하여 게이트펄스(GK)를 출력하는 앤드 게이트로 구현될 수 있다.
본 발명은 게이트 드라이버(13)에 인가되는 게이트 타이밍 제어신호들, 즉 GSP, GSC, 및 GOE를 데이터 충전 타이밍에 맞춰 변경할 수 있다. 이를 위해, 본 발명은 도 12b와 같이, 종래 게이트 쉬프트 클럭(GSC)을 반전시켜 본 발명의 게이트 쉬프트 클럭(GSC)을 생성하고, 종래 게이트 스타트 펄스(GSP)로부터 1/2 수평기간(1H/2) 만큼 지연(우측으로 쉬프트 시킴)시켜 본 발명의 게이트 스타트 펄스(GSP)를 생성하며, 종래 게이트 출력 인에이블 신호(GOE)로부터 1/2 수평기간(1H/2) 만큼 지연(우측으로 쉬프트 시킴)시켜 본 발명의 게이트 출력 인에이블 신호(GOE)를 생성할 수 있다.
도 13은 도 9b를 구현하기 위한 본 발명의 일 실시예를 보여준다. 그리고, 도 15a 및 도 15b는 도 13과 같은 게이트펄스를 생성하기 위한 게이트 타이밍 제어신호들의 일 조정 예를 보여준다.
도 13을 참조하면, 본 발명은 1 수평기간(1H)의 펄스폭을 갖는 게이트펄스를 데이터전압(Vdata)의 충전 시작 타이밍으로부터 1 수평기간(1H)만큼 지연시켜 라이징(rising) 시킨 후 충전 세츄레이션 기간(Ps) 내에서 폴링(falling)시키되, 수직 4 도트 인버젼 방식에 따라 4 수평 기간마다 극성이 반전되는 데이터전압의 극성 반전 시점(즉, 데이터전압(Vdata)의 폴링 에지(FE))으로부터 1 수평 기간(1H) 만큼 앞서 폴링 시킬 수 있다.
이때, 본 발명은 데이터 드라이버(12)에서 소비되는 전력을 줄이기 위해, 4 수평 기간(4H) 주기로 극성이 반전되는 극성 제어신호(POL)와, 4 수평 기간(4H) 주기로 온 되는 차지 쉐어링 제어신호(CSC)와, 2 수평 기간(2H) 주기로 폴링 및 라이징되는 소스 출력 인에이블 신호(SOE)를 이용하여 데이터 드라이버(12)의 동작을 제어할 수 있다.
데이터 드라이버(12)는 극성 제어신호(POL)에 따라, 각 출력 채널로부터 출력되는 데이터전압의 극성을 수직 4도트 인버젼 방식에 따라 4 수평 기간(4H) 주기로 반전시킨다.
데이터 드라이버(12)는 차지 쉐어링 제어신호(CSC)에 따라 4 수평 기간(4H)마다 모든 출력 채널들을 쇼트시켜, 데이터전압을 정극성 전압 레벨에서 공통 전압 레벨(Vcom)로 변화시키거나, 또는 데이터전압을 부극성 전압 레벨에서 상기 공통 전압 레벨로 변화시킬 수 있다. 차지 쉐어링 동작은, 4 수평 기간(4H)을 주기로 배치된 수평 블랭크 기간에서만 수행된다.
데이터 드라이버(12)는 4 수평 기간(4H) 중 충전 과도 기간을 포함한 제1 수평 기간에서 제1 원본 데이터전압을 데이터라인에 공급하고, 제1 수평 기간에 이은 제2 수평 기간에서 제1 원본 데이터전압을 데이터라인 상에 그대로 유지시키고, 제2 수평 기간에 이은 제3 수평 기간에서 제2 원본 데이터전압을 데이터라인에 공급하고, 제3 수평 기간에 이은 제4 수평 기간에서 제2 원본 데이터전압을 데이터라인 상에 그대로 유지시킬 수 있다. 여기서, 제2 내지 제4 수평 기간은 충전 세츄레이션 기간에 대응된다.
데이터 드라이버(12)는 차지 쉐어링 제어신호(CSC)가 온 되어 있는 상태에서 소스 출력 인에이블 신호(SOE)가 하이 로직 레벨(H)일 때에만 모든 출력 채널들을 쇼트시키기 위한 차지 쉐어링 동작을 실시한다. 이때, 제1 및 제2 원본 데이터전압은 소스 출력 인에이블 신호(SOE)의 폴링 에지에 동기하여 2 수평 기간(2H)마다 번갈아 출력될 수 있다.
이때, 본 발명의 게이트 드라이버(13)는 도 14 및 도 15a와 같이 제1 서브 프레임(SF1)동안, 데이터전압(Vdata)의 충전 과도 기간을 회피하기 위해 제1 수평 기간(①)이 아닌 제2 수평 기간(②)에서 제1 게이트라인(G1)에 인가될 게이트펄스를 생성하고, 또한 데이터전압(Vdata)의 극성 반전 시점을 회피하기 위해 제4 수평 기간(④)이 아닌 제3 수평 기간(③)에서 제2 게이트라인(G2)에 인가될 게이트펄스를 생성할 수 있다.
마찬가지고, 본 발명의 게이트 드라이버(13)는 도 14 및 도 15b와 같이 제2 서브 프레임(SF2)동안, 데이터전압(Vdata)의 충전 과도 기간을 회피하기 위해 제1 수평 기간(①)이 아닌 제2 수평 기간(②)에서 제2 게이트라인(G2)에 인가될 게이트펄스를 생성하고, 또한 데이터전압(Vdata)의 극성 반전 시점을 회피하기 위해 제4 수평 기간(④)이 아닌 제3 수평 기간(③)에서 제4 게이트라인(G4)에 인가될 게이트펄스를 생성한다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위 내에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명은 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
10 : 표시패널 11 : 타이밍 콘트롤러
12 : 데이터 드라이버 13 : 게이트 드라이버
15 : 데이터라인 16 : 게이트라인

Claims (12)

  1. 다수의 데이터라인들과 다수의 게이트라인들이 형성된 표시패널;
    상기 데이터라인들에 데이터전압을 공급하는 데이터 드라이버;
    1 프레임을 제1 서브 프레임과 제2 서브 프레임으로 시분할하고, 상기 데이터라인들에 상기 데이터전압이 충전되는 타이밍을 고려하여 게이트 타이밍 제어신호를 생성하는 타이밍 콘틀롤러; 및
    상기 게이트 타이밍 제어신호에 기초하여 게이트펄스를 생성하고, 상기 제1 서브 프레임에서 상기 표시패널의 기수 게이트라인들에만 상기 게이트펄스를 순차 공급함과 아울러, 상기 제2 서브 프레임에서 상기 표시패널의 우수 게이트라인들에만 게이트펄스를 순차 공급하는 게이트 드라이버를 구비하고,
    상기 게이트펄스는 상기 데이터전압의 충전 과도 기간을 회피하여 상기 데이터전압의 충전 세츄레이션 기간에만 중첩되는 것을 특징으로 하는 저속 구동용 표시장치.
  2. 제 1 항에 있어서,
    상기 게이트펄스는, 상기 데이터전압의 충전 시작 타이밍으로부터 1 수평 기간보다 작은 소정 기간만큼 지연되어 라이징되고, 상기 충전 세츄레이션 기간 내에서 폴링되는 것을 특징으로 하는 저속 구동용 표시장치.
  3. 제 2 항에 있어서,
    상기 소정 기간은 1/2 수평 기간으로 선택되는 것을 특징으로 하는 저속 구동용 표시장치.
  4. 제 3 항에 있어서,
    상기 데이터 드라이버는,
    각 출력 채널로부터 출력되는 상기 데이터전압의 극성을 컬럼 인버젼 방식으로 반전시키고;
    차지 쉐어링 제어신호에 따라 2 수평 기간마다 모든 출력 채널들을 쇼트시켜, 상기 데이터전압을 정극성 전압 레벨에서 공통 전압 레벨로 변화시키거나, 또는 상기 데이터전압을 부극성 전압 레벨에서 상기 공통 전압 레벨로 변화시키는 것을 특징으로 하는 저속 구동용 표시장치.
  5. 제 4 항에 있어서,
    상기 데이터 드라이버는,
    1 수평 기간 주기로 폴링 및 라이징되는 소스 출력 인에이블 신호와 2 수평 기간마다 온 되는 차지 쉐어링 제어신호에 따라, 상기 충전 과도 기간을 포함한 기수 수평 기간에 대응하여 원본 데이터전압을 상기 데이터라인에 공급하고, 상기 충전 세츄레이션 기간을 포함한 우수 수평 기간에 대응하여 상기 원본 데이터전압과 동일한 복사 데이터전압을 상기 데이터라인에 공급하고;
    상기 모든 출력 채널들을 쇼트시키기 위한 차지 쉐어링 동작은, 상기 차지 쉐어링 제어신호가 온 되어 있는 상태에서 상기 소스 출력 인에이블 신호가 하이 로직 레벨일 때 이루어지며;
    상기 원본 데이터전압과 상기 복사 데이터전압은, 상기 소스 출력 인에이블 신호의 폴링 에지에 동기하여 1 수평 기간마다 번갈아 출력되는 것을 특징으로 하는 것을 특징으로 하는 저속 구동용 표시장치.
  6. 제 4 항에 있어서,
    상기 데이터 드라이버는,
    2 수평 기간 주기로 폴링 및 라이징되는 소스 출력 인에이블 신호와 계속해서 온 되는 차지 쉐어링 제어신호에 따라, 상기 충전 과도 기간을 포함한 기수 수평 기간에 대응하여 원본 데이터전압을 상기 데이터라인에 공급하고, 상기 충전 세츄레이션 기간을 포함한 우수 수평 기간에서 상기 원본 데이터전압을 상기 데이터라인 상에 그대로 유지시키고;
    상기 모든 출력 채널들이 쇼트시키기 위한 차지 쉐어링 동작은, 상기 차지 쉐어링 제어신호가 온 되어 있는 상태에서 상기 소스 출력 인에이블 신호가 하이 로직 레벨일 때 이루어지며;
    상기 원본 데이터전압은 상기 소스 출력 인에이블 신호의 폴링 에지에 동기하여 2 수평 기간마다 출력되는 것을 특징으로 하는 저속 구동용 표시장치.
  7. 제 1 항에 있어서,
    상기 데이터 드라이버는 각 출력 채널로부터 출력되는 상기 데이터전압의 극성을 N(N은 4이상의 양의 정수)도트 인버젼 방식으로 반전시키고;
    상기 게이트펄스는, 상기 데이터전압의 충전 세츄레이션 기간 내에서 라이징되고, 상기 N도트 인버젼 방식에 따라 N 수평 기간마다 극성이 반전되는 데이터전압의 극성 반전 시점으로부터 소정 기간만큼 앞서 폴링되는 것을 특징으로 하는 저속 구동용 표시장치.
  8. 제 7 항에 있어서,
    상기 소정 기간은 온도에 따른 상기 게이트펄스의 RC 딜레이 정도에 따라 결정되는 것을 특징으로 하는 저속 구동용 표시장치.
  9. 제 8 항에 있어서,
    상기 소정 기간은 1 수평 기간으로 선택되고, 상기 N 수평 기간은 4 수평 기간으로 선택되는 것을 특징으로 하는 저속 구동용 표시장치.
  10. 제 9 항에 있어서,
    상기 데이터 드라이버는,
    차지 쉐어링 제어신호에 따라 상기 4 수평 기간마다 모든 출력 채널들을 쇼트시켜, 상기 데이터전압을 정극성 전압 레벨에서 공통 전압 레벨로 변화시키거나, 또는 상기 데이터전압을 부극성 전압 레벨에서 상기 공통 전압 레벨로 변화시키는 것을 특징으로 하는 저속 구동용 표시장치.
  11. 제 10 항에 있어서,
    상기 데이터 드라이버는,
    2 수평 기간 주기로 폴링 및 라이징되는 소스 출력 인에이블 신호와 4 수평 기간마다 온 되는 차지 쉐어링 제어신호에 따라, 상기 4 수평 기간 중 상기 충전 과도 기간을 포함한 제1 수평 기간에서 제1 원본 데이터전압을 상기 데이터라인에 공급하고, 상기 제1 수평 기간에 이은 제2 수평 기간에서 상기 제1 원본 데이터전압을 상기 데이터라인 상에 그대로 유지시키고, 상기 제2 수평 기간에 이은 제3 수평 기간에서 제2 원본 데이터전압을 상기 데이터라인에 공급하고, 상기 제3 수평 기간에 이은 제4 수평 기간에서 상기 제2 원본 데이터전압을 상기 데이터라인 상에 그대로 유지시키며;
    상기 제2 내지 제4 수평 기간은 상기 충전 세츄레이션 기간에 대응되고;
    상기 모든 출력 채널들을 쇼트시키기 위한 차지 쉐어링 동작은, 상기 차지 쉐어링 제어신호가 온 되어 있는 상태에서 상기 소스 출력 인에이블 신호가 하이 로직 레벨일 때 이루어지며;
    상기 제1 원본 데이터전압과 상기 제2 원본 데이터전압은, 상기 소스 출력 인에이블 신호의 폴링 에지에 동기하여 2 수평 기간마다 번갈아 출력되는 것을 특징으로 하는 것을 특징으로 하는 저속 구동용 표시장치.
  12. 제 11 항에 있어서,
    상기 제1 서브 프레임에서 상기 게이트펄스는 상기 제2 수평 기간 및 상기 제3 수평 기간에서 이웃한 2개의 기수 게이트라인들에 순차 공급되고;
    상기 제2 서브 프레임에서 상기 게이트펄스는 상기 제2 수평 기간 및 상기 제3 수평 기간에서 이웃한 2개의 우수 게이트라인들에 순차 공급되는 것을 특징으로 하는 저속 구동용 표시장치.
KR1020130168557A 2013-12-31 2013-12-31 저속 구동용 표시장치 KR20150078816A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130168557A KR20150078816A (ko) 2013-12-31 2013-12-31 저속 구동용 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130168557A KR20150078816A (ko) 2013-12-31 2013-12-31 저속 구동용 표시장치

Publications (1)

Publication Number Publication Date
KR20150078816A true KR20150078816A (ko) 2015-07-08

Family

ID=53791281

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130168557A KR20150078816A (ko) 2013-12-31 2013-12-31 저속 구동용 표시장치

Country Status (1)

Country Link
KR (1) KR20150078816A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170025650A (ko) * 2015-08-31 2017-03-08 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR20170105682A (ko) * 2016-03-09 2017-09-20 엘지디스플레이 주식회사 저속 구동이 가능한 표시장치
CN109767727A (zh) * 2019-03-19 2019-05-17 深圳吉迪思电子科技有限公司 硅基微显示器扫描刷新驱动方法及显示器
CN114067726A (zh) * 2020-07-31 2022-02-18 联咏科技股份有限公司 用于显示装置的驱动方法以及显示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170025650A (ko) * 2015-08-31 2017-03-08 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR20170105682A (ko) * 2016-03-09 2017-09-20 엘지디스플레이 주식회사 저속 구동이 가능한 표시장치
CN109767727A (zh) * 2019-03-19 2019-05-17 深圳吉迪思电子科技有限公司 硅基微显示器扫描刷新驱动方法及显示器
CN114067726A (zh) * 2020-07-31 2022-02-18 联咏科技股份有限公司 用于显示装置的驱动方法以及显示装置

Similar Documents

Publication Publication Date Title
KR102081131B1 (ko) 저속 구동이 가능한 표시장치
US9870749B2 (en) Display device
US9548031B2 (en) Display device capable of driving at low speed
KR101330415B1 (ko) 액정표시장치와 그 구동방법
KR101127593B1 (ko) 액정 표시 장치
US8847868B2 (en) Liquid crystal display and frame rate control method thereof
KR20150078820A (ko) 표시장치
US20140320465A1 (en) Display Device For Low Speed Drive And Method For Driving The Same
KR101992855B1 (ko) 액정표시장치와 그 구동방법
KR20090009583A (ko) 표시 장치
KR20120119427A (ko) 액정 표시장치
KR20150078816A (ko) 저속 구동용 표시장치
KR20120008149A (ko) 액정표시장치
KR20140137831A (ko) 저속 구동용 표시장치와 그 구동방법
KR101985245B1 (ko) 액정표시장치
KR101988526B1 (ko) 저속 구동용 표시장치와 그 구동방법
KR102009891B1 (ko) 액정표시 장치
KR20150076442A (ko) 액정표시장치
KR102480834B1 (ko) 저속 구동이 가능한 표시장치
KR20160035142A (ko) 액정표시장치와 이의 구동방법
KR101970798B1 (ko) 액정표시장치
KR102349502B1 (ko) 액정표시장치와 이의 구동방법
KR20070079103A (ko) 액정 표시 장치 및 그 구동 방법
KR102406704B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20140081555A (ko) 액정표시장치와 그 구동 방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination