KR20140112819A - 디스플레이 구동회로 및 그것의 대기전력 절감 방법 - Google Patents

디스플레이 구동회로 및 그것의 대기전력 절감 방법 Download PDF

Info

Publication number
KR20140112819A
KR20140112819A KR1020130027384A KR20130027384A KR20140112819A KR 20140112819 A KR20140112819 A KR 20140112819A KR 1020130027384 A KR1020130027384 A KR 1020130027384A KR 20130027384 A KR20130027384 A KR 20130027384A KR 20140112819 A KR20140112819 A KR 20140112819A
Authority
KR
South Korea
Prior art keywords
switch
output transistor
control signal
switch control
source
Prior art date
Application number
KR1020130027384A
Other languages
English (en)
Other versions
KR102052584B1 (ko
Inventor
류성영
박현상
최승필
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020130027384A priority Critical patent/KR102052584B1/ko
Priority to US14/152,144 priority patent/US9754521B2/en
Publication of KR20140112819A publication Critical patent/KR20140112819A/ko
Application granted granted Critical
Publication of KR102052584B1 publication Critical patent/KR102052584B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명에 따른 디스플레이 구동회로는 입력 신호를 증폭하여 출력 신호를 생성하는 출력 트랜지스터 및 상기 출력 트랜지스터를 제어하는 출력 트랜지스터 스위치를 포함하고, 패널의 소스 라인을 충전하는 소스 앰프, 그리고 상기 출력 트랜지스터 스위치의 점멸 시점 정보를 포함하는 설정 비트를 수신하여 스위치 컨트롤 신호를 생성하는 스위치 컨트롤 블록을 포함하고, 상기 점멸 시점 정보는 수평 동기 신호에 맞춰 상기 출력 트랜지스터 스위치를 턴 온 시키고, 패널의 소스 라인이 충전 완료되는 시점에 상기 출력 트랜지스터 스위치를 턴 오프 시키는 정보를 포함한다.
또한, 출력 트랜지스터 스위치의 점멸 시점 정보를 포함하는 설정 비트를 수신하는 단계, 상기 설정 비트를 이용하여 스위치 컨트롤 신호를 생성하는 단계, 상기 스위치 컨트롤 신호에 따라 상기 출력 트랜지스터 스위치를 턴 온 하는 단계, 상기 출력 트랜지스터 스위치가 턴 온 상태를 유지하는 동안, 입력 신호를 증폭하여 출력 신호를 생성하는 소스 앰프가 정보를 표시하는 패널의 소스 라인을 충전하는 단계, 그리고 상기 패널의 소스 라인이 충전 완료된 후 상기 스위치 컨트롤 신호에 따라 상기 출력 트랜지스터 스위치를 턴 오프 하는 단계를 포함한다.
또한, 계조 전압을 생성하는 출력 트랜지스터 및 상기 출력 트랜지스터를 제어하는 출력 트랜지스터 스위치를 포함하는 감마 앰프, 그리고 상기 출력 트랜지스터 스위치의 점멸 시점 정보를 포함하는 설정 비트를 수신하여 스위치 컨트롤 신호를 생성하는 감마 앰프 스위치 컨트롤 블록을 포함하고, 상기 점멸 시점 정보는 화면 프레임 시작 시점에 상기 출력 트랜지스터 스위치를 턴 온 시키고, 수직 블랭크 시간 시작 시점에 상기 출력 트랜지스터 스위치를 턴 오프 시키는 정보를 포함한다.

Description

디스플레이 구동회로 및 그것의 대기전력 절감 방법{DISPLAY DRIVER CIRCUIT AND STANDBY POWER REDUCTION METHOD THEREOF}
본 발명은 디스플레이 장치에 관한 것으로, 좀 더 구체적으로는 디스플레이 구동회로 및 그것의 대기전력 절감 방법에 관한 것이다.
디스플레이 장치는 영상 데이터를 시각적으로 출력하는 장치이다. 최근에는 보다 크고 선명한 패널을 원하는 시장의 요구에 따라 디스플레이 장치의 크기가 커지고 해상도가 증가하면서 디스플레이 장치의 전력 소모가 증가하고 있다. 특히, 휴대용 디스플레이 장치의 고급화 및 다기능화로 인해 배터리 수명연장 요구가 증대되고 있다. 평판 디스플레이에서 백라이트 유닛(Back Light Unit : BLU)은 디스플레이 소비전력의 80% 이상을 소비한다. 그래서 백라이트 유닛(BLU)을 컨트롤하여 소비전력을 줄이는 방법들이 다양하게 제안되고 있다.
패널의 구동 방식은 일반적으로 도트 인버젼(Dot Inversion), 컬럼 인버젼(Column Inversion), 라인 인버젼(Line Inversion) 및 프레임 인버젼(Frame Inversion)으로 구분된다. 도트 인버젼(Dot Inversion)은 화면의 표시 능력은 좋지만 소비전력이 많이 든다. 프레임 인버젼(Frame Inversion)은 소비전력은 적게 들지만 화면의 표시 능력이 좋지 못하다. 패널의 소비전력은 전적으로 구동 방식에 의존한다. 그래서 현재 컬럼 인버젼(Column Inversion) 방식이 많이 사용되고 있다.
컬럼 인버젼(Column Inversion) 방식에서는 소스 드라이버 IC(Source Driver IC)의 대기전력이 소비전력 중에서 큰 비중을 차지한다. 소스 드라이버 IC(Source Driver IC)는 계조 전압(Grey Voltage)을 공급하는 감마 앰프(Gamma Amp)와 패널에 전압을 공급하는 소스 앰프(Source Amp)를 포함한다. 소스 드라이버 IC(Source Driver IC)에서 감마 앰프(Gamma Amp)와 소스 앰프(Source Amp)가 소비하는 전력량이 가장 많다. 그러므로 감마 앰프(Gamma Amp)와 소스 앰프(Source Amp)에서 소비되는 대기전력을 줄이면 디스플레이 장치의 소비전력을 효과적으로 줄일 수 있다.
본 발명의 목적은 구동회로에 포함된 앰프의 출력 트랜지스터를 점멸하여 소비전력을 절감하는 디스플레이 구동회로 및 그것의 대기전력 절감 방법을 제공하는 것이다.
상기 목적을 달성하기 위한 본 발명에 따른 디스플레이 구동회로는 입력 신호를 증폭하여 출력 신호를 생성하는 출력 트랜지스터 및 상기 출력 트랜지스터를 제어하는 출력 트랜지스터 스위치를 포함하고, 패널의 소스 라인을 충전하는 소스 앰프, 그리고 상기 출력 트랜지스터 스위치의 점멸 시점 정보를 포함하는 설정 비트를 수신하여 스위치 컨트롤 신호를 생성하는 스위치 컨트롤 블록을 포함하고, 상기 점멸 시점 정보는 수평 동기 신호에 맞춰 상기 출력 트랜지스터 스위치를 턴 온 시키고, 패널의 소스 라인이 충전 완료되는 시점에 상기 출력 트랜지스터 스위치를 턴 오프 시키는 정보를 포함한다.
또한, 출력 트랜지스터 스위치의 점멸 시점 정보를 포함하는 설정 비트를 수신하는 단계, 상기 설정 비트를 이용하여 스위치 컨트롤 신호를 생성하는 단계, 상기 스위치 컨트롤 신호에 따라 상기 출력 트랜지스터 스위치를 턴 온 하는 단계, 상기 출력 트랜지스터 스위치가 턴 온 상태를 유지하는 동안, 입력 신호를 증폭하여 출력 신호를 생성하는 소스 앰프가 정보를 표시하는 패널의 소스 라인을 충전하는 단계, 그리고 상기 패널의 소스 라인이 충전 완료된 후 상기 스위치 컨트롤 신호에 따라 상기 출력 트랜지스터 스위치를 턴 오프 하는 단계를 포함한다.
또한, 계조 전압을 생성하는 출력 트랜지스터 및 상기 출력 트랜지스터를 제어하는 출력 트랜지스터 스위치를 포함하는 감마 앰프, 그리고 상기 출력 트랜지스터 스위치의 점멸 시점 정보를 포함하는 설정 비트를 수신하여 스위치 컨트롤 신호를 생성하는 감마 앰프 스위치 컨트롤 블록을 포함하고, 상기 점멸 시점 정보는 화면 프레임 시작 시점에 상기 출력 트랜지스터 스위치를 턴 온 시키고, 수직 블랭크 시간 시작 시점에 상기 출력 트랜지스터 스위치를 턴 오프 시키는 정보를 포함한다.
이상과 같은 본 발명의 실시 예에 따르면, 구동회로에 포함된 앰프의 출력 트랜지스터를 점멸하여 소비전력을 절감하는 디스플레이 구동회로 및 그것의 대기전력 절감 방법을 제공할 수 있다.
도 1은 본 발명의 실시 예에 따른 디스플레이 장치를 보여주는 블록도이다.
도 2는 도 1에 도시된 소스 드라이버 IC 및 패널에 포함된 하나의 소스 라인을 등가 회로로 나타낸 회로도이다.
도 3은 도 1에 도시된 소스 드라이버 IC의 실시 예를 보여주는 블록도이다.
도 4는 도 3에 도시된 소스 드라이버 IC의 동작을 보여주는 타이밍도이다.
도 5는 도 3에 도시된 소스 앰프를 보여주는 회로도이다.
도 6은 도 3에 도시된 소스 드라이버 IC에 따른 대기전력 절감 방법을 보여주는 순서도이다.
도 7은 도 1에 도시된 소스 드라이버 IC의 다른 실시 예를 보여주는 블록도이다.
도 8은 도 7에 도시된 소스 드라이버 IC에 사용될 주사 방식을 보여주는 도면이다.
도 9는 도 7에 도시된 소스 드라이버 IC의 대기전력 절감 방법을 보여주는 순서도이다.
앞의 일반적인 설명 및 다음의 상세한 설명 모두 예시적이라는 것이 이해되어야 하며, 청구된 발명의 부가적인 설명이 제공되는 것으로 여겨져야 한다. 참조부호들이 본 발명의 바람직한 실시 예들에 상세히 표시되어 있으며, 그것의 예들이 참조 도면들에 표시되어 있다. 가능한 어떤 경우에도, 동일한 참조 번호들이 동일한 또는 유사한 부분을 참조하기 위해서 설명 및 도면들에 사용된다.
이하에서는, 디스플레이 장치 및 소스 드라이버 IC(Source Driver IC)가 본 발명의 특징 및 기능을 설명하기 위한 전자 장치의 한 예로서 사용될 것이다. 하지만, 이 기술 분야에 정통한 사람은 여기에 기재된 내용에 따라 본 발명의 다른 이점들 및 성능을 쉽게 이해할 수 있을 것이다. 또한, 본 발명은 다른 실시 예들을 통해 구현되거나 적용될 수 있을 것이다. 게다가, 상세한 설명은 본 발명의 범위, 기술적 사상 그리고 다른 목적으로부터 상당히 벗어나지 않고, 관점 및 응용에 따라 수정되거나 변경될 수 있다.
도 1은 본 발명의 실시 예에 따른 디스플레이 장치를 보여주는 블록도이다. 디스플레이 장치(1000)는 메인 시스템(미도시)으로부터 수신한 데이터를 처리하여 패널(1500)을 통해 표시한다.
도 1을 참조하면, DC/DC 컨버터(1100)는 메인 시스템으로부터 직류 전압(DC Voltage)을 공급받아 소스 드라이버 IC(1300) 및 게이트 드라이버 IC(1400)에 구동전압(Vc, Vg)을 공급한다. 메인 시스템, 소스 드라이버 IC(1300) 및 게이트 드라이버 IC(1400)는 구동전압이 서로 다르기 때문이다.
타이밍 컨트롤러(1200)는 메인 시스템으로부터 데이터를 수신한다. 데이터는 패널(1500)에 표시할 정보 데이터와 소스 드라이버 IC(1300) 및 게이트 드라이버 IC(1400)를 제어하기 위한 설정 데이터를 포함한다. 타이밍 컨트롤러(1200)는 정보 데이터를 소스 드라이버 IC(1300)에 전송한다. 타이밍 컨트롤러(1200)는 설정 데이터에 따라 소스 제어신호(SDC) 및 게이트 제어신호(GDC)를 생성한다. 제어신호들(SDC, GDC)은 정보 데이터에 따라 소스 드라이버 IC(1300)와 게이트 드라이버 IC(1400)의 동작을 동기화시킨다.
소스 드라이버 IC(1300)는 타이밍 컨트롤러(1200)로부터 정보 데이터를 수신한다. 수신한 정보 데이터는 디지털 신호이다. 소스 드라이버 IC(1300)는 패널(1500)에 표시할 수 있도록 디지털 신호를 아날로그 신호로 변환한다. 변환된 아날로그 신호는 소스 제어신호(SDC)에 따라 패널(1500)로 전송된다. 소스 드라이버 IC(1300)는 구동전압(Vc)을 DC/DC 컨버터(1100)로부터 공급받는다.
게이트 드라이버 IC(1400)는 타이밍 컨트롤러(1200)로부터 게이트 제어신호(GDC)를 수신한다. 게이트 드라이버 IC(1400)는 게이트 제어신호(GDC)에 따라 게이트 라인(Gate Line)에 순차적으로 펄스 신호를 공급한다. 이하에서 하나의 게이트 라인(Gate Line)에 펄스 신호가 공급되는 시간을 1H 시간(1 Horizontal Time)이라고 정의하도록 한다. 게이트 라인(Gate Line)에 펄스 신호가 공급되는 동안 소스 드라이버 IC(1300)로부터 아날로그 신호가 입력되면 패널(1500)에 정보 데이터가 표시된다. 게이트 드라이버 IC(1400)는 DC/DC 컨버터(1100)로부터 구동전압(Vg)을 공급받는다.
패널(1500)은 정보 데이터를 표시한다. 게이트 드라이버 IC(1400)에 의해 하나의 게이트 라인(Gate Line)이 선택된다. 선택된 게이트 라인(Gate Line)에 소스 드라이버 IC(1300)로부터 정보 데이터가 입력된다. 게이트 라인(Gate Line)과 소스 라인(Source Line)이 교차하는 곳에 하나의 화소(Pixel)가 형성된다. 모든 화소(Pixel)가 모여 하나의 프레임(Frame)이 된다.
도 2는 도 1에 도시된 소스 드라이버 IC 및 패널에 포함된 하나의 소스 라인을 등가 회로로 나타낸 회로도이다. 도 2를 참조하면, 소스 드라이버 IC(1300, 도 1 참조)의 출력단에 있는 소스 앰프(Source Amp)는 소스 드라이버 IC(1300)의 전단에 의해 처리된 입력 신호(Input Signal)를 수신한다. 소스 앰프(Source Amp)는 입력 신호(Input Signal)를 증폭하여 패널(1500)로 전송한다. 패널(1500)은 소스 라인(Source Line)에 대응하는 패널 로드(Panel Load)를 포함한다. 패널 로드(Panel Load)는 소스 앰프(Source Amp)로부터 전송된 신호에 의해 충전된다.
패널 로드(Panel Load)는 커패시터(C1)부터 커패시터(Cn)까지 순차적으로 충전된다. 모든 커패시터(C1 ~ Cn)가 충전되면 스타트 포인트(Start Point)의 전압(V0) 내지 엔드 포인트(End Point)의 전압(Vn)은 모두 같은 전압 값이 된다. 그래서 모든 커패시터(C1 ~ Cn)가 충전된 이후 소스 앰프(Source Amp)는 패널 로드(Panel Load)에 더 이상 전력을 공급할 필요가 없다. 그러므로 엔드 포인트(End Point)의 커패시터(Cn)가 충전된 이후 소스 앰프(Source Amp)의 출력 트랜지스터(Output Transistor)는 턴 오프(Turn off) 될 수 있다.
도 3은 도 1에 도시된 소스 드라이버 IC의 실시 예를 보여주는 블록도이다. 도 3을 참조하면, 소스 드라이버 IC(1300a)는 타이밍 컨트롤러(1200, 도 1 참조)로부터 정보 데이터를 수신한다. 정보 데이터는 R.G.B 데이터 및 설정 비트(Configuration Bits)를 포함한다. 설정 비트(Configuration Bits)는 소스 앰프(1340a)의 출력 트랜지스터 스위치(1341a)의 동작시점에 대한 정보를 포함한다. 소스 드라이버 IC(1300a)는 수신한 정보 데이터를 처리하여 패널(1500)로 전송한다.
스위치 컨트롤 블록(1310a)은 설정 비트(Configuration Bits)를 포함한 정보 데이터를 수신한다. 설정 비트(Configuration Bits)는 출력 트랜지스터 스위치(1341a)의 턴 온/오프(Turn on/off) 시점에 대한 정보를 포함한다. 스위치 컨트롤 블록(1310a)은 설정 비트(Configuration Bits)를 이용해 출력 트랜지스터 스위치(1341a)를 조절하는 스위치 컨트롤 신호(SW_con)를 생성한다.
스위치 컨트롤 신호(SW_con)는 소스 제어신호(SDC, 도 1 참조)를 참고하여 생성된다. 소스 제어신호(SDC)는 수평 동기 신호(Hsync)를 포함한다. 수평 동기 신호(Hsync)는 각 게이트 라인(Gate Line)이 턴 온(Turn on) 되는 시점을 알려준다. 스위치 컨트롤 신호(SW_con)는 수평 동기 신호(Hsync)에 따라 게이트 라인(Gate Line)이 턴 온(Turn on) 되는 시점에 하이 레벨(High Level)로 상승한다.
스위치 컨트롤 신호(SW_con)는 패널 로드(Panel Load)의 엔드 포인트(End Point)까지 충분히 충전된 시점에 로우 레벨(Low Level)로 하강한다. 패널 로드(Panel Load)의 엔드 포인트(End Point)까지 충분히 충전되는 시점은 미리 계산되어 타이밍 컨트롤러(1200)에 의해 정해진다. 생성된 스위치 컨트롤 신호(SW_con)는 소스 앰프(1340a)에 전송된다.
데이터 래치 블록(1320)은 R.G.B 데이터를 포함하는 정보 데이터를 수신한다. 데이터 래치 블록(1320)은 수신한 R.G.B 데이터를 패널(1500)의 소스 라인(Source Line)에 맞게 배치한다. 데이터 래치 블록(1320)은 배치된 R.G.B 데이터를 D/A 컨버터(1330a)에 전달한다.
D/A 컨버터(1330a)는 데이터 래치 블록(1320)에 의해 처리된 R.G.B 데이터를 수신한다. D/A 컨버터(1330a)는 수신된 R.G.B 데이터를 디지털 신호에서 아날로그 신호로 변환한다. 변환된 아날로그 신호는 소스 앰프(1340a)의 입력 신호(Input Signal)가 된다.
소스 앰프(1340a)는 입력 신호(Input Signal)와 스위치 컨트롤 신호(SW_con)를 수신한다. 소스 앰프(1340a)는 스위치 컨트롤 신호(SW_con)에 따라 출력 트랜지스터 스위치(1341a)를 턴 온/오프(Turn on/off) 시킨다. 출력 트랜지스터 스위치(1341a)가 턴 온(Turn on) 되어 있는 동안 소스 앰프(1340a)는 입력 신호(Input Signal)를 증폭하여 출력 신호(Output Signal)를 생성한다. 출력 신호(Output Signal)는 패널(1500)로 전송된다.
출력 트랜지스터 스위치(1341a)는 스위치 컨트롤 신호(SW_con)에 따라 턴 온/오프(Turn on/off) 동작을 수행한다. 스위치 컨트롤 신호(SW_con)가 하이 레벨(High Level)일 때 출력 트랜지스터 스위치(1341a)는 턴 온(Turn on) 된다. 스위치 컨트롤 신호(SW_con)가 로우 레벨(Low Level)일 때 출력 트랜지스터 스위치(1341a)는 턴 오프(Turn off) 된다. 각각의 1H 시간마다 출력 트랜지스터 스위치(1341a)는 턴 온/오프(Turn on/off) 동작을 반복한다. 이러한 과정을 통해서 패널(1500)의 소스 라인(Source Line)이 완전히 충전된 이후 1H 시간의 나머지 기간 동안 출력 트랜지스터(1342a)는 턴 오프(Turn off) 상태를 유지한다. 그러므로 출력 트랜지스터(1342a)에서 소비되는 대기전력이 절감될 수 있다.
출력 트랜지스터(1342a)는 입력 신호(Input Signal)를 증폭하여 출력 신호(Output Signal)를 생성한다. 생성된 출력 신호(Output Signal)는 패널(1500)로 전송된다. 출력 신호(Output Signal)는 패널(1500)의 소스 라인(Source Line)을 충전한다.
도 4는 도 3에 도시된 소스 드라이버 IC의 동작을 보여주는 타이밍도이다. 도 4를 참조하면, 수평 동기 신호(Hsync)는 t1 시점에 로우 레벨(Low Level)로 하강한다. 수평 동기 신호(Hsync)는 t1 시점으로부터 1H 시간이 지난 t3 시점에 다시 로우 레벨(Low Level)로 하강한다. 수평 동기 신호(Hsync)가 로우 레벨(Low Level)로 하강할 때(t1 및 t3 시점), 스위치 컨트롤 신호(SW_con)는 하이 레벨(High Level)로 상승한다. 타이밍 컨트롤러(1200, 도 1 참조)는 이러한 정보를 미리 정하여 설정 비트(Configuration Bits)를 통해 소스 드라이버 IC(1300)에 전송한다.
패널 로드(Panel Load)의 스타트 포인트(Start Point)의 전압(V0)은 t1 시점부터 서서히 증가한다. 전압(V0)은 일정 시점에 이르면 일정한 값을 유지한다. 패널 로드(Panel Load)의 엔드 포인트(End Point)의 전압(Vn)은 t1 시점부터 서서히 증가한다. 하지만 전압(Vn)의 상승률은 전압(V0)의 상승률보다 작다. 전압(Vn)은 t2 시점에 이르면 전압(V0)과 같은 값으로 일정해진다. t2 시점에 패널 로드(Panel Load)의 모든 커패시터가 충전 완료된다. 스위치 컨트롤 신호(SW_con)는 t2 시점에 로우 레벨(Low Level)로 하강한다. 타이밍 컨트롤러(1200)는 이러한 정보를 미리 정하여 설정 비트(Configuration Bits)를 통해 소스 드라이버 IC(1300)에 전송한다.
결국, 스위치 컨트롤 신호(SW_con)에 따라 출력 트랜지스터 스위치(1341a, 도 3 참조)는 t1 시점과 t2 시점 사이 구간에서 턴 온(Turn on) 된다. 그리고 출력 트랜지스터 스위치(1341a)는 t2 시점과 t3 시점 사이 구간에서 턴 오프(Turn off) 된다. 출력 트랜지스터(1342a)가 턴 오프(Turn off) 되는 t2 시점과 t3 시점 사이 구간에서 소스 앰프(1340a)의 대기전력이 절감된다.
도 5는 도 3에 도시된 소스 앰프를 보여주는 회로도이다. 도 5를 참조하면, 소스 앰프(1340a)는 출력 트랜지스터 스위치(1341a), 출력 트랜지스터(1342a) 및 소스 앰프 전단(1343a)을 포함한다.
출력 트랜지스터 스위치(1341a)는 제 1 및 제 2 스위치(SW1, SW2)와 PMOS 및 NMOS 스위치(MP_sw, MN_sw)를 포함한다. 출력 트랜지스터 스위치(1341a)가 턴 온(Turn on) 되는 경우 제 1 및 제 2 스위치(SW1, SW2)는 턴 온(Turn on) 되고, PMOS 및 NMOS 스위치(MP_sw, MN_sw)는 턴 오프(Turn off) 된다. 도 4에서 t1 시점과 t2 시점 사이 구간에 출력 트랜지스터 스위치(1341a)는 턴 온(Turn on) 된다. 그러면 출력 트랜지스터(1342a)는 소스 앰프 전단(1343a)에 의해 조절되어 출력 신호(Output Signal)를 생성한다.
출력 트랜지스터 스위치(1341a)가 턴 오프(Turn off) 되는 경우 제 1 및 제 2 스위치(SW1, SW2)는 턴 오프(Turn off) 되고, PMOS 및 NMOS 스위치(MP_sw, MN_sw)는 턴 온(Turn on) 된다. 도 4에서 t1 시점과 t2 시점 사이 구간에 출력 트랜지스터 스위치(1341a)는 턴 오프(Turn off) 된다. 제 1 스위치(SW1)는 소스 앰프 전단(1343a)에서 오는 신호를 차단한다. 그리고 PMOS 스위치(MP_sw)는 출력 PMOS(MP_out)의 게이트(Gate)와 소스(Source)의 전압을 같게 하여 출력 PMOS(MP_out)를 턴 오프(Turn off) 시킨다. 제 2 스위치(SW2)는 소스 앰프 전단(1343a)에서 오는 신호를 차단한다. 그리고 NMOS 스위치(MN_sw)는 출력 NMOS(MN_out)의 게이트(Gate)와 소스(Source)의 전압을 같게 하여 출력 NMOS(MN_out)를 턴 오프(Turn off) 시킨다. 결국, 출력 트랜지스터(1342a)는 턴 오프(Turn off) 된다.
출력 트랜지스터(1342a)는 소스 앰프 전단(1343a)으로부터 신호를 수신하여 출력신호(Output Signal)를 생성한다. 소스 앰프 전단(1343a)은 입력신호(Input Signal)를 수신하여 출력 트랜지스터(1342a)를 동작시키는 신호를 전달한다.
도 6은 도 3에 도시된 소스 드라이버 IC에 따른 대기전력 절감 방법을 보여주는 순서도이다.
S110 단계에서, 소스 드라이버 IC(1300a, 도 3 참조)는 설정 비트(Configuration Bits)를 포함하는 정보 데이터를 수신한다. 설정 비트(Configuration Bits)는 소스 앰프(1340a)의 출력 트랜지스터 스위치(1341a)의 턴 온/오프(Turn on/off) 시점에 대한 정보를 포함한다. 설정 비트(Configuration Bits)를 포함하는 정보 데이터를 수신하면 1H 시간이 시작된다. 1H 시간 동안 게이트 드라이버 IC(1400, 도 1 참조)는 하나의 게이트 라인(Gate Line)을 선택한다. 1H 시간 동안 소스 드라이버 IC(1300a)는 수신한 정보 데이터를 패널(1500)에 전송한다.
S120 단계에서, 스위치 컨트롤 블록(1310a)은 설정 비트(Configuration Bits)를 포함하는 정보 데이터를 수신한다. 스위치 컨트롤 블록(1310a)은 설정 비트(Configuration Bits)의 내용에 따라 스위치 컨트롤 신호(SW_con)를 생성한다. 스위치 컨트롤 신호(SW_con)는 t1 시점과 t2 시점 사이 구간에서 하이 레벨(High)이고, t2 시점과 t3 시점 사이 구간에서 로우 레벨(Low Level)이다(도 4 참조).
S130 단계에서, 소스 앰프(1340a)의 출력 트랜지스터 스위치(1341a)는 스위치 컨트롤 신호(SW_con)에 따라서 턴 온(Turn on) 된다. 소스 앰프(1340a)의 출력 트랜지스터 스위치(1341a)는 t1 시점에 턴 온(Turn on) 된다. 소스 앰프(1340a)의 출력 트랜지스터 스위치(1341a)는 t2 시점까지 턴 온(Turn on) 상태를 유지한다.
S140 단계에서, D/A 컨버터(1330a)는 디지털 신호를 아날로그 신호로 변환한다. 소스 드라이버 IC(1300a)가 수신한 정보 데이터는 디지털 신호이다. 데이터 래치 블록(1320)은 수신한 R.G.B 데이터를 패널(1500)의 소스 라인(Source Line)에 맞게 배치한다. 배치된 R.G.B 데이터는 D/A 컨버터(1330a)에 의해 디지털 신호에서 아날로그 신호로 변환된다. 변환된 신호는 소스 앰프(1340a)의 입력 신호(Input Signal)가 된다. 소스 앰프(1340a)는 입력 신호(Input Signal)에 따라 출력 신호(Output Signal)를 생성한다. 출력 신호(Output Signal)는 패널(1500)의 소스 라인(Source Line)을 충전한다.
S150 단계에서, 소스 앰프(1340a)의 출력 트랜지스터 스위치(1341a)는 스위치 컨트롤 신호(SW_con)에 따라서 턴 오프(Turn off) 된다. 출력 트랜지스터 스위치(1341a)는 t2 시점에 턴 오프(Turn off) 된다. t2 시점은 패널 로드(Panel Load)의 엔드 포인트(End Point)가 충전 완료되는 시점이다. 패널 로드(Panel Load)가 충전 완료되면 패널(1500)은 더 이상 전력을 공급받을 필요가 없다. 소스 앰프(1340a)의 출력 트랜지스터 스위치(1341a)는 t3 시점까지 턴 오프(Turn off) 상태를 유지한다. 그러므로 t2 시점과 t3 시점 사이 구간에서 대기전력은 절감된다.
S160 단계에서, 소스 앰프(1340a)의 출력 트랜지스터 스위치(1341a)는 스위치 컨트롤 신호(SW_con)에 따라서 턴 온(Turn on) 된다. 소스 앰프(1340a)의 출력 트랜지스터 스위치(1341a)는 t3 시점에 턴 온(Turn on) 된다. 설정 비트(Configuration Bits)를 포함하는 정보 데이터가 수신되면 새로운 1H 시간이 시작된다.
이상의 과정을 통해 t2 시점과 t3 시점 사이 구간에서 소스 앰프(1340a)의 출력 트랜지스터(1342a)는 차단된다. 그러므로 출력 트랜지스터(1342a)에서 소비되는 대기전력은 절감된다. 소스 앰프(1340a)의 소비전력 중에 출력 트랜지스터(1342a)에서 소비되는 전력이 가장 큰 비중을 차지한다. 결국, 출력 트랜지스터(1342a)에서 소비되는 전력을 줄여서 디스플레이 장치의 대기전력은 절감된다.
도 7은 도 1에 도시된 소스 드라이버 IC의 다른 실시 예를 보여주는 블록도이다. 도 7을 참조하면, 소스 드라이버 IC(1300b)는 타이밍 컨트롤러(1200, 도 1 참조)로부터 정보 데이터를 수신한다. 정보 데이터는 R.G.B 데이터 및 설정 비트(Configuration Bits)를 포함한다. 설정 비트(Configuration Bits)는 감마 앰프(1333b)의 출력 트랜지스터 스위치(1331b)의 동작시점에 대한 정보를 포함한다.
감마 앰프 스위치 컨트롤 블록(1310b)은 설정 비트(Configuration Bits)를 포함한 정보 데이터를 수신한다. 설정 비트(Configuration Bits)는 출력 트랜지스터 스위치(1331b)의 턴 온/오프(Turn on/off) 시점에 대한 정보를 포함한다. 감마 앰프 스위치 컨트롤 블록(1310b)은 설정 비트(Configuration Bits)를 이용해 출력 트랜지스터 스위치(1331b)를 제어하는 스위치 컨트롤 신호(SW_con)를 생성한다.
스위치 컨트롤 신호(SW_con)는 소스 제어신호(SDC, 도 1 참조)를 참고하여 생성된다. 소스 제어신호(SDC)는 프레임 시작 신호(Frame Start Signal)를 포함한다. 프레임 시작 신호(Frame Start Signal)는 한 프레임이 시작되는 시점을 알려준다. 스위치 컨트롤 신호(SW_con)는 프레임 시작 신호(Frame Start Signal)에 따라 프레임이 시작되는 시점에 하이 레벨(High Level)로 상승한다. 스위치 컨트롤 신호(SW_con)는 모든 게이트 라인(Gate Line)에 정보 데이터가 전송되는 동안 하이 레벨(High Level)을 유지한다.
스위치 컨트롤 신호(SW_con)는 수직 블랭크(V_blank) 시간이 시작되는 시점에 로우 레벨(Low Level)로 하강한다. 한 프레임이 주사되는 동안 복수의 1H 시간들과 수직 블랭크(V_blank) 시간이 포함된다. 복수의 1H 시간들이 지난 후 수직 블랭크(V_blank) 시간이 시작된다. 수직 블랭크(V_blank) 시간은 프레임과 프레임 사이에 R.G.B 데이터의 전송이 없는 구간이다. 스위치 컨트롤 신호(SW_con)는 수직 블랭트(V_blank) 시간 동안 로우 레벨(Low Level)을 유지한다. 생성된 스위치 컨트롤 신호(SW_con)는 감마 앰프(1333b)에 전송된다.
데이터 래치 블록(1320)은 R.G.B 데이터를 포함하는 정보 데이터를 수신한다. 데이터 래치 블록(1320)은 수신한 R.G.B 데이터를 패널(1500)의 소스 라인(Source Line)에 맞게 배치한다. 데이터 래치 블록(1320)은 배치된 R.G.B 데이터를 D/A 컨버터(1330b)에 전달한다.
D/A 컨버터(1330b)는 데이터 래치 블록(1320)에 의해 처리된 R.G.B 데이터를 수신한다. D/A 컨버터(1330b)는 수신된 R.G.B 데이터를 디지털 신호에서 아날로그 신호로 변환한다. 변환된 아날로그 신호는 소스 앰프(1340b)의 입력 신호(Input Signal)가 된다. D/A 컨버터(1330b)는 감마 앰프(1333b), 디바이더(1334b) 및 디코더(1335b)를 포함한다.
감마 앰프(1333b)는 출력 트랜지스터 스위치(1331b)와 출력 트랜지스터(1332b)를 포함한다. 감마 앰프(1333b)는 디바이더(1334b)에 계조 전압(Grayscale Voltage)을 공급한다. 그래서 R.G.B 데이터가 입력되는 1H 시간 동안에는 감마 앰프(1333b)가 계속 사용되어야 한다. 하지만 R.G.B 데이터의 입력이 없는 수직 블랭크(V_blank) 시간 동안에는 감마 앰프(1333b)의 출력 트랜지스터(1332b)가 턴 오프(Turn off) 될 수 있다. 감마 앰프(1333b)는 감마 앰프 스위치 컨트롤 블록(1310b)으로부터 스위치 컨트롤 신호(SW_con)를 수신한다.
출력 트랜지스터 스위치(1331b)는 스위치 컨트롤 신호(SW_con)에 따라 턴 온/오프(Turn on/off) 동작을 수행한다. 스위치 컨트롤 신호(SW_con)가 하이 레벨(High Level)일 때 출력 트랜지스터 스위치(1331b)는 턴 온(Turn on) 된다. 스위치 컨트롤 신호(SW_con)가 로우 레벨(Low Level)일 때 출력 트랜지스터 스위치(1331b)는 턴 오프(Turn off) 된다. 수직 블랭크(V_blank) 시간 동안 출력 트랜지스터 스위치(1331b)는 턴 오프(Turn off) 상태를 유지한다. 출력 트랜지스터 스위치(1331b)가 턴 오프(Turn off) 되면 출력 트랜지스터(1332b)에서 소비되는 대기전력이 절감될 수 있다.
출력 트랜지스터(1332a)는 계조 전압(Grayscale Voltage)을 생성한다. 계조 전압(Grayscale Voltage)은 R.G.B 데이터의 명도를 조절하기 위해 사용된다. 생성된 계조 전압(Grayscale Voltage)은 디바이더(1334b)로 전송된다.
디바이더(1334b)는 감마 앰프(1333b)로부터 공급받은 계조 전압(Grayscale Voltage)을 이용해 다양한 크기의 전압 값들을 생성한다. 생성된 전압 값들은 디코더(1335b)에 전송된다.
디코더(1335b)는 데이터 래치 블록(1320)에 의해 패널(1500)의 소스 라인(Source Line)에 맞게 배치된 R.G.B 데이터를 수신한다. 디코더(1335b)는 디바이더(1334b)로부터 다양한 전압 값들을 수신한다. 디코더(1335b)는 다양한 전압 값들을 이용하여 R.G.B 데이터를 디지털 신호에서 아날로그 신호로 변환한다. 변환된 아날로그 신호는 소스 앰프(1340b)의 입력 신호(Input Signal)가 된다.
소스 앰프(1340b)는 입력 신호(Input Signal)를 수신한다. 소스 앰프(1340b)는 입력 신호(Input Signal)를 증폭하여 출력 신호(Output Signal)를 생성한다. 생성된 출력 신호(Output Signal)는 패널(1500)로 전송된다.
도 8은 도 7에 도시된 소스 드라이버 IC에 사용될 주사 방식을 보여주는 도면이다. 도 8을 참조하면, 1 프레임 시간(1 frame time) 안에 게이트 라인(Gate Line) 수와 같은 수의 1H 시간들이 포함된다. 마지막 1H 시간 이후 수직 블랭크(V_blank) 시간이 포함된다. 수직 블랭크(V_blank) 시간은 프레임과 프레임 사이에 R.G.B 데이터의 전송이 없는 시간이다. 1 프레임 시간(1 frame time) 동안 디스플레이 장치(1000, 도 1 참조)는 패널(1500)에 1 프레임 화면을 전송한다.
프레임 전송 방법은 노말 프레임 비율(Normal frame rate) 방식과 로우 프레임 비율(Low frame rate) 방식이 있다. 예를 들면, 노말 프레임 비율(Normal frame rate, ex.60Hz) 방식은 1초에 60개의 프레임을 전송한다. 로우 프레임 비율(Low frame rate, ex.10Hz) 방식은 1초에 10개의 프레임을 전송한다. 동영상은 60Hz의 전송 주파수를 필요로 한다. 그러나 정지 화면은 10Hz의 전송 주파수만으로도 화면을 충분히 표현할 수 있다.
로우 프레임 비율(Low frame rate) 방식은 정지 화면이 많이 사용되는 경우에 사용될 수 있다. 로우 프레임 비율(Low frame rate) 방식의 1 프레임 시간(1 frame time)은 노말 프레임 비율(Normal frame time) 방식의 1 프레임 시간(1 frame time)보다 길다. 로우 프레임 비율(Low frame rate) 방식이 1초당 전송하는 프레임의 수가 적기 때문이다. 로우 프레임 비율(Low frame rate) 방식의 1H 시간을 노말 프레임 비율(Normal frame rate) 방식의 1H 시간과 같게 하면, 로우 프레임 비율(Low frame rate) 방식의 수직 블랭크(V_blank) 시간은 노말 프레임 비율(Normal frame rate) 방식의 수직 블랭크(V_blank) 시간보다 길게 된다.
수직 블랭크(V_blank) 시간에는 R.G.B 데이터가 전송되지 않는다. 그러므로 수직 블랭크(V_blank) 시간 동안에 감마 앰프(1333b)의 출력 트랜지스터(1332b)를 턴 오프(Turn off) 하여 디스플레이 장치(1000)의 대기전력이 절감될 수 있다. 또한, 노말 프레임 비율(Normal frame rate) 방식보다 로우 프레임 비율(Low frame rate) 방식을 사용할 때 더 긴 수직 블랭크(V_blank) 시간 때문에 대기전력 절감 효과가 더 크다.
도 9는 도 7에 도시된 소스 드라이버 IC의 대기전력 절감 방법을 보여주는 순서도이다.
S210 단계에서, 소스 드라이버 IC(1300b, 도 7 참조)는 설정 비트(Configuration Bits)를 포함하는 정보 데이터를 수신한다. 설정 비트(Configuration Bits)는 감마 앰프(1333b)의 출력 트랜지스터 스위치(1331b)의 턴 온/오프(Turn on/off) 시점에 대한 정보를 포함한다. 설정 비트(Configuration Bits)를 포함하는 정보 데이터를 수신하면 1 프레임 시간(1 frame time, 도 8 참조)이 시작된다. 1 프레임 시간(1 frame time) 동안 패널(1500, 도 1 참조)은 하나의 프레임을 표시한다. 수직 블랭크(V_blank) 시간을 제외한 1 프레임 시간(1 frame time) 동안 소스 드라이버 IC(1300b)는 수신한 정보 데이터를 패널(1500)에 전송한다.
S220 단계에서, 감마 앰프 스위치 컨트롤 블록(1310b)은 설정 비트(Configuration Bits)를 수신한다. 감마 앰프 스위치 컨트롤 블록(1310b)은 설정 비트(Configuration Bits)의 내용에 따라 스위치 컨트롤 신호(SW_con)를 생성한다. 스위치 컨트롤 신호(SW_con)는 1 프레임 시간(1 frame time)이 시작하는 시점에 하이 레벨(High)로 상승한다. 스위치 컨트롤 신호(SW_con)는 수직 블랭크(V_blank) 시간이 시작하는 시점까지 하이 레벨(High Level)을 유지한다. 스위치 컨트롤 신호(SW_con)는 수직 블랭크(V_blank) 시간이 시작하는 시점에 로우 레벨(Low Level)로 하강한다. 스위치 컨트롤 신호(SW_con)는 수직 블랭크(V_blank) 시간 동안 로우 레벨(Low Level)을 유지한다.
S230 단계에서, 감마 앰프(1333b)의 출력 트랜지스터 스위치(1331b)는 스위치 컨트롤 신호(SW_con)에 따라서 턴 온(Turn on) 된다. 감마 앰프(1333b)의 출력 트랜지스터 스위치(1341a)는 스위치 컨트롤 신호(SW_con)가 하이 레벨(High Level)로 상승하면 턴 온(Turn on) 된다. 감마 앰프(1333b)의 출력 트랜지스터 스위치(1341a)는 스위치 컨트롤 신호(SW_con)가 하이 레벨(High Level)을 유지하는 동안 턴 온(Turn on) 상태를 유지한다.
S240 단계에서, D/A 컨버터(1330b)는 디지털 신호를 아날로그 신호로 변환한다. 소스 드라이버 IC(1300b)가 수신한 정보 데이터는 디지털 신호이다. 정보 데이터는 R.G.B 데이터를 포함한다. 데이터 래치 블록(1320)은 수신한 R.G.B 데이터를 패널(1500)의 소스 라인(Source Line)에 맞게 배치한다. 배치된 R.G.B 데이터는 D/A 컨버터(1330b)에 의해 디지털 신호에서 아날로그 신호로 변환된다. 변환된 신호는 소스 앰프(1340b)의 입력 신호(Input Signal)가 된다. 소스 앰프(1340b)는 입력 신호(Input Signal)에 따라 패널(1500)의 소스 라인(Source Line)을 충전한다. 모든 게이트 라인(Gate Line)에 정보 데이터가 입력될 때까지 감마 앰프(1333b)의 출력 트랜지스터 스위치(1341a)는 턴 온(Turn on) 상태를 유지한다.
S250 단계에서, 감마 앰프(1333b)의 출력 트랜지스터 스위치(1331b)는 스위치 컨트롤 신호(SW_con)에 따라서 턴 오프(turn off) 된다. 감마 앰프(1333b)의 출력 트랜지스터 스위치(1341a)는 스위치 컨트롤 신호(SW_con)가 로우 레벨(Low Level)로 하강하는 시점에 턴 오프(Turn off) 된다. 1 프레임 시간(1 frame time) 내의 모든 게이트 라인(Gate Line)에 정보가 입력되는 시점에 스위치 컨트롤 신호(SW_con)가 로우 레벨(Low Level)로 하강한다. 스위치 컨트롤 신호(SW_con)가 로우 레벨(Low Level)을 유지하는 동안 감마 앰프(1333b)의 출력 트랜지스터 스위치(1331b)는 턴 오프(Turn off) 상태를 유지한다. 수직 블랭크(V_blank) 시간 동안에는 패널(1500)에 전송되는 정보 데이터가 없으므로 감마 앰프(1333b)의 출력 트랜지스터 스위치(1331b)는 턴 오프(Turn off) 될 수 있다. 그러므로 수직 블랭크(V_blank) 시간 동안 디스플레이 장치의 대기전력은 절감된다.
S260 단계에서, 감마 앰프(1333b)의 출력 트랜지스터 스위치(1331b)는 스위치 컨트롤 신호(SW_con)에 따라서 턴 온(Turn on) 된다. 설정 비트(Configuration Bits)를 포함한 정보 데이터가 수신되면 새로운 1 프레임 시간(1 frame time)이 시작된다. 새로운 1 프레임 시간(1 frame time)이 시작되면 스위치 컨트롤 신호(SW_con)는 하이 레벨(High Level)로 상승한다. 스위치 컨트롤 신호(SW_con)가 하이 레벨(High Level)로 상승하면 감마 앰프(1333b)의 출력 트랜지스터 스위치(1331b)는 턴 온(Turn on) 된다.
이상의 과정을 통해 수직 블랭크(V_blank) 시간 동안 감마 앰프(1333b)의 출력 트랜지스터(1332b)는 차단된다. 그러므로 출력 트랜지스터(1332b)에 의해 소비되는 전력을 줄일 수 있다. 감마 앰프(1333b)의 전력 소비 중 출력 트랜지스터(1332b)에 의한 전력 소비가 가장 큰 비중을 차지한다. 결국, 출력 트랜지스터(1332b)의 전력 소비를 차단하여 디스플레이 장치의 대기전력은 절감된다.
이상에서와 같이 도면과 명세서에서 최적 실시 예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
1000 : 디스플레이 장치
1100 : DC/DC 컨버터
1200 : 타이밍 컨트롤러
1300 : 소스 드라이버 IC
1310 : 스위치 컨트롤 블록
1320 : 데이터 래치 블록
1330 : D/A 컨버터
1331 : 감마 앰프의 출력 트랜지스터 스위치
1332 : 감마 앰프의 출력 트랜지스터
1333 : 감마 앰프
1334 : 디바이더
1335 : 디코더
1340 : 소스 앰프
1341 : 소스 앰프의 출력 트랜지스터 스위치
1342 : 소스 앰프의 출력 트랜지스터
1343 : 소스 앰프 전단
1400 : 게이트 드라이버 IC
1500 : 패널

Claims (10)

  1. 입력 신호를 증폭하여 출력 신호를 생성하는 출력 트랜지스터 및 상기 출력 트랜지스터를 제어하는 출력 트랜지스터 스위치를 포함하고, 패널의 소스 라인을 충전하는 소스 앰프; 그리고
    상기 출력 트랜지스터 스위치의 점멸 시점 정보를 포함하는 설정 비트를 수신하여 스위치 컨트롤 신호를 생성하는 스위치 컨트롤 블록을 포함하고,
    상기 점멸 시점 정보는 수평 동기 신호에 맞춰 상기 출력 트랜지스터 스위치를 턴 온 시키고, 상기 패널의 소스 라인이 충전 완료되는 시점에 상기 출력 트랜지스터 스위치를 턴 오프 시키는 정보를 포함하는 디스플레이 구동회로.
  2. 제 1 항에 있어서,
    상기 출력 트랜지스터는 PMOS 및 NMOS 트랜지스터의 쌍으로 이루어지고, 상기 PMOS 트랜지스터의 드레인과 NMOS 트랜지스터의 드레인이 연결된 디스플레이 구동회로.
  3. 제 2 항에 있어서,
    상기 출력 트랜지스터 스위치는:
    상기 PMOS 트랜지스터의 게이트에 연결되어 상기 스위치 컨트롤 신호에 따라 상기 PMOS 트랜지스터의 제어신호를 연결 또는 차단하는 제 1 스위치;
    상기 NMOS 트랜지스터의 게이트에 연결되어 상기 스위치 컨트롤 신호에 따라 상기 NMOS 트랜지스터의 제어신호를 연결 또는 차단하는 제 2 스위치;
    상기 스위치 컨트롤 신호에 따라 상기 PMOS 트랜지스터의 게이트와 소스 사이의 전압 차이를 제어하는 제 3 스위치; 그리고
    상기 스위치 컨트롤 신호에 따라 상기 NMOS 트랜지스터의 게이트와 소스 사이의 전압 차이를 제어하는 제 4 스위치를 포함하는 디스플레이 구동회로.
  4. 제 3 항에 있어서,
    상기 제 3 및 제 4 스위치는 MOSFET 트랜지스터로 구성되는 디스플레이 구동회로.
  5. 제 1 항에 있어서,
    상기 스위치 컨트롤 신호는 상기 패널의 소스 라인을 충전하기 시작하는 시점에 하이 레벨로 상승하고, 상기 패널의 소스 라인이 충전 완료되는 시점에 로우 레벨로 하강하는 디스플레이 구동회로.
  6. 제 5 항에 있어서,
    상기 출력 트랜지스터 스위치는 상기 스위치 컨트롤 신호가 하이 레벨로 상승할 때 턴 온 되고, 상기 스위치 컨트롤 신호가 로우 레벨로 하강할 때 턴 오프 되는 디스플레이 구동회로.
  7. 제 1 항에 있어서,
    R.G.B 데이터를 수신하여 상기 입력 신호를 생성하는 D/A 컨버터를 더 포함하는 디스플레이 구동회로.
  8. 디스플레이 구동회로의 대기전력 절감 방법에 있어서:
    출력 트랜지스터 스위치의 점멸 시점 정보를 포함하는 설정 비트를 수신하는 단계;
    상기 설정 비트를 이용하여 스위치 컨트롤 신호를 생성하는 단계;
    상기 스위치 컨트롤 신호에 따라 상기 출력 트랜지스터 스위치를 턴 온 하는 단계;
    상기 출력 트랜지스터 스위치가 턴 온 상태를 유지하는 동안, 입력 신호를 증폭하여 출력 신호를 생성하는 소스 앰프가 정보를 표시하는 패널의 소스 라인을 충전하는 단계; 그리고
    상기 패널의 소스 라인이 충전 완료된 후 상기 스위치 컨트롤 신호에 따라 상기 출력 트랜지스터 스위치를 턴 오프 하는 단계를 포함하는 대기전력 절감 방법.
  9. 제 8 항에 있어서,
    상기 설정 비트를 수신하는 단계에서, 상기 설정 비트는 수평 동기 신호에 맞춰 상기 출력 트랜지스터 스위치를 턴 온 시키고, 상기 패널의 소스 라인이 충전 완료되는 시점에 상기 출력 트랜지스터 스위치를 턴 오프 시키는 정보를 포함하는 대기전력 절감 방법.
  10. 제 8 항에 있어서,
    상기 스위치 컨트롤 신호를 생성하는 단계에서, 상기 스위치 컨트롤 신호는 상기 패널의 소스 라인을 충전하기 시작하는 시점에 하이 레벨로 상승하고, 상기 패널의 소스 라인이 충전 완료된 시점에 로우 레벨로 하강하는 대기전력 절감 방법.
KR1020130027384A 2013-03-14 2013-03-14 디스플레이 구동회로 및 그것의 대기전력 절감 방법 KR102052584B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020130027384A KR102052584B1 (ko) 2013-03-14 2013-03-14 디스플레이 구동회로 및 그것의 대기전력 절감 방법
US14/152,144 US9754521B2 (en) 2013-03-14 2014-01-10 Display drive circuit and standby power reduction method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130027384A KR102052584B1 (ko) 2013-03-14 2013-03-14 디스플레이 구동회로 및 그것의 대기전력 절감 방법

Publications (2)

Publication Number Publication Date
KR20140112819A true KR20140112819A (ko) 2014-09-24
KR102052584B1 KR102052584B1 (ko) 2019-12-05

Family

ID=51525512

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130027384A KR102052584B1 (ko) 2013-03-14 2013-03-14 디스플레이 구동회로 및 그것의 대기전력 절감 방법

Country Status (2)

Country Link
US (1) US9754521B2 (ko)
KR (1) KR102052584B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10818219B2 (en) 2018-01-09 2020-10-27 Samsung Display Co., Ltd. Display apparatus and method of driving display panel using the same

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10019968B2 (en) * 2015-12-31 2018-07-10 Apple Inc. Variable refresh rate display synchronization

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000076181A (ko) * 1997-03-11 2000-12-26 실리콘 이미지, 인크. 액티브 매트릭스 디스플레이 장치의 칼럼 구동 시스템 및 방법
KR20020020419A (ko) * 2000-09-08 2002-03-15 최종선 액정표시장치의 소스 구동회로 및 구동방법
KR20040064327A (ko) * 2003-01-10 2004-07-19 삼성전자주식회사 소오스 구동회로 및 이의 구동방법
KR20050061279A (ko) * 2003-12-17 2005-06-22 삼성전자주식회사 소비 전류를 감소시킬 수 있는 소스 드라이버 및 방법
KR20100060611A (ko) * 2008-11-28 2010-06-07 삼성전자주식회사 소스 드라이버 집적회로용 출력버퍼에 채용하기 적합한 출력구동 회로
KR20100064695A (ko) * 2008-12-05 2010-06-15 삼성전자주식회사 소스 드라이버 및 이를 포함하는 디스플레이 장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5751261A (en) * 1990-12-31 1998-05-12 Kopin Corporation Control system for display panels
KR101020243B1 (ko) 2004-06-16 2011-03-07 페어차일드코리아반도체 주식회사 스위칭 모드 파워 서플라이
KR20060127366A (ko) 2005-06-07 2006-12-12 주식회사 하이닉스반도체 내부전압 구동 회로
US7362167B2 (en) 2005-09-29 2008-04-22 Hynix Semiconductor Inc. Voltage generator
US20070139984A1 (en) 2005-12-20 2007-06-21 Yu-Kang Lo Resonant conversion control method and device with a very low standby power consumption
KR20070121355A (ko) 2006-06-22 2007-12-27 주식회사 대우일렉트로닉스 Smps의 전력 절감장치
US20080143695A1 (en) * 2006-12-19 2008-06-19 Dale Juenemann Low power static image display self-refresh
KR20090054093A (ko) 2007-11-26 2009-05-29 주식회사 동부하이텍 반도체 소자의 전압 발생장치
US8143748B2 (en) 2008-05-27 2012-03-27 Microsemi Corporation Power supply with standby power
US7843265B2 (en) 2008-12-01 2010-11-30 Texas Instruments Incorporated Methods and apparatus to reduce idle current in power amplifiers
KR101640448B1 (ko) * 2008-12-05 2016-07-19 삼성전자주식회사 디지털-아날로그 변환 회로 및 이를 포함하는 컬럼 드라이버
KR101011083B1 (ko) 2009-03-25 2011-01-25 주식회사 케이이씨 초기 바이어스 전원 공급부를 갖는 스위칭 모드 파워 서플라이
KR20130061422A (ko) * 2011-12-01 2013-06-11 삼성전자주식회사 전압 합산 버퍼, 이를 포함하는 디지털-아날로그 컨버터 및 디스플레이 장치의 소스 드라이버

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000076181A (ko) * 1997-03-11 2000-12-26 실리콘 이미지, 인크. 액티브 매트릭스 디스플레이 장치의 칼럼 구동 시스템 및 방법
KR20020020419A (ko) * 2000-09-08 2002-03-15 최종선 액정표시장치의 소스 구동회로 및 구동방법
KR20040064327A (ko) * 2003-01-10 2004-07-19 삼성전자주식회사 소오스 구동회로 및 이의 구동방법
KR20050061279A (ko) * 2003-12-17 2005-06-22 삼성전자주식회사 소비 전류를 감소시킬 수 있는 소스 드라이버 및 방법
KR20100060611A (ko) * 2008-11-28 2010-06-07 삼성전자주식회사 소스 드라이버 집적회로용 출력버퍼에 채용하기 적합한 출력구동 회로
KR20100064695A (ko) * 2008-12-05 2010-06-15 삼성전자주식회사 소스 드라이버 및 이를 포함하는 디스플레이 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10818219B2 (en) 2018-01-09 2020-10-27 Samsung Display Co., Ltd. Display apparatus and method of driving display panel using the same

Also Published As

Publication number Publication date
US9754521B2 (en) 2017-09-05
US20140267469A1 (en) 2014-09-18
KR102052584B1 (ko) 2019-12-05

Similar Documents

Publication Publication Date Title
CN106469542B (zh) 显示装置和驱动显示装置的方法
JP4272595B2 (ja) 液晶表示装置の駆動方法及び駆動装置
KR102389572B1 (ko) 표시 시스템 및 표시 장치의 구동 방법
US20210142758A1 (en) Sink device and liquid crystal display device including the same
US11170694B2 (en) Display apparatus and a method of driving the same
KR20110054775A (ko) 디스플레이 구동장치, 디스플레이 구동시스템 및 디스플레이 구동방법
KR20160043627A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US10102817B2 (en) Display device and driving method thereof
KR20170080793A (ko) 표시 장치 및 이의 구동 방법
US20100171731A1 (en) Source driver and drive method
CN112785979A (zh) Oled显示面板的驱动方法及系统
KR20160022450A (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR102509591B1 (ko) 플랫 패널의 구동장치 및 그 구동방법
KR102052584B1 (ko) 디스플레이 구동회로 및 그것의 대기전력 절감 방법
KR20150078981A (ko) 평판 표시 장치 및 그의 구동 방법
US10930194B2 (en) Display method and display system for reducing image delay by adjusting an image data clock signal
US11817030B2 (en) Display apparatus and method of driving display panel using the same
KR20150077742A (ko) 입력 비디오 정보를 이용한 충전 시간 제어 장치 및 제어 방법
KR20170078433A (ko) 표시장치의 동작방법
KR101070555B1 (ko) 액정표시장치
CN220106006U (zh) 驱动系统及显示装置
US20240355261A1 (en) Display driver circuit
KR101578208B1 (ko) 액정표시장치 및 그의 구동방법
KR102314615B1 (ko) 액정표시장치의 구동회로

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right