KR20140057728A - 유기 발광 표시 장치 - Google Patents

유기 발광 표시 장치 Download PDF

Info

Publication number
KR20140057728A
KR20140057728A KR1020120123654A KR20120123654A KR20140057728A KR 20140057728 A KR20140057728 A KR 20140057728A KR 1020120123654 A KR1020120123654 A KR 1020120123654A KR 20120123654 A KR20120123654 A KR 20120123654A KR 20140057728 A KR20140057728 A KR 20140057728A
Authority
KR
South Korea
Prior art keywords
thin film
film transistor
line
driving
voltage line
Prior art date
Application number
KR1020120123654A
Other languages
English (en)
Other versions
KR101992339B1 (ko
Inventor
박경민
김태곤
김세호
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020120123654A priority Critical patent/KR101992339B1/ko
Priority to US13/949,848 priority patent/US9189990B2/en
Publication of KR20140057728A publication Critical patent/KR20140057728A/ko
Application granted granted Critical
Publication of KR101992339B1 publication Critical patent/KR101992339B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/861Repairing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes

Abstract

본 발명에 따른 유기 발광 표시 장치는 기판, 상기 기판 위에 형성되어 있는 복수개의 화소를 포함하고, 상기 하나의 화소는 상기 기판 위에 형성되어 있으며 스캔 신호를 전달하는 스캔선, 상기 스캔선과 교차하며 데이터 신호 및 구동 전압을 각각 전달하는 데이터선 및 구동 전압선, 상기 스캔선 및 상기 데이터선과 연결되어 있는 스위칭 박막 트랜지스터, 상기 스위칭 박막 트랜지스터의 스위칭 드레인 전극과 연결되어 있는 구동 박막 트랜지스터, 상기 구동 박막 트랜지스터의 구동 드레인 전극에 연결되어 있는 유기 발광 다이오드를 포함하고, 상기 복수개의 화소는 상기 구동 전압선이 분리되어 있는 분리 화소와 상기 구동 전압선이 연결되어 있는 연결 화소를 포함할 수 있다.

Description

유기 발광 표시 장치{ORGANIC LIGHT EMITTING DIODE DISPLAY}
본 발명은 유기 발광 표시 장치에 관한 것이다.
유기 발광 표시 장치는 두 개의 전극과 그 사이에 위치하는 유기 발광층을 포함하며, 하나의 전극으로부터 주입된 전자(electron)와 다른 전극으로부터 주입된 정공(hole)이 유기 발광층에서 결합하여 여기자(exciton)를 형성하고, 여기자가 에너지를 방출하면서 발광한다.
이러한 유기 발광 표시 장치는 자발광 소자인 유기 발광 다이오드를 포함하는 복수개의 화소를 포함하며, 각 화소에는 스캔선, 데이터선, 구동 전압선, 유기 발광 다이오드를 구동하기 위한 복수개의 박막 트랜지스터 및 캐패시터(Capacitor)가 형성되어 있다. 복수개의 박막 트랜지스터는 기본적으로 스위칭 박막 트랜지스터 및 구동 박막 트랜지스터를 포함한다. 구동 박막 트랜지스터 및 캐패시터에는 구동 전압선으로부터 구동 전압(ELVDD)이 제공되며, 구동 박막 트랜지스터는 구동 전압선으로부터 유기 발광 다이오드로 흐르는 전류를 제어하는 역할을 한다.
일반적으로 구동 전압선과 데이터선은 동일한 층에 동일한 방향으로 서로 이격되어 형성되므로 250ppi 이상의 고해상도 유기 발광 표시 장치에서는 구동 전압선과 데이터선 사이의 간격은 협소해진다.
또한, 고해상도의 유기 발광 표시 장치에서는 화소의 크기가 작아지므로 화소 내에서 차지하는 구동 전압선과 데이터선의 상대적인 면적이 증가함에 따라 구동 전압선과 화소 전극간 중첩 면적은 증가하게 된다. 따라서, 상부 이물에 기인한 단락 등의 불량율이 증가하게 된다.
또한, 구동 전압선과 데이터선 사이의 간격이 협소하므로 서로 간에 단락이 발생하기 쉽고, 구동 전압선과 데이터선 사이의 간격이 협소하므로 레이저 리페어(Laser Repair)의 성공율이 저하된다.
본 발명은 전술한 배경 기술의 문제점을 해결하기 위한 것으로서, 고해상도에서도 구동 전압선과 데이터선간의 단락이 쉽게 발생하지 않으며, 레이저 리페어의 성공률도 높아지고 상부 이물에 기인한 단락이 감소되는 유기 발광 표시 장치에 관한 것이다.
본 발명의 일 실시예에 따른 유기 발광 표시 장치는 기판, 상기 기판 위에 형성되어 있는 복수개의 화소를 포함하고, 상기 하나의 화소는 상기 기판 위에 형성되어 있으며 스캔 신호를 전달하는 스캔선, 상기 스캔선과 교차하며 데이터 신호 및 구동 전압을 각각 전달하는 데이터선 및 구동 전압선, 상기 스캔선 및 상기 데이터선과 연결되어 있는 스위칭 박막 트랜지스터, 상기 스위칭 박막 트랜지스터의 스위칭 드레인 전극과 연결되어 있는 구동 박막 트랜지스터, 상기 구동 박막 트랜지스터의 구동 드레인 전극에 연결되어 있는 유기 발광 다이오드를 포함하고, 상기 복수개의 화소는 상기 구동 전압선이 분리되어 있는 분리 화소와 상기구동 전압선이 연결되어 있는 연결 화소를 포함할 수 있다.
상기 분리 화소와 상기 연결 화소는 서로 엇갈려서 배치되어 있을 수 있다.
상기 분리 화소는 상기 연결 화소와 행방향으로 인접하게 배치되어 있을 수있다.
상기 분리 화소는 상기 연결 화소와 열방향으로 인접하게 배치되어 있을 수있다.
상기 분리 화소로 이루어진 분리 화소열과 상기 연결 화소로 이루어진 연결 화소열은 서로 교대로 배치되어 있을 수 있다.
상기 기판 위에 형성되어 있는 제1 게이트 절연막; 상기 제1 게이트 절연막 위에 형성되어 있는 제1 스토리지 축전판, 상기 제1 스토리지 축전판을 덮고 있는 제2 게이트 절연막, 상기 제2 게이트 절연막 위에 형성되어 있으며 상기 제1 스토리지 축전판과 중첩하고 있는 제2 스토리지 축전판을 포함하는 스토리지 캐패시터를 더 포함하고, 상기 구동 전압선은 상기 제2 스토리지 축전판과 연결되어 있을 수 있다.
상기 구동 전압선은 상기 분리 화소에 형성되어 있는 분리 구동 전압선, 상기 연결 화소에 형성되어 있는 연결 구동 전압선을 포함할 수 있다.
상기 분리 구동 전압선 및 상기 연결 구동 전압선은 상기 제2 스토리지 축전판을 통해 서로 연결되어 있을 수 있다.
상기 스캔 신호에 의해 턴 온되어 상기 구동 박막 트랜지스터의 문턱 전압을 보상하며 상기 구동 박막 트랜지스터에 연결되어 있는 보상 박막 트랜지스터, 상기 스캔선과 이격되어 있는 이전 스캔선을 통해 전달받은 이전 스캔 신호에 따라 턴 온되어 상기 이전 스캔선과 인접하고 있는 초기화 전압선을 통해 전달받은 초기화 전압을 상기 구동 박막 트랜지스터의 구동 게이트 전극에 전달하는 초기화 박막 트랜지스터를 더 포함하고, 상기 분리 구동 전압선은 상기 초기화 전압선 및 상기 이전 스캔선과 교차하지 않을 수 있다.
상기 분리 구동 전압선은 상기 초기화 전압선 및 이전 스캔선을 기준으로 일측에 위치하는 일측 분리단과 상기 초기화 전압선 및 이전 스캔선을 기준으로 타측에 위치하는 타측 분리단을 포함할 수 있다.
상기 제2 스토리지 축전판을 덮고 있는 층간 절연막, 상기 층간 절연막 위에 형성되어 있으며, 상기 층간 절연막에 형성된 접촉 구멍을 통해 상기 구동 게이트 전극과 연결되어 있는 연결 부재, 상기 층간 절연막 및 상기 연결 부재를 덮고 있는 보호막을 더 포함하고, 상기 연결 부재는 상기 보상 박막 트랜지스터의 보상 드레인 전극과 연결되어 있으며, 상기 분리 구동 전압선의 타측 분리단은 상기 층간 절연막에 형성된 접촉 구멍을 통해 상기 제2 스토리지 축전판과 연결되어 있을 수 있다.
상기 스캔선과 이격되어 있는 발광 제어선에 의해 전달된 발광 제어 신호에 의해 턴온되어 상기 구동 전압을 상기 구동 박막 트랜지스터로 전달하는 동작 제어 박막 트랜지스터를 더 포함하고, 상기 분리 구동 전압선의 일측 분리단은 상기 층간 절연막에 형성된 접촉 구멍을 통해 상기 동작 제어 박막 트랜지스터의 동작 제어 소스 전극과 연결되어 있을 수 있다.
상기 스캔선은 상기 제2 스토리지 축전판과 동일한 층에 형성되어 있고, 상기 데이터선 및 구동 전압선은 상기 연결 부재와 동일한 층에 형성되어 있을 수 있다.
상기 초기화 전압선은 상기 스캔선과 동일한 층에 형성되어 있고, 상기 이전 스캔선은 상기 발광 제어선과 동일한 층에 형성되어 있을 수 있다.
본 발명에 따르면, 복수개의 화소 중 일부 화소를 구동 전압선이 화소 내에서 분리되어 있는 분리 화소로 형성함으로써, 구동 전압선이 데이터선과 서로 인접하는 면적을 줄여 구동 전압선과 데이터선간의 단락 현상을 최소화하고, 레이저 리페어 공간을 충분히 확보하여 레이저 리페어의 성공률을 높일 수 있다.
또한, 분리 화소의 경우 구동 전압선의 일부가 형성되어 있지 않으므로 구동 전압선과 화소 전극간 중첩 면적은 감소하게 되어 상부 이물에 기인한 단락 현상을 최소화할 수 있다.
도 1은 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 하나의 화소의 등가 회로도이다.
도 2는 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 6개의 화소의 배치도로서, 분리 화소와 연결 화소의 위치를 개략적으로 도시한 도면이다.
도 3은 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 분리 화소의 구체적인 배치도이다.
도 4는 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 연결 화소의 구체적인 배치도이다.
도 5는 도 3의 분리 화소를 V-V선을 따라 자른 단면도이다.
도 6은 도 3의 분리 화소를 VI-VI'선 및 VI'-VI"선을 따라 자른 단면도이다.
도 7은 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 6개의 화소의 구동 전압선 및 데이터선을 도시한 배치도이다.
도 8은 본 발명의 제2 실시예에 따른 유기 발광 표시 장치의 6개의 화소의 배치도로서, 분리 화소와 연결 화소의 위치를 개략적으로 도시한 도면이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 그리고 도면에서, 설명의 편의를 위해, 일부 층 및 영역의 두께를 과장되게 나타내었다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 또는 "상에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.
또한, 명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함" 한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다. 또한, 명세서 전체에서, "~상에"라 함은 대상 부분의 위 또는 아래에 위치함을 의미하는 것이며, 반드시 중력 방향을 기준으로 상 측에 위치하는 것을 의미하는 것은 아니다.
그러면 본 발명의 제1 실시예에 따른 유기 발광 표시 장치에 대하여 도 1 내지 도 7을 참고로 상세하게 설명한다.
도 1은 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 하나의 화소의 등가 회로도이다.
도 1에 도시한 바와 같이, 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 하나의 화소는 복수의 신호선(121, 122, 123, 124, 171, 172), 복수의 신호선에 연결되어 있는 복수개의 박막 트랜지스터(T1, T2, T3, T4, T5, T6), 스토리지 캐패시터(storage capacitor, Cst) 및 유기 발광 다이오드(organic light emitting diode, OLED)를 포함한다.
박막 트랜지스터는 구동 박막 트랜지스터(driving thin film transistor)(T1), 스위칭 박막 트랜지스터(switching thin film transistor)(T2), 보상 박막 트랜지스터(T3), 초기화 박막 트랜지스터(T4), 동작 제어 박막 트랜지스터(T5) 및 발광 제어 박막 트랜지스터(T6)를 포함한다.
신호선은 스캔 신호(Sn)를 전달하는 스캔선(121), 초기화 박막 트랜지스터(T4)에 이전 스캔 신호(Sn-1)를 전달하는 이전 스캔선(122), 동작 제어 박막 트랜지스터(T5) 및 발광 제어 박막 트랜지스터(T6)에 발광 제어 신호(En)를 전달하는 발광 제어선(123), 스캔선(121)과 교차하며 데이터 신호(Dm)를 전달하는 데이터선(171), 구동 전압(ELVDD)을 전달하며 데이터선(171)과 거의 평행하게 형성되어 있는 구동 전압선(172), 구동 박막 트랜지스터(T1)를 초기화하는 초기화 전압(Vint)을 전달하는 초기화 전압선(124)을 포함한다.
구동 박막 트랜지스터(T1)의 게이트 전극(G1)은 스토리지 캐패시터(Cst)의 일단(Cst1)과 연결되어 있고, 구동 박막 트랜지스터(T1)의 소스 전극(S1)은 동작 제어 박막 트랜지스터(T5)를 경유하여 구동 전압선(172)과 연결되어 있으며, 구동 박막 트랜지스터(T1)의 드레인 전극(D1)은 발광 제어 박막 트랜지스터(T6)를 경유하여 유기 발광 다이오드(OLED)의 애노드(anode)와 전기적으로 연결되어 있다. 구동 박막 트랜지스터(T1)는 스위칭 박막 트랜지스터(T2)의 스위칭 동작에 따라 데이터 신호(Dm)를 전달받아 유기 발광 다이오드(OLED)에 구동 전류(Id)를 공급한다.
스위칭 박막 트랜지스터(T2)의 게이트 전극(G2)은 스캔선(121)과 연결되어 있고, 스위칭 박막 트랜지스터(T2)의 소스 전극(S2)은 데이터선(171)과 연결되어 있으며, 스위칭 박막 트랜지스터(T2)의 드레인 전극(D2)은 구동 박막 트랜지스터(T1)의 소스 전극(S1)과 연결되어 있으면서 동작 제어 박막 트랜지스터(T5)을 경유하여 구동 전압선(172)과 연결되어 있다. 이러한 스위칭 박막 트랜지스터(T2)는 스캔선(121)을 통해 전달받은 스캔 신호(Sn)에 따라 턴 온되어 데이터선(171)으로 전달된 데이터 신호(Dm)을 구동 박막 트랜지스터(T1)의 소스 전극으로 전달하는 스위칭 동작을 수행한다.
보상 박막 트랜지스터(T3)의 게이트 전극(G3)은 스캔선(121)에 연결되어 있고, 보상 박막 트랜지스터(T3)의 소스 전극(S3)은 구동 박막 트랜지스터(T1)의 드레인 전극(D1)과 연결되어 있으면서 발광 제어 박막 트랜지스터(T6)를 경유하여 유기 발광 다이오드(OLED)의 애노드(anode)와 연결되어 있으며, 보상 박막 트랜지스터(T3)의 드레인 전극(D3)은 스토리지 캐패시터(Cst)의 일단(Cst1), 초기화 박막 트랜지스터(T4)의 드레인 전극(D4) 및 구동 박막 트랜지스터(T1)의 게이트 전극(G1)에 함께 연결되어 있다. 이러한 보상 박막 트랜지스터(T3)는 스캔선(121)을 통해 전달받은 스캔 신호(Sn)에 따라 턴 온되어 구동 박막 트랜지스터(T1)의 게이트 전극(G1)과 드레인 전극(D1)을 서로 연결하여 구동 박막 트랜지스터(T1)를 다이오드 연결시킨다.
초기화 박막 트랜지스터(T4)의 게이트 전극(G4)은 이전 스캔선(122)과 연결되어 있고, 초기화 박막 트랜지스터(T4)의 소스 전극(S4)은 초기화 전압선(124)과 연결되어 있으며, 초기화 박막 트랜지스터(T4)의 드레인 전극(D4)은 스토리지 캐패시터(Cst)의 일단(Cst1), 보상 박막 트랜지스터(T3)의 드레인 전극(D3) 및 구동 박막 트랜지스터(T1)의 게이트 전극(G1)에 함께 연결되어 있다. 이러한 초기화 박막 트랜지스터(T4)는 이전 스캔선(122)을 통해 전달받은 이전 스캔 신호(Sn-1)에 따라 턴 온되어 초기화 전압(Vint)을 구동 박막 트랜지스터(T1)의 게이트 전극(G1)에 전달하여 구동 박막 트랜지스터(T1)의 게이트 전극(G1)의 전압을 초기화시키는 초기화 동작을 수행한다.
동작 제어 박막 트랜지스터(T5)의 게이트 전극(G5)은 발광 제어선(123)과 연결되어 있으며, 동작 제어 박막 트랜지스터(T5)의 소스 전극(S5)은 구동 전압선(172)와 연결되어 있고, 동작 제어 박막 트랜지스터(T5)의 드레인 전극(D5)은 구동 박막 트랜지스터(T1)의 소스 전극(S1) 및 스위칭 박막 트랜지스터(T2)의 드레인 전극(S2)에 연결되어 있다.
발광 제어 박막 트랜지스터(T6)의 게이트 전극(G6)은 발광 제어선(123)과 연결되어 있으며, 발광 제어 박막 트랜지스터(T6)의 소스 전극(S6)은 구동 박막 트랜지스터(T1)의 드레인 전극(D1) 및 보상 박막 트랜지스터(T3)의 소스 전극(S3)과 연결되어 있고, 발광 제어 박막 트랜지스터(T6)의 드레인 전극(D6)은 유기 발광 다이오드(OLED)의 애노드(anode)와 전기적으로 연결되어 있다. 이러한 동작 제어 박막 트랜지스터(T5) 및 발광 제어 박막 트랜지스터(T6)는 발광 제어선(123)을 통해 전달받은 발광 제어 신호(En)에 따라 동시에 턴 온되어 구동 전압(ELVDD)이 유기 발광 다이오드(OLED)에 전달되어 유기 발광 다이오드(OLED)에 구동 전류(Id)가 흐르게 된다.
스토리지 캐패시터(Cst)의 타단(Cst2)은 구동 전압선(172)과 연결되어 있으며, 유기 발광 다이오드(OLED)의 캐소드(cathode)는 공통 전압(ELVSS)과 연결되어 있다. 이에 따라, 유기 발광 다이오드(OLED)는 구동 박막 트랜지스터(T1)로부터 구동 전류(Id)를 전달받아 발광함으로써 화상을 표시한다.
이하에서 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 한 화소의 구체적인 동작 과정을 상세히 설명한다.
우선, 초기화 기간 동안 이전 스캔선(122)을 통해 로우 레벨(low level)의 이전 스캔 신호(Sn-1)가 공급된다. 그러면, 로우 레벨의 이전 스캔 신호(Sn-1)에 대응하여 초기화 박막 트랜지스터(T4)가 턴 온(Turn on)되며, 초기화 전압선(124)으로부터 초기화 박막 트랜지스터(T4)를 통해 초기화 전압(Vint)이 구동 박막 트랜지스터(T1)의 게이트 전극에 연결되고, 초기화 전압(Vint)에 의해 구동 박막 트랜지스터(T1)가 초기화된다.
이 후, 데이터 프로그래밍 기간 중 스캔선(121)을 통해 로우 레벨의 스캔 신호(Sn)가 공급된다. 그러면, 로우 레벨의 스캔 신호(Sn)에 대응하여 스위칭 박막 트랜지스터(T2) 및 보상 박막 트랜지스터(T3)가 턴 온된다.
이 때, 구동 박막 트랜지스터(T1)는 턴 온된 보상 박막 트랜지스터(T3)에 의해 다이오드 연결되고, 순방향으로 바이어스 된다.
그러면, 데이터선(171)으로부터 공급된 데이터 신호(Dm)에서 구동 박막 트랜지스터(T1)의 문턱 전압(Threshold voltage, Vth)만큼 감소한 보상 전압(Dm+Vth, Vth는 (-)의 값)이 구동 박막 트랜지스터(T1)의 게이트 전극에 인가된다.
스토리지 커패시터(Cst)의 양단에는 구동 전압(ELVDD)과 보상 전압(Dm+Vth)이 인가되고, 스토리지 커패시터(Cst)에는 양단 전압 차에 대응하는 전하가 저장된다. 이 후, 발광 기간 동안 발광 제어선(123)으로부터 공급되는 발광 제어 신호(En)가 하이 레벨에서 로우 레벨로 변경된다. 그러면, 발광 기간 동안 로우 레벨의 발광 제어 신호(En)에 의해 동작 제어 박막 트랜지스터(T5) 및 발광 제어 박막 트랜지스터(T6)가 턴 온된다.
그러면, 구동 박막 트랜지스터(T1)의 게이트 전극의 전압과 구동 전압(ELVDD) 간의 전압차에 따르는 구동 전류(Id)가 발생하고, 발광 제어 박막 트랜지스터(T6)를 통해 구동 전류(Id)가 유기 발광 다이오드(OLED)에 공급된다. 발광 기간동안 스토리지 캐패시터(Cst)에 의해 구동 박막 트랜지스터(T1)의 게이트-소스 전압(Vgs)은 '(Dm+Vth)-ELVDD'으로 유지되고, 구동 박막 트랜지스터(T1)의 전류-전압 관계에 따르면, 구동 전류(Id)는 소스-게이트 전압에서 문턱 전압을 차감한 값의 제곱 '(Dm-ELVDD)2'에 비례한다. 따라서 구동 전류(Id)는 구동 박막 트랜지스터(T1)의 문턱 전압(Vth)에 관계 없이 결정된다.
그러면 도 1에 도시한 유기 발광 표시 장치의 화소의 상세 구조에 대하여 도 2 내지 도 7을 도 1과 함께 참고하여 상세하게 설명한다.
도 2는 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 6개의 화소의 배치도로서, 분리 화소와 연결 화소의 위치를 개략적으로 도시한 도면이고, 도 3은 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 분리 화소의 구체적인 배치도이고, 도 4는 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 연결 화소의 구체적인 배치도이고, 도 5는 도 3의 분리 화소를 V-V선을 따라 자른 단면도이고, 도 6은 도 3의 분리 화소를 VI-VI'선 및 VI'-VI"선을 따라 자른 단면도이고, 도 7은 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 6개의 화소의 구동 전압선 및 데이터선을 도시한 배치도이다.
도 2에 도시한 바와 같이, 본 발명의 제1 실시예에 따른 유기 발광 표시 장치는 복수개의 화소를 가지며, 각 화소는 적색 화소(R), 녹색 화소(G) 및 청색 화소(B) 중에 한 화소가 되어 이들 화소의 조합으로 컬러를 구현한다.
하나의 화소는 스캔 신호(Sn), 이전 스캔 신호(Sn-1), 발광 제어 신호(En) 및 초기화 전압(Vint)을 각각 인가하며 행 방향을 따라 형성되어 있는 스캔선(121), 이전 스캔선(122), 발광 제어선(123) 및 초기화 전압선(124)을 포함하고, 스캔선(121), 이전 스캔선(122), 발광 제어선(123) 및 초기화 전압선(124) 모두와 교차하고 있으며 화소에 데이터 신호(Dm) 및 구동 전압(ELVDD)을 각각 인가하는 데이터선(171) 및 구동 전압선(172)을 포함한다.
또한, 화소에는 구동 박막 트랜지스터(T1), 스위칭 박막 트랜지스터(T2), 보상 박막 트랜지스터(T3), 초기화 박막 트랜지스터(T4), 동작 제어 박막 트랜지스터(T5), 발광 제어 박막 트랜지스터(T6), 스토리지 캐패시터(Cst), 그리고 유기 발광 다이오드(OLED)가 형성되어 있다.
구동 박막 트랜지스터(T1), 스위칭 박막 트랜지스터(T2), 보상 박막 트랜지스터(T3), 초기화 박막 트랜지스터(T4), 동작 제어 박막 트랜지스터(T5) 및 발광 제어 박막 트랜지스터(T6)는 반도체층(131)을 따라 형성되어 있으며, 반도체층(131)은 다양한 형상으로 굴곡되어 형성되어 있다. 이러한 반도체층(131)은 폴리 실리콘 또는 산화물 반도체로 이루어질 수 있다. 산화물 반도체는 티타늄(Ti), 하프늄(Hf), 지르코늄(Zr), 알루미늄(Al), 탄탈륨(Ta), 게르마늄(Ge), 아연(Zn), 갈륨(Ga), 주석(Sn) 또는 인듐(In)을 기본으로 하는 산화물, 이들의 복합 산화물인 산화아연(ZnO), 인듐-갈륨-아연 산화물(InGaZnO4), 인듐-아연 산화물(Zn-In-O), 아연-주석 산화물(Zn-Sn-O) 인듐-갈륨 산화물 (In-Ga-O), 인듐-주석 산화물(In-Sn-O), 인듐-지르코늄 산화물(In-Zr-O), 인듐-지르코늄-아연 산화물(In-Zr-Zn-O), 인듐-지르코늄-주석 산화물(In-Zr-Sn-O), 인듐-지르코늄-갈륨 산화물(In-Zr-Ga-O), 인듐-알루미늄 산화물(In-Al-O), 인듐-아연-알루미늄 산화물(In-Zn-Al-O), 인듐-주석-알루미늄 산화물(In-Sn-Al-O), 인듐-알루미늄-갈륨 산화물(In-Al-Ga-O), 인듐-탄탈륨 산화물(In-Ta-O), 인듐-탄탈륨-아연 산화물(In-Ta-Zn-O), 인듐-탄탈륨-주석 산화물(In-Ta-Sn-O), 인듐-탄탈륨-갈륨 산화물(In-Ta-Ga-O), 인듐-게르마늄 산화물(In-Ge-O), 인듐-게르마늄-아연 산화물(In-Ge-Zn-O), 인듐-게르마늄-주석 산화물(In-Ge-Sn-O), 인듐-게르마늄-갈륨 산화물(In-Ge-Ga-O), 티타늄-인듐-아연 산화물(Ti-In-Zn-O), 하프늄-인듐-아연 산화물(Hf-In-Zn-O) 중 어느 하나를 포함할 수 있다. 반도체층(131)이 산화물 반도체로 이루어지는 경우에는 고온 등의 외부 환경에 취약한 산화물 반도체를 보호하기 위해 별도의 보호층이 추가될 수 있다. 반도체층(131)은 불순물이 도핑되지 않은 채널 영역과, 채널 영역의 양 옆으로 불순물이 도핑되어 형성된 소스 영역 및 드레인 영역을 포함한다. 여기서, 이러한 불순물은 트랜지스터의 종류에 따라 달라지며, N형 불순물 또는 P형 불순물이 가능하다.
도 2 내지 도 4에 도시한 바와 같이, 구동 전압선(172)은 화소 내에서 분리되어 있는 분리 구동 전압선(1721)과 화소 내에서 연결되어 있는 연결 구동 전압선(1722)을 포함한다. 복수개의 화소는 분리 구동 전압선(1721)이 형성되어 있는 분리 화소(PA)와 연결 구동 전압선(1722)이 형성되어 있는 연결 화소(PB)를 포함한다. 분리 화소(PA)와 연결 화소(PB)는 서로 엇갈려서 지그재그로 배치되어 있다. 즉, 분리 화소(PA)는 연결 화소(PB)와 행방향으로 인접하게 배치되어 있으며, 분리 화소(PA)는 연결 화소(PB)와 열방향으로 인접하게 배치되어 있다. 따라서, 하나의 분리 화소(PA)는 4개의 연결 화소(PB)에 둘러싸여 있으며, 하나의 연결 화소(PB)는 4개의 분리 화소(PA)에 의해 둘러싸여 있다.
이와 같이, 분리 화소(PA)는 분리 분리 이 데이터선과 면적을 줄여을 최소화하고,
또한, 분리 화소(PA)의 경우 분리 구동 전압선이 형성되어 있으므로 구동 전압선과 화소 전극간 중첩 면적은 감소하게 되어 상부 이물에 기인한 단락 등의 불량율이 감소하게 된다.
이하에서 도 2 내지 도 4를 참조하여 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 분리 화소 및 연결 화소의 구체적인 평면상 구조에 대해 우선 상세히 설명하고, 도 5 및 도 6을 참조하여 분리 화소 및 연결 화소의 구체적인 적층 구조에 대해 상세히 설명한다. 이 때, 분리 화소와 연결 화소의 공통되는 화소 구조는 함께 설명하고, 분리 화소와 연결 화소간 서로 차이나는 구조에 대해서는 별도로 설명한다.
우선, 도 2 내지 도 4에 도시한 바와 같이, 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 화소는 구동 박막 트랜지스터(T1), 스위칭 박막 트랜지스터(T2), 보상 박막 트랜지스터(T3), 초기화 박막 트랜지스터(T4), 동작 제어 박막 트랜지스터(T5), 발광 제어 박막 트랜지스터(T6), 스토리지 캐패시터(Cst), 그리고 유기 발광 다이오드(OLED)를 포함하며, 이들 박막 트랜지스터(T1, T2, T3, T4, T5, T6)는 반도체층(131)을 따라 형성되어 있으며, 이러한 반도체층(131)은 구동 박막 트랜지스터(T1)에 형성되는 구동 반도체층(131a), 스위칭 박막 트랜지스터(T2)에 형성되는 스위칭 반도체층(131b), 보상 박막 트랜지스터(T3)에 형성되는 보상 반도체층(131c), 초기화 박막 트랜지스터(T4)에 형성되는 초기화 반도체층(131d), 동작 제어 박막 트랜지스터(T5)에 형성되는 동작 제어 반도체층(131e) 및 발광 제어 박막 트랜지스터(T6)에 형성되는 발광 제어 반도체층(131f)을 포함한다.
구동 박막 트랜지스터(T1)는 구동 반도체층(131a), 구동 게이트 전극(125a), 구동 소스 전극(176a) 및 구동 드레인 전극(177a)을 포함한다. 구동 소스 전극(176a)은 구동 반도체층(131a)에서 불순물이 도핑된 구동 소스 영역(176a)에 해당하고, 구동 드레인 전극(177a)은 구동 반도체층(131a)에서 불순물이 도핑된 구동 드레인 영역(177a)에 해당한다. 구동 게이트 전극(125a)은 구동 반도체층(131a)과 중첩하고 있으며, 구동 반도체층(131a)보다 넓은 면적을 차지하고 있다.
구동 게이트 전극(125a)은 스캔선(121), 초기화 전압선(124), 스위칭 게이트 전극(125b), 보상 게이트 전극(125c), 제2 스토리지 축전판(127)과 동일한 물질로 동일한 층에 형성되어 있다.
스위칭 박막 트랜지스터(T2)는 스위칭 반도체층(131b), 스위칭 게이트 전극(125b), 스위칭 소스 전극(176b) 및 스위칭 드레인 전극(177b)을 포함한다. 스위칭 소스 전극(176b)은 데이터선(171)에서 돌출된 부분이며, 스위칭 드레인 전극(177b)은 스위칭 반도체층(131b)에서 불순물이 도핑된 스위칭 드레인 영역(177b)에 해당한다.
보상 박막 트랜지스터(T3)는 보상 반도체층(131c), 보상 게이트 전극(125c), 보상 소스 전극(176c) 및 보상 드레인 전극(177c)을 포함하고, 보상 소스 전극(176c)은 보상 반도체층(131c)에서 불순물이 도핑된 보상 소스 영역(176c)에 해당한다.
초기화 박막 트랜지스터(T4)는 초기화 반도체층(131d), 초기화 게이트 전극(125d), 초기화 소스 전극(176d) 및 초기화 드레인 전극(177d)을 포함한다. 초기화 소스 전극(176d)의 일단은 층간 절연막(160)에 형성된 접촉 구멍(61)을 통해 초기화 전압선(124)과 연결되어 있고, 초기화 소스 전극(176d)의 타단은 제1 게이트 절연막(141), 제2 게이트 절연막(142) 및 층간 절연막(160)에 연속으로 형성된 접촉 구멍(62)을 통해 초기화 반도체층(131d)과 연결되어 있으며, 초기화 드레인 전극(177d)은 연결 부재(174)의 타단으로서, 제1 게이트 절연막(141), 제2 게이트 절연막(142) 및 층간 절연막(160)에 연속으로 형성된 접촉 구멍(63)을 통해 초기화 반도체층(131d)과 연결되어 있다.
동작 제어 박막 트랜지스터(T5)는 동작 제어 반도체층(131e), 동작 제어 게이트 전극(125e), 동작 제어 소스 전극(176e) 및 동작 제어 드레인 전극(177e)을 포함한다. 동작 제어 소스 전극(176e)은 구동 전압선(172)의 일부분이며 접촉 구멍(71)을 통해 동작 제어 소스 영역(132e)과 연결되고, 동작 제어 드레인 전극(177e)은 동작 제어 반도체층(131e)에서 불순물이 도핑된 동작 제어 드레인 영역(177e)에 해당한다.
발광 제어 박막 트랜지스터(T6)는 발광 제어 반도체층(131f), 발광 제어 게이트 전극(125f), 발광 제어 소스 전극(176f) 및 발광 제어 드레인 전극(177f)을 포함한다. 발광 제어 소스 전극(176f)은 발광 제어 반도체층(131f)에서 불순물이 도핑된 발광 제어 소스 영역(176f)에 해당한다.
구동 박막 트랜지스터(T1)의 구동 반도체층(131a)의 일단은 스위칭 반도체층(131b) 및 동작 제어 반도체층(131e)과 연결되어 있으며, 구동 반도체층(131a)의 타단은 보상 반도체층(131c) 및 발광 제어 반도체층(131f)과 연결되어 있다. 따라서, 구동 소스 전극(176a)은 스위칭 드레인 전극(177b) 및 동작 제어 드레인 전극(177e)과 연결되고, 구동 드레인 전극(177a)은 보상 소스 전극(176c) 및 발광 제어 소스 전극(176f)과 연결된다.
스토리지 캐패시터(Cst)는 제2 게이트 절연막(142)을 사이에 두고 배치되는 제1 스토리지 축전판(126)과 제2 스토리지 축전판(127)을 포함한다. 여기서, 제2 게이트 절연막(142)은 유전체가 되며, 스토리지 캐패시터(Cst)에서 축전된 전하와 양 축전판(126, 127) 사이의 전압에 의해 스토리지 캐패시턴스(Storage Capacitance)가 결정된다.
제1 스토리지 축전판(126)은 이전 스캔선(122), 발광 제어선(123), 동작 제어 게이트 전극(125e) 및 발광 제어 게이트 전극(125f)과 동일한 물질로 동일한 층에 형성되어 있고, 제2 스토리지 축전판(127)은 스캔선(121), 초기화 전압선(124), 구동 게이트 전극(125a), 스위칭 게이트 전극(125b) 및 보상 게이트 전극(125c)과 동일한 물질로 동일한 층에 형성되어 있다. 이러한 제1 스토리지 축전판(126)과 제2 스토리지 축전판(127)은 알루미늄(Al), 크롬(Cr), 몰리브덴(Mo), 티타늄(Ti), 탄탈륨(Ta), Al-Ni-La 합금 및 Al-Nd 합금 중 하나 이상의 금속을 포함하는 게이트 배선으로 형성할 수 있다. 따라서, 스토리지 캐패시터(Cst)의 어느 하나의 축전판을 반도체층으로 형성하는 구조에 비해 스토리지 캐패시턴스를 향상시킬 수 있다.
도 3에 도시된 바와 같이, 분리 화소(PA)에 형성되어 있으며 스토리지 캐패시터(Cst)와 중첩하며 지나가는 분리 구동 전압선(1721)은 초기화 전압선(124), 이전 스캔선(122) 및 초기화 박막 트랜지스터(T4)가 형성된 위치에서 분리되어 있으며, 분리 구동 전압선(1721)은 초기화 전압선(124) 및 이전 스캔선(122)을 기준으로 일측에 위치하는 일측 분리단(172a)과 초기화 전압선(124) 및 이전 스캔선(122)을 기준으로 타측에 위치하는 타측 분리단(172b)을 포함한다. 일측 분리단(172a)과 타측 분리단(172b)은 분리 간격(W)만큼 이격되어 있다. 분리 구동 전압선(1721)의 일측 분리단(172a)은 동작 제어 소스 전극(176e)에 해당하며, 접촉 구멍(71)을 통해 동작 제어 소스 영역과 연결되어 있고, 분리 구동 전압선(1721)의 타측 분리단(172b)은 층간 절연막(160)에 형성된 타측 접촉 구멍(66)을 통해 제2 스토리지 축전판(127)과 연결되어 있다.
또한, 도 4에 도시된 바와 같이, 연결 화소(PB)에 형성되어 있으며 스토리지 캐패시터(Cst)와 중첩하며 지나가는 연결 구동 전압선(1722)은 초기화 전압선(124), 이전 스캔선(122) 및 초기화 박막 트랜지스터(T4)와 교차하며 지나간다. 연결 구동 전압선(1722)의 일부는 동작 제어 소스 전극(176e)에 해당되며 접촉 구멍(71)을 통해 동작 제어 소스 영역과 연결되어 있고, 연결 구동 전압선(1722)의 다른 일부는 층간 절연막(160)에 형성된 접촉 구멍(66)을 통해 제2 스토리지 축전판(127)과 연결되어 있다.
구동 전압선(172)과 평행하게 동일한 층에 연결 부재(174)가 형성되어 있다. 연결 부재(174)는 구동 게이트 전극(125a)과 제1 스토리지 축전판(126)을 연결하고 있다. 연결 부재(174)의 일단(174a)은 층간 절연막(160)에 형성된 접촉 구멍(67)을 통해 구동 게이트 전극(125a)과 연결되어 있고, 연결 부재(174)의 타단(177d)은 초기화 박막 트랜지스터(T4)의 초기화 드레인 전극(177d)에 해당하며, 제1 게이트 절연막(141), 제2 게이트 절연막(142) 및 층간 절연막(160)에 연속하여 형성된 접촉 구멍(63)을 통해 초기화 박막 트랜지스터(T4)의 초기화 반도체층(131d)과 연결되어 있다. 또한, 연결 부재(174)의 중간 돌출부(177c)는 보상 박막 트랜지스터(T3)의 보상 드레인 전극(177c)에 해당하며, 제1 게이트 절연막(141), 제2 게이트 절연막(142) 및 층간 절연막(160)에 연속하여 형성된 접촉 구멍(68)을 통해 보상 박막 트랜지스터(T3)의 보상 반도체층(131c)과 연결되어 있다. 또한, 연결 부재(174)의 중간 돌출부(177c)는 스토리지 개구부(127a) 내부에 위치하고 있는 제2 게이트 절연막(142) 및 층간 절연막(160)에 형성된 접촉 구멍(68)을 통해 제1 스토리지 축전판(126)과 연결되어 있다.
따라서, 스토리지 캐패시터(Cst)의 제1 스토리지 축전판(126)은 연결 부재(174)의 중간 돌출부(177c) 및 타단(177d)을 통해 각각 보상 반도체층(125c) 및 초기화 반도체층(125d)과 연결되어 있으며, 연결 부재(174)의 일단(174a)을 통해 구동 게이트 전극(125a)과 연결되어 있다. 그리고, 스토리지 캐패시터(Cst)의 제2 스토리지 축전판(127)은 층간 절연막(160)에 형성된 접촉 구멍(66)을 통해 구동 전압선(172)과 연결되어 있다.
따라서, 스토리지 캐패시터(Cst)는 구동 전압선(172)을 통해 전달된 구동 전압(ELVDD)과 구동 게이트 전극(125a)의 게이트 전압간의 차에 대응하는 스토리지 캐패시턴스가 저장된다.
한편, 스위칭 박막 트랜지스터(T2)는 발광시키고자 하는 화소를 선택하는 스위칭 소자로 사용된다. 스위칭 게이트 전극(125b)은 스캔선(121)에 연결되어 있고, 스위칭 소스 전극(176b)은 데이터선(171)에 연결되어 있으며, 스위칭 드레인 전극(177b)은 구동 박막 트랜지스터(T1) 및 동작 제어 박막 트랜지스터(T5)와 연결되어 있다. 그리고, 발광 제어 박막 트랜지스터(T6)의 발광 제어 드레인 전극(177f)은 보호막(180)에 형성된 접촉 구멍(181)를 통해 유기 발광 다이이드(70)의 화소 전극(191)과 직접 연결되어 있다.
이와 같이, 도 7에 도시한 바와 같이, 분리 구동 전압선이 형성된 분리 화소(PA) 내에서는 데이터선과 분리 구동 전압선이 서로 인접하지 않는 부분이 형성되며, 데이터선과 연결 부재가 서로 인접하여 수평 간격(d)만큼 이격된다. 따라서, 구동 전압선이 데이터선과 서로 인접하는 면적을 줄여 구동 전압선과 데이터선간의 단락 현상을 최소화하고, 레이저 리페어 공간을 충분히 확보하여 레이저 리페어의 성공률을 높일 수 있다.
또한, 분리 화소(PA)의 경우 그 일부가 제거된 분리 구동 전압선이 형성되어 있으므로 분리 구동 전압선과 화소 전극간 중첩 면적은 감소하게 되어 상부 이물에 기인한 단락 현상을 최소화할 수 있다.
이하, 도 5 및 도 6을 참조하여 본 발명의 제1 실시예에 따른 유기 발광 표시 장치의 구조에 대해 적층 순서에 따라 구체적으로 설명한다.
이 때, 구동 박막 트랜지스터(T1), 스위칭 박막 트랜지스터(T2) 및 발광 제어 박막 트랜지스터(T6)를 중심으로 박막 트랜지스터의 구조에 대해 설명한다. 그리고 나머지 박막 트랜지스터(T3, T4, T5)는 구동 박막 트랜지스터(T1), 스위칭 박막 트랜지스터(T2) 및 발광 제어 박막 트랜지스터(T6)의 적층 구조와 대부분 동일하므로 상세한 설명은 생략한다.
기판(110) 위에는 버퍼층(120)이 형성되어 있고, 기판(110)은 유리, 석영, 세라믹, 플라스틱 등으로 이루어진 절연성 기판으로 형성되어 있다.
버퍼층(120) 위에는 구동 반도체층(131a), 스위칭 반도체층(131b), 발광 제어 반도체층(131f)이 형성되어 있다. 구동 반도체층(131a)은 구동 채널 영역(131a1) 및 구동 채널 영역(131a1)을 사이에 두고 서로 마주보는 구동 소스 영역(176a) 및 구동 드레인 영역(177a)을 포함하고, 스위칭 반도체층(131b)은 스위칭 채널 영역(131b1) 및 스위칭 채널 영역(131b1)을 사이에 두고 서로 마주보는 스위칭 소스 영역(132b) 및 스위칭 드레인 영역(177b)을 포함하며, 발광 제어 박막 트랜지스터(T6)는 발광 제어 채널 영역(131f1), 발광 제어 소스 영역(176f) 및 발광 제어 드레인 영역(133f)을 포함한다.
구동 반도체층(131a)은 굴곡되어 좁은 공간 내에 길게 형성할 수 있다. 따라서, 구동 반도체층(131a)의 구동 채널 영역(131a1)을 길게 형성할 수 있으므로 구동 게이트 전극(125a)에 인가되는 게이트 전압의 구동 범위(driving range)는 넓어지게 된다.
스위칭 반도체층(131a), 구동 반도체층(131b), 발광 제어 반도체층(131f) 위에는 질화 규소(SiNx) 또는 산화 규소(SiO2) 따위로 형성된 제1 게이트 절연막(141)이 형성되어 있다.
제1 게이트 절연막(141) 위에는 초기화 게이트 전극(125d)을 포함하는 이전 스캔선(122), 동작 제어 게이트 전극(125e) 및 발광 제어 게이트 전극(125f)을 포함하는 발광 제어선(123), 제1 스토리지 축전판(126)을 포함하는 제1 게이트 배선(122, 123, 125d, 125e, 125f, 126)이 형성되어 있다.
제1 게이트 배선(122, 123, 125d, 125e, 125f, 126) 및 제1 게이트 절연막(141) 위에는 제2 게이트 절연막(142)이 형성되어 있다. 제2 게이트 절연막(142)은 질화 규소(SiNx) 또는 산화 규소(SiO2) 따위로 형성되어 있다.
제2 게이트 절연막(142) 위에는 구동 게이트 전극(125a), 스위칭 게이트 전극(125b) 및 보상 게이트 전극(125c)을 포함하는 스캔선(121) 및 초기화 전압선(124), 제2 스토리지 축전판(127)을 포함하는 제2 게이트 배선(125a, 125b, 125c, 121, 124, 127)이 형성되어 있다. 제2 스토리지 축전판(127)에는 연결 부재(174)의 중간 돌출부(177c)와 제1 스토리지 축전판(126)을 연결하기 위한 스토리지 개구부(127a)가 형성되어 있다.
제2 게이트 배선(125a, 125b, 125c, 121, 124, 127) 및 제2 게이트 절연막(142) 위에는 층간 절연막(160)이 형성되어 있다. 층간 절연막(160)은 제1 게이트 절연막(141), 제2 게이트 절연막(142)과 마찬가지로, 질화 규소(SiNx) 또는 산화 규소(SiO2) 등의 세라믹(ceramic) 계열의 소재를 사용하여 만들어진다.
층간 절연막(160) 위에는 스위칭 소스 전극(176b)를 포함하는 데이터선(171), 초기화 드레인 전극(177d) 및 보상 드레인 전극(177c)를 포함하는 연결 부재(174), 발광 제어 드레인 전극(177f), 구동 제어 소스 전극(176e)을 포함하는 구동 전압선(172)을 포함하는 데이터 배선이 형성되어 있다.
구동 전압선(172) 중 분리 화소(PA)에 형성되어 있는 분리 구동 전압선(1721)의 일측 분리단(172a)과 타측 분리단(172b)은 분리 간격(W)만큼 이격되어 있다.
그리고 발광 제어 드레인 전극(177f)은 제1 게이트 절연막(141), 제2 게이트 절연막(142) 및 층간 절연막(160)에 형성된 접촉 구멍(72)을 통해 발광 제어 반도체층(131f)의 발광 제어 드레인 영역(133f)과 연결되어 있다. 그리고, 연결 부재(174)의 중간 돌출부(177c)는 제2 게이트 절연막(142) 및 층간 절연막(160)에 연속하여 형성된 접촉 구멍(68)을 통해 제1 스토리지 축전판(126)과 연결되어 있고, 연결 부재(174)의 중간 돌출부(177c)는 제1 게이트 절연막(141), 제2 게이트 절연막(142) 및 층간 절연막(160)에 연속하여 형성된 접촉 구멍(68)을 통해 보상 박막 트랜지스터(T3)의 보상 반도체층(131c)과 연결되어 있다.
층간 절연막(160) 상에는 데이터 배선(171, 172, 174, 177f)을 덮는 보호막(180)이 형성되어 있고, 보호막(180) 위에는 화소 전극(191)이 형성되어 있다. 보호막(180)에 형성된 접촉구(181)을 통해 화소 전극(191)은 발광 제어 드레인 전극(177f)과 연결된다.
화소 전극(191)의 가장자리 및 보호막(180) 위에는 격벽(350)이 형성되어 있고, 격벽(350)은 화소 전극(191)을 드러내는 격벽 개구부(351)를 가진다. 격벽(350)은 폴리아크릴계 수지(polyacrylates resin) 및 폴리이미드계(polyimides) 등의 수지 또는 실리카 계열의 무기물 등으로 만들 수 있다.
격벽 개구부(351)로 노출된 화소 전극(191) 위에는 유기 발광층(370)이 형성되고, 유기 발광층(370) 상에는 공통 전극(270)이 형성된다. 이와 같이, 화소 전극(191), 유기 발광층(370) 및 공통 전극(270)을 포함하는 유기 발광 다이오드(70)가 형성된다.
여기서, 화소 전극(191)은 정공 주입 전극인 애노드이며, 공통 전극(270)은 전자 주입 전극인 캐소드가 된다. 그러나 본 발명에 따른 일 실시예는 반드시 이에 한정되는 것은 아니며, 유기 발광 표시 장치의 구동 방법에 따라 화소 전극(191)이 캐소드가 되고, 공통 전극(270)이 애노드가 될 수도 있다. 화소 전극(191) 및 공통 전극(270)으로부터 각각 정공과 전자가 유기 발광층(370) 내부로 주입되고, 주입된 정공과 전자가 결합한 엑시톤(exiton)이 여기상태로부터 기저상태로 떨어질 때 발광이 이루어진다.
유기 발광층(370)은 저분자 유기물 또는 PEDOT(Poly 3,4-ethylenedioxythiophene) 등의 고분자 유기물로 이루어진다. 또한, 유기 발광층(370)은 발광층과, 정공 주입층(hole injection layer, HIL), 정공 수송층(hole transporting layer, HTL), 전자 수송층(electron transporting layer, ETL), 및 전자 주입층(electron injection layer, EIL) 중 하나 이상을 포함하는 다중막으로 형성될 수 있다. 이들 모두를 포함할 경우, 정공 주입층이 양극인 화소 전극(191) 상에 배치되고, 그 위로 정공 수송층, 발광층, 전자 수송층, 전자 주입층이 차례로 적층된다.
유기 발광층(370)은 적색을 발광하는 적색 유기 발광층, 녹색을 발광하는 녹색 유기 발광층 및 청색을 발광하는 청색 유기 발광층을 포함할 수 있으며, 적색 유기 발광층, 녹색 유기 발광층 및 청색 유기 발광층은 각각 적색 화소, 녹색 화소 및 청색 화소에 형성되어 컬러 화상을 구현하게 된다.
또한, 유기 발광층(370)은 적색 유기 발광층, 녹색 유기 발광층 및 청색 유기 발광층을 적색 화소, 녹색 화소 및 청색 화소에 모두 함께 적층하고, 각 화소별로 적색 색필터, 녹색 색필터 및 청색 색필터를 형성하여 컬러 화상을 구현할 수 있다. 다른 예로, 백색을 발광하는 백색 유기 발광층을 적색 화소, 녹색 화소 및 청색 화소 모두에 형성하고, 각 화소별로 각각 적색 색필터, 녹색 색필터 및 청색 색필터를 형성하여 컬러 화상을 구현할 수도 있다. 백색 유기 발광층과 색필터를 이용하여 컬러 화상을 구현하는 경우, 적색 유기 발광층, 녹색 유기 발광층 및 청색 유기 발광층을 각각의 개별 화소 즉, 적색 화소, 녹색 화소 및 청색 화소에 증착하기 위한 증착 마스크를 사용하지 않아도 된다.
다른 예에서 설명한 백색 유기 발광층은 하나의 유기 발광층으로 형성될 수 있음은 물론이고, 복수 개의 유기 발광층을 적층하여 백색을 발광할 수 있도록 한 구성까지 포함한다. 예로, 적어도 하나의 옐로우 유기 발광층과 적어도 하나의 청색 유기 발광층을 조합하여 백색 발광을 가능하게 한 구성, 적어도 하나의 시안 유기 발광층과 적어도 하나의 적색 유기 발광층을 조합하여 백색 발광을 가능하게 한 구성, 적어도 하나의 마젠타 유기 발광층과 적어도 하나의 녹색 유기 발광층을 조합하여 백색 발광을 가능하게 한 구성 등도 포함할 수 있다.
공통 전극(270)은 반사형 도전성 물질로 형성되므로 배면 발광형의 유기 발광 표시 장치가 된다. 반사형 물질로는 리튬(Li), 칼슘(Ca), 플루오르화리튬/칼슘(LiF/Ca), 플루오르화리튬/알루미늄(LiF/Al), 알루미늄(Al), 은(Ag), 마그네슘(Mg), 또는 금(Au) 등의 물질을 사용할 수 있다.
한편, 상기 제1 실시예에서 분리 화소와 연결 화소는 서로 엇갈려서 지그재그로 배치되어 있으나, 분리 화소로 이루어진 분리 화소열과 연결 화소로 이루어진 연결 화소열은 서로 교대로 배치되어 있는 제2 실시예도 가능하다.
이하에서, 도 8을 참조하여, 본 발명의 제2 실시예에 따른 유기 발광 표시 장치에 대해 상세히 설명한다.
도 8은 본 발명의 제2 실시예에 따른 유기 발광 표시 장치의 6개의 화소의 배치도로서, 분리 화소와 연결 화소의 위치를 개략적으로 도시한 도면이다.
제2 실시예는 도 1 내지 도 7에 도시된 제1 실시예와 비교하여 분리 화소와 연결 화소의 위치만을 제외하고 실질적으로 동일한 바 반복되는 설명은 생략한다.
도 8에 도시한 바와 같이, 본 발명의 제2 실시예에 따른 유기 발광 표시 장치의 구동 전압선(172)은 화소 내에서 분리되어 있는 분리 구동 전압선(1721)과 화소 내에서 연결되어 있는 연결 구동 전압선(1722)을 포함한다. 복수개의 화소는 분리 구동 전압선(1721)이 형성되어 있는 분리 화소(PA)와 연결 구동 전압선(1722)이 형성되어 있는 연결 화소(PB)를 포함한다.
열방향으로 배치되어 있는 복수개의 분리 화소(PA)로 이루어진 분리 화소열(PAC)과 열방향으로 배치되어 있는 복수개의 연결 화소(PB)로 이루어진 연결 화소열(PBC)은 서로 교대로 배치되어 있다.
이 때, 분리 화소(PA)는 분리 구동 전압선이 화소 내에서 분리 간격(W)만큼 분리되어 있으므로 분리 구동 전압선이 데이터선과 인접하는 면적을 줄여 구동 전압선과 데이터선간의 단락을 최소화하고, 레이저 리페어의 성공률도 높아진다.
또한, 분리 구동 전압선의 면적은 연결 구동 전압선의 면적보다 작으므로, 구동 전압선과 화소 전극간 중첩 면적은 감소하게 되어 상부 이물에 기인한 단락 등의 불량율이 감소하게 된다.
본 발명을 앞서 기재한 바에 따라 바람직한 실시예를 통해 설명하였지만, 본 발명은 이에 한정되지 않으며 다음에 기재하는 특허청구범위의 개념과 범위를 벗어나지 않는 한, 다양한 수정 및 변형이 가능하다는 것을 본 발명이 속하는 기술 분야에 종사하는 자들은 쉽게 이해할 것이다.
110: 기판 120: 버퍼층
121: 스캔선 122: 이전 스캔선
123: 발광 제어선 124: 초기화 전압선
125a: 구동 게이트 전극 125b: 스위칭 게이트 전극
131a: 구동 반도체층 132b: 스위칭 반도체층
141: 제1 게이트 절연막 142: 제2 게이트 절연막
171: 데이터선 172: 구동 전압선
1721: 분리 구동 전압선 1722: 연결 구동 전압선

Claims (14)

  1. 기판,
    상기 기판 위에 형성되어 있는 복수개의 화소를 포함하고,
    상기 하나의 화소는
    상기 기판 위에 형성되어 있으며 스캔 신호를 전달하는 스캔선,
    상기 스캔선과 교차하며 데이터 신호 및 구동 전압을 각각 전달하는 데이터선 및 구동 전압선,
    상기 스캔선 및 상기 데이터선과 연결되어 있는 스위칭 박막 트랜지스터,
    상기 스위칭 박막 트랜지스터의 스위칭 드레인 전극과 연결되어 있는 구동 박막 트랜지스터,
    상기 구동 박막 트랜지스터의 구동 드레인 전극에 연결되어 있는 유기 발광 다이오드를 포함하고,
    상기 복수개의 화소는 상기 구동 전압선이 분리되어 있는 분리 화소와 상기구동 전압선이 연결되어 있는 연결 화소를 포함하는 유기 발광 표시 장치.
  2. 제1항에서,
    상기 분리 화소와 상기 연결 화소는 서로 엇갈려서 배치되어 있는 유기 발광 표시 장치.
  3. 제2항에서,
    상기 분리 화소는 상기 연결 화소와 행방향으로 인접하게 배치되어 있는 유기 발광 표시 장치.
  4. 제3항에서,
    상기 분리 화소는 상기 연결 화소와 열방향으로 인접하게 배치되어 있는 유기 발광 표시 장치.
  5. 제1항에서,
    상기 분리 화소로 이루어진 분리 화소열과 상기 연결 화소로 이루어진 연결 화소열은 서로 교대로 배치되어 있는 유기 발광 표시 장치.
  6. 제1항에서,
    상기 기판 위에 형성되어 있는 제1 게이트 절연막;
    상기 제1 게이트 절연막 위에 형성되어 있는 제1 스토리지 축전판, 상기 제1 스토리지 축전판을 덮고 있는 제2 게이트 절연막, 상기 제2 게이트 절연막 위에 형성되어 있으며 상기 제1 스토리지 축전판과 중첩하고 있는 제2 스토리지 축전판을 포함하는 스토리지 캐패시터
    를 더 포함하고,
    상기 구동 전압선은 상기 제2 스토리지 축전판과 연결되어 있는 유기 발광 표시 장치.
  7. 제6항에서,
    상기 구동 전압선은 상기 분리 화소에 형성되어 있는 분리 구동 전압선, 상기 연결 화소에 형성되어 있는 연결 구동 전압선을 포함하는 유기 발광 표시 장치.
  8. 제7항에서,
    상기 분리 구동 전압선 및 상기 연결 구동 전압선은 상기 제2 스토리지 축전판을 통해 서로 연결되어 있는 유기 발광 표시 장치.
  9. 제6항에서,
    상기 스캔 신호에 의해 턴 온되어 상기 구동 박막 트랜지스터의 문턱 전압을 보상하며 상기 구동 박막 트랜지스터에 연결되어 있는 보상 박막 트랜지스터,
    상기 스캔선과 이격되어 있는 이전 스캔선을 통해 전달받은 이전 스캔 신호에 따라 턴 온되어 상기 이전 스캔선과 인접하고 있는 초기화 전압선을 통해 전달받은 초기화 전압을 상기 구동 박막 트랜지스터의 구동 게이트 전극에 전달하는 초기화 박막 트랜지스터
    를 더 포함하고,
    상기 분리 구동 전압선은 상기 초기화 전압선 및 상기 이전 스캔선과 교차하지 않는 유기 발광 표시 장치.
  10. 제9항에서,
    상기 분리 구동 전압선은 상기 초기화 전압선 및 이전 스캔선을 기준으로 일측에 위치하는 일측 분리단과 상기 초기화 전압선 및 이전 스캔선을 기준으로 타측에 위치하는 타측 분리단을 포함하는 유기 발광 표시 장치.
  11. 제10항에서,
    상기 제2 스토리지 축전판을 덮고 있는 층간 절연막,
    상기 층간 절연막 위에 형성되어 있으며, 상기 층간 절연막에 형성된 접촉 구멍을 통해 상기 구동 게이트 전극과 연결되어 있는 연결 부재,
    상기 층간 절연막 및 상기 연결 부재를 덮고 있는 보호막
    을 더 포함하고,
    상기 연결 부재는 상기 보상 박막 트랜지스터의 보상 드레인 전극과 연결되어 있으며,
    상기 분리 구동 전압선의 타측 분리단은 상기 층간 절연막에 형성된 접촉 구멍을 통해 상기 제2 스토리지 축전판과 연결되어 있는 유기 발광 표시 장치.
  12. 제11항에서,
    상기 스캔선과 이격되어 있는 발광 제어선에 의해 전달된 발광 제어 신호에 의해 턴온되어 상기 구동 전압을 상기 구동 박막 트랜지스터로 전달하는 동작 제어 박막 트랜지스터를 더 포함하고,
    상기 분리 구동 전압선의 일측 분리단은 상기 층간 절연막에 형성된 접촉 구멍을 통해 상기 동작 제어 박막 트랜지스터의 동작 제어 소스 전극과 연결되어 있는 유기 발광 표시 장치.
  13. 제12항에서,
    상기 스캔선은 상기 제2 스토리지 축전판과 동일한 층에 형성되어 있고,
    상기 데이터선 및 구동 전압선은 상기 연결 부재와 동일한 층에 형성되어 있는 유기 발광 표시 장치.
  14. 제12항에서,
    상기 초기화 전압선은 상기 스캔선과 동일한 층에 형성되어 있고,
    상기 이전 스캔선은 상기 발광 제어선과 동일한 층에 형성되어 있는 유기 발광 표시 장치.
KR1020120123654A 2012-11-02 2012-11-02 유기 발광 표시 장치 KR101992339B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020120123654A KR101992339B1 (ko) 2012-11-02 2012-11-02 유기 발광 표시 장치
US13/949,848 US9189990B2 (en) 2012-11-02 2013-07-24 Organic light emitting diode display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120123654A KR101992339B1 (ko) 2012-11-02 2012-11-02 유기 발광 표시 장치

Publications (2)

Publication Number Publication Date
KR20140057728A true KR20140057728A (ko) 2014-05-14
KR101992339B1 KR101992339B1 (ko) 2019-10-01

Family

ID=50621523

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120123654A KR101992339B1 (ko) 2012-11-02 2012-11-02 유기 발광 표시 장치

Country Status (2)

Country Link
US (1) US9189990B2 (ko)
KR (1) KR101992339B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160027917A (ko) * 2014-09-01 2016-03-10 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
US10230074B2 (en) 2014-09-01 2019-03-12 Samsung Display Co., Ltd. Organic light emitting diode display device and manufacturing method thereof

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102049444B1 (ko) * 2013-05-10 2019-11-28 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 유기 발광 표시 장치 제조용 포토 마스크
US9647048B2 (en) * 2013-11-26 2017-05-09 Apple Inc. Capacitor structures for display pixel threshold voltage compensation circuits
KR102354377B1 (ko) 2014-11-24 2022-01-21 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102471113B1 (ko) * 2015-11-18 2022-11-28 삼성디스플레이 주식회사 표시장치
KR102551789B1 (ko) 2016-06-15 2023-07-07 삼성디스플레이 주식회사 디스플레이 장치
CN106448564B (zh) 2016-12-20 2019-06-25 京东方科技集团股份有限公司 一种oled像素电路及其驱动方法、显示装置
CN108122519A (zh) * 2017-12-15 2018-06-05 武汉华星光电半导体显示技术有限公司 Amoled像素修补方法
KR102509111B1 (ko) * 2018-05-17 2023-03-13 삼성디스플레이 주식회사 표시 장치
CN113763883B (zh) * 2020-05-29 2022-12-02 京东方科技集团股份有限公司 显示基板及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110011942A (ko) * 2009-07-29 2011-02-09 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR20120110413A (ko) * 2011-03-29 2012-10-10 삼성디스플레이 주식회사 표시장치 및 그 구동방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4274151B2 (ja) 2005-05-26 2009-06-03 セイコーエプソン株式会社 電気光学装置、及び電子機器
KR100784014B1 (ko) * 2006-04-17 2007-12-07 삼성에스디아이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101245218B1 (ko) 2006-06-22 2013-03-19 엘지디스플레이 주식회사 유기발광다이오드 표시소자
KR20100049385A (ko) 2008-11-03 2010-05-12 엘지디스플레이 주식회사 유기전계 발광소자용 어레이 기판
JP5365786B2 (ja) 2009-04-06 2013-12-11 並木精密宝石株式会社 圧電素子を用いたタッチパネル構造
KR101349143B1 (ko) 2010-03-30 2014-01-08 삼성디스플레이 주식회사 유기 발광 디스플레이 장치의 제조 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110011942A (ko) * 2009-07-29 2011-02-09 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR20120110413A (ko) * 2011-03-29 2012-10-10 삼성디스플레이 주식회사 표시장치 및 그 구동방법

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160027917A (ko) * 2014-09-01 2016-03-10 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
US10230074B2 (en) 2014-09-01 2019-03-12 Samsung Display Co., Ltd. Organic light emitting diode display device and manufacturing method thereof
US10505157B2 (en) 2014-09-01 2019-12-10 Samsung Display Co., Ltd. Display device
US10818880B2 (en) 2014-09-01 2020-10-27 Samsung Display Co., Ltd. Display device
US11696485B2 (en) 2014-09-01 2023-07-04 Samsung Display Co., Ltd. Display device with driving voltage line overlapping gate electrode to form storage capacitor

Also Published As

Publication number Publication date
US20140124754A1 (en) 2014-05-08
KR101992339B1 (ko) 2019-10-01
US9189990B2 (en) 2015-11-17

Similar Documents

Publication Publication Date Title
KR102392673B1 (ko) 유기 발광 표시 장치
KR101985298B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
KR102289838B1 (ko) 유기 발광 표시 장치
KR102417807B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
KR102430877B1 (ko) 유기 발광 표시 장치
KR102467331B1 (ko) 유기 발광 표시 장치
KR101924996B1 (ko) 유기 발광 표시 장치
KR102006352B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
KR101947019B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
KR101992339B1 (ko) 유기 발광 표시 장치
KR102300884B1 (ko) 유기 발광 표시 장치
KR20140140967A (ko) 유기 발광 표시 장치
KR20150054210A (ko) 유기 발광 표시 장치
KR20140045150A (ko) 유기 발광 표시 장치
KR20160089939A (ko) 유기 발광 표시 장치
KR20150071319A (ko) 유기 발광 표시 장치
KR102060013B1 (ko) 유기 발광 표시 장치
KR20150083691A (ko) 유기 발광 표시 장치
KR102060536B1 (ko) 유기 발광 표시 장치
KR102136992B1 (ko) 박막 트랜지스터와 이를 포함하는 박막 트랜지스터 표시판 및 유기 발광 표시 장치
KR20140126861A (ko) 유기 발광 표시 장치
KR20150007745A (ko) 유기 발광 표시 장치
KR20150007742A (ko) 유기 발광 표시 장치
KR20160137872A (ko) 유기 발광 표시 장치 및 그 제조 방법
KR20140133052A (ko) 유기 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant