KR20130038111A - 밴드갭 레퍼런스 발생기 - Google Patents

밴드갭 레퍼런스 발생기 Download PDF

Info

Publication number
KR20130038111A
KR20130038111A KR1020110102781A KR20110102781A KR20130038111A KR 20130038111 A KR20130038111 A KR 20130038111A KR 1020110102781 A KR1020110102781 A KR 1020110102781A KR 20110102781 A KR20110102781 A KR 20110102781A KR 20130038111 A KR20130038111 A KR 20130038111A
Authority
KR
South Korea
Prior art keywords
current
resistor
voltage
pmos
differential amplifier
Prior art date
Application number
KR1020110102781A
Other languages
English (en)
Inventor
장기석
Original Assignee
(주)태진기술
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)태진기술 filed Critical (주)태진기술
Priority to KR1020110102781A priority Critical patent/KR20130038111A/ko
Publication of KR20130038111A publication Critical patent/KR20130038111A/ko

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/205Substrate bias-voltage generators
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/24Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4074Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/147Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Electrical Variables (AREA)

Abstract

본 발명은 밴드갭 레퍼런스 발생기에 관한 것으로서, 더욱 상세하게는 제1 전류 및 제2 전류생성부와 연산증폭기에 대한 바이어스 전원을 공유하도록 구성하여 회로의 미스매칭(Mismatching) 문제 해결과 회로의 규모가 작아지도록 하고, 별도의 부하저항의 설계로 실제 칩 상에 구현되는 저항의 면적점유를 줄여 회로의 규모가 작아지도록 구성함과 동시에 콜렉터 전류의 온도의존성 보상 및 오프셋에 의한 기준전압에 대한 문제 발생시 간단하게 회로 및 마스크를 수정할 수 있도록 하는 밴드갭 레퍼런스 발생기에 관한 것이다.

Description

밴드갭 레퍼런스 발생기{BAND GAP REFERENCE GENERATOR}
본 발명은 밴드갭 레퍼런스 발생기에 관한 것으로서, 더욱 상세하게는 제1 전류 및 제2 전류생성부와 연산증폭기에 대한 바이어스 전원을 공유하도록 구성하여 회로의 미스매칭(Mismatching) 문제 해결과 회로의 규모가 작아지도록 하고, 별도의 부하저항의 설계로 실제 칩 상에 구현되는 저항의 면적점유를 줄여 회로의 규모가 작아지도록 구성함과 동시에 콜렉터 전류의 온도의존성 보상 및 오프셋에 의한 기준전압에 대한 문제 발생시 간단하게 회로 및 마스크를 수정할 수 있도록 하는 밴드갭 레퍼런스 발생기에 관한 것이다.
밴드갭 레퍼런스 발생기는 온도 범위들에 걸쳐 일정 전압 및 전류를 제공한다.
도 1은 종래의 밴드갭 레퍼런스 발생기에 대한 예시도이다.
도 1에 도시한 바와 같이, 종래의 밴드갭 레퍼런스 발생기(10)는 제1 전류를 발생시키는 제1 트랜지스터(12)와 제2 전류를 발생시키는 제2 트랜지스터(13)와 이들 전류를 차동 증폭하는 연산증폭기(11) 및 연산증폭기의 출력단에서 피드백되고 출력 기준전압이 걸리는 부하저항(15, 16)으로 구성된다.
이러한 종래의 밴드갭 레퍼런스 발생기(10)는 연산증폭기(11)가 부하저항(15, 16)의 구동이 가능해야 하므로 전류 구동을 하여야 한다.
도 2는 또 다른 종래의 밴드갭 레퍼런스 발생기에 대한 예시도이다.
도 2에 도시한 바와 같이, 종래의 밴드갭 레퍼런스 발생기(20)는 제1 전류를 발생시키는 제1 바이폴라 트랜지스터(22)와 제2 전류를 발생시키는 제2 바이폴라 트랜지스터(23)와 이들 전류를 차동 증폭하는 연산증폭기(21)와 연산증폭기의 출력단에 위치하여 커패시티브 부하로 구성한 한 쌍의 피모스(27, 28) 및 출력 기준전압이 걸리는 부하저항(25, 26)으로 구성된다.
상기 피모스(27)의 드레인-소스 단자들과 부하저항(25) 및 제1 바이폴라 트랜지스터(22)의 이미터-콜렉터 접합은 전원 전압 및 접지 사이에 직렬 결합된다.
상기 피모스(28)의 드레인-소스 단자들과 부하저항(26)과 저항기(24) 및 제2 바이폴라 트랜지스터(23)의 이미터-콜렉터 단자들은 전원 전압 및 접지 사이에서 직렬 결합된다.
상기 연산 증폭기(21)는 연산 증폭기(21)의 네거티브 및 포지티브 입력들 각각에 인가되는 피모스(27, 28)의 드레인들의 전압에 응답하여 피모스(27, 28)의 게이트를 바이어싱한다.
이러한 상기 밴드갭 레퍼런스 발생기(20)는 연산증폭기(21)가 커패시티브 부하를 구동하도록 회로가 구성되므로 별도의 피모스(27, 28) 쌍이 필요하게 되며, 또한 연산증폭기(21)를 위한 별도의 바이어스 회로가 필요하게 되어 회로구성이 크고 복잡한 문제가 있다.
또한, 종래의 밴드갭 레퍼런스 발생기(20)는 제1 전류와 제2 전류가 별도로 바이어스됨으로써 회로의 미스매칭(Mismatching) 발생하는 문제가 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 제1 전류 및 제2 전류생성부와 연산증폭기에 대한 바이어스 전원을 공유하도록 회로를 설계하여 회로의 규모가 작아지고 미스매칭 문제를 해결하도록 한 밴드갭 레퍼런스 발생기를 제공하는 것을 목적으로 한다.
또한, 본 발명은 별도의 부하저항의 설계로 실제 칩 상에 구현되는 저항의 면적점유를 줄여 회로의 규모가 작아지도록 구성함과 동시에 콜렉터 전류의 온도의존성 보상 및 오프셋에 의한 기준전압에 대한 문제 발생시 간단하게 회로 및 마스크를 수정할 수 있도록 하는 밴드갭 레퍼런스 발생기를 제공하는 것을 목적으로 한다.
이와 같은 목적을 달성하기 위해 본 발명에 따른 밴드갭 레퍼런스 발생기는, 입력전압에 의한 바이어스 전류를 공급하도록 전류거울을 구성하는 제1, 제2, 제3 피모스와; 상기 제1 피모스에 의하여 바이어스되고 바이폴라 트랜지스터의 베이스-에미터 간의 전압에 비례하는 제1 전류를 생성하는 제1 전류생성부와; 상기 제1 피모스에 의하여 바이어스되고 열 전압에 비례하는 제2 전류를 생성하는 제2 전류생성부와; 상기 제1 전류와 제2 전류를 양측 입력단으로 입력받아 이들 두 전류의 합에 의해 유기되는 전압을 기준전압으로 출력하는 차동증폭부와; 상기 제1피모스의 소오스단에 연결된 부하저항; 및 상기 부하저항과 연결되며 제1 전류생성부와 제2 전류생성부의 전압차이를 표시하는 제2 전류생성부에 직렬연결되어 있는 저항기;를 포함하는 것을 특징으로 한다.
본 발명에 있어서, 상기 차동증폭부는 상기 제2 피모스에 의하여 바이어스되고 입력되는 제1 및 제2 전류를 차동 증폭하는 차동증폭입력단과, 상기 차동증폭입력단에 정전류를 공급하는 엔모스로 구성된 전류소스, 및 상기 제3 피모스에 의하여 바이어스되고 상기 차동증폭된 신호를 출력하는 차동증폭출력단을 포함하여 구성하는 것을 특징으로 한다.
본 발명에 있어서, 상기 부하저항은 상기 구동용 엔모스의 드레인단에 직렬연결되어 상기 제1 전류 및 제2 전류가 공통으로 흐르도록 한 제1 저항과, 상기 제1 저항에 연결되어 상기 제1 전류생성부 및 차동증폭입력단과 연결되는 제2 저항, 및 상기 제1 저항에 연결되어 상기 제2 전류생성부 및 차동증폭입력단과 연결되는 제3 저항을 포함하여 구성하는 것을 특징으로 한다.
본 발명에 있어서, 상기 제2 저항 및 제3 저항은 저항값의 크기가 동일하도록 설계하는 것을 특징으로 한다.
상기와 같이 이루어지는 본 발명에 따른 밴드갭 레퍼런스 발생기는 제1 전류 및 제2 전류생성부와 차동증폭부에 대한 바이어스 전원을 피모스를 이용한 전류거울로 구성하여 공유하도록 함으로써, 회로의 규모를 작아지도록 하고 회로의 미스매칭(Mismatching) 문제로부터 자유로워지도록 하는 효과가 있다.
또한, 본 발명은 피모스에 의해 제어되는 별도의 부하저항을 설계하여 실제 칩 상에 구현되는 저항의 면적점유를 줄이도록 함으로써, 회로의 규모가 작아지도록 구성함과 동시에 콜렉터 전류의 온도의존성 보상 및 오프셋에 의한 기준전압에 대한 문제 발생시 간단하게 회로 및 마스크를 수정할 수 있도록 하는 효과가 있다.
도 1은 종래의 밴드갭 레퍼런스 발생기에 대한 예시도,
도 2는 또 다른 종래의 밴드갭 레퍼런스 발생기에 대한 예시도,
도 3은 본 발명의에 따른 밴드갭 레퍼런스 발생기에 대한 바람직한 일실시 예를 보여주는 회로도,
도 4a 및 4b는 본 발명에 따른 밴드갭 레퍼런스 발생기에 대한 시뮬레이션결과를 보여주는 그래프이다.
이하에서는 본 발명에 따른 밴드갭 레퍼런스 발생기에 대한 바람직한 실시예를 첨부된 도면들을 참조하여 상세히 설명한다.
도 3은 본 발명에 따른 밴드갭 레퍼런스 발생기에 대한 바람직한 일실시 예를 보여주는 회로도이다.
도 3에 도시한 바와 같이, 본 발명에 따른 밴드갭 레퍼런스 발생기(100)는, 입력전압에 의한 바이어스 전류를 공급하도록 전류거울을 구성하는 제1, 제2, 제3 피모스(MP21, MP25, MP24)와, 상기 제1 피모스(MP21)에 의하여 바이어스되고 바이폴라 트랜지스터의 베이스-에미터 간의 전압에 비례하는 제1 전류를 생성하는 제1 전류생성부(110)와, 상기 제1 피모스에 의하여 바이어스되고 열 전압에 비례하는 제2 전류를 생성하는 제2 전류생성부(120)와, 상기 제1 전류와 제2 전류를 양측 입력단으로 입력받아 이들 두 전류의 합에 의해 유기되는 전압을 기준전압으로 출력하는 차동증폭부(130)와, 상기 제1 피모스(140)의 소오스단에 연결된 부하저항(150), 및 상기 부하저항(150)과 연결되며 제1 전류생성부(110)와 제2 전류생성부(120)의 전압차이를 표시하는 제2 전류생성부(120)에 직렬연결되어 있는 저항기(160)를 포함하여 구성한다.
또한, 상기 도면에서 저항(R5)와 엔모스(MN14, MN141)는 회로의 구동을 시작하는 스타트업(Startup) 회로를 구성한다.
상기와 같은 구성에 의하여 본 발명에 따른 밴드갭 레퍼런스 발생기(100)는 제1 전류가 흐르는 CTAT 가지(branch)와 제2 전류가 흐르는 PTAT 가지(branch)가 하나의 피모스 전류원 즉, 제1 피모스(MP21)에 의하여 전류가 공급되도록 구성하여 회로가 간단해지도록 하고, 종래의 상기 두 가지(branch)에 흐르는 전류의 불일치(Mismatching) 문제를 해결할 수 있게 된다.
한편, 상기 차동증폭부(130)는 상기 제2 피모스(MP25)에 의하여 바이어스되고 입력되는 제1 및 제2 전류를 차동 증폭하는 차동증폭입력단(131)과, 상기 차동증폭입력단(131)에 정전류를 공급하는 엔모스로 구성된 전류소스(132), 및 상기 제3 피모스(MP24)에 의하여 바이어스되고 상기 차동증폭된 신호를 출력하는 차동증폭출력단(133)을 포함하여 구성한다.
이때, 상기 차동증폭부(130)는 상기 제1 전류생성부(110) 및 제2 전류생성부(120)와 바이어스 회로를 공유하도록 제2 피모스(MP25)와 제3 피모스(MP24)를 사용하여 전류거울로 구성함이 바람직하다. 이와 같은 구성은 종래의 밴드갭 레퍼런스 발생기에서 별도의 바이어스 회로를 구성하는 것보다 회로의 규모가 작아지는 효과가 있다.
상기 부하저항(150)은 상기 제1피모스((MP21)의 소오스단에 직렬연결되어 상기 제1 전류 및 제2 전류가 공통으로 흐르도록 한 제1 저항(R1)과, 상기 제1 저항(R1)에 연결되어 상기 제1 전류생성부(110) 및 차동증폭입력단(131)과 연결되는 제2 저항(R2), 및 상기 제1 저항(R1)에 연결되어 상기 제2 전류생성부(120) 및 차동증폭입력단(131)과 연결되는 제3 저항(R3)을 포함하여 구성한다.
이때, 상기 제2 저항(R2) 및 제3 저항(R3)은 저항값의 크기가 동일하도록 설계함이 바람직하다. 즉, 상기 제1 저항(R1)과 제2 저항(R2) 또는 상기 제1 저항(R1)과 제3 저항(R3)의 크기의 합이 동일하도록 하는 것이다.
또한, 상기 제1 저항(R1)과 상기 제2 저항(R2) 또는 제 3 저항(R3) 중 어느 하나와의 합의 저항값은 종래의 밴드갭 레퍼런스 발생기의 부하저항의 크기와 동일하도록 구성함이 바람직하다. 이때, 별도로 배치되는 상기 제1 저항(R1)의 설계로 실제 칩 상에서 구현되는 부하저항에 의한 면적점유를 줄일 수 있도록 하여 회로의 규모를 줄일 수 있게 한다.
또한, 상기 제1 저항(R1)이 별도로 배치되는 것은 회로 상에서 콜렉터 전류의 온도 의존성 보상 및 오프셋에 의한 기준전압 문제 발생시 간단히 회로 및 마스크를 수정함으로써 해결할 수 있도록 하기 위함이다.
도 4a 및 도 4b는 본 발명에 따른 밴드갭 레퍼런스 발생기에 대한 시뮬레이션결과를 보여주는 그래프이다.
도 4a에 도시한 바와 같이, 도 4a는 본 발명에 따른 밴드갭 레퍼런스 발생기(100)에 대한 0 ~ 5V의 입력 전압 변화에 따른 1V의 기준전압 출력 특성을 보여준다.
또한, 도 4b는 본 발명에 따른 밴드갭 레퍼런스 발생기(100)에 대한 입력전압이 2.5V이고, 동작 환경 온도 변화가 -40 ~ 125℃이며, 공정의 산포에 대한 기준전압(Vref)의 출력 특성을 보여주는 것으로, 정밀도(Accuracy) 향상을 위한 별도의 트리밍 공정없이 1V의 출력 기준전압에 대하여 ±0.25%의 우수한 허용오차(Tolerance)를 보여 준다.
이상에서 설명한 본 발명은 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환 변형 및 변경이 가능하므로 전술한 실시예 및 첨부된 도면에 한정되는 것은 아니다.
100 : 밴드갭 레퍼런스 발생기 110 : 제1 전류생성부
120 : 제2 전류생성부 130 : 차동증폭부
131 : 차동증폭입력단 132 : 전류소스
133 : 차동증폭출력단 150 : 부하저항 160 : 저항기

Claims (4)

  1. 입력전압에 의한 바이어스 전류를 공급하도록 전류거울을 구성하는 제1, 제2, 제3 피모스와;
    상기 제1 피모스에 의하여 바이어스되고 바이폴라 트랜지스터의 베이스-에미터 간의 전압에 비례하는 제1 전류를 생성하는 제1 전류생성부와;
    상기 제1 피모스에 의하여 바이어스되고 열 전압에 비례하는 제2 전류를 생성하는 제2 전류생성부와;
    상기 제1 전류와 제2 전류를 양측 입력단으로 입력받아 이들 두 전류의 합에 의해 유기되는 전압을 기준전압으로 출력하는 차동증폭부와;
    상기 제1피모스의 소오스단에 연결된 부하저항; 및
    상기 부하저항과 연결되며 제1 전류생성부와 제2 전류생성부의 전압차이를 표시하는 제2 전류생성부에 직렬연결되어 있는 저항기;를 포함하는 것을 특징으로 하는 밴드갭 레퍼런스 발생기.
  2. 제 1 항에 있어서,
    상기 차동증폭부는 상기 제2 피모스에 의하여 바이어스되고 입력되는 제1 및 제2 전류를 차동 증폭하는 차동증폭입력단과, 상기 차동증폭입력단에 정전류를 공급하는 엔모스로 구성된 전류소스, 및 상기 제3 피모스에 의하여 바이어스되고 상기 차동증폭된 신호를 출력하는 차동증폭출력단을 포함하여 구성하는 것을 특징으로 하는 밴드갭 레퍼런스 발생기.
  3. 제 1 항에 있어서,
    상기 부하저항은 상기 구동용 엔모스의 드레인단에 직렬연결되어 상기 제1 전류 및 제2 전류가 공통으로 흐르도록 한 제1 저항과, 상기 제1 저항에 연결되어 상기 제1 전류생성부 및 차동증폭입력단과 연결되는 제2 저항, 및 상기 제1 저항에 연결되어 상기 제2 전류생성부 및 차동증폭입력단과 연결되는 제3 저항을 포함하여 구성하는 것을 특징으로 하는 밴드갭 레퍼런스 발생기.
  4. 제 3 항에 있어서,
    상기 제2 저항 및 제3 저항은 저항값의 크기가 동일하도록 설계하는 것을 특징으로 하는 밴드갭 레퍼런스 발생기.
KR1020110102781A 2011-10-09 2011-10-09 밴드갭 레퍼런스 발생기 KR20130038111A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110102781A KR20130038111A (ko) 2011-10-09 2011-10-09 밴드갭 레퍼런스 발생기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110102781A KR20130038111A (ko) 2011-10-09 2011-10-09 밴드갭 레퍼런스 발생기

Publications (1)

Publication Number Publication Date
KR20130038111A true KR20130038111A (ko) 2013-04-17

Family

ID=48438900

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110102781A KR20130038111A (ko) 2011-10-09 2011-10-09 밴드갭 레퍼런스 발생기

Country Status (1)

Country Link
KR (1) KR20130038111A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104697658A (zh) * 2013-12-10 2015-06-10 展讯通信(上海)有限公司 一种传感器电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104697658A (zh) * 2013-12-10 2015-06-10 展讯通信(上海)有限公司 一种传感器电路
CN104697658B (zh) * 2013-12-10 2017-08-08 展讯通信(上海)有限公司 一种传感器电路

Similar Documents

Publication Publication Date Title
JP4817825B2 (ja) 基準電圧発生回路
US7656145B2 (en) Low power bandgap voltage reference circuit having multiple reference voltages with high power supply rejection ratio
KR101241378B1 (ko) 기준 바이어스 발생 회로
US7880534B2 (en) Reference circuit for providing precision voltage and precision current
US9372496B2 (en) Electronic device and method for generating a curvature compensated bandgap reference voltage
US9092044B2 (en) Low voltage, low power bandgap circuit
US9459647B2 (en) Bandgap reference circuit and bandgap reference current source with two operational amplifiers for generating zero temperature correlated current
JP6323858B2 (ja) バンドギャップ電圧参照回路要素
KR100930275B1 (ko) 씨모스를 이용한 밴드갭 레퍼런스 발생기
KR102544302B1 (ko) 밴드갭 레퍼런스 회로
TW201621327A (zh) 遠端差動電壓感測
TWI716323B (zh) 電壓產生器
JP5074139B2 (ja) 基準電圧発生回路
US7609044B2 (en) Current generator
KR20130038111A (ko) 밴드갭 레퍼런스 발생기
JPH1174742A (ja) オペアンプ
US10310539B2 (en) Proportional to absolute temperature reference circuit and a voltage reference circuit
US20120153997A1 (en) Circuit for Generating a Reference Voltage Under a Low Power Supply Voltage
US8653885B2 (en) Device for generating a reference current proportional to absolute temperature, with low power supply voltage and large power supply rejection rate
US7170337B2 (en) Low voltage wide ratio current mirror
KR100915151B1 (ko) 노이즈에 강한 기준 전압 발생 회로
JP3644156B2 (ja) 電流制限回路
JP5199222B2 (ja) 演算増幅器および演算増幅装置
KR20040087102A (ko) 기준 전압 발생기
JPH07248837A (ja) 基準電圧発生回路

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination