KR20100124048A - 출력드라이버 - Google Patents

출력드라이버 Download PDF

Info

Publication number
KR20100124048A
KR20100124048A KR1020090043091A KR20090043091A KR20100124048A KR 20100124048 A KR20100124048 A KR 20100124048A KR 1020090043091 A KR1020090043091 A KR 1020090043091A KR 20090043091 A KR20090043091 A KR 20090043091A KR 20100124048 A KR20100124048 A KR 20100124048A
Authority
KR
South Korea
Prior art keywords
pull
data
driving means
output
resistor
Prior art date
Application number
KR1020090043091A
Other languages
English (en)
Inventor
신선혜
김승로
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020090043091A priority Critical patent/KR20100124048A/ko
Publication of KR20100124048A publication Critical patent/KR20100124048A/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/10Aspects relating to interfaces of memory device to external buses
    • G11C2207/105Aspects related to pads, pins or terminals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • H03K19/017Modifications for accelerating switching in field-effect transistor circuits
    • H03K19/01707Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
    • H03K19/01721Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by means of a pull-up or down element

Landscapes

  • Engineering & Computer Science (AREA)
  • Databases & Information Systems (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Logic Circuits (AREA)

Abstract

본 발명은 데이터를 칩 외부로 출력하는 출력드라이버에 관한 것으로, 본 발명에 따른 출력드라이버는, 풀업 저항; 서로 병렬로 연결된 다수의 풀업 구동수단; 풀다운 저항; 및 서로 병렬로 연결된 다수의 풀다운 구동수단을 포함하고, 상기 풀업 저항과 상기 다수의 풀업 구동수단은 직렬로 연결되어 '하이' 데이터 출력시 출력패드를 풀업 구동하고, 상기 풀다운 저항과 상기 다수의 풀다운 구동수단는 직렬로 연결되어 '로우' 데이터 출력시 상기 출력패드를 풀다운 구동하는 것을 특징으로 한다.
출력드라이버, 저항, 면적

Description

출력드라이버{OUTPUT DRIVER}
본 발명은 반도체 칩에서 데이터를 출력하는 출력드라이버에 관한 것으로, 더욱 상세하게는 출력드라이버의 면적을 줄이기 위한 기술에 관한 것이다.
통상적인 반도체 장치는 데이터를 입력받는 데이터 입력부와, 데이터 입력부를 통해 전달된 데이터 신호를 처리하기 위한 코어영역과, 코어영역에서 처리한 데이터를 외부로 출력하기 위한 데이터 출력부를 구비하게 된다. 이러한 데이터 출력부에는 최종적으로 출력패드로 데이터를 드라이빙 하는 출력드라이버(output driver, 출력버퍼라고도 함)가 구비되는데, 이하 종래의 출력드라이버에 대해 알아보기로 한다.
도 1a,b,c는 종래의 출력드라이버를 도시한 도면이다.
도 1a에는 240Ω의 저항값으로 출력패드(DQ0)를 터미네이션하여 데이터를 출력하는 출력드라이버가 도시되며, 도 1b에는 120Ω의 저항값으로 출력패드(DQ0)를 터미네이션하여 데이터를 출력하는 출력드라이버가 도시되며, 도 1c에는 60Ω의 저항값으로 출력패드(DQ0)를 터미네이션하여 데이터를 출력하는 출력드라이버가 도시된다.
'하이' 데이터를 출력하는 경우 IN1 신호와 IN2 신호는 '로우'레벨이 된다. 따라서 트랜지스터(101, 103~104, 107~110) 가 턴온되고 트랜지스터(102, 105~106, 111~114)는 오프된다. 따라서 출력패드(DQ0)는 각각의 저항값으로 풀업 터미네이션되어 '하이'데이터를 출력한다. '로우'데이터를 출력하는 경우 IN1 신호와 IN2 신호는 '하이'레벨이 된다. 따라서 트랜지스터(102, 105~106, 111~114)가 턴온되고 트랜지스터(101, 103~104, 107~110)는 오프된다. 따라서 출력패드(DQ0)는 각각의 저항값으로 풀다운 터미네이션되어 '로우'데이터를 출력한다.
출력패드(DQ0)에는 도 1a,b,c 중 하나의 출력드라이버만 구비될 수도 있으며, 모두 구비될 수도 있다. 반도체 장치의 데이터 출력에 관한 규정이 '240Ω으로 터미네이션하여 데이터 출력'인 경우에는 도 1a에 도시된 출력드라이버만 구비되면 된다. 하지만, 반도체 장치의 데이터 출력에 관한 규정이 '설정에 따라 240Ω, 120Ω, 60Ω으로 터미네이션하여 데이터 출력'인 경우에는 하나의 출력패드에 도 1a,b,c의 출력드라이버가 모두 구비되고, 설정에 따라 사용되는 출력드라이버가 선택되어야 할 것이다.
하나의 데이터 패드(DQ0)에 도 1a,b,c와 같은 출력드라이버가 모두 구비되는 경우에 출력데이터의 논리 레벨과 저항값의 설정에 따른 신호들의 제어는 하기의 표 1과 같이 이루어진다.
'하이'
240Ω설정
'로우'
240Ω설정
'하이'
120Ω설정
'로우'
120Ω설정
'하이'
60Ω설정
'로우'
60Ω설정
IN1240 'L' 'H' 'H' 'H' 'H' 'H'
IN2240 'L' 'H' 'L' 'L' 'L' 'L'
IN1120 'H' 'H' 'L' 'H' 'H' 'H
IN2120 'L' 'L' 'L' 'H' 'L' 'L'
IN160 'H' 'H' 'H' 'H' 'L' 'H'
IN260 'L' 'L' 'L' 'L' 'L' 'H'
출력드라이버에는 많은 수의 저항들이 사용되며, 이러한 저항들은 칩 전체의 면적에서 상당히 큰 부분을 차지하게 된다. 게다가 출력드라이버는 각각의 출력패드(예를 들어, DRAM에는 8~32개의 데이터 패드(DQ0~DQ31)가 있다)별로 구비되기에 이러한 저항이 차지하는 면적을 줄이는 것은 중요한 이슈가 된다.
본 발명은 출력드라이버에서 사용되는 저항의 갯수를 줄여 칩 전체의 면적을 줄이고자 하는데 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명에 따른 출력드라이버는, 풀업 저항;
서로 병렬로 연결된 다수의 풀업 구동수단; 풀다운 저항; 및 서로 병렬로 연결된 다수의 풀다운 구동수단을 포함하고, 상기 풀업 저항과 상기 다수의 풀업 구동수단은 직렬로 연결되어 '하이' 데이터 출력시 출력패드를 풀업 구동하고, 상기 풀다운 저항과 상기 다수의 풀다운 구동수단는 직렬로 연결되어 '로우' 데이터 출력시 상기 출력패드를 풀다운 구동하는 것을 특징으로 할 수 있다.
또한, 본 발명에 따른 출력드라이버는, 풀업 전압을 공급하기 위한 풀업 저항; 상기 풀업 저항에 직렬로 연결되며, 제1데이터에 응답하여 제1출력패드를 풀업 구동하는 제1풀업 구동수단; 상기 풀업 저항에 직렬로 연결되며, 제2데이터에 응답하여 제2출력패드를 풀업 구동하는 제2풀업 구동수단; 풀다운 전압을 공급하기 위한 풀다운 저항; 상기 풀다운 저항에 직렬로 연결되며, 상기 제1데이터에 응답하여 상기 제1출력패드를 풀다운 구동하는 제1풀다운 구동수단; 및 상기 풀다운 저항에 직렬로 연결되며, 상기 제2데이터에 응답하여 상기 제2출력패드를 풀다운 구동하는 제2풀다운 구동수단을 포함할 수 있다.
또한, 본 발명에 따른 출력드라이버는, 풀업 전압을 공급하기 위한 풀업 저항; 상기 풀업 저항에는 직렬로 연결되며, 서로 병렬로 연결되고, 제1데이터에 응답하여 제1출력패드를 풀업 구동하는 다수의 제1풀업 구동수단; 상기 풀업 저항에는 직렬로 연결되며, 서로 병렬로 연결되고, 제2데이터에 응답하여 제2출력패드를 풀업 구동하는 다수의 제2풀업 구동수단; 풀다운 전압을 공급하기 위한 풀다운 저항; 상기 풀다운 저항에는 직렬로 연결되며, 서로 병렬로 연결되고, 상기 제1데이터에 응답하여 상기 제1출력패드를 풀다운 구동하는 다수의 제1풀다운 구동수단; 및 상기 풀다운 저항에는 직렬로 연결되며, 서로 병렬로 연결되고, 상기 제2데이터에 응답하여 상기 제2출력패드를 풀다운 구동하는 다수의 제2풀다운 구동수단을 포함할 수 있다.
본 발명에 따른 출력드라이버는, 다수의 풀업 구동수단 또는 다수의 풀다운 구동수단이 하나의 저항을 공유하도록 설계된다. 따라서 출력드라이버에 사용되는 저항의 갯수를 줄일 수 있게 된다.
또한, 서로 다른 출력패드를 구동하는 풀업 구동수단이 하나의 풀업 저항을 공유하고, 서로 다른 출력패드를 구동하는 풀다운 구동수단이 하나의 풀업 저항을 공유하도록 설계함으로서, 사용되는 저항의 갯수를 줄일 수 있게 된다.
따라서 칩 전체에서 출력드라이버가 차지하는 면적을 줄일 수 있으며, 이는 칩의 제조비용을 감소시키게 된다는 효과가 있다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있도록 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부 도면을 참조하여 설명하기로 한다.
도 2b,c는 본 발명에 따른 출력드라이버의 일실시예 구성도이다. 도 2b에는 종래의 출력드라이버(도 1b)에서 저항의 갯수를 줄인 출력드라이버가 개시되며, 도 2c에는 종래의 출력드라이버(도 2b)에서 저항의 갯수를 줄인 출력드라이버가 개시된다.
도 2b,c는 풀업 구동수단(201~202, 205~208) 및 풀다운 구동수단(203~204, 209~212)의 갯수만 상이할 뿐 기본적으로 동일한 원리로 구성되므로, 이를 함께 설명하기로 한다.
도면에 도시된 바와 같이, 본 발명에 따른 출력드라이버는, 풀업 저항(R1, R3); 서로 병렬로 연결된 다수의 풀업 구동수단(201~202, 205~208); 풀다운 저항(R2, R4); 및 서로 병렬로 연결된 다수의 풀다운 구동수단(203~204, 209~212)을 포함하고, 풀업 저항(R1, R3)과 다수의 풀업 구동수단(201~202, 205~208)은 직렬로 연결되어 '하이'데이터 출력시 출력패드(DQ0)를 풀업 구동하고, 풀다운 저항(R2, R4)과 다수의 풀다운 구동수단(203~204, 209~212)은 직렬로 연결되어 '로우'데이터 출력시 출력패드(DQ0)를 풀다운 구동하는 것을 특징으로 한다.
그 동작을 보면, 출력드라이버가 출력하려는 데이터가 '하이'데이터인 경우 에 IN1 신호와 IN2 신호는 '로우'레벨이 된다. 따라서 PMOS트랜지스터로 구성되는 풀업 구동수단(201~202, 205~208)은 턴온되고, NMOS트랜지스터로 구성되는 풀다운 구동수단(203~204, 209~212)은 오프되어, 출력패드(DQ0)는 풀업으로 터미네이션되고, 출력패드(DQ0)로부터는 '하이'데이터가 출력된다. 출력드라이버가 출력하려는 데이터가 '로우'데이터인 경우에 IN1 신호와 IN2 신호는 '하이'레벨이 된다. 따라서 풀다운 구동수단(203~204, 209~212)은 턴온되고, 풀업 구동수단(201~202, 205~208)은 오프되어, 출력패드(DQ0)는 풀다운으로 터미네이션되고, 출력패드(DQ0)로부터는 '로우'데이터가 출력된다. 이는 출력패드(DQ0)에 도 2b의 출력드라이버 또는 도 3b의 출력드라이버 중 하나만이 구비되는 경우를 예시하여 설명한 것으로, 출력패드(DQ0) 하나에 여러개의 출력드라이버가 구비되는 경우(예, 도 1a, 도 2b, 도 2c의 출력드라이버가 모두 DQ0에 구비되는 경우)에는 신호들의 제어는 표 1과 같이 이루어져야 할 것이다.
도 2b,c를 도 1b,c와 비교하여 보면, 종래(도 1b,c)에는 다수의 풀업 구동수단(103~104, 107~110)과 다수의 풀다운 구동수단(105~106, 111~114) 별로 각각 저항이 구비되었지만, 본 발명(도 2b,c)에서는 다수의 풀업 구동수단(201~202, 205, 208)이 하나의 저항을 공유하고, 다수의 풀다운 구동수단(203~204, 209~212)이 하나의 저항을 공유하는 것을 확인할 수 있다. 이러한 설계를 통하여 종래의 출력드라이버의 구성을 최대한 유지한 채로 저항의 갯수를 줄여 출력드라이버 및 이를 포함하는 칩 전체의 면적을 줄이는 것이 가능해진다.
참고로, 본 발명에 사용되는 저항(R1, R2, R3, R4)은 기존의 저항들이 병렬 연결된 것과 동일한 저항값을 갖도록 설계되면 된다. 즉, R1=RC//RC, R2=RD//RD, R3=RE//RE//RE//RE, R4=RF//RF//RF//RF의 저항값을 갖도록 설계하면 된다.
도 3은 본 발명에 따른 출력드라이버의 다른 실시예 구성도이다. 도 3에서는 서로 다른 출력패드(DQ0, DQ1)를 구동하는 구동수단이 저항을 공유하는 예를 도시한다.
도면에 도시된 바와 같이, 본 발명에 따른 출력드라이버는, 풀업 전압(VDDQ)을 공급하기 위한 풀업 저항(R5); 풀업 저항(R5)에 직렬로 연결되며, 제1데이터(IN1, 제1데이터에 의해 논리값 결정됨)에 응답하여 제1출력패드(DQ0)를 풀업 구동하는 제1풀업 구동수단(301); 풀업 저항(R5)에 직렬로 연결되며, 제2데이터(IN3, 제2데이터에 의해 논리값 결정됨)에 응답하여 제2출력패드(DQ1)를 풀업 구동하는 제2풀업 구동수단(303); 풀다운 전압(VSS)을 공급하기 위한 풀다운 저항(R6); 풀다운 저항(R6)에 직렬로 연결되며, 제1데이터(IN2, 제1데이터에 의해 논리값 결정됨)에 응답하여 제1출력패드(DQ0)를 풀다운 구동하는 제1풀다운 구동수단(302); 및 풀다운 저항(R6)에 직렬로 연결되며, 제2데이터(IN4, 제2데이터에 의해 논리값 결정됨)에 응답하여 제2출력패드(DQ1)를 풀다운 구동하는 제2풀다운 구동수단(304)을 포함한다.
제1데이터란 제1출력패드(DQ0)로 출력되는 데이터를 의미한다. 제1데이터가 '하이'데이터이면 IN1='로우', IN2='로우'가 되어 제1풀업 구동수단(301)을 턴온시 키며, 이로 인해 제1출력패드(DQ0)로는 '하이'데이터가 출력된다. 또한, 제1데이터가 '로우'데이터이면 IN1='하이', IN2='하이'가 되어 제1풀다운 구동수단(302)을 턴온시키며, 이로 인해 제1출력패드(DQ0)로는 '로우'데이터가 출력된다.
제2데이터란 제2출력패드(DQ1)로 출력되는 데이터를 의미한다. 제2데이터가 '하이'데이터이면 IN3='로우', IN4='로우'가 되어 제2풀업 구동수단(303)을 턴온시키며, 이로 인해 제2출력패드(DQ1)로는 '하이'데이터가 출력된다. 또한, 제2데이터가 '로우'데이터이면 IN3='하이', IN4='하이'가 되어 제2풀다운 구동수단(304)을 턴온시키며, 이로 인해 제2출력패드(DQ1)로는 '로우'데이터가 출력된다.
도 3의 출력드라이버는 본래 서로 다른 출력패드(DQ0, DQ1)를 구동하는 2개의 출력드라이버가 하나로 합쳐지고, 저항의 갯수는 반으로 줄어든 구성을 가진다. 이에 의해 서로 다른 출력패드(DQ0, DQ1)로 독립적인 데이터를 출력 가능하게 하면서도, 저항의 갯수를 반으로 줄이는 것이 가능해진다.
참고로 저항(R5, R6)의 저항값은 출력패드(DQ0, DQ1)로부터 데이터가 출력되는데 필요한 저항값의 규정을 고려하여 알맞게 설정되면 된다.
비록, 도 3에는 2개의 출력패드(DQ0, DQ1)에 구비된 출력드라이버가 저항(R5, R6)을 공유하는 예를 도시하였지만, 더욱 많은 갯수의 출력패드에 구비된 출력드라이버가 저항을 공유하도록 설계될 수도 있음은 당연하다.
도 4는 본 발명에 따른 출력드라이버의 또 다른 실시예 구성도이다. 도 4에는, 도 2b와 같이 하나의 출력패드(DQ0)를 구동하는 다수의 구동수단이 하나의 저 항을 공유하는 방식과, 도 3과 같이 서로 다른 출력패드(DQ0, DQ1)를 구동하는 구동수단이 하나의 저항을 공유하는 방식이 모두 적용된 예를 도시한다.
도면에 도시된 바와 같이, 본 발명에 따른 출력드라이버는, 풀업 전압(VDDQ)을 공급하기 위한 풀업 저항(R7); 풀업 저항(R7)에는 직렬로 연결되며, 서로 병렬로 연결되고, 제1데이터(IN1, 제1데이터에 의해 논리값 결정됨)에 응답하여 제1출력패드(DQ0)를 풀업 구동하는 다수의 제1풀업 구동수단(401~402); 풀업 저항(R7)에는 직렬로 연결되며, 서로 병렬로 연결되고, 제2데이터(IN3, 제2데이터에 의해 논리값 결정됨)에 응답하여 제2출력패드(DQ1)를 풀업 구동하는 다수의 제2풀업 구동수단(405~406); 풀다운 전압(VSS)을 공급하기 위한 풀다운 저항(R8); 풀다운 저항(R8)에는 직렬로 연결되며, 서로 병렬로 연결되고, 제1데이터(IN2, 제1데이터에 의해 논리값 결정됨)에 응답하여 제1출력패드(DQ0)를 풀다운 구동하는 다수의 제1풀다운 구동수단(103~104); 및 풀다운 저항(R8)에는 직렬로 연결되며, 서로 병렬로 연결되고, 제2데이터(IN4, 제2데이터에 의해 논리값 결정됨)에 응답하여 제2출력패드(DQ1)를 풀다운 구동하는 다수의 제2풀다운 구동수단(107, 108)을 포함한다.
제1데이터란 제1출력패드(DQ0)로 출력되는 데이터를 의미한다. 제1데이터가 '하이'데이터이면 IN1='로우', IN2='로우'가 되어 제1풀업 구동수단(401~402)을 턴온시키며, 이로 인해 제1출력패드(DQ0)로는 '하이'데이터가 출력된다. 또한, 제1데이터가 '로우'데이터이면 IN1='하이', IN2='하이'가 되어 제1풀다운 구동수단(403~404))을 턴온시키며, 이로 인해 제1출력패드(DQ0)로는 '로우'데이터가 출력된다.
제2데이터란 제2출력패드(DQ1)로 출력되는 데이터를 의미한다. 제2데이터가 '하이'데이터이면 IN3='로우', IN4='로우'가 되어 제2풀업 구동수단(405~406)을 턴온시키며, 이로 인해 제2출력패드(DQ1)로는 '하이'데이터가 출력된다. 또한, 제2데이터가 '로우'데이터이면 IN3='하이', IN4='하이'가 되어 제2풀다운 구동수단(407~408)을 턴온시키며, 이로 인해 제2출력패드(DQ1)로는 '로우'데이터가 출력된다.
도 4에 따르면, 하나의 패드를 구동하는 다수의 구동수단들이 하나의 저항을 공유하게 되며, 서로 다른 패드를 구동하는 구동수단들도 하나의 저항을 공유하게 된다. 따라서 출력드라이버에 사용되는 저항의 갯수를 크게 줄일 수 있으며, 그 결과 출력드라이버의 면적을 크게 줄일 수 있게 된다.
본 발명의 기술사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술분야의 통상의 지식을 가진 자라면 본 발명의 기술사상의 범위 내에서 다양한 실시예가 가능함을 알 수 있을 것이다.
도 1a,b,c는 종래의 출력드라이버를 도시한 도면.
도 2b,c는 본 발명에 따른 출력드라이버의 일실시예 구성도.
도 3은 본 발명에 따른 출력드라이버의 다른 실시예 구성도.
도 4는 본 발명에 따른 출력드라이버의 또 다른 실시예 구성도.

Claims (9)

  1. 풀업 저항;
    서로 병렬로 연결된 다수의 풀업 구동수단;
    풀다운 저항; 및
    서로 병렬로 연결된 다수의 풀다운 구동수단을 포함하고,
    상기 풀업 저항과 상기 다수의 풀업 구동수단은 직렬로 연결되어 '하이' 데이터 출력시 출력패드를 풀업 구동하고,
    상기 풀다운 저항과 상기 다수의 풀다운 구동수단는 직렬로 연결되어 '로우' 데이터 출력시 상기 출력패드를 풀다운 구동하는 것
    을 특징으로 하는 출력드라이버.
  2. 제 1항에 있어서,
    상기 다수의 풀업 구동수단 각각은 PMOS트랜지스터이고,
    상기 다수의 풀다운 구동수단 각각은 NMOS트랜지스터인 것을 특징으로 하는 출력드라이버.
  3. 제 2항에 있어서,
    '하이'데이터 출력시에는 상기 다수의 풀업 구동수단이 턴온되고,
    '로우'데이터 출력시에는 상기 다수의 풀다운 구동수단이 턴온되는 것을 특징으로 하는 출력드라이버.
  4. 풀업 전압을 공급하기 위한 풀업 저항;
    상기 풀업 저항에 직렬로 연결되며, 제1데이터에 응답하여 제1출력패드를 풀업 구동하는 제1풀업 구동수단;
    상기 풀업 저항에 직렬로 연결되며, 제2데이터에 응답하여 제2출력패드를 풀업 구동하는 제2풀업 구동수단;
    풀다운 전압을 공급하기 위한 풀다운 저항;
    상기 풀다운 저항에 직렬로 연결되며, 상기 제1데이터에 응답하여 상기 제1출력패드를 풀다운 구동하는 제1풀다운 구동수단; 및
    상기 풀다운 저항에 직렬로 연결되며, 상기 제2데이터에 응답하여 상기 제2출력패드를 풀다운 구동하는 제2풀다운 구동수단
    를 포함하는 출력드라이버.
  5. 제 4항에 있어서,
    상기 제1풀업 구동수단과 상기 제2풀업 구동수단은 PMOS트랜지스터이고,
    상기 제1풀다운 구동수단과 상기 제2풀다운 구동수단은 NMOS트랜지스터인 것을 특징으로 하는 출력드라이버.
  6. 제 5항에 있어서,
    상기 제1데이터가 '하이'이면 상기 제1풀업 구동수단이 턴온되고, 상기 제1데이터가 '로우'이면 상기 제1풀다운 구동수단이 턴온되고,
    상기 제2데이터가 '하이'이면 상기 제2풀업 구동수단이 턴온되고, 상기 제2데이터가 '로우'이면 상기 제2풀다운 구동수단이 턴온되는 것을 특징으로 하는 출력드라이버.
  7. 풀업 전압을 공급하기 위한 풀업 저항;
    상기 풀업 저항에는 직렬로 연결되며, 서로 병렬로 연결되고, 제1데이터에 응답하여 제1출력패드를 풀업 구동하는 다수의 제1풀업 구동수단;
    상기 풀업 저항에는 직렬로 연결되며, 서로 병렬로 연결되고, 제2데이터에 응답하여 제2출력패드를 풀업 구동하는 다수의 제2풀업 구동수단;
    풀다운 전압을 공급하기 위한 풀다운 저항;
    상기 풀다운 저항에는 직렬로 연결되며, 서로 병렬로 연결되고, 상기 제1데이터에 응답하여 상기 제1출력패드를 풀다운 구동하는 다수의 제1풀다운 구동수단; 및
    상기 풀다운 저항에는 직렬로 연결되며, 서로 병렬로 연결되고, 상기 제2데이터에 응답하여 상기 제2출력패드를 풀다운 구동하는 다수의 제2풀다운 구동수단
    를 포함하는 출력드라이버.
  8. 제 7항에 있어서,
    상기 다수의 제1풀업 구동수단과 상기 다수의 제2풀업 구동수단 각각은 PMOS트랜지스터이고,
    상기 다수의 제1풀다운 구동수단과 상기 다수의 제2풀다운 구동수단 각각은 NMOS트랜지스터인 것을 특징으로 하는 출력드라이버.
  9. 제 8항에 있어서,
    상기 제1데이터가 '하이'이면 상기 다수의 제1풀업 구동수단이 턴온되고, 상기 제1데이터가 '로우'이면 상기 다수의 제1풀다운 구동수단이 턴온되고,
    상기 제2데이터가 '하이'이면 상기 제2풀업 구동수단이 턴온되고, 상기 제2데이터가 '로우'이면 상기 제2풀다운 구동수단이 턴온되는 것을 특징으로 하는 출력드라이버.
KR1020090043091A 2009-05-18 2009-05-18 출력드라이버 KR20100124048A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090043091A KR20100124048A (ko) 2009-05-18 2009-05-18 출력드라이버

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090043091A KR20100124048A (ko) 2009-05-18 2009-05-18 출력드라이버

Publications (1)

Publication Number Publication Date
KR20100124048A true KR20100124048A (ko) 2010-11-26

Family

ID=43408410

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090043091A KR20100124048A (ko) 2009-05-18 2009-05-18 출력드라이버

Country Status (1)

Country Link
KR (1) KR20100124048A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160070889A (ko) * 2014-12-10 2016-06-21 엘지디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160070889A (ko) * 2014-12-10 2016-06-21 엘지디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시장치

Similar Documents

Publication Publication Date Title
KR101045071B1 (ko) 데이터 출력회로
US7038498B2 (en) Input/output circuit, reference-voltage generating circuit, and semiconductor integrated circuit
JP5053656B2 (ja) 半導体記憶装置のデータ出力ドライブ回路
JP5312453B2 (ja) 入力/出力バッファの動作インピーダンス制御
US6577157B1 (en) Fully programmable I/O pin with memory
US20190018063A1 (en) Programmable integrated circuits with in-operation reconfiguration capability
KR100670685B1 (ko) 반도체 소자의 출력 드라이버
KR100673897B1 (ko) 반도체 소자의 출력 드라이버
US7795902B1 (en) Integrated circuit device with slew rate controlled output buffer
US7863927B2 (en) Semiconductor device
US8035418B2 (en) Output driver
JPH11150467A (ja) スルーレート制御装置及びスルーレート制御方法
KR20130072042A (ko) 터미네이션 회로
US9984734B2 (en) Programmable integrated circuits with in-operation reconfiguration capability
EP1454414B1 (en) High-speed output circuit with low voltage capability
US8749266B2 (en) Data output circuit responsive to calibration code and on die termination code
US10491216B2 (en) Termination circuit, semiconductor device and operating method thereof
KR20100124048A (ko) 출력드라이버
US8686758B1 (en) Integrated circuit with configurable I/O transistor arrangement
KR100971990B1 (ko) 논리회로 및 반도체장치
KR100298433B1 (ko) 반도체메모리장치의인터페이스
US8638152B2 (en) Signal transmission circuits
KR20100076761A (ko) 출력드라이버 회로
KR20060095261A (ko) 반도체 장치의 출력드라이버
US20060125526A1 (en) Differential analog logic circuit with symmetric inputs and output

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination