KR20100040128A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20100040128A
KR20100040128A KR1020080099208A KR20080099208A KR20100040128A KR 20100040128 A KR20100040128 A KR 20100040128A KR 1020080099208 A KR1020080099208 A KR 1020080099208A KR 20080099208 A KR20080099208 A KR 20080099208A KR 20100040128 A KR20100040128 A KR 20100040128A
Authority
KR
South Korea
Prior art keywords
reset signal
liquid crystal
voltage
timing controller
crystal display
Prior art date
Application number
KR1020080099208A
Other languages
English (en)
Other versions
KR101347165B1 (ko
Inventor
이용덕
조영민
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080099208A priority Critical patent/KR101347165B1/ko
Priority to US12/543,009 priority patent/US8390558B2/en
Publication of KR20100040128A publication Critical patent/KR20100040128A/ko
Application granted granted Critical
Publication of KR101347165B1 publication Critical patent/KR101347165B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정표시장치에 관한 것으로서, 특히 타이밍 제어부에 공급되는 구동전압과 리셋신호의 시퀀스 제어가 용이하고 타이밍 제어부에 인가되는 유기전압이 리셋 회로에 인가된 경우에 제거가 용이한 액정표시장치에 관한 것이다. 이러한 본 발명은, 게이트 라인들과 데이터 라인들이 교차하여 다수의 화소가 정의된 액정패널; 시스템으로부터 입력된 신호들을 이용하여 상기 각 화소를 구동하기 위한 게이트 제어신호와 데이터 제어 신호를 발생하고 시스템으로부터의 화소 데이터를 재정렬하여 출력하는 타이밍 제어부; 상기 게이트 제어신호를 이용하여 게이트 라인을 구동하는 게이트 구동부; 상기 게이트 제어신호의 제어하에 해당 데이터 라인에 화소 데이터를 공급하는 데이터 구동부; 및 시스템으로부터 입력전원을 인가받아 리셋 신호를 생성하여 타이밍 제어부에 공급하는 리셋신호 발생부; 에 의해 달성된다. 그리고, 상기 리셋신호 발생부는, 시스템으로부터 입력전원이 인가되는 입력전원 입력단자에 연결된 제 1 저항; 캐소드가 상기 제 1 저항에 연결되며, 캐소드와 제 1 저항 사이는 제 1 노드를 이루는 제너 다이오드; 상기 제너 다이오드의 애노드와 리셋신호 출력단자 사이에 연결된 제 2 저항; 상기 리셋신호 출력단자와 접지 사이에 연결된 제 3 저항; 및 상기 제 1 노드와 접지 사이에 연결된 커패시터; 를 포함하여 구성된다.
액정표시장치, 타이밍 제어부, 리셋 신호, 유기 전압

Description

액정표시장치{LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정표시장치에 관한 것으로서, 특히 타이밍 제어부에 공급되는 구동전압과 리셋신호의 시퀀스 제어가 용이하고 타이밍 제어부에 인가되는 유기전압이 리셋 회로에 인가된 경우에 제거가 용이한 액정표시장치에 관한 것이다.
일반적으로 액정표시장치는 경량, 박형, 저소비 전력구동 등의 특징으로 인해 그 응용범위가 점차 넓어지고 있는 추세에 있다. 이에 따라 액정표시장치는 노트북 PC와 같은 휴대용 컴퓨터, 사무 자동화 기기, 오디오/비디오 기기 등으로 널리 이용되고 있다.
통상적으로 액정표시장치는 매트릭스형태로 배열된 다수의 제어용 스위칭 소자에 인가되는 영상신호에 따라 광의 투과량이 조절되어 화면에 원하는 화상을 표시하게 된다.
이러한 액정표시장치는 상부기판인 컬러필터 기판과 하부기판인 박막트랜지스터 어레이 기판이 서로 대향하고 상기 두 기판 사이에는 액정층이 충진된 액정패널과, 상기 액정패널에 주사신호 및 화상정보를 공급하여 액정패널을 동작시키는 구동부를 포함하여 구성된다.
이하, 첨부한 도면을 참조하여 종래의 일반적인 액정표시장치에 대하여 설명하면 다음과 같다.
도 1에 도시한 바와 같이 종래의 일반적인 액정표시장치는, 게이트 라인(GL1~GLn)과 데이터 라인(DL1~DLm)이 교차하여 다수의 화소가 정의된 박막 트랜지스터 어레이 기판(1)을 포함하는 액정패널과, 상기 액정패널을 구동하기 위한 수단인 구동부가 구비된다.
상기 구동부는 타이밍 제어부(2), 게이트 구동부(4), 데이터 구동부(3) 및 구동전압 발생부(7)를 포함한다.
상기 타이밍 제어부(2)는 시스템(6)으로부터 입력된 신호들을 이용하여 상기 각 화소를 구동하기 위한 게이트 제어신호와 데이터 제어신호를 발생하고, 상기 시스템(6)으로부터의 화소 데이터를 재정렬하여 출력한다.
상기 게이트 구동부(4)는 타이밍 제어부(2)로부터 공급된 게이트 제어신호를 이용하여 게이트 라인(GL1~GLn)을 구동하며, 상기 데이터 구동부(3)는 타이밍 제어부(2)로부터 공급된 데이터 제어신호의 제어하에 해당 데이터 라인(DL1~DLm)에 화소 데이터를 공급한다.
도면에 상세히 도시하지는 않았지만, 상기 구동전압 발생부(7)는, 시스템(6)으로부터 공급되는 입력전원(VIN)을 소정 레벨(예 : 3[V]~5[V])의 입력전압(VIN')으로 변환하여 출력하는 강압부(미도시); 및 상기 강압부로부터의 입력전압(VIN')을 이용하여 타이밍 제어부(2), 게이트 구동부(4) 및 데이터 구동부(3)에서 이용되는 다수 종류의 전압을 생성하는 직류-직류 변환부(미도시)를 포함하여 구성된다. 여기서, 상기 입력전원(VIN)은 외부로부터 시스템에 공급된 110[V] 또는 220[V]의 교류전압이 교류-직류 변환기(미도시)를 통해 소정 레벨의 직류전압으로 변환된 것으로서, 통상적으로 12[V]의 레벨을 갖는다.
도 1을 참조하면, 종래의 일반적인 액정표시장치는, 액정표시장치의 동작 초기에 회로 동작을 초기화하기 위한 목적의 리셋신호(VRST)를 발생하여 타이밍 제어부(2)에 공급하는 리셋신호 발생부(5)가 구비된다.
도 2에는 상기 리셋신호 발생부(5)의 구체적인 회로 구성을 도시하였으며, 도 2에 도시한 바와 같이 상기 리셋신호 공급부(5)는, 구동전압(VCC) 입력단자와 이미터 단자가 연결되어 제 1 노드(n1)를 이루고 베이스 단자가 제 2 노드(n2)를 이루고 컬렉터 단자가 제 3 노드(n3)를 이루는 트랜지스터(Q); 상기 제 1 노드(n1)와 제 2 노드(n2) 사이에 연결된 제 1 저항(R1)과, 상기 제 2 노드(n2)와 접지 사이에 연결된 제 2 저항(R2)과, 상기 제 3 노드(n3)와 접지 사이에 연결된 제 3 저항(R3)과, 상기 제 3 노드(n3)와 리셋신호(VRST) 출력단자 사이에 연결된 제 4 저항(R4); 및 상기 리셋신호(VRST) 출력단자와 접지 사이에 연결된 커패시터(C1)로 구성된다. 여기서, 상기 구동전압 발생부(7)의 직류-직류 변환부(미도시)로부터 구동전압(VCC) 입력단자에 공급되는 전압은 직류-직류 변환부로부터 타이밍 제어부(2)에 공급되는 구동전압(VCC)과 동일한 전압이다.
이와 같은 회로 구성을 가지는 리셋신호 발생부(5)의 구동과 관련하여 설명하면 다음과 같다.
먼저, 액정표시장치 전체의 구동을 위한 기본 전원인 입력전원(VIN)이 구동 전압 발생부(7)에 인가되면, 상기 입력전원(VIN)은 구동전압 발생부(7)의 강압부(미도시)에 의해 입력전압(VIN')으로 변환되고, 상기 입력전압(VIN')은 구동전압 발생부(7)의 직류-직류 변환부(미도시)에서 구동전압(VCC)으로 변환되어 출력되며, 상기 구동전압(VCC)은 타이밍 제어부(2)에 공급되게 됨과 동시에 리셋신호 발생부(5)의 구동전압(VCC) 입력단자에 인가된다. 여기서, 상기 구동전압(VCC)은 통상적으로 3.3[V]이다.
이에 따라, 상기 제 2 노드(n2)의 전압은 제 1 저항(R1)의 저항값과 제 2 저항(R2)의 저항값의 비율에 따른 전압 분배 법칙에 의해 미리 설계되어 있는 레벨을 갖게 되며, 이러한 제 2 노드(n2)의 전압에 의해 트랜지스터(Q)는 턴온되게 된다.
따라서, 상기 제 3 노드(n3)의 전압은 구동전압(VCC) 입력단자의 구동전압(VCC)과 동일한 레벨을 갖게 되며, 제 4 저항(R4)과 커패시터(C1)에 의해 RC 지연(RC delay)이 이루어진 후에 비로소 리셋신호(VRST) 출력단자를 통해 리셋신호(VRST)가 출력되게 된다.
즉, 상기 리셋신호 발생부(5)는 구동전압 발생부(7)의 직류-직류 변환부(미도시)로부터 타이밍 제어부(2)에 공급되는 구동전압(VCC)을 동시에 인가받아서 리셋신호(VRST)를 생성하지만, 상기 리셋신호(VRST)는 제 4 저항(R4)과 커패시터(C1)로 인한 RC 지연에 의해 구동전압(VCC)보다 시퀀스(sequence)가 충분히 뒤서게 되므로, 타이밍 제어부(2)는 구동전압 발생부(7)의 직류-직류 변환부(미도시)로부터 구동전압(VCC)이 인가된 후에 리셋신호(VRST)를 인가받게 되므로 타이밍 제어부(2) 내부의 구성 요소들의 초기화가 이루어지게 된다.
하지만, 상기 리셋신호 발생부(5)는 리셋신호(VRST)가 구동전압(VCC)보다 시퀀스(sequence)가 충분히 뒤서도록 하기 위해서 제 4 저항(R4)과 커패시터(C1)로 인한 RC 지연 정도가 충분히 높도록 설계되는데, 이로 인해 리셋신호(VRST)의 전압 레벨 상승 시간(rising time)이 길어지게 되어 타이밍 제어부(2) 내부의 구성 요소들이 리셋신호 발생부(5)로부터의 리셋신호(VRST)를 초기화를 위한 신호로 인식하지 못하여 타이밍 제어부(2)의 초기화가 이루어지지 않게 되는 문제점이 발생한다.
그리고, 상기와 같은 종래의 일반적인 액정표시장치는, 타이밍 제어부(2)에 인가되는 유기전압이 리셋신호 발생부(5)의 리셋신호(VRST) 출력단자에 인가되는 경우에, 그 유기전압이 제거될 수 있는 경로가 존재하지 않는 문제점이 있다.
또한, 상기와 같은 종래의 일반적인 액정표시장치는, 상기 리셋신호 발생부(5)의 주요 구성요소인 트랜지스터(Q), 즉 바이폴라 접합 트랜지스터(bipolar junction transistor; BJT)가 온도에 따른 편차가 커서 리셋신호(VRST)를 생성함에 있어서 오류가 발생할 수 있는 문제점을 안고 있다.
이에 본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 본 발명의 목적은 리셋신호 발생부로부터 타이밍 제어부에 공급되는 리셋 신호의 전압 레벨의 상승이 단 시간 내에 이루어지고, 타이밍 제어부에 인가되는 유기전압이 리셋신호 발생부의 리셋신호 출력단자에 인가되더라도 제거될 수 있으며, 바이폴라 접합 트랜지스터를 구비하지 않음으로 인하여 온도에 따른 동작 오류가 발생하지 않는 리셋신호 발생부가 구비된 액정표시장치를 제공하는 것이다.
상기와 같은 목적을 달성하기 위한 본 발명은, 게이트 라인들과 데이터 라인들이 교차하여 다수의 화소가 정의된 액정패널; 시스템으로부터 입력된 신호들을 이용하여 상기 각 화소를 구동하기 위한 게이트 제어신호와 데이터 제어 신호를 발생하고 시스템으로부터의 화소 데이터를 재정렬하여 출력하는 타이밍 제어부; 상기 게이트 제어신호를 이용하여 게이트 라인을 구동하는 게이트 구동부; 상기 게이트 제어신호의 제어하에 해당 데이터 라인에 화소 데이터를 공급하는 데이터 구동부; 및 시스템으로부터 입력전원을 인가받아 리셋 신호를 생성하여 타이밍 제어부에 공급하는 리셋신호 발생부; 를 포함하여 구성된 것을 특징으로 한다.
그리고, 상기 리셋신호 발생부는, 시스템으로부터 입력전원이 인가되는 입력전원 입력단자에 연결된 제 1 저항; 캐소드가 상기 제 1 저항에 연결되며, 캐소드와 제 1 저항 사이는 제 1 노드를 이루는 제너 다이오드; 상기 제너 다이오드의 애 노드와 리셋신호 출력단자 사이에 연결된 제 2 저항; 상기 리셋신호 출력단자와 접지 사이에 연결된 제 3 저항; 및 상기 제 1 노드와 접지 사이에 연결된 커패시터; 를 포함하여 구성된다.
상기와 같은 구성을 가지는 본 발명의 바람직한 실시예에 따른 액정표시장치는, 리셋신호 발생부의 제 1 저항과 커패시터에 의한 RC 지연으로 인하여 리셋신호(VSRT)가 타이밍 제어부에 공급되는 시점이 타이밍 제어부에 구동전압(VCC)이 공급되는 시점보다 충분히 뒤서게 되는 장점이 있다.
이에 따라, 타이밍 제어부는 구동전압이 공급된 후에 리셋신호가 공급되므로 초기화가 수행될 수 있어 안정적인 구동이 가능한 효과가 있다.
그리고, 본 발명의 바람직한 실시예에 따른 액정표시장치는, 리셋신호 발생부가 제 1 저항과 커패시터에 의한 RC 지연에 의해 리셋신호의 시퀀스(sequence)를 제어하지만 제너 다이오드로 인해서 리셋신호의 전압 레벨 상승 시간은 짧으므로, 타이밍 제어부에서는 리셋신호 발생부로부터의 리셋신호를 초기화 목적의 신호로 인식하게 되어 타이밍 제어부는 초기화를 수행할 수 있는 장점이 있다.
이에 따라. 타이밍 제어부는 안정적이 구동이 가능한 효과가 있다.
또한, 본 발명의 바람직한 실시예에 따른 액정표시장치는, 리셋신호 발생부를 구성하는 다수의 구성 요소에 있어서 온도에 따른 편차가 심한 바이폴라 접합 트랜지스터를 포함하지 않는 장점이 있다.
이에따라, 상기 리셋신호 발생부는 온도에 따른 동작 오류가 발생하지 않는 장점이 있으며, 액정표시장치의 제조 비용을 절감할 수 있는 장점이 있다.
그리고, 본 발명의 바람직한 실시예에 따른 액정표시장치는, 타이밍 제어부에 인가되는 유기전압이 리셋신호 발생부의 리셋신호 출력단자에 인가되더라도 제너 다이오드를 통하여 입력전원 입력단자로 빠져나가는 장점이 있다.
이에따라, 상기 리셋신호 발생부는 리셋신호를 생성하는데 있어서 상기 유기전압에 의하여 오류가 발생하는 문제는 발생하지 않는 장점이 있다.
이와 같이 다수의 장점이 존재하는 본 발명의 바람직한 실시예에 따른 액정표시장치는, 위에 언급한 다수의 장점으로 인하여 사용자에게 표시품질이 향상된 화면을 제공할 수 있는 장점이 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 따른 액정표시장치에 대하여 상세히 설명한다.
도 3과 도 4에 도시한 바와 같이 본 발명의 바람직한 실시예에 따른 액정표시장치는, 게이트 라인들(GL1~GLn)과 데이터 라인들(DL1~DLm)이 교차하여 다수의 화소가 정의된 액정패널; 시스템(106)으로부터 입력된 신호들을 이용하여 상기 각 화소를 구동하기 위한 게이트 제어신호와 데이터 제어 신호를 발생하고 시스템(106)으로부터의 화소 데이터를 재정렬하여 출력하는 타이밍 제어부(102); 상기 게이트 제어신호를 이용하여 게이트 라인(GL1~GLn)을 구동하는 게이트 구동부(104); 상기 게이트 제어신호의 제어하에 해당 데이터 라인(DL1~DLm)에 화소 데이터를 공급하는 데이터 구동부(103); 및 시스템(106)으로부터 입력전원(VIN)을 인 가받아 리셋 신호(VRST)를 생성하여 타이밍 제어부(102)에 공급하는 리셋신호 발생부(105); 를 포함하여 구성된다.
그리고, 상기 리셋신호 발생부(105)는, 시스템(106)으로부터 입력전원(VIN)이 인가되는 입력전원(VIN) 입력단자에 연결된 제 1 저항(R11); 캐소드가 상기 제 1 저항(R11)에 연결되며, 캐소드와 제 1 저항(R11) 사이는 제 1 노드(n1)를 이루는 제너 다이오드(ZD); 상기 제너 다이오드(ZD)의 애노드와 리셋신호(VRST) 출력단자 사이에 연결된 제 2 저항(R22); 상기 리셋신호(VRST) 출력단자와 접지 사이에 연결된 제 3 저항(R33); 및 상기 제 1 노드(n1)와 접지 사이에 연결된 커패시터(C11); 를 포함하여 구성된다.
이와 같은 구성을 가지는 본 발명의 바람직한 실시예에 따른 액정표시장치에 구비된 각 구성 요소에 대하여 상세히 설명하면 다음과 같다.
본 발명의 바람직한 실시예에 따른 액정표시장치는 박막 트랜지스터 어레이 기판인 제 1 기판(101)과 컬러필터 기판인 제 2 기판(미도시)으로 구성된 액정패널이 구비되며, 상기 제 1 기판(101)과 제 2 기판 사이에는 액정층(미도시)이 형성된다.
상기 제 1 기판(101)에는 다수의 게이트 라인(GL1~GLn)과 다수의 데이터 라인(DL1~DLm)이 서로 교차하여 정의된 다수의 화소가 마련된다.
그리고, 상기 각 화소의 게이트 라인(GL1~GLn)과 데이터 라인(DL1~DLm)이 교차하는 영역에는 박막 트랜지스터가 형성되고 상기 박막 트랜지스터와 연결된 화소전극이 형성된다.
도면에는 상세히 도시하지는 않았지만, 상기 제 2 기판(미도시)에는 공통전압이 공급되는 공통전극이 형성되는데, 상기 공통전극에 공급되는 공통전압은 화소전극에 공급되는 화소신호와 함께 수직 전계를 형성하여 액정을 구동한다. 이때, 상기 공통전극이 제 2 기판 상에 형성된 것을 예로 한 것은 설명의 편의를 위한 것이며, 상기 공통전극은 제 1 기판(101)에 형성됨으로써 공통전극에 인가된 공통전압이 화소전극에 인가된 화소신호와 함께 수평 전계를 형성함으로써 액정을 구동할 수도 있을 것이다.
도 3을 참조하면, 본 발명의 바람직한 실시예에 따른 액정표시장치는, 제 1 기판(101)의 화소를 구동하기 위하여 타이밍 제어부(102), 게이트 구동부(104), 데이터 구동부(103), 및 구동전압 발생부(107)와 같은 다양한 구동 수단이 구비된다.
상기 타이밍 제어부(102)는 시스템(106)으로부터 입력된 신호들을 이용하여 게이트 구동부(104)를 제어하기 위한 게이트 제어신호를 발생하고, 데이터 구동부(103)를 제어하기 위한 데이터 제어신호를 발생하며, 외부로부터의 화소 데이터를 재정렬한 후에 데이터 구동부(103)에 공급한다.
상기 게이트 제어신호로는 게이트 스타트 펄스(Gate Start Pulse ; GSP), 게이트 시프트 클럭(Gate Shift Clock ; GSC), 게이트 출력 인에이블 신호(Gate Output Enable ; GOE) 등이 있으며, 데이터 제어신호는 소스 스타트 펄스(Sourse Start Pulse ; SSP), 소스 시프트 클럭(Sourse Shift Clock ; SSC), 소스 출력 인에이블 신호(Sourse Output Enable ; SOE), 극성제어 신호(Polarity ; POL) 등이 있다.
상기 게이트 구동부(104)는 타이밍 제어부(102)로부터 공급받은 게이트 스타트 펄스(GSP)를 게이트 시프트 클럭(GSC)에 따라 시프트시켜 게이트 라인(GL1~GLn)에 순차적으로 게이트 온 신호를 공급하여 해당 게이트 라인(GL1~GLn)에 연결된 박막 트랜지스터가 턴온(turn on)되도록 하고, 게이트 라인(GL1~GLn)에 게이트 온 신호를 공급하지 않는 기간에는 게이트 오프 신호를 공급한다.
그리고, 상기 데이터 구동부(103)는 타이밍 제어부(102)로부터 공급받은 소스 스타트 펄스(SSP)를 소스 시프트 클럭(SSC)에 따라 시프트시켜 샘플링 신호를 발생하며, 상기 샘플링 신호에 응답하여 상기 화소 데이터를 일정 단위씩 순차적으로 입력하여 래치한 후에, 래치된 하나의 수평화소열 분의 화소 데이터를 아날로그 화소신호로 변환하여 데이터 라인(DL1~DLm)에 공급한다. 따라서, 게이트 온 신호에 의해 턴온된 박막 트랜지스터와 연결된 화소전극에는 화소신호가 공급되게 된다.
도 3을 참조하면, 상기 구동전압 발생부(107)는, 시스템(106)으로부터 공급되는 입력전원(VIN)을 입력전원(VIN)보다 낮은 레벨을 가지는 입력전압(VIN')으로 변환하여 출력하는 강압부(107a)와, 상기 강압부(107a)로부터의 입력전압(VIN')을 이용하여 타이밍 제어부(102), 게이트 구동부(104) 및 데이터 구동부(103)에서 이용되는 다수 종류의 전압을 생성하는 직류-직류 변환부(107b)를 포함하여 구성된다.
이때, 상기 입력전원(VIN)은 외부로부터 시스템(106)에 공급된 110[V] 또는 220[V]의 교류전압이 교류-직류 변환기(미도시)를 통해 소정 레벨의 직류 전압으로 변환된 것으로서, 통상적으로 12[V]의 레벨을 갖는다. 그리고, 상기 입력전 압(VIN')은 3[V]~5[V]의 레벨을 갖는다.
도 3을 참조하면, 상기 리셋신호 발생부(105)는 시스템(106)으로부터의 입력전원(VIN)을 인가받아 리셋신호(VRST)를 생성하여 타이밍 제어부(102)에 공급한다.
이와 같은 리셋신호 발생부(105)에 대하여 도 4 및 도 5를 참조하여 상세히 설명하면 다음과 같다.
도 4를 참조하면, 상기 리셋신호 발생부(105)는, 시스템(106)으로부터 입력전원(VIN)이 인가되는 입력전원(VIN) 입력단자에 연결된 제 1 저항(R11); 캐소드가 상기 제 1 저항(R11)에 연결되며, 캐소드와 제 1 저항(R11) 사이는 제 1 노드(n1)를 이루는 제너 다이오드(ZD); 상기 제너 다이오드(ZD)의 애노드와 리셋신호(VRST) 출력단자 사이에 연결된 제 2 저항(R22); 상기 리셋신호(VRST) 출력단자와 접지 사이에 연결된 제 3 저항(R33); 및 상기 제 1 노드(n1)와 접지 사이에 연결된 커패시터(C11); 를 포함하여 구성된다.
상기와 같은 구성을 가지는 리셋신호 발생부(105)에 있어서, 상기 제너 다이오드(ZD)는 5.6[V] 이상의 항복전압을 가지는 것이 채용되는 것이 바람직한데, 5.6[V]보다 낮은 항복전압을 가지는 제너 다이오드(ZD)는 누설 전류(leakage current)가 커서 리셋신호 발생부(105)의 동작에 오류를 일으킬 우려가 있기 때문이다.
이와 같이 5.6[V] 이상의 항복전압을 가지는 제너 다이오드(ZD)의 구동을 위해서는 제너 다이오드(ZD)에 인가되는 전압이 제너 다이오드(ZD)의 항복전압 이상인 것이 바람직한데, 직류-직류 변환부(107b)에서 타이밍 제어부(102)로 공급되는 구동전압(VCC)은 통상적으로 3.3[V]의 레벨을 가져서 적합하지 않으므로, 리셋신호 발생부(105)는 시스템으로부터 공급되는 12[V]의 구동전원(VIN)을 이용한다.
도 4 및 도 5를 참조하여 상기 리셋신호 발생부(105)의 동작을 설명하면 다음과 같다.
참고로, 도 5에 있어서 전압파형 (a)는 시간에 따른 제 1 노드(n1)의 전압의 변화를 나타낸 것이며, 전압파형 (b)는 직류-직류 변환부(107b)에서 타이밍 제어부(102)에 공급되는 공급전압(VCC)의 시간에 따른 변화를 나타낸 것이고, 전압파형 (c)는 제너 다이오드(ZD) 양단의 전압(VZD)의 시간에 따른 변화를 나타낸 것이며, 전압파형 (d)는 시간에 따른 리셋신호(VRST)의 변화를 나타낸 것이다.
이하에서 상기 리셋신호 발생부(105)의 동작을 설명함에 있어서, 상기 입력전원(VIN)은 12[V]이고 입력전압(VIN')은 3[V]~5[V]이며 구동전압(VCC)은 3.3[V]인 것을 그 예로 하겠다. 하지만, 이는 통상적인 이론에 근거한 것으로서, 상기 입력전원(VIN), 입력전압(VIN') 및 구동전압(VCC)의 레벨은 상기에 언급한 레벨 이외의 다른 레벨일 수도 있을 것이다.
그리고, 이하에서 상기 리셋신호 발생부(105)의 동작을 설명함에 있어서, 상기 제너 다이오드(ZD)의 항복전압은 8.2[V]인 것을 그 예로 하겠다. 하지만, 이는 설명의 편의를 위한 것으로서, 상기 리셋신호 발생부(105)의 구성요소인 상기 제너 다이오드(ZD)는 5.6[V] 이상의 항복전압을 가진다면 상기에 언급한 8.2[V] 외에 다른 레벨의 것이 채용될 수 있을 것이며, 이때 물론 상기 항복전압은 입력전원(VIN) 입력단자에 인가되는 입력전원(VIN)의 레벨 이하의 레벨을 가지는 것이 바람직할 것이다.
도 4 및 도 5를 참조하면, 액정표시장치 전체의 구동을 위한 기본 전원인 입력전원(VIN) 12[V]가 구동전압 발생부(107)와 리셋신호 발생부(105)에 인가되면, 상기 구동전압 발생부(107)의 강압부(107a)는 입력전원(VIN) 12[V]를 3[V]~5[V]의 입력전압(VIN')으로 변환하여 직류-직류 변환부(107b)에 공급하고 직류-직류 변환부(107b)는 상기 입력전압(VIN') 3[V]~5[V]를 3.3[V]의 구동전압(VCC)으로 변환하여 타이밍 제어부(102)에 공급하며, 상기 리셋신호 발생부(105)는 입력전원(VIN) 입력단자에 입력전원(VIN) 12[V]가 인가되어 제 1 저항(R11)과 커패시터(C11)에 의해 RC 지연(RC delay)이 이루어져서 제 1 노드(n1)의 전압은 서서히 증가하여 구동전압(VCC)과 동일한 레벨인 12[V]에 가까워지게 된다. 이와 같이 상기 제 1 노드(n1)의 전압이 12[V]를 향해 점점 증가하는 과정에서 8.2[V]에 가까워지는 순간에 상기 제너 다이오드(ZD)는 동작을 시작하게 되며, 이때 제너 다이오드(ZD)의 양단의 전압(VZD)은 급격히 증가하여 8.2[V]까지 상승하게 되고, 이에 따라 3.3[V]의 리셋전압(VRST)이 리셋신호(VRST) 출력단자를 통해 타이밍 제어부(102)로 출력되게 된다. 여기서, 상기 리셋전압(VRST)의 레벨은 제 2 저항(R22)의 저항값과 제 3 저항(R33)의 저항값의 비율에 따른 전압 분배 법칙에 의해 미리 설계되어 있으며, 제 2 저항(R22)의 저항값과 제 3 저항(R33)의 저항값은 본 발명의 요지를 벗어나지 않는 범위 내에서 3.3[V]의 리셋 신호(VRST)를 생성할 수 있다면 다양한 설계가 가능할 것이다.
상술한 바와 같은 본 발명의 바람직한 실시예에 따른 리셋신호 발생부(105) 는, 제 1 저항(R11)과 커패시터(C11)에 의한 RC 지연으로 인하여 리셋신호(VRST)가 타이밍 제어부(102)에 공급되는 시점이 타이밍 제어부(102)에 구동전압(VCC)이 공급되는 시점보다 충분히 뒤서므로 타이밍 제어부(102)의 안정적인 구동이 가능하다. 이때, 상기 리셋신호 발생부(105)는 제 1 저항(R11)과 커패시터(C11)에 의한 RC 지연에 의해 리셋신호(VRST)의 시퀀스(sequence)를 제어하지만 제너 다이오드(ZD)로 인해 리셋신호(VRST)의 전압 레벨 상승 시간이 짧으므로 타이밍 제어부(102)에서는 초기화를 위한 신호로 인식하여 초기화를 수행할 수 있게 된다.
그리고, 상기 리셋신호 발생부(105)는 온도에 따른 편차가 심한 바이폴라 접합 트랜지스터를 사용하지 않으므로 온도에 따른 동작 오류가 발생하지 않으며, 액정표시장치의 제조 비용을 절감할 수 있다.
또한, 상기 리셋신호 발생부(105)는 타이밍 제어부(102)에 인가되는 유기전압이 리셋신호 발생부(105)의 리셋신호(VRST) 출력단자에 인가되더라도 제너 다이오드(ZD)를 통하여 입력전원(VIN) 입력단자로 빠져나가므로, 리셋신호 발생부(105)가 리셋신호(VRST)를 생성하는데 있어서 유기전압에 의한 오류는 발생하지 않는다.
따라서, 상기와 같은 리셋신호 발생부(105)가 구비된 본 발명의 바람직한 실시예에 따른 액정표시장치는 화면의 표시품질이 향상되는 장점이 있다.
도 1은 종래의 일반적인 액정표시장치를 도시한 블록도.
도 2는 도 1의 리셋신호 발생부의 회로 구성을 도시한 회로도.
도 3은 본 발명의 바람직한 실시예에 따른 액정표시장치를 도시한 블록도.
도 4는 도 3의 리셋신호 발생부의 회로 구성을 도시한 회로도.
도 5의 (a)는 시간에 따른 제 1 노드의 전압의 변화를 나타낸 파형도이며, (b)는 직류-직류 변환부에서 타이밍 제어부에 공급되는 공급전압의 시간에 따른 변화를 나타낸 파형도이고, (c)는 제너 다이오드 양단의 전압의 시간에 따른 변화를 나타낸 파형도이며, (d)는 시간에 따른 리셋신호의 변화를 나타낸 파형도.
**도면의 주요 부분에 대한 부호의 설명**
101 : 제 1 기판 102 : 타이밍 제어부
103 : 데이터 구동부 104 : 게이트 구동부
105 : 리셋신호 발생부 106 : 시스템
107 : 구동전압 발생부
107a : 강압부 107b : 직류-직류 변환부

Claims (6)

  1. 게이트 라인들과 데이터 라인들이 교차하여 다수의 화소가 정의된 액정패널;
    시스템으로부터 입력된 신호들을 이용하여 상기 각 화소를 구동하기 위한 게이트 제어신호와 데이터 제어 신호를 발생하고 시스템으로부터의 화소 데이터를 재정렬하여 출력하는 타이밍 제어부;
    상기 게이트 제어신호를 이용하여 게이트 라인을 구동하는 게이트 구동부;
    상기 게이트 제어신호의 제어하에 해당 데이터 라인에 화소 데이터를 공급하는 데이터 구동부; 및
    시스템으로부터 입력전원을 인가받아 리셋 신호를 생성하여 타이밍 제어부에 공급하는 리셋신호 발생부;
    를 포함하여 구성되며,
    상기 리셋신호 발생부는,
    시스템으로부터 입력전원이 인가되는 입력전원 입력단자에 연결된 제 1 저항;
    캐소드가 상기 제 1 저항에 연결되며, 캐소드와 제 1 저항 사이는 제 1 노드를 이루는 제너 다이오드;
    상기 제너 다이오드의 애노드와 리셋신호 출력단자 사이에 연결된 제 2 저항;
    상기 리셋신호 출력단자와 접지 사이에 연결된 제 3 저항; 및
    상기 제 1 노드와 접지 사이에 연결된 커패시터;
    를 포함하여 구성된 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서, 상기 제너 다이오드는 5.6[V] 이상의 항복전압을 가지는 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서, 상기 제너 다이오드는 8.2[V]의 항복전압을 가지는 것을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서, 상기 시스템으로부터 리셋신호 발생부에 공급되는 입력전원은 적어도 제너 다이오드의 항복전압의 레벨과 같은 레벨의 전압을 가지는 것을 특징으로 하는 액정표시장치.
  5. 제 1 항에 있어서, 상기 시스템으로부터 공급되는 입력전원을 이용하여 타이밍 제어부, 게이트 구동부 및 데이터 구동부에서 이용되는 다수의 전압을 생성하는 구동전압 발생부를 추가로 구비하며,
    상기 구동전압 발생부는 타이밍 제어부에 구동전압을 공급하고,
    상기 리셋신호 발생부의 제 1 저항과 커패시터는 입력전원 입력단자에 입력전원이 인가된 경우에 제 1 노드의 전압을 지연시켜서 리셋신호가 타이밍 제어부에 공급되는 시점이 구동전압이 타이밍 제어부에 입력되는 시점보다 뒤서도록 하는 것 을 특징으로 하는 액정표시장치.
  6. 제 1 항에 있어서, 상기 리셋신호의 전압 레벨은 제 2 저항의 저항값과 제 3 저항값에 의한 전압 분배에 의해 설정되는 것을 특징으로 하는 액정표시장치.
KR1020080099208A 2008-10-09 2008-10-09 액정표시장치 KR101347165B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020080099208A KR101347165B1 (ko) 2008-10-09 2008-10-09 액정표시장치
US12/543,009 US8390558B2 (en) 2008-10-09 2009-08-18 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080099208A KR101347165B1 (ko) 2008-10-09 2008-10-09 액정표시장치

Publications (2)

Publication Number Publication Date
KR20100040128A true KR20100040128A (ko) 2010-04-19
KR101347165B1 KR101347165B1 (ko) 2014-01-07

Family

ID=42098440

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080099208A KR101347165B1 (ko) 2008-10-09 2008-10-09 액정표시장치

Country Status (2)

Country Link
US (1) US8390558B2 (ko)
KR (1) KR101347165B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140046930A (ko) * 2012-10-11 2014-04-21 엘지디스플레이 주식회사 리셋회로를 포함하는 액정표시장치
KR20190081202A (ko) * 2017-12-29 2019-07-09 엘지디스플레이 주식회사 낮은 레이턴시 가상 현실을 구동 및 보상하는 표시장치
KR20190098886A (ko) * 2018-02-14 2019-08-23 삼성디스플레이 주식회사 타이밍 컨트롤러 리셋 회로 및 이를 포함하는 표시 장치

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5667946B2 (ja) * 2011-08-24 2015-02-12 株式会社東芝 ハイサイドスイッチ回路
TWI464717B (zh) 2012-09-03 2014-12-11 Hon Hai Prec Ind Co Ltd 時序控制電路及使用其的電子裝置
KR102102353B1 (ko) * 2013-04-25 2020-04-21 삼성디스플레이 주식회사 유기발광 표시패널의 검사방법, 원장기판 검사장치 및 검사방법
CN110544452B (zh) * 2018-05-28 2021-08-17 京东方科技集团股份有限公司 供电时序控制电路及控制方法、显示驱动电路、显示装置
CN111341257B (zh) * 2020-03-24 2021-06-15 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1202091A (en) * 1981-10-14 1986-03-18 Sinichi Masuda Reset pulse generator
JPH1138927A (ja) * 1997-07-17 1999-02-12 Ricoh Co Ltd 液晶表示器制御装置
US6812911B2 (en) * 2000-12-04 2004-11-02 Hitachi, Ltd. Liquid crystal display device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140046930A (ko) * 2012-10-11 2014-04-21 엘지디스플레이 주식회사 리셋회로를 포함하는 액정표시장치
KR20190081202A (ko) * 2017-12-29 2019-07-09 엘지디스플레이 주식회사 낮은 레이턴시 가상 현실을 구동 및 보상하는 표시장치
KR20190098886A (ko) * 2018-02-14 2019-08-23 삼성디스플레이 주식회사 타이밍 컨트롤러 리셋 회로 및 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
KR101347165B1 (ko) 2014-01-07
US20100091000A1 (en) 2010-04-15
US8390558B2 (en) 2013-03-05

Similar Documents

Publication Publication Date Title
KR101347165B1 (ko) 액정표시장치
CN109509415B (zh) 包括电平位移器的显示装置
US7327338B2 (en) Liquid crystal display apparatus
CN101739981B (zh) 液晶显示设备
KR20190009019A (ko) 스테이지 회로 및 이를 이용한 주사 구동부
JP5047640B2 (ja) 表示装置の駆動装置及びこれを有する表示装置
US20080106666A1 (en) Liquid crystal display
JP4932365B2 (ja) 表示装置の駆動装置及びこれを含む表示装置
KR102091197B1 (ko) 발광다이오드 어레이 구동장치 및 이를 이용한 액정표시장치
KR102522115B1 (ko) 게이트구동회로, 레벨시프터 및 표시장치
KR20080011896A (ko) 게이트 온 전압 발생회로와 게이트 오프 전압 발생회로 및이들을 갖는 액정표시장치
JP2014073069A (ja) Dc−dc変換器制御回路と、それを用いた映像表示装置及びその駆動方法
US9301357B2 (en) Backlight unit controlling current to light source unit and display apparatus having the same
JP2008295012A (ja) 多等級電気レベル駆動装置
KR20170015752A (ko) 감마기준전압 생성부 및 이를 포함하는 표시장치
KR20100006320A (ko) 백라이트 유닛의 광원 구동장치 및 방법
CN115527483A (zh) 像素电路及其控制方法、显示装置
KR20070007591A (ko) 평판 디스플레이 장치의 전압 발생 회로
KR101747758B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20180059635A (ko) 게이트 구동회로와 이를 이용한 표시장치
KR102023932B1 (ko) 전원 공급부 및 이를 이용한 평판 표시 장치
KR20080050039A (ko) 전압발생회로 및 이를 갖는 표시장치
KR102247133B1 (ko) 표시장치
KR102113617B1 (ko) 전원제어집적회로 및 이의 구동방법
KR102034054B1 (ko) 전원 공급부 및 이를 이용한 평판 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161118

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171116

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181114

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20191113

Year of fee payment: 7