KR20100011284A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20100011284A
KR20100011284A KR1020080072430A KR20080072430A KR20100011284A KR 20100011284 A KR20100011284 A KR 20100011284A KR 1020080072430 A KR1020080072430 A KR 1020080072430A KR 20080072430 A KR20080072430 A KR 20080072430A KR 20100011284 A KR20100011284 A KR 20100011284A
Authority
KR
South Korea
Prior art keywords
electrodes
discharge cells
display panel
plasma display
discharge
Prior art date
Application number
KR1020080072430A
Other languages
English (en)
Inventor
임상훈
양학철
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020080072430A priority Critical patent/KR20100011284A/ko
Priority to US12/506,134 priority patent/US20100020049A1/en
Priority to CN200910151141A priority patent/CN101635243A/zh
Priority to JP2009172428A priority patent/JP2010034053A/ja
Publication of KR20100011284A publication Critical patent/KR20100011284A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/326Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/361Spacers, barriers, ribs, partitions or the like characterized by the shape
    • H01J2211/365Pattern of the spacers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

초고해상도의 플라즈마 디스플레이 패널에서도 스캔 신호가 인가되어야 하는 스캔 라인 개수를 획기적으로 줄임으로써 각 Y 전극에 스캔 신호를 인가하기에 충분한 시간을 확보하기 위하여, 본 발명은 (ⅰ) 서로 마주보는 제1 기판과 제2 기판, (ⅱ) 상기 제1 및 제2 기판 사이에 R 방전셀, G 방전셀 또는 B 방전셀을 구획하는 격벽, (ⅲ) 상기 각 방전셀 내에서 방전을 일으키도록 상기 제1 및 제2 기판 사이에 배치되는 복수 개의 유지 전극, (ⅳ) 상기 각 방전셀 내에서 상기 유지 전극들과 실질적으로 교차되도록, 상기 제1 및 제2 기판 사이에 배치되는 복수 개의 어드레스 전극, 및 (ⅴ) 가시광을 발광하도록 상기 방전셀 내에 배치되는 형광체층;을 포함하며, 상기 유지 전극이 실질적으로 연장하는 방향을 제1 방향, 상기 어드레스 전극이 실질적으로 연장하는 방향을 제2 방향이라고 할 때, 상기 제1 방향으로는, 상기 B 방전셀 또는 상기 R 방전셀 중 어느 하나가 상기 G 방전셀과 함께 하나의 화소를 이루도록, 방전셀들이 배치되며, 상기 제2 방향으로는, 상기 제2 방향으로 인접한 G 방전셀들이 제1 방향으로 방전셀 피치의 1/2 만큼씩 이격되도록, 방전셀들이 배치되는 플라즈마 디스플레이 패널을 제공한다.
플라즈마 디스플레이 패널, 스캔 라인, 스캔 시간

Description

플라즈마 디스플레이 패널{Plasma display panel}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 더 상세하게는 초고해상도를 가진 플라즈마 디스플레이 패널의 스캔 시간 및 스캔 라인을 1/2로 감소시킬 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
근래에 들어 종래의 음극선관 디스플레이 장치를 대체하는 것으로 주목받고 있는 플라즈마 디스플레이 패널은, 복수 개의 전극이 형성된 두 기판 사이에 방전가스가 봉입된 후 방전 전압이 가해지고, 이로 인하여 발생되는 자외선에 의해 소정의 패턴으로 형성된 형광체가 여기되어 원하는 화상을 얻는 장치이다.
플라즈마 디스플레이 패널이 동영상을 표현하는 방식을 예시하면, 하나의 화상 프레임 60개가 모여 1초의 동영상을 만든다. 하나의 화상 프레임은 256 계조의 그레이 스케일로 표현된다. 이를 위하여 하나의 화상 프레임은 제1 서브필드부터 제8 서브필드로 시 분할되며, 각 서브필드마다의 화상이 연속적으로 겹쳐져서 하나의 화상으로 표시된다. 각 서브필드에서는 리셋 방전, 어드레스 방전, 및 유지 방전이 순차적으로 일어난다.
리셋 방전은 각 방전셀 내에 이미 존재하던 벽전하를 제거함으로써 모든 방전셀내의 하전입자의 상태가 동일해 지도록 한다. 리셋 방전이 일어난 이후, 화상이 구현될 방전셀을 선택하기 위해 어드레스 방전이 일어난다. 어드레스 방전은 플라즈마 디스플레이 패널의 제1 행의 방전셀들부터 제n 행의 방전셀들까지 한 행씩 순차적으로 일어나면서, 화상이 구현될 방전셀들 내면에 벽전하를 축적하는 역할을 한다. 이와 같이 어드레스 방전을 통하여 방전셀의 내면에 벽전하를 축적시킴으로서 방전셀이 선택되고, 축적된 벽전하의 도움으로 선택된 방전셀들에서만 유지 방전이 일어나게 된다. 유지 방전이 일어난 방전셀들내에서는 자외선이 형광체를 여기시켜 가시광을 방출됨으로써 화상이 표시된다.
도 1은 종래의 플라즈마 디스플레이 패널에서 방전셀의 배치 및 유지 전극과 어드레스 전극의 배치를 보여주는 도면이다. 도면을 참조하면, R 방전셀, G 방전셀, B 방전셀이 모여 하나의 화소(P)를 이룬다. 유지 전극은 서로 평행하게 배치된 X 전극(X1, X2)과 Y 전극(Y1, Y2)을 구비하며, 각 방전셀에서 유지 전극에 교차하도록 어드레스 전극들(A1, A2, A3)이 배치된다. 도 1에는 일부만 도시되어 있지만, 1920×1080개의 화소를 가진 FHD급의 고해상도 플라즈마 디스플레이 패널에서는 1920×3개의 어드레스 전극과 1080개의 Y 전극(스캔 전극)이 있다. 이러한 플라즈마 디스플레이 패널에서는 어드레스 방전시 Y 전극(Y1, Y2)에 인가되는 스캔 신호가 각 방전셀의 행마다 순차적으로 인가된다. 즉, 한번의 어드레스 방전을 위해서는 총 1080회의 스캔 신호가 제1 행의 방전셀들로부터 제 1080행의 방전셀들까지 순차적으로 인가된다.
그런데, 플라즈마 디스플레이 패널의 해상도가 높아질수록 방전셀들의 개수, Y 전극의 개수 및 어드레스 전극의 개수가 증가하고, 그에 비례하여 Y 전극들에 인가되어야 하는 스캔 신호의 수가 증가된다. 예를 들면, 4096×2160개의 화소를 가진 초고해상도 플라즈마 디스플레이 패널은 4096×3개의 어드레스 전극과 2160개의 Y 전극을 구비하는데, 이 경우, 한 번의 어드레스 방전을 위해서는 총 2160회의 스캔 신호가 순차적으로 인가되어야 하므로 스캔에 소요되는 전체 시간이 길어진다. 따라서 한 행의 방전셀들에 대응하는 스캔 신호를 인가할 수 있는 시간이 짧아지게 된다. 즉, 플라즈마 디스플레이 패널의 해상도가 높아질수록 각 Y 전극에 스캔 신호를 인가하기에 충분한 시간을 확보하기가 어려워지는 문제점이 있다.
상기한 문제점들을 해결하기 위하여, 본 발명은 고해상도 또는 초고해상도의 플라즈마 디스플레이 패널에서도 스캔 신호가 인가되어야 하는 스캔 라인 개수를 획기적으로 줄임으로써 각 Y 전극에 스캔 신호를 인가하기에 충분한 시간을 확보할 수 있는 플라즈마 디스플레이 패널을 제공하고자 한다.
상기한 과제들을 해결하기 위하여, 본 발명의 일 측면에 따르면, (ⅰ) 서로 마주보는 제1 기판과 제2 기판, (ⅱ) 상기 제1 및 제2 기판 사이에 R 방전셀, G 방전셀 또는 B 방전셀을 구획하는 격벽, (ⅲ) 상기 각 방전셀 내에서 방전을 일으키도록 상기 제1 및 제2 기판 사이에 배치되는 복수 개의 유지 전극, (ⅳ) 상기 각 방전셀 내에서 상기 유지 전극들과 실질적으로 교차되도록, 상기 제1 및 제2 기판 사이에 배치되는 복수 개의 어드레스 전극, 및 (ⅴ) 가시광을 발광하도록 상기 방전셀 내에 배치되는 형광체층;을 포함하며, 상기 유지 전극이 실질적으로 연장하는 방향을 제1 방향, 상기 어드레스 전극이 실질적으로 연장하는 방향을 제2 방향이라고 할 때, 상기 제1 방향으로는, 상기 B 방전셀 또는 상기 R 방전셀 중 어느 하나가 상기 G 방전셀과 함께 하나의 화소를 이루도록, 방전셀들이 배치되며, 상기 제2 방향으로는, 상기 제2 방향으로 인접한 G 방전셀들이 제1 방향으로 방전셀 피치의 1/2 만큼씩 이격되도록, 방전셀들이 배치되는 플라즈마 디스플레이 패널이 개시된다.
이와 같이, 인접 행의 방전셀들을 1/2 피치 만큼씩 제1 방향으로 이격시키기 때문에 추가적인 어드레스 전극을 삽입하는 것이 가능하다. 그럼으로써 제2 방향으로 인접한 화소쌍의 Y 전극들에 인가되는 스캔 신호는 동일할 수 있다. 따라서 스캔 신호가 인가되는 스캔 라인을 절반으로 감소시킬 수 있다. 뿐만 아니라, 두 개의 방전셀만으로 하나의 화소를 형성하기 때문에 해상도가 높은 플라즈마 디스플레이 패널을 만드는 것이 가능하다.
상기 플라즈마 디스플레이 패널의 표시 영역 내에 있는 상기 R 방전셀, 상기 G 방전셀, 및 상기 B 방전셀의 전체 개수비가 대략 1:2:1이다. 왜냐하면, 한 화소는 2 개의 방전셀로 이루어지는데, 한 화소에 G 방전셀이 반드시 포함되기 때문이다.
상기 격벽은 사각 격벽일 수 있다. 그러나 본 발명의 보호범위는 이에 한정되지 아니하며, 이중 사각 격벽일 수 있다. 뿐만 아니라 스트라이프(strip) 형상의 격벽일 수도 있다.
상기 복수 개의 유지 전극은 각 방전셀마다 서로 평행하게 배치된 X 전극과 Y 전극을 구비할 수 있다. 상기 복수 개의 유지 전극의 X 전극들과 Y 전극들은 제2 방향으로 X1, Y1, Y2, X2, X3, Y3, Y4, X4, ..., Xn-3, Yn-3, Yn-2, Xn-2, Xn-1, Yn-1, Yn, Xn의 순서로 배치될 수도 있다. 이와 달리, 상기 복수 개의 유지 전극의 X 전극들과 Y 전극들은 제2 방향으로 X1, Y1, X2, Y2, X3, Y3, X4, Y4, ..., , Xn-3, Yn-3, Xn-2, Yn-2, Xn-1, Yn-1, Xn, Yn의 순서로 배치될 수도 있다.
상기 제2 방향으로 인접한 두 개의 방전셀들에 대응하게 배치되는 두 개의 Y 전극들은, 상기 두 개의 Y 전극들에 하나의 스캔 신호가 동시에 인가되도록, 서로 전기적으로 연결된다. 따라서 스캔 신호가 인가되는 스캔 라인이 절반으로 감소된다.
상기 복수 개의 유지 전극은 제2 방향으로 인접한 두 방전셀의 각각에 배치되는 X 전극들 및 상기 인접한 두 방전셀들에 공통되게 배치되는 Y 전극을 구비할 수 있다. Y 전극의 수를 1/2로 감소시킬 수 있으므로 제조 비용을 절감할 수 있을 뿐만 아니라 스캔 신호가 인가되는 스캔 라인도 절반으로 감소된다.
제1 방향으로 연장하는 어느 한 행의 방전셀들은 B, G, R, G, B, G, ...의 순서로 배치되고, 상기 어느 한 행과 인접한 다른 행의 대응하는 방전셀들은 R, G, B, G, R, G, ...의 순서로 배치될 수 있다. 뿐만 아니라, 제1 방향으로 연장하는 어느 한 행의 방전셀들은 B, G, R, G, B, G, ...의 순서로 배치되고, 상기 어느 한 행과 인접한 다른 행의 대응하는 방전셀들은 B, G, R, G, B, G, ...의 순서로 배치될 수도 있다.
본 플라즈마 디스플레이 패널은 듀얼 스캔 방식의 플라즈마 디스플레이 패널일 수 있다. 즉, 플라즈마 디스플레이 패널의 중심을 통과하는 제1 방향 축을 기준으로 제2 방향으로 연장하는 어드레스 전극들이 상부와 하부로 나뉘어 배치되고, 상부의 어드레스 전극들과 하부의 어드레스 전극들에는 독립적으로 어드레스 신호가 인가될 수 있다. 듀얼 스캔 방식을 채용함으로써, 스캔 시간을 추가적으로 절반으로 단축시킬 수 있다. 즉, 도 1에 도시된 종래의 플라즈마 디스플레이 패널에 비하여, 총 스캔 시간을 1/4로 단축시킬 수 있다.
플라즈마 디스플레이 패널의 중심을 통과하는 제1 방향 축을 기준으로 대응되는 상부와 하부 각각의 Y 전극들은 서로 전기적으로 연결되고, 동일한 스캔 신호가 인가되도록 구성될 수도 있다. 이와 같은 구성을 취함으로써, 스캔 라인을 추가적으로 절반으로 단축시킬 수 있다. 즉, 도 1에 도시된 종래의 플라즈마 디스플레이 패널에 비하여, 총 스캔 시간을 1/4로 단축시킬 수 있다.
본 발명의 실시예들에 따른 플라즈마 디스플레이 패널에 의하면, 스캔 신호가 인가되는 스캔 라인을 1/2 또는 1/4로 감소시킬 수 있다. 따라서 각 행의 방전셀들을 스캔하고 특정 셀들을 선택(addressing)하는데 필요한 충분한 시간을 확보할 수 있다. 뿐만 아니라 스캔 전극 구동 드라이버의 회로도 단순해지는 장점이 있다.
이하에서는 교류 3전극 면방전형 플라즈마 디스플레이 패널을 예로 들어 본 발명의 실시예들에 대하여 설명한다. 도면에는 도시되지 않았으나, 일 실시예에 따른 플라즈마 디스플레이 패널은 전면 패널과 배면 패널을 구비한다. 전면 패널은 전면 기판, 복수 개의 유지 전극, 전면 유전체층 및 보호층을 구비할 수 있다. 배면 패널은 배면 기판, 복수 개의 어드레스 전극, 배면 유전체층, 격벽 및 형광체층을 구비할 수 있다. 본 발명에서 전면 기판과 배면 기판은 각각 제1 기판과 제2 기판일 수 있다. 또한 전면 유전체층과 배면 유전체층은 각각 제1 유전체층과 제2 유전체층일 수 있다. 제1 기판 및 제2 기판은 이격되어 대향하도록 배치된다. 제 1 기판의 하부에는 유지전극들이 형성된다. 유지전극쌍은 제1 기판을 가로질러 연장된다. 제1 유전체층은 유지전극들을 매립하도록 제1 기판에 도포된다. 제1 유전체층에는 보호층이 형성되어 있다. 제2 기판의 상부에 형성된 어드레스전극은 제2 기판을 가로질러 길게 연장되며, 유지전극과 교차한다. 제2 유전체층은 어드레스전극을 매립하도록 제2 기판에 도포된다. 제1 기판 및 제2 기판의 사이에는 방전공간을 복수의 방전셀로 구획하는 격벽이 형성되어 있다. 격벽은 사각 격벽, 이중 사각 격벽 또는 스트라이프 격벽일 수 있다. 방전셀들의 내부에는 형광체층이 도포된다.
이제 본 발명의 실시예들에 따른 플라즈마 디스플레이 패널의 방전셀 및 전극들의 배치를 첨부한 도면들을 참고하여 상세하게 설명한다. 도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널에서의 방전셀의 배치 및 유지 전극과 어드레스 전극의 배치를 보여주는 도면이다.
표시 영역에서의 방전셀은 R 방전셀, G 방전셀, B 방전셀로 이루어져 있다. 본 발명에서는 고해상도 플라즈마 디스플레이 패널에 적용하기 위하여, 두 개의 방전셀이 모여 하나의 화소(P1, P2)를 이루도록 구성된다. 세 개의 방전셀이 모여 하나의 화소를 이루는 것에 비해 두 개의 방전셀만으로 하나의 화소(P1, P2)를 이루기 때문에 고해상도 플라즈마 디스플레이 패널에 적합하다.
한편, R, G, B 방전셀 중 G 방전셀이 위치 정보를 나타내도록 하는데 가장 기여하기 때문에 G 방전셀이 해상도를 결정하는데 가장 기여한다. 따라서 G 방전셀과 R 방전셀이 모여 하나의 화소를 이루도록 구성되거나, G 방전셀과 B 방전셀이 모여 하나의 화소를 이루도록 구성된다. 그리고 플라즈마 디스플레이 패널의 표시 영역 내에 있는 상기 R 방전셀, 상기 G 방전셀, 및 상기 B 방전셀의 전체 개수비가 대략 1:2:1이다. 즉, X 전극이 연장하는 제1 방향으로 B, G, R, G, B, G, R, G 방전셀의 순으로 방전셀들이 배치된다. B 방전셀과 G 방전셀로 이루어진 화소(P1)에 제2 방향으로 인접한 화소는 R 방전셀과 G 방전셀로 이루어진 화소(P2)가 배치된다. 그리고 제2 방향으로 인접한 각 화소(P1, P2)의 G 방전셀들이 제1 방향으로 방전셀 피치의 1/2 만큼씩 이격되도록, 제2 방향으로 인접한 화소(P1, P2)들이 배치된다.
도 2에 도시된 실시예에서, 유지 전극은 각 방전셀마다 X 전극(X1, X2) 및 Y 전극(Y1, Y2)을 구비한다. 즉, 유지 전극은 제2 방향으로 X1, Y1, Y2, X2의 순으로 배치된다. 어드레스 전극(A1, A2, A3)은 각 방전셀마다 유지 전극(X1, X2, Y1, Y2)과 교차하도록 배치된다. 즉, 어드레스 전극(A1)은 제1 행의 B 방전셀에 대응하게 배치되며, 어드레스 전극(A2)은 제2 행의 G 방전셀에 대응하게 배치되며, 어드레스 전극(A3)은 제1 행의 G 방전셀에 대응하게 배치되며, 어드레스 전극(A4)은 제2 행의 B 방전셀에 대응하게 배치된다. 이와 같이, 방전셀들을 1/2 피치 만큼씩 제1 방향으로 이격시키기 때문에 추가적인 어드레스 전극을 삽입하는 것이 가능하다. 그럼으로써 제2 방향으로 인접한 방전셀들의 Y 전극(Y1, Y2)에 인가되는 스캔 신호는 동일한 신호인 것이 가능하다. 따라서 스캔 신호가 인가되는 스캔 라인을 절반으로 감소시킬 수 있다.
이에 대하여는 도 3을 참조하여 자세하게 설명한다. 도 3은 도 2에 도시된 플라즈마 디스플레이 패널의 전극 구동 방법을 보여주기 위한 도면이다. 어드레스 전극들은 단자부(미도시)와 신호 전달 수단(미도시)을 통하여 어드레스 전극 구동 드라이버(200)에 전기적으로 연결된다. 또한 Y 전극들은 단자부(미도시)와 신호 전달 수단(미도시)을 통하여 스캔 전극 구동 드라이버(100)에 전기적으로 연결된다. 또한 X 전극들은 단자부(미도시)와 신호 전달 수단(미도시)을 통하여 공통 전극 구동 드라이버(300)에 전기적으로 연결된다.
그런데, 제1 방향으로 인접한 어드레스 전극들 중 홀수 번째 어드레스 전극들(A1, A3, A5, A7, ...)은 홀수 행의 방전셀들을 선택하는데 사용되는 반면, 제1 방향으로 인접한 어드레스 전극들 중 짝수 번째 어드레스 전극들(A2, A4, A6, A8, ...)은 짝수 행의 방전셀들을 선택하는데 사용된다. 따라서 제2 방향으로 인접한 홀수 행 및 짝수 행의 방전셀들에 배치된 Y 전극(Y1, Y2)에는 동일한 스캔 신호가 들어갈 수 있다. 그러므로 Y1 및 Y2 전극은 전기적으로 연결되며, 스캔 전극 구동 드라이버(100)로부터 스캔 신호를 인가받는다. 4096×1080 화소를 가진 초고해상도 플라즈마 디스플레이 패널을 예로 들면, 1회의 어드레스 방전시 총 2160회의 스캔이 요구되는 도 1에 도시된 종래와 달리, 본 발명에서는 총 1080회의 스캔만이 요구된다. 즉, 스캔 라인이 1080개로서 종래의 2160개보다 1/2 감소된다.
각 행의 방전셀들에 배치된 X 전극(X1, X2, X3, X4)들은 공통 전극으로서 서로 전기적으로 연결된 상태로 공통 전극 구동 드라이버(300)에 연결된다. Y1 및 Y2 전극에 동일한 스캔 신호를 인가하고, 어드레스 전극(A1 내지 A7)에 선택적으로 어드레스 신호를 인가함으로써 두 행의 방전셀들에 대한 선택을 한 번의 스캔으로 수행할 수 있다. 따라서 스캔 신호가 인가되는 스캔 라인의 개수가 종래에 비하여 1/2로 감소되며, 스캔에 소요되는 총 시간도 1/2로 감소되는 효과가 있다. 결과적으로 고해상도 및 초고해상도 플라즈마 디스플레이 패널에서 각 화상 프레임의 각 서브필드마다의 어드레스 방전시 각 행의 방전셀들을 스캔하는데 필요한 시간을 충분히 확보할 수 있다. 뿐만 아니라, Y1 및 Y2 전극에 인가되는 스캔 신호의 개수를 1/2로 줄일 수 있기 때문에 스캔 구동 회로를 구비하는 스캔 구동 드라이버가 1/2로 간단해지는 효과가 있다.
도 4는 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널에서의 방전셀의 배치 및 유지 전극과 어드레스 전극의 배치를 보여주는 도면이다. 이 실시예의 방전셀의 배치 및 어드레스 전극의 배치는 2에 도시된 실시예의 방전셀의 배치 및 어드레스 전극의 배치와 동일하다. 그러나 도 2에 도시된 실시예와 달리, 본 실시예에서의 Y 전극(Ycom1)은 공통 전극으로서, 다시 말하면 하나의 Y 전극(Ycom1)은 제2 방향으로 서로 인접한 두 행의 방전셀들에 공통적으로 적용된다. 따라서 Y 전극(Ycom1)에 인가되는 스캔 전압은 제1 행의 방전셀들뿐만 아니라 제2 행의 방전셀들에도 공통적으로 인가된다. 하나의 Y 전극(Ycom1)이 두 행의 방전셀들을 담당하므로 Y 전극의 개수를 1/2로 감소할 수 있다. 이를 위하여 Y 전극(Ycom1)의 폭이 증가될 수 있다. 또한 어드레스 전극들(A1, A2, A3, A4)이 두 행의 방전셀들 모두에 대응하도록 배치되어 있다.
도면에는 도시되지 않았으나, 어드레스 전극들은 어드레스 전극 구동 드라이버에, Y 전극들은 스캔 전극 구동 드라이버에, 그리고 X 전극들은 공통 전극 구동 드라이버에 전기적으로 연결된다. Y 전극에 스캔 신호를 인가하고 어드레스 전극들에 선택적으로 어드레스 신호를 인가함으로써 두 행의 방전셀들에 대한 선택을 한 번의 스캔만으로 수행할 수 있다. 따라서 스캔 신호가 인가되는 스캔 라인의 개수가 종래에 비하여 1/2로 감소되며, 스캔에 소요되는 총 시간도 1/2로 감소되는 효과가 있다. 결과적으로 고해상도 및 초고해상도 플라즈마 디스플레이 패널에서 각 화상 프레임의 각 서브필드마다의 어드레스 방전시 각 행의 방전셀들을 스캔하는데 필요한 시간을 충분히 확보할 수 있다. 뿐만 아니라, Y1 및 Y2 전극에 인가되는 스캔 신호의 개수를 1/2로 줄일 수 있기 때문에 스캔 구동 회로를 구비하는 스캔 구동 드라이버가 1/2로 간단해지는 효과가 있다.
도 5는 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널에서의 방전셀의 배치 및 유지 전극과 어드레스 전극의 배치를 보여주는 도면이다. 이 실시예의 방전셀 및 어드레스 전극(A1, A2, A3, A4)의 배치는 도 2에 도시된 실시예의 방전셀 및 어드레스 전극의 배치와 동일하다. 그러나 도 2에 도시된 실시예와 달리, 본 실시예에서의 유지 전극의 배치는 X1, Y1, X2, Y2, X3, Y3, X4, Y4, ...의 순서이다. 도 3에서 설명한 바와 같이, Y 전극(Y1)과 인접한 다른 Y 전극(Y2)은 전기적으로 연결되어 동일한 스캔 신호가 인가된다.
도면에는 도시되지 않았으나, 어드레스 전극들은 어드레스 전극 구동 드라이버에, Y 전극들은 스캔 전극 구동 드라이버에, 그리고 X 전극들은 공통 전극 구동 드라이버에 전기적으로 연결된다. Y 전극에 스캔 신호를 인가하고 어드레스 전극들에 선택적으로 어드레스 신호를 인가함으로써 두 행의 방전셀들에 대한 선택을 한 번의 스캔만으로 수행할 수 있다.
인접한 두 행의 방전셀들에 배치된 두 행의 Y 전극들(Y1, Y2)에는 동일한 스캔 신호가 인가되기 때문에 스캔 신호가 인가되는 스캔 라인의 개수가 종래에 비하여 1/2로 감소하며, 스캔에 소요되는 총 시간도 1/2로 감소되는 효과가 있다. 결과적으로 고해상도 및 초고해상도 플라즈마 디스플레이 패널에서 각 화상 프레임의 각 서브필드마다의 어드레스 방전시 각 행의 방전셀들을 스캔하는데 필요한 시간을 충분히 확보할 수 있는 효과가 있다. 뿐만 아니라, Y1 및 Y2 전극에 인가되는 스캔 신호의 개수를 1/2로 줄일 수 있기 때문에 스캔 구동 회로를 구비하는 스캔 구동 드라이버가 1/2로 간단해지는 효과가 있다.
도 6은 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널에서의 방전셀의 배치 및 유지 전극과 어드레스 전극의 배치를 보여주는 도면이다. 이 실시예의 전극들의 배치는 2에 도시된 실시예의 전극들의 배치와 동일하다. 그러나 도 2에 도시된 실시예에서는 윗 행의 방전셀들의 배치가 B, G, R, G, B, G, ... 순이고, 인접 아래 행의 대응하는 방전셀들의 배치가 R, G, B, G, R, G, ... 순이었던 반면, 본 실시예에서는 윗 행의 방전셀들의 배치가 B, G, R, G, B, G, ... 순이고, 대응하는 아래 행의 방전셀들의 배치가 B, G, R, G, B, G, ...의 순이라는 점에서 두 실시예가 상이하다.
본 실시예가 가지는 효과는 도 2 및 3에 도시된 실시예가 가지는 효과와 유사하다. 즉, 스캔 신호가 인가되는 스캔 라인의 개수가 종래에 비하여 1/2로 감소하며, 스캔에 소요되는 총 시간도 1/2로 감소되는 효과가 있다. 결과적으로 고해 상도 및 초고해상도 플라즈마 디스플레이 패널에서 각 화상 프레임의 각 서브필드마다의 어드레스 방전시 각 행의 방전셀들을 스캔하는데 필요한 시간을 충분히 확보할 수 있는 효과가 있다. 뿐만 아니라, Y1 및 Y2 전극에 인가되는 스캔 신호의 개수를 1/2로 줄일 수 있기 때문에 스캔 구동 회로를 구비하는 스캔 구동 드라이버가 1/2로 간단해지는 효과가 있다.
도 7은 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널에서의 전극 구동 방법을 보여주기 위한 도면이다. 이 실시예의 방전셀들 및 유지 전극들(X1, X2, X3, X4, ..., Xn-3, Xn-2, Xn-1, Xn, Y1, Y2, Y3, Y4, ..., Yn-3, Yn-2, Yn-1, Yn)의 배치는 2에 도시된 실시예의 방전셀들 및 유지 전극들의 배치와 동일하다. 그러나 도 2에 도시된 실시예와 달리, 본 실시예의 플라즈마 디스플레이 패널은 듀얼 스캔 방식을 채용한다. 즉, 제2 방향으로 연장하는 어드레스 전극들(Au1, Au2, ... , Au7, Au8, AL1, AL2, ... , AL7, AL8)이 상부와 하부로 절반씩 분할되어 형성되며, 이에 대응하여 어드레스 전극들에 어드레스 신호를 인가하는 어드레스 전극 구동 드라이버(210, 220)도 상부와 하부에 각각 배치된다.
듀얼 스캔 방식은 어드레스 방전 동안 상부와 하부의 어드레스 전극들(Au1, Au2, ... , Au7, Au8, AL1, AL2, ... , AL7, AL8)에 모두 어드레스 신호를 인가하기 때문에 어드레스 방전에 소요되는 시간을 1/2로 감소시킬 수 있는 효과가 있다. 또한 이전 실시예들에서와 같이, 스캔 신호가 인가되는 스캔 라인의 개수가 종래에 비하여 1/2로 감소하며, 스캔에 소요되는 시간도 1/2로 감소되는 효과가 있다. 결과적으로 고해상도 및 초고해상도 플라즈마 디스플레이 패널에서 각 화상 프레임의 각 서브필드마다의 어드레스 방전시 각 행의 방전셀을 스캔하는데 필요한 시간을 충분히 확보할 수 있는 효과가 있다.
뿐만 아니라, 도 8에 도시된 바와 같이, Y1 및 Y2 전극에 공통적으로 인가되는 스캔 신호와 동일한 스캔 신호를 Yn-3 및 Yn-2 전극에 인가하고, Y3 및 Y4 전극에 공통적으로 인가되는 스캔 신호와 동일한 스캔 신호를 Yn-1 및 Yn 전극에 인가할 수 있다. 4096×1080 화소를 가진 초고해상도 플라즈마 디스플레이 패널을 예로 들면, 1회의 어드레스 방전시 총 2160회의 스캔이 요구되는 도 1에 도시된 종래와 달리, 본 실시예에서는 총 540회의 스캔만이 요구된다. 즉, 스캔 라인이 540개로서 종래의 2160개보다 1/4 감소된다. 그러므로 스캔에 소요되는 총 시간도 1/4로 감소되는 효과가 있다. 그리고 스캔 구동 회로를 구비하는 스캔 구동 드라이버도 1/4로 간단해지는 효과가 있다. 결과적으로 고해상도 및 초고해상도 플라즈마 디스플레이 패널에서 각 화상 프레임의 각 서브필드마다의 어드레스 방전시 각 행의 방전셀들을 스캔하는데 필요한 시간을 충분히 확보할 수 있다.
본 발명은 디스플레이를 제조하고 사용하는 산업에 이용될 수 있다.
도 1은 종래의 플라즈마 디스플레이 패널에서 방전셀의 배치 및 유지 전극과 어드레스 전극의 배치를 보여주는 도면이다.
도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널에서의 방전셀의 배치 및 유지 전극과 어드레스 전극의 배치를 보여주는 도면이다.
도 3은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널에서의 방전셀의 배치 및 유지 전극과 어드레스 전극의 배치를 보여주는 도면이다.
도 4는 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널에서의 방전셀의 배치 및 유지 전극과 어드레스 전극의 배치를 보여주는 도면이다.
도 5는 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널에서의 방전셀의 배치 및 유지 전극과 어드레스 전극의 배치를 보여주는 도면이다.
도 6은 도 2에 도시된 플라즈마 디스플레이 패널의 전극 구동 방법을 보여주기 위한 도면이다.
도 7은 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널에서의 전극 구동 방법을 보여주기 위한 도면이다.
도 8은 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널에서의 전극 구동 방법을 보여주기 위한 도면이다.

Claims (12)

  1. 서로 마주보는 제1 기판과 제2 기판;
    상기 제1 및 제2 기판 사이에 R 방전셀, G 방전셀 또는 B 방전셀을 구획하는 격벽;
    상기 각 방전셀 내에서 방전을 일으키도록 상기 제1 및 제2 기판 사이에 배치되는 복수 개의 유지 전극;
    상기 각 방전셀 내에서 상기 유지 전극들과 실질적으로 교차되도록, 상기 제1 및 제2 기판 사이에 배치되는 복수 개의 어드레스 전극; 및
    가시광을 발광하도록 상기 방전셀 내에 배치되는 형광체층;을 포함하며,
    상기 유지 전극이 실질적으로 연장하는 방향을 제1 방향, 상기 어드레스 전극이 실질적으로 연장하는 방향을 제2 방향이라고 할 때,
    상기 제1 방향으로는, 상기 B 방전셀 또는 상기 R 방전셀 중 어느 하나가 상기 G 방전셀과 함께 하나의 화소를 이루도록, 방전셀들이 배치되며,
    상기 제2 방향으로는, 상기 제2 방향으로 인접한 G 방전셀들이 제1 방향으로 방전셀 피치의 1/2 만큼씩 이격되도록, 방전셀들이 배치되는 플라즈마 디스플레이 패널.
  2. 제1 항에 있어서,
    상기 플라즈마 디스플레이 패널의 표시 영역 내에 있는 상기 R 방전셀, 상기 G 방전셀, 및 상기 B 방전셀의 전체 개수비가 대략 1:2:1인 플라즈마 디스플레이 패널.
  3. 제1 항에 있어서,
    상기 격벽은 사각 격벽인 플라즈마 디스플레이 패널.
  4. 제1 항에 있어서,
    상기 복수 개의 유지 전극은 각 방전셀마다 서로 평행하게 배치된 X 전극과 Y 전극을 구비하는 플라즈마 디스플레이 패널.
  5. 제4 항에 있어서,
    상기 복수 개의 유지 전극의 X 전극들과 Y 전극들은 제2 방향으로 X1, Y1, Y2, X2, X3, Y3, Y4, X4, ..., Xn-3, Yn-3, Yn-2, Xn-2, Xn-1, Yn-1, Yn, Xn의 순서로 배치되는 플라즈마 디스플레이 패널.
  6. 제4 항에 있어서,
    상기 복수 개의 유지 전극의 X 전극들과 Y 전극들은 제2 방향으로 X1, Y1, X2, Y2, X3, Y3, X4, Y4, ..., , Xn-3, Yn-3, Xn-2, Yn-2, Xn-1, Yn-1, Xn, Yn의 순서로 배치되는 플라즈마 디스플레이 패널.
  7. 제5 항 또는 제6 항에 있어서,
    상기 제2 방향으로 인접한 두 개의 방전셀들에 대응하게 배치되는 두 개의 Y 전극들은, 상기 두 개의 Y 전극들에 하나의 스캔 신호가 동시에 인가되도록, 서로 전기적으로 연결된 플라즈마 디스플레이 패널.
  8. 제1 항에 있어서,
    상기 복수 개의 유지 전극은 제2 방향으로 인접한 두 방전셀의 각각에 배치되는 X 전극들 및 상기 인접한 두 방전셀들에 공통되게 배치되는 Y 전극을 구비하는 플라즈마 디스플레이 패널.
  9. 제1 항에 있어서,
    제1 방향으로 연장하는 어느 한 행의 방전셀들은 B, G, R, G, B, G, ...의 순서로 배치되고, 상기 어느 한 행과 인접한 다른 행의 대응하는 방전셀들은 R, G, B, G, R, G, ...의 순서로 배치되는 플라즈마 디스플레이 패널.
  10. 제1 항에 있어서,
    제1 방향으로 연장하는 어느 한 행의 방전셀들은 B, G, R, G, B, G, ...의 순서로 배치되고, 상기 어느 한 행과 인접한 다른 행의 대응하는 방전셀들은 B, G, R, G, B, G, ...의 순서로 배치되는 플라즈마 디스플레이 패널.
  11. 제1 항에 있어서,
    플라즈마 디스플레이 패널의 중심을 통과하는 제1 방향 축을 기준으로 제2 방향으로 연장하는 어드레스 전극들이 상부와 하부로 나뉘어 배치되고, 상부의 어드레스 전극들과 하부의 어드레스 전극들에는 독립적으로 어드레스 신호가 인가되는 플라즈마 디스플레이 패널.
  12. 제11 항에 있어서,
    플라즈마 디스플레이 패널의 중심을 통과하는 제1 방향 축을 기준으로 대응되는 상부와 하부 각각의 Y 전극들은 서로 전기적으로 연결되고, 동일한 스캔 신호가 인가되도록 구성된 플라즈마 디스플레이 패널.
KR1020080072430A 2008-07-24 2008-07-24 플라즈마 디스플레이 패널 KR20100011284A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020080072430A KR20100011284A (ko) 2008-07-24 2008-07-24 플라즈마 디스플레이 패널
US12/506,134 US20100020049A1 (en) 2008-07-24 2009-07-20 Plasma display panel
CN200910151141A CN101635243A (zh) 2008-07-24 2009-07-23 等离子体显示面板
JP2009172428A JP2010034053A (ja) 2008-07-24 2009-07-23 プラズマディスプレイパネル

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080072430A KR20100011284A (ko) 2008-07-24 2008-07-24 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20100011284A true KR20100011284A (ko) 2010-02-03

Family

ID=41568200

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080072430A KR20100011284A (ko) 2008-07-24 2008-07-24 플라즈마 디스플레이 패널

Country Status (4)

Country Link
US (1) US20100020049A1 (ko)
JP (1) JP2010034053A (ko)
KR (1) KR20100011284A (ko)
CN (1) CN101635243A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019078501A1 (ko) * 2017-10-17 2019-04-25 삼성전자주식회사 마이크를 통해 획득한 오디오 신호의 크기에 기반하여 마이크의 오류 발생 여부를 결정하기 위한 방법 및 그 전자 장치

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100127434A1 (en) * 2008-11-25 2010-05-27 Rene Broos Extruding organic polymers
US8440297B2 (en) * 2008-11-25 2013-05-14 Dow Global Technologies Llc Polymer organoclay composites
US20100129641A1 (en) * 2008-11-25 2010-05-27 Lopez Leonardo C Polymer carbon composites
US9828267B1 (en) * 2011-09-06 2017-11-28 Liberty Evans, Llc MBR frame

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6188374B1 (en) * 1997-03-28 2001-02-13 Lg Electronics, Inc. Plasma display panel and driving apparatus therefor
JP2001210241A (ja) * 2000-01-28 2001-08-03 Fujitsu Ltd プラズマディスプレイパネル
JP3741416B2 (ja) * 2000-04-11 2006-02-01 パイオニア株式会社 ディスプレイパネルの駆動方法
US6853136B2 (en) * 2001-08-20 2005-02-08 Samsung Sdi Co., Ltd. Plasma display panel having delta discharge cell arrangement
TWI222657B (en) * 2003-08-27 2004-10-21 Au Optronics Corp Plasma display panel
US7012371B2 (en) * 2003-11-07 2006-03-14 Au Optronics Corporation Plasma display panel structure with shielding layer
US20080117231A1 (en) * 2006-11-19 2008-05-22 Tom Kimpe Display assemblies and computer programs and methods for defect compensation

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019078501A1 (ko) * 2017-10-17 2019-04-25 삼성전자주식회사 마이크를 통해 획득한 오디오 신호의 크기에 기반하여 마이크의 오류 발생 여부를 결정하기 위한 방법 및 그 전자 장치

Also Published As

Publication number Publication date
JP2010034053A (ja) 2010-02-12
US20100020049A1 (en) 2010-01-28
CN101635243A (zh) 2010-01-27

Similar Documents

Publication Publication Date Title
JP3470629B2 (ja) 面放電型プラズマディスプレイパネル
JP3688055B2 (ja) 面放電型pdp
US6992645B2 (en) Method and apparatus for driving plasma display panel
KR20100011284A (ko) 플라즈마 디스플레이 패널
US6208082B1 (en) Method for driving surface discharge type plasma display panel
JPH11272232A (ja) プラズマディスプレイパネル及びそれを利用した装置
JP3591971B2 (ja) Ac型pdp及びその駆動方法
JP2000223034A (ja) プラズマディスプレイパネル
EP1944742B1 (en) Plasma display and driving method thereof
JP2002215082A (ja) 画像表示パネルおよびその駆動方法
JPH11238462A (ja) プラズマディスプレイパネル
KR20070059943A (ko) 플라즈마 디스플레이 장치
JP4650569B2 (ja) プラズマディスプレイ装置
KR100300415B1 (ko) 면방전형 플라즈마 표시 패널 및 그 구동방법
US7499005B2 (en) Plasma display panel and driving method thereof
US7586466B2 (en) Display panel including an improved electrode structure
KR100277643B1 (ko) 면방전형 플라즈마 표시 패널의 구동 방법
JP3436223B2 (ja) プラズマディスプレイ装置及びその駆動方法
US20060113920A1 (en) Plasma display panel and drive method thereof
JP3764897B2 (ja) プラズマディスプレイパネルの駆動方法
JP2010170758A (ja) プラズマディスプレイパネル
JPWO2007105480A1 (ja) プラズマディスプレイ装置
JPWO2007102329A1 (ja) プラズマディスプレイ装置
WO2009098733A1 (ja) プラズマディスプレイパネル
WO2010049975A1 (ja) プラズマディスプレイパネル

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application