KR20090105827A - 충방전 제어 회로 및 배터리 장치 - Google Patents

충방전 제어 회로 및 배터리 장치 Download PDF

Info

Publication number
KR20090105827A
KR20090105827A KR1020090025894A KR20090025894A KR20090105827A KR 20090105827 A KR20090105827 A KR 20090105827A KR 1020090025894 A KR1020090025894 A KR 1020090025894A KR 20090025894 A KR20090025894 A KR 20090025894A KR 20090105827 A KR20090105827 A KR 20090105827A
Authority
KR
South Korea
Prior art keywords
battery
charge
voltage
cell balance
terminal
Prior art date
Application number
KR1020090025894A
Other languages
English (en)
Other versions
KR101442855B1 (ko
Inventor
무네하루 가와나
아츠시 사쿠라이
가즈아키 사노
도시유키 고이케
요시히사 단게
Original Assignee
세이코 인스트루 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세이코 인스트루 가부시키가이샤 filed Critical 세이코 인스트루 가부시키가이샤
Publication of KR20090105827A publication Critical patent/KR20090105827A/ko
Application granted granted Critical
Publication of KR101442855B1 publication Critical patent/KR101442855B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0013Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries acting upon several batteries simultaneously or sequentially
    • H02J7/0014Circuits for equalisation of charge between batteries
    • H02J7/0016Circuits for equalisation of charge between batteries using shunting, discharge or bypass circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/44Methods for charging or discharging
    • H01M10/441Methods for charging or discharging for several batteries or cells simultaneously or sequentially
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/00302Overcharge protection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/0031Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits using battery or load disconnect circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/10Energy storage using batteries

Abstract

(과제) 배터리의 충전 부족을 더 방지할 수 있는 충방전 제어 회로 및 배터리 장치를 제공한다.
(해결 수단) 충방전 제어 회로 (10) 의 대량 생산시의 제조 편차에 의해, 어느 충방전 제어 회로의 과충전 검출 전압이 셀 밸런스 (셀 밸런스) 시기 검출 전압보다 낮아져도, 셀 밸런스 시기의 검출이 각 배터리의 충전 정지보다 먼저 행해진다. 즉, 셀 밸런스 제어 후, 각 배터리의 충전이 정지된다. 따라서, 각 배터리의 충전 부족을 더 방지할 수 있다.
충방전 제어 회로, 배터리 장치

Description

충방전 제어 회로 및 배터리 장치{CHARGING AND DISCHARGING CONTROL CIRCUIT AND BATTERY DEVICE}
본 발명은 배터리의 충방전을 제어하는 충방전 제어 회로 및 배터리 장치에 관한 것이다.
현재, 각종 휴대형 전자 기기가 보급되어 있다.
휴대형 전자 기기는 휴대형 전자 기기에 전원 전압을 공급하는 배터리 장치를 갖고, 배터리 장치는 배터리 및 배터리의 충방전을 제어하는 충방전 제어 회로를 구비한다.
충방전 제어 회로에서는, 배터리가 충전되어, 배터리의 전지 전압이 높아지고, 전지 전압이 과충전 검출 전압보다 높아지면, 배터리의 과충전 상태가 검출된다. 그 후, 충전 정지의 제어가 행해진다. 배터리가 충전되어, 배터리의 전지 전압이 높아지고, 전지 전압이 셀 밸런스 시기 검출 전압보다 높아지면, 배터리의 셀 밸런스 시기가 검출된다. 그 후, 셀 밸런스 제어가 행해진다. 그러면, 충전시에 하나의 배터리의 전지 전압이 높아져 과충전 상태가 되어 다른 배터리가 충전 부족해지는 것이 완화된다 (예를 들어, 특허 문헌 1 참조).
특허 문헌 1 : 일본 공개특허공보 2004-088878호
그러나, 충방전 제어 회로의 대량 생산시의 제조 편차에 의해, 어느 충방전 제어 회로의 과충전 검출 전압이 셀 밸런스 시기 검출 전압보다 낮아지는 경우가 있다. 그러면, 각 배터리의 충전 정지가 셀 밸런스 시기의 검출보다 먼저 행해진다. 즉, 각 배터리의 전지 전압이 각각 상이한 상태로 각 배터리의 충전이 정지된다.
따라서, 셀 밸런스 제어를 확실하게 행하고, 각 배터리의 충전 부족을 더 방지할 수 있는 충방전 제어 회로 및 배터리 장치가 요구되고 있다.
본 발명은 상기 과제를 감안하여 이루어져, 배터리의 충전 부족을 더 방지할 수 있는 충방전 제어 회로 및 배터리 장치를 제공한다.
본 발명은 상기 과제를 해결하기 위해 배터리의 충방전을 제어하는 충방전 제어 회로에 있어서, 상기 배터리의 과충전 상태를 검출하는 과충전 검출 회로와, 상기 배터리의 충전 속도를 느리게 제어하는 셀 밸런스 제어를 행하는 셀 밸런스 시기를 검출하는 셀 밸런스 시기 검출 회로와, 상기 셀 밸런스 시기가 검출되었을 때에 상기 배터리의 과충전 상태가 검출되면, 상기 배터리의 충전이 정지되도록 상기 배터리의 충전 경로에 형성되는 충전 정지용 스위치를 오프로 제어하는 제어 회로를 구비하는 것을 특징으로 하는 충방전 제어 회로를 제공한다.
또, 본 발명은 상기 과제를 해결하기 위해 복수의 배터리, 및, 복수의 상기 배터리의 충방전을 각각 제어하는 복수의 충방전 제어 회로를 구비하는 배터리 장치에 있어서, 상기 배터리의 과충전 상태를 검출하는 과충전 검출 회로와, 셀 밸런스 제어용 스위치를 온시켜 상기 배터리를 방전시킴으로써 상기 배터리의 충전 속도를 느리게 제어하는 셀 밸런스 제어를 행하는 셀 밸런스 시기를 검출하는 셀 밸런스 시기 검출 회로와, 상기 셀 밸런스 시기가 검출되었을 때에 상기 배터리의 과충전 상태가 검출되면, 충전 정지용 스위치가 오프되어 상기 배터리의 충전이 정지되도록 상기 충전 정지용 스위치를 오프로 제어하는 제어 회로를 갖는 복수의 상기 충방전 제어 회로와, 또한 복수의 상기 배터리와, 상기 배터리에 병렬 접속하는 복수의 상기 셀 밸런스 제어용 스위치와, 상기 배터리의 충전 경로에 형성되는 상기 충전 정지용 스위치를 구비하는 것을 특징으로 하는 배터리 장치를 제공한다.
본 발명에서는 충방전 제어 회로의 대량 생산시의 제조 편차에 의해, 어느 충방전 제어 회로의 과충전 검출 전압이 셀 밸런스 시기 검출 전압보다 낮아져도, 셀 밸런스 시기의 검출이 각 배터리의 충전 정지보다 먼저 행해진다. 즉, 셀 밸런스 제어 후, 각 배터리의 충전이 정지된다. 따라서, 각 배터리의 충전 부족을 더 방지할 수 있다.
이하, 본 발명의 실시형태를 도면을 참조하여 설명한다.
먼저, 배터리 장치의 구성에 대해 설명한다. 도 1 은 배터리 장치를 나타내는 블록도이다.
배터리 장치는 충방전 제어 회로 (10), NMOS 트랜지스터 (셀 밸런스 (셀 밸런스) 제어용 스위치) (11), 저항 (12) 및 배터리 (13) 를 구비한다. 배터리 장치는 충방전 제어 회로 (20), NMOS 트랜지스터 (셀 밸런스 제어용 스위치) (21), 저항 (22) 및 배터리 (23) 를 구비한다. 배터리 장치는 충방전 제어 회로 (30), NMOS 트랜지스터 (셀 밸런스 제어용 스위치) (31), 저항 (32), 배터리 (33) 및 용량 (34) 을 구비한다. 배터리 장치는 PNP 바이폴러 트랜지스터 (40), PNP 바이폴러 트랜지스터 (50), NMOS 트랜지스터 (충전 정지용 스위치) (60), NMOS 트랜지스터 (방전 정지용 스위치) (70), 저항 (80) 및 저항 (90) 을 구비한다. 또, 배터리 장치는 단자 (EB+) 및 단자 (EB-) 를 구비한다.
NMOS 트랜지스터 (60) 및 NMOS 트랜지스터 (70) 는 배터리 (13) 의 부극 (負極) 단자와 단자 (EB-) 사이에 차례로 형성된다. 즉, NMOS 트랜지스터 (60) 및 NMOS 트랜지스터 (70) 는 배터리 (33) 와 배터리 (23) 와 배터리 (13) 의 충방전 경로에 형성된다. 배터리 (33) 와 배터리 (23) 와 배터리 (13) 는 단자 (EB+) 와 단자 (EB-) 사이에 차례로 형성된다. 충전시에 단자 (EB+) 와 단자 (EB-) 사이에 충전기 (도시 생략) 가 접속된다. 방전시에 단자 (EB+) 와 단자 (EB-) 사이에 부하 (도시 생략) 가 접속된다.
충방전 제어 회로 (10) 는 전원 단자 (VDD) 가 배터리 (13) 의 정극 (正極) 단자에 접속되고, 접지 단자 (VSS) 가 배터리 (13) 의 부극 단자에 접속되고, 제어 단자 (C 셀 밸런스) 가 NMOS 트랜지스터 (11) 의 게이트에 접속되고, 제어 단자 (CO) 가 충방전 제어 회로 (20) 의 제어 단자 (CCO) 에 접속되고, 제어 단자 (DO) 가 충방전 제어 회로 (20) 의 제어 단자 (CDO) 에 접속된다. 또, 충방전 제어 회로 (10) 는 제어 단자 (CCO) 및 제어 단자 (CDO) 가 배터리 (13) 의 부극 단자에 형성된다. 충방전 제어 회로 (20) 는 전원 단자 (VDD) 가 배터리 (23) 의 정극 단자에 접속되고, 접지 단자 (VSS) 가 배터리 (23) 의 부극 단자에 접속되고, 제어 단자 (C 셀 밸런스) 가 NMOS 트랜지스터 (21) 의 게이트에 접속되고, 제어 단자 (CO) 가 충방전 제어 회로 (30) 의 제어 단자 (CCO) 에 접속되고, 제어 단자 (DO) 가 충방전 제어 회로 (30) 의 제어 단자 (CDO) 에 접속된다. 충방전 제어 회로 (30) 는 전원 단자 (VDD) 가 배터리 (33) 의 정극 단자에 접속되고, 접지 단자 (VSS) 가 배터리 (33) 의 부극 단자에 접속되고, 제어 단자 (C 셀 밸런스) 가 NMOS 트랜지스터 (31) 의 게이트에 접속되고, 제어 단자 (CO) 가 PNP 바이폴러 트랜지스터 (40) 의 베이스에 형성되고, 제어 단자 (DO) 가 PNP 바이폴러 트랜지스터 (50) 의 베이스에 형성된다. 또, 충방전 제어 회로 (30) 는 제어 단자 (CT) 가 배터리 (33) 의 부극 단자에 용량 (34) 을 통하여 접속된다.
NMOS 트랜지스터 (11) 는 소스가 배터리 (13) 의 부극 단자에 접속되고, 드레인이 배터리 (13) 의 정극 단자에 저항 (12) 을 통하여 접속된다. 즉, NMOS 트랜지스터 (11) 는 배터리 (13) 에 병렬 접속된다. NMOS 트랜지스터 (21) 는 소스가 배터리 (23) 의 부극 단자에 접속되고, 드레인이 배터리 (23) 의 정극 단자에 저항 (22) 을 통하여 접속된다. 즉, NMOS 트랜지스터 (21) 는 배터리 (23) 에 병렬 접속된다. NMOS 트랜지스터 (31) 는 소스가 배터리 (33) 의 부극 단자에 접속되고, 드레인이 배터리 (33) 의 정극 단자에 저항 (32) 을 통하여 접속된 다. 즉, NMOS 트랜지스터 (31) 는 배터리 (33) 에 병렬 접속된다.
PNP 바이폴러 트랜지스터 (40) 는 에미터가 단자 (EB+) 에 접속되고, 콜렉터가 NMOS 트랜지스터 (60) 의 게이트에 접속되고, 또한 콜렉터가 단자 (EB-) 에 저항 (80) 을 통하여 접속된다. PNP 바이폴러 트랜지스터 (50) 는 에미터가 단자 (EB+) 에 접속되고, 콜렉터가 NMOS 트랜지스터 (70) 의 게이트에 접속되고, 또한 콜렉터가 배터리 (13) 의 부극 단자에 저항 (90) 을 통하여 접속된다.
다음으로, 충방전 제어 회로 (10) 의 구성에 대해 설명한다. 도 2 는 충방전 제어 회로를 나타내는 블록도이다.
충방전 제어 회로 (10) 는 분압 회로 (101a ∼ 103a), 기준 전압 회로 (101b ∼ 103b), 과충전 검출 콤퍼레이터 (101), 셀 밸런스 시기 검출 콤퍼레이터 (102), 과방전 검출 콤퍼레이터 (103), AND 회로 (104), OR 회로 (105 ∼ 106) 및 논리 회로 (107) 를 구비한다. 또, 충방전 제어 회로 (10) 는 제어 단자 (DO), 제어 단자 (CO), 제어 단자 (C 셀 밸런스), 제어 단자 (CDO), 제어 단자 (CCO), 제어 단자 (CT), 전원단자 (VDD) 및 접지 단자 (VSS) 를 구비한다.
여기서, 분압 회로 (101a) 와 기준 전압 회로 (101b) 와 과충전 검출 콤퍼레이터 (101) 는 과충전 검출 회로를 구성한다. 분압 회로 (102a) 와 기준 전압회로 (102b) 와 셀 밸런스 시기 검출 콤퍼레이터 (102) 는 셀 밸런스 시기 검출 회로를 구성한다. 분압 회로 (103a) 와 기준 전압 회로 (103b) 와 과방전 검출 콤퍼레이터 (103) 는 과방전 검출 회로를 구성한다. AND 회로 (104) 와 OR 회로 (105 ∼ 106) 와 논리 회로 (107) 는 제어 회로를 구성한다.
과충전 검출 회로는 배터리 (13) 의 과충전 상태를 검출한다. 셀 밸런스 시기 검출 회로는 NMOS 트랜지스터 (11) 를 온시켜 배터리 (13) 를 방전시킴으로써 배터리 (13) 의 충전 속도를 느리게 제어하는 셀 밸런스 제어를 행하는 셀 밸런스 시기를 검출한다. 과방전 검출 회로는 배터리 (13) 의 과방전 상태를 검출한다. 제어 회로는 셀 밸런스 시기가 검출되었을 때에 배터리 (13) 의 과충전 상태가 검출되면, NMOS 트랜지스터 (60) 가 오프되어 배터리 (13) 의 충전이 정지되도록 NMOS 트랜지스터 (60) 를 오프로 제어한다.
분압 회로 (101a ∼ 103a) 는 전원 단자 (VDD) 와 접지 단자 (VSS) 사이에 형성된다. 기준 전압 회로 (101b) 는 과충전 검출 콤퍼레이터 (101) 의 반전 입력 단자와 접지 단자 (VSS) 사이에 형성된다. 기준 전압 회로 (102b) 는 셀 밸런스 시기 검출 콤퍼레이터 (102) 의 반전 입력 단자와 접지 단자 (VSS) 사이에 형성된다. 기준 전압 회로 (103b) 는 과방전 검출 콤퍼레이터 (103) 의 비반전 입력 단자와 접지 단자 (VSS) 사이에 형성된다. 과충전 검출 콤퍼레이터 (101) 는 비반전 입력 단자가 분압 회로 (101a) 의 출력 단자에 접속되고, 출력 단자가 AND 회로 (104) 의 제 1 입력 단자에 접속된다. 셀 밸런스 시기 검출 콤퍼레이터 (102) 는 비반전 입력 단자가 분압 회로 (102a) 의 출력 단자에 접속되고, 출력 단자가 AND 회로 (104) 의 제 2 입력 단자 및 논리 회로 (107) 의 제 2 입력 단자에 접속된다. 과방전 검출 콤퍼레이터 (103) 는 반전 입력 단자가 분압 회로 (103a) 의 출력 단자에 접속되고, 출력 단자가 OR 회로 (106) 의 제 1 입력 단자에 접속된다. AND 회로 (104) 는 출력 단자가 OR 회로 (105) 의 제 1 입력 단자에 접속된다. OR 회로 (105) 는 제 2 입력 단자가 제어 단자 (CCO) 에 접속되고, 출력 단자가 논리 회로 (107) 의 제 1 입력 단자에 접속된다. OR 회로 (106) 는 제 2 입력 단자가 제어 단자 (CDO) 에 접속되고, 출력 단자가 논리 회로 (107) 의 제 3 입력 단자에 접속된다. 논리 회로 (107) 는 제 4 입력 단자가 제어 단자 (CT) 에 접속되고, 제 1 출력 단자가 제어 단자 (CO) 에 접속되고, 제 2 출력 단자가 제어 단자 (C 셀 밸런스) 에 접속되고, 제 3 출력 단자가 제어 단자 (DO) 에 접속된다.
다음으로, 배터리 장치의 동작에 대해 설명한다.
셀 밸런스 제어가 행해지고 있고, 배터리 (13) 가 과충전 상태가 되고, 지연 시간 (ΔTC) 이 경과하면, 충방전 제어 회로 (10) 의 제어 단자 (CO) 의 전압은 하이가 된다. 그러면, 충방전 제어 회로 (20) 의 제어 단자 (CO) 의 전압도 하이가 되고, 충방전 제어 회로 (30) 의 제어 단자 (CO) 의 전압도 하이가 된다. 그러면, PNP 바이폴러 트랜지스터 (40) 가 오프되고, NMOS 트랜지스터 (60) 의 게이트 전압 (Vg60) 이 저항 (80) 에 의해 풀다운되어 로우가 되고, NMOS 트랜지스터 (60) 가 오프된다. 따라서, NMOS 트랜지스터 (60) 의 기생 다이오드에 의해 방전 전류는 흐르지만, 충전 전류는 흐르지 않게 된다. 즉, 충전 정지의 제어가 행해진다.
배터리 (13) 가 셀 밸런스 시기가 되면, 충방전 제어 회로 (10) 의 제어 단자 (C 셀 밸런스) 의 전압은 하이가 된다. 그러면, NMOS 트랜지스터 (11) 가 온된다. 따라서, 배터리 (13) 는 저항 (12) 및 NMOS 트랜지스터 (11) 를 통하 여 방전된다. 즉, 셀 밸런스 제어가 행해진다. 그러면 충전시에 배터리 (13) 의 전지 전압 (V13) 이 높아져 과충전 상태가 되어 다른 배터리가 충전 부족이 되는 것이 완화된다.
배터리 (13) 가 과방전 상태가 되어, 지연 시간이 경과하면, 충방전 제어 회로 (10) 의 제어 단자 (DO) 의 전압은 하이가 된다. 그러면 충방전 제어 회로 (20) 의 제어 단자 (DO) 의 전압도 하이가 되고, 충방전 제어 회로 (30) 의 제어 단자 (DO) 의 전압도 하이가 된다. 그러면, PNP 바이폴러 트랜지스터 (50) 가 오프되고, NMOS 트랜지스터 (70) 의 게이트 전압이 저항 (90) 에 의해 풀다운되어 로우가 되고, NMOS 트랜지스터 (70) 가 오프된다. 따라서, NMOS 트랜지스터 (70) 의 기생 다이오드에 의해 충전 전류는 흐르지만, 방전 전류는 흐르지 않게 된다. 즉, 방전 정지의 제어가 행해진다.
다음으로, 충방전 제어 회로 (10) 의 동작에 대해 설명한다.
배터리 (13) 가 충전되어, 전원 단자 (VDD) 의 전압이 높아진다. 이에 따라, 분압 회로 (101a) 의 출력 전압도 높아져 기준 전압 회로 (101b) 의 기준 전압보다 높아지면 (전지 전압 (V13) 이 과충전 검출 전압보다 높아지면), 과충전 검출 콤퍼레이터 (101) 의 출력 전압은 하이가 되어, 배터리 (13) 의 과충전 상태가 검출된다. 이 때, 셀 밸런스 시기 검출 콤퍼레이터 (102) 의 출력 전압이 하이이며, 셀 밸런스 제어가 행해지고 있는 경우만 AND 회로 (104) 의 출력 전압이 하이가 되고, OR 회로 (105) 의 출력 전압도 하이가 된다. 즉, 셀 밸런스 제어가 행해지고 있는 경우만 제어 단자 (CO) 의 전압은 하이가 된다.
또, 제어 단자 (CCO) 의 출력 전압이 하이가 되면, 다른 배터리에서 배터리의 과충전 상태가 검출되고 있다. 이 때, 셀 밸런스 시기 검출 콤퍼레이터 (102) 의 출력 전압이 하이이며, 셀 밸런스 제어가 행해지고 있는 경우만 AND 회로 (104) 의 출력 전압이 하이가 되고, OR 회로 (105) 의 출력 전압도 하이가 된다.
충방전 제어 회로 (30) 의 경우에는, 용량 (34) 및 논리 회로 (107) 에 의한 지연 시간 (ΔTC) 이 경과하면, 제어 단자 (CO) 의 전압이 하이가 된다.
여기서, 셀 밸런스 시기 검출 전압이 과충전 검출 전압보다 낮은 경우의 셀 밸런스 시기 검출의 동작을 설명한다.
배터리 (13) 가 충전되어, 전원 단자 (VDD) 의 전압이 높아진다. 이에 따라, 분압 회로 (102a) 의 출력 전압도 높아져 기준 전압 회로 (102b) 의 기준 전압보다 높아지면 (전지 전압 (V13) 이 셀 밸런스 시기 검출 전압보다 높아지면), 셀 밸런스 시기 검출 콤퍼레이터 (102) 의 출력 전압은 하이가 되고, 배터리 (13) 의 셀 밸런스 시기가 검출된다. 논리 회로 (107) 에 의해, 제어 단자 (C 셀 밸런스) 의 전압도 하이가 된다.
또, 배터리 (13) 가 방전되어, 전원 단자 (VDD) 의 전압이 낮아진다. 이에 따라, 분압 회로 (103a) 의 출력 전압도 낮아져 기준 전압 회로 (103b) 의 기준 전압보다 낮아지면 (전지 전압 (V13) 이 과방전 검출 전압보다 낮아지면), 과방전 검출 콤퍼레이터 (103) 의 출력 전압은 하이가 되어, 배터리 (13) 의 과방전 상태가 검출된다. 그러면, OR 회로 (106) 의 출력 전압이 하이가 되고, 제어 단자 (DO) 의 전압도 하이가 된다.
또, 제어 단자 (CDO) 의 출력 전압이 하이가 되면, 다른 배터리에서 배터리의 과방전 상태가 검출되고 있다. 그러면, OR 회로 (106) 의 출력 전압이 하이가 되고, 제어 단자 (DO) 의 전압도 하이가 된다. 충방전 제어 회로 (30) 의 경우에는, 용량 (34) 및 논리 회로 (107) 에 의한 지연 시간이 경과하면, 제어 단자 (DO) 의 전압도 하이가 된다.
다음으로, 배터리 (13) 와 배터리 (23) 와 배터리 (33) 의 과충전 검출 전압이 동일하고, 배터리 (13) 와 배터리 (23) 와 배터리 (33) 의 셀 밸런스 시기 검출 전압이 동일하고, 전자의 전압이 후자의 전압보다 높은 경우의 배터리 장치의 동작 에 대해 설명한다. 도 3 은 시간에 대한 각 배터리의 전압을 나타내는 타임 차트이다.
시간 (T0) 에 있어서, 충전기 (도시 생략) 가 단자 (EB+) 와 단자 (EB-) 사이에 접속되어, 충전기가 배터리 (13) 와 배터리 (23) 와 배터리 (33) 를 충전하기 시작한다. 따라서, 전지 전압 (V13) 과 전지 전압 (V23) 과 전지 전압 (V33) 이 높아진다.
시간 (T1) 에 있어서, 전지 전압 (V23) 이 배터리 (23) 의 셀 밸런스 시기 검출 전압 이상이 되고, 전압 V 셀 밸런스 (20) 가 하이가 되어, NMOS 트랜지스터 (21) 가 온되고, 배터리 (23) 는 저항 (22) 및 NMOS 트랜지스터 (21) 를 통하여 방전된다. 즉, 배터리 (23) 의 충전 속도가 느려진다.
시간 (T2) 에 있어서, 상기와 동일하게 배터리 (13) 의 충전 속도가 느려진다.
시간 (T3) 에 있어서, 상기와 동일하게 배터리 (33) 의 충전 속도가 느려진다.
시간 (T4) 에 있어서, 전지 전압 (V23) 이 배터리 (23) 의 과충전 검출 전압 이상이 된다.
시간 (T5) 에 있어서, 지연 시간 (ΔTC) 이 시간 (T4) 에서 시간 (T5) 까지 경과한다. 충방전 제어 회로 (20) 의 제어 단자 (CO) 의 전압이 하이가 되고, 충방전 제어 회로 (30) 의 제어 단자 (CO) 의 전압도 하이가 된다. 그러면, PNP 바이폴러 트랜지스터 (40) 가 오프되고, NMOS 트랜지스터 (60) 의 게이트 전압 (Vg60) 이 로우가 되고, NMOS 트랜지스터 (60) 가 오프된다. 따라서, 배터리 (13) 는 저항 (12) 및 NMOS 트랜지스터 (11) 를 통하여 방전되고, 배터리 (23) 는 저항 (22) 및 NMOS 트랜지스터 (21) 를 통하여 방전되고, 배터리 (33) 는 저항 (32) 및 NMOS 트랜지스터 (31) 를 통하여 방전되고 있고, NMOS 트랜지스터 (60) 의 기생 다이오드에 의해 방전 전류는 흐르지만, 충전 전류는 흐르지 않게 되기 때문에, 전지 전압 (V13) 과 전지 전압 (V23) 과 전지 전압 (V33) 은 낮아진다.
시간 (T6) 에 있어서, 전지 전압 (V33) 이 배터리 (33) 의 셀 밸런스 시기 검출 해제 전압 미만이 되고, 전압 V 셀 밸런스 (30) 가 로우가 되고, NMOS 트랜지스터 (31) 가 오프되고, 배터리 (33) 는 저항 (32) 및 NMOS 트랜지스터 (31) 를 통하여 방전되지 않게 된다. 따라서, 전지 전압 (V33) 은 배터리 (33) 의 셀 밸런스 시기 검출 해제 전압에서 일정해진다.
시간 (T7) 에 있어서, 상기와 동일하게, 전지 전압 (V13) 은 배터리 (13) 의 셀 밸런스 시기 검출 해제 전압에서 일정해진다.
시간 (T8) 에 있어서, 상기와 동일하게, 전지 전압 (V23) 은 배터리 (23) 의 셀 밸런스 시기 검출 해제 전압에서 일정해진다.
다음으로, 배터리 (13) 와 배터리 (33) 의 과충전 검출 전압이 배터리 (23) 의 셀 밸런스 시기 검출 전압과 동일하고, 배터리 (13) 와 배터리 (33) 의 셀 밸런스 시기 검출 전압이 배터리 (23) 의 과충전 검출 전압과 동일하고, 전자의 전압이 후자의 전압보다 높은 경우의 배터리 장치의 동작에 대해 설명한다. 도 4 는 시간에 대한 각 배터리의 전압을 나타내는 타임 차트이다.
시간 (T0) 에 있어서, 충전기 (도시 생략) 가 단자 (EB+) 와 단자 (EB-) 사이에 접속되어, 충전기가 배터리 (13) 와 배터리 (23) 와 배터리 (33) 를 충전하기 시작한다. 따라서, 전지 전압 (V13) 과 전지 전압 (V23) 과 전지 전압 (V33) 이 높아진다.
시간 (T1) 에 있어서, 전지 전압 (V23) 이 배터리 (23) 의 과충전 검출 전압 이상이 된다. 그러나, 셀 밸런스 제어가 행해지지 않기 때문에, 충전 정지의 제어는 행해지지 않는다.
시간 (T2) 에 있어서, 전지 전압 (V13) 이 배터리 (13) 의 셀 밸런스 시기 검출 전압 이상이 되고, 전압 V 셀 밸런스 (10) 가 하이가 되고, NMOS 트랜지스터 (11) 가 온되고, 배터리 (13) 는 저항 (12) 및 NMOS 트랜지스터 (11) 를 통하여 방전된다. 즉, 배터리 (13) 의 충전 속도가 느려진다.
시간 (T3) 에 있어서, 상기와 동일하게, 배터리 (23) 의 충전 속도가 느려진 다. 또한, 이 때, 전지 전압 (V23) 이 배터리 (23) 의 과충전 검출 전압 이상으로 된 것으로 간주된다.
시간 (T4) 에 있어서, 상기와 동일하게, 배터리 (33) 의 충전 속도가 느려진다.
시간 (T5) 에 있어서, 지연 시간 (ΔTC) 이 시간 (T4) 에서 시간 (T5) 까지 경과한다. 충방전 제어 회로 (20) 의 제어 단자 (CO) 의 전압이 하이가 되고, 충방전 제어 회로 (30) 의 제어 단자 (CO) 의 전압도 하이가 된다. 그러면, PNP 바이폴러 트랜지스터 (40) 가 오프되고, NMOS 트랜지스터 (60) 의 게이트 전압 (Vg60) 이 로우가 되고, NMOS 트랜지스터 (60) 가 오프된다. 따라서, 배터리 (13) 는 저항 (12) 및 NMOS 트랜지스터 (11) 를 통하여 방전되고, 배터리 (23) 는 저항 (22) 및 NMOS 트랜지스터 (21) 를 통하여 방전되고, 배터리 (33) 는 저항 (32) 및 NMOS 트랜지스터 (31) 를 통하여 방전되고 있어, NMOS 트랜지스터 (60) 의 기생 다이오드에 의해 방전 전류는 흐르지만, 충전 전류는 흐르지 않게 되기 때문에, 전지 전압 (V13) 과 전지 전압 (V23) 과 전지 전압 (V33) 은 낮아진다.
시간 (T6) 에 있어서, 전지 전압 (V33) 이 배터리 (33) 의 셀 밸런스 시기 검출 해제 전압 미만이 되고, 전압 V 셀 밸런스 (30) 가 로우가 되고, NMOS 트랜지스터 (31) 가 오프되고, 배터리 (33) 는 저항 (32) 및 NMOS 트랜지스터 (31) 를 통하여 방전되지 않게 된다. 따라서, 전지 전압 (V33) 은 배터리 (33) 의 셀 밸런스 시기 검출 해제 전압에서 일정해진다.
시간 (T7) 에 있어서, 상기와 동일하게, 전지 전압 (V13) 은 배터리 (13) 의 셀 밸런스 시기 검출 해제 전압에서 일정해진다.
시간 (T8) 에 있어서, 상기와 동일하게, 전지 전압 (V23) 은 배터리 (23) 의 셀 밸런스 시기 검출 해제 전압에서 일정해진다.
이와 같이 하면, 충방전 제어 회로 (10) 의 대량 생산시의 제조 편차에 의해, 어느 충방전 제어 회로의 과충전 검출 전압이 셀 밸런스 시기 검출 전압보다 낮아져도, 셀 밸런스 시기의 검출이 각 배터리의 충전 정지보다 먼저 행해진다. 요컨데, 셀 밸런스 제어 후, 각 배터리의 충전이 정지된다. 따라서, 각 배터리의 충전 부족을 더 방지할 수 있다.
도 1 은 배터리 장치를 나타내는 블록도.
도 2 는 충방전 제어 회로를 나타내는 블록도.
도 3 은 시간에 대한 각 배터리의 전압을 나타내는 타임 차트.
도 4 는 시간에 대한 각 배터리의 전압을 나타내는 타임 차트.
부호의 설명
10 : 충방전 제어 회로
101 : 과충전 검출 콤퍼레이터
102 : 셀 밸런스 시기 검출 콤퍼레이터
103 : 과방전 검출 콤퍼레이터
104 : AND 회로
105 ∼ 106 : OR 회로
107 : 논리 회로
DO, CO, C 셀 밸런스, CDO, CCO, CT : 제어 단자
VDD : 전원 단자
VSS : 접지 단자
101a ∼ 103a : 분압 회로
101b ∼ 103b : 기준 전압 회로

Claims (2)

  1. 배터리의 충방전을 제어하는 충방전 제어 회로에 있어서,
    상기 배터리의 과충전 상태를 검출하는 과충전 검출 회로와,
    상기 배터리의 충전 속도를 느리게 제어하는 셀 밸런스 제어를 행하는 셀 밸런스 시기를 검출하는 셀 밸런스 시기 검출 회로와,
    상기 셀 밸런스 시기가 검출되었을 때에 상기 배터리의 과충전 상태가 검출되면, 상기 배터리의 충전이 정지되도록 상기 배터리의 충전 경로에 형성되는 충전 정지용 스위치를 오프로 제어하는 제어 회로를 구비하는 것을 특징으로 하는 충방전 제어 회로.
  2. 복수의 배터리, 및, 복수의 상기 배터리의 충방전을 각각 제어하는 복수의 충방전 제어 회로를 구비하는 배터리 장치에 있어서,
    상기 배터리의 과충전 상태를 검출하는 과충전 검출 회로와,
    셀 밸런스 제어용 스위치를 온시켜 상기 배터리를 방전시킴으로써 상기 배터리의 충전 속도를 느리게 제어하는 셀 밸런스 제어를 행하는 셀 밸런스 시기를 검출하는 셀 밸런스 시기 검출 회로와,
    상기 셀 밸런스 시기가 검출되었을 때에 상기 배터리의 과충전 상태가 검출되면, 충전 정지용 스위치가 오프되어 상기 배터리의 충전이 정지되도록 상기 충전 정지용 스위치를 오프로 제어하는 제어 회로를 갖는 복수의 상기 충방전 제어 회로 와,
    또한,
    복수의 상기 배터리와,
    상기 배터리에 병렬 접속하는 복수의 상기 셀 밸런스 제어용 스위치와,
    상기 배터리의 충전 경로에 형성되는 상기 충전 정지용 스위치를 구비하는 것을 특징으로 하는 배터리 장치.
KR1020090025894A 2008-04-01 2009-03-26 충방전 제어 회로 및 배터리 장치 KR101442855B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008094885A JP4965496B2 (ja) 2008-04-01 2008-04-01 充放電制御回路及びバッテリ装置
JPJP-P-2008-094885 2008-04-01

Publications (2)

Publication Number Publication Date
KR20090105827A true KR20090105827A (ko) 2009-10-07
KR101442855B1 KR101442855B1 (ko) 2014-09-23

Family

ID=41116082

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090025894A KR101442855B1 (ko) 2008-04-01 2009-03-26 충방전 제어 회로 및 배터리 장치

Country Status (6)

Country Link
US (1) US20090243543A1 (ko)
JP (1) JP4965496B2 (ko)
KR (1) KR101442855B1 (ko)
CN (1) CN101692582B (ko)
HK (1) HK1143007A1 (ko)
TW (1) TW201001872A (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101042833B1 (ko) * 2009-08-11 2011-06-20 삼성에스디아이 주식회사 셀 밸런싱 회로 및 이를 구비하는 이차전지
JP5535697B2 (ja) * 2010-03-10 2014-07-02 ラピスセミコンダクタ株式会社 電源制御装置及び電源制御システム
CA2834654A1 (en) * 2011-04-28 2012-11-01 Zoll Circulation, Inc. Battery management system for control of lithium power cells
US9142868B2 (en) * 2011-11-29 2015-09-22 Seiko Instruments Inc. Charge/discharge control circuit and battery device
JP5966373B2 (ja) * 2012-01-19 2016-08-10 住友電気工業株式会社 充電装置および電源装置
JP2013192394A (ja) * 2012-03-14 2013-09-26 Ricoh Co Ltd 充電制御回路及び電池装置
WO2012136171A2 (zh) * 2012-06-27 2012-10-11 华为终端有限公司 充放电管理装置及移动终端
US8901888B1 (en) 2013-07-16 2014-12-02 Christopher V. Beckman Batteries for optimizing output and charge balance with adjustable, exportable and addressable characteristics
KR101619268B1 (ko) * 2015-03-20 2016-05-10 포항공과대학교 산학협력단 배터리셀의 밸런싱 방법
KR102232116B1 (ko) * 2017-06-13 2021-03-25 주식회사 엘지화학 밸런싱 저항을 이용한 과전압 방지 시스템
US11539221B2 (en) * 2019-06-11 2022-12-27 Ablic Inc. Charge-discharge control circuit including cell balancing circuits, cell balance detection circuits, overcharge detection circuits, and a control circuit

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11234916A (ja) * 1998-02-16 1999-08-27 Rohm Co Ltd リチウムイオン電池パック
CN1165103C (zh) * 2002-01-07 2004-09-01 北京航空航天大学 一种串联电池组自动均衡充电装置
JP2004088878A (ja) * 2002-08-26 2004-03-18 Fdk Corp 集合電池保護回路
US6775922B2 (en) * 2002-11-07 2004-08-17 Wahl Clipper Corporation Hair dryer and attachment system
CN2722489Y (zh) * 2004-07-07 2005-08-31 青岛市家用电器研究所 串联电池组自动均衡充电系统
JP5113741B2 (ja) * 2006-04-13 2013-01-09 パナソニック株式会社 電池パックおよびその断線検知方法
KR101124803B1 (ko) * 2006-06-15 2012-03-23 한국과학기술원 전하 균일 장치 및 방법

Also Published As

Publication number Publication date
JP4965496B2 (ja) 2012-07-04
TWI377759B (ko) 2012-11-21
US20090243543A1 (en) 2009-10-01
CN101692582A (zh) 2010-04-07
TW201001872A (en) 2010-01-01
KR101442855B1 (ko) 2014-09-23
JP2009254008A (ja) 2009-10-29
HK1143007A1 (en) 2010-12-17
CN101692582B (zh) 2014-06-25

Similar Documents

Publication Publication Date Title
KR101442855B1 (ko) 충방전 제어 회로 및 배터리 장치
KR102244141B1 (ko) 배터리 관리 장치 및 방법
US7863863B2 (en) Multi-cell battery pack charge balance circuit
CN100474734C (zh) 电源装置
TWI436549B (zh) 先進可充電式電池系統,具有其之汽車,以及其之充電方法
JP6030817B2 (ja) バッテリ状態監視回路およびバッテリ装置
KR102052590B1 (ko) 배터리 관리 시스템 및 그 구동 방법
KR101660542B1 (ko) 충방전 제어 회로 및 충전식 전원 장치
JP2002078218A (ja) 充電回路、充放電回路及び電池パック
CN101552482A (zh) 充放电控制电路及电池装置
US8581556B2 (en) Protection circuit and battery pack having current varying circuit to vary current flowing through power terminal
KR101177455B1 (ko) 배터리 충전 장치, 배터리 팩, 배터리 충전 시스템 및 그충전 방법
JP2010273440A (ja) 直列接続電池組の充電回路
US20100231177A1 (en) Battery pack and charger system
US20160164314A1 (en) Power transfer circuit for achieving power transfer between stacked rechargeable battery cells
CN101252284B (zh) 半导体装置和充电式电源装置
US20150171638A1 (en) Charger for rechargeable battery and charging method thereof
US20080106235A1 (en) Battery protection circuits detection method and apparatus
JP2013074749A (ja) 過充電防止回路及び半導体装置
JP2003217675A (ja) リチウムイオン二次電池の充電方法及び装置
KR102183720B1 (ko) 배터리 셀집단의 충전시스템
JP4110858B2 (ja) 組電池の異常検出装置
CN219960183U (zh) 一种电池包及其充放电电路、储能装置
TWI538346B (zh) 運輸載具用之儲能元件的充放電系統
CN104953657A (zh) 一种充电控制电路及具有该充电控制电路的激光仪器

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170823

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180904

Year of fee payment: 5