KR20090062469A - 데이터 구동장치 및 이를 이용한 액정 표시장치 - Google Patents

데이터 구동장치 및 이를 이용한 액정 표시장치 Download PDF

Info

Publication number
KR20090062469A
KR20090062469A KR1020070129739A KR20070129739A KR20090062469A KR 20090062469 A KR20090062469 A KR 20090062469A KR 1020070129739 A KR1020070129739 A KR 1020070129739A KR 20070129739 A KR20070129739 A KR 20070129739A KR 20090062469 A KR20090062469 A KR 20090062469A
Authority
KR
South Korea
Prior art keywords
voltage
gray
divided
voltages
resistor
Prior art date
Application number
KR1020070129739A
Other languages
English (en)
Other versions
KR101274704B1 (ko
Inventor
민웅기
손용기
이주홍
송홍성
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070129739A priority Critical patent/KR101274704B1/ko
Priority to EP20080167970 priority patent/EP2071550A3/en
Priority to US12/292,536 priority patent/US8624937B2/en
Priority to CN2008101869907A priority patent/CN101458911B/zh
Publication of KR20090062469A publication Critical patent/KR20090062469A/ko
Application granted granted Critical
Publication of KR101274704B1 publication Critical patent/KR101274704B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0666Adjustment of display parameters for control of colour parameters, e.g. colour temperature
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 계조(Gray Scale)에 따른 색 온도(Color Temperature)를 보상할 수 있도록 한 데이터 구동장치 및 이를 이용한 액정 표시장치에 관한 것이다.
본 발명에 따른 데이터 구동장치는 입력되는 적색, 녹색 및 청색 데이터를 래치하는 디지털 처리부; 복수의 기준 감마전압과 제 1 및 제 2 전원을 이용하여 정극성 및 부극성의 청색용 계조전압들과 적색/녹색용 계조전압들 및 3색 공용 계조전압들을 생성하는 계조전압 생성부; 및 상기 정극성 및 부극성의 적색/녹색용 계조전압들과 상기 정극성 및 부극성의 3색 공용 계조전압들을 이용하여 상기 디지털 처리부로부터 공급되는 적색 및 녹색 래치 데이터 각각을 적색 및 녹색 화상신호로 변환함과 동시에 상기 정극성 및 부극성의 청색용 계조전압들과 상기 정극성 및 부극성의 3색 공용 계조전압들을 이용하여 상기 디지털 처리부로부터 공급되는 청색 래치 데이터를 청색 화상신호로 변환하는 아날로그 처리부를 포함하여 구성되는 것을 특징으로 한다.
계조전압, 화상신호, 디코더, 색 온도, 데이터 구동장치

Description

데이터 구동장치 및 이를 이용한 액정 표시장치{DATA DRIVING DEVICE AND LIQUID CRYSTAL DISPLAY DEVICE USING THE SAME}
본 발명은 데이터 구동장치 및 이를 이용한 액정 표시장치에 관한 것으로, 특히 계조(Gray Scale)에 따른 색 온도(Color Temperature)를 보상할 수 있도록 한 데이터 구동장치 및 이를 이용한 액정 표시장치에 관한 것이다.
일반적으로, 액정 표시장치는 두 기판 사이에 형성된 이방성 유전율을 가지는 액정 물질에 전계를 인가하고, 이 전계의 세기를 조절하여 광 투과율을 조절함으로써 원하는 화상을 표시한다.
이러한 일반적인 액정 표시장치는 적색(R), 녹색(G) 및 청색(B) 각각의 데이터 신호에 따른 적색, 녹색 및 청색 도트(Dot) 각각의 광투과율에 따라 계조를 표시한다. 이때, 적색, 녹색 및 청색 각각의 데이터 신호는 동일한 계조전압을 사용한다. 이에 따라, 적색, 녹색 및 청색 도트 각각의 전기 광학적 특성이 분명히 다름에도 불구하고 동일한 계조전압을 사용함으로써 계조에 따라 색 온도가 변화되는 문제점이 있다. 즉, 색 온도는 화소를 구성하는 적색, 녹색 및 청색 도트 각각의 휘도의 배합 비율에 의해 결정되는데 계조의 증감시 적색, 녹색 및 청색 각각의 데 이터 신호를 개별적으로 제어할 수 없기 때문에, 도 1에 도시된 바와 같이, 상위 및 하위 계조 영역에서 불균일하게 된다.
상기와 같은 문제점을 해결하기 위하여, 본 발명은 계조(Gray Scale)에 따른 색 온도(Color Temperature)를 보상할 수 있도록 한 데이터 구동장치 및 이를 이용한 액정 표시장치를 제공하는데 있다.
상기와 같은 과제를 달성하기 위한 본 발명의 실시 예에 따른 데이터 구동장치는 입력되는 적색, 녹색 및 청색 데이터를 래치하는 디지털 처리부; 복수의 기준 감마전압과 제 1 및 제 2 전원을 이용하여 정극성 및 부극성의 청색용 계조전압들과 적색/녹색용 계조전압들 및 3색 공용 계조전압들을 생성하는 계조전압 생성부; 및 상기 정극성 및 부극성의 적색/녹색용 계조전압들과 상기 정극성 및 부극성의 3색 공용 계조전압들을 이용하여 상기 디지털 처리부로부터 공급되는 적색 및 녹색 래치 데이터 각각을 적색 및 녹색 화상신호로 변환함과 동시에 상기 정극성 및 부극성의 청색용 계조전압들과 상기 정극성 및 부극성의 3색 공용 계조전압들을 이용하여 상기 디지털 처리부로부터 공급되는 청색 래치 데이터를 청색 화상신호로 변환하는 아날로그 처리부를 포함하여 구성되는 것을 특징으로 한다.
상기 정극성의 청색용 계조전압들 각각은 상기 정극성의 적색/녹색용 계조전압 각각보다 높은 전압 레벨을 가지며, 상기 부극성의 청색용 계조전압들 각각은 상기 부극성의 적색/녹색용 계조전압 각각보다 낮은 전압 레벨을 가지는 것을 특징으로 한다.
상기 청색용 계조전압들은 상기 데이터의 비트 수에 대응되는 총 i 계조들 중 제 i 내지 h(단, h는 i보다 작은 자연수) 계조전압 또는/및 제 v(단, v는 h보다 작은 자연수) 내지 제 0 계조전압이고, 상기 적색/녹색용 계조전압들은 상기 총 i 계조수들 중 제 i 내지 h 계조전압 또는/및 제 v 내지 제 0 계조전압이고, 상기 3색 공용 계조전압들은 상기 총 i 계조수들 중 제 0 내지 h-1 계조전압 또는 제 v+1 내지 i 계조전압 또는 제 v+1 내지 h-1 계조전압인 것을 특징으로 한다.
본 발명에 따른 데이터 구동장치는 청색용 상위 또는/및 하위 계조전압과 적색/녹색용 상위 또는/및 하위 계조전압을 분리하여 개별적으로 제어함으로써 계조에 따른 색 온도를 일정하게 유지시킬 수 있다. 나아가, 본 발명은 디지털 아날로그 변환부의 디코더의 개수를 데이터 구동장치의 출력 채널 수와 동일하게 구성함으로써 데이터 구동장치의 크기를 감소시킬 수 있다.
또한, 본 발명에 따른 액정 표시장치는 청색용 상위 또는/및 하위 계조전압과 적색/녹색용 상위 또는/및 하위 계조전압을 분리하여 개별적으로 제어할 수 있는 데이터 구동장치를 포함함으로써 화상 표시부에 표시되는 블랙 계조 내지 화이트 계조의 전 영역에서 일정한 색 온도를 구현할 수 있다. 또한, 본 발명은 디지털 아날로그 변환부에 구성되어 디지털 데이터를 화상신호로 변환하는 디코더의 개수를 데이터 구동장치의 출력 채널 수와 동일하게 구성함으로써 데이터 구동장치의 크기를 감소시켜 대형화에 보다 쉽게 대응할 수 있다.
이하, 첨부된 도면 및 실시 예를 통해 본 발명의 실시 예를 구체적으로 살펴보면 다음과 같다.
도 2는 본 발명의 제 1 실시 예에 따른 데이터 구동장치를 개략적으로 나타내는 블록이다.
도 2를 참조하면, 본 발명의 제 1 실시 예에 따른 데이터 구동장치(100)는 외부로부터 공급되는 적색, 녹색 및 청색 데이터 신호(R, G, B)와 데이터 제어신호(DCS)를 중계하는 제어블록(110); 3색 공용 계조전압(CV)과 청색용 계조전압(PBV, NBV)을 생성함과 아울러 적색/녹색용 계조전압(PRGV, NRGV)을 생성하는 계조전압 생성부(120); 제어블록(110)으로부터 공급되는 데이터 제어신호(EN1, SSC, SOE)에 따라 제어블록(110)으로부터 공급되는 데이터 신호(R, G, B)를 래치하기 위한 디지털 처리부(130); 계조전압(CV, PBV, NBV, PRGV, NRGV)을 이용하여 디지털 처리부(130)로부터 공급되는 래치 데이터(RData)를 제어블록(110)으로부터 공급되는 제 1 및 제 2 극성 제어신호(POL1, POL2)에 대응되는 데이터 극성을 가지는 화상신호(VData)로 변환하여 출력하는 아날로그 처리부(140)를 포함하여 구성된다.
제어블록(110)은 외부로부터 데이터 인터페이스 방식에 따라 공급되는 N비트의 적색, 녹색 및 청색 데이터 신호(R, G, B)를 데이터 인터페이스 방식에 대응되도록 복원하여 디지털 처리부(130)에 공급한다. 또한, 제어블록(110)은 외부로부터 공급되는 소스 스타트 펄스(SSP), 소스 쉬프트 클럭(SSC), 소스 출력신호(SOE), 제 1 및 제 2 극성 제어신호(POL1, POL2)를 포함하는 데이터 제어신호(DCS)를 이용하여 디지털 처리부(130) 및 아날로그 처리부(140) 각각을 제어한다.
계조 생성부(120)는, 도 3에 도시된 바와 같이, 제 1 내지 제 3 분압 저항열(122, 124, 126)을 포함하여 구성된다.
제 1 분압 저항열(122)은 구동전원(VDD)에 접속된 제 1 저항(RR1)과 기저전원(VSS) 사이에 직렬 접속된 제 1 내지 제 g 분압 저항(R_1 내지 R_g)을 포함하여 구성된다. 이러한, 제 1 분압 저항열(122)은 저항을 이용한 전압 분배에 따라 생성되는 전압에 따라 제 1 영역(122a)과 공용 영역(122c) 및 제 2 영역(122b)으로 나누어진다.
제 1 영역(122a)은 제 1 저항(RR1)과, 제 1 저항(RR1)에 직렬 접속된 제 1 내지 제 e 분압 저항(R_1 내지 R_e)을 포함하여 구성된다. 그리고, 제 1 영역(122a)의 중간 중간의 분압노드에는 j(단, j는 자연수)개의 기준 감마전압(GMA_j) 중 제 1 내지 제 k1(k1은 j/2보다 작은 자연수) 기준 감마전압(GMA_1 내지 GMA_k1)이 공급된다. 예를 들어, 제 1 영역(122a)의 각 분압노드 중 제 i 계조전압(PBV_i)을 생성하는 분압노드(RR1과 R_1 사이)에는 제 1 기준 감마전압(GMA_1)이 공급되거나 공급되지 않을 수 있고, 제 i-1 계조전압(PBV_i-1)을 생성하는 분압노드(R_1과 R_2 사이)에는 제 2 기준 감마전압(GMA_2)이 공급되거나 공급되지 않을 수 있다. 또한, 제 h 계조전압(PBV_h)을 생성하는 분압노드(R_e-1과 R_e 사이)에는 제 k1 기준 감마전압(GMA_k1)이 공급된다. 여기서, i는 데이터 신호의 비트 수가 N일 경우 2의 N제곱이며, 예를 들어, 데이터 신호의 비트 수가 8일 경우 255가 될 수 있다. 또한, h는 i보다 작은 자연수이고, 예를 들어, 데이터 신호의 비트 수가 8일 경우 223이 될 수 있다. 또한, k1은 액정의 전기 광학적 특성, 감마특성 및 색 온도 특성 중 적어도 하나에 따라 j/2보다 작은 자연수로 설정될 수 있으며, 예를 들어, j가 18인 경우 2 또는 3이 될 수 있다.
이러한, 제 1 영역(122a)은 제 1 저항(RR1) 내지 제 e 분압 저항(R_e)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 i 내지 제 h 계조전압(PBV_i 내지 PBV_h)을 포함하는 x개를 가지는 정극성의 청색용 상위 계조전압(PBV_x)을 아날로그 처리부(140)에 공급한다.
공용 영역(122c)은 제 e 내지 제 f 분압 저항(R_e 내지 R_f)을 포함하여 구성된다. 그리고, 공용 영역(122c)의 중간 중간의 분압노드에는 j개의 기준 감마전압(GMA_j) 중 제 k1+1 내지 제 k2-1(단, k2은 j/2보다 크고 j보다 작은 자연수) 기준 감마전압(GMA_k1+1 내지 GMA_k2-1)이 공급된다. 제 k1+1 내지 제 k2-1 기준 감마전압(GMA_k1+1 내지 GMA_k2-1) 각각은 액정의 전기 광학적 특성, 색 온도 특성 및 감마특성에 따라 등간격 또는 비등간격을 가지도록 공용 영역(122c)의 임의의 분압노드에 공급될 수 있다. 예를 들어, 제 j/2 기준 감마전압(GMA_j/2)은 공용 영역(122c)의 분압노드 중 정극성의 3색 공용 제 0 계조전압(PCV_0)을 생성하는 분압노드에 공급되고, 제 j/2-1 기준 감마전압(GMA_j/2-1)은 공용 영역(122c)의 분압노드 중 정극성의 3색 공용 제 1 계조전압(PCV_1)을 생성하는 분압노드에 공급되거나 공급되지 않을 수 있다. 또한, 제 k1+1 내지 제 j/2-2 기준 감마전압(GMA_k1+1 내지 GMA_j/2-2) 각각은 등간격 또는 비등간격을 가지도록 공용 영역(122c)의 분압 노드 중 정극성의 3색 공용 제 3 내지 제 h-1 계조전압(PCV_3 내지 PCV_h-1) 각각을 생성하는 임의의 분압노드에 공급된다. 또한, 제 j/2+1 기준 감마전압(GMA_j/2+1)은 공용 영역(122c)의 분압노드 중 부극성의 3색 공용 제 0 계조전압(NCV_0)을 생성하는 분압노드에 공급되고, 제 j/2+2 기준 감마전압(GMA_j/2+2)은 공용 영역(122c)의 분압노드 중 부극성의 3색 공용 제 1 계조전압(NCV_1)을 생성하는 분압노드에 공급된다. 또한, 제 j/2+3 내지 제 k2-1 기준 감마전압(GMA_j/2+3 내지 GMA_k2-1) 각각은 등간격 또는 비등간격을 가지도록 공용 영역(122c)의 분압노드 중 부극성의 3색 공용 제 3 내지 제 h-1 계조전압(NCV_3 내지 NCV_h-1) 각각을 생성하는 임의의 분압노드에 공급된다.
이러한, 공용 영역(122c)은 제 e 내지 제 f 분압 저항(R_e 내지 R_f)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 정극성의 제 h-1 계조전압(PCV_h-1)부터 정극성의 제 0 계조전압(PCV_0) 까지를 포함하는 y개를 가지는 정극성의 3색 공용 계조전압(PCV_y) 그리고 부극성의 제 0 계조전압(NCP_0)부터 부극성의 제 h-1 계조전압(NCV_h-1) 까지를 포함하는 y개를 가지는 부극성의 3색 공용 계조전압(NCV_y) 각각을 아날로그 처리부(140)에 공급한다. 여기서, 데이터 신호의 비트 수가 8일 경우, 공용 영역(122c)은 정극성의 제 0 내지 제 222 계조전압(PCV_0 내지 PCV_222)을 포함하는 223개의 정극성의 3색 공용 계조전압(PCV_y)을 생성함과 아울러, 부극성의 제 0 내지 제 222 계조전압(NCV_0 내지 NCV_222)을 포함하는 223개의 부극성의 3색 공용 계조전압(NCV_y)을 생성한다.
한편, 정극성의 3색 공용 제 0 계조전압(PCV_0)을 생성하는 분압노드와 부극 성의 3색 공용 제 0 계조전압(NCV_0)을 생성하는 분압노드 사이에는 적어도 하나의 더미 저항들(미도시)이 접속될 수 있다.
제 2 영역(122b)은 직렬 접속된 제 f 내지 제 g 분압 저항(R_f 내지 R_g)을 포함하여 구성된다. 그리고, 제 2 영역(122b)의 중간 중간의 분압노드에는 j개의 기준 감마전압(GMA_j) 중 제 k2 내지 제 j 기준 감마전압(GMA_k2 내지 GMA_j)이 공급된다. 예를 들어, 제 2 영역(122b)의 각 분압노드 중 제 h 계조전압(NBV_h)을 생성하는 분압노드(R_f와 R_f+1 사이)에는 제 k2 기준 감마전압(GMA_k2)이 공급되고, 제 i-1 계조전압(NBV_i-1)을 생성하는 분압노드(R_g-2와 R_g-1 사이)에는 제 j-1 기준 감마전압(GMA_j-1)이 공급되거나 공급되지 않을 수 있다. 또한, 제 i 계조전압(NBV_i)을 생성하는 분압노드(R_g-1과 R_g 사이)에는 제 j 기준 감마전압(GMA_j)이 공급되거나 공급되지 않을 수 있다. 여기서, k2는 액정의 전기 광학적 특성, 감마특성 및 색 온도 특성 중 적어도 하나에 따라 j/2보다 크고 j보다 작은 자연수로 설정될 수 있으며, 예를 들어, j-1 또는 j-2가 될 수 있다.
이러한, 제 2 영역(122b)은 제 f 내지 제 g 분압 저항(R_f 내지 R_g)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 h 계조전압(NBV_h) 내지 제 i 계조전압(NBV_i)을 포함하는 x개를 가지는 부극성의 청색용 상위 계조전압(NBV_x)을 아날로그 처리부(140)에 공급한다. 여기서, x개를 가지는 부극성의 청색용 상위 계조전압(NBV_x)은 공통전압(미도시)을 기준으로 x개를 가지는 정극성의 청색용 상위 계조전압(PBV_x)과 대칭되는 전압 레벨을 갖는다.
제 2 분압 저항열(124)은 제 1 분압 저항열(122)의 제 1 영역(122a)과 병렬 접속되도록 구동전원(VDD)과 제 1 분압 저항열(122)의 공용 영역(122c) 사이에 직렬 접속되는 제 2 저항(RR2) 및 서로 다른 저항값을 가지는 정극성의 적색/녹색용 제 1 내지 제 e-1 분압 저항(Rr_1 내지 Rr_e-1)을 포함하여 구성된다. 이때, 정극성의 적색/녹색용 제 1 내지 제 e-1 분압 저항(Rr_1 내지 Rr_e-1) 중 일부의 분압 저항들은 동일한 저항값을 가질 수 있다.
제 2 저항(RR2)은 구동전원(VDD)에 접속된다. 이러한, 제 2 저항(RR2)은 정극성 영역에서 x개를 가지는 적색/녹색 계조전압(PRGV_x)을 최적화하기 위하여, 제 1 분압 저항열(122)의 제 1 저항(RR1)보다 큰 저항값을 갖는다.
정극성의 적색/녹색용 제 1 내지 제 e-1 분압 저항(Rr_1 내지 Rr_e-1)은 제 2 저항(RR2)과 제 1 분압 저항열(122)의 제 e 분압 저항(R_e) 사이에 직렬 접속된다. 여기서, 제 2 분압 저항열(124)은 제 2 저항(RR2)의 저항값을 제외하고는 제 1 분압 저항열(122)의 제 1 영역(122a)과 동일한 구조를 갖는다. 이에 따라, 정극성의 적색/녹색용 제 1 내지 제 e-1 분압 저항(Rr_1 내지 Rr_e-1) 각각은 제 1 분압 저항열(122)의 제 1 영역(122a)에 구성된 제 1 내지 제 e-1 분압 저항(R_1 내지 R_e-1) 각각과 동일한 저항값을 갖는다.
그리고, 제 2 분압 저항열(124)의 중간 중간의 분압노드에는 외부로부터 적어도 하나의 정극성 외부전압(PEVi, PEVi-1)과 제 k1 기준 감마전압(GMA_k1)이 공급된다. 예를 들어, 제 2 분압 저항열(124)의 각 분압노드 중 제 i 계조전압(PRGV_i)을 생성하는 분압노드(RR2와 Rr_1 사이)에는 제 i 계조전압(PRGV_i)에 대응되는 제 i 계조용 정극성 외부전압(PEVi)이 공급되거나 공급되지 않을 수 있 고, 제 i-1 계조전압(PRGV_i-1)을 생성하는 분압노드(Rr_1과 Rr_2 사이)에는 제 i-1 계조전압(PRGV_i-1)에 대응되는 제 i-1 계조용 정극성 외부전압(PEVi-1)이 공급되거나 공급되지 않을 수 있다. 또한, 제 h 계조전압(PRGV_h)을 생성하는 분압노드(Rr_e-1과 Rr_e 사이)에는 제 k1 기준 감마전압(GMA_k1)이 공급된다.
이러한, 제 2 분압 저항열(124)은 제 2 저항(RR2) 내지 정극성의 적색/녹색용 제 e-1 분압 저항(Rr_e)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 i 계조전압(PRGV_i) 내지 제 h 계조전압(PRGV_h)을 포함하는 x개를 가지는 정극성의 적색/녹색용 상위 계조전압(PRGV_x)을 아날로그 처리부(140)에 공급한다.
제 3 분압 저항열(126)은 제 1 분압 저항열(122)의 제 2 영역(122b)과 병렬 접속되도록 제 1 분압 저항열(122)의 공용 영역(122c)과 기저전원(VSS) 사이에 직렬 접속되는 제 3 저항(RR3) 및 서로 다른 저항값을 가지는 부극성의 적색/녹색용 제 1 내지 제 e-1 분압 저항(Rr_f+2 내지 Rr_g)을 포함하여 구성된다. 이때, 부극성의 적색/녹색용 제 1 내지 제 e-1 분압 저항(Rr_f+2 내지 Rr_g) 중 일부의 분압 저항들은 동일한 저항값을 가질 수 있다.
제 3 저항(RR3)은 제 1 분압 저항열(122)의 제 f 저항(R_f)에 접속된다. 이러한, 제 3 저항(RR3)은 부극성 영역에서 x개를 가지는 적색/녹색 계조전압(NRGV_x)을 최적화하기 위하여 제 1 분압 저항열(122)의 제 f+1 분압 저항(R_f+1)보다 높은 저항값을 갖는다.
또한, 부극성의 적색/녹색용 제 1 내지 제 e-1 분압 저항(Rr_f+2 내지 Rr_g) 은 제 3 저항(RR3)과 기저전원(VSS) 사이에 직렬 접속된다. 여기서, 제 3 분압 저항열(126)은 제 3 저항(RR3)의 저항값을 제외하고는 제 1 분압 저항열(122)의 제 2 영역(122b)과 동일한 구조를 갖는다. 이에 따라, 부극성의 적색/녹색용 제 1 내지 제 e-1 분압 저항(Rr_f+2 내지 Rr_g) 각각은 제 1 분압 저항열(122)의 제 2 영역(122b)에 구성된 제 f+2 내지 제 g 분압 저항(R_f+1 내지 R_g) 각각과 동일한 저항값을 갖는다.
그리고, 제 3 분압 저항열(126)의 중간 중간의 분압노드에는 제 k2 기준 감마전압(GMA_k2)과 외부로부터 적어도 하나의 부극성 외부전압(NEV1. NEV2)이 공급된다. 예를 들어, 제 3 분압 저항열(126)의 각 분압노드 중 제 h 계조전압(NRGV_h)을 생성하는 분압노드(RR3과 R_f 사이)에는 제 k2 기준 감마전압(GMA_k2)이 공급되고, 제 i-1 계조전압(NRGV_i-1)을 생성하는 분압노드(Rr_g-2와 Rr_g-1 사이)에는 제 i-1 계조전압(PRGV_i-1)에 대응되는 제 i-1 계조용 부극성 외부전압(NEVi-1)이 공급된다. 또한, 제 i 계조전압(NRGV_i)을 생성하는 분압노드(Rr_g-1과 Rr_g 사이)에는 제 i 계조전압(NRGV_i)에 대응되는 제 i 계조용 부극성 외부전압(NEVi)이 공급되거나 공급되지 않을 수 있다.
이러한, 제 3 분압 저항열(126)은 제 3 저항(RR3) 내지 제 g 분압 저항(Rr_g)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 h 계조전압(NRGV_h) 내지 제 i 계조전압(NRGV_i)을 포함하는 x개를 가지는 부극성의 적색/녹색용 상위 계조전압(NRGV_x)을 아날로그 처리부(140)에 공급한다.
한편, 제 2 분압 저항열(124)의 제 2 저항(RR2)은 구동 전원(VDD)에 접속되 지 않고, 도 4에 도시된 바와 같이, 제 1 분압 저항열(122)의 분압 노드 중 정극성의 제 i 계조 전압(PBV_i)을 생성하는 분압 노드(RR1과 R_1 사이)에 접속될 수 있다. 또한, 제 3 분압 저항열(126)의 제 g 분압 저항(Rr_g)은 기저 전원(VSS)에 접속되지 않고, 도 4에 도시된 바와 같이, 제 1 분압 저항열(122)의 분압 노드 중 부극성의 제 i 계조 전압(NBV_i)을 생성하는 분압 노드(R_g-1과 R_g 사이)에 접속될 수 있다.
이와 같은, 계조전압 생성부(120)는 제 1 분압 저항열(122)을 이용하여 정극성 및 부극성의 청색용 상위 계조전압(PBV_x, NBV_x)과 정극성 및 부극성의 3색 공용 계조전압(CV)을 생성함과 아울러 제 2 및 제 3 분압 저항열(124, 126)을 이용하여 정극성 및 부극성의 적색/녹색용 상위 계조전압(PRGV_x, NRGV_x)을 생성한다. 이때, 색 온도를 보상하기 위하여, 정극성의 청색용 상위 계조전압들(PBV_x) 각각은 정극성의 적색/녹색용 상위 계조전압(PRGV_x) 각각보다 상대적으로 일정전압 높은 전압 레벨을 가짐과 아울러 부극성의 청색용 상위 계조전압들(NBV_x) 각각은 부극성의 적색/녹색용 상위 계조전압(NRGV_x) 각각보다 상대적으로 일정전압 낮은 전압 레벨을 갖는다.
도 2에서, 계조전압 생성부(120)에 공급되는 제 1 내지 제 j 기준 감마전압(GMA_1 내지 GMA_j) 각각은 데이터 구동장치(100)에 내장된 감마 버퍼부(125)에 의해 버퍼링되어 데이터 구동장치(100)의 외부(예를 들어, 데이터 인쇄회로기판)로 출력된 후 재공급된다. 이는, 데이터 구동장치(100)를 복수로 사용할 경우, 각 데이터 구동장치(100)에 공급되는 제 1 내지 제 j 기준 감마전압(GMA_1 내지 GMA_j) 의 편차를 보상하기 위한 것이다.
디지털 처리부(130)는 쉬프트 레지스터부(132) 및 래치부(134)를 포함하여 구성된다.
쉬프트 레지스터부(132)는 제어블록(110)으로부터의 소스 스타트 펄스(SSP)에 대응되는 제 1 인에이블 신호(EN1)를 소스 쉬프트 클럭(SSC)에 따라 순차적으로 쉬프트시켜 샘플링 신호(Sam)를 생성하고, 생성된 샘플링 신호(Sam)를 래치부(134)에 공급한다. 이러한, 쉬프트 레지스터부(132)는 양방향 쉬프트 레지스터로써, 쉬프트 레지스터부(132)에서 발생되는 순방향 캐리신호(Car/EN2) 또는 역방향 캐리신호(Car/EN1)는 제어블록(110)을 통해 외부의 다른 데이터 구동장치의 소스 스타트 펄스(SSP)로 공급된다.
래치부(134)는 쉬프트 레지스터부(132)로부터 공급되는 샘플링 신호(Sam)에 따라 제어블록(110)으로부터 공급되는 적색, 녹색 및 청색 데이터 신호(R, G, B) 각각을 래치한다. 그리고, 래치부(134)는 소스 출력신호(SOE)에 따라 래치 데이터(RData)를 아날로그 처리부(140)에 공급한다. 이때, 래치부(134)는 데이터 구동장치(110)의 출력 채널 수에 대응되는 적색, 녹색 및 청색 데이터 신호(R, G, B) 각각을 순차적으로 래치한다. 즉, 래치부(134)는 첫번째 채널의 데이터 신호(R) 내지 마지막 채널의 데이터 신호(B)를 순차적으로 래치한 후, 소스 출력신호(SOE)에 따라 래치된 모든 채널의 데이터 신호(R, G, B)를 동시에 출력한다.
아날로그 처리부(140)는 디지털 아날로그 변환부(142) 및 출력 버퍼부(144)를 포함하여 구성된다.
디지털 아날로그 변환부(142)는, 도 5에 도시된 바와 같이, 12개의 채널을 가지는 복수의 데이터 변환블록을 포함하며, 각 데이터 변환블록은 계조전압 생성부(120)로부터 공급되는 x개를 가지는 정극성 및 부극성의 청색용 상위 계조전압(PBV_x, NBV_x)과, y개를 가지는 정극성 및 부극성의 3색 공용 계조전압(PCV_y, NCV_y)과, x개를 가지는 정극성 및 부극성의 적색/녹색용 상위 계조전압(PRGV_x, NRGV_x)을 이용하여 입력되는 적색, 녹색 및 청색 래치 데이터(RData) 각각을 적색, 녹색 및 청색 화상신호 각각으로 변환하는 데이터 변환부(200); 제 1 및 제 2 극성 제어신호(POL1, POL2)에 따라 제 1 내지 12 입력 채널(Cm-11 내지 Cm; m은 12의 배수)로부터 데이터 변환부(200)에 공급되는 적색, 녹색 및 청색 래치 데이터(RData) 각각의 경로를 제어하는 데이터 경로 제어부(300); 및 제 1 및 제 2 극성 제어신호(POL1, POL2)에 따라 데이터 변환부(200)로부터 출력 버퍼부(144)에 공급되는 적색, 녹색 및 청색 화상신호(VData) 각각의 경로를 제어하는 화상신호 경로 제어부(400)를 포함하여 구성된다.
데이터 변환부(200)는 수평 2 도트 인버젼 방식에 대응되도록 정극성(P) 디코더 및 부극성(N) 디코더가 배치된 제 1 내지 제 12 디코더(D1 내지 D12)를 포함하여 구성된다. 이때, 제 1 내지 제 12 디코더(D1 내지 D12)는 정극성(P) 디코더, 부극성(N) 디코더, 부극성(N) 디코더 및 정극성(P) 디코더의 순서로 반복 배치된다.
제 1, 제 4, 제 5 및 제 8 디코더(D1, D4, D5, D8) 각각은 계조전압 생성부(120)로부터 공급되는 x개를 가지는 정극성의 적색/녹색용 상위 계조전 압(PRGV_x) 및 y개를 가지는 정극성의 3색 공용 계조전압(PCV_y)을 이용하여 적색 또는 녹색의 래치 데이터(RData)를 정극성의 적색 또는 녹색 화상신호(VData)로 변환한다.
제 2, 제 7, 제 10 및 제 11 디코더(D2, D7, D10, D11) 각각은 계조전압 생성부(120)로부터 공급되는 x개를 가지는 부극성의 적색/녹색용 상위 계조전압(NRGV_x) 및 y개를 가지는 부극성의 3색 공용 계조전압(NCV_y)을 이용하여 적색 또는 녹색의 래치 데이터(RData)를 부극성의 적색 또는 녹색 화상신호(VData)로 변환한다.
제 9 및 제 12 디코더(D9, D12) 각각은 계조전압 생성부(120)로부터 공급되는 x개를 가지는 정극성의 청색용 상위 계조전압(PBV_x) 및 y개를 가지는 정극성의 3색 공용 계조전압(PCV_y)을 이용하여 청색의 래치 데이터(RData)를 정극성의 청색 화상신호(VData)로 변환한다.
제 3 및 제 6 디코더(D3, D6) 각각은 계조전압 생성부(120)로부터 공급되는 x개를 가지는 부극성의 청색용 상위 계조전압(NBV_x) 및 y개를 가지는 부극성의 3색 공용 계조전압(NCV_y)을 이용하여 청색의 래치 데이터(RData)를 부극성의 청색 화상신호(VData)로 변환한다.
데이터 경로 제어부(300)는 화상신호의 극성을 제 1 및 제 2 극성 제어신호(POL1, POL2)에 따라 수평 1 도트 또는 수평 2 도트 인버젼 방식에 대응되도록 제 1 내지 제 12 입력 채널(Cm-11 내지 Cm)로부터 데이터 변환부(200)에 공급되는 적색, 녹색 및 청색 각각의 래치 데이터(RData)의 경로를 제어하는 제 1 및 제 2 데이터 경로 제어부(310, 320)를 포함하여 구성된다.
제 1 데이터 경로 제어부(310)는 제 1 내지 제 10 데이터 경로 선택부(S1 내지 S10)를 포함하여 구성된다.
제 1 데이터 경로 선택부(S1)는 제 2 극성 제어신호(POL2)에 따라 제 3 또는 제 12 입력 채널(Cm-9, Cm)에 공급되는 청색의 래치 데이터(RData)를 출력하는 제 1 스위칭부(S1a)와, 제 2 극성 제어신호(POL2)에 따라 제 9 또는 제 3 입력 채널(Cm-3, Cm-9)에 공급되는 청색의 래치 데이터(RData)를 출력하는 제 2 스위칭부(S1b)를 포함하여 구성된다. 제 1 스위칭부(S1a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 3 입력 채널(Cm-9)의 청색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 12 입력 채널(Cm)의 청색 래치 데이터(RData)를 선택하여 출력한다. 제 2 스위칭부(S1b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 9 입력 채널(Cm-3)의 청색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 3 입력 채널(Cm-9)의 청색 래치 데이터(RData)를 선택하여 출력한다.
제 2 데이터 경로 선택부(S2)는 제 2 극성 제어신호(POL2)에 따라 제 4 입력 채널(Cm-8)에 공급되는 적색의 래치 데이터(RData) 또는 제 11 입력 채널(Cm-1)에 공급되는 녹색의 래치 데이터(RData)를 출력하는 제 1 스위칭부(S2a)와, 제 2 극성 제어신호(POL2)에 따라 제 10 입력 채널(Cm-2)에 공급되는 적색의 래치 데이터(RData) 또는 제 4 입력 채널(Cm-8)에 공급되는 적색의 래치 데이터(RData)를 출 력하는 제 2 스위칭부(S2b)를 포함하여 구성된다. 제 1 스위칭부(S2a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 4 입력 채널(Cm-8)의 적색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 11 입력 채널(Cm-1)의 녹색 래치 데이터(RData)를 선택하여 출력한다. 제 2 스위칭부(S2b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 10 입력 채널(Cm-2)의 적색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 4 입력 채널(Cm-8)의 적색 래치 데이터(RData)를 선택하여 출력한다.
제 3 데이터 경로 선택부(S3)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 11 입력 채널(Cm-1)의 녹색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 10 입력 채널(Cm-2)의 적색 래치 데이터(RData)를 선택하여 출력한다.
제 4 데이터 경로 선택부(S4)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 12 입력 채널(Cm)의 청색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 9 입력 채널(Cm-3)의 청색 래치 데이터(RData)를 선택하여 출력한다.
제 5 데이터 경로 선택부(S5)는 제 2 극성 제어신호(POL2)에 따라 제 7 입력 채널(Cm-5)에 공급되는 적색의 래치 데이터(RData) 또는 제 8 입력 채널(Cm-4)에 공급되는 녹색의 래치 데이터(RData)를 출력하는 제 1 스위칭부(S5a)와, 제 2 극성 제어신호(POL2)에 따라 제 8 입력 채널(Cm-4)의 녹색 래치 데이터(RData) 또는 제 7 입력 채널(Cm-5)에 공급되는 적색의 래치 데이터(RData)를 출력하는 제 2 스위칭부(S5b)를 포함하여 구성된다. 제 1 스위칭부(S5a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 7 입력 채널(Cm-5)의 적색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 8 입력 채널(Cm-4)의 녹색 래치 데이터(RData)를 선택하여 출력한다. 제 2 스위칭부(S5b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 8 입력 채널(Cm-4)의 녹색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 7 입력 채널(Cm-5)의 적색 래치 데이터(RData)를 선택하여 출력한다.
제 6 데이터 경로 선택부(S6)는 제 2 극성 제어신호(POL2)에 따라 제 8 입력 채널(Cm-4)의 적색 래치 데이터(RData) 또는 제 7 입력 채널(Cm-5)의 적색 래치 데이터(RData)를 출력하는 제 1 스위칭부(S6a)와, 제 2 극성 제어신호(POL2)에 따라 제 7 입력 채널(Cm-5)의 적색 래치 데이터(RData) 또는 제 8 입력 채널(Cm-4)의 녹색 래치 데이터(RData)를 출력하는 제 2 스위칭부(S6b)를 포함하여 구성된다. 제 1 스위칭부(S6a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 8 입력 채널(Cm-4)의 녹색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 7 입력 채널(Cm-5)의 적색 래치 데이터(RData)를 선택하여 출력한다. 제 2 스위칭부(S6b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 7 입력 채널(Cm-5)의 적색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 8 입력 채널(Cm-4) 의 녹색 래치 데이터(RData)를 선택하여 출력한다.
제 7 데이터 경로 선택부(S7)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 3 입력 채널(Cm-9)의 청색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 6 입력 채널(Cm-6)의 청색 래치 데이터(RData)를 선택하여 출력한다.
제 8 데이터 경로 선택부(S8)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 4 입력 채널(Cm-8)의 적색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 5 입력 채널(Cm-7)에 공급되는 녹색의 래치 데이터(RData)를 선택하여 출력한다.
제 9 데이터 경로 선택부(S9)는 제 2 극성 제어신호(POL2)에 따라 제 11 입력 채널(Cm-1)의 녹색 래치 데이터(RData) 또는 제 4 입력 채널(Cm-8)의 적색 래치 데이터(RData)를 출력하는 제 1 스위칭부(S9a)와, 제 2 극성 제어신호(POL2)에 따라 제 5 입력 채널(Cm-7)의 녹색 래치 데이터(RData) 또는 제 11 입력 채널(Cm-1)의 녹색 래치 데이터(RData)를 출력하는 제 2 스위칭부(S9b)를 포함하여 구성된다. 제 1 스위칭부(S9a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 11 입력 채널(Cm-1)의 녹색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 4 입력 채널(Cm-8)의 적색 래치 데이터(RData)를 선택하여 출력한다. 제 2 스위칭부(S9b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 5 입력 채널(Cm-7)의 녹색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 11 입력 채널(Cm-1)의 녹색 래치 데이터(RData)를 선택하여 출력한다.
제 10 데이터 경로 선택부(S10)는 제 2 극성 제어신호(POL2)에 따라 제 12 입력 채널(Cm)의 청색 래치 데이터(RData) 또는 제 3 입력 채널(Cm-9)의 청색 래치 데이터(RData)를 출력하는 제 1 스위칭부(S10a)와, 제 2 극성 제어신호(POL2)에 따라 제 6 입력 채널(Cm-6)의 청색 래치 데이터(RData) 또는 제 12 입력 채널(Cm)의 청색 래치 데이터(RData)를 출력하는 제 2 스위칭부(S10b)를 포함하여 구성된다. 제 1 스위칭부(S10a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 12 입력 채널(Cm)의 청색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 3 입력 채널(Cm-9)의 청색 래치 데이터(RData)를 선택하여 출력한다. 제 2 스위칭부(S10b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 6 입력 채널(Cm-6)의 청색 래치 데이터(RData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 12 입력 채널(Cm)의 청색 래치 데이터(RData)를 선택하여 출력한다.
제 2 데이터 경로 제어부(320)는 제 1 내지 제 12 데이터 선택부(M1 내지 M12)를 포함하여 구성된다.
제 1 데이터 선택부(M1)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 1 입력 채널(Cm-11)의 적색 래치 데이터(RData)를 제 1 디코더(D1)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 2 입력 채널(Cm-10)의 녹색 래치 데이터(RData)를 제 1 디코더(D1)에 공급한다.
제 2 데이터 선택부(M2)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경 우 제 2 입력 채널(Cm-10)의 녹색 래치 데이터(RData)를 선택하여 제 2 디코더(D2)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 1 입력 채널(Cm-11)의 적색 래치 데이터(RData)를 제 2 디코더(D2)에 공급한다.
제 3 데이터 선택부(M3)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 1 데이터 경로 선택부(S1)의 제 1 스위칭부(S1a)로부터 공급되는 제 3 또는 제 12 입력 채널(Cm-9, Cm)의 청색 래치 데이터(RData)를 제 3 디코더(D3)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 1 데이터 경로 선택부(S1)의 제 2 스위칭부(S1b)로부터 공급되는 제 9 또는 제 3 입력 채널(Cm-3, Cm-9)의 청색 래치 데이터(RData)를 제 3 디코더(D3)에 공급한다.
제 4 데이터 선택부(M4)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 2 데이터 경로 선택부(S2)의 제 1 스위칭부(S2a)로부터 공급되는 제 4 입력 채널(Cm-8)의 적색 래치 데이터(RData) 또는 제 11 입력 채널(Cm-1)의 녹색 래치 데이터(RData)를 제 4 디코더(D4)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 2 데이터 경로 선택부(S2)의 제 2 스위칭부(S2b)로부터 공급되는 제 10 입력 채널(Cm-2)의 적색 래치 데이터(RData) 또는 제 4 입력 채널(Cm-8)의 적색 래치 데이터(RData)를 제 4 디코더(D4)에 공급한다.
제 5 데이터 선택부(M5)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 5 입력 채널(Cm-7)의 녹색 래치 데이터(RData)를 제 5 디코더(D5)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 3 데이터 경로 선택부(S3)로부터 공급되는 제 11 입력 채널(Cm-1)의 녹색 래치 데이터(RData) 또는 제 10 입력 채널(Cm-2)의 적색 래치 데이터(RData)를 제 5 디코더(D5)에 공급한다.
제 6 데이터 선택부(M6)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 6 입력 채널(Cm-6)의 청색 래치 데이터(RData)를 제 6 디코더(D6)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 4 데이터 경로 선택부(S4)로부터 공급되는 제 12 또는 제 9 입력 채널(Cm, Cm-3)의 청색 래치 데이터(RData)를 제 6 디코더(D6)에 공급한다.
제 7 데이터 선택부(M7)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 5 데이터 경로 선택부(S5)의 제 1 스위칭부(S5a)로부터 공급되는 제 7 입력 채널(Cm-5)의 적색 래치 데이터(RData) 또는 제 8 입력 채널(Cm-4)의 녹색 래치 데이터(RData)를 제 7 디코더(D7)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 5 데이터 경로 선택부(S5)의 제 2 스위칭부(S5b)로부터 공급되는 제 8 입력 채널(Cm-4)의 녹색 래치 데이터(RData) 또는 제 7 입력 채널(Cm-5)의 적색 래치 데이터(RData)를 제 7 디코더(D7)에 공급한다.
제 8 데이터 선택부(M8)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 6 데이터 경로 선택부(S6)의 제 1 스위칭부(S6a)로부터 공급되는 제 8 입력 채널(Cm-4)의 녹색 래치 데이터(RData) 또는 제 7 입력 채널(Cm-5)의 적색 래치 데이터(RData)를 제 8 디코더(D8)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 6 데이터 경로 선택부(S6)의 제 2 스위칭부(S6b)로부터 공급되는 제 7 입력 채널(Cm-5)의 적색 래치 데이터(RData) 또는 제 8 입력 채널(Cm-4)의 녹색 래치 데이터(RData)를 제 8 디코더(D8)에 공급한다.
제 9 데이터 선택부(M9)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 9 입력 채널(Cm-3)의 청색 래치 데이터(RData)를 제 9 디코더(D9)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 7 데이터 경로 선택부(S7)로부터 공급되는 제 3 또는 제 6 입력 채널(Cm-9, Cm-6)의 청색 래치 데이터(RData)를 제 9 디코더(D9)에 공급한다.
제 10 데이터 선택부(M10)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 10 입력 채널(Cm-2)의 적색 래치 데이터(RData)를 제 10 디코더(D10)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 8 데이터 경로 선택부(S8)로부터 공급되는 제 4 입력 채널(Cm-8)의 적색 래치 데이터(RData) 또는 제 5 채널(Cm-7)의 녹색 래치 데이터(RData)를 제 10 디코더(D10)에 공급한다.
제 11 데이터 선택부(M11)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 9 데이터 경로 선택부(S9)의 제 1 스위칭부(S9a)로부터 공급되는 제 11 입력 채널(Cm-1)의 녹색 래치 데이터(RData) 또는 제 4 입력 채널(Cm-8)의 적색 래치 데이터(RData)를 제 11 디코더(D11)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 9 데이터 경로 선택부(S9)의 제 2 스위칭부(S9b)로부터 공급되는 제 5 또는 제 11 입력 채널(Cm-7, Cm-1)의 녹색 래치 데이터(RData)를 제 11 디코더(D11)에 공급한다.
제 12 데이터 선택부(M12)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 10 데이터 경로 선택부(S10)의 제 1 스위칭부(S10a)로부터 공급되는 제 12 또는 제 3 입력 채널(Cm, Cm-9)의 청색 래치 데이터(RData)를 제 12 디코더(D12)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 10 데이터 경로 선택부(S10)의 제 2 스위칭부(S10b)로부터 공급되는 제 6 또는 제 12 입력 채널(Cm-6, Cm)의 청색 래치 데이터(RData)를 제 12 디코더(D12)에 공급한다.
화상신호 경로 제어부(400)는 데이터 변환부(200)로부터 공급되는 화상신호(VData)를 제 1 및 제 2 극성 제어신호(POL1, POL2)에 따라 수평 1 도트 또는 수평 2 도트 인버젼 방식에 대응되도록 화상신호(VData)의 경로를 제어하여 데이터 출력부(144)에 공급하는 제 1 및 제 2 화상신호 경로 제어부(410, 420)를 포함하여 구성된다.
제 1 화상신호 경로 제어부(410)는 제 1 내지 제 10 화상신호 경로 선택부(s1 내지 s10)를 포함하여 구성된다.
제 1 화상신호 경로 선택부(s1)는 제 2 극성 제어신호(POL2)에 따라 제 3 또는 제 12 디코더(D3, D12) 각각으로부터의 청색 화상신호(VData)를 출력하는 제 1 스위칭부(s1a)와, 제 2 극성 제어신호(POL2)에 따라 제 9 또는 제 3 디코더(D9, D3) 각각으로부터의 청색 화상신호(VData)를 출력하는 제 2 스위칭부(s1b)를 포함하여 구성된다. 제 1 스위칭부(s1a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 3 디코더(D3)로부터 공급되는 부극성의 청색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 12 디코더(D12)로부터 공급되는 정극성의 청색 화상신호(VData)를 선택하여 출력한다. 제 2 스위칭부(s1b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 9 디코더(D9)로부터 공급되는 정극성의 청색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 3 디코더(D3)로부터 공급되는 부극성의 청색 화상신호(VData)를 선택하여 출력한다.
제 2 화상신호 경로 선택부(s2)는 제 2 극성 제어신호(POL2)에 따라 제 4 디코더(D4)로부터의 적색 화상신호(VData) 또는 제 11 디코더(D11)로부터의 녹색 화상신호(VData)를 출력하는 제 1 스위칭부(s2a)와, 제 2 극성 제어신호(POL2)에 따라 제 10 디코더(D10)로부터의 적색 화상신호(VData) 또는 제 4 디코더(D4)로부터의 적색 화상신호(VData)를 출력하는 제 2 스위칭부(s2b)를 포함하여 구성된다. 제 1 스위칭부(s2a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 4 디코더(D4)로부터 공급되는 정극성의 적색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 11 디코더(D11)로부터 공급되는 녹색 화상신호(VData)를 선택하여 출력한다. 제 2 스위칭부(s2b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 10 디코더(D10)로부터 공급되는 적색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 4 디코더(D4)로부터의 적색 화상신호(VData)를 선택하여 출력한다.
제 3 화상신호 경로 선택부(s3)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 11 디코더(D11)로부터 공급되는 부극성의 녹색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 10 디코더(D10)로부터 공급되는 부극성의 적색 화상신호(VData)를 선택하여 출력한다.
제 4 화상신호 경로 선택부(s4)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 12 디코더(D12)로부터 공급되는 정극성의 청색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 9 디코더(D9)로부터 공급되는 정극성의 청색 화상신호(VData)를 선택하여 출력한다.
제 5 화상신호 경로 선택부(s5)는 제 2 극성 제어신호(POL2)에 따라 제 7 디코더(D7)로부터의 적색 화상신호(VData) 또는 제 8 디코더(D8)로부터의 녹색 화상신호(VData)를 출력하는 제 1 스위칭부(s5a)와, 제 2 극성 제어신호(POL2)에 따라 제 8 디코더(D8)로부터의 녹색 화상신호(VData) 또는 제 7 디코더(D7)로부터의 적색 화상신호(VData)를 출력하는 제 2 스위칭부(s5b)를 포함하여 구성된다. 제 1 스위칭부(s5a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 7 디코더(D7)로부터 공급되는 부극성의 적색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 8 디코더(D8)로부터 공급되는 정극성의 녹색 화상신호(VData)를 선택하여 출력한다. 제 2 스위칭부(s5b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 8 디코더(D8)로부터 공급되는 정극성의 녹색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 7 디코더(D7)로부터 공급되는 부극성의 적색 화상신호(VData)를 선택하여 출력한다.
제 6 화상신호 경로 선택부(s6)는 제 2 극성 제어신호(POL2)에 따라 제 8 디코더(D8)로부터의 적색 화상신호(VData) 또는 제 7 디코더(D7)로부터의 적색 화상 신호(VData)를 출력하는 제 1 스위칭부(s6a)와, 제 2 극성 제어신호(POL2)에 따라 제 7 디코더(D7)로부터의 적색 화상신호(VData) 또는 제 8 디코더(D8)로부터의 녹색 화상신호(VData)를 출력하는 제 2 스위칭부(s6b)를 포함하여 구성된다. 제 1 스위칭부(s6a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 8 디코더(D8)로부터 공급되는 정극성의 녹색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 7 디코더(D7)로부터 공급되는 부극성의 적색 화상신호(VData)를 선택하여 출력한다. 제 2 스위칭부(s6b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 7 디코더(D7)로부터 공급되는 부극성의 적색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 8 디코더(D8)로부터 공급되는 정극성의 녹색 화상신호(VData)를 선택하여 출력한다.
제 7 화상신호 경로 선택부(s7)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 3 디코더(D3)로부터 공급되는 부극성의 청색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 6 디코더(D6)로부터 공급되는 부극성의 청색 화상신호(VData)를 선택하여 출력한다.
제 8 화상신호 경로 선택부(s8)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 4 디코더(D4)로부터 공급되는 정극성의 적색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 5 디코더(D5)에 공급되는 정극성의 녹색 화상신호(VData)를 선택하여 출력한다.
제 9 화상신호 경로 선택부(s9)는 제 2 극성 제어신호(POL2)에 따라 제 11 디코더(D11)로부터의 녹색 화상신호(VData) 또는 제 4 디코더(D4)로부터의 적색 화상신호(VData)를 출력하는 제 1 스위칭부(s9a)와, 제 2 극성 제어신호(POL2)에 따라 제 5 디코더(D5)로부터의 녹색 화상신호(VData) 또는 제 11 디코더(D11)로부터의 녹색 화상신호(VData)를 출력하는 제 2 스위칭부(s9b)를 포함하여 구성된다. 제 1 스위칭부(s9a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 11 디코더(D11)로부터 공급되는 부극성의 녹색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 4 디코더(D4)로부터 공급되는 정극성의 적색 화상신호(VData)를 선택하여 출력한다. 제 2 스위칭부(s9b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 5 디코더(D5)로부터 공급되는 정극성의 녹색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 11 디코더(D11)로부터 공급되는 부극성의 녹색 화상신호(VData)를 선택하여 출력한다.
제 10 화상신호 경로 선택부(s10)는 제 2 극성 제어신호(POL2)에 따라 제 12 디코더(D12)로부터의 청색 화상신호(VData) 또는 제 3 디코더(D3)로부터의 청색 화상신호(VData)를 출력하는 제 1 스위칭부(s10a)와, 제 2 극성 제어신호(POL2)에 따라 제 6 디코더(D6)로부터의 청색 화상신호(VData) 또는 제 12 디코더(D12)로부터의 청색 화상신호(VData)를 출력하는 제 2 스위칭부(s10b)를 포함하여 구성된다. 제 1 스위칭부(s10a)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 12 디코더(D12)로부터 공급되는 정극성의 청색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 3 디코더(D3)로부터의 부극 성의 청색 화상신호(VData)를 선택하여 출력한다. 제 2 스위칭부(s10b)는 제 1 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 6 디코더(D6)로부터 공급되는 부극성의 청색 화상신호(VData)를 선택하여 출력하고, 제 2 논리 상태의 제 2 극성 제어신호(POL2)에 따라 제 12 디코더(D12)로부터 공급되는 정극성의 청색 화상신호(VData)를 선택하여 출력한다.
제 2 화상신호 경로 제어부(420)는 제 1 내지 제 12 화상신호 선택부(m1 내지 m12)를 포함하여 구성된다.
제 1 화상신호 선택부(m1)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 1 디코더(D1)로부터 공급되는 정극성의 적색 화상신호(VData)를 출력 버퍼부(144)의 제 1 버퍼 라인(Im-11)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 2 디코더(D2)로부터 공급되는 부극성의 적색 화상신호(VData)를 출력 버퍼부(144)의 제 1 버퍼 라인(Im-11)에 공급한다. 이때, 제 1 버퍼 라인(Im-11)으로 공급되는 정극성 또는 부극성의 적색 화상신호(VData)는 제 1 입력 채널(Cm-11)에 공급된 데이터이다.
제 2 화상신호 선택부(m2)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 2 디코더(D2)로부터 공급되는 부극성의 녹색 화상신호(VData)를 출력 버퍼부(144)의 제 2 버퍼 라인(Im-10)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 1 디코더(D1)로부터 공급되는 정극성의 녹색 화상신호(VData)를 출력 버퍼부(144)의 제 2 버퍼 라인(Im-10)에 공급한다. 이때, 제 2 버퍼 라인(Im-10)으로 공급되는 정극성 또는 부극성의 녹색 화상신호(VData)는 제 2 입력 채널(Cm-10)에 공급된 데이터이다.
제 3 화상신호 선택부(m3)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 1 화상신호 경로 선택부(s1)의 제 1 스위칭부(s1a)를 통해 제 3 디코더(D3)로부터 공급되는 부극성의 청색 화상신호(VData) 또는 제 12 디코더(D12)로부터 공급되는 정극성의 청색 화상신호(VData)를 출력 버퍼부(144)의 제 3 버퍼 라인(Im-9)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 1 화상신호 경로 선택부(s1)의 제 2 스위칭부(s1b)를 통해 제 9 디코더(D9)로부터 공급되는 정극성의 청색 화상신호(VData) 또는 제 3 디코더(D3)로부터 공급되는 부극성의 청색 화상신호(VData)를 출력 버퍼부(144)의 제 3 버퍼 라인(Im-9)에 공급한다. 이때, 제 3 버퍼 라인(Im-9)으로 공급되는 정극성 또는 부극성의 청색 화상신호(VData)는 제 3 입력 채널(Cm-9)에 공급된 데이터이다.
제 4 화상신호 선택부(m4)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 2 화상신호 경로 선택부(s2)의 제 1 스위칭부(s2a)를 통해 제 4 디코더(D4)로부터 공급되는 정극성의 적색 화상신호(VData) 또는 제 11 디코더(D11)로부터 공급되는 부극성의 적색 화상신호(VData)를 출력 버퍼부(144)의 제 4 버퍼 라인(Im-8)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 2 화상신호 경로 선택부(s2)의 제 2 스위칭부(s2b)를 통해 제 10 디코더(D10)로부터 공급되는 부극성의 적색 화상신호(VData) 또는 제 4 디코더(D4)로부터 공급되는 정극성의 적색 화상신호(VData)를 출력 버퍼부(144)의 제 4 버퍼 라인(Im-8)에 공급한다. 이때, 제 4 버퍼 라인(Im-8)으로 공급되는 정극성 또는 부극성의 적색 화상신 호(VData)는 제 4 입력 채널(Cm-8)에 공급된 데이터이다.
제 5 화상신호 선택부(m5)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 5 디코더(D5)로부터 공급되는 정극성의 녹색 화상신호(VData)를 출력 버퍼부(144)의 제 5 버퍼 라인(Im-7)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 3 화상신호 경로 선택부(s3)를 통해 제 11 디코더(D11)로부터 공급되는 부극성의 녹색 화상신호(VData) 또는 제 10 디코더(D10)로부터 공급되는 부극성 적색 화상신호(VData)를 출력 버퍼부(144)의 제 5 버퍼 라인(Im-7)에 공급한다. 이때, 제 5 버퍼 라인(Im-7)으로 공급되는 정극성 또는 부극성의 녹색 화상신호(VData)는 제 5 입력 채널(Cm-7)에 공급된 데이터이다.
제 6 화상신호 선택부(m6)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 6 디코더(D6)로부터 공급되는 부극성의 청색 화상신호(VData)를 출력 버퍼부(144)의 제 6 버퍼 라인(Im-6)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 4 화상신호 경로 선택부(s4)를 통해 제 12 디코더(D12)로부터 공급되는 정극성의 청색 화상신호(VData) 또는 제 9 디코더(D9)로부터 공급되는 정극성의 청색 화상신호(VData)를 출력 버퍼부(144)의 제 6 버퍼 라인(Im-6)에 공급한다. 이때, 제 6 버퍼 라인(Im-6)으로 공급되는 정극성 또는 부극성의 청색 화상신호(VData)는 제 6 입력 채널(Cm-6)에 공급된 데이터이다.
제 7 화상신호 선택부(m7)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 5 화상신호 경로 선택부(s5)의 제 1 스위칭부(s5a)를 통해 제 7 디코더(D7)로부터 공급되는 부극성의 적색 화상신호(VData) 또는 제 8 디코더(D8)로부 터 공급되는 정극성의 적색 화상신호(VData)를 출력 버퍼부(144)의 제 7 버퍼 라인(Im-5)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 5 화상신호 경로 선택부(s5)의 제 2 스위칭부(s5b)를 통해 제 8 디코더(D8)로부터 공급되는 정극성의 적색 화상신호(VData) 또는 제 7 디코더(D7)로부터 공급되는 부극성의 적색 화상신호(VData)를 출력 버퍼부(144)의 제 7 버퍼 라인(Im-5)에 공급한다. 이때, 제 7 버퍼 라인(Im-5)으로 공급되는 정극성 또는 부극성의 적색 화상신호(VData)는 제 7 입력 채널(Cm-5)에 공급된 데이터이다.
제 8 화상신호 선택부(m8)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 6 화상신호 경로 선택부(s6)의 제 1 스위칭부(s6a)를 통해 제 8 디코더(D8)로부터 공급되는 정극성의 녹색 화상신호(VData) 또는 제 7 디코더(D7)로부터 공급되는 부극성의 녹색 화상신호(VData)를 출력 버퍼부(144)의 제 8 버퍼 라인(Im-4)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 6 화상신호 경로 선택부(s6)의 제 2 스위칭부(s6b)를 통해 제 7 디코더(D7)로부터 공급되는 부극성의 녹색 화상신호(VData) 또는 제 8 디코더(D8)로부터 공급되는 정극성의 녹색 화상신호(VData)를 출력 버퍼부(144)의 제 8 버퍼 라인(Im-4)에 공급한다. 이때, 제 8 버퍼 라인(Im-4)으로 공급되는 정극성 또는 부극성의 녹색 화상신호(VData)는 제 8 입력 채널(Cm-4)에 공급된 데이터이다.
제 9 화상신호 선택부(m9)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 9 디코더(D9)로부터 공급되는 정극성의 청색 화상신호(VData)를 출력 버퍼부(144)의 제 9 버퍼 라인(Im-3)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논 리 상태일 경우 제 7 화상신호 경로 선택부(s7)를 통해 제 3 디코더(D3)로부터 공급되는 부극성의 청색 화상신호(VData) 또는 제 6 디코더(D6)로부터 공급되는 부극성의 청색 화상신호(VData)를 출력 버퍼부(144)의 제 9 버퍼 라인(Im-3)에 공급한다. 이때, 제 9 버퍼 라인(Im-3)으로 공급되는 정극성 또는 부극성의 청색 화상신호(VData)는 제 9 입력 채널(Cm-3)에 공급된 데이터이다.
제 10 화상신호 선택부(m10)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 10 디코더(D10)로부터 공급되는 적색 화상신호(VData)를 출력 버퍼부(144)의 제 10 버퍼 라인(Im-2)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 8 화상신호 경로 선택부(s8)를 통해 제 4 디코더(D4)로부터 공급되는 정극성의 적색 화상신호(VData) 또는 제 5 디코더(D5)로부터 공급되는 정극성의 적색 화상신호(VData)를 출력 버퍼부(144)의 제 10 버퍼 라인(Im-2)에 공급한다. 이때, 제 10 버퍼 라인(Im-2)으로 공급되는 정극성 또는 부극성의 적색 화상신호(VData)는 제 10 입력 채널(Cm-2)에 공급된 데이터이다.
제 11 화상신호 선택부(m11)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 9 화상신호 경로 선택부(s9)의 제 1 스위칭부(s9a)를 통해 제 11 디코더(D11)로부터 공급되는 부극성의 녹색 화상신호(VData) 또는 제 4 디코더(D4)로부터 공급되는 정극성의 녹색 화상신호(VData)를 출력 버퍼부(144)의 제 11 버퍼 라인(Im-1)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 9 화상신호 경로 선택부(s9)의 제 2 스위칭부(s9b)를 통해 제 5 디코더(D5)로부터 공급되는 정극성의 녹색 화상신호(VData) 또는 제 11 디코더(D11)로부터 공급되는 부극 성의 녹색 화상신호(VData)를 출력 버퍼부(144)의 제 11 버퍼 라인(Im-1)에 공급한다. 이때, 제 11 버퍼 라인(Im-1)으로 공급되는 정극성 또는 부극성의 녹색 화상신호(VData)는 제 11 입력 채널(Cm-1)에 공급된 데이터이다.
제 12 화상신호 선택부(m12)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태일 경우 제 10 화상신호 경로 선택부(s10)의 제 1 스위칭부(s10a)를 통해 제 12 디코더(D12)로부터 공급되는 정극성의 청색 화상신호(VData) 또는 제 3 디코더(D3)로부터 공급되는 부극성의 청색 화상신호(VData)를 출력 버퍼부(144)의 제 12 버퍼 라인(Im)에 공급하고, 제 1 극성 제어신호(POL1)가 제 2 논리 상태일 경우 제 10 화상신호 경로 선택부(s10)의 제 2 스위칭부(s10b)를 통해 제 6 디코더(D6)로부터 공급되는 부극성의 청색 화상신호(VData) 또는 제 12 디코더(D12)로부터 공급되는 정극성의 청색 화상신호(VData)를 출력 버퍼부(144)의 제 12 버퍼 라인(Im)에 공급한다. 이때, 제 12 버퍼 라인(Im)으로 공급되는 정극성 또는 부극성의 청색 화상신호(VData)는 제 12 입력 채널(Cm)에 공급된 데이터이다.
이와 같은, 디지털 아날로그 변환부(142)는 데이터 경로 제어부(300) 및 화상신호 경로 제어부(400)를 이용하여 제 1 및 제 2 극성 제어신호(POL1, POL2)의 논리 상태에 따라 데이터 및 화상신호의 경로를 제어함으로써 수평 1 도트 또는 수평 2 도트 인버젼 방식의 극성패턴을 가지도록 래치 데이터(RData)를 화상신호(VData)로 변환하여 출력 버퍼부(144)에 공급한다.
예를 들어, 디지털 아날로그 변환부(142)는 제 1 및 제 2 극성 제어신호(POL1, POL2)가 모두 제 1 논리 상태를 가질 경우에, 도 6a에 도시된 바와 같이, 화상신호(VData)의 극성패턴을 수평 2 도트 인버젼 방식으로 변환하여 출력 버퍼부(144)에 공급한다. 이때, 수평 2 도트 인버젼 방식의 극성패턴은 제 1 입력 채널(Cm-11)을 제외하고는 수평 방향으로 2개의 입력 채널 단위로 극성이 반전되어 "+--++--++--+"와 같은 형태를 갖는다.
또한, 디지털 아날로그 변환부(142)는 제 1 극성 제어신호(POL1)가 제 2 논리 상태를 가짐과 아울러 제 2 극성 제어신호(POL2)가 제 1 논리 상태를 가질 경우에, 도 6b에 도시된 바와 같이, 화상신호(VData)의 극성패턴을 반전된 수평 2 도트 인버젼 방식으로 변환하여 출력 버퍼부(144)에 공급한다. 이때, 반전된 수평 2 도트 인버젼 방식의 극성패턴은 제 1 입력 채널(Cm-11)을 제외하고는 수평 방향으로 2개의 입력 채널 단위로 극성이 반전되어 "-++--++--++-"와 같은 형태를 갖는다.
또한, 디지털 아날로그 변환부(142)는 제 1 극성 제어신호(POL1)가 제 1 논리 상태를 가짐과 아울러 제 2 극성 제어신호(POL2)가 제 2 논리 상태를 가질 경우에는, 도 6c에 도시된 바와 같이, 화상신호(VData)의 극성패턴을 수평 1 도트 인버젼 방식으로 변환하여 출력 버퍼부(144)에 공급한다. 이때, 수평 1 도트 인버젼 방식의 극성패턴은 수평 방향으로 각 입력 채널 단위로 극성이 반전되어 "+-+-+-+-+-+-"와 같은 형태를 갖는다.
그리고, 디지털 아날로그 변환부(142)는 제 1 및 제 2 극성 제어신호(POL1, POL2)가 모두 제 2 논리 상태를 가질 경우에는, 도 6d에 도시된 바와 같이, 화상신호(VData)의 극성패턴을 반전된 수평 1 도트 인버젼 방식으로 변환하여 출력 버퍼부(144)에 공급한다. 이때, 반전된 수평 1 도트 인버젼 방식의 극성패턴은 수평 방향으로 각 입력 채널 단위로 극성이 반전되어 "-+-+-+-+-+-+"와 같은 형태를 갖는다.
결과적으로, 디지털 아날로그 변환부(142)는 제 1 및 제 2 극성 제어신호(POL1, POL2)의 논리 상태에 따라 수평 2 도트 또는 수평 1 도트 인버젼 방식에 대응되도록 데이터 및 화상신호 각각의 경로를 제어함으로써 디코더의 개수는 출력 채널 수와 동일하게 구성된다.
출력 버퍼부(144)는 디지털 아날로그 변환부(142)로부터 공급되는 각 채널의 화상신호(VData)를 버퍼링하여 최종 출력 채널을 통해 외부로 출력한다. 이때, 출력 버퍼부(144)는 외부의 부하를 감안하여 화상신호(VData)를 증폭하여 출력한다.
이와 같은, 본 발명의 제 1 실시 예에 따른 데이터 구동장치(100)는 청색용 상위 계조전압(PBV_x, NBV_x)과 적색/녹색용 상위 계조전압(PRGV_x, NRGV_x)을 분리하여 개별적으로 제어함으로써 계조에 따른 색 온도를 일정하게 유지시킬 수 있으며, 계조전압 생성부(120)의 크기를 감소시킬 수 있다. 구체적으로, 본 발명의 제 1 실시 예에 따른 데이터 구동장치(100)는 정극성의 청색용 상위 계조전압(PBV_x)을 정극성의 적색/녹색용 상위 계조전압(PRGV_x)보다 상대적으로 높게 설정함과 아울러 부극성의 청색용 상위 계조전압(NBV_x)을 부극성의 적색/녹색용 상위 계조전압(NRGV_x)보다 상대적으로 낮게 설정함으로써 도 7에 도시된 바와 같이 계조에 따른 색 온도 곡선의 곡선 B와 같이 상위 계조 영역의 색 온도를 보상할 수 있다. 도 7에서, 곡선 A는 적색, 녹색 및 청색 각각의 데이터 신호 각각에 동일한 계조전압을 사용하는 종래의 계조에 따른 색 온도 곡선을 나타낸다.
나아가, 본 발명은 디지털 아날로그 변환부(142)의 디코더의 개수를 데이터 구동장치(100)의 출력 채널 수와 동일하게 구성함으로써 데이터 구동장치(100)의 크기를 감소시킬 수 있다.
도 8은 본 발명의 제 2 실시 예에 따른 데이터 구동장치(100)에 있어서, 계조 생성부(120)를 개략적으로 나타내는 회로도이다.
도 8을 도 2와 결부하면, 본 발명의 제 2 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)에 접속되는 제 1 및 제 2 외부 저항(RR21, RR31)을 더 포함하여 구성되는 것을 제외하고는 도 2 및 도 3에 도시된 본 발명의 제 1 실시 예에 따른 데이터 구동장치(100)와 동일한 구성을 갖는다. 이에 따라, 제 1 및 제 2 외부 저항(RR21, RR31)을 제외한 다른 구성에 대한 설명은 상술한 도 3에 대한 설명으로 대신하기로 한다.
제 1 외부 저항(RR21)은 데이터 구동장치(100)의 외부에 설치되어 계조 생성부(120)의 제 2 분압 저항열(124)에 구비된 제 2 저항(RR2)에 병렬 접속된다. 이러한, 제 1 외부 저항(RR21)은 계조 생성부(120)의 제 2 분압 저항열(124)에 구비된 제 2 저항(RR2)의 저항값을 미세 조정하는 역할을 한다.
제 2 외부 저항(RR31)은 데이터 구동장치(100)의 외부에 설치되어 계조 생성부(120)의 제 3 분압 저항열(126)의 제 3 저항(RR3)에 병렬 접속된다. 이러한, 제 2 외부 저항(RR31)은 계조 생성부(120)의 제 3 분압 저항열(126)에 구비된 제 3 저항(RR3)의 저항값을 미세 조정하는 역할을 한다.
이와 같은, 본 발명의 제 2 실시 예에 따른 데이터 구동장치(100)는 제 1 및 제 2 외부 저항(RR21, RR31) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 상위 계조전압(PRGV_x, NRGV_x) 각각을 미세 조정함으로써 계조에 따른 색 온도를 더욱 일정하게 유지시킬 수 있다.
한편, 본 발명의 제 2 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(120)에 있어서, 제 2 분압 저항열(124)의 제 2 저항(RR2)과 제 3 분압 저항열(126)의 제 g 분압 저항(Rr_g) 각각은 도 4와 동일하게 제 1 분압 저항열(122)에 접속될 수 있다.
도 9는 본 발명의 제 3 실시 예에 따른 데이터 구동장치(100)에 있어서, 계조 생성부(120)를 개략적으로 나타내는 회로도이다.
도 9를 도 2와 결부하면, 본 발명의 제 3 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)를 제외하고는 도 2 및 도 3에 도시된 본 발명의 제 1 실시 예에 따른 데이터 구동장치(100)와 동일한 구성을 갖는다. 이에 따라, 계조 생성부(120)를 제외한 다른 구성에 대한 설명은 상술한 도 3에 대한 설명으로 대신하기로 한다.
본 발명의 제 3 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(120)는 도 3에 도시된 제 2 및 제 3 분압 저항열(124, 126) 각각의 제 2 및 제 3 저항(RR2, RR3) 대신에 제 1 및 제 2 선택부(RV1, RV2)를 포함하는 것을 특징으로 한다.
제 1 선택부(RV1)는, 도 10에 도시된 바와 같이, 구동전원(VDD)(또는 제 1 노드(n1))에 병렬 접속된 복수의 옵션 저항(Ra, Rb, Rc, Rd)과, 외부로부터 공급되 는 저항 선택신호(RSS)에 따라 복수의 옵션 저항(Ra, Rb, Rc, Rd) 중 어느 하나를 제 2 분압 저항열(124)의 정극성의 적색/녹색용 제 1 분압 저항(Rr_1)(또는 제 2 노드(n2))에 접속시키는 멀티플렉서(MUX)를 포함하여 구성된다. 이러한, 제 1 선택부(RV1)는 저항 선택신호(RSS)에 따라 복수의 옵션 저항(Ra, Rb, Rc, Rd)을 선택함으로써 정극성 영역에서 x개를 가지는 적색/녹색 계조전압(PRGV_x)을 최적화할 뿐만 아니라 미세 조정을 가능하게 한다.
제 2 선택부(RV2)는, 도 10에 도시된 바와 같이, 제 k2 기준 감마전압이 공급되는 분압노드(또는 제 1 노드(n1))에 병렬 접속된 복수의 옵션 저항(Ra, Rb, Rc, Rd)과, 외부로부터 공급되는 저항 선택신호(RSS)에 따라 복수의 옵션 저항(Ra, Rb, Rc, Rd) 중 어느 하나를 제 3 분압 저항열(126)의 부극성의 적색/녹색용 제 1 분압 저항(Rr_f+2)(또는 제 2 노드(n2))에 접속시키는 멀티플렉서(MUX)를 포함하여 구성된다. 이러한, 제 2 선택부(RV2)는 저항 선택신호(RSS)에 따라 복수의 옵션 저항(Ra, Rb, Rc, Rd)을 선택함으로써 부극성 영역에서 x개를 가지는 적색/녹색 계조전압(NRGV_x)을 최적화할 뿐만 아니라 미세 조정을 가능하게 한다.
이와 같은, 본 발명의 제 3 실시 예에 따른 데이터 구동장치(100)는 제 1 및 제 2 선택부(RV1, RV2) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 상위 계조전압(PRGV_x, NRGV_x) 각각을 최적화 및 미세 조정함으로써 계조에 따른 색 온도를 더욱 일정하게 유지시킬 수 있다.
한편, 본 발명의 제 3 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(120)에 있어서, 제 2 분압 저항열(124)의 제 2 저항(RR2)과 제 3 분압 저항 열(126)의 제 g 분압 저항(Rr_g) 각각은 도 4와 동일하게 제 1 분압 저항열(122)에 접속될 수 있다.
도 11은 본 발명의 제 4 실시 예에 따른 데이터 구동장치(100)에 있어서, 계조 생성부(120)를 개략적으로 나타내는 회로도이다.
도 11을 도 2와 결부하면, 본 발명의 제 4 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)를 제외하고는 도 2 및 도 3에 도시된 본 발명의 제 1 실시 예에 따른 데이터 구동장치(100)와 동일한 구성을 갖는다. 이에 따라, 계조 생성부(120)를 제외한 다른 구성에 대한 설명은 상술한 도 2 및 도 3에 대한 설명으로 대신하기로 한다.
본 발명의 제 4 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)의 제 2 및 제 3 분압 저항열(124, 126)을 제외하고는 도 3에 도시된 계조 생성부(120)와 동일한 구성을 갖는다. 이에 따라, 제 2 및 제 3 분압 저항열(124, 126)을 제외한 계조 생성부(120)의 다른 구성에 대한 설명은 상술한 도 2 및 도 3에 대한 설명으로 대신하기로 한다.
구체적으로, 제 2 분압 저항열(124)은 제 1 분압 저항열(122)의 제 1 영역(122a)을 구성하는 각 저항과 동일한 저항값을 가지는 제 1 저항(RR1)과 제 1 내지 제 e-1 분압 저항(R_1 내지 R_e-1)을 포함하여 구성된다. 즉, 제 2 분압 저항열(124)은 제 1 분압 저항열(122)의 제 1 영역(122a)에 구비된 제 e 분압 저항(R_e)을 제외하고는 동일한 구성을 갖는다. 이러한, 제 2 분압 저항열(124)은 제 i 계조용 정극성 외부전압(PEVi)에 따라 정극성의 적색/녹색용 상위 계조전 압(PRGV_x)을 생성한다. 이에 따라, 본 발명의 제 4 실시 예는 제 i 계조용 정극성 외부전압(PEVi)을 조정하여 정극성의 적색/녹색용 상위 계조전압(PRGV_x)을 미세 조정할 수 있다.
또한, 제 3 분압 저항열(126)은 제 1 분압 저항열(122)의 제 2 영역(122b)을 구성하는 각 저항과 동일한 저항값을 가지는 제 f+1 내지 제 g 분압 저항(R_f+1 내지 R_g)을 포함하여 구성된다. 즉, 제 3 분압 저항열(126)은 제 1 분압 저항열(122)의 제 2 영역(122b)에 구비된 제 f 분압 저항(R_f)을 제외하고는 동일한 구성을 갖는다. 다만, 제 3 분압 저항열(126)에서 부극성의 적색/녹색용 제 h 계조전압(NRGV_h)을 생성하는 분압노드에는 제 h 계조용 부극성 외부전압(NEVh)이 별도로 공급된다. 이러한, 제 3 분압 저항열(126)은 제 h 계조용 부극성 외부전압(NEVh)에 따라 부극성의 적색/녹색용 상위 계조전압(NRGV_x)을 생성한다. 이에 따라, 본 발명의 제 4 실시 예는 제 h 계조용 부극성 외부전압(NEVh)을 조정하여 부극성의 적색/녹색용 상위 계조전압(NRGV_x)을 미세 조정할 수 있다.
이와 같은, 본 발명의 제 4 실시 예에 따른 데이터 구동장치(100)는 제 i 계조용 정극성 외부전압(PEVi) 및 제 h 계조용 부극성 외부전압(NEVh) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 상위 계조전압(PRGV_x, NRGV_x) 각각을 최적화 및 미세 조정함으로써 계조에 따른 색 온도를 더욱 일정하게 유지시킬 수 있다.
한편, 본 발명의 제 4 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(120)에 있어서, 제 2 분압 저항열(124)의 제 2 저항(RR2)과 제 3 분압 저항열(126)의 제 g 분압 저항(Rr_g) 각각은 도 4와 동일하게 제 1 분압 저항열(122)에 접속될 수 있다.
도 12는 본 발명의 제 5 실시 예에 따른 데이터 구동장치(100)에 있어서, 계조 생성부(120)를 개략적으로 나타내는 회로도이다.
도 12를 도 2와 결부하면, 본 발명의 제 5 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)를 제외하고는 도 2 및 도 3에 도시된 본 발명의 제 1 실시 예에 따른 데이터 구동장치(100)와 동일한 구성을 갖는다. 이에 따라, 본 발명의 제 5 실시 예에 따른 데이터 구동장치(100)에서는 계조 생성부(120)를 제외한 다른 구성에 대한 설명은 상술한 도 2 및 도 3에 대한 설명으로 대신하기로 한다.
본 발명의 제 5 실시 예에 따른 데이터 구동장치의 계조 생성부(120)는 제 1 내지 제 3 분압 저항열(122, 1124, 1126)을 포함하여 구성된다.
제 1 분압 저항열(122)은 구동전원(VDD)과 기저전원(VSS) 사이에 직렬 접속된 제 1 저항(RR1)과 제 1 내지 제 g 분압 저항(R_1 내지 R_g)에 의해 전압 분배에 의해 정극성 및 부극성의 청색용 상위 계조전압(PBV_x, NBV_x)과 정극성 및 부극성의 3색 공용 계조전압(CV)을 생성한다. 이러한, 제 1 분압 저항열(122)은 도 3에 도시된 본 발명의 제 1 실시 예와 동일한 구성을 가지므로 상세한 설명은 상술한 설명으로 대신하기로 한다.
제 2 분압 저항열(1124)은 제 1 공급전원(AVDD1)과 기저전원(VSS) 사이에 직렬 접속된 정극성용 제 1 내지 제 t 분압 저항(Rt_1 내지 Rt_t)을 포함하여 구성된다. 제 1 공급전원(AVDD1)은 정극성의 제 i 계조전압(PRGV_i)과 구동전원(VDD) 사이의 전압 레벨을 가질 수 있다.
제 2 분압 저항열(1124)의 중간 중간의 분압노드에는 복수의 정극성 외부전압(PEVi, PEVi-1, PEVh)이 공급된다. 예를 들어, 제 2 분압 저항열(1124)의 각 분압노드 중 제 i 계조전압(PRGV_i)을 생성하는 분압노드(Rt_1과 Rt_2 사이)에는 제 i 계조전압(PRGV_i)에 대응되는 제 i 계조용 정극성 외부전압(PEVi)이 공급되거나 공급되지 않을 수 있고, 제 i-1 계조전압(PRGV_i-1)을 생성하는 분압노드(Rt_2와 Rr_3 사이)에는 제 i-1 계조전압(PRGV_i-1)에 대응되는 제 i-1 계조용 정극성 외부전압(PEVi-1)이 공급되거나 공급되지 않을 수 있다. 또한, 제 h 계조전압(PRGV_h)을 생성하는 분압노드(Rt_t-1과 Rt_t 사이)에는 제 h 계조전압(PRGV_h)에 대응되는 제 h 계조용 정극성 외부전압(PEVh)이 공급되거나 공급되지 않을 수 있다.
이러한, 제 2 분압 저항열(1124)은 정극성용 제 1 내지 제 t 분압 저항(Rt_1 내지 Rt_t)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 i 계조전압(PRGV_i) 내지 제 h 계조전압(PRGV_h)을 포함하는 x개를 가지는 정극성의 적색/녹색용 상위 계조전압(PRGV_x)을 아날로그 처리부(140)에 공급한다.
제 3 분압 저항열(1126)은 제 2 공급전원(AVDD2)과 기저전원(VSS) 사이에 직렬 접속된 부극성용 제 1 내지 제 t 분압 저항(Rs_1 내지 Rs_t)을 포함하여 구성된다. 제 2 공급전원(AVDD2)은 부극성의 제 h 계조전압(NRGV_h)과 기저전원(VSS) 사이의 전압 레벨을 가질 수 있다.
제 3 분압 저항열(1126)의 중간 중간의 분압노드에는 복수의 부극성 외부전압(NEVh, NEVi-1, NEVi)이 공급된다. 예를 들어, 제 3 분압 저항열(1126)의 각 분압노드 중 제 h 계조전압(NRGV_h)을 생성하는 분압노드(Rt_1과 Rt_2 사이)에는 제 h 계조전압(NRGV_h)에 대응되는 제 h 계조용 부극성 외부전압(NEVh)이 공급되고, 제 i-1 계조전압(NRGV_i-1)을 생성하는 분압노드(Rt_t-2와 Rr_t-1 사이)에는 제 i-1 계조전압(NRGV_i-1)에 대응되는 제 i-1 계조용 부극성 외부전압(NEVi-1)이 공급되거나 공급되지 않을 수 있다. 또한, 제 i 계조전압(NRGV_i)을 생성하는 분압노드(Rt_t-1과 Rt_t 사이)에는 제 i 계조전압(NRGV_i)에 대응되는 제 i 계조용 부극성 외부전압(NEVi)이 공급된다.
이러한, 제 3 분압 저항열(1126)은 부극성용 제 1 내지 제 t 분압 저항(Rs_1 내지 Rs_t)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 h 계조전압(NRGV_h) 내지 제 i 계조전압(NRGV_i)을 포함하는 x개를 가지는 부극성의 적색/녹색용 상위 계조전압(NRGV_x)을 아날로그 처리부(140)에 공급한다.
이와 같은, 본 발명의 제 5 실시 예에 따른 데이터 구동장치(100)의 계조전압 생성부(120)는 제 1 분압 저항열(122)을 이용하여 정극성 및 부극성의 청색용 상위 계조전압(PBV_x, NBV_x)과 정극성 및 부극성의 3색 공용 계조전압(CV)을 생성함과 아울러 제 1 분압 저항열(122)과 분리되어 구비된 제 2 및 제 3 분압 저항열(1124, 1126) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 상위 계조전압(PRGV_x, NRGV_x)을 생성한다. 이때, 색 온도를 보상하기 위하여, 정극성의 청색용 상위 계조전압들(PBV_x) 각각은 정극성의 적색/녹색용 상위 계조전압(PRGV_x) 각각보다 상대적으로 일정전압 높은 전압 레벨을 가짐과 아울러 부극성의 청색용 상위 계조전압들(NBV_x) 각각은 부극성의 적색/녹색용 상위 계조전압(NRGV_x) 각각보다 상대적으로 일정전압 낮은 전압 레벨을 갖는다.
따라서, 본 발명의 제 5 실시 예에 따른 데이터 구동장치(100)는 청색용 상위 계조전압(PBV_x, NBV_x)과 적색/녹색용 상위 계조전압(PRGV_x, NRGV_x)을 독립적으로 분리하여 개별 제어함으로써 계조에 따른 색 온도를 일정하게 유지시킬 수 있다.
한편, 상술한 본 발명의 제 1 내지 제 5 실시 예에 따른 데이터 구동장치에서는 청색용 계조전압(PBV_x, NBV_x)과 적색/녹색용 계조전압(PRGV_x, NRGV_x) 각각의 상위 계조들을 독립적으로 분리하여 개별 제어하였으나, 이에 한정되지 않고, 이하에서 설명하는 바와 같이 하위 계조들을 독립적으로 분리하여 개별 제어할 수 있다.
도 13은 본 발명의 제 6 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 블록이다.
도 13을 도 2와 결부하면, 본 발명의 제 6 실시 예에 따른 데이터 구동장치는 계조 생성부(120)를 제외하고는 도 2에 도시된 본 발명의 제 1 실시 예와 동일한 구성을 갖는다. 이에 따라, 계조 생성부(120)에 대한 설명을 제외한 다른 구성에 대한 설명은 상술한 설명으로 대신하기로 한다.
본 발명의 제 6 실시 예에 따른 데이터 구동장치의 계조 생성부(120)는, 제 1 내지 제 3 분압 저항열(2122, 2124, 2126)을 포함하여 구성된다.
제 1 분압 저항열(2122)은 구동전원(VDD)과 기저전원(VSS) 사이에 직렬 접속된 제 1 내지 제 g(단, g는 자연수) 분압 저항(R_1 내지 R_g)을 포함하여 구성된다. 이러한, 제 1 분압 저항열(122)은 저항을 이용한 전압 분배에 따라 생성되는 전압에 따라 제 1 및 제 2 공용 영역(2122c1, 2122c2)과 제 1 및 제 2 영역(2122a, 2122b)으로 나누어진다.
제 1 공용 영역(2122c1)은 구동전원(VDD)에 직렬 접속된 제 1 내지 제 c(단, c는 g보다 작은 자연수) 분압 저항(R_1 내지 R_c)을 포함하여 구성된다. 그리고, 제 1 공용 영역(2122c1)의 중간 중간의 분압노드에는 j개의 기준 감마전압(GMA_j) 중 제 1 내지 제 r1-1(r1은 j/2보다 작은 자연수) 기준 감마전압(GMA_1 내지 GMA_r1-1)이 공급된다. 이때, 제 1 내지 제 r1-1 기준 감마전압(GMA_1 내지 GMA_r1-1) 각각은 액정의 전기 광학적 특성, 색 온도 특성 및 감마특성에 따라 등간격 또는 비등간격을 가지도록 제 1 공용 영역(2122c1)의 임의의 분압노드에 공급될 수 있다. 이러한, 제 1 공용 영역(2122c1)은 제 1 내지 제 c 분압 저항(R_1 내지 R_c)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 i 내지 제 v+1 계조전압(PCV_i 내지 PCV_v+1)을 포함하는 y개를 가지는 정극성의 3색 공용 계조전압(PCV_y)을 아날로그 처리부(140)에 공급한다. 여기서, 데이터 신호의 비트 수가 8일 경우, 제 1 공용 영역(2122c1)은 정극성의 제 64 내지 제 255 계조전압(PCV_64 내지 PCV_255)을 포함하는 192개의 정극성의 3색 공용 계조전압(PCV_y)을 생성한다.
제 1 영역(2122a)은 직렬 접속된 제 c 내지 d 분압 저항(R_c 내지 R_d)을 포함하여 구성된다. 그리고, 제 1 영역(2122a)의 중간 중간의 분압노드에는 j개의 기준 감마전압(GMA_j) 중 제 r1 내지 제 j/2 기준 감마전압(GMA_r1 내지 GMA_j/2)이 공급된다. 이때, 제 r1 내지 제 j/2 기준 감마전압(GMA_r1 내지 GMA_j/2) 각각 은 액정의 전기 광학적 특성, 색 온도 특성 및 감마특성에 따라 등간격 또는 비등간격을 가지도록 제 1 영역(2122a)의 임의의 분압노드에 공급될 수 있다. 이러한, 제 1 영역(2122a)은 제 c 내지 제 d 분압 저항(R_c 내지 R_d)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 정극성의 제 v 계조전압(PBV_v)부터 제 0 계조전압(PBV_0) 까지를 포함하는 x개를 가지는 정극성의 청색용 계조전압(PBV_x)을 아날로그 처리부(140)에 공급한다. 여기서, 데이터 신호의 비트 수가 8일 경우, 제 1 영역(2122a)은 정극성의 제 63 내지 제 0 계조전압(PBV_63 내지 PBV_0)을 포함하는 64개의 정극성의 청색용 계조전압(PBV_x)을 생성한다.
제 2 영역(2122b)은 직렬 접속된 제 e 내지 제 f 분압 저항(R_c 내지 R_f)을 포함하여 구성된다. 그리고, 제 2 영역(2122b)의 중간 중간의 분압노드에는 j개의 기준 감마전압(GMA_j) 중 제 j/2+1 내지 제 r2-1 기준 감마전압(GMA_j/2+1 내지 GMA_r2-1)이 공급된다. 이때, 제 j/2+1 내지 제 r2-1 기준 감마전압(GMA_j/2+1 내지 GMA_r2-1) 각각은 액정의 전기 광학적 특성, 색 온도 특성 및 감마특성에 따라 등간격 또는 비등간격을 가지도록 제 2 영역(2122b)의 임의의 분압노드에 공급될 수 있다. 이러한, 제 2 영역(2122b)은 제 e 내지 제 f 분압 저항(R_c 내지 R_f)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 부극성의 제 0 계조전압(NBV_0)부터 제 v 계조전압(NBV_v) 까지를 포함하는 x개를 가지는 부극성의 청색용 계조전압(NBV_x)을 아날로그 처리부(140)에 공급한다. 여기서, 데이터 신호의 비트 수가 8일 경우, 제 2 영역(2122b)은 부극성의 제 0 내지 제 63 계조전압(NBV_0 내지 NBV_63)을 포함하는 64개의 부극성의 청색용 계조전압(NBV_x)을 생 성한다.
한편, 제 1 및 제 2 영역(2122a, 2122b) 사이에는 적어도 하나의 더미 저항들(미도시)이 접속될 수 있다.
제 2 공용 영역(2122c2)은 직렬 접속된 제 f 내지 제 g 분압 저항(R_f 내지 R_g)을 포함하여 구성된다. 그리고, 제 2 공용 영역(2122c2)의 중간 중간의 분압노드에는 j개의 기준 감마전압(GMA_j) 중 제 r2 내지 제 j 기준 감마전압(GMA_r2 내지 GMA_j)이 공급된다. 이때, 제 r2 내지 제 j 기준 감마전압(GMA_r2 내지 GMA_j) 각각은 액정의 전기 광학적 특성, 색 온도 특성 및 감마특성에 따라 등간격 또는 비등간격을 가지도록 제 2 공용 영역(2122c2)의 임의의 분압노드에 공급될 수 있다. 이러한, 제 2 공용 영역(2122c2)은 제 f 내지 제 g 분압 저항(R_f 내지 R_g)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 부극성의 제 v+1 내지 제 i 계조전압(NCV_v+1 내지 NCV_i)을 포함하는 y개를 가지는 부극성의 3색 공용 계조전압(NCV_y)을 아날로그 처리부(140)에 공급한다. 여기서, 데이터 신호의 비트 수가 8일 경우, 제 2 공용 영역(2122c2)은 부극성의 제 64 내지 제 255 계조전압(NBV_64 내지 NBV_255)을 포함하는 192개의 부극성의 3색 공용 계조전압(NCV_y)을 생성한다.
제 2 분압 저항열(2124)은 적색/녹색용 제 1 저항(Rrg1) 및 정극성의 적색/녹색용 x개의 분압 저항(Rr_c+2 내지 Rr_d)을 포함하여 구성된다.
적색/녹색용 제 1 저항(Rrg1)은 정극성의 제 v 계조전압(PBV_v)을 생성하는 제 1 분압 저항열(2122)의 분압노드에 접속되며, 외부로부터 제 r1 기준 감마전 압(GMA_r1)이 공급된다. 이러한, 적색/녹색용 제 1 저항(Rrg1)은 정극성 영역에서 x개를 가지는 적색/녹색 계조전압(PRGV_x)을 최적화하기 위하여, 제 1 분압 저항열(2122)의 제 c+2 저항(R_c+2)보다 큰 저항값을 갖는다.
정극성의 적색/녹색용 x개의 분압 저항(Rr_c+2 내지 Rr_d)은 적색/녹색용 제 1 저항(Rrg1)과 정극성의 제 0 계조용 외부전압(PEV0)이 공급되는 분압노드 사이에 직렬 접속된다. 이때, 정극성의 제 0 계조용 외부전압(PEV0)은 제 j/2 기준 감마전압(GMA_j/2)이 될 수 있다. 그리고, 정극성의 적색/녹색용 x개의 분압 저항(Rr_c+2 내지 Rr_d) 각각은 제 1 분압 저항열(2122)의 제 1 영역(2122a)에 구성된 제 c+2 내지 제 d 분압 저항(R_c+2 내지 R_d) 각각과 동일한 저항값을 갖는다. 이에, 제 2 분압 저항열(2124)은 적색/녹색용 제 1 저항(Rrg1)의 저항값을 제외하고는 제 1 분압 저항열(2122)의 제 1 영역(2122a)과 동일한 구조를 갖는다.
그리고, 제 2 분압 저항열(2124)의 분압노드 중 적어도 하나에는 외부로부터 적어도 하나의 정극성 외부전압(PEV1)이 더 공급될 수 있다.
이러한, 제 2 분압 저항열(2124)은 각 저항들(Rrg1, Rr_c+2 내지 Rr_d) 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 v 내지 제 0 계조전압(PRGV_v 내지 PRGV_0)을 포함하는 x개를 가지는 정극성의 적색/녹색용 하위 계조전압(PRGV_x)을 아날로그 처리부(140)에 공급한다.
제 3 분압 저항열(2126)은 적색/녹색용 제 2 저항(Rrg2) 및 부극성의 적색/녹색용 x개의 분압 저항(Rr_e+1 내지 Rr_f-1)을 포함하여 구성된다.
적색/녹색용 제 2 저항(Rrg2)은 부극성의 제 0 계조용 외부전압(NEV0)이 공 급되는 분압노드에 접속된다. 이때, 부극성의 제 0 계조용 외부전압(NEV0)은 제 j/2+1 기준 감마전압(GMA_j/2+1)이 될 수 있다. 그리고, 적색/녹색용 제 2 저항(Rrg2)은 부극성 영역에서 x개를 가지는 적색/녹색 계조전압(NRGV_x)을 최적화하기 위하여, 제 1 분압 저항열(2122)의 제 e 저항(R_e)보다 큰 저항값을 갖는다.
부극성의 적색/녹색용 x개의 분압 저항(Rr_e+1 내지 Rr_f-1)은 적색/녹색용 제 2 저항(Rrg2)과 외부로부터 제 r2 기준 감마전압(GMA_r2)이 공급되는 제 1 분압 저항열(2122)의 분압노드 사이에 직렬 접속된다. 여기서, 부극성의 적색/녹색용 x개의 분압 저항(Rr_e+1 내지 Rr_f-1) 각각은 제 1 분압 저항열(2122)의 제 2 영역(2122a)에 구성된 제 e+1 내지 제 f-1 분압 저항(R_e+1 내지 R_f-1) 각각과 동일한 저항값을 갖는다. 이에, 제 3 분압 저항열(2126)은 적색/녹색용 제 2 저항(Rrg2)의 저항값을 제외하고는 제 1 분압 저항열(2122)의 제 2 영역(2122b)과 동일한 구조를 갖는다.
그리고, 제 3 분압 저항열(2126)의 분압노드 중 적어도 하나에는 외부로부터 적어도 하나의 부극성 외부전압(NEV1)이 더 공급될 수 있다.
이러한, 제 3 분압 저항열(2126)은 각 저항들(Rrg2, Rr_e+1 내지 Rr_f-1) 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 0 내지 제 v 계조전압(NRGV_0 내지 NRGV_v)을 포함하는 x개를 가지는 부극성의 적색/녹색용 하위 계조전압(NRGV_x)을 아날로그 처리부(140)에 공급한다.
이러한 계조전압 생성부(120)는 제 1 분압 저항열(2122)을 이용하여 정극성 및 부극성의 청색용 하위 계조전압(PBV_x, NBV_x)과 정극성 및 부극성의 3색 공용 계조전압(PCV_y, NCV_y)을 생성함과 아울러 제 2 및 제 3 분압 저항열(2124, 2126)을 이용하여 정극성 및 부극성의 적색/녹색용 하위 계조전압(PRGV_x, NRGV_x)을 생성한다. 이때, 색 온도를 보상하기 위하여, 정극성의 청색용 하위 계조전압들(PBV_x) 각각은 정극성의 적색/녹색용 하위 계조전압(PRGV_x) 각각보다 상대적으로 일정전압 높은 전압 레벨을 가짐과 아울러 부극성의 청색용 하위 계조전압들(NBV_x) 각각은 부극성의 적색/녹색용 하위 계조전압(NRGV_x) 각각보다 상대적으로 일정전압 낮은 전압 레벨을 갖는다.
이와 같은, 본 발명의 제 6 실시 예에 따른 데이터 구동장치(100)는 청색용 하위 계조전압(PBV_x, NBV_x)과 적색/녹색용 하위 계조전압(PRGV_x, NRGV_x)을 분리하여 개별적으로 제어함으로써 계조에 따른 색 온도를 일정하게 유지시킬 수 있다.
도 14는 본 발명의 제 7 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(120)를 개략적으로 나타내는 회로도이다.
도 14를 도 2와 결부하면, 본 발명의 제 7 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)에 접속되는 제 1 및 제 2 외부 저항(Rrg11, Rrg21)을 더 포함하여 구성되는 것을 제외하고는 도 2 및 도 13에 도시된 본 발명의 제 6 실시 예에 따른 데이터 구동장치(100)와 동일한 구성을 갖는다. 이에 따라, 제 1 및 제 2 외부 저항(Rrg11, Rrg21)을 제외한 다른 구성에 대한 설명은 상술한 도 2 및 도 13에 대한 설명으로 대신하기로 한다.
제 1 외부 저항(Rrg11)은, 상술한 본 발명의 제 2 실시 예와 같이, 제 2 분 압 저항열(2124)의 적색/녹색용 제 1 저항(Rrg1)에 병렬 접속되어 적색/녹색용 제 1 저항(Rrg1)의 저항값을 미세 조정하는 역할을 한다.
제 2 외부 저항(Rrg21)은, 상술한 본 발명의 제 2 실시 예와 같이, 제 3 분압 저항열(2126)의 적색/녹색용 제 2 저항(Rrg2)에 병렬 접속되어 적색/녹색용 제 2 저항(Rrg2)의 저항값을 미세 조정하는 역할을 한다.
이와 같은, 본 발명의 제 7 실시 예에 따른 데이터 구동장치(100)는 제 1 및 제 2 외부 저항(Rrg11, Rrg21) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 하위 계조전압(PRGV_x, NRGV_x) 각각을 미세 조정함으로써 계조에 따른 색 온도를 더욱 일정하게 유지시킬 수 있다.
도 15는 본 발명의 제 8 실시 예에 따른 데이터 구동장치(100)에 있어서, 계조 생성부(120)를 개략적으로 나타내는 회로도이다.
도 15를 도 2와 결부하면, 본 발명의 제 8 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)를 제외하고는 도 2에 도시된 본 발명의 제 6 실시 예에 따른 데이터 구동장치(100)와 동일한 구성을 갖는다. 이에 따라, 계조 생성부(120)를 제외한 다른 구성에 대한 설명은 상술한 도 2에 대한 설명으로 대신하기로 한다.
본 발명의 제 8 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(120)는 도 13에 도시된 제 2 및 제 3 분압 저항열(2124, 2126)의 적색/녹색용 제 1 및 제 2 저항(Rrg1, Rrg2) 대신에 제 1 및 제 2 선택부(RV1, RV2)를 포함하는 것을 특징으로 한다.
제 1 선택부(RV1)는, 상술한 본 발명의 제 3 실시 예에서와 같이, 복수의 옵션 저항(Ra, Rb, Rc, Rd) 및 멀티플렉서(MUX)를 포함하여 구성된다. 이러한, 제 1 선택부(RV1)는 저항 선택신호(RSS)에 따라 복수의 옵션 저항(Ra, Rb, Rc, Rd)을 선택함으로써 정극성 영역에서 x개를 가지는 적색/녹색 계조전압(PRGV_x)을 최적화할 뿐만 아니라 미세 조정을 가능하게 한다.
제 2 선택부(RV2)는, 상술한 본 발명의 제 3 실시 예에서와 같이, 복수의 옵션 저항(Ra, Rb, Rc, Rd) 및 멀티플렉서(MUX)를 포함하여 구성된다. 이러한, 제 2 선택부(RV2)는 저항 선택신호(RSS)에 따라 복수의 옵션 저항(Ra, Rb, Rc, Rd)을 선택함으로써 부극성 영역에서 x개를 가지는 적색/녹색 계조전압(NRGV_x)을 최적화할 뿐만 아니라 미세 조정을 가능하게 한다.
이와 같은, 본 발명의 제 8 실시 예에 따른 데이터 구동장치(100)는 제 1 및 제 2 선택부(RV1, RV2) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 상위 계조전압(PRGV_x, NRGV_x) 각각을 최적화 및 미세 조정함으로써 계조에 따른 색 온도를 더욱 일정하게 유지시킬 수 있다.
도 16은 본 발명의 제 9 실시 예에 따른 데이터 구동장치(100)에 있어서, 계조 생성부(120)를 개략적으로 나타내는 회로도이다.
도 16을 도 2와 결부하면, 본 발명의 제 9 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)를 제외하고는 도 2에 도시된 본 발명의 제 6 실시 예에 따른 데이터 구동장치(100)와 동일한 구성을 갖는다. 이에 따라, 계조 생성부(120)를 제외한 다른 구성에 대한 설명은 상술한 도 2에 대한 설명으로 대신하기 로 한다.
본 발명의 제 9 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)의 제 2 및 제 3 분압 저항열(2124, 2126)을 제외하고는 도 13에 도시된 계조 생성부(120)와 동일한 구성을 갖는다. 이에 따라, 제 2 및 제 3 분압 저항열(2124, 2126)을 제외한 계조 생성부(120)의 다른 구성에 대한 설명은 상술한 도 13에 대한 설명으로 대신하기로 한다.
제 2 분압 저항열(2124)은 제 1 분압 저항열(2122)의 제 1 영역(2122a)을 구성하는 각 저항과 동일한 저항값을 가지는 제 c+1 내지 제 d 분압 저항(R_c+1 내지 R_d)을 포함하여 구성된다. 이러한, 제 2 분압 저항열(2124)은 제 v 계조용 정극성 외부전압(PEVv)에 따라 정극성의 적색/녹색용 하위 계조전압(PRGV_x)을 생성한다. 이에 따라, 본 발명의 제 9 실시 예는 제 v 계조용 정극성 외부전압(PEVv)을 조정하여 정극성의 적색/녹색용 하위 계조전압(PRGV_x)을 미세 조정할 수 있다.
또한, 제 3 분압 저항열(2126)은 제 1 분압 저항열(2122)의 제 2 영역(2122b)을 구성하는 각 저항과 동일한 저항값을 가지는 제 e 내지 제 f-1 분압 저항(R_e 내지 R_f-1)을 포함하여 구성된다. 이러한, 제 3 분압 저항열(2126)은 제 0 계조용 부극성 외부전압(NEV0)에 따라 부극성의 적색/녹색용 하위 계조전압(NRGV_x)을 생성한다. 이에 따라, 본 발명의 제 9 실시 예는 제 0 계조용 부극성 외부전압(NEV0)을 조정하여 부극성의 적색/녹색용 하위 계조전압(NRGV_x)을 미세 조정할 수 있다.
이와 같은, 본 발명의 제 9 실시 예에 따른 데이터 구동장치(100)는 제 v 계 조용 정극성 외부전압(PEVv) 및 제 0 계조용 부극성 외부전압(NEV0) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 하위 계조전압(PRGV_x, NRGV_x) 각각을 최적화 및 미세 조정함으로써 계조에 따른 색 온도를 더욱 일정하게 유지시킬 수 있다.
도 17은 본 발명의 제 10 실시 예에 따른 데이터 구동장치(100)에 있어서, 계조 생성부(120)를 개략적으로 나타내는 회로도이다.
도 17을 도 2와 결부하면, 본 발명의 제 10 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)를 제외하고는 도 2에 도시된 본 발명의 제 6 실시 예에 따른 데이터 구동장치(100)와 동일한 구성을 갖는다. 이에 따라, 본 발명의 제 10 실시 예에 따른 데이터 구동장치(100)에서는 계조 생성부(120)를 제외한 다른 구성에 대한 설명은 상술한 도 2에 대한 설명으로 대신하기로 한다.
본 발명의 제 10 실시 예에 따른 데이터 구동장치의 계조 생성부(120)는 제 1 내지 제 3 분압 저항열(122, 1124, 1126)을 포함하여 구성된다.
제 1 분압 저항열(2122)은 구동전원(VDD)과 기저전원(VSS) 사이에 직렬 접속된 제 1 내지 제 g 분압 저항(R_1 내지 R_g)에 의해 전압 분배에 의해 정극성 및 부극성의 3색 공용 계조전압(PCV_y, NCV_y) 그리고 정극성 및 부극성의 청색용 계조전압(PBV_x. NBV_x)을 생성한다. 이러한, 제 1 분압 저항열(2122)은 도 13에 도시된 본 발명의 제 6 실시 예와 동일한 구성을 가지므로 상세한 설명은 상술한 설명으로 대신하기로 한다.
제 2 분압 저항열(2124)은 제 1 공급전원(AVDD1)과 기저전원(VSS) 사이에 직렬 접속된 정극성용 제 1 내지 제 o 분압 저항(Ro_1 내지 Ro_o)을 포함하여 구성된 다. 제 1 공급전원(AVDD1)은 정극성의 제 v 계조전압(PRGV_v)과 구동전원(VDD) 사이의 전압 레벨을 가지거나, 제 r1 기준 감마전압(GMA_r1)과 동일한 전압일 수 있다. 그리고, 제 2 분압 저항열(2124)의 중간 중간의 분압노드에는 복수의 정극성 외부전압(PEVv, PEV1, PEV0)이 공급된다. 이때, 제 v 계조용 정극성 외부전압(PEVv)은 제 r1 기준 감마전압(GMA_r1)이 될 수 있고, 제 0 계조용 정극성 외부전압(PEV0)은 제 j/2 기준 감마전압(GMA_j/2)이 될 수 있다.
이러한, 제 2 분압 저항열(2124)은 정극성용 제 1 내지 제 o 분압 저항(Ro_1 내지 Ro_o)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 v 내지 제 0 계조전압(PRGV_v 내지 PRGV_0)을 포함하는 x개를 가지는 정극성의 적색/녹색용 하위 계조전압(PRGV_x)을 아날로그 처리부(140)에 공급한다.
제 3 분압 저항열(1126)은 제 2 공급전원(AVDD2)과 기저전원(VSS) 사이에 직렬 접속된 부극성용 제 1 내지 제 o 분압 저항(Rp_1 내지 Rp_o)을 포함하여 구성된다. 제 2 공급전원(AVDD2)은 부극성의 제 v 계조전압(NRGV_v)과 기저전원(VSS) 사이의 전압 레벨을 가질 수 있다. 그리고, 제 3 분압 저항열(2126)의 중간 중간의 분압노드에는 복수의 부극성 외부전압(NEV0, NEV1, NEVv)이 공급된다. 이때, 제 0 계조용 부극성 외부전압(NEV0)은 제 j/2+1 기준 감마전압(GMA_j+1)이 될 수 있고, 제 v 계조용 부극성 외부전압(NEVv)은 제 r2 기준 감마전압(GMA_r2)이 될 수 있다.
이러한, 제 3 분압 저항열(2126)은 부극성용 제 1 내지 제 o 분압 저항(Rp_1 내지 Rp_o)의 사이마다 형성된 각 분압노드에서 전압분배에 의해 생성되는 제 0 내지 제 v 계조전압(NRGV_0 내지 NRGV_v)을 포함하는 x개를 가지는 부극성의 적색/녹 색용 하위 계조전압(NRGV_x)을 아날로그 처리부(140)에 공급한다.
이와 같은, 본 발명의 제 10 실시 예에 따른 데이터 구동장치(100)의 계조전압 생성부(120)는 제 1 분압 저항열(2122)을 이용하여 정극성 및 부극성의 3색 공용 계조전압(PCV_y, NCV_y) 그리고 정극성 및 부극성의 청색용 계조전압(PBV_x. NBV_x)을 생성함과 아울러 제 1 분압 저항열(2122)과 분리되어 구비된 제 2 및 제 3 분압 저항열(2124, 2126) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 하위 계조전압(PRGV_x, NRGV_x)을 생성한다. 이때, 색 온도를 보상하기 위하여, 정극성의 청색용 하위 계조전압들(PBV_x) 각각은 정극성의 적색/녹색용 하위 계조전압(PRGV_x) 각각보다 상대적으로 일정전압 높은 전압 레벨을 가짐과 아울러 부극성의 청색용 하위 계조전압들(NBV_x) 각각은 부극성의 적색/녹색용 하위 계조전압(NRGV_x) 각각보다 상대적으로 일정전압 낮은 전압 레벨을 갖는다.
따라서, 본 발명의 제 10 실시 예에 따른 데이터 구동장치(100)는 청색용 하위 계조전압(PBV_x, NBV_x)과 적색/녹색용 하위 계조전압(PRGV_x, NRGV_x)을 독립적으로 분리하여 개별 제어함으로써 계조에 따른 색 온도를 일정하게 유지시킬 수 있다.
상술한 본 발명의 제 1 내지 제 10 실시 예에 따른 데이터 구동장치에서는 청색용 계조전압(PBV_x, NBV_x)과 적색/녹색용 계조전압(PRGV_x, NRGV_x) 각각의 상위 또는 하위 계조들을 독립적으로 분리하여 개별 제어하였으나, 이에 한정되지 않고, 이하에서 설명하는 바와 같이 상위 및 하위 계조들을 독립적으로 분리하여 개별 제어할 수 있다.
도 18은 본 발명의 제 11 실시 예에 따른 데이터 구동장치(100)를 개략적으로 나타내는 블록이다.
도 18을 참조하면, 본 발명의 제 11 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(3120) 및 아날로그 처리부(3140)를 제외하고는 도 2에 도시된 본 발명의 제 1 실시 예와 동일한 구성을 갖는다. 이에 따라, 계조 생성부(3120)에 대한 설명을 제외한 다른 구성에 대한 설명은 상술한 설명으로 대신하기로 한다.
계조 생성부(3120)는, 도 19에 도시된 바와 같이, 제 1 내지 제 5 분압 저항열(3122, 3124, 3125, 3126, 3127)을 포함하여 구성된다. 이러한, 계조 생성부(3120)는 도 3에 도시된 본 발명의 제 1 실시 예와 도 13에 도시된 본 발명의 제 6 실시 예를 조합하여 구성한 것이므로 이에 대한 상세한 설명은 상술한 설명으로 대신하고, 이하에서는 개략적인 기능만을 설명하기로 한다.
제 1 분압 저항열(3122)은 제 1 내지 4 영역(3122a1, 3122a2, 3122b1, 3122b2) 그리고 제 1 및 제 2 공용 영역(3122c1, 3122c2)을 포함하여 구성된다.
제 1 영역(3122a1)은 도 3에 도시된 계조 생성부(120)의 제 1 영역(122a)과 도면부호만이 다를 뿐 실질적으로 동일하게 구성된다. 이에 따라, 제 1 영역(3122a1)은 정극성의 제 i 내지 h 계조전압(PBV_i 내지 PBV_h)을 포함하는 x개를 가지는 정극성의 청색용 상위 계조전압(PBUV_x)을 생성하여 아날로그 처리부(3140)에 공급한다.
제 1 공용 영역(3122c1)은 도 3에 도시된 계조 생성부(120)의 공용 영역(122c)의 정극성 영역과 도면부호만이 다를 뿐 실질적으로 동일하게 구성된다. 이에 따라, 제 1 공용 영역(3122c1)은 정극성의 제 h-1 내지 v+1 계조전압(PCV_h-1 내지 PCV_v+1)을 포함하는 y개를 가지는 정극성의 3색 공용 계조전압(PCV_y)을 생성하여 아날로그 처리부(3140)에 공급한다.
제 2 영역(3122a2)은, 도 13에 도시된 계조 생성부(120)의 제 1 영역(2122a)과 도면부호만이 다를 뿐 실질적으로 동일하게 구성된다. 이에 따라, 제 2 영역(3122a2)은 정극성의 제 v 내지 0 계조전압(PBV_v 내지 PBV_0)을 포함하는 z개를 가지는 정극성의 청색용 하위 계조전압(PBLV_z)을 생성하여 아날로그 처리부(3140)에 공급한다.
제 3 영역(3122b1)은 도 3에 도시된 계조 생성부(120)의 제 2 영역(122b)과 도면부호만이 다를 뿐 실질적으로 동일하게 구성된다. 이에 따라, 제 3 영역(3122b1)은 부극성의 제 h 내지 i 계조전압(NBV_h 내지 NBV_i)을 포함하는 x개를 가지는 부극성의 청색용 상위 계조전압(NBUV_x)을 생성하여 아날로그 처리부(3140)에 공급한다.
제 2 공용 영역(3122c2)은 도 3에 도시된 계조 생성부(120)의 공용 영역(122c)의 부극성 영역과 도면부호만이 다를 뿐 실질적으로 동일하게 구성된다. 이에 따라, 제 2 공용 영역(3122c2)은 부극성의 제 v+1 내지 h-1 계조전압(NCV_v+1 내지 NCV_h-1)을 포함하는 y개를 가지는 부극성의 3색 공용 계조전압(NCV_y)을 생성하여 아날로그 처리부(3140)에 공급한다.
제 4 영역(3122b2)은, 도 13에 도시된 계조 생성부(120)의 제 2 영역(2122b)과 도면부호만이 다를 뿐 실질적으로 동일하게 구성된다. 이에 따라, 제 4 영 역(3122b2)은 부극성의 제 0 내지 v 계조전압(NBV_0 내지 NBV_v)을 포함하는 z개를 가지는 부극성의 청색용 하위 계조전압(NBLV_z)을 생성하여 아날로그 처리부(3140)에 공급한다.
제 2 분압 저항열(3124)은, 도 3에 도시된 계조 생성부(120)의 제 2 분압 저항열(124)과 도면부호만이 다를 뿐 실질적으로 동일하게 구성된다. 이에 따라, 제 2 분압 저항열(3124)은 정극성의 제 i 내지 h 계조전압(PRGV_i 내지 PRGV_h)을 포함하는 x개를 가지는 정극성의 적색/녹색용 상위 계조전압(PRGUV_x)을 생성하여 아날로그 처리부(3140)에 공급한다.
제 3 분압 저항열(3125)은, 도 13에 도시된 계조 생성부(120)의 제 2 분압 저항열(2124)과 도면부호만이 다를 뿐 실질적으로 동일하게 구성된다. 이에 따라, 제 3 분압 저항열(3125)은 정극성의 제 v 내지 0 계조전압(PRGV_v 내지 PRGV_0)을 포함하는 z개를 가지는 정극성의 적색/녹색용 하위 계조전압(PRGLV_z)을 생성하여 아날로그 처리부(3140)에 공급한다.
제 4 분압 저항열(3126)은, 도 3에 도시된 계조 생성부(120)의 제 3 분압 저항열(126)과 도면부호만이 다를 뿐 실질적으로 동일하게 구성된다. 이에 따라, 제 4 분압 저항열(3126)은 부극성의 제 h 내지 i 계조전압(NRGV_h 내지 NRGV_i)을 포함하는 x개를 가지는 부극성의 적색/녹색용 상위 계조전압(NRGUV_x)을 생성하여 아날로그 처리부(3140)에 공급한다.
제 5 분압 저항열(3127)은, 도 13에 도시된 계조 생성부(120)의 제 3 분압 저항열(2126)과 도면부호만이 다를 뿐 실질적으로 동일하게 구성된다. 이에 따라, 제 5 분압 저항열(3127)은 부극성의 제 0 내지 v 계조전압(NRGV_0 내지 NRGV_v)을 포함하는 z개를 가지는 부극성의 적색/녹색용 하위 계조전압(NRGLV_z)을 생성하여 아날로그 처리부(3140)에 공급한다.
이와 같은, 계조 생성부(3120)는 제 1 분압 저항열(3122)을 이용하여 정극성 및 부극성의 청색용 상위 및 하위 계조전압(PBUV_x, PBLV_z, NBUV_x, NBLV_z)과 정극성 및 부극성의 3색 공용 계조전압(PCV_y, NCV_y)을 생성함과 아울러 제 2 및 제 3 분압 저항열(3124, 3125)을 이용하여 정극성의 적색/녹색용 상위 및 하위 계조전압(PRGUV_x, NRGLV_z)을 생성하고, 제 4 및 제 5 분압 저항열(3126, 3127)을 이용하여 부극성의 적색/녹색용 상위 및 하위 계조전압(NRGUV_x, NRGLV_z)을 생성한다.
한편, 제 2 분압 저항열(3124)의 제 2 저항(RR2)은 구동 전원(VDD)에 접속되지 않고, 도 20에 도시된 바와 같이, 제 1 분압 저항열(3122)의 분압 노드 중 정극성의 제 i 계조 전압(PBV_i)을 생성하는 분압 노드(RR1과 R_1 사이)에 접속될 수 있다. 또한, 제 4 분압 저항열(3126)의 제 g 분압 저항(Rr_g)은 기저 전원(VSS)에 접속되지 않고, 도 20에 도시된 바와 같이, 제 1 분압 저항열(3122)의 분압 노드 중 부극성의 제 i 계조 전압(NBV_i)을 생성하는 분압 노드(R_g-1과 R_g 사이)에 접속될 수 있다.
도 18에서, 아날로그 처리부(3140)는 디지털 아날로그 변환부(3142) 및 출력 버퍼부(144)를 포함하여 구성된다.
디지털 아날로그 변환부(3142)는, 도 21에 도시된 바와 같이, 데이터 변환부(200)에 공급되는 계조전압(PBUV_x, PBLV_z, NBUV_x, NBLV_z, PCV_y, NCV_y, PRGUV_x, PRGLV_z, NRGUV_x, NRGLV_z)을 제외하고는 도 5에 도시된 본 발명의 제 1 실시 예와 동일한 구성을 갖는다. 이에 데이터 변환부(3200)에 공급되는 계조전압을 제외한 데이터 변환부(3200)에 대한 설명은 상술한 도 5에 대한 설명으로 대신하기로 한다.
도 21에서, 제 1, 4, 5 및 8 디코더(D1, D4, D5, D8) 각각에는 계조전압 생성부(3120)로부터 정극성의 적색/녹색용 상위 및 하위 계조전압(PRGUV_x, PRGLV_z) 및 정극성의 3색 공용 계조전압(PCV_y)이 공급된다. 이러한, 제 1, 4, 5 및 8 디코더(D1, D4, D5, D8) 각각은 정극성의 적색/녹색용 상위 및 하위 계조전압(PRGUV_x, PRGLV_z), 그리고 정극성의 3색 공용 계조전압(PCV_y)을 이용하여 적색 또는 녹색의 래치 데이터(RData)를 정극성의 적색 또는 녹색 화상신호(VData)로 변환한다.
제 2, 7, 10 및 11 디코더(D2, D7, D10, D11) 각각에는 계조전압 생성부(3120)로부터 부극성의 적색/녹색용 상위 및 하위 계조전압(NRGUV_x, NRGLV_z) 및 부극성의 3색 공용 계조전압(NCV_y)이 공급된다. 이러한, 제 2, 7, 10 및 11 디코더(D2, D7, D10, D11) 각각은 부극성의 적색/녹색용 상위 및 하위 계조전압(NRGUV_x, NRGLV_z), 그리고 부극성의 3색 공용 계조전압(NCV_y)을 이용하여 적색 또는 녹색의 래치 데이터(RData)를 부극성의 적색 또는 녹색 화상신호(VData)로 변환한다.
제 9 및 12 디코더(D9, D12) 각각에는 계조전압 생성부(3120)로부터 정극성의 청색용 상위 및 하위 계조전압(PBUV_x, PBLV_z), 그리고 정극성의 3색 공용 계 조전압(PCV_y)이 공급된다. 이러한, 제 9 및 12 디코더(D9, D12) 각각은 정극성의 청색용 상위 및 하위 계조전압(PBUV_x, PBLV_z), 그리고 정극성의 3색 공용 계조전압(PCV_y)을 이용하여 청색의 래치 데이터(RData)를 정극성의 청색 화상신호(VData)로 변환한다.
제 3 및 6 디코더(D3, D6) 각각에는 계조전압 생성부(120)로부터 부극성의 청색용 상위 및 하위 계조전압(NBUV_x, NBLV_z), 그리고 부극성의 3색 공용 계조전압(NCV_y)이 공급된다. 이러한, 제 3 및 6 디코더(D3, D6) 각각은 부극성의 청색용 상위 및 하위 계조전압(NBUV_x, NBLV_z), 그리고 부극성의 3색 공용 계조전압(NCV_y)을 이용하여 청색의 래치 데이터(RData)를 부극성의 청색 화상신호(VData)로 변환한다.
이와 같은, 디지털 아날로그 변환부(3142)는, 상술한 도 5에서와 같이, 데이터 경로 제어부(300) 및 화상신호 경로 제어부(400)를 이용하여 제 1 및 제 2 극성 제어신호(POL1, POL2)의 논리 상태에 따라 데이터 및 화상신호의 경로를 제어함으로써 수평 1 도트 또는 수평 2 도트 인버젼 방식의 극성패턴을 가지도록 래치 데이터(RData)를 화상신호(VData)로 변환하여 출력 버퍼부(144)에 공급한다.
출력 버퍼부(144)는 디지털 아날로그 변환부(3142)로부터 공급되는 각 채널의 화상신호(VData)를 버퍼링하여 최종 출력 채널을 통해 외부로 출력한다. 이때, 출력 버퍼부(144)는 외부의 부하를 감안하여 화상신호(VData)를 증폭하여 출력한다.
이와 같은, 본 발명의 제 11 실시 예에 따른 데이터 구동장치(100)는 청색용 상위 및 하위 계조전압(PBV, NBV)과 적색/녹색용 상위 및 하위 계조전압(PRGV, NRGV)을 분리하여 개별적으로 제어함으로써 계조에 따른 색 온도를 더욱 일정하게 유지시킬 수 있다. 또한, 본 발명의 제 11 실시 예는 상술한 본 발명의 제 1 실시 예와 동일한 효과를 제공한다.
도 22는 본 발명의 제 12 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(120)를 개략적으로 나타내는 회로도이다.
도 22를 도 18과 결부하면, 본 발명의 제 12 실시 예에 따른 데이터 구동장치(100)는 계조 생성부(120)에 접속되는 제 1 내지 제 4 외부 저항(RR21, Rrg11, RR31, Rrg21)을 더 포함하여 구성되는 것을 제외하고는 도 18 및 도 19에 도시된 본 발명의 제 11 실시 예에 따른 데이터 구동장치(100)와 동일한 구성을 갖는다. 이에 따라, 제 1 내지 제 4 외부 저항(RR21, Rrg11, RR31, Rrg21)을 제외한 다른 구성에 대한 설명은 상술한 도 18 및 도 19에 대한 설명으로 대신하기로 한다.
제 1 외부 저항(RR21)은, 상술한 본 발명의 제 2 실시 예와 유사하게, 제 2 분압 저항열(3124)의 제 2 저항(RR2)에 병렬 접속되어 적색/녹색용 제 2 저항(RR2)의 저항값을 미세 조정하는 역할을 한다.
제 2 외부 저항(Rrg11)은, 상술한 본 발명의 제 7 실시 예와 유사하게, 제 3 분압 저항열(3125)의 적색/녹색용 제 1 저항(Rrg1)에 병렬 접속되어 적색/녹색용 제 1 저항(Rrg1)의 저항값을 미세 조정하는 역할을 한다.
제 3 외부 저항(RR31)은, 상술한 본 발명의 제 2 실시 예와 유사하게, 제 4 분압 저항열(3126)의 제 3 저항(RR3)에 병렬 접속되어 적색/녹색용 제 3 저항(RR3) 의 저항값을 미세 조정하는 역할을 한다.
제 4 외부 저항(Rrg21)은, 상술한 본 발명의 제 7 실시 예와 유사하게, 제 5 분압 저항열(3127)의 적색/녹색용 제 2 저항(Rrg2)에 병렬 접속되어 적색/녹색용 제 2 저항(Rrg2)의 저항값을 미세 조정하는 역할을 한다.
이와 같은, 본 발명의 제 12 실시 예에 따른 데이터 구동장치(100)는 제 1 내지 제 4 외부 저항(RR21, Rrg11, RR31, Rrg21) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 상위 및 하위 계조전압(PRGV, NRGV) 각각을 미세 조정함으로써 계조에 따른 색 온도를 더욱 일정하게 유지시킬 수 있다.
한편, 본 발명의 제 12 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(3120)에 있어서, 제 2 분압 저항열(3124)의 제 2 저항(RR2)과 제 4 분압 저항열(3126)의 제 g 분압 저항(Rr_g) 각각은 도 20과 동일하게 제 1 분압 저항열(3122)에 접속될 수 있다.
도 23은 본 발명의 제 13 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(3120)를 개략적으로 나타내는 블록이다.
도 23을 참조하면, 본 발명의 제 13 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(3120)는 도 9에 도시된 본 발명의 제 3 실시 예와 도 15에 도시된 본 발명의 제 8 실시 예의 조합에 의해 구성될 수 있다. 즉, 계조 생성부(3120)는 제 2 내지 제 5 분압 저항열(3124, 3125, 3126, 3127) 각각의 제 2 저항(RR2), 적색/녹색용 제 1 저항(Rrg1), 제 3 저항(RR3) 및 적색/녹색용 제 2 저항(Rrg2) 대신에 제 1 내지 제 4 선택부(RV1 내지 RV4)를 포함하는 것을 특징으로 한다.
제 1 내지 제 4 선택부(RV1 내지 RV4) 각각은 상술한 본 발명의 제 3 및 제 8 실시 예와 동일하므로 이에 대한 상세한 설명은 상술한 설명으로 대신하기로 한다.
이와 같은, 본 발명의 제 13 실시 예에 따른 데이터 구동장치(100)는 제 1 내지 제 4 선택부(RV1 내지 RV4) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 상위 및 하위 계조전압(PRGV, NRGV) 각각을 최적화 및 미세 조정할 수 있다.
한편, 본 발명의 제 13 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(3120)에 있어서, 제 2 분압 저항열(3124)의 제 2 저항(RR2)과 제 4 분압 저항열(3126)의 제 g 분압 저항(Rr_g) 각각은 도 20과 동일하게 제 1 분압 저항열(3122)에 접속될 수 있다.
도 24는 본 발명의 제 14 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(3120)를 개략적으로 나타내는 블록이다.
도 24를 참조하면, 본 발명의 제 14 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(3120)는 도 11에 도시된 본 발명의 제 4 실시 예와 도 16에 도시된 본 발명의 제 9 실시 예의 조합에 의해 구성될 수 있다. 이에 따라, 계조 생성부(3120)는, 상술한 본 발명의 제 4 및 제 9 실시 예에서와 같이, 제 i 및 제 v 계조용 정극성 외부전압(PEVi, PEVv) 및 제 0 및 제 h 계조용 부극성 외부전압(NEV0, NEVh) 각각을 이용하여 정극성 및 부극성의 적색/녹색용 상위 및 하위 계조전압(PRGV, NRGV) 각각을 최적화 및 미세 조정할 수 있다.
한편, 본 발명의 제 14 실시 예에 따른 데이터 구동장치(100)의 계조 생성 부(3120)에 있어서, 제 2 분압 저항열(3124)의 제 2 저항(RR2)과 제 4 분압 저항열(3126)의 제 g 분압 저항(Rr_g) 각각은 도 20과 동일하게 제 1 분압 저항열(3122)에 접속될 수 있다.
도 25는 본 발명의 제 15 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(3120)를 개략적으로 나타내는 블록이다.
도 25를 참조하면, 본 발명의 제 15 실시 예에 따른 데이터 구동장치(100)의 계조 생성부(3120)는 도 12에 도시된 본 발명의 제 5 실시 예와 도 17에 도시된 본 발명의 제 10 실시 예의 조합에 의해 구성될 수 있다. 이에 따라, 계조 생성부(3120)는, 상술한 본 발명의 제 5 및 제 10 실시 예에서와 같이, 제 1 분압 저항열(3122)과 제 2 내지 제 5 분압 저항열(3124, 3125, 3126, 3127) 각각을 완전 분리함으로써 정극성 및 부극성의 청색용 상위 및 하위 계조전압(PBV, NBV)과 정극성 및 부극성의 적색/녹색용 상위 및 하위 계조전압(PRGV, NRGV) 각각을 독립적으로 개별 제어할 수 있다.
도 26은 본 발명의 실시 예에 따른 액정 표시장치를 개략적으로 나타내는 블록도이다.
도 26을 참조하면, 본 발명의 실시 예에 따른 액정 표시장치는 복수의 데이터 라인들(DL) 및 게이트 라인들(GL)에 의해 정의되는 영역마다 형성된 복수의 화소셀(P)을 가지는 화상 표시부(2); 화상 표시부(2)의 게이트 라인(GL)을 구동하는 게이트 구동부(4); 화상 표시부(2)의 데이터 라인(DL)에 화상신호를 공급하는 데이터 구동부(6); 데이터 구동부(6)에 데이터 신호(R, G, B)를 공급함과 아울러 데이 터 구동부(6) 및 게이트 구동부(4)를 제어하는 타이밍 제어부(8); 및 복수의 기준 계조전압(GMA1 내지 GMAj)을 생성하여 데이터 구동부(8)에 공급하는 기준 감마전압 생성부(10)를 포함하여 구성된다.
화상 표시부(2)는 서로 대향하여 합착된 상부기판(미도시)과 하부기판(미도시) 사이의 셀갭을 일정하게 유지시키기 위한 스페이서(미도시); 및 스페이서에 의해 마련된 액정공간에 형성된 액정층(미도시)을 포함하여 구성된다.
상부기판은 적색, 녹색 및 청색을 포함하는 적어도 3개의 컬러필터; 각 컬러필터의 분리함과 아울러 화소셀을 정의하는 블랙 매트릭스; 및 공통전압(Vcom)이 공급되는 공통전극 등을 포함하여 구성된다. 여기서, 공통전극은 액정의 모드에 따라 하부기판에 형성될 수 있다.
하부기판은 데이터 라인들(DL)과 게이트 라인들(GL)에 의해 정의되는 화소셀(P) 영역마다 형성된 박막 트랜지스터(Thin Film Transistor); 및 박막 트랜지스터에 접속된 화소전극을 포함하여 구성된다. 박막 트랜지스터는 게이트 라인(GL)으로부터 공급되는 게이트 온 전압에 응답하여 데이터 라인(DL)으로부터 공급되는 화상신호를 화소전극으로 절환한다.
타이밍 제어부(8)는 외부로부터의 영상 데이터(Data)를 정렬하여 데이터 구동부(6)로 공급한다. 또한, 타이밍 제어부(8)는 외부로부터의 동기 신호, 예를 들면 데이터의 유효 구간을 알리는 데이터 이네이블 신호(DE) 및 데이터의 전송 주파수를 결정하는 도트 클럭(DCLK) 중 적어도 하나를 이용하여 게이트 구동부(4)를 제어하는 게이트 제어신호(GCS)와 데이터 구동부(6)를 제어하는 데이터 제어신 호(DCS)를 생성한다. 이때 타이밍 제어부(8)는 외부로부터의 수평 동기신호(Hsync) 및 수직 동기신호(Vsync) 중 적어도 하나를 더 이용하여 게이트 및 데이터 제어신호(GCS, DCS)를 생성할 수 있다. 데이터 제어신호(DCS)는 데이터 구동부(6)의 데이터 출력기간을 제어하는 소스 출력신호(SOE), 데이터 샘플링의 시작을 지시하는 소스 스타트 펄스(SSP), 데이터의 샘플링 타이밍을 제어하는 소스 쉬프트 클럭(SSC) 및 데이터의 전압 극성을 제어하는 극성 제어신호(POL)를 포함한다. 그리고, 게이트 제어신호(GCS)는 게이트 구동부(4)의 출력, 즉 게이트 온 전압의 출력을 제어하는 게이트 출력신호(GOE), 게이트 구동부(4)의 구동을 지시하는 게이트 스타트 펄스(GSP) 및 게이트 온 전압의 기간을 지정하는 게이트 쉬프트 클럭(GSC)을 포함한다.
게이트 구동부(4)는 타이밍 제어부(8)로부터의 게이트 제어신호(GCS)에 따라 게이트 온 전압을 발생하여 게이트 라인들(GL)에 순차적으로 공급한다. 이에 따라, 화상 표시부(2)의 게이트 라인들(GL)은 게이트 구동부(4)로부터의 게이트 온 전압에 의해 순차적으로 구동된다. 한편, 게이트 구동부(4)는 박막 트랜지스터의 제조공정과 동시에 화상 표시부(2)가 형성된 기판 상에 형성되어 게이트 라인(GL)에 접속될 수 있다.
기준 감마전압 생성부(10)는 직렬 접속된 분압 저항열을 이용하여 서로 다른 전압 레벨을 가지는 복수의 기준 감마전압(GMA1 내지 GMAj)을 생성하여 데이터 구동부(8)에 공급한다.
데이터 구동부(6)는 적어도 하나의 데이터 구동장치를 포함하여 구성된다. 데이터 구동장치 각각은 도 2 내지 도 25에 도시된 본 발명의 제 1 내지 제 15 실시 예에 따른 데이터 구동장치(100, 200) 중 어느 하나와 동일한 구성을 갖는다. 이에 따라, 데이터 구동부(6)의 각 데이터 구동장치에 대한 설명은 상술한 본 발명의 실시 예에 따른 데이터 구동장치(100, 200)의 설명으로 대신하기로 한다.
한편, 데이터 구동부(6)의 각 데이터 구동장치에 공급되는 제 1 극성 제어신호(POL1)는 타이밍 제어부(8)에서 생성되는 데이터 제어신호(DCS)에 포함된 극성 제어신호와 동일하며, 제 2 극성 제어신호(POL2)는 화상 표시부(2)의 특성에 따라 제 1 논리 상태 또는 제 2 논리 상태로 고정될 수 있다. 물론, 데이터 구동부(6)의 각 데이터 구동장치(100)에 공급되는 제 1 및 제 2 극성 제어신호(POL1, POL2)는 영상 데이터 또는 화상 표시부(2)의 특성에 따라 가변되도록 타이밍 제어부(8)에서 생성될 수 있다.
그리고, 도 2 내지 도 25에 도시된 본 발명의 제 1 내지 제 15 실시 예에 따른 각 데이터 구동장치(100, 200)의 감마 버퍼부(125)에는 기준 감마전압 생성부(10)로부터 복수의 기준 감마전압(GMA1 내지 GMAj)이 공급된다.
이와 같은, 본 발명의 실시 예에 따른 액정 표시장치는 개별적으로 구성된 적색/녹색용 계조전압 및 청색용 계조전압을 개별적으로 제어할 수 있는 데이터 구동장치(100)를 포함함으로써 화상 표시부(2)에 표시되는 블랙 계조 내지 화이트 계조의 전 영역에서 일정한 색 온도를 구현할 수 있다.
또한, 본 발명의 실시 예에 따른 액정 표시장치는 디지털 아날로그 변환부(142)에 구성되어 디지털 데이터를 화상신호로 변환하는 디코더의 개수를 데이터 구동장치(100)의 출력 채널 수와 동일하게 구성함으로써 데이터 구동장치의 크기를 감소시켜 대형화에 보다 쉽게 대응할 수 있다.
이상에서 설명한 본 발명은 상술한 실시 예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 종래의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 종래의 계조에 따른 색 온도를 나타내는 그래프이고;
도 2는 본 발명의 제 1 실시 예에 따른 데이터 구동장치를 개략적으로 나타내는 블록도이고;
도 3은 도 1에 도시된 제 1 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 4는 도 2에 도시된 계조전압 생성부의 다른 형태를 개략적으로 나타내는 회로도이고;
도 5는 도 1에 도시된 디지털 아날로그 변환부를 개략적으로 나타내는 블록도이고;
도 6a는 본 발명의 실시 예에 있어서, 제 1 및 제 2 극성 제어신호에 따른 수평 2 도트 인버젼 방식에 대응되는 데이터 및 화상신호의 경로를 나타내는 도면이고;
도 6b는 본 발명의 실시 예에 있어서, 제 1 및 제 2 극성 제어신호에 따른 반전된 수평 2 도트 인버젼 방식에 대응되는 데이터 및 화상신호의 경로를 나타내는 도면이고;
도 6c는 본 발명의 실시 예에 있어서, 제 1 및 제 2 극성 제어신호에 따른 수평 1 도트 인버젼 방식에 대응되는 데이터 및 화상신호의 경로를 나타내는 도면이고;
도 6d는 본 발명의 실시 예에 있어서, 제 1 및 제 2 극성 제어신호에 따른 반전된 수평 1 도트 인버젼 방식에 대응되는 데이터 및 화상신호의 경로를 나타내는 도면이고;
도 7은 본 발명의 실시 예에 따른 데이터 구동장치 및 액정 표시장치에 있어서, 계조에 따른 색 온도를 나타내는 그래프이고;
도 8은 본 발명의 제 2 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 9는 본 발명의 제 3 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 10은 본 발명의 제 4 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 11은 도 10에 도시된 저항 선택부를 개략적으로 나타내는 회로도이고;
도 12는 본 발명의 제 5 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 13은 본 발명의 제 6 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 14는 본 발명의 제 7 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 15는 본 발명의 제 8 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 16은 본 발명의 제 9 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 17은 본 발명의 제 10 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 18은 본 발명의 제 11 실시 예에 따른 데이터 구동장치를 개략적으로 나타내는 블록도이고;
도 19는 도 18에 도시된 계조 생성부를 개략적으로 나타내는 회로도이고;
도 20은 도 19에 도시된 계조 생성부의 다른 형태를 개략적으로 나타내는 회로도이고;
도 21은 도 18에 도시된 디지털 아날로그 변환부를 개략적으로 나타내는 블록도이고;
도 22는 본 발명의 제 12 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 23은 본 발명의 제 13 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 24는 본 발명의 제 14 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고;
도 25는 본 발명의 제 15 실시 예에 따른 데이터 구동장치의 계조 생성부를 개략적으로 나타내는 회로도이고; 및
도 26은 본 발명의 실시 예에 따른 액정 표시장치를 개략적으로 나타내는 블록도이다.

Claims (28)

  1. 입력되는 적색, 녹색 및 청색 데이터를 래치하는 디지털 처리부;
    복수의 기준 감마전압과 제 1 및 제 2 전원을 이용하여 정극성 및 부극성의 청색용 계조전압들과 적색/녹색용 계조전압들 및 3색 공용 계조전압들을 생성하는 계조전압 생성부; 및
    상기 정극성 및 부극성의 적색/녹색용 계조전압들과 상기 정극성 및 부극성의 3색 공용 계조전압들을 이용하여 상기 디지털 처리부로부터 공급되는 적색 및 녹색 래치 데이터 각각을 적색 및 녹색 화상신호로 변환함과 동시에 상기 정극성 및 부극성의 청색용 계조전압들과 상기 정극성 및 부극성의 3색 공용 계조전압들을 이용하여 상기 디지털 처리부로부터 공급되는 청색 래치 데이터를 청색 화상신호로 변환하는 아날로그 처리부를 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  2. 제 1 항에 있어서,
    상기 정극성의 청색용 계조전압들 각각은 상기 정극성의 적색/녹색용 계조전압 각각보다 높은 전압 레벨을 가지며,
    상기 부극성의 청색용 계조전압들 각각은 상기 부극성의 적색/녹색용 계조전압 각각보다 낮은 전압 레벨을 가지는 것을 특징으로 하는 데이터 구동장치.
  3. 제 2 항에 있어서,
    상기 청색용 계조전압들은 상기 데이터의 비트 수에 대응되는 총 i 계조들 중 제 i 내지 h(단, h는 i보다 작은 자연수) 계조전압 또는/및 제 v(단, v는 h보다 작은 자연수) 내지 제 0 계조전압이고,
    상기 적색/녹색용 계조전압들은 상기 총 i 계조수들 중 제 i 내지 h 계조전압 또는/및 제 v 내지 제 0 계조전압이고,
    상기 3색 공용 계조전압들은 상기 총 i 계조수들 중 제 0 내지 h-1 계조전압 또는 제 v+1 내지 i 계조전압 또는 제 v+1 내지 h-1 계조전압인 것을 특징으로 하는 데이터 구동장치.
  4. 제 3 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 1 전원과 상기 제 2 전원 사이에 직렬 접속된 복수의 제 1 분압 저항들을 이용하여 상기 정극성 및 부극성의 청색용 제 i 내지 h 계조전압과 상기 정극성 및 부극성의 3색 공용 제 h-1 내지 0 계조전압을 생성하는 제 1 분압 저항열;
    상기 제 1 분압 저항열과 분리되도록 직렬 접속된 복수의 제 2 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 2 분압 저항열; 및
    상기 제 1 분압 저항열과 분리되도록 직렬 접속된 복수의 제 3 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 3 분 압 저항열을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  5. 제 4 항에 있어서,
    복수의 제 1 분압 저항들은;
    상기 정극성의 청색용 제 i 내지 h 계조전압을 생성하는 제 1 영역;
    상기 정극성의 3색 공용 제 h-1 내지 0 계조전압을 생성하는 제 1 공용 영역;
    상기 부극성의 3색 공용 제 h-1 내지 0 계조전압을 생성하는 제 2 공용 영역; 및
    상기 부극성의 청색용 제 i 내지 h 계조전압을 생성하는 제 2 영역을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  6. 제 5 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 2 분압 저항들 중 제 1 저항에 병렬 접속된 제 1 외부 저항; 및
    상기 제 3 분압 저항들 중 제 1 저항에 병렬 접속된 제 2 외부 저항을 더 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  7. 제 5 항에 있어서,
    상기 제 2 분압 저항열의 분압노드 중 정극성의 적색/녹색용 제 i 계조전압 을 생성하는 분압노드에는 외부로부터 상기 제 i 계조전압에 상응하는 i 계조용 외부전압이 공급되고,
    상기 제 3 분압 저항열의 분압노드 중 부극성의 적색/녹색용 제 i 계조전압을 생성하는 분압노드에는 외부로부터 상기 제 i 계조전압에 상응하는 i 계조용 외부전압이 공급되는 것을 특징으로 하는 데이터 구동장치.
  8. 제 3 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 1 전원과 상기 제 2 전원 사이에 직렬 접속된 복수의 제 1 분압 저항들을 이용하여 상기 정극성 및 부극성의 청색용 제 i 내지 h 계조전압과 상기 정극성 및 부극성의 3색 공용 제 h-1 내지 0 계조전압을 생성하는 제 1 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 서로 다른 저항값을 가지는 복수의 옵션 저항 중 어느 하나를 저항 선택신호에 따라 선택하는 제 1 저항 선택부와 상기 제 1 저항 선택부에 직렬 접속된 복수의 제 2 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 2 분압 저항열; 및
    상기 제 1 분압 저항열과 분리되며, 서로 다른 저항값을 가지는 복수의 옵션 저항 중 어느 하나를 상기 저항 선택신호에 따라 선택하는 제 2 저항 선택부와 상기 제 2 저항 선택부에 직렬 접속된 복수의 제 3 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 3 분압 저항열을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  9. 제 3 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 1 전원과 상기 제 2 전원 사이에 직렬 접속된 복수의 제 1 분압 저항들을 이용하여 상기 정극성 및 부극성의 청색용 제 i 내지 h 계조전압과 상기 정극성 및 부극성의 3색 공용 제 h-1 내지 0 계조전압을 생성하는 제 1 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 전원과 다른 정극성용 공급전원에 직렬 접속된 복수의 제 2 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 2 분압 저항열; 및
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 공급전원과 다른 부극성용 공급전원에 직렬 접속된 복수의 제 3 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 3 분압 저항열을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  10. 제 3 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 1 전원과 상기 제 2 전원 사이에 직렬 접속된 복수의 제 1 분압 저항들을 이용하여 상기 정극성 및 부극성의 청색용 제 0 내지 제 v 계조전압과 상기 정극성 및 부극성의 3색 공용 제 v+1 내지 i 계조전압을 생성하는 제 1 분압 저항열;
    상기 제 1 분압 저항열과 분리되도록 직렬 접속된 복수의 제 2 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 0 내지 제 v 계조전압 계조전압을 생성하는 제 2 분압 저항열; 및
    상기 제 1 분압 저항열과 분리되도록 직렬 접속된 복수의 제 3 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 0 내지 제 v 계조전압을 생성하는 제 3 분압 저항열을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  11. 제 10 항에 있어서,
    복수의 제 1 분압 저항들은;
    상기 정극성의 청색용 상기 제 0 내지 제 v 계조전압을 생성하는 제 1 영역;
    상기 정극성의 3색 공용 상기 제 v+1 내지 i 계조전압을 생성하는 제 1 공용 영역;
    상기 부극성의 3색 공용 상기 제 v+1 내지 i 계조전압을 생성하는 제 2 공용 영역; 및
    상기 부극성의 청색용 상기 제 v 내지 제 0 계조전압을 생성하는 제 2 영역을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  12. 제 11 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 2 분압 저항들 중 제 1 저항에 병렬 접속된 제 1 외부 저항; 및
    상기 제 3 분압 저항들 중 제 1 저항에 병렬 접속된 제 2 외부 저항을 더 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  13. 제 11 항에 있어서,
    상기 제 2 분압 저항열의 분압노드 중 정극성의 적색/녹색용 제 i 계조전압을 생성하는 분압노드에는 외부로부터 상기 제 v 계조전압에 상응하는 v 계조용 외부전압이 공급되고,
    상기 제 3 분압 저항열의 분압노드 중 부극성의 적색/녹색용 제 0 계조전압을 생성하는 분압노드에는 외부로부터 상기 제 0 계조전압에 상응하는 0 계조용 외부전압이 공급되는 것을 특징으로 하는 데이터 구동장치.
  14. 제 3 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 1 전원과 상기 제 2 전원 사이에 직렬 접속된 복수의 제 1 분압 저항들을 이용하여 상기 정극성 및 부극성의 청색용 제 0 내지 제 v 계조전압과 상기 정극성 및 부극성의 3색 공용 제 v+1 내지 i 계조전압을 생성하는 제 1 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 서로 다른 저항값을 가지는 복수의 옵션 저항 중 어느 하나를 저항 선택신호에 따라 선택하는 제 1 저항 선택부와 상기 제 1 저항 선택부에 직렬 접속된 복수의 제 2 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 0 내지 제 v 계조전압 계조전압들을 생성하는 제 2 분압 저항열; 및
    상기 제 1 분압 저항열과 분리되며, 서로 다른 저항값을 가지는 복수의 옵션 저항 중 어느 하나를 상기 저항 선택신호에 따라 선택하는 제 2 저항 선택부와 상기 제 2 저항 선택부에 직렬 접속된 복수의 제 3 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 0 내지 제 v 계조전압을 생성하는 제 3 분압 저항열을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  15. 제 3 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 1 전원과 상기 제 2 전원 사이에 직렬 접속된 복수의 제 1 분압 저항들을 이용하여 상기 정극성 및 부극성의 청색용 제 0 내지 제 v 계조전압과 상기 정극성 및 부극성의 3색 공용 제 v+1 내지 i 계조전압을 생성하는 제 1 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 전원과 다른 정극성용 공급전원에 직렬 접속된 복수의 제 2 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 0 내지 제 v 계조전압 계조전압들을 생성하는 제 2 분압 저항열; 및
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 공급전원과 다른 부극성용 공급전원에 직렬 접속된 복수의 제 3 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 0 내지 제 v 계조전압을 생성하는 제 3 분압 저항열을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  16. 제 3 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 1 전원과 상기 제 2 전원 사이에 직렬 접속된 복수의 제 1 분압 저항들을 이용하여 상기 정극성 및 부극성의 청색용 제 i 내지 h 계조전압 및 제 v 내지 제 0 계조전압과 상기 정극성 및 부극성의 3색 공용 제 v+1 내지 h-1 계조전압을 생성하는 제 1 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 전원에 직렬 접속된 복수의 제 2 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 2 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 분압 저항열의 분압노드 중 정극성의 제 v 계조전압을 생성하는 분압노드에 직렬 접속된 복수의 제 3 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 v 내지 0 계조전압을 생성하는 제 3 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 분압 저항열의 분압노드 중 부극성의 제 h 계조전압을 생성하는 분압노드에 직렬 접속된 복수의 제 4 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 4 분압 저항열; 및
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 분압 저항열의 분압노드 중 부극성의 제 v 계조전압을 생성하는 분압노드에 직렬 접속된 복수의 제 5 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 v 내지 0 계조전압을 생성하는 제 5 분압 저항열을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  17. 제 16 항에 있어서,
    상기 복수의 제 1 분압 저항들은,
    상기 정극성의 청색용 제 i 내지 h 계조전압을 생성하는 제 1 영역;
    상기 정극성의 청색용 제 v 내지 0 계조전압을 생성하는 제 2 영역;
    상기 정극성의 3색 공용 제 v+1 내지 h-1 계조전압을 생성하는 제 1 공용 영역;
    상기 정극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 3 영역;
    상기 정극성의 적색/녹색용 제 v 내지 0 계조전압을 생성하는 제 4 영역; 및
    상기 부극성의 3색 공용 제 v+1 내지 h-1 계조전압을 생성하는 제 2 공용 영역을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  18. 제 16 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 2 분압 저항들 중 제 1 저항에 병렬 접속된 제 1 외부 저항;
    상기 제 3 분압 저항들 중 제 1 저항에 병렬 접속된 제 2 외부 저항;
    상기 제 4 분압 저항들 중 제 1 저항에 병렬 접속된 제 3 외부 저항; 및
    상기 제 5 분압 저항들 중 제 1 저항에 병렬 접속된 제 4 외부 저항을 더 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  19. 제 16 항에 있어서,
    상기 제 2 분압 저항열의 분압노드 중 상기 제 i 계조전압을 생성하는 분압노드에는 외부로부터 상기 제 i 계조전압에 상응하는 i 계조용 외부전압이 공급되고,
    상기 제 3 분압 저항열의 분압노드 중 상기 제 v 계조전압을 생성하는 분압노드에는 외부로부터 상기 제 v 계조전압에 상응하는 v 계조용 외부전압이 공급되고,
    상기 제 4 분압 저항열의 분압노드 중 상기 제 h 계조전압을 생성하는 분압노드에는 외부로부터 상기 제 h 계조전압에 상응하는 h 계조용 외부전압이 공급되고,
    상기 제 5 분압 저항열의 분압노드 중 상기 제 0 계조전압을 생성하는 분압노드에는 외부로부터 상기 제 0 계조전압에 상응하는 0 계조용 외부전압이 공급되는 것을 특징으로 하는 데이터 구동장치.
  20. 제 3 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 1 전원과 상기 제 2 전원 사이에 직렬 접속된 복수의 제 1 분압 저 항들을 이용하여 상기 정극성 및 부극성의 청색용 제 i 내지 h 계조전압 및 제 v 내지 제 0 계조전압과 상기 정극성 및 부극성의 3색 공용 제 v+1 내지 h-1 계조전압을 생성하는 제 1 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 전원에 접속되어 저항 선택신호에 따라 서로 다른 저항값을 가지는 복수의 옵션 저항 중 어느 하나를 선택하는 제 1 저항 선택부와 상기 제 1 저항 선택부에 직렬 접속된 복수의 제 2 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 2 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 분압 저항열의 분압노드 중 정극성의 제 v 계조전압을 생성하는 분압노드에 접속되어 상기 저항 선택신호에 따라 서로 다른 저항값을 가지는 복수의 옵션 저항 중 어느 하나를 선택하는 제 2 저항 선택부와 상기 제 2 저항 선택부에 직렬 접속된 복수의 제 3 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 v 내지 0 계조전압을 생성하는 제 3 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 분압 저항열의 분압노드 중 부극성의 제 h 계조전압을 생성하는 분압노드에 접속되어 상기 저항 선택신호에 따라 서로 다른 저항값을 가지는 복수의 옵션 저항 중 어느 하나를 선택하는 제 3 저항 선택부와, 상기 제 3 저항 선택부와 상기 제 2 전원 사이에 직렬 접속된 복수의 제 4 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 4 분압 저항열; 및
    상기 제 1 분압 저항열과 분리되며, 부극성의 제 0 계조용 외부전압이 공급되는 분압노드에 접속되어 상기 저항 선택신호에 따라 서로 다른 저항값을 가지는 복수의 옵션 저항 중 어느 하나를 선택하는 제 4 저항 선택부와 상기 제 4 저항 선택부에 직렬 접속된 복수의 제 5 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 v 내지 0 계조전압을 생성하는 제 5 분압 저항열을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  21. 제 3 항에 있어서,
    상기 계조전압 생성부는;
    상기 제 1 전원과 상기 제 2 전원 사이에 직렬 접속된 복수의 제 1 분압 저항들을 이용하여 상기 정극성 및 부극성의 청색용 제 i 내지 h 계조전압 및 제 v 내지 제 0 계조전압과 상기 정극성 및 부극성의 3색 공용 제 v+1 내지 h-1 계조전압을 생성하는 제 1 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 전원과 다른 제 1 공급전원에 직렬 접속된 복수의 제 2 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 2 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 1 공급전원과 다른 제 2 공급전원에 직렬 접속된 복수의 제 3 분압 저항들을 이용하여 상기 정극성의 적색/녹색용 제 v 내지 0 계조전압을 생성하는 제 3 분압 저항열;
    상기 제 1 분압 저항열과 분리되며, 상기 제 2 공급전원과 다른 제 3 공급전 원에 직렬 접속된 복수의 제 4 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 i 내지 h 계조전압을 생성하는 제 4 분압 저항열; 및
    상기 제 1 분압 저항열과 분리되며, 상기 제 3 공급전원과 다른 제 4 공급전원에 직렬 접속된 복수의 제 5 분압 저항들을 이용하여 상기 부극성의 적색/녹색용 제 v 내지 0 계조전압을 생성하는 제 5 분압 저항열을 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  22. 제 3 항에 있어서,
    상기 아날로그 처리부는;
    상기 정극성 및 부극성의 청색용 계조전압과 적색/녹색용 계조전압 및 3색 공용 계조전압을 이용하여 상기 래치 데이터를 제 1 및 제 2 극성 제어신호에 대응되는 극성의 화상신호로 변환하여 출력하는 디지털 아날로그 변환부; 및
    상기 디지털 아날로그 변환부로부터 공급되는 화상신호를 버퍼링하는 출력 버퍼부를 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  23. 제 22 항에 있어서,
    상기 디지털 아날로그 변환부는 적색, 녹색 및 청색의 순서로 반복 배치되는 12개의 채널을 가지는 복수의 데이터 변환블록을 포함하며, 각 데이터 변환블록은;
    상기 정극성 및 부극성의 청색용 계조전압과 적색/녹색용 계조전압 및 3색 공용 계조전압을 이용하여 적색, 녹색 및 청색 래치 데이터 각각을 적색, 녹색 및 청색 화상신호로 변환하는 데이터 변환부;
    제 1 내지 12 입력 채널을 통해 상기 디지털 처리부로부터 상기 데이터 변환부로 공급되는 상기 적색, 녹색 및 청색 래치 데이터 각각의 경로를 상기 제 1 및 제 2 극성 제어신호에 따라 제어하는 데이터 경로 제어부; 및
    상기 데이터 변환부로부터 상기 출력 버퍼부에 공급되는 적색, 녹색 및 청색 화상신호 각각의 경로를 상기 제 1 및 제 2 극성 제어신호에 따라 제어하는 화상신호 경로 제어부를 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  24. 제 23 항에 있어서,
    상기 데이터 변환부는;
    상기 래치 데이터를 정극성 화상신호로 변환하는 정극성 디코더 및 상기 래치 데이터를 부극성 화상신호로 변환하는 부극성 디코더를 포함하는 제 1 내지 제 12 디코더로 구성되며,
    상기 제 1 내지 제 12 디코더는 상기 정극성, 상기 부극성, 상기 부극성 및 상기 정극성의 순서로 반복되도록 배치되는 것을 특징으로 하는 데이터 구동장치.
  25. 제 24 항에 있어서,
    상기 제 1, 제 4, 제 5 및 제 8 디코더 각각에는 상기 계조전압 생성부로부터 공급되는 상기 정극성의 적색/녹색용 계조전압들 및 상기 정극성의 3색 공용 계조전압들이 공급되고,
    상기 제 2, 제 7, 제 10 및 제 11 디코더 각각에는 상기 계조전압 생성부로부터 상기 부극성의 적색/녹색용 계조전압들 및 상기 부극성의 3색 공용 계조전압들이 공급되고,
    상기 제 9 및 제 12 디코더 각각에는 상기 계조전압 생성부로부터 상기 정극성의 청색용 계조전압들 및 상기 정극성의 3색 공용 계조전압들이 공급되고,
    상기 제 3 및 제 6 디코더 각각에는 상기 계조전압 생성부로부터 상기 부극성의 청색용 계조전압들 및 상기 부극성의 3색 공용 계조전압들이 공급되는 것을 특징으로 하는 데이터 구동장치.
  26. 제 25 항에 있어서,
    상기 데이터 경로 제어부는;
    상기 제 2 내지 제 12 입력 채널을 통해 공급되는 상기 래치 데이터의 경로를 상기 제 2 극성 제어신호에 따라 제어하는 제 1 데이터 경로 제어부; 및
    상기 제 1, 제 2, 제 5, 제 6, 제 9 및 제 10 입력 채널과 상기 제 1 데이터 경로 제어부를 통해 공급되는 상기 래치 데이터의 경로를 상기 제 1 극성 제어신호에 따라 제어하여 상기 제 1 내지 제 12 디코더 각각에 공급하는 제 2 데이터 경로 제어부를 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  27. 제 25 항에 있어서,
    상기 화상신호 경로 제어부는;
    상기 제 2 내지 제 12 디코더로부터 공급되는 화상신호의 경로를 상기 제 2 극성 제어신호에 따라 제어하는 제 1 화상신호 경로 제어부; 및
    상기 제 1, 제 2, 제 5, 제 6, 제 9 및 제 10 디코더로부터 공급되는 화상신호와 상기 제 1 화상신호 경로 제어부를 통해 공급되는 상기 화상신호의 경로를 상기 제 1 극성 제어신호에 따라 제어하여 상기 출력 버퍼부의 각 버퍼부에 공급하는 제 2 화상신호 경로 제어부를 포함하여 구성되는 것을 특징으로 하는 데이터 구동장치.
  28. 복수의 데이터 라인들 및 게이트 라인들에 의해 정의되는 영역마다 형성된 복수의 화소셀을 가지는 화상 표시부;
    상기 화상 표시부의 게이트 라인을 구동하는 게이트 구동부;
    상기 화상 표시부의 데이터 라인에 화상신호를 공급하는 데이터 구동부;
    상기 데이터 구동부에 데이터 신호를 공급함과 아울러 상기 데이터 구동부 및 상기 게이트 구동부를 제어하는 타이밍 제어부; 및
    복수의 기준 계조전압을 생성하여 상기 데이터 구동부에 공급하는 기준 감마전압 생성부를 포함하며,
    상기 데이터 구동부는 청구항 제 1 항 내지 제 27 항 중 어느 한 항의 데이터 구동장치를 포함하여 구성되는 것을 특징으로 하는 액정 표시장치.
KR1020070129739A 2007-12-13 2007-12-13 데이터 구동장치 및 이를 이용한 액정 표시장치 KR101274704B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020070129739A KR101274704B1 (ko) 2007-12-13 2007-12-13 데이터 구동장치 및 이를 이용한 액정 표시장치
EP20080167970 EP2071550A3 (en) 2007-12-13 2008-10-30 Data driving device and liquid crystal display device using the same
US12/292,536 US8624937B2 (en) 2007-12-13 2008-11-20 Data driving device and liquid crystal display device using the same
CN2008101869907A CN101458911B (zh) 2007-12-13 2008-12-12 数据驱动装置和使用该数据驱动装置的液晶显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070129739A KR101274704B1 (ko) 2007-12-13 2007-12-13 데이터 구동장치 및 이를 이용한 액정 표시장치

Publications (2)

Publication Number Publication Date
KR20090062469A true KR20090062469A (ko) 2009-06-17
KR101274704B1 KR101274704B1 (ko) 2013-06-12

Family

ID=40098844

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070129739A KR101274704B1 (ko) 2007-12-13 2007-12-13 데이터 구동장치 및 이를 이용한 액정 표시장치

Country Status (4)

Country Link
US (1) US8624937B2 (ko)
EP (1) EP2071550A3 (ko)
KR (1) KR101274704B1 (ko)
CN (1) CN101458911B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160070238A (ko) * 2014-12-09 2016-06-20 엘지디스플레이 주식회사 구동부 및 이를 포함하는 표시장치

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI339383B (en) * 2008-02-20 2011-03-21 Himax Display Inc Gamma reference voltages generating circuit
US8493308B2 (en) * 2009-05-18 2013-07-23 Himax Technologies Limited Source driver having charge sharing function for reducing power consumption and driving method thereof
JP5148751B2 (ja) * 2009-10-22 2013-02-20 パナソニック株式会社 表示パネル駆動用の半導体集積回路、表示パネルの駆動モジュールおよび表示装置
CN101986383B (zh) * 2010-05-24 2013-07-17 明基电通有限公司 控制显示装置的显示电路与背光源的方法
KR101679360B1 (ko) * 2010-08-05 2016-11-25 삼성디스플레이 주식회사 계조전압 생성장치 및 방법, 및 유기전계발광표시장치
KR101818213B1 (ko) * 2011-04-08 2018-02-22 삼성디스플레이 주식회사 구동 장치 및 이를 포함하는 표시 장치
TW201316307A (zh) * 2011-10-03 2013-04-16 Raydium Semiconductor Corp 電壓選擇裝置及電壓選擇方法
KR101349782B1 (ko) * 2011-12-08 2014-01-16 엘지디스플레이 주식회사 타이밍 컨트롤러, 이를 포함하는 액정표시장치 및 이의 구동방법
KR20140037413A (ko) * 2012-09-18 2014-03-27 삼성디스플레이 주식회사 표시 장치의 구동 장치
KR101451589B1 (ko) * 2012-12-11 2014-10-16 엘지디스플레이 주식회사 영상 표시장치와 그 구동방법
US10157566B2 (en) * 2016-03-04 2018-12-18 Samsung Electronics Co., Ltd. Display driving device and display device having the same
US11847988B2 (en) * 2019-08-02 2023-12-19 Sitronix Technology Corporation Driving method for flicker suppression of display panel and driving circuit thereof
CN112002288A (zh) * 2020-08-28 2020-11-27 深圳市华星光电半导体显示技术有限公司 一种色度调节方法、色度调节装置及显示面板
CN112268237B (zh) * 2020-10-20 2022-06-21 深圳市好兵光电科技有限公司 一种多基色无光斑柔性灯带
CN117174025A (zh) * 2023-09-12 2023-12-05 苇创微电子(上海)有限公司 一种用于改善oled显示画质的驱动模块及改善画质的方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2951352B2 (ja) 1990-03-08 1999-09-20 株式会社日立製作所 多階調液晶表示装置
KR100204909B1 (ko) * 1997-02-28 1999-06-15 구본준 엘씨디 소스 드라이버
JP4766760B2 (ja) * 2001-03-06 2011-09-07 ルネサスエレクトロニクス株式会社 液晶駆動装置
JP2002366112A (ja) * 2001-06-07 2002-12-20 Hitachi Ltd 液晶駆動装置及び液晶表示装置
TWI224228B (en) * 2002-10-21 2004-11-21 Himax Tech Inc Gamma correction device and method for LCD
CN1256712C (zh) 2002-11-05 2006-05-17 奇景光电股份有限公司 用于液晶显示器的伽马校正装置及用该装置的液晶显示器
KR100894643B1 (ko) * 2002-12-03 2009-04-24 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
TWI224299B (en) 2003-01-30 2004-11-21 Richtek Technology Corp Gamma voltage generator allowing individual adjustments and method thereof
JP4678755B2 (ja) * 2004-08-06 2011-04-27 ルネサスエレクトロニクス株式会社 液晶表示装置,ソースドライバ,及びソースドライバ動作方法
JP2006126475A (ja) * 2004-10-28 2006-05-18 Nec Electronics Corp 液晶表示装置及び液晶表示装置の駆動方法
TWI307873B (en) * 2005-03-23 2009-03-21 Au Optronics Corp Gamma voltage generator and lcd utilizing the same
CN100414594C (zh) 2005-04-07 2008-08-27 友达光电股份有限公司 伽玛电压产生器、液晶显示器及液晶显示装置的控制方法
KR101246756B1 (ko) * 2006-02-03 2013-03-26 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
KR20070080623A (ko) * 2006-02-08 2007-08-13 삼성전자주식회사 감마전압 발생장치 및 이를 구비한 표시 장치
US20080062115A1 (en) * 2006-09-13 2008-03-13 Houston Brown System and method for predicting a failure of a backlight for an LCD display
KR20080054190A (ko) * 2006-12-12 2008-06-17 삼성전자주식회사 표시장치 및 이의 구동방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160070238A (ko) * 2014-12-09 2016-06-20 엘지디스플레이 주식회사 구동부 및 이를 포함하는 표시장치

Also Published As

Publication number Publication date
KR101274704B1 (ko) 2013-06-12
US20090153593A1 (en) 2009-06-18
CN101458911B (zh) 2013-03-20
US8624937B2 (en) 2014-01-07
EP2071550A2 (en) 2009-06-17
CN101458911A (zh) 2009-06-17
EP2071550A3 (en) 2010-02-10

Similar Documents

Publication Publication Date Title
KR101274704B1 (ko) 데이터 구동장치 및 이를 이용한 액정 표시장치
JP4523487B2 (ja) 液晶表示装置およびその駆動方法
KR100598740B1 (ko) 액정표시장치
JP4786996B2 (ja) 表示装置
KR100889234B1 (ko) 액정표시장치의 데이터 구동 장치 및 방법
US9460681B2 (en) Display device and driving circuit thereof for improving the accuracy of gamma tuning
US7688301B2 (en) Apparatus and method for driving liquid crystal display device
JP2001166751A (ja) 階調表示基準電圧発生回路およびそれを用いた液晶駆動装置
JP2005258447A (ja) 液晶パネルの駆動装置及びその駆動方法
JP2005173591A (ja) データ駆動集積回路及びその駆動方法と、それを利用した液晶表示装置及びその駆動方法
KR20070111791A (ko) 표시 장치, 그 구동 장치 및 방법
KR101818213B1 (ko) 구동 장치 및 이를 포함하는 표시 장치
KR20040052349A (ko) 액정표시장치의 데이터 구동 장치 및 방법
JPH07311564A (ja) 液晶表示パネルの階調駆動装置
KR101419232B1 (ko) 데이터 구동장치 및 이를 이용한 액정 표시장치
KR20050123487A (ko) 액정표시장치 및 이의 구동방법
KR102307725B1 (ko) 계조 전압 생성 장치와 이를 포함하는 디스플레이용 데이터 구동 장치 및 디스플레이 장치
KR101264697B1 (ko) 액정표시장치의 구동장치 및 구동방법
KR101388350B1 (ko) 소스 드라이버 집적회로 및 이를 구비한 액정 표시 장치
KR101407296B1 (ko) 데이터 구동장치 및 이를 이용한 액정 표시장치
JP2001034233A (ja) 液晶駆動装置
KR20090121592A (ko) 데이터 구동장치 및 이를 이용한 액정 표시장치
KR102185114B1 (ko) 데이터 드라이버와 그를 포함한 표시장치
US20230063249A1 (en) Display driver and display device
KR100987671B1 (ko) 액정표시장치의 구동장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160530

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180515

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 7