KR20090055405A - 액정표시장치의 게이트구동 회로 - Google Patents
액정표시장치의 게이트구동 회로 Download PDFInfo
- Publication number
- KR20090055405A KR20090055405A KR1020070122316A KR20070122316A KR20090055405A KR 20090055405 A KR20090055405 A KR 20090055405A KR 1020070122316 A KR1020070122316 A KR 1020070122316A KR 20070122316 A KR20070122316 A KR 20070122316A KR 20090055405 A KR20090055405 A KR 20090055405A
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- signal
- flip
- liquid crystal
- output
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 액정표시장치의 게이트 구동부에서 사용하는 신호를 최소화하여 타이밍콘트롤러의 출력핀수를 줄이고 레이아웃의 면적을 최소화하는 기술에 관한 것이다. 이러한 본 발명은, 직렬연결된 다수개의 플립플롭으로 구성되어 '하이'신호를 순차적으로 출력함에 있어서, 게이트 아웃 인에이블신호의 폴링에지를 클럭신호로 입력받고, 첫째단 입력데이터로 게이트 스타트 펄스를 입력받는 플립플롭부와; 다수의 앤드게이트로 구성되어 상기 플립플롭부의 각 출력단에서 출력되는 신호와 게이트 아웃 인에이블신호의 반전신호를 앤드조합하여 게이트하이전압에 대응되는 '하이'신호를 순차적으로 출력하는 앤드게이트부와; 상기 앤드게이트부에서 출력되는 신호를 액정패널상의 게이트신호로 출력하는데 적당하도록 처리하기 위한 레벨쉬프터부 및, 버퍼부에 의해 달성된다.
게이트구동부,게이트아웃인에이블신호
Description
본 발명은 액정표시장치의 구동기술에 관한 것으로, 특히 게이트 구동부에서 사용하는 제어신호의 종류 수를 최소화하는데 적당하도록 한 액정표시장치의 게이트구동 회로에 관한 것이다.
최근, 정보기술(IT)의 발달에 따라 평판표시장치는 시각정보 전달매체로서 그 중요성이 한층 강조되고 있으며, 향후 보다 향상된 경쟁력을 확보하기 위해 저소비전력화, 박형화, 경량화, 고화질화 등이 요구되고 있다.
평판표시장치의 대표적인 표시장치인 액정표시장치(LCD: Liquid Crystal Display)는 액정의 광학적 이방성을 이용하여 화상을 표시하는 장치로서, 박형, 소형, 저소비전력 및 고화질 등의 장점이 있다.
이와 같은 액정 표시장치는 매트릭스(matrix) 형태로 배열된 화소들에 화상정보를 개별적으로 공급하여, 그 화소들의 광투과율을 조절함으로써, 원하는 화상을 표시할 수 있도록 한 표시장치이다. 따라서, 액정 표시장치는 화상을 구현하는 최소 단위인 화소들이 액티브 매트릭스 형태로 배열되는 액정 패널과, 상기 액정 패널을 구동하기 위한 구동부를 구비한다. 그리고, 상기 액정표시장치는 스스로 발광하지 못하기 때문에 액정표시장치에 광을 공급하는 백라이트 유닛이 구비된다. 상기 구동부는 타이밍 콘트롤러를 비롯하여 데이터 구동부와 게이트 구동부를 구비한다.
도 1은 종래 기술에 의한 액정표시장치의 구동회로의 블록도로서 이에 도시한 바와 같이, 게이트 구동부(2) 및 데이터 구동부(3)의 구동을 제어하기 위한 게이트 제어신호(GDC) 및 데이터 제어신호(DDC)를 출력함과 아울러 RGB 데이터를 샘플링한 후에 재정렬하여 출력하는 타이밍 콘트롤러(1)와; 액정 패널(4)의 각 게이트라인(GL0∼GLn)에 스캔펄스를 공급하는 게이트 구동부(2)와; 상기 액정 패널(4)의 각 데이터라인(DL1∼DLm)에 화소신호를 공급하는 데이터 구동부(3)와; 상기 스캔펄스와 화소신호에 의해 구동되는 액정셀들을 매트릭스 형태로 구비하여 화상을 표시하는 액정패널(4)로 구성된 것으로, 이의 작용을 첨부한 도 2 및 도 3을 참조하여 설명하면 다음과 같다.
타이밍 콘트롤러(1)는 시스템으로부터 공급되는 수직/수평 동기신호(Hsync/Vsync)와 클럭신호(CLK)를 이용하여 게이트 구동부(2)를 제어하기 위한 게이트 제어신호(GDC)와 데이터 구동부(3)를 제어하기 위한 데이터 제어신호(DDC)를 출력한다. 이와 함께, 상기 타이밍 콘트롤러(1)는 상기 시스템으로부터 입력되는 디지털의 화소 데이터(RGB)를 샘플링한 후에 이를 재정렬하여 상기 데이터 구동부(3)에 공급한다.
상기 게이트 제어신호(GDC)로서 게이트 스타트 펄스(GSP), 게이트 쉬프트 클 럭(GSC), 게이트 아웃 인에이블신호(GOE) 등이 있고, 데이터 제어신호(DDC)로서 소스 스타트 펄스(SSP), 소스 쉬프트 클럭(SSC), 소스 아웃 인에이블(SOE), 극성신호(POL) 등이 있다.
게이트 구동부(2)는 상기 타이밍 콘트롤러(1)로부터 입력되는 게이트 제어신호(GDC)에 응답하여 게이트신호를 게이트라인(GL1∼GLn)에 순차적으로 공급하고, 이에 의해 수평라인 상의 해당 박막트랜지스터(TFT)가 턴온된다. 이에 따라, 데이터라인(DL1∼DLm)을 통해 공급되는 화소신호들이 상기 박막트랜지스터(TFT)를 통해 각각의 스토리지 캐패시터(CST)에 저장된다.
이에 대해 좀 더 상세히 설명하면, 상기 게이트 구동부(2)는 상기 게이트 스타트 펄스(GSP)를 게이트 쉬프트 클럭(GSC)에 따라 쉬프트시켜 쉬프트 펄스를 발생한다. 그리고, 게이트 구동부(2)는 상기 쉬프트 클럭에 응답하여 수평기간마다 해당 게이트라인(GL)에 게이트 온,오프구간(신호)으로 이루어진 게이트신호를 공급하게 된다. 이 경우, 상기 게이트 구동부(2)는 상기 게이트 아웃 인에이블신호(GOE)에 응답하여 인에이블 기간에서만 게이트 온 신호를 공급하고, 그 외의 기간에서는 게이트 오프 신호(게이트 로우 신호)를 공급하게 된다.
데이터 구동부(3)는 상기 타이밍 콘트롤러(1)로부터 입력되는 데이터 제어신호(DDC)에 응답하여 상기 화소 데이터(RGB)를 계조값에 대응하는 아날로그의 화소신호(데이터신호 또는 데이터전압)로 변환하고, 이렇게 변환된 화소신호를 액정패널(4)상의 데이터라인(DL1∼DLm)에 공급한다.
액정패널(4)은 매트릭스 형태로 배열된 다수의 액정셀(CLC)과, 데이터라인(DL1∼DLm)과 게이트라인(GL1∼GLn)의 교차부마다 형성되어 상기 각 액정셀(CLC) 각각에 접속된 박막 트랜지스터(TFT)를 구비한다.
상기 박막 트랜지스터(TFT)는 게이트라인(GL)으로부터 게이트신호가 공급되는 경우 턴온되어 상기 데이터라인(DL)을 통해 공급되는 화소신호를 액정셀(CLC)에 공급한다. 그리고, 상기 박막 트랜지스터(TFT)는 상기 게이트라인(GL)을 통해 게이트 오프 신호가 공급될 때 턴오프되어 액정셀(CLC)에 충전된 화소 신호가 유지되게 한다.
상기 액정셀(CLC)은 액정을 사이에 두고 공통전극과 박막 트랜지스터(TFT)에 접속된 화소전극을 포함한다. 그리고, 상기 액정셀(CLC)은 충전된 화소 신호가 다음 화소 신호가 충전될 때까지 안정적으로 유지되게 하기 위하여 스토리지 캐패시터(CST)를 더 구비한다. 상기 스토리지 캐패시터(CST)는 화소 전극과 이전단 게이트라인의 사이에 형성된다. 이러한 액정셀(CLC)은 상기 박막 트랜지스터(TFT)를 통해 충전되는 화소 신호에 따라 유전 이방성을 가지는 액정의 배열 상태가 가변되고, 이에 따라 광투과율이 조절되어 계조가 구현된다.
한편, 도 2는 상기 게이트 구동부(2)는 상세 회로도로서 이의 작용을 도 3을 참조하여 설명하면 다음과 같다.
다수의 D형 플립플롭(FF1-FF4)이 직렬로 연결되고, 이들의 클럭단자(CLK)에 도 3의 (a)와 같은 게이트 쉬프트 클럭(GSC)이 공통으로 입력되고, 첫째단 D형 플립플롭(FF1)의 입력단자(D)에 도 3의 (b)와 같은 게이트 스타트 펄스(GSP)가 입력된다. 따라서, 상기 게이트 쉬프트 클럭(GSC)이 입력될 때마다 상기 D형 플립플롭(FF1-FF4)의 출력단자(Q)에서 순차적으로 '하이'신호가 출력된다.
즉, 첫 번째의 게이트 쉬프트 클럭(GSC)이 입력될 때 첫 번째 D형 플립플롭(FF1)의 출력단자(Q)에서 '하이'신호가 출력되고, 두 번째의 게이트 쉬프트 클럭(GSC)이 입력될 때 두 번째 D형 플립플롭(FF2)의 출력단자(Q)에서 '하이'신호가 출력되는 방식으로 '하이' 신호가 순차적으로 출력된다.
그리고, 앤드게이트(AD1-AD4)의 일측 입력단자가 상기 D형 플립플롭(FF1-FF4)의 출력단자(Q)에 대응되게 접속되고, 그 앤드게이트(AD1-AD4)의 타측 반전입력단자에는 도 3의 (c)와 같은 게이트 아웃 인에이블신호(GOE)가 입력된다.
따라서, 상기 앤드게이트(AD1-AD4)의 출력단자에서는 상기 게이트 아웃 인에이블신호(GOE)의 '로우' 구간에 동기하여 순차적으로 '하이'신호가 출력된다.
즉, 게이트 아웃 인에이블신호(GOE)의 첫 번째 '로우' 구간에 동기하여 첫 번째 앤드게이트(AD1)에서 '하이'신호가 출력되고, 게이트 아웃 인에이블신호(GOE)의 두 번째 '로우' 구간에 동기하여 두 번째 앤드게이트(AD2)에서 '하이'신호가 출력되는 방식으로 '하이' 신호가 순차적으로 출력된다.
그리고, 상기 앤드게이트(AD1-AD4)의 출력단자에는 각 레벨쉬프터(LS1-LS4)의 입력단자가 대응되게 접속되어 있는데, 이들은 그 앤드게이트(AD1-AD4)의 출력신호를 각기 입력받아 게이트하이전압(Vgh), 게이트로우전압(Vgl) 수준으로 레벨쉬 프트시켜 출력한다.
최종단의 버퍼(BUF1-BUF4)는 상기 레벨쉬프터(LS1-LS4)의 출력신호들을 완충증폭하여 상기 액정패널(4)상의 각 게이트라인(GL1-GL4)에 출력하게 되는데, 도 3의 (d),(e)는 버퍼(BUF1),(BUF2)로부터 게이트라인(GL1),(GL2)에 공급되는 게이트신호를 예시적으로 나타낸 것이다.
그리고, 나머지의 게이트라인(GL5-GLn)에 대해서도 상기 도 2와 같은 회로가 구비되어 각각의 게이트신호들이 공급된다.
이와 같은 종래 액정표시장치의 게이트구동 회로에 있어서는 액정패널상의 각 게이트라인에 게이트신호를 공급하기 위해 3개의 제어신호를 사용하게 되어 있었다. 이에 따라, 타이밍콘트롤러에서 그에 해당되는 수 만큼의 출력핀을 구비해야 되므로 그에 따른 비용과 공간을 확보해야 하는 어려움이 있고, 피씨비(PCB)의 레이아웃이 복잡해져 비용과 공간확보에 어려움이 있었다.
따라서, 본 발명의 목적은 액정표시장치의 게이트구동회로에서 게이트신호를 생성함에 있어서 보다 적은 종류의 제어신호를 이용하여 게이트신호를 생성하도록 하는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명은, 직렬연결된 다수개의 플립플롭을 구비하여 '하이'신호를 순차적으로 출력함에 있어서, 게이트 아웃 인에이블신호의 폴링에지를 클럭신호로 입력받고, 첫째단 입력데이터로 게이트 스타트 펄스를 입력받는 플립플롭부와; 다수의 앤드게이트를 구비하여, 상기 플립플롭부의 각 출력단에서 출력되는 신호와 게이트 아웃 인에이블신호의 반전신호를 앤드조합하여 게이트하이전압 주기의 '하이'신호를 순차적으로 출력하는 앤드게이트부와; 상기 앤드게이트부에서 출력되는 신호를 액정패널상의 게이트신호로 출력하는데 적당하도록 처리는 레벨쉬프터부 및, 버퍼부를 포함하여 구성함을 특징으로 한다.
본 발명은 액정표시장치의 게이트 구동부에서 게이트신호를 생성함에 있어서, 플립플롭의 클럭신호로 별도의 신호를 사용하지 않고 이미 다른 용도로 사용되고 게이트아웃인에이블신호를 겸용할 수 있도록 함으로써, 사용되는 신호의 종류를 하나 줄일 수 있게 된다. 이에 따라, 타이밍콘트롤러에서 그에 해당되는 출력핀을 생략할 수 있어 그에 따른 비용과 공간을 절약할 수 있는 효과가 있고, 피씨 비(PCB)의 레이아웃이 간단해져 비용과 설치공간을 줄일 수 있는 효과가 있다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하면 다음과 같다.
도 4는 본 발명에 의한 액정표시장치의 게이트구동 회로도로서 이에 도시한 바와 같이, 직렬연결된 다수개의 D형 플립플롭(FF11-FF14)을 구비하여, 게이트 아웃 인에이블신호(GOE)의 폴링에지를 각각 클럭신호로 입력받고, 첫째단 입력데이터로 게이트 스타트 펄스(GSP)를 공급받아 소정 구간의 '하이'신호를 순차적으로 출력하는 플립플롭부(41)와; 다수개의 앤드게이트(AD11-AD14)로 구성되어 상기 D형 플립플롭(FF11-FF14)의 출력신호와 상기 게이트 아웃 인에이블신호(GOE)의 반전신호를 앤드조합하여 게이트하이전압 주기의 '하이'신호를 순차적으로 출력하는 앤드게이트부(42)와; 다수개의 레벨쉬프터(LS11-LS14)로 구성되어 상기 앤드게이트(AD11-AD14)의 출력신호를 게이트하이전압, 게이트로우전압 수준으로 레벨쉬프트시켜 출력하는 레벨쉬프트부(43)와; 다수개의 버퍼(BUF11-BUF14)로 구성되어 상기 레벨쉬프터(LS11-LS14)에서 출력되는 신호를 각기 완충증폭하여 최종의 게이트신호를 생성한 후 이를 액정패널상의 게이트라인에 출력하는 버퍼부(44)로 구성한 것으로, 이와 같이 구성한 본 발명의 작용을 첨부한 도 5를 참조하여 상세히 설명하면 다음과 같다.
플립플롭부(41)는 이전 단 플립플롭의 출력단자(Q)가 다음 단 플립플롭의 입력단자(D)에 연결된 형태로 직렬연결된 다수의 D형 플립플롭(FF11-FF14)을 구비한 다.
상기 D형 플립플롭(FF11-FF14)의 클럭단자(CLK)에 공통으로 도 5의 (b)와 같은 게이트 아웃 인에이블신호(GOE)가 공급된다. 그런데, 상기 D형 플립플롭(FF11-FF14)은 자신의 클럭단자(CLK)에 입력되는 게이트 아웃 인에이블신호(GOE)의 폴링에지(falling edge)에 반응하여 동작한다.
그리고, 상기 첫째단 D형 플립플롭(FF11)의 입력단자(D)에 도 5의 (a)와 같은 게이트 스타트 펄스(GSP)가 공급된다.
따라서, 상기 게이트 아웃 인에이블신호(GOE)의 폴링에지시마다 상기 D형 플립플롭(FF11-FF14)의 출력단자(Q)에서 순차적으로 소정 구간(길이)의 '하이'신호가 출력된다.
즉, 첫 번째 게이트 아웃 인에이블신호(GOE)의 폴링에지가 첫 번째 D형 플립플롭(FF11)의 입력단자(D)에 입력될 때 이의 출력단자(Q)에서 '하이'신호가 출력되고, 두 번째 게이트 아웃 인에이블신호(GOE)의 폴링에지가 두 번째 D형 플립플롭(FF12)의 입력단자(D)에 입력될 때 그의 출력단자(Q)에서 '하이'신호가 출력되는 방식으로 순차적으로 '하이' 신호가 출력된다.
그런데, 도 5의 (a),(b)에서와 같이, 상기 게이트 스타트 펄스(GSP)는 두 번째 게이트 아웃 인에이블신호(GOE)가 입력되기 전에 한 차례에 걸쳐 '하이' 신호로 공급되고 이후로는 '로우' 상태로 된다.
이에 따라, D형 플립플롭(FF11-FF14)의 출력단자(Q)에서 순차적으로 '하이' 신호가 출력된 후, 순차적으로 '로우' 신호가 출력된다.
그리고, 앤드게이트부(42)의 앤드게이트(AD11-AD14)의 일측 입력단자가 상기 D형 플립플롭(FF11-FF14)의 출력단자(Q)에 대응되게 접속되고, 그 앤드게이트(AD11-AD14)의 타측 반전입력단자에는 도 5의 (b)와 같은 게이트 아웃 인에이블신호(GOE)가 입력된다.
따라서, 상기 앤드게이트(AD11-AD14)의 출력단자에서는 상기 게이트 아웃 인에이블신호(GOE)의 '로우' 구간에 동기하여 순차적으로 '하이'신호가 출력된다.
즉, 게이트 아웃 인에이블신호(GOE)의 첫 번째 로우 구간에 동기하여 첫 번째 앤드게이트(AD11)에서 '하이'신호가 출력되고, 게이트 아웃 인에이블신호(GOE)의 두 번째 로우 구간에 동기하여 두 번째 앤드게이트(AD12)에서 '하이'신호가 출력되는 방식으로 '하이' 신호가 순차적으로 출력된다.
그리고, 레벨쉬프트부(43)의 레벨쉬프터(LS11-LS14)의 입력단자가 상기 앤드게이트(AD11-AD14)의 출력단자에 각기 대응되게 접속되어 있는데, 이들은 그 앤드게이트(AD11-AD14)의 출력신호를 각기 입력받아 게이트하이전압(Vgh), 게이트로우전압(Vgl) 수준으로 레벨쉬프트시켜 출력한다.
그리고, 버퍼부(44)의 버퍼(BUF11-BUF14)는 상기 레벨쉬프터(LS11-LS14)의 출력신호들을 완충증폭하여 최종의 게이트신호를 생성한 후 이를 상기 액정패널상의 해당 게이트라인에 출력하게 되는데, 도 5의 (c),(d)는 버퍼(BUF11),(BUF12)로부터 첫 번째, 두 번째 게이트라인에 공급되는 게이트신호를 예시적으로 나타낸 것이다.
그리고, 나머지의 게이트라인에 대해서도 상기 도 4와 같은 회로가 구비되어 각각의 게이트신호들이 공급된다.
결국, 상기 플립플롭부(41)의 D형 플립플롭(FF11-FF14)이 통상의 경우와 같이 별도의 게이트 쉬프트 클럭(GSC)을 클럭신호로 사용하지 않고, 앤드게이트(AD11-AD14)의 반전입력신호로 사용되는 게이트아웃인에이블신호(GOE)의 폴링에지를 클럭신호로 사용함으로써, 게이트구동부에서 게이트신호를 생성하기 위해 사용하는 신호를 하나 줄일 수 있게 된다.
도 1은 종래 기술에 의한 액정표시장치의 구동회로의 블록도.
도 2는 종래 기술에 의한 게이트 구동회로도.
도 3의 (a)-(e)는 도 2 각부의 파형도.
도 4는 본 발명에 의한 액정표시장치의 게이트 구동회로도.
도 5의 (a)-(d)는 도 4 각부의 파형도.
***도면의 주요 부분에 대한 부호의 설명***
41 : 플립플롭부 42 : 앤드게이트부
43 : 레벨쉬프트부 44 : 버퍼부
Claims (3)
- 직렬연결된 다수개의 플립플롭으로 구성되어 '하이'신호를 순차적으로 출력함에 있어서, 게이트 아웃 인에이블신호의 폴링에지를 클럭신호로 입력받고, 첫째단 입력데이터로 게이트 스타트 펄스를 입력받는 플립플롭부와;다수의 앤드게이트로 구성되어 상기 플립플롭부의 각 출력단에서 출력되는 신호와 게이트 아웃 인에이블신호의 반전신호를 앤드조합하여 게이트하이전압에 대응되는 '하이'신호를 순차적으로 출력하는 앤드게이트부와;상기 앤드게이트부에서 출력되는 신호를 액정패널상의 게이트신호로 출력하는데 적당하도록 처리하기 위한 레벨쉬프터부 및, 버퍼부로 구성한 것을 특징으로 하는 액정표시장치의 게이트구동 회로.
- 제1항에 있어서, 플립플롭부는 출력단자가 다음 단의 입력단자에 접속되도록 복수개의 플립플롭이 직렬로 접속되고, 그 각각의 플립플롭의 클럭단자가 게이트아웃인에이블신호의 폴링에지에 반응하며, 첫째단 플립플롭의 입력단자에 게이트 스타트 펄스가 입력되도록 구성된 것을 특징으로 하는 액정표시장치의 게이트구동 회로.
- 제1항에 있어서, 플립플롭부의 플립플롭들은 D형 플립플롭인 것을 특징으로 하는 액정표시장치의 게이트구동 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070122316A KR20090055405A (ko) | 2007-11-28 | 2007-11-28 | 액정표시장치의 게이트구동 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070122316A KR20090055405A (ko) | 2007-11-28 | 2007-11-28 | 액정표시장치의 게이트구동 회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20090055405A true KR20090055405A (ko) | 2009-06-02 |
Family
ID=40987074
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020070122316A KR20090055405A (ko) | 2007-11-28 | 2007-11-28 | 액정표시장치의 게이트구동 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20090055405A (ko) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103927958A (zh) * | 2013-12-26 | 2014-07-16 | 上海天马微电子有限公司 | 一种非晶硅栅极驱动电路以及平板传感器 |
CN104732948A (zh) * | 2015-04-17 | 2015-06-24 | 京东方科技集团股份有限公司 | 一种栅极驱动电路、其驱动方法、显示面板及显示装置 |
KR20160094462A (ko) * | 2015-01-30 | 2016-08-10 | 엘지디스플레이 주식회사 | 게이트 드라이버 집적회로, 게이트 구동 방법, 표시패널 및 표시장치 |
CN113178174A (zh) * | 2021-03-22 | 2021-07-27 | 重庆惠科金渝光电科技有限公司 | 一种栅极驱动模块、栅极控制信号的生成方法和显示装置 |
-
2007
- 2007-11-28 KR KR1020070122316A patent/KR20090055405A/ko not_active Application Discontinuation
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103927958A (zh) * | 2013-12-26 | 2014-07-16 | 上海天马微电子有限公司 | 一种非晶硅栅极驱动电路以及平板传感器 |
KR20160094462A (ko) * | 2015-01-30 | 2016-08-10 | 엘지디스플레이 주식회사 | 게이트 드라이버 집적회로, 게이트 구동 방법, 표시패널 및 표시장치 |
CN104732948A (zh) * | 2015-04-17 | 2015-06-24 | 京东方科技集团股份有限公司 | 一种栅极驱动电路、其驱动方法、显示面板及显示装置 |
CN113178174A (zh) * | 2021-03-22 | 2021-07-27 | 重庆惠科金渝光电科技有限公司 | 一种栅极驱动模块、栅极控制信号的生成方法和显示装置 |
CN113178174B (zh) * | 2021-03-22 | 2022-07-08 | 重庆惠科金渝光电科技有限公司 | 一种栅极驱动模块、栅极控制信号的生成方法和显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9001017B2 (en) | Liquid crystal display device using a mini-LVDS method | |
US9330618B2 (en) | Driving circuit for display device and method of driving the same | |
KR101366851B1 (ko) | 액정표시장치 | |
KR20120057380A (ko) | 액정표시장치 | |
KR20080022638A (ko) | 쉬프트 레지스터 및 이를 구비한 데이터 드라이버,액정표시장치 | |
KR20090059506A (ko) | 액정표시장치의 구동회로 | |
KR20080043515A (ko) | 액정표시장치 및 그 구동방법 | |
KR20090055405A (ko) | 액정표시장치의 게이트구동 회로 | |
KR20090127771A (ko) | 액정표시장치 | |
KR20090065110A (ko) | 액정표시장치 | |
KR101201333B1 (ko) | 액정표시장치 및 그의 구동 방법 | |
KR101451740B1 (ko) | 액정표시장치의 구동 장치 | |
KR101511546B1 (ko) | 액정표시장치 및 그 구동방법 | |
KR20090058982A (ko) | 액정표시장치의 공통전압 보상회로 | |
KR20090113080A (ko) | 액정표시장치의 게이트 구동 회로 | |
KR101245912B1 (ko) | 액정표시장치의 게이트 구동회로 | |
KR20080086060A (ko) | 액정표시장치 및 이의 구동방법 | |
KR101376655B1 (ko) | 액정표시장치의 공통전압 공급 회로 | |
KR101286525B1 (ko) | 액정 표시 장치 및 이의 구동 방법 | |
KR100926107B1 (ko) | 액정 표시 장치 및 그 구동방법 | |
KR101786882B1 (ko) | 액정 표시장치 | |
KR101513156B1 (ko) | 액정표시장치 | |
KR101246571B1 (ko) | 2도트 인버젼 방식의 액정표시장치 | |
KR100928929B1 (ko) | 액정표시장치의 인버젼 구동 장치 및 방법 | |
KR20060127644A (ko) | 액정 표시장치의 구동장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |