KR100928929B1 - 액정표시장치의 인버젼 구동 장치 및 방법 - Google Patents

액정표시장치의 인버젼 구동 장치 및 방법 Download PDF

Info

Publication number
KR100928929B1
KR100928929B1 KR1020070139288A KR20070139288A KR100928929B1 KR 100928929 B1 KR100928929 B1 KR 100928929B1 KR 1020070139288 A KR1020070139288 A KR 1020070139288A KR 20070139288 A KR20070139288 A KR 20070139288A KR 100928929 B1 KR100928929 B1 KR 100928929B1
Authority
KR
South Korea
Prior art keywords
gate
signal
pixel
liquid crystal
pixels
Prior art date
Application number
KR1020070139288A
Other languages
English (en)
Other versions
KR20090071086A (ko
Inventor
김길태
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070139288A priority Critical patent/KR100928929B1/ko
Publication of KR20090071086A publication Critical patent/KR20090071086A/ko
Application granted granted Critical
Publication of KR100928929B1 publication Critical patent/KR100928929B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • G09G2330/045Protection against panel overheating

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정표시장치의 인버젼 구동기술에 있어서, 멀티 게이트 방식을 적용하여 세로 선 현상이 발생되는 것을 방지하고 발열 및 소비전력을 절감하는 기술에 관한 것이다. 이러한 본 발명은, 게이트 제어신호 및 데이터 제어신호를 출력함과 아울러 수직 2도트 인버젼 방식으로 출력되는 화소신호에 대응하여 멀티 게이트신호가 출력되도록 게이트 아웃 인에이블신호를 출력하는 타이밍 콘트롤러와; 상기 게이트 제어신호에 응답하여, 액정 패널의 각 게이트라인에 게이트신호를 출력함에 있어서, 상기 게이트 아웃 인에이블신호에 대응하여 멀티 게이트신호를 출력하는 게이트 구동부와; 상기 멀티 게이트신호와 화소신호에 의해 수직 2도트 인버젼 방식으로 구동되어 후속되는 동일 데이터라인 상의 동일 극성의 화소들이 프리차징되는 액정패널에 의해 달성된다.
세로선 현상, 멀티 게이트신호, 수직 2도트

Description

액정표시장치의 인버젼 구동 장치 및 방법{LIQUID CRYSTAL DISPLAY APPARATUS OF INVERSION TYPE AND METHOD OF DIRVING THE SAME}
본 발명은 액정표시장치의 인버젼 구동기술에 관한 것으로, 특히 세로 선 현상이 발생되는 것을 방지하고 발열 및 소비전력을 절감하는데 적당하도록 한 액정표시장치의 인버젼 구동 장치 및 방법에 관한 것이다.
최근, 정보기술(IT)의 발달에 따라 평판표시장치는 시각정보 전달매체로서 그 중요성이 한층 강조되고 있으며, 향후 보다 향상된 경쟁력을 확보하기 위해 저소비전력화, 박형화, 경량화, 고화질화 등이 요구되고 있다.
평판표시장치의 대표적인 표시장치인 액정표시장치(LCD: Liquid Crystal Display)는 액정의 광학적 이방성을 이용하여 화상을 표시하는 장치로서, 박형, 소형, 저소비전력 및 고화질 등의 장점이 있다.
이와 같은 액정 표시장치는 매트릭스(matrix) 형태로 배열된 화소들에 화상정보를 개별적으로 공급하여, 그 화소들의 광투과율을 조절함으로써, 원하는 화상을 표시할 수 있도록 한 표시장치이다. 따라서, 액정 표시장치는 화상을 구현하는 최소 단위인 화소들이 액티브 매트릭스 형태로 배열되는 액정 패널과, 상기 액정 패널을 구동하기 위한 구동부를 구비한다. 그리고, 상기 액정표시장치는 스스로 발광하지 못하기 때문에 액정표시장치에 광을 공급하는 백라이트 유닛이 구비된다. 상기 구동부는 타이밍 콘트롤러를 비롯하여 데이터 구동부와 게이트 구동부를 구비한다.
상기 액정패널의 구동방식에는 데이터라인에 인가되는 화소(또는 데이터)신호의 위상에 따라 라인 인버젼(line inversion), 컬럼 인버젼(column inversion), 및 도트 인버젼(dot inversion) 등의 방식이 있다. 상기 라인 인버젼 방식은 데이터라인에 인가되는 화소신호의 위상을 각 라인마다 반전시켜 인가하는 방식이고, 컬럼 인버젼 방식은 데이터라인에 인가되는 화소신호의 위상을 각 컬럼마다 반전시켜 인가하는 방식이고, 도트 인버젼 방식은 데이터라인에 인가되는 화소신호의 위상을 각 컬럼과 라인마다 반전시켜 인가하는 방식이다.
상기와 같이, 인버젼 방식으로 액정을 구동하는 이유는 액정이 계속 한쪽 방향으로만 배열되어 열화현상이 나타나는 것을 방지하기 위함이다. 즉, 인버젼 방식이란 정극성의 영상신호와 부극성의 영상신호를 교대로 공급하여 액정이 한번은 오른쪽 방향으로 배열되고 다음에는 반대방향으로 배열되도록 하기 위함이다.
도 1은 도트 인버젼 구동방식을 나타낸 현재 프레임 및 다음 프레임의 화소신호의 극성표로서, 이에 도시한 바와 같이 액정패널상의 각 화소들에 화소신호를 공급함에 있어서 정극성(+)의 화소신호와 부극성(-)의 화소신호가 수평 수직방향으로 교번되게 나타나는 것을 알 수 있다.
그러나, 상기 도트 인버젼 방식은 우수한 화질을 제공하는 장점이 있지만, 화소신호를 화소 단위로 반전시켜 출력해야 하므로 이를 위해 고속의 스위칭 동작을 필 요로 한다. 이로 인하여 전력이 많이 소모되고, 발열량이 많게 되는 단점이 있었다.
이를 해결하기 위해 제안된 방식이 컬럼인버젼 방식이다. 도 2는 컬럼 인버젼 구동방식을 나타낸 현재 프레임 및 다음 프레임의 화소신호의 극성표로서, 이에 도시한 바와 같이 컬럼 단위로 화소신호의 극성이 정극성에서 부극성으로 또는 그 반대로 바뀌는 것을 알 수 있다.
상기 컬럼 인버젼 방식은 비교적 로드량이 줄어들어 상기 도트 인버젼 방식에서 제기된 소비전력 및 발열 문제를 해결할 수 있지만, 도 3에서와 같이 세로 선(dim) 현상이 발생되는 문제점이 있었다.
이와 같이, 종래의 액정패널 구동식 중 도트 인버젼 구동방식은 비교적 우수한 화질을 제공하는 장점이 있지만, 고속의 스위칭 동작을 필요로 하여 전력이 많이 소모되고 발열량이 많게 되는 단점이 있었다. 그리고, 컬럼 인버젼 방식은 비교적 로드량이 줄어들어 도트 인버젼 방식에서 제기된 소비전력 및 발열 문제가 어느 정도 해결되었지만, 세로 선 현상이 발생되는 문제점이 있었다. 따라서, 부득이 도트 인버젼 방식을 적용하고 있는 추세에 있다.
따라서, 본 발명의 목적은 수직 2도트 인버젼 방식에 멀티 게이트 방식을 적용시켜 화질을 보장하면서 소비전력 및 발열 문제를 해소하는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명은, 게이트 제어신호 및 데이터 제어신호를 출력함과 아울러 수직 2도트 인버젼 방식으로 출력되는 화소신호에 대응하여 멀티 게이트신호가 출력되도록 게이트 아웃 인에이블신호를 출력하는 타이밍 콘트롤러와; 상기 게이트 제어신호에 응답하여, 액정 패널의 각 게이트라인에 게이트신호를 출력함에 있어서, 상기 게이트 아웃 인에이블신호에 대응하여 멀티 게이트신호를 출력하는 게이트 구동부와; 상기 데이터제어신호에 응답하여, 상기 액정 패널의 각 데이터라인에 화소신호를 출력하는 데이터 구동부와; 상기 멀티 게이트신호와 화소신호에 의해 수직 2도트 인버젼 방식으로 구동되어 후속되는 동일 데이터라인 상의 동일 극성의 화소들이 프리차징되는 액정패널을 포함하여 구성함을 특징으로 한다.
상기와 같은 목적을 달성하기 위한 또 다른 본 발명은, 수직 2도트 인버젼 방식으로 출력되는 화소신호에 대응하여 멀티 게이트신호가 출력되도록 게이트 아웃 인에이블신호를 출력하는 과정과; 액정 패널의 각 게이트라인에 게이트신호를 출력할 때 상기 게이트 아웃 인에이블신호에 대응하여 멀티 게이트신호를 출력하는 과정과; 상기 멀티 게이트신호와 화소신호에 의해 수직 2도트 인버젼 방식으로 구동되 어 후속되는 동일 데이터라인 상의 동일 극성의 화소들이 프리차징되도록 하는 과정을 포함하여 이루어짐을 특징으로 한다.
본 발명은 액정패널을 수직 2도트 인버젼 방식으로 구동할 때 멀티 게이트신호를 이용하여, 동일 데이터라인 상의 화소가 선행하는 동일 극성의 화소신호로 프리차징되게 함으로써, 화소신호의 스윙폭이 적게 되고, 이로 인하여 부하가 적게 되어 전력소비량 및 발열량이 저감되는 효과가 있다.
그리고, 컬럼 인버젼 시 발생되는 세로 선 현상이 발생되지 않아 화질이 저하되는 것을 방지할 수 있는 효과가 있다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하면 다음과 같다.
도 4는 본 발명에 의한 액정표시장치의 인버젼 구동 장치의 일실시 구현예의 블록도로서 이에 도시한 바와 같이, 게이트 구동부(42) 및 데이터 구동부(43)의 구동을 제어하기 위한 게이트 제어신호(GDC) 및 데이터 제어신호(DDC)를 출력함과 아울러 디지털 비디오 데이터(RGB)를 샘플링한 후에 재정렬하여 출력하고, 수직 2도트 인버젼 방식으로 출력되는 화소신호에 대응하여 멀티 게이트신호가 출력되도록 게이트 아웃 인에이블신호를 출력하는 타이밍 콘트롤러(41)와; 상기 타이밍 콘트롤러(41)로부터 공급되는 상기 게이트 제어신호(GDC)에 응답하여, 액정 패널(44)의 각 게이트라인(GL1∼GLn)에 게이트신호를 출력함에 있어서, 상기 게이트 아웃 인에 이블신호에 대응하여 멀티 게이트신호를 출력하는 게이트 구동부(42)와; 상기 타이밍 콘트롤러(41)로부터 공급되는 상기 데이터제어신호(DDC)에 응답하여, 상기 액정 패널(44)의 각 데이터라인(DL1∼DLm)에 화소신호를 출력하는 데이터 구동부(43)와; 상기 게이트신호와 화소신호에 의해 수직 2도트 인버젼 방식으로 구동되어 후속되는 동일 데이터라인 상의 동일 극성의 화소들이 프리차징되는 액정패널(44)을 포함하여 구성한 것으로, 이와 같이 구성한 본 발명의 작용을 첨부한 도 5 내지 도 8을 참조하여 상세히 설명하면 다음과 같다.
타이밍 콘트롤러(41)는 시스템으로부터 공급되는 수직/수평 동기신호(Hsync/Vsync)와 클럭신호(CLK)를 이용하여 게이트 구동부(42)를 제어하기 위한 게이트 제어신호(GDC)와 데이터 구동부(43)를 제어하기 위한 데이터 제어신호(DDC)를 출력한다. 이와 함께, 상기 타이밍 콘트롤러(41)는 상기 시스템으로부터 입력되는 디지털의 화소 데이터(RGB)를 샘플링한 후에 이를 재정렬하여 상기 데이터 구동부(43)에 공급한다.
상기 게이트 제어신호(GDC)로서 게이트 스타트 펄스(GSP), 게이트 시프트 클럭(GSC), 게이트 아웃 인에이블(GOE) 등이 있고, 데이터 제어신호(DDC)로서 소스 스타트 펄스(SSP), 소스 시프트 클럭(SSC), 소스 아웃 인에이블(SOE), 극성신호(POL) 등이 있다.
게이트 구동부(42)는 상기 타이밍 콘트롤러(41)로부터 입력되는 게이트 제어신호(GDC)에 응답하여 게이트신호를 게이트라인(GL1∼GLn)에 순차적으로 공급하고, 이에 의해 수평라인 상의 해당 박막트랜지스터(TFT)들이 턴온된다. 이에 따라, 데 이터라인(DL1∼DLm)을 통해 공급되는 화소신호들이 상기 박막트랜지스터(TFT)들을 통해 각각의 스토리지 캐패시터(CST)에 저장된다.
이에 대해 좀 더 상세히 설명하면, 상기 게이트 구동부(42)는 상기 게이트 스타트 펄스(GSP)를 게이트 시프트 클럭(GSC)에 따라 시프트시켜 시프트 펄스를 발생한다. 그리고, 게이트 구동부(42)는 상기 시프트 클럭에 응답하여 수평기간마다 해당 게이트라인(GL)에 게이트 온,오프구간(신호)으로 이루어진 게이트신호를 공급하게 된다. 이 경우 상기 게이트 구동부(42)는 상기 게이트 아웃 인에이블신호(GOE)에 응답하여 인에이블 기간에서만 게이트 온 신호를 공급하고, 그 외의 기간에서는 게이트 오프 신호(게이트 로우 신호)를 공급하게 된다.
데이터 구동부(43)는 상기 타이밍 콘트롤러(41)로부터 입력되는 데이터 제어신호(DDC)에 응답하여 상기 화소 데이터(RGB)를 계조값에 대응하는 아날로그의 화소신호(또는 데이터전압)로 변환하고, 이렇게 변환된 화소신호를 액정패널(44)상의 데이터라인(DL1∼DLm)에 공급한다.
이에 대해 좀 더 상세히 설명하면, 상기 데이터 구동부(43)는 상기 소스 스타트 펄스(SSP)를 소스 시프트 클럭에 따라 시프트시켜 샘플링신호를 발생한다. 이어서, 상기 데이터 구동부(43)는 상기 샘플링신호에 응답하여 상기 화소 데이터(RGB)를 일정 단위씩 순차적으로 입력하여 래치한다. 그리고, 상기 데이터 구동부(43)는 래치된 1 라인분의 화소데이터(RGB)를 아날로그의 화소신호로 변환하여 데이터라인(DL1∼DLm)에 공급하게 된다.
액정패널(44)은 매트릭스 형태로 배열된 다수의 액정셀(CLC)들과, 데이터라인(DL1∼DLm)과 게이트라인(GL1∼GLn)의 교차부마다 형성되어 상기 각 액정셀(CLC)들 각각에 접속된 박막 트랜지스터(TFT)를 구비한다.
상기 박막 트랜지스터(TFT)는 게이트라인(GL)으로부터 게이트신호가 공급되는 경우 턴온되어 상기 데이터라인(DL)을 통해 공급되는 화소신호를 액정셀(CLC)에 공급한다. 그리고, 상기 박막 트랜지스터(TFT)는 상기 게이트라인(GL)을 통해 게이트 오프 신호가 공급될 때 턴오프되어 액정셀(CLC)에 충전된 화소신호가 유지되게 한다.
상기 액정셀(CLC)은 액정을 사이에 두고 공통전극과 박막 트랜지스터(TFT)에 접속된 화소전극을 포함한다. 그리고, 상기 액정셀(CLC)은 충전된 화소 신호가 다음 화소 신호가 충전될 때까지 안정적으로 유지되게 하기 위하여 스토리지 캐패시터(CST)를 더 구비한다. 상기 스토리지 캐패시터(CST)는 화소 전극과 이전단 게이트라인의 사이에 형성된다. 이러한 액정셀(CLC)은 상기 박막 트랜지스터(TFT)를 통해 충전되는 화소 신호에 따라 유전 이방성을 가지는 액정의 배열 상태가 가변되고, 이에 따라 광투과율이 조절되어 계조가 구현된다.
한편, 상기 액정패널(44)을 도 5에서와 같이 수직 2도트 인버젼 방식으로 구동하는 경우, 타이밍 콘트롤러(41)는 상기 게이트 구동부(42)로부터 그 액정패널(44)의 게이트라인에 멀티 게이트신호가 공급되도록 게이트 아웃 인에이블신호(GOE)를 출력한다.
도 6의 (a),(b)는 상기 멀티 게이트신호가 극성이 동일하면서 인접된 2개의 게이트라인에 대한 일련의 게이트신호인 것을 예로하여 표현한 것이다. 상기 게이트 구동부(42)로부터 그 액정패널(44)의 게이트라인에 도 6의 (a),(b)와 같은 형태의 멀티 게이트신호가 공급되도록 하기 위해 상기 타이밍 콘트롤러(41)는 해당 게이트 아웃 인에이블신호(GOE)를 출력한다.
이와 같은 경우, 상기 게이트 구동부(42)로부터 상기 액정패널(44)의 첫 번째 게이트라인(GL1)에 도 6의 (a)와 같은 일련의 게이트신호가 공급되고, 이와 동시에 네 번째 게이트라인(GL4)에 도 6의 (b)와 같은 일련의 게이트신호가 공급된다.
이에 따라, 첫 번째 수평라인의 화소들이 상기 데이터 구동부(43)로부터 데이터라인(DL1∼DLm)을 통해 공급되는 화소신호로 차징될 때, 네 번째 수평라인의 동일 극성의 화소들이 그 화소신호로 동시에 프리차징된다.
이와 같이 멀티 게이트신호를 이용하여 프리차징하는 원리에 대하여 첫 번째 컬럼의 화소들을 예로하고 도 7의 (a)-(d)를 참조하여 좀더 상세히 설명하면 다음과 같다.
먼저, 도 7의 (a)와 같이 첫번째 게이트라인(GL1)에 게이트신호(GS1)를 출력함과 동시에 네번째 게이트라인(GL1)에 게이트신호(GS4)를 출력한다. 이에 따라, 첫 번째 게이트라인의 화소가 정극성의 화소신호로 차징될 때, 네 번째 게이트라인의 화소가 그 정극성의 화소신호로 동시에 프리차징된다.
이후, 도 7의 (b)와 같이 두번째 게이트라인(GL2)에 게이트신호(GS2)를 출력함과 동시에 세번째 게이트라인(GL3)에 게이트신호(GS3)를 출력한다. 이에 따라, 두 번째 게이트라인의 화소가 부극성의 화소신호로 차징될 때, 세 번째 게이트라인의 화소가 그 부극성의 화소신호로 동시에 프리차징된다.
이후, 도 7의 (c)와 같이 세번째 게이트라인(GL3)에 게이트신호(GS3)를 출력함과 동시에 여섯번째 게이트라인(GL6)에 게이트신호(GS6)를 출력한다. 이에 따라, 세 번째 게이트라인의 화소가 부극성의 화소신호로 마지막으로 차징될 때, 여섯 번째 게이트라인의 화소가 그 부극성의 화소신호로 동시에 프리차징된다.
이후, 도 7의 (d)와 같이 네번째 게이트라인(GL4)에 게이트신호(GS4)를 출력함과 동시에 다섯번째 게이트라인(GL5)에 게이트신호(GS5)를 출력한다. 이에 따라, 네 번째 게이트라인의 화소가 정극성의 화소신호로 마지막으로 차징될 때, 다섯 번째 게이트라인의 화소가 그 정극성의 화소신호로 동시에 프리차징된다.
이후, 게이트라인의 화소들에 대해서도 상기와 같은 방식으로 프리차징 및 마지막으로 차징된다.
상기 설명에서는 상기 멀티 게이트신호가 극성이 동일하면서 인접된 2개의 게이트라인에 대한 게이트신호인 것을 예로하여 설명하였으나, 그 밖의 여러 멀티 게이트신호가 있을 수 있다.
다른 예로써, 상기 멀티 게이트신호가 극성이 동일하면서 인접된 3개의 게이트라인에 대한 게이트신호를 들 수 있다.
이와 같이 멀티 게이트신호를 이용하여 프리차징하는 원리에 대하여 첫 번째 컬 럼의 화소들을 예로하고 도 8의 (a)-(e)를 참조하여 좀더 상세히 설명하면 다음과 같다.
먼저, 도 8의 (a)와 같이 첫번째, 네번째 및 다섯번째 게이트라인(GL1),(GL4), (GL5)에 각각의 게이트신호(GS1),(GS4),(GS5)를 동시에 출력한다. 이에 따라, 첫 번째 게이트라인의 화소가 정극성의 화소신호로 차징될 때, 네 번째 및 다섯 번째 게이트라인의 화소가 그 정극성의 화소신호로 동시에 처음으로 프리차징된다.
이후, 도 8의 (b)와 같이 두번째, 세번째 및 여섯번째 게이트라인(GL2),(GL3), (GL6)에 각각의 게이트신호(GS2),(GS3),(GS6)를 동시에 출력한다. 이에 따라, 두 번째 게이트라인의 화소가 부극성의 화소신호로 차징될 때, 세 번째 및 여섯번째 게이트라인의 화소가 그 부극성의 화소신호로 동시에 처음으로 프리차징된다.
이후, 도 8의 (c)와 같이 세번째, 여섯번째 및 일곱번째 게이트라인(GL3), (GL6),(GL7)에 각각의 게이트신호(GS3),(GS6),(GS7)를 동시에 출력한다. 이에 따라, 세 번째 게이트라인의 화소가 부극성의 화소신호로 마지막으로 차징될 때, 여섯 번째 게이트라인의 화소가 그 부극성의 화소신호로 두 번째로 프리차징되고, 일곱 번째 게이트라인의 화소가 그 부극성의 화소신호로 처음으로 프리차징된다.
이후, 도 8의 (d)와 같이 네번째, 다섯번째 및 여덟번째 게이트라인(GL4), (GL5),(GL8)에 각각의 게이트신호(GS4),(GS5),(GS8)를 동시에 출력한다. 이에 따라, 네 번째 게이트라인의 화소가 정극성의 화소신호로 마지막으로 차징될 때, 다섯 번째 게이트라인의 화소가 그 정극성의 화소신호로 두 번째로 프리차징되고, 여덟 번째 게이트라인의 화소가 그 정극성의 화소신호로 처음으로 프리차징된다.
이후, 도 8의 (e)와 같이 다섯번째, 여덟번째 및 아홉곱번째 게이트라인(GL5), (GL8),(GL9)에 각각의 게이트신호(GS5),(GS8),(GS9)를 동시에 출력한다. 이에 따라, 다섯 번째 게이트라인의 화소가 정극성의 화소신호로 마지막으로 차징될 때, 여덟 번째 게이트라인의 화소가 그 정극성의 화소신호로 두 번째로 프리차징되고, 아홉 번째 게이트라인의 화소가 그 정극성의 화소신호로 처음으로 프리차징된다.
이후의 게이트라인의 화소들에 대해서도 상기와 같은 방식으로 프리차징 및 차징 동작이 수행된다.
이렇게 함으로써, 화소신호가 동일 극성에서 스위칭(천이)되어 그만큼 스윙폭이 적게 되고, 이로 인하여 부하가 적게 되어 전력소비량 및 발열량이 적게 된다. 그리고, 수직 2도트로 인버젼이 이루어져, 컬럼 인버젼 시 발생되는 세로 선 현상이 발생되지 않는다.
도 1은 도트 인버젼 구동방식을 나타낸 현재 프레임 및 다음 프레임의 화소신호의 극성표.
도 2는 컬럼 인버젼 구동방식을 나타낸 현재 프레임 및 다음 프레임의 화소신호의 극성표.
도 3은 세로 선 현상을 나타낸 예시도.
도 4는 본 발명에 의한 액정표시장치의 인버젼 구동 장치의 블록도.
도 5는 본 발명에 적용되는 수직 2도트 인버젼 방식의 화소신호의 극성표.
도 6의 (a),(b)는 본 발명에 의한 멀티 게이트신호의 파형도.
도 7의 (a)-(d)는 두 개의 멀티 게이트신호를 이용하여 프리차징하는 원리를 나타낸 수직 2도트 인버젼 방식의 화소신호의 극성표.
도 8의 (a)-(e)는 세 개의 멀티 게이트신호를 이용하여 프리차징하는 원리를 나타낸 수직 2도트 인버젼 방식의 화소신호의 극성표.
***도면의 주요 부분에 대한 부호의 설명***
41 : 타이밍 콘트롤러 42 : 게이트 구동부
43 : 데이터 구동부 44 : 액정패널

Claims (5)

  1. 게이트 제어신호 및 데이터 제어신호를 출력함과 아울러 수직 2도트 인버젼 방식으로 출력되는 화소신호에 대응하여 멀티 게이트신호가 출력되도록 게이트 아웃 인에이블신호를 출력하는 타이밍 콘트롤러;
    상기 게이트 제어신호에 응답하여 액정 패널의 각 게이트라인에 게이트신호를 출력함에 있어서, 상기 게이트 아웃 인에이블신호에 대응하여 3개의 게이트 라인에 동시에 멀티 게이트신호를 출력하는 게이트 구동부; 및
    화소들은 상기 멀티 게이트신호와 화소신호에 의해 수직 2도트 인버젼 방식으로 구동되며, 화소에 화소신호가 차징될 시에는 후속되는 동일 데이터라인 상의 동일 극성의 화소들 중에 가장 인접한 2개의 화소에 상기 화소신호가 프리차징되는 액정패널;
    을 포함하여 구성되며,
    프리차징된 후에 차징되는 화소들에 있어서 프리차징되는 횟수는 한 번 또는 두 번인 것을 특징으로 하는 액정표시장치의 인버젼 구동 장치.
  2. 삭제
  3. 제1항에 있어서, 액정패널은 화소들이 동일 데이터라인 상의 동일 극성의 화소의 화소신호로 프리차징된 후 다음에 공급되는 해당 화소의 화소신호에 의해 다시 차징되도록 구성된 것을 특징으로 하는 액정표시장치의 인버젼 구동 장치.
  4. 수직 2도트 인버젼 방식으로 출력되는 화소신호에 대응하여 멀티 게이트신호가 출력되도록 게이트 아웃 인에이블신호를 출력하는 제1과정;
    액정 패널의 각 게이트라인에 게이트신호를 출력할 때, 상기 게이트 아웃 인에이블신호에 대응하여 멀티 게이트신호를 3개의 게이트 라인에 동시에 출력하는 제2과정; 및
    상기 멀티 게이트신호와 화소신호에 의해 수직 2도트 인버젼 방식으로 구동되며, 화소에 화소신호를 차징함과 동시에 후속되는 동일 데이터라인 상의 동일 극성의 화소들 중에 가장 인접한 2개의 화소에 상기 화소신호를 프리차징하는 제3과정;
    을 포함하여 이루어지며,
    프리차징된 후에 차징되는 화소들에 있어서 프리차징되는 횟수는 한 번 또는 두 번인 것을 특징으로 액정표시장치의 인버젼 구동 방법.
  5. 삭제
KR1020070139288A 2007-12-27 2007-12-27 액정표시장치의 인버젼 구동 장치 및 방법 KR100928929B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070139288A KR100928929B1 (ko) 2007-12-27 2007-12-27 액정표시장치의 인버젼 구동 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070139288A KR100928929B1 (ko) 2007-12-27 2007-12-27 액정표시장치의 인버젼 구동 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20090071086A KR20090071086A (ko) 2009-07-01
KR100928929B1 true KR100928929B1 (ko) 2009-11-30

Family

ID=41322535

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070139288A KR100928929B1 (ko) 2007-12-27 2007-12-27 액정표시장치의 인버젼 구동 장치 및 방법

Country Status (1)

Country Link
KR (1) KR100928929B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102339159B1 (ko) 2015-02-03 2021-12-15 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060134779A (ko) * 2005-06-23 2006-12-28 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법
KR100751172B1 (ko) * 2000-12-29 2007-08-22 엘지.필립스 엘시디 주식회사 2-도트 인버젼 방식 액정 패널 구동 방법 및 그 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100751172B1 (ko) * 2000-12-29 2007-08-22 엘지.필립스 엘시디 주식회사 2-도트 인버젼 방식 액정 패널 구동 방법 및 그 장치
KR20060134779A (ko) * 2005-06-23 2006-12-28 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법

Also Published As

Publication number Publication date
KR20090071086A (ko) 2009-07-01

Similar Documents

Publication Publication Date Title
KR100965571B1 (ko) 액정표시장치와 그 구동방법
JP4680874B2 (ja) 液晶表示装置及びその駆動方法
KR20070023099A (ko) 액정표시장치 및 그 구동방법
KR101773522B1 (ko) 액정표시장치
US8624814B2 (en) Liquid crystal display and inversion driving method thereof
KR100851208B1 (ko) 액정표시장치 및 그 구동방법
KR20090059506A (ko) 액정표시장치의 구동회로
KR20090065110A (ko) 액정표시장치
KR101560394B1 (ko) 액정표시장치 및 그 구동 방법
KR101451740B1 (ko) 액정표시장치의 구동 장치
KR101174783B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR20090113080A (ko) 액정표시장치의 게이트 구동 회로
KR100928929B1 (ko) 액정표시장치의 인버젼 구동 장치 및 방법
KR20090055405A (ko) 액정표시장치의 게이트구동 회로
KR20080026278A (ko) 데이터 구동 장치 및 그 구동 방법
KR20080086060A (ko) 액정표시장치 및 이의 구동방법
KR101376655B1 (ko) 액정표시장치의 공통전압 공급 회로
KR20110119309A (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20080076578A (ko) 스토리지 온 커먼 구조 액정표시장치 및 이의 구동방법
KR20100009212A (ko) 액정표시장치의 구동방법
KR101097643B1 (ko) 액정표시장치 및 그 구동방법
KR100680057B1 (ko) 액정표시장치의 프리차징 방법 및 장치
KR20120116132A (ko) 액정 표시장치 및 그 구동방법
KR101467213B1 (ko) 2도트 인버젼 액정표시장치의 구동 장치
KR101494785B1 (ko) 라인 인버젼 액정 표시 장치의 구동 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120928

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20141021

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20151028

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 10