KR20080100692A - 액정표시장치와 그 제조방법 - Google Patents

액정표시장치와 그 제조방법 Download PDF

Info

Publication number
KR20080100692A
KR20080100692A KR1020070046694A KR20070046694A KR20080100692A KR 20080100692 A KR20080100692 A KR 20080100692A KR 1020070046694 A KR1020070046694 A KR 1020070046694A KR 20070046694 A KR20070046694 A KR 20070046694A KR 20080100692 A KR20080100692 A KR 20080100692A
Authority
KR
South Korea
Prior art keywords
common
line
opaque
transparent
cell region
Prior art date
Application number
KR1020070046694A
Other languages
English (en)
Other versions
KR101362960B1 (ko
Inventor
정영민
류호진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070046694A priority Critical patent/KR101362960B1/ko
Priority to US12/153,050 priority patent/US8351006B2/en
Priority to TW097117675A priority patent/TWI451155B/zh
Priority to CN2008100975769A priority patent/CN101308299B/zh
Publication of KR20080100692A publication Critical patent/KR20080100692A/ko
Application granted granted Critical
Publication of KR101362960B1 publication Critical patent/KR101362960B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 투과율 개선이 가능한 액정표시장치와 그 제조방법에 관한 것이다.
이 액정표시장치는 서로 교차되어 셀영역을 정의하는 게이트라인 및 데이터라인; 상기 게이트라인 및 상기 데이터라인과 접속된 박막 트랜지스터; 상기 게이트라인과 나란하게 형성되고 공통전압이 공급되는 불투명 공통라인; 상기 불투명 공통라인과 접속되고 상기 셀영역으로 신장된 다수의 투명 공통전극; 및 상기 박막 트랜지스터와 접속되고 상기 셀영역으로 신장되어 상기 셀영역 내에서 상기 투명 공통전극과 교대로 배치되는 다수의 투명 화소전극을 구비하고, 상기 투명 화소전극의 끝단은 상기 불투명 공통라인의 일측과 중첩되고, 상기 투명 공통전극의 끝단은 상기 불투명 공통라인의 타측과 중첩된다.

Description

액정표시장치와 그 제조방법{LIQUID CRYSTAL DISPLAY DEVICE AND FABRICATING METHOD THEREOF}
도 1은 종래의 액정표시장치를 나타내는 도면.
도 2는 도 1의 A 영역을 나타내는 도면.
도 3은 본 발명의 실시 예에 따른 액정표시장치를 나타내는 도면.
도 4는 도 3의 Ⅰ-Ⅰ'선을 절취한 단면도.
도 5a 내지 도 5b는 본 발명의 실시 예에 따른 액정표시장치의 제조방법을 나타내는 도면.
<도면의 주요 부분에 대한 부호의 간단한 설명>
2, 102 : 게이트라인 4, 104 : 데이터라인
6, 106 : 박막 트랜지스터 8, 108 : 게이트전극
10, 110 : 소스전극 12, 112 : 드레인전극
14, 114 : 화소전극 16a, 16b, 116a, 116b : 공통라인
18, 118 : 공통전극 20 : 액정 분자
113 : 화소 컨택홀 117 : 공통 컨택홀
142 : 기판 144 : 게이트 절연막
146 : 보호막 148 : 활성층
150 : 오믹 접촉층
본 발명은 액정표시장치와 그 제조방법에 관한 것으로, 특히 투과율 개선이 가능한 액정표시장치와 그 제조방법에 관한 것이다.
액정표시장치는 액정셀에 인가되는 전계를 제어하여 액정셀에 입사되는 광을 변조함으로써 화상을 표시하게 된다. 이러한 액정표시장치는 액정을 구동시키는 전계의 방향에 따라 수직 전계 인가형과 수평 전계 인가형으로 대별된다.
수직 전계 인가형 액정표시장치는 수직으로 대향하는 상부기판과 하부기판에 수직으로 대향하는 화소전극과 공통전극을 형성하고 그 전극들에 인가되는 전압으로 액정셀에 수직방향의 전계를 인가하게 된다. 수직 전계 인가형 액정표시장치는 시야각이 좁은 단점이 있다.
수평 전계 인가형 액정표시장치는 동일 기판상에 화소전극과 공통전극을 형성하고 그 전극들에 인가되는 전압으로 액정셀에 수평방향의 전계를 인가하게 된다. 수평 전계 인가형 액정표시장치는 수직 전계 인가형 액정표시장치에 비해 시야각 특성이 우수한 장점이 있다.
수평 전계 인가형 액정표시장치는 서로 대향하여 합착된 박막 트랜지스터 기판 및 컬러필터 기판과, 두 기판 사이에서 셀갭을 일정하게 유지시키기 위한 스페이서와, 그 셀갭에 채워진 액정을 포함하는 액정표시패널을 구비한다.
박막 트랜지스터 기판은 셀 단위의 수평 전계 형성을 위한 다수의 신호 배선들 및 박막 트랜지스터와, 그들 위에 액정 배향을 위해 도포된 배향막으로 구성된다. 컬러필터 기판은 색 구현을 위한 컬러필터 및 빛샘 방지를 위한 블랙 매트릭스와, 그들 위에 액정 배향을 위해 도포된 배향막으로 구성된다.
도 1은 종래 수평 전계 인가형 액정표시장치의 박막 트랜지스터 기판을 나타내는 도면이다.
도 1에 도시된 액정표시장치의 박막 트랜지스터 기판은 교차되게 형성되어 셀영역을 정의하는 게이트라인(2) 및 데이터라인(4), 그 교차부마다 형성된 박막 트랜지스터(6), 게이트라인(2)과 나란하게 형성된 제1 및 제2 공통라인(16a, 16b)을 포함하는 공통라인, 상기 제1 공통라인(16a)과 접속되고 셀영역으로 신장된 공통전극(18), 및 박막 트랜지스터(6)와 접속되고 셀영역으로 신장되어 공통전극(18)의 핑거부(18b)와 교대로 배치되는 화소전극(14)을 구비한다.
스캔펄스가 공급되는 게이트라인(2)과 데이터신호가 공급되는 데이터라인(4)은 교차 구조로 형성되어 셀영역을 정의한다.
제1 및 제2 공통라인(16a, 16b)은 게이트라인(2)과 동일한 불투명 금속으로 동시에 형성되고 공통전극(18)과 접속되어 공통전극(18)에 공통전압을 공급한다.
도 1의 액정표시장치는 제1 및 제2 공통라인(16a, 16b)을 연결하는 연결라 인(16c)을 더 구비할 수 있다. 연결라인(16c)은 데이터라인(4)과 나란하게 형성되고, 제1 및 제2 공통라인(16a, 16b)과 마찬가지로 불투명 금속으로 형성되어 액정표시장치 구동시 셀영역의 빛샘을 차단하는 역할을 한다.
박막 트랜지스터(6)는 게이트라인(2)의 스캔펄스에 응답하여 데이터라인(4)의 데이터신호가 화소전극(14)에 충전되어 유지되게 한다. 이를 위하여, 박막 트랜지스터(6)는 게이트라인(2)과 접속된 게이트전극(8), 데이터라인(4)과 접속된 소스전극(10), 및 화소전극(14)과 접속된 드레인전극(12)을 구비한다. 또한, 박막 트랜지스터(6)는 게이트전극(8)의 상부에 위치하여 소스전극(10) 및 드레인전극(12) 사이에 채널을 형성하는 활성층, 및 소스전극(10) 및 드레인전극(12)과 활성층의 오믹 접촉을 위한 오믹 접촉층을 구비한다.
공통전극(18)은 제1 공통라인(16a)과 공통 컨택홀(17)을 통해 접속되고 게이트라인(2)과 나란하게 형성된 베이스부(18a), 및 베이스부(18a)에서 셀영역으로 연장된 다수의 핑거부(18b)를 포함한다. 공통전극(18)은 투명 금속으로 형성된다.
화소전극(14)은 박막 트랜지스터(6)의 드레인전극(12)과 화소 컨택홀(13)을 통해 접속되고 게이트라인(2)과 나란하도록 형성된 제1 화소전극(14a), 및 제1 화소전극(14a)에서 셀영역으로 연장되어 공통전극(18)의 핑거부(18b)와 교대로 배치된 다수의 제2 화소전극(14b)을 포함한다. 화소전극(14)은 공통전극(18)과 동일한 투명 금속으로 형성된다. 제1 화소전극(14a)은 제2 공통라인(16b)과 절연되게 중첩되어 스토리지 캐패시터를 형성할 수 있다.
이에 따라, 박막 트랜지스터(6)를 통해 데이터신호가 공급된 제2 화소전 극(14b)과, 제1 공통라인(16a)을 통해 공통전압이 공급된 공통전극(18)의 핑거부(18b) 사이에는 수평 전계가 형성된다. 이러한 수평 전계에 의해 셀영역에 수평 방향으로 배열된 액정 분자들이 유전 이방성에 의해 회전하게 된다. 그리고, 액정 분자들의 회전 정도에 따라 셀영역을 투과하는 광 투과율이 달라지게 됨으로써 계조가 구현된다. 하지만, 종래의 액정표시장치는 도 1에 도시된 A, B 영역과 같이 제2 화소전극(14b)의 끝단과 공통전극(18) 핑거부(18b)의 끝단이 배치되는 부분에서 투과율 저하 현상이 발생한다.
도 2는 이와 같은 현상을 설명하기 위한 도면으로, 전계가 형성되었을 때의 A 영역을 도시하고 있다.
도 2를 참조하면, A 영역의 액정 분자(20)들은 공통전극(18) 핑거부(18b)와 제2 화소전극(14b) 사이의 전계뿐만 아니라, 공통전극(18) 베이스부(18a)와 제2 화소전극(14b) 사이의 전계에 의해서도 구동하게 된다. 이때, 액정표시패널의 상하부에 각각 부착되어 서로 직교하는 투과축을 가지고 광의 투과를 제어하는 편광판들의 투과축과 액정 분자(20)의 배열이 일치하게 되면 그 부분은 광이 투과되지 못하기 때문에 투과율이 저하되어 다른 부분에 비해 상대적으로 휘도가 낮다. B 영역도 A 영역과 마찬가지로, 다른 부분에 비해 상대적으로 낮은 휘도를 발생하게 된다.
따라서, 본 발명의 목적은 투과율 개선이 가능한 액정표시장치와 그 제조방 법을 제공함에 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시 예에 따른 액정표시장치는 서로 교차되어 셀영역을 정의하는 게이트라인 및 데이터라인; 상기 게이트라인 및 상기 데이터라인과 접속된 박막 트랜지스터; 상기 게이트라인과 나란하게 형성되고 공통전압이 공급되는 불투명 공통라인; 상기 불투명 공통라인과 접속되고 상기 셀영역으로 신장된 다수의 투명 공통전극; 및 상기 박막 트랜지스터와 접속되고 상기 셀영역으로 신장되어 상기 셀영역 내에서 상기 투명 공통전극과 교대로 배치되는 다수의 투명 화소전극을 구비하고, 상기 투명 화소전극의 끝단은 상기 불투명 공통라인의 일측과 중첩되고, 상기 투명 공통전극의 끝단은 상기 불투명 공통라인의 타측과 중첩된다.
상기 불투명 공통라인은 상기 셀영역의 일측에 형성되고 상기 투명 화소전극과 접속된 제1 불투명 공통라인; 및 상기 셀영역의 타측에 형성되고 상기 투명 공통전극과 접속된 제2 불투명 공통라인을 포함한다.
본 발명의 실시 예에 따른 액정표시장치는 상기 제1 및 제2 불투명 공통라인을 연결하는 연결라인을 더 구비한다.
본 발명의 실시 예에 따른 액정표시장치의 제조방법은 기판 상에 게이트라인, 및 상기 게이트라인과 나란한 불투명 공통라인을 형성하는 단계; 상기 게이트라인 및 상기 불투명 공통라인과 절연되게 교차되어 상기 게이트라인과 함께 셀영 역을 정의하는 데이터라인을 형성하는 단계; 상기 게이트라인과 상기 데이터라인의 교차부에 박막 트랜지스터를 형성하는 단계; 상기 불투명 공통라인과 접속되고 상기 셀영역으로 신장된 다수의 투명 공통전극을 형성하는 단계; 및 상기 박막 트랜지스터와 접속되고 상기 셀영역으로 신장되어 상기 셀영역 내에서 상기 투명 공통전극과 교대로 배치되는 다수의 투명 화소전극을 형성하는 단계를 포함하고, 상기 투명 화소전극의 끝단은 상기 불투명 공통라인의 일측과 중첩되도록 형성되고, 상기 투명 공통전극의 끝단은 상기 불투명 공통라인의 타측과 중첩되도록 형성된다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 도 3 내지 도 5d를 참조하여 상세하게 설명하기로 한다.
도 3은 본 발명의 실시 예에 따른 액정표시장치의 박막 트랜지스터 기판을 나타내는 도면이고, 도 4는 도 3의 Ⅰ-Ⅰ'선을 따라 절취한 단면도이다.
도 3 및 도 4를 참조하면, 본 발명의 실시 예에 따른 액정표시장치의 박막 트랜지스터 기판은 서로 교차되게 형성되어 셀영역을 정의하는 게이트라인(102) 및 데이터라인(104), 그 교차부마다 형성된 박막 트랜지스터(106), 게이트라인(102)과 나란하게 형성된 제1 및 제2 불투명 공통라인(116a, 116b)을 포함하는 불투명 공통라인, 상기 제1 불투명 공통라인(116a)과 접속되고 셀영역으로 신장된 투명 공통전극(118), 및 박막 트랜지스터(106)와 접속되고 셀영역으로 신장되어 투명 공통전극(118)의 핑거부(118b)와 교대로 배치되는 화소전극(114)을 구비한다.
스캔펄스가 공급되는 게이트라인(102)과 데이터신호가 공급되는 데이터라인(104)은 교차 구조로 형성되어 셀영역을 정의한다.
제1 및 제2 불투명 공통라인(116a, 116b)을 포함하는 불투명 공통라인은 게이트라인(102)과 동일한 불투명 금속으로 동시에 형성되고 투명 공통전극(118)과 접속되어 투명 공통전극(118)에 공통전압을 공급한다.
본 발명의 실시 예에 따른 액정표시장치의 박막 트랜지스터 기판은 도 3에 도시된 바와 같이 제1 및 제2 불투명 공통라인(116a, 116b)을 연결하는 연결라인(116c)을 더 구비할 수 있다. 연결라인(116c)은 데이터라인(104)과 나란하게 형성되고, 제1 및 제2 불투명 공통라인(116a, 116b)과 동일한 불투명 금속으로 형성되어 액정표시장치 구동시 셀영역의 빛샘을 차단하는 역할을 한다.
박막 트랜지스터(106)는 게이트라인(102)의 스캔펄스에 응답하여 데이터라인(104)의 데이터신호가 화소전극(114)에 충전되어 유지되게 한다. 이를 위하여, 박막 트랜지스터(106)는 게이트라인(102)과 접속된 게이트전극(108), 데이터라인(104)과 접속된 소스전극(110), 및 화소전극(114)과 접속된 드레인전극(112)을 구비한다. 또한, 박막 트랜지스터(106)는 게이트전극(108)의 상부에 위치하여 소스전극(110) 및 드레인전극(112) 사이에 채널을 형성하는 활성층(148), 및 소스전극(110) 및 드레인전극(112)과 활성층(148)의 오믹 접촉을 위한 오믹 접촉층(150)을 구비한다.
투명 공통전극(118)은 투명 금속으로 형성되고, 베이스부(118a)와 다수의 핑거부(118b)를 포함한다. 베이스부(118a)는 공통 컨택홀(117)을 통해 제1 불투명 공통라인(116a)과 접속되고 게이트라인(102)과 나란하게 형성된다. 핑거부(118b)는 베이스부(118a)에서 셀영역으로 연장되어 형성되고, 그 끝단이 게이트 절연막(144) 및 보호막(146)을 사이에 두고 제2 불투명 공통라인(116b)과 절연되게 중첩된다.
투명 화소전극(114)은 투명 공통전극(118)과 동일한 투명 금속으로 형성되고, 제1 투명 화소전극(114a)과 다수의 제2 투명 화소전극(114b)을 포함한다. 제2 투명 화소전극(114a)은 화소 컨택홀(113)을 통해 박막 트랜지스터(106)의 드레인전극(112)과 접속되고 게이트라인(102)과 나란하게 형성된다. 제2 투명 화소전극(114b)은 제1 투명 화소전극(114a)에서 셀영역으로 연장되어 투명 공통전극(118)의 핑거부(118b)와 교대로 배치되도록 형성되고, 그 끝단이 게이트 절연막(144) 및 보호막(146)을 사이에 두고 제1 불투명 공통라인(116a)과 절연되게 중첩된다. 투명 화소전극(114)은 불투명 공통라인과 절연되게 중첩되어 스토리지 캐패시터를 형성할 수 있다.
이에 따라, 박막 트랜지스터(106)를 통해 데이터신호가 공급된 제2 투명 화소전극(114b)과, 제1 불투명 공통라인(116a)을 통해 공통전압이 공급된 공통전극(118)의 핑거부(118b) 사이에는 수평 전계가 형성된다. 이러한 수평 전계에 의해 셀영역에 수평 방향으로 배열된 액정 분자들이 유전 이방성에 의해 회전하게 된다. 그리고, 액정 분자들의 회전 정도에 따라 셀영역을 투과하는 광 투과율이 달라지게 됨으로써 계조가 구현된다.
본 발명의 실시 예에 따른 액정표시장치의 셀영역 내에서 투명 금속으로 형 성된 제2 투명 화소전극(114b)과 투명 공통전극(118)의 핑거부(118b)가 교대로 배치되는 영역은 표시영역(C)이 된다. 또한, 불투명 금속으로 형성된 제1 및 제2 불투명 공통라인(116a, 116b)과 연결라인(116c)이 배치되는 영역은 비표시영역이 된다. 즉, 본 발명의 실시 예에 따른 액정표시장치에서 제1 불투명 공통라인(116a)과 중첩되는 제2 투명 화소전극(114b)의 끝단과, 제2 불투명 공통라인(116b)과 중첩되는 투명 공통전극(118) 핑거부(118b)의 끝단은 비표시영역에 위치하게 된다. 따라서, 본 발명의 실시 예에 따른 액정표시장치에서는 종래의 액정표시장치에서 투과율 저하가 발생했던 부분이 비표시영역에 위치하게 됨으로써 투과율이 개선된다.
도 5a 내지 도 5d는 도 4에 도시된 박막 트랜지스터 기판의 제조과정을 나타내는 도면이다. 도 4 및 도 5a 내지 도 5d를 통해 본 발명의 실시 예에 따른 액정표시장치의 제조방법을 설명하도록 한다. 본 도면에서는 4마스크 공정을 통해 설명하지만, 본 발명의 실시 예에 따른 액정표시장치는 마스크 수에 관계없이 적용 가능하다.
먼저, 제1 마스크 공정을 이용하여 기판(142) 상에 게이트라인(102) 및 게이트전극(108)과 제1 및 제2 불투명 공통라인(116a, 116b)을 포함하는 불투명 게이트 금속 패턴이 도 5a에 같이 형성된다.
상세히 하면, 기판(142) 상에 스퍼터링 방법 등의 증착 방법을 통해 불투명 게이트 금속층이 형성된다. 이어서, 제1 마스크를 이용한 포토리쏘그래피 공정과 식각 공정으로 불투명 게이트 금속층이 패터닝됨으로써 게이트라인(102) 및 게이트 전극(108)과 제1 및 제2 불투명 공통라인(116a, 116b)을 포함하는 불투명 게이트 금속 패턴이 형성된다. 이때, 제1 및 제2 불투명 공통라인(116a, 116b) 사이를 연결하는 연결라인(116c)이 더 형성될 수 있다. 게이트 금속층으로는 Al, Mo, Cr계 등의 금속이 단일층 또는 이중층 구조로 이용된다.
불투명 게이트 금속 패턴이 형성된 기판(142) 상에 도 5b와 같이 게이트 절연막(144)이 도포된다. 그리고 제2 마스크 공정을 이용하여 게이트 절연막(144) 상에 활성층(148) 및 오믹 접촉층(150)을 포함하는 반도체 패턴과, 데이터라인(104), 소스전극(110), 드레인전극(112)을 포함하는 소스/드레인 금속 패턴이 형성된다.
상세히 하면, 게이트 금속 패턴이 형성된 기판(142) 상에 PECVD, 스퍼터링 등의 증착 방법을 통해 게이트 절연막(144), 비정질 실리콘층, n+ 비정질 실리콘층, 그리고 소스/드레인 금속층이 순차적으로 형성된다. 여기서, 게이트 절연막(144)의 재료로는 SiOx, SiNx 등의 무기 절연 물질이 이용된다. 소스/드레인 금속층으로는 Al, Mo, Cr계 등의 금속이 단일층 또는 이중층 구조로 이용된다. 그 다음, 소스/드레인 금속층 위에 제2 마스크를 이용한 포토리쏘그래피 공정으로 단차를 갖는 포토레지스트 패턴을 형성하게 된다. 단차를 갖는 포토레지스트 패턴을 이용한 습식 식각 공정으로 소스/드레인 금속층이 패터닝됨으로써 데이터라인(104), 소스전극(110), 그 소스전극(110)과 일체화된 드레인전극(112)을 포함하는 소스/드레인 금속 패턴이 형성된다. 그리고, 동일한 포토레지스트 패턴을 이용한 건식 식각 공정으로 n+ 비정질 실리콘층과 비정질 실리콘층이 동시에 패터닝됨 으로써 오믹 접촉층(150)과 활성층(148)이 형성된다. 이어서, 포토레지스트 패턴을 애싱하고 노출된 소스/드레인 금속 패턴을 오믹 접촉층(150)과 함께 식각함으로써 소스전극(110) 및 드레인전극(112)이 분리되고, 스트립 공정을 통해 소스/드레인 금속 패턴 위에 남아 있던 포토레지스트 패턴이 제거된다.
소스/드레인 금속 패턴이 형성된 게이트 절연막(144) 상에 제3 마스크 공정을 이용하여 화소 컨택홀(113) 및 공통 컨택홀(117)을 포함하는 보호막(146)이 도 5c와 같이 형성된다.
상세히 하면, 소스/드레인 금속 패턴이 형성된 게이트 절연막(144) 상에 PECVD 등의 증착 방법으로 보호막(146)이 전면 형성된다. 이어서, 보호막(146)이 제3 마스크를 이용한 포토리쏘그래피 공정과 식각 공정으로 패터닝됨으로써 화소 컨택홀(113) 및 공통 컨택홀(117)이 형성된다. 화소 컨택홀(113)은 보호막(146)을 관통하여 드레인전극(112)을 노출시키고, 공통 컨택홀(117)은 보호막(146) 및 게이트 절연막(144)을 관통하여 제1 불투명 공통라인(116a)을 노출시킨다.
여기서, 보호막(146)의 재료로는 게이트 절연막(144)과 같은 무기 절연 물질이나 유전상수가 작은 아크릴(acryl)계 유기 화합물, BCB 또는 PFCB 등과 같은 유기 절연 물질이 이용된다.
보호막(146) 상에 투명 공통전극(118)과 투명 화소전극(114)을 포함하는 투명 도전 패턴이 도 5d와 같이 형성된다.
상세히 하면, 보호막(146) 상에 스퍼터링 등의 증착 방법으로 투명 도전막이 도포된다. 이어서 제4 마스크를 이용한 포토리쏘그래피 공정과 식각 공정을 통해 투명 도전막이 패텅님됨으로써 투명 공통전극(118)과 투명 화소전극(114)을 포함하는 투명 도전 패턴이 형성된다. 투명 공통전극(118)의 베이스부(118a)는 공통 컨택홀(117)을 통해 노출된 제1 불투명 공통라인(116a)에 접속되고, 투명 화소전극(114)의 제1 화소전극(114a)은 화소 컨택홀(113)을 통해 노출된 드레인전극(112)과 접속된다. 투명 공통전극(118)의 핑거부(118b) 끝단은 제2 불투명 공통라인(116b)에 중첩되고, 투명 화소전극(114)의 제2 화소전극(114b) 끝단은 제1 불투명 공통라인(116a)에 중첩되도록 형성된다. 여기서, 투명 도전막의 재료로는 ITO(Indium Tin Oxide) 등이 이용된다.
이와 같은 과정을 거쳐 형성된 박막 트랜지스터 기판은 컬러필터 및 블랙 매트릭스 등이 형성된 컬러필터 기판과 합착되어 본 발명의 실시 예에 따른 액정표시장치의 액정표시패널을 형성한다.
상술한 바와 같이, 본 발명의 실시 예에 따른 액정표시장치와 그 제조방법은 광의 투과율을 저하시키는 화소전극과 공통전극 각각의 끝단을 불투명 공통라인과 중첩시켜 비표시영역에 형성함으로써 광의 투과율을 개선할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (4)

  1. 서로 교차되어 셀영역을 정의하는 게이트라인 및 데이터라인;
    상기 게이트라인 및 상기 데이터라인과 접속된 박막 트랜지스터;
    상기 게이트라인과 나란하게 형성되고 공통전압이 공급되는 불투명 공통라인;
    상기 불투명 공통라인과 접속되고 상기 셀영역으로 신장된 다수의 투명 공통전극; 및
    상기 박막 트랜지스터와 접속되고 상기 셀영역으로 신장되어 상기 셀영역 내에서 상기 투명 공통전극과 교대로 배치되는 다수의 투명 화소전극을 구비하고,
    상기 투명 화소전극의 끝단은 상기 불투명 공통라인의 일측과 중첩되고, 상기 투명 공통전극의 끝단은 상기 불투명 공통라인의 타측과 중첩되는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 불투명 공통라인은,
    상기 셀영역의 일측에 형성되고 상기 투명 화소전극과 접속된 제1 불투명 공통라인; 및
    상기 셀영역의 타측에 형성되고 상기 투명 공통전극과 접속된 제2 불투명 공통라인을 포함하는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 제1 및 제2 불투명 공통라인을 연결하는 연결라인을 더 구비하는 것을 특징으로 하는 액정표시장치.
  4. 기판 상에 게이트라인, 및 상기 게이트라인과 나란한 불투명 공통라인을 형성하는 단계;
    상기 게이트라인 및 상기 불투명 공통라인과 절연되게 교차되어 상기 게이트라인과 함께 셀영역을 정의하는 데이터라인을 형성하는 단계;
    상기 게이트라인과 상기 데이터라인의 교차부에 박막 트랜지스터를 형성하는 단계;
    상기 불투명 공통라인과 접속되고 상기 셀영역으로 신장된 다수의 투명 공통전극을 형성하는 단계; 및
    상기 박막 트랜지스터와 접속되고 상기 셀영역으로 신장되어 상기 셀영역 내에서 상기 투명 공통전극과 교대로 배치되는 다수의 투명 화소전극을 형성하는 단계를 포함하고,
    상기 투명 화소전극의 끝단은 상기 불투명 공통라인의 일측과 중첩되도록 형성되고, 상기 투명 공통전극의 끝단은 상기 불투명 공통라인의 타측과 중첩되도록 형성되는 것을 특징으로 하는 액정표시장치의 제조방법.
KR1020070046694A 2007-05-14 2007-05-14 액정표시장치와 그 제조방법 KR101362960B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020070046694A KR101362960B1 (ko) 2007-05-14 2007-05-14 액정표시장치와 그 제조방법
US12/153,050 US8351006B2 (en) 2007-05-14 2008-05-13 Liquid crystal display device and fabricating method thereof
TW097117675A TWI451155B (zh) 2007-05-14 2008-05-14 液晶顯示裝置及其製造方法
CN2008100975769A CN101308299B (zh) 2007-05-14 2008-05-14 液晶显示器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070046694A KR101362960B1 (ko) 2007-05-14 2007-05-14 액정표시장치와 그 제조방법

Publications (2)

Publication Number Publication Date
KR20080100692A true KR20080100692A (ko) 2008-11-19
KR101362960B1 KR101362960B1 (ko) 2014-02-13

Family

ID=40124809

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070046694A KR101362960B1 (ko) 2007-05-14 2007-05-14 액정표시장치와 그 제조방법

Country Status (2)

Country Link
KR (1) KR101362960B1 (ko)
CN (1) CN101308299B (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102135691B (zh) 2010-09-17 2012-05-23 京东方科技集团股份有限公司 阵列基板及其制造方法和液晶显示器
CN102637633B (zh) * 2011-06-17 2015-08-12 京东方科技集团股份有限公司 一种阵列基板制造方法及系统
CN102629572B (zh) * 2011-07-07 2014-03-12 北京京东方光电科技有限公司 一种薄膜晶体管液晶显示器阵列基板及制作方法
CN103163701B (zh) * 2011-12-16 2015-09-30 上海中航光电子有限公司 网状公共电极结构液晶显示器件及其制造方法
KR102643577B1 (ko) * 2013-09-13 2024-03-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR20150078310A (ko) * 2013-12-30 2015-07-08 삼성디스플레이 주식회사 표시 장치
CN107195638A (zh) * 2017-05-19 2017-09-22 深圳市华星光电技术有限公司 阵列基板、显示面板及阵列基板的制作方法
CN110568687A (zh) 2019-09-03 2019-12-13 深圳市华星光电技术有限公司 像素结构及显示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100736114B1 (ko) * 2000-05-23 2007-07-06 엘지.필립스 엘시디 주식회사 횡전계 방식의 액정표시장치 및 그 제조방법
KR101191442B1 (ko) * 2004-04-29 2012-10-16 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판 및 그 제조 방법
KR101053293B1 (ko) * 2004-06-16 2011-08-01 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
KR100652218B1 (ko) 2004-06-29 2006-12-01 엘지.필립스 엘시디 주식회사 수평전계방식 액정표시소자 및 그 제조방법

Also Published As

Publication number Publication date
KR101362960B1 (ko) 2014-02-13
CN101308299B (zh) 2011-06-15
CN101308299A (zh) 2008-11-19

Similar Documents

Publication Publication Date Title
JP4543006B2 (ja) 液晶表示素子及びその製造方法
US8351006B2 (en) Liquid crystal display device and fabricating method thereof
US20080180623A1 (en) Liquid crystal display device
KR20080071001A (ko) 액정 표시 패널 및 이의 제조 방법
KR101362960B1 (ko) 액정표시장치와 그 제조방법
KR100731045B1 (ko) 횡전계 방식의 액정표시장치 및 그 제조방법
KR101374108B1 (ko) 액정 표시 패널과 그 제조 방법
KR20050058058A (ko) 박막트랜지스터 어레이 기판 및 그 제조 방법
KR101157222B1 (ko) 수평 전계 인가형 액정 표시 패널 및 그 제조 방법
KR101423909B1 (ko) 표시 기판 및 이를 구비하는 액정 표시 장치
KR101320651B1 (ko) 수평 전계 인가형 액정표시패널의 제조방법
KR100679100B1 (ko) 수평 전계 인가형 액정 표시 패널 및 그 제조방법
KR20060131316A (ko) 수평 전계 인가형 액정 표시 패널 및 그 제조방법
KR101147267B1 (ko) 수평 전계형 박막 트랜지스터 기판 및 그 제조 방법
KR100525442B1 (ko) 액정표시소자 및 그의 제조방법
KR101429921B1 (ko) 액정표시장치
KR20050113748A (ko) 횡전계 방식 액정 표시 장치용 어레이 기판 및 그 제조 방법
KR100969622B1 (ko) 수평 전계 인가형 액정 표시 패널 및 그 제조방법
KR20080059864A (ko) 액정표시패널 및 그 제조방법
KR101001453B1 (ko) 박막트랜지스터 어레이 기판 및 그 제조 방법
KR101136207B1 (ko) 박막트랜지스터 어레이 기판 및 그 제조 방법
KR20070082325A (ko) 박막 트랜지스터 기판 및 이의 제조 방법 및 액정 표시장치
KR20050114800A (ko) 횡전계 방식 액정 표시 장치용 어레이 기판 및 그 제조 방법
KR20080040478A (ko) 액정 표시 패널 및 그 제조 방법
WO2013183505A1 (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170116

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20200116

Year of fee payment: 7