KR20080054940A - 액정표시장치와 그 구동방법 - Google Patents

액정표시장치와 그 구동방법 Download PDF

Info

Publication number
KR20080054940A
KR20080054940A KR1020060127667A KR20060127667A KR20080054940A KR 20080054940 A KR20080054940 A KR 20080054940A KR 1020060127667 A KR1020060127667 A KR 1020060127667A KR 20060127667 A KR20060127667 A KR 20060127667A KR 20080054940 A KR20080054940 A KR 20080054940A
Authority
KR
South Korea
Prior art keywords
pixel electrode
liquid crystal
electric field
substrate
driver
Prior art date
Application number
KR1020060127667A
Other languages
English (en)
Inventor
변호연
이남석
홍성규
홍성환
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060127667A priority Critical patent/KR20080054940A/ko
Publication of KR20080054940A publication Critical patent/KR20080054940A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Abstract

액정표시장치는 공통전극이 마련되어 있는 제1 기판, 공통전극과 수직전계를 형성하는 제1 화소전극 및 제1 화소전극과 수평전계를 형성하는 제2 화소전극이 마련되어 있는 제2 기판을 포함하는 액정표시패널, 제1 화소전극을 구동하는 제1 구동부 및 제2 화소전극을 구동하는 제2 구동부를 포함한다. 이에 의해서 액정의 응답속도가 개선된다.

Description

액정표시장치와 그 구동방법{LIQUID CRYSTAL DISPLAY AND DRIVING METHOD OF THE SAME}
도 1은 본 발명의 제1 실시예에 따른 액정표시장치의 블록도이다.
도 2는 본 발명의 제1 실시예에 따른 액정표시패널의 단면도이다.
도 3및 도 4는 본 발명의 제1 실시예에 따른 액정표시장치에서 액정분자의 상태를 설명하기 위한 개략도들이다.
도 5는 본 발명의 제2 실시예에 따른 액정표시패널의 단면도이다.
<도면의 주요 부분에 대한 부호의 설명>
1:액정표시장치 100:액정표시패널
110:제1 기판 111:공통전극
120:제2 기판 121:제1 화소전극
122:제2 화소전극 123:제1 박막트랜지스터
124:제2 박막트랜지스터 140:액정층
141:액정분자 200:제1 구동부
210:제1 데이터 구동부 230:제1 게이트 구동부
300:제2 구동부 310:제2 데이터 구동부
320:제2 게이트 구동부 400:신호제어부
본 발명은 액정표시장치와 그 구동방법에 관한 것이다. 보다 자세하게는, 액정의 응답속도를 향상시킬 수 있는 액정표시장치와 그 구동방법에 관한 것이다.
평판표시장치(flat panel display)로서 널리 사용되는 액정표시장치(liquid crystal display)는 브라운관(cathode ray tube)에 비하여 얇고 가벼우며 또한 소모전력이 작은 장점을 가지고 있다.
일반적으로 액정표시장치는 공통전극과 컬러 필터 등이 형성되어 있는 상부 기판, 화소전극과 박막트랜지스터 등이 형성되어 있는 하부 기판 및 상술한 두 기판 사이에 개재되어 있는 액정을 포함한다. 공통전극과 화소전극에 서로 다른 전위를 인가하여 전계를 형성하면 액정 분자들의 배열이 변경되어 빛의 투과율이 조절된다.
이러한 액정표시장치가 동화상의 표시에 많이 이용되면서 액정의 응답속도(response time)가 중요하게 인식되고 있다. 액정의 응답속도가 느리면 동영상 번짐(motion blur) 현상이 발생할 수 있다.
본 발명은 상술한 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 응답속도가 개선된 액정표시장치와 그 구동방법을 제공하는 것이다.
상술한 본 발명의 목적들을 달성하기 위한 본 발명의 바람직한 실시예들에 따르면, 액정표시장치는 액정표시패널, 제1 구동부 및 제2 구동부를 포함한다.
액정표시패널은 컬러필터층과 공통전극 등이 형성되어 있는 제1 기판과 박막트랜지스터들이 형성되어 있는 제2 기판과 이들 사이에 위치하고 있는 액정층을 포함할 수 있다. 액정표시패널은 비발광소자이기 때문에 제2 기판의 후면에는 빛을 공급하기 위한 백라이트 유닛이 위치할 수 있다. 백라이트 유닛에서 공급된 빛은 액정층의 배열상태에 따라 투과량이 조절된다.
제2 기판에는 제1 화소전극 및 제2 화소전극이 마련되어 있으며, 제1 화소전극은 공통전극과 수직전계를 형성하며, 제2 화소전극은 제1 화소전극과 수평전계를 형성할 수가 있다.
제1 구동부 및 제2 구동부는 각각 제1 화소전극 및 제2 화소전극을 구동할 수 있다.
액정표시장치는 신호제어부를 더 포함할 수 있으며, 신호제어부는 현재 프레임과 다음 프레임을 계조 분석하고 분석결과에 따라 제2 구동부가 제2 화소전극에 수평전계 형성전압을 인가하도록 제2 구동부를 제어할 수 있다.
구체적으로 설명하면, 제2 기판은 서로 독립적으로 구동되는 제1 박막트랜지스터 및 제2 박막트랜지스터를 포함한다. 제1 박막트랜지스터는 제1 화소전극에 화소전압을 인가하며, 제2 박막트랜지스터는 제2 화소전극에 수평전계 형성전압을 인가할 수 있다.
제1 박막트랜지스터는 제1 게이트 배선과 제1 데이터 배선이 교차하는 지 점과 인접하여 마련되어 있으며, 제1 게이트 배선과 제1 데이터 배선에 전기적으로 연결되어 있는 제1 박막트랜지스터는 제1 화소전극에 화소전압을 인가할 수 있다. 마찬가지로 제2 박막트랜지스터는 제2 게이트 배선과 제2 데이터 배선이 교차하는 지점과 인접하여 마련되어 있으며, 제2 게이트 배선과 제2 데이터 배선에 전기적으로 연결되어 있어 제2 박막트랜지스터는 제2 화소전극에 수평전계 형성전압을 인가할 수 있다.
참고로, 게이트 배선들은 서로 나란하게 형성되며, 데이터 배선들 또한 서로 나란하게 형성되며, 게이트 배선들과는 수직으로 교차하는 것이 바람직하다.
제1 게이트 배선에 게이트 온전압이 인가되어 제1 박막트랜지스터가 턴온되면 제1 데이터 배선을 통해 인가된 데이터 전압이 제1 화소전극에 충전된다. 제1 화소전극에 충전된 화소 전압과 제1 기판의 공통전극에 형성된 공통전압 사이에 형성된 전계에 따라 액정층의 배열상태가 결정된다. 이때, 제1 화소전극은 공통전극과 함께 수직전계를 형성할 수 있다.
제2 게이트 배선에 게이트 온전압이 인가되어 제2 박막트랜지스터가 턴온되면 제2 데이터 배선을 통해 인가된 데이터 전압이 제2 화소전극에 충전된다. 제2 화소전극에 충전된 수평전계 형성전압과 제1 화소전극에 충전된 화소 전압 사이에 형성된 전계에 따라 액정층의 배열상태가 결정된다. 이때, 제2 화소전극은 제1 화소전극과 함께 수평전계를 형성할 수 있다. 구체적으로 신호제어부에서 현재 프레임과 다음 프레임을 계조 분석하는 단계와 계조 분석된 결과에 의해서 수평전계를 형성하는 단계를 거친다. 이때, 액정분자들이 현재 프레임에서 수직배향 상태 이고 다음 프레임에서 수평배향 상태로 변환하는 경우에 제2 구동부가 제2 화소전극에 전압을 인가한다.
응답시간(response time)은 구동전압에 의해 화소전극과 공통전극 사이에 전계가 걸릴 때 액정이 전계의 방향으로 배열하여 안정된 상태에 이르는데 걸리는 시간인 상승시간(rising time)과 전계가 사라져 액정이 원래의 안정된 상태로 이른데 걸리는 시간인 하강시간(falling time)을 합한 시간으로 정의된다.
구체적으로, 상승시간은 구동전압에 의해 액정에 전계가 걸려 액정이 전계 방향으로 배열하여 준안정 상태에 이르는 시간이고, 하강시간은 구동전압이 오프됨으로써 전계가 사라져 원래의 안정된 상태로 돌아가는데 걸리는 시간이다.
일반적인, TN(twisted nematic mode)액정의 응답속도를 보면 상승시간(rising time)보다 하강시간(falling time)이 3~4배 이상 느리다. 응답속도를 개선하기 위해 액정의 하강시간(falling time)을 개선해야 한다.
본 발명에 따른 액정표시장치에서는 액정이 제1 기판에 형성된 공통전압과 제2 기판에 형성된 제1 화소전극에 의한 수직전계에 의해서 상하판에 수직으로 배열해 있다가, 수직전계가 소거된 상태에서 다시 꼬이는 시간 즉, 하강시간을 단축시키기 위하여 제1 화소전극과 제2 화소전극 간에 수평전계를 형성하여 하강시간을 단축시킬 수 가 있다.
이하 첨부된 도면들을 참조하여 본 발명의 바람직한 실시예들을 상세하게 설명하지만, 본 발명이 실시예들에 의해 제한되거나 한정되는 것은 아니다.
실시예1
도 1은 본 발명의 제1 실시예에 따른 액정표시장치의 블록도이고, 도 2는 본 발명의 제1 실시예에 따른 액정표시패널의 단면도이며, 도 3및 도 4는 본 발명의 제1 실시예에 따른 액정표시장치에서 액정분자의 상태를 설명하기 위한 개략도이다.
도 1내지 도 4를 참조하면, 액정표시장치(1)는 액정표시패널(100), 제1 구동부(200), 제2 구동부(300) 및 신호제어부(400)를 포함한다.
액정표시패널(100)은 제1 기판(110) 및 제2 기판(120)을 포함한다. 제1 기판(110)은 제1 절연기판(113)과 제1 절연기판(113) 상에 형성된 공통전극(111)을 포함한다. 제2 기판(120)은 제2 절연기판(133)과 제2 절연기판(133) 상부에 형성된 박막트랜지스터(123, 124)들을 포함한다.
액정표시패널(100)은 액정층(140)을 더 포함하며, 액정층(140)은 제1 기판(110)과 제2 기판(120) 사이에 위치한다. 액정표시패널(100)은 비발광소자이기 때문에 제2 기판(120)의 후면에는 빛을 공급하기 위한 백라이트 유닛이 위치할 수 있다. 백라이트 유닛에서 공급된 빛은 액정층(140)의 배열상태에 따라 투과량이 조절된다.
제2 기판(120)의 제2 절연기판(133) 상부에는 제1 화소전극(121) 및 제2 화소전극(122)이 마련되어 있으며, 제1 화소전극(121)과 제2 화소전극(122)은 절연층(132)에 의해서 전기적으로 단절되어 있다. 제1 화소전극(121)은 공통전극(111)과 수직전계를 형성하며, 제2 화소전극(122)은 제1 화소전극(121)과 수평전계를 형성할 수가 있다. 본 실시예에서 제2 화소전극(122)은 화소영역 전체에 형성되며, 제1 화소전극(121)은 제2 화소전극(122)과 소정의 간격을 두고 빗살 형태로 배치되어 있다.
참고로, 제1 기판(110)과 제2 기판(120)에는 각각 제1 및 제2 배향막(114, 134)이 마련되어 있으며, 제2 기판(120)에 마련되어 있는 제2 배향막(134)은 제1 화소전극(121)을 커버하고 있다.
제1 구동부(200) 및 제2 구동부(300)는 각각 제1 화소전극(121) 및 제2 화소전극(122)을 구동한다.
신호제어부(400)는 현재 프레임과 다음 프레임을 계조 분석하고 분석결과에 따라 제2 구동부(300)가 제2 화소전극(122)에 수평전계 형성전압을 인가하도록 제2 구동부(300)를 제어한다. 또한, 신호제어부는(400) 제1 구동부(200)도 제어한다.
액정은 위치(배치방향)에 따라서 유전율이 변하며, 액정의 위치는 인가된 전압의 크기에 따라 결정되므로 액정용량은 전압에 의존한다.
액정 디스플레이 소자 모드는 TN 모드(normally white twisted nematic mode), IPS 모드(평면 구동방식:In-Plane Switching), FFS 모드 등과 같이 구분할 수 있으나, 본 실시예에서는 TN 액정의 응답속도를 예로 들어 설명한다.
TN액정의 응답속도에 관련된 식은 다음과 같다. 
여기서, g는 회전점성(rotational viscosity), d는 셀갭(cell gap), e0는 절연계수(dielectric constant), De는 유전율 이방성(dielctric anisotropy)( De=eII-e), V는 구동전압(operating voltage), Vth는 문턱전압(threshold voltage of Frederics transition), K eff 는 유효탄성계수 (effective elastic constant)이다.
응답시간(response time)은 구동 전압에 의해 화소전극과 공통전극 사이에 전계가 걸릴 때 액정이 전계의 방향으로 배열하여 안정된 상태에 이르는데 걸리는 시간인 상승시간(rising time)과 전계가 사라져 액정이 원래의 안정된 상태로 이른데 걸리는 시간인 하강시간(falling time)을 합한 시간으로 정의된다.
구체적으로, 상승시간은 구동전압에 의해 액정에 전계가 걸려 액정이 전계 방향으로 배열하여 준안정 상태에 이르는 시간이고, 하강시간은 구동전압이 오프됨으로써 전계가 사라져 원래의 안정된 상태로 돌아가는데 걸리는 시간이다.
상기 식들을 고려하면, 액정의 응답속도를 개선하기 위해서는 액정의 피치(pitch) 및 회전점성을 낮추고 유전율이방성은 증가시켜야 한다. 또한, 셀갭을 낮추고 구동전압을 높이면 응답속도가 개선된다.
하지만, 셀갭 조절은 생산성에 영향을 미치고, 구동전압은 제조단가에 영향을 미친다. 또한, 액정의 회전점성을 낮추어 응답속도를 개선할 수도 있으나, 현재 액정의 회전점성을 더 이상 낮추기는 어려우며, 피치를 줄었을 경우에도 광특성 스펙이 나빠지는 문제가 있다.
일반적인, 노멀리 화이트TN액정의 응답속도를 보면 상승시간(rising time, white → black)보다 하강시간(falling time, black->white)이 3~4배 이상 느리다. 응답속도를 개선하기 위해 액정의 하강시간(falling time)을 개선해야 한다. 하강시간은 액정의 회전점성과 관련 있지만, 더 이상의 회전점성 개선은 쉽지 않은 상태이다.
본 발명에 따른 액정표시장치(1)는 필요에 따라 수평전계를 형성하여 액정의 하강시간을 단축할 수 있다.
제1 구동부(200)는 제1 화소전극(121)을 구동할 수 있으며, 구체적으로, 제1 데이터 구동부(210) 및 제1 게이트 구동부(230)를 포함한다. 제1 데이터 구동부(210)는 제1 데이터 배선(125)들을 구동하며, 제1 게이트 구동부(230)는 제1 게이트 배선(127)을 구동한다.
제2 구동부(300)는 제2 화소전극(122)을 구동할 수 있으며, 구체적으로, 제2 데이터 구동부(310) 및 제2 게이트 구동부(330)를 포함한다. 제2 데이터 구동부(310)는 제2 데이터 배선(126)들을 구동하며, 제2 게이트 구동부(330)는 제2 게이트 배선(128)을 구동한다.
구체적으로 설명하면, 제2 기판(120)은 서로 독립적으로 구동되는 다수개의 제1 박막트랜지스터(123)들 및 제2 박막트랜지스터(124)들을 포함한다. 제1 박막트랜지스터(123)는 제1 화소전극(121)에 화소전압을 인가하며, 제2 박막트랜지스터(124)는 제2 화소전극(122)에 수평전계 형성전압을 인가한다.
제1 박막트랜지스터(123)는 제1 게이트 배선(127)과 제1 데이터 배선(125)이 교차하는 지점과 인접하여 마련되어 있으며, 제1 게이트 배선(127)과 제1 데이터 배선(125)에 전기적으로 연결되어 제1 박막트랜지스터(123)는 제1 화소전 극(121)에 화소전압을 인가한다.
제2 박막트랜지스터(124)는 제2 게이트 배선(128)과 제2 데이터 배선(126)이 교차하는 지점과 인접하여 마련되어 있으며, 제2 게이트 배선(128)과 제2 데이터 배선(126)에 전기적으로 연결되어 제2 박막트랜지스터(124)는 제2 화소전극(122)에 수평전계 형성전압을 인가할 수 있다.
참고로, 본 실시예에서 제1 및 제2 게이트 배선(127, 128)은 서로 나란하게 형성되고, 제1 및 제2 데이터 배선(125, 126)은 서로 나란하게 형성되며, 제1 및 제2 게이트 배선(127, 128)과 수직으로 교차되어 있다.
이하 본 실시예에서는 노멀리 화이트TN 액정의 응답속도를 예로 들어 설명하며, 그 중에서 액정의 수직배향 상태와 수평배향 상태를 예로 들어 설명한다.
먼저, 액정의 수직배향 상태에 대하여 설명하면, 제1 게이트 배선(127)에 게이트 온전압이 인가되어 제1 박막트랜지스터(123)가 턴온되면 제1 데이터 배선(125)을 통해 인가된 데이터 전압이 제1 화소전극(121)에 충전된다. 제1 화소전극(121)에 충전된 화소 전압과 제1 기판(110)의 공통전극(111)에 형성된 공통전압 사이에 형성된 전계에 따라 액정층(140)의 배열상태가 결정된다. 이때에는 도 3에 도시된 바와 같이, 제1 화소전극(121)은 공통전극(111)과 함께 수직전계를 형성한다. 따라서, 누워있던 액정분자(141)들이 수직전계에 따라 제1 기판(110)과 제2 기판(120)과 수직하게 배열한다.
액정의 수평배향 상태에 대하여 설명하면, 제2 게이트 배선(128)에 게이트 온전압(Von)이 인가되어 제2 박막트랜지스터(124)가 턴온되면 제2 데이터 배 선(126)을 통해 인가된 데이터 전압이 제2 화소전극(122)에 충전된다. 제2 화소전극(122)에 충전된 수평전계 형성전압과 제2 기판(120)의 제1 화소전극(121)에 충전된 화소 전압 사이에 형성된 전계에 따라 액정층(140)의 배열상태가 결정된다. 이때에는 도 4에 도시된 바와 같이, 제1 화소전극(121)은 제2 화소전극(122)과 함께 수평전계를 형성한다. 따라서, 서있던 액정분자(141)들이 수평전계에 따라 제1 기판(110)과 제2 기판(120)과 수평하게 배열한다.
이때, 공통전극(111)과 수직전계를 형성하는 제1 화소전극(121)의 전압은 제1 구동부(200)에 의해서 낮아지며, 제1 화소전극(121)과 수평전계를 형성하기 위한 제2 화소전극(122)에 인가되는 전압은 제1 화소전극(121)과 유사한 전압이 인가된다.
예를 들어 설명하면, 수직전계를 형성할 때에 공통전극에 인가되는 전압이 5.5볼트이고, 제1 화소전극에 인가되는 전압이 11.8볼트이면, 수평전계를 형성할 때에 제1 화소전극과 제2 화소전극에 인가되는 전압은 각각 5.5볼트와 5.7볼트가 인가될 수 있다.
따라서, 수평전계가 형성될 경우에 공통전극과 제1 화소전극 간에는 수직전계가 형성되지 않으며, 제2 화소전극과 공통전극의 전압차에 의한 수직전계 또한 제2 화소전극과 공통전극 간의 거리에 의해서 전계 형성효과가 무시할 수 있을 만큼 작다.
액정분자(141)들이 현재 프레임에서 수직배향 상태이고 다음 프레임에서 수평배향 상태로 전환하는 경우에, 신호제어부(400)는 다음 프레임에서 제2 구동 부(300)가 제2 화소전극(122)에 전압을 인가되도록 제어할 수 있다.
구체적으로 설명하면, 신호제어부(400)에서 현재 프레임과 다음 프레임을 계조 분석하는 단계와 계조 분석된 결과에 의해서 수평전계를 형성하는 단계를 거친다. 이때, 도 4에 도시된 바와 같이, 액정분자(141)들이 현재 프레임에서 수직배향 상태이고 다음 프레임에서 수평배향 상태로 변환하는 경우에 제2 구동부(300)가 제2 화소전극(122)에 전압을 인가한다.
따라서, 본 발명에 따른 액정표시장치(1)에서는 액정층(140)이 제1 기판(110)에 형성된 공통전극(111)과 제2 기판(120)에 형성된 제1 화소전극(121)에 의한 수직전계에 의해서 제1 및 제2 기판(110, 120)에 수직으로 배열해 있다가, 수직전계가 소거된 상태에서 다시 꼬이는 시간 즉, 하강시간을 단축시키기 위하여 제1 화소전극(121)과 제2 화소전극(122) 간에 수평전계를 형성하여 하강시간을 단축시킬 수 가 있다.
실시예2
도 5는 본 발명의 제2 실시예에 따른 액정표시패널의 단면도이다.
도 5를 참조하면, 제2 실시예에 따른 액정표시장치(2)는 액정표시패널(500), 제1 구동부(600), 제2 구동부(700) 및 신호제어부(800)를 포함한다.
제2 실시예에 따른 액정표시장치(2)에서 액정표시패널(500), 제1 구동부(600), 제2 구동부(700) 및 신호제어부(800)는 제1 실시예의 액정표시패널(100), 제1 구동부(200), 제2 구동부(300) 및 신호제어부(400)와 실질적으로 동일하다. 따라서, 제2 실시예에서 액정표시패널(500), 제1 구동부(600), 제2 구동부(700) 및 신호제어부(800)에 대한 설명은 제1 실시예의 액정표시패널(100), 제1 구동부(200), 제2 구동부(300) 및 신호제어부(400)에 대한 설명 및 도면을 참조할 수 있으며, 반복되는 내용은 생략될 수 있다.
다만, 본 발명의 제2 실시예에서는 제2 기판(520)에 마련되어 있는 제1 화소전극(521)과 제2 화소전극(522)의 형태가 제1 실시예의 제1 화소전극(121)과 제2 화소전극(122)의 형태와 상이하다. 구체적으로, 본 실시예에서 제2 화소전극(522)은 빗살 형태로 형성되며, 제1 화소전극(521)은 제2 화소전극(522)과 서로 엇갈려 형성된 빗살 형태로 배치되어 있다.
일반적인, 노멀리 화이트TN액정의 응답속도를 보면 상승시간(rising time, white → black)보다 하강시간(falling time, black->white)이 3~4배 이상 느리다.
그러나, 본 발명의 제2 실시예에 따른 액정표시장치(2)에서는 액정층(540)이 제1 기판(510)에 형성된 공통전극(511)과 제2 기판(520)에 형성된 제1 화소전극(521)에 의한 수직전계에 의해서 제1 및 제2 기판(510, 520)에 수직으로 배열해 있다가, 수직전계가 소거된 상태에서 다시 꼬이는 시간 즉, 하강시간을 단축시키기 위하여 제1 화소전극(521)과 제2 화소전극(522) 간에 수평전계를 형성하여 하강시간을 단축시킬 수 가 있다.
상술한 바와 같이, 본 발명의 바람직한 실시예들을 참조하여 설명하였지만 해당 기술분야의 숙련된 당업자라면 하기의 청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
본 발명에 따른 액정표시장치는 액정의 응답속도가 개선되는 효과가 있다.

Claims (8)

  1. 공통전극이 마련되어 있는 제1 기판, 상기 공통전극과 수직전계를 형성하는 제1 화소전극 및 상기 제1 화소전극과 수평전계를 형성하는 제2 화소전극이 마련되어 있는 제2 기판을 포함하는 액정표시패널;
    상기 제1 화소전극을 구동하는 제1 구동부; 및
    상기 제2 화소전극을 구동하는 제2 구동부를 포함하는 액정표시장치.
  2. 제1항에 있어서,
    현재 프레임과 다음 프레임을 계조 분석하고 분석결과에 따라 상기 제2 구동부가 상기 제2 화소전극에 수평전계 형성전압을 인가하도록 상기 제2 구동부를 제어하는 신호제어부를 더 포함하는 액정표시장치.
  3. 제1항에 있어서,
    상기 제2 기판은 서로 독립적으로 구동되는 제1 박막트랜지스터 및 제2 박막트랜지스터를 포함하며,
    상기 제1 박막트랜지스터는 상기 제1 화소전극에 화소전압을 인가하며, 상기 제2 박막트랜지스터는 상기 제2 화소전극에 상기 수평전계 형성전압을 인가하는 것을 특징으로 하는 액정표시장치.
  4. 제1항에 있어서,
    신호제어부는, 액정이 현재 프레임에서 수직배향 상태이고 다음 프레임에서 수평배향 상태로 전환하는 경우에, 상기 다음 프레임에서 상기 제2 구동부가 상기 제2 화소전극에 전압을 인가되도록 제어하는 것을 특징으로 하는 액정표시장치.
  5. 제1항에 있어서,
    제2 화소전극은 화소영역 전체에 형성되며, 상기 제1 화소전극은 상기 제2 화소전극과 소정의 간격을 두고 빗살 형태로 배치되는 것을 특징으로 하는 액정표시장치.
  6. 제1항에 있어서,
    제2 화소전극은 빗살 형태로 형성되며, 상기 제1 화소전극은 상기 제2 화소전극과 서로 엇갈려 형성된 빗살 형태로 배치되는 것을 특징으로 하는 액정표시장치.
  7. 제1 항에 따른 액정표시장치에 있어서,
    현재 프레임과 다음 프레임을 계조 분석하는 단계; 및
    상기 계조 분석된 결과에 의해서 수평전계를 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
  8. 제7항에 있어서,
    상기 수평전계는 액정이 현재 프레임에서 수직배향 상태이고 다음 프레임에서 수평배향 상태로 변환하는 경우에 형성되는 것을 특징으로 하는 액정표시장치의 구동방법.
KR1020060127667A 2006-12-14 2006-12-14 액정표시장치와 그 구동방법 KR20080054940A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060127667A KR20080054940A (ko) 2006-12-14 2006-12-14 액정표시장치와 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060127667A KR20080054940A (ko) 2006-12-14 2006-12-14 액정표시장치와 그 구동방법

Publications (1)

Publication Number Publication Date
KR20080054940A true KR20080054940A (ko) 2008-06-19

Family

ID=39801824

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060127667A KR20080054940A (ko) 2006-12-14 2006-12-14 액정표시장치와 그 구동방법

Country Status (1)

Country Link
KR (1) KR20080054940A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101494737B1 (ko) * 2008-07-08 2015-02-23 삼성디스플레이 주식회사 표시기판, 이의 제조방법 및 이를 갖는 액정표시장치
US9740058B2 (en) 2013-12-31 2017-08-22 Samsung Display Co., Ltd. Liquid crystal display device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101494737B1 (ko) * 2008-07-08 2015-02-23 삼성디스플레이 주식회사 표시기판, 이의 제조방법 및 이를 갖는 액정표시장치
US9740058B2 (en) 2013-12-31 2017-08-22 Samsung Display Co., Ltd. Liquid crystal display device

Similar Documents

Publication Publication Date Title
KR102129336B1 (ko) 표시 장치 및 멀티 패널 표시 장치
CN1797144B (zh) 共平面开关模式液晶显示器件
US10109241B2 (en) Light valve panel and liquid crystal display using the same
US7869676B2 (en) Liquid crystal display panel with dual-TFTs pixel units having different TFT channel width/length ratios
US9842555B2 (en) Liquid crystal display device
JP5080119B2 (ja) 横電界方式の液晶表示装置用アレイ基板及びそのアレイ基板を含む表示装置の駆動方法
CN1653382A (zh) 具有梳状结构图像电极的双稳态液晶显示装置
US20120007843A1 (en) Tft substrate and liquid crystal display apparatus using the same
KR101122002B1 (ko) 액정 표시 패널 및 그 구동 방법
CN102854680A (zh) 一种高透光率透明显示装置
KR20070070907A (ko) 액정표시소자의 구동방법
US20160307527A1 (en) Liquid crystal display device and method of driving the same
JP2009223167A (ja) 液晶表示装置
KR20050060496A (ko) 공통전극의 접속이 강화된 횡전계방식 액정표시패널 및 그 제조방법
KR101336851B1 (ko) 액정표시장치 및 그 구동방법
JP5035888B2 (ja) 液晶表示装置及び液晶表示装置の駆動方法
KR20080054940A (ko) 액정표시장치와 그 구동방법
JP4326242B2 (ja) 液晶表示装置
KR100531478B1 (ko) 액정표시패널 및 그 구동방법
US9552785B2 (en) Liquid crystal display device
US10031382B2 (en) Liquid crystal display device
US10796650B2 (en) Liquid crystal display device and driving method therefor
KR20080048872A (ko) 액정표시소자
JP5159687B2 (ja) 液晶表示装置
KR100624399B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination