KR20080033619A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20080033619A
KR20080033619A KR1020060099312A KR20060099312A KR20080033619A KR 20080033619 A KR20080033619 A KR 20080033619A KR 1020060099312 A KR1020060099312 A KR 1020060099312A KR 20060099312 A KR20060099312 A KR 20060099312A KR 20080033619 A KR20080033619 A KR 20080033619A
Authority
KR
South Korea
Prior art keywords
line
glass frit
display panel
plasma display
substrate
Prior art date
Application number
KR1020060099312A
Other languages
English (en)
Inventor
김재형
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060099312A priority Critical patent/KR20080033619A/ko
Publication of KR20080033619A publication Critical patent/KR20080033619A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/48Sealing, e.g. seals specially adapted for leading-in conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space

Abstract

본 발명의 플라즈마 디스플레이 패널은, 글라스 프리트로 배면기판과 전면기판을 접합시키고, 아울러 패널소음을 효과적으로 저감시키는 것이다. 이 플라즈마 디스플레이 패널은, 서로 어긋나게 포개어져 배치되어 중첩되는 영역의 가장자리에 글라스 프리트를 개재하여 봉착되는 전면기판과 배면기판, 상기 전면기판과 배면기판 사이의 상기 중첩 영역 내에서, 화상을 구현하는 표시영역, 및 상기 표시영역의 외곽과 상기 가장자리 사이에 형성되는 비표시영역을 포함한다. 상기 글라스 프리트는 서로 다른 치밀도(緻密度)를 가지는 복수 라인들을 포함한다.
글라스 프리트, 비표시영역, 표시영역, 다공, 기포, 치밀도, 소음

Description

플라즈마 디스플레이 패널 {PLASMA DISPLAY PANEL}
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이다.
도2는 도1의 Ⅱ-Ⅱ 선을 따라 잘라서 본 단면도이다.
도3은 격벽과 전극들의 배치 관계를 도시한 평면도이다.
도4는 도1의 플라즈마 디스플레이 패널에서 글라스 프리트의 도포 상태를 도시한 평면도이다.
도5는 도4의 Ⅴ-Ⅴ 선을 따라 잘라서 본 단면도이다.
도6은 도4의 Ⅵ-Ⅵ 선을 따라 잘라서 본 단면도이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 제1 기판(배면기판) 11 : 어드레스전극
13, 21 : 제1, 제2 유전층 16 : 격벽
16a : 제1 격벽부재 16b : 제2 격벽부재
17 : 방전셀 19 : 형광체층
20 : 제2 기판(전면기판) 23 : 보호막
31 : 제1 전극(유지전극) 32 : 제2 전극(주사전극)
31a, 32a : 투명전극 31b, 32b : 버스전극
41 : 글라스 프리트 141 : 제1 라인
241 : 제2 라인 FA : 중첩 영역
DA : 표시영역 ND : 비표시영역
P : 기포
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 글라스 프리트로 배면기판과 전면기판을 접합시키고 패널소음을 저감시키는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공자외선(VUV: Vacuum Ultra-Violet)을 이용하여 형광체를 여기시킴으로서 발생되는 적색(R), 녹색(G) 및 청색(B)의 가시광으로 영상을 구현하는 디스플레이 소자이다.
일례로서, 교류형 플라즈마 디스플레이 패널은 배면기판 상에 어드레스전극들을 형성하고, 유전층으로 어드레스전극들을 덮고 있다. 격벽들은 유전층 위의 각 어드레스전극들 사이에 배치되어 스트라이프(stripe) 모양으로 형성되고, 적색(R), 녹색(G) 및 청색(B)의 형광체층은 격벽들에 형성된다. 이 배면기판에 대향하는 전면기판에는 어드레스전극들과 교차하는 방향을 따라 한 쌍의 유지전극과 주사전극으로 구성되는 표시전극들이 형성되고, 유전층과 MgO 보호막이 이 표시전극들을 덮 고 있다. 배면기판 상의 어드레스전극들과 전면기판 상의 표시전극들 쌍이 교차하는 지점에 방전셀이 형성된다. 이 플라즈마 디스플레이 패널의 내부에는 수백만 개 이상의 단위 방전셀들이 매트릭스(Matrix) 형태로 배열된다.
이와 같은 플라즈마 디스플레이 패널은 전면기판과 배면기판을 서로 어긋나게 포개고, 서로 포개어진 라인을 따라 글라스 프리트(glass frit)를 도포하여, 양 기판을 서로 봉착하여 형성된다.
이때, 글라스 프리트는 양 기판들의 포개어진 라인을 따라 일정한 선폭(예를 들면, 5-10mm 선폭)으로 도포 형성된다. 이 글라스 프리트는 양 기판들 내에서 1가지 구조의 1가지 라인으로 형성되어, 전면기판과 배면기판을 단순히 접합시키고 있을뿐이다.
따라서 이와 같은 글라스 프리트 구조는 플라즈마 디스플레이 패널에서 상당한 패널소음을 발생시킨다.
본 발명의 목적은 글라스 프리트로 배면기판과 전면기판을 접합시키고, 아울러 패널소음을 효과적으로 저감시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 어긋나게 포개어져 배치되어 중첩되는 영역의 가장자리에 글라스 프리트를 개재하여 봉착되는 전면기판과 배면기판, 상기 전면기판과 배면기판 사이의 상기 중첩 영역 내에서, 화상을 구현하는 표시영역, 및 상기 표시영역의 외곽과 상기 가장자리 사이에 형성되는 비표시영역을 포함하며, 상기 글라스 프리트는 서로 다른 치밀도(緻密度)를 가지는 복수 라인들을 포함할 수 있다.
상기 글라스 프리트는, 상기 복수 라인들 중 상기 가장자리에서 상대적으로 외측에 인접하는 라인보다 내측에 인접하는 라인에 더 많은 기포들을 포함하는 단면 조직을 형성할 수 있다.
상기 글라스 프리트는, 상기 가장자리에서 내측에 형성되는 제1 라인과, 상기 제1 라인의 외측에 형성되는 제2 라인을 포함할 수 있다.
상기 제1 라인은, 내부에 기포들을 포함하는 다공의 단면 구조를 형성할 수 있다.
상기 제1 라인은, 상기 제2 라인보다 더 많은 기포들을 포함하는 다공의 단면 구조를 형성할 수 있다.
상기 제1 라인은, PbO-B2O3계, PbO-B2O3-SiO2계, PbO-B2O3-SiO2-ZnO계 및 PbO-B2O3-V2O5계 중 적어도 한 성분을 포함할 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요 소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이고, 도2는 도1의 Ⅱ-Ⅱ 선을 따라 잘라서 본 단면도이다.
이 도면들을 참조하면, 일 실시예에 따른 플라즈마 디스플레이 패널은 기설정된 간격을 두고 서로 마주 배치되어 봉착(封着)되는 제1 기판(이하, "배면기판"이라 한다)(10)과 제2 기판(이하, "전면기판"이라 한다)(20) 및 이 기판들(10, 20) 사이에 구비되는 격벽(16)을 포함한다. 이 격벽(16)은 배면기판(10)과 전면기판(20) 사이에서 기설정된 높이로 형성되어 다수의 방전셀들(17)을 구획한다. 이 방전셀들(17)은 기체방전으로 진공자외선을 발생시킬 수 있도록 방전가스(일례로 네온(Ne)과 제논(Xe) 등을 포함하는 혼합가스)를 충전하고 있으며, 이 진공자외선을 흡수하여 가시광을 방출하는 형광체층(19)을 구비하고 있다.
이 플라즈마 디스플레이 패널은 기체방전으로 화상을 구현하기 위하여, 배면기판(10)과 전면기판(20) 사이에서 각 방전셀(17)에 대응하도록 어드레스전극(11)과, 제1 전극(이하 "유지전극"이라 한다)(31) 및 제2 전극(이하 "주사전극"이라 한다)(32)을 구비하고 있다.
일례로서, 어드레스전극(11)은 배면기판(10)의 내부 표면에 제1 방향(도면의 y축 방향)을 따라 신장(伸長) 형성되어, y축 방향으로 인접하는 방전셀들(17)에 연속적으로 대응한다. 또한 다수의 어드레스전극들(11)은 y축 방향과 교차하는 제2 방향(도면의 x축 방향)을 따라 인접하는 방전셀들(17)에 대응하도록 나란하게 배치된다.
이 어드레스전극들(11)은 상기한 바와 같이 배면기판(10)의 내부 표면을 덮어 이루어지는 제1 유전층(13)으로 덮여진다. 이 제1 유전층(13)은 방전시, 양이온 또는 전자가 어드레스전극(11)에 직접 충돌하는 것을 방지하여 어드레스전극(11)의 손상을 방지하고, 또한 벽전하를 형성 및 축적한다. 이 어드레스전극(11)은 배면기판(10)에 배치되어 가시광이 전방으로 조사되는 것을 방해하지 않으므로 불투명한 전극 즉, 은(Ag)과 같이 통전성이 우수한 금속 전극으로 형성될 수 있다.
격벽(16)은 실제로 배면기판(10)의 제1 유전층(13) 상에 구비되어 방전셀들(17)을 구획한다. 이 격벽(16)은 제1 격벽부재들(16a)과 제2 격벽부재들(16b)로 구성되어 방전셀들(17)을 매트릭스(matrix) 구조로 형성한다.
즉, 제1 격벽부재들(16a)은 y축 방향으로 각각 신장 형성되고, x축 방향으로 기설정된 간격으로 배치된다. 제2 격벽부재들(16b)은 제1 격벽부재들(16a) 사이에서 y축 방향을 따라 기설정된 간격으로 배치되어, x축 방향으로 각각 신장 형성된다.
또한, 격벽은 y축 방향으로 신장 형성되는 제1 격벽부재들로 형성되고, 이 제1 격벽부재들을 x축 방향을 따라 나란하게 배치하여, 방전셀들을 스트라이프(stripe) 구조로 형성할 수 있다(미도시).
일례로서, 이 방전셀들(17) 각각에 형성되는 형광체층(19)은 격벽(16)의 측면과 격벽들(16)로 둘러싸인 제1 유전층(13)의 표면에 형광체 페이스트를 도포하고, 이를 건조 및 소성함으로써 형성된다.
이 형광체층(19)은 y축 방향을 따라 형성되는 방전셀들(17)에서 동일 색상의 가시광을 발생시키는 형광체로 형성된다. 또한 형광체층(19)은 x축 방향을 따라 반복적으로 배치되는 방전셀들(17)에 적색(R), 녹색(G) 및 청색(B)의 형광체에 의하여 반복적으로 형성된다.
한편, 유지전극(31)과 주사전극(32)은 전면기판(20)의 내부 표면에 구비되어, 방전셀들(17)에서 기체방전을 일으키도록 각 방전셀(17)에 대응하여 면방전 구조를 형성한다. 도3을 참조하면, 유지전극(31)과 주사전극(32)은 어드레스전극(11)과 교차하는 x축 방향을 따라 신장 형성된다.
이 유지전극(31)과 주사전극(32) 각각은 방전을 일으키는 투명전극(31a, 32a)과, 이 투명전극(31a, 32a)에 전압 신호를 각각 인가하는 버스전극(31b, 32b)으로 형성된다.
이 투명전극들(31a, 32a)은 방전셀(17)의 내부에서 면방전을 일으키는 부분으로서, 방전셀(17)의 개구율 확보를 위하여 투명한 소재(일례로서 ITO: Indium Tin Oxide)로 형성된다. 버스전극들(31b, 32b)은 투명전극들(31a, 32a)의 높은 전기 저항을 보상하도록 통전성이 우수한 금속 소재로 형성된다.
도3을 참조하면, 투명전극들(31a, 32a)은 y축 방향을 따라 방전셀(17)의 외곽에서 중심으로 돌출되어 각 폭(W31, W32)을 가지고 서로 면방전 구조를 형성하며, 각 방전셀(17)의 중심 부분에서 방전갭(DG)을 형성한다.
버스전극들(31b, 32b)은 투명전극들(31a, 32a) 상에 각각 배치되고 방전셀(17)의 외곽에서 x축 방향으로 신장 형성된다. 따라서 버스전극들(31b, 32b)에 전압 신호를 인가하게 되면 각 버스전극들(31b, 32b)에 연결되는 투명전극들(31a, 32a) 각각에 전압 신호가 인가된다.
다시 도1 및 도2를 참조하면, 유지전극(31) 및 주사전극(32)은 어드레스전극들(11)과 교차하고 방전셀(17)에 대응하여 서로 마주하면서 제2 유전층(21)으로 덮여진다. 제2 유전층(21)은 유지전극(31) 및 주사전극(32)을 기체방전으로부터 보호하면서 방전시 벽전하를 형성 및 축적한다.
이 제2 유전층(21)은 보호막(23)으로 덮여진다. 예를 들면, 보호막(23)은 제2 유전층(21)을 보호하는 투명한 MgO를 포함하며, 방전시 이차전자방출계수를 증가시킨다.
이 플라즈마 디스플레이 패널 구동시, 리셋 기간에서는 주사전극(32)에 인가되는 리셋 펄스에 의하여 리셋 방전이 일어나고, 이 리셋 기간에 이어지는 어드레싱 기간에서는 주사전극(32)에 인가되는 스캔 펄스와 어드레스전극(11)에 인가되는 어드레스 펄스에 의하여 어드레스 방전이 일어난다. 그 후, 유지 기간에서는 유지전극(31)과 주사전극(32)에 인가되는 유지 펄스에 의하여 유지 방전이 일어난다.
이 유지전극(31)과 주사전극(32)은 유지 방전에 필요한 유지 펄스를 인가하는 전극의 역할을 한다. 주사전극(32)은 리셋 펄스 및 스캔 펄스를 인가하는 전극의 역할을 한다. 그리고 어드레스전극(11)은 어드레스 펄스를 인가하는 전극의 역할을 한다. 이 유지전극(31), 주사전극(32) 및 어드레스전극(11)은 각각에 인가되는 전압 파형에 따라 그 역할을 달리할 수 있으므로 반드시 이 역할들에 한정되는 것은 아니다.
이 플라즈마 디스플레이 패널은 어드레스전극(11)과 주사전극(32)의 상호 작 용으로 인한 어드레스 방전에 의하여 켜질 방전셀(17)을 선택하고, 유지전극(31)과 주사전극(32)의 상호 작용으로 인한 유지 방전에 의하여 상기 선택된 방전셀(17)을 구동시켜, 화상을 구현한다.
도4는 도1의 플라즈마 디스플레이 패널에서 글라스 프리트의 도포 상태를 도시한 평면도이고, 도5는 도4의 Ⅴ-Ⅴ 선을 따라 잘라서 본 단면도이며, 도6은 도4의 Ⅵ-Ⅵ 선을 따라 잘라서 본 단면도이다.
이 도면들을 참조하면, 플라즈마 디스플레이 패널은 배면기판(10)에 어드레스전극(11)과 격벽(16) 및 형광체층(19)을 형성하고, 전면기판(20)에 유지전극(31)과 주사전극(32)을 형성하며, 이와 같이 형성된 배면기판(10)과 전면기판(20)을 글라스 프리트(41)로 서로 접합하여 형성된다.
이 글라스 프리트(41)는 서로 어긋나게 포개어지는 배면기판(10)과 전면기판(20)의 중첩 영역(FA: Fold Area)의 가장자리를 따라 형성된다. 이 중첩 영역(FA)은 표시영역(DA: Display Area)과 비표시영역(ND: NonDisplay area)을 포함하여 형성된다.
이 표시영역(DA)은 상기와 같이 화상을 표시하고, 비표시영역(ND)은 표시영역(DA)의 외곽에 구비되어 화상을 표시하지 않는다.
이 비표시영역(ND)에는 더미 격벽(42)이 형성되며, 이 더미 격벽(42)은 배면기판(10)과 전면기판(20)의 봉착을 지지한다. 그리고 비표시영역(ND)은 유지전극(31)과 주사전극(32) 및 어드레스전극(11)에 필요한 전압 신호를 인가하는 전극단자들(미도시) 및 연결부들(미도시)을 구비한다. 이 비표시영역(ND)의 구성에 대 한 구체적인 설명은 본 발명과 관련성이 적으므로 생략한다.
본 실시예의 글라스 프리트(41)는 배면기판(10)과 전면기판(20)을 서로 접합하는 접합력을 가지면서, 플라즈마 디스플레이 패널 구동시 발생되는 패널소음을 저감시키는 효과를 가지게 하는 구성을 이루고 있다.
예를 들면, 글라스 프리트(41)는 복수의 라인들로 형성되고, 각 라인들은 서로 다른 치밀도(緻密度)를 가진다. 이 치밀도의 고저에 따라서, 글라스 프리트(41)는 배면기판(10)과 전면기판(20)의 접합력에 차이를 가지게 되고, 또한 패널소음의 저감에 차이를 가지게 된다.
즉 글라스 프리트(41)는 배면기판(10)과 전면기판(20)에 밀착되어 양 기판(10, 20)을 서로 접합시킨다.
따라서 글라스 프리트(41)에서 조직의 치밀도가 높을수록 접착력이 높아지고 패널소음 저감 효과가 작아진다.
반대로, 글라스 프리트(41)에서 조직의 치밀도가 낮을수록 접착력이 낮아지고, 패널소음 저감 효과가 커진다.
본 실시예의 글라스 프리트(41)는 치밀도가 높은 조직으로 높은 접착력을 가지고, 또한 치밀도가 낮은 조직으로 큰 패널소음 저감 효과를 가지게 한다.
한편, 글라스 프리트(41)에서 조직의 치밀도가 높을수록 내부에 포함되는 기포(P)의 양이 적어지고, 조직의 치밀도가 낮을수록 기포(P)의 양이 많아진다.
예를 들면, 글라스 프리트(41)는 복수의 라인들로 형성되고, 그 중에서 중첩영역(FA)의 가장자리에서 상대적으로 외측에 인접하는 라인에는 적은 양의 기포들 을 포함하고, 내측에 인접하는 라인에는 보다 많은 양의 기포들을 포함하여 형성된다.
이 경우, 글라스 프리트(41)에서, 많은 양의 기포들(P)을 포함하여 조직의 치밀도가 낮은 내측 라인은 패널소음을 효과적으로 저감시킬 수 있다. 그러나 글라스 프리트(41)에서 치밀도가 낮은 내측 라인은 배면기판(10)과 전면기판(20)의 접합력을 저하시킬 수 있다.
반대로, 글라스 프리트(41)에서, 적은 양의 기포들(P)을 포함하여 조직의 치밀도가 높은 외측 라인은 높은 접합력을 유지한다.
이와 같이, 서로 상반되는 높은 접합력 유지와 패널소음 저감의 효과를 동시에 구현하기 위하여, 글라스 프리트(41)는 높은 치밀도 조직을 가지는 라인의 수와, 낮은 치밀도 조직을 가지는 라인의 수를 적절히 선택하여 형성될 수 있다.
일례로서, 글라스 프리트(41)는 중첩영역(FA)의 가장자리에서 내측 라인을 형성하는 제1 라인(141)과, 제1 라인(141)의 외측 라인을 형성하는 제2 라인(241)을 포함한다.
제1 라인(141)은 제2 라인(241)에 비하여, 보다 많은 양의 기포들(P)을 포함하는 다공의 단면 구조를 형성한다. 이 제1 라인(141)은 다량의 기포들(P)에 의하여, 제2 라인(241)에 비하여 낮은 접합력을 가지면서 패널소음을 크게 저감시킬 수 있다.
제2 라인(241)과 달리 제1 라인(141)을 다공의 단면 구조로 형성하기 위하여, 제1 라인(141)을 형성하는 공정은 제2 라인(241)을 형성하는 공정과 다르게 변 화시킬 수 있다.
예를 들면, 진공 봉착의 경우, 상압 봉착에 비하여 글라스 프리트(41)는 내부에 기포를 더 많이 포함할 수 있다. 따라서 제1 라인(141)은 진공 봉착 방법으로 형성할 수 있다. 이 경우, 제2 라인(241)은 기존의 공정, 즉 상압 공정으로 형성할 수 있다.
또한, 소결 조건에 따라 글라스 프리트(41)는 내부에 다른 양의 기포들(P)을 포함할 수 있다.
예를 들면, 제1 라인(141)은 다공의 단면 구조를 형성하도록 제2 라인(241)과 같은 성분을 이루는, 일례로서 PbO-B2O3계, PbO-B2O3-SiO2계, PbO-B2O3-SiO2-ZnO계 또는 PbO-B2O3-V2O5계 중 한 성분 또는 복수의 성분을 포함하여 형성할 수 있다.
제1 라인(141)을 구성하는 상기 성분들은 저융점 저열팽창계수를 가지며, 비정질 또는 결정질로 사용될 수 있다. 이때, 제2 라인(241)은 통상적으로 사용되는 글라스 프리트에 의하여 형성될 수 있다.
비표시영역(ND)의 상황에 따라 제1 라인(141)의 선폭을 제2 라인(241)의 선폭보다 넓게 형성할 수 있다. 동일 선폭에 포함되는 기포들(P)의 양이 동일한 경우, 제1 라인(141)의 선폭이 넓을수록 패널소음의 저감 효과는 커지게 된다.
이 경우에도 배면기판(10)과 전면기판(20)의 봉착 구조를 유지할 수 있도록, 제2 라인(241)은 충분한 접합력을 유지할 수 있는 최소 이상의 선폭을 유지하여야 한다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널에 의하면, 전면기판과 배면기판의 중첩 영역 가장자리에 도포되는 글라스 프리트를 서로 다른 치밀도를 가지는 복수의 라인으로 형성하므로 양 기판의 봉착과 함께 낮은 치밀도의 글라스 프리트에서 패널소음을 저감시키는 효과가 있다. 특히 이 플라즈마 디스플레이 패널은 내측에 낮은 치밀도의 글라스 프리트 라인을 형성하고, 외측에 높은 치밀도의 글라스 프리트 라인을 형성할 때, 내측의 낮은 치밀도의 글라스 프리트 라인에 의하여 패널소음을 더욱 저감시키는 효과가 있다.

Claims (6)

  1. 서로 어긋나게 포개어져 배치되어 중첩되는 영역의 가장자리에 글라스 프리트를 개재하여 봉착되는 전면기판과 배면기판;
    상기 전면기판과 배면기판 사이의 상기 중첩 영역 내에서, 화상을 구현하는 표시영역; 및
    상기 표시영역의 외곽과 상기 가장자리 사이에 형성되는 비표시영역을 포함하며,
    상기 글라스 프리트는,
    서로 다른 치밀도(緻密度)를 가지는 복수 라인들을 포함하는 플라즈마 디스플레이 패널.
  2. 제1 항에 있어서,
    상기 글라스 프리트는,
    상기 복수 라인들 중 상기 가장자리에서 상대적으로 외측에 인접하는 라인보다 내측에 인접하는 라인에 더 많은 기포들을 포함하는 단면 조직을 형성하는 플라즈마 디스플레이 패널.
  3. 제1 항에 있어서,
    상기 글라스 프리트는,
    상기 가장자리에서 내측에 형성되는 제1 라인과,
    상기 제1 라인의 외측에 형성되는 제2 라인을 포함하는 플라즈마 디스플레이 패널.
  4. 제3 항에 있어서,
    상기 제1 라인은,
    내부에 기포들을 포함하는 다공의 단면 구조를 형성하는 플라즈마 디스플레이 패널.
  5. 제3 항에 있어서,
    상기 제1 라인은,
    상기 제2 라인보다 더 많은 기포들을 포함하는 다공의 단면 구조를 형성하는 플라즈마 디스플레이 패널.
  6. 제3 항에 있어서,
    상기 제1 라인은,
    PbO-B2O3계, PbO-B2O3-SiO2계, PbO-B2O3-SiO2-ZnO계 및 PbO-B2O3-V2O5계 중 적어도 한 성분을 포함하는 플라즈마 디스플레이 패널.
KR1020060099312A 2006-10-12 2006-10-12 플라즈마 디스플레이 패널 KR20080033619A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060099312A KR20080033619A (ko) 2006-10-12 2006-10-12 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060099312A KR20080033619A (ko) 2006-10-12 2006-10-12 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20080033619A true KR20080033619A (ko) 2008-04-17

Family

ID=39573485

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060099312A KR20080033619A (ko) 2006-10-12 2006-10-12 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR20080033619A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011008909A1 (en) * 2009-07-17 2011-01-20 Corning Incorporated Methods for forming cover sheets comprising a glass frit and glass packages comprising the same

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011008909A1 (en) * 2009-07-17 2011-01-20 Corning Incorporated Methods for forming cover sheets comprising a glass frit and glass packages comprising the same
CN102548925A (zh) * 2009-07-17 2012-07-04 康宁股份有限公司 用于形成包括玻璃熔料的盖板以及形成包括该盖板的玻璃封装体的方法
US8505337B2 (en) 2009-07-17 2013-08-13 Corning Incorporated Methods for forming fritted cover sheets and glass packages comprising the same
CN102548925B (zh) * 2009-07-17 2014-12-31 康宁股份有限公司 用于形成包括玻璃熔料的盖板以及形成包括该盖板的玻璃封装体的方法
CN104591526B (zh) * 2009-07-17 2017-07-28 康宁股份有限公司 用于密封玻璃封装体的熔接盖板

Similar Documents

Publication Publication Date Title
KR20080033619A (ko) 플라즈마 디스플레이 패널
US7928643B2 (en) Plasma display apparatus incorporating combined heatproof and vibration damping sheet attached to driving circuit substrate
KR100709254B1 (ko) 플라즈마 디스플레이 패널
KR100766966B1 (ko) 플라즈마 디스플레이 패널
KR100670338B1 (ko) 플라즈마 디스플레이 패널
KR20090008623A (ko) 플라즈마 디스플레이 패널
KR100813837B1 (ko) 플라즈마 디스플레이 패널
KR20090096219A (ko) 플라즈마 디스플레이 패널
KR100599786B1 (ko) 플라즈마 디스플레이 패널
WO2009141851A1 (ja) プラズマディスプレイパネル
KR100683682B1 (ko) 플라즈마 디스플레이 패널 및, 그것의 제조 방법
KR20090054227A (ko) 플라즈마 디스플레이 패널
KR100730194B1 (ko) 플라즈마 디스플레이 패널
KR100739064B1 (ko) 플라즈마 디스플레이 패널
KR100730219B1 (ko) 플라즈마 디스플레이 패널의 격벽 구조 및 이를 구비한플라즈마 디스플레이 패널
KR100787447B1 (ko) 플라즈마 디스플레이 패널의 격벽 구조 및 이를 구비한플라즈마 디스플레이 패널
KR100669425B1 (ko) 플라즈마 디스플레이 패널
KR100670314B1 (ko) 플라즈마 디스플레이 패널
KR20080006913A (ko) 플라즈마 디스플레이 패널
KR20100056737A (ko) 플라즈마 디스플레이 패널
KR20070076346A (ko) 플라즈마 디스플레이 패널
KR20050110907A (ko) 플라즈마 디스플레이 패널
KR20080046494A (ko) 플라즈마 디스플레이 패널
KR20080003590A (ko) 플라즈마 디스플레이 패널
KR20080095416A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination