KR20080003590A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20080003590A
KR20080003590A KR1020060062022A KR20060062022A KR20080003590A KR 20080003590 A KR20080003590 A KR 20080003590A KR 1020060062022 A KR1020060062022 A KR 1020060062022A KR 20060062022 A KR20060062022 A KR 20060062022A KR 20080003590 A KR20080003590 A KR 20080003590A
Authority
KR
South Korea
Prior art keywords
region
electrode
display area
terminal
substrate
Prior art date
Application number
KR1020060062022A
Other languages
English (en)
Inventor
안정근
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060062022A priority Critical patent/KR20080003590A/ko
Publication of KR20080003590A publication Critical patent/KR20080003590A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/225Material of electrodes

Abstract

본 발명의 플라즈마 디스플레이 패널은, 비표시영역과 단자 영역의 경계 부위에 밀집되는 열류에 의한 은(Ag)의 이동을 제한하여 수명 연장을 실현하는 것이다. 이 플라즈마 디스플레이 패널은, 서로 어긋나게 마주하여 이격 배치되어, 중앙의 표시영역과, 이 표시영역의 외곽에 형성되는 비표시영역, 및 이 비표시영역의 외곽에 형성되는 단자 영역을 포함하여 구획되는 제1 기판과 제2 기판, 상기 양 기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 상기 제1 기판에서 상기 제1 방향을 따라 형성되는 어드레스전극, 상기 어드레스전극을 덮으며 상기 제1 기판에 형성되는 유전층, 및 상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 서로 나란하게 형성되는 제1 전극과 제2 전극을 포함한다. 상기 유전층은 서로 다른 연화 온도를 가지며, 상기 표시영역에 형성되는 제1 영역과, 상기 비표시영역에 형성되는 제2 영역을 포함한다.
단자, 어드레스전극, TCP, 배면기판, 유전층, 연화 온도

Description

플라즈마 디스플레이 패널 {PLASMA DISPLAY PANEL}
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이다.
도2는 도1의 Ⅱ-Ⅱ 선을 따라 자른 단면도이다.
도3은 본 발명의 일 실시예에서 방전셀과 전극의 배치 관계를 도시한 평면도이다.
도4는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널의 평면도이다.
도5는 도4의 부분 상세도이다.
도6은 건조로 내에서 기판의 온도 프로파일을 나타내는 그래프이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 제1 기판(배면기판) 11 : 어드레스전극
111 : 단자 연결부 211 : 전극단자
P11 : 전극 패턴 P111 : 연결부 패턴
P211 : 단자 패턴 DA : 표시영역
ND, ND11, ND31, ND32 : 비표시영역 TA11, TA31, TA32 : 단자 영역
13 : 제1 유전층 113 : 제1 영역
213 : 제2 영역 21 : 제2 유전층
16 : 격벽 16a : 제1 격벽부재
16b : 제2 격벽부재 17 : 방전셀
19 : 형광체층 20 : 제2 기판(전면기판)
23 : 보호막 31 : 제1 전극(유지전극)
32 : 제2 전극(주사전극) 31a, 32a : 투명전극
31b, 32b : 버스전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 어드레스전극의 단자 연결부 및 전극단자를 형성하는 은(Ag)의 이동(migration)을 억제함으로써 수명 향상을 실현하는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공자외선(VUV: Vacuum Ultra-Violet)을 이용하여 형광체를 여기시킴으로서 발생되는 적색(R), 녹색(G) 및 청색(B)의 가시광으로 영상을 구현하는 디스플레이 소자이다.
일례로서, 교류형 플라즈마 디스플레이 패널은 배면기판 상에 어드레스전극들을 형성하고, 어드레스전극들을 유전층으로 덮고 있다. 격벽들은 유전층 위의 각 어드레스전극들 사이에 배치되어 스트라이프(stripe) 모양으로 형성된다. 적색(R), 녹색(G) 및 청색(B)의 형광체층은 격벽 및 유전층에 형성된다. 이 배면기판에 대향 하는 전면기판에는 어드레스전극들과 교차하는 방향을 따라 한 쌍의 유지전극과 주사전극으로 구성되는 표시전극들이 형성되고, 유전층과 MgO 보호막이 표시전극들을 덮고 있다. 배면기판 상의 어드레스전극들과 전면기판 상의 표시전극들 쌍이 교차하는 지점에 방전셀이 형성된다. 이 플라즈마 디스플레이 패널의 내부에는 수백만 개 이상의 단위 방전셀들이 매트릭스(Matrix) 형태로 배열된다.
이와 같은 플라즈마 디스플레이 패널의 방전셀들을 구동시키는 데 기억특성이 이용된다. 보다 자세히 설명하면, 한 쌍의 표시전극을 구성하는 유지전극과 주사전극 사이에서 방전을 일으키기 위해서는 특정 전압 이상의 전위차가 필요하며, 이 경계가 되는 전압을 방전개시전압(Vf: Firing Voltage)이라고 한다. 스캔전압과 어드레스전압을 주사전극과 어드레스전극에 각각 인가하면 방전이 개시되어 방전셀 내에 플라즈마가 형성된다. 이 플라즈마의 전자와 이온은 반대 극성을 갖는 전극 쪽으로 이동하게 된다.
한편, 플라즈마 디스플레이 패널의 각 전극에는 유전층이 도포되어 있어 이동된 공간전하들의 대부분은 반대 극성을 가지는 유전층 위에 쌓이며, 결국 주사전극과 어드레스전극 사이의 순(net) 공간전위는 원래 인가된 어드레스전압(Va)보다 낮아진다. 따라서 어드레스 방전은 약해진 후 소멸된다. 이때, 유지전극에는 상대적으로 적은 양의 전자가 쌓이며, 주사전극에는 상대적으로 많은 양의 이온이 쌓이게 된다. 이들 유지전극 및 주사전극을 덮고 있는 유전층 위에 쌓인 전하들을 벽전하(Qw: Wall Charge)라 하고, 이들 벽전하에 의해 유지전극 및 주사전극 사이에 형성되는 공간전압을 벽전압(Vw: Wall Voltage)이라고 한다.
계속해서, 유지전극과 주사전극에 방전유지전압(Vs)을 인가할 경우, 상기 방전유지전압(Vs)과 벽전압(Vw)의 크기를 합친 값(Vs+Vw)이 방전개시전압(Vf)보다 높게 되면 방전셀 내에서 유지 방전이 일어나게 된다. 이때 발생하는 진공 자외선(VUV)은 해당 형광체를 여기시켜 투명한 전면 기판을 통하여 가시광을 방출한다.
그러나, 주사전극과 어드레스전극 사이의 어드레스 방전이 없을 경우(즉, 어드레스전압(Va)이 인가되지 않았을 경우)에는 유지전극과 주사전극 사이에는 벽전하가 쌓이지 않게 되며, 결과적으로 유지전극과 주사전극 사이의 벽전압도 존재하지 않게 된다. 이때에는 유지전극과 주사전극에 가해 준 방전유지전압(Vs)만이 방전셀 내에 형성되며, 이 방전유지전압는 방전개시전압(Vf)보다 낮기 때문에 유지전극과 주사전극 사이의 기체공간을 방전시키지 못한다.
플라즈마 디스플레이 패널을 상기와 같이 구동시키기 위하여, 유지전극과 주사전극 각각은 전면기판에 투명전극과 버스전극으로 형성되어 유전층으로 덮히고 이 버스전극에 연결되어 사각형 전면기판의 2단변 양쪽으로 각각 인출되어 노출 형성되는 전극단자를 구비한다.
또한, 어드레스전극은 배면기판에 형성되어 유전층으로 덮히고, 사각형 배면기판의 2장변 중, 1장변 또는 2장변들로 인출되어 노출 형성되는 전극단자를 구비한다.
유지전극 및 주사전극은 어드레스전극과 유사한 구조를 가지므로 편의상, 어드레스전극을 예로 설명한다. 어드레스전극은 표시영역에 형성되는 전극 패턴에서 전극들 사이 간격보다, 단자 영역에 형성되는 단자 패턴에서 전극단자들 사이 간격 을 더 작게 형성하고 있다.
따라서 상대적으로 더 넓은 간격을 가지는 전극 패턴의 어드레스전극들을 좁은 간격을 가지는 단자 패턴의 전극단자들에 연결하기 위하여, 표시영역과 단자 영역 사이에 구획되는 비표시영역에 연결부 패턴을 구비한다.
이 연결부 패턴에서 단자 연결부는 어드레스전극의 간격과 전극단자의 간격 차이로 인하여, 전극 패턴 쪽은 넓게 형성되고 단자 패턴 쪽으로 가면서 좁아지는 밀집 구조를 형성한다.
일반적으로, 전극 패턴 공정 이후, 유전층 형성 공정이 진행되며, 고온(일례로 570-780도씨) 상태의 소성 공정을 통하여, 유전층에 의한 절연막이 형성된다.
또한, 어드레스전극은 전극 연결부 및 전극단자와 함께 우수한 통전성을 가지는 은(Ag)을 포함하여 형성된다. 이 은(Ag)은 온도에 의하여 이동(migration)될 수 있다.
고온이거나 고온 유지 시간이 길어지는 경우, 단자 영역에서 좁은 간격으로 형성되어 있는 단자 연결부들은 은(Ag)의 이동에 의하여 플라즈마 디스플레이 패널의 수명을 단축시킬 수 있다.
전극 패턴 공정과 유전층 형성 공정 이후, 소성 공정 전에, 건조 공정이 진행되며, 이 건조 공정은 건조로에서 진행된다. 건조 공정 시, 어드레스전극과 유전층이 형성된 배면기판은 수평 상태로 놓여진다. 이 배면기판 위에서 배면기판의 중앙을 향하여 열류(熱流)가 형성된다.
따라서 배면기판의 끝 부분인 비표시영역과 단자 영역의 경계 부분에서 밀집 된 단자 연결부들에서 열류가 더욱 밀집되면서, 높은 온도 분위기(T1)가 형성된다. 이 온도 분위기(T1)는 배면기판의 중앙 부분인 표시영역의 온도 분위기(T2)보다 높다(도6 참조).
이와 같이 비표시영역과 단자 영역의 경계 부위에 밀집되는 열류는 단자 연결부 및 전극 단자를 형성하는 은(Ag)의 이동을 가속화시켜 플라즈마 디스플레이 패널의 수명을 더욱 단축시킨다.
본 발명의 목적은 비표시영역과 단자 영역의 경계 부위에 밀집되는 열류에 의한 은(Ag)의 이동을 제한하여 수명 연장을 실현하는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 어긋나게 마주하여 이격 배치되어, 중앙의 표시영역과, 이 표시영역의 외곽에 형성되는 비표시영역, 및 이 비표시영역의 외곽에 형성되는 단자 영역을 포함하여 구획되는 제1 기판과 제2 기판, 상기 양 기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 상기 제1 기판에서 상기 제1 방향을 따라 형성되는 어드레스전극, 상기 어드레스전극을 덮으며 상기 제1 기판에 형성되는 유전층, 및 상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 서로 나란하게 형성되는 제1 전극과 제2 전극을 포함하며, 상기 유전층은 서로 다른 연화 온도를 가지며, 상기 표시영역에 형성되는 제1 영역과, 상기 비표시영역에 형성되는 제2 영역 을 포함할 수 있다.
상기 유전층의 상기 제1 영역 및 상기 제2 영역 중, 상기 제2 영역은 상기 제1 영역보다 높은 연화 온도의 범위를 형성할 수 있다.
상기 제1 영역의 연화 온도는 430-450도씨이고, 상기 제2 영역의 연화 온도는 440-460도씨일 수 있다.
상기 유전층의 상기 제1 영역 및 상기 제2 영역 중, 상기 제1 영역은 상기 제2 영역보다 더 많은 글라스 프리트의 함량을 가질 수 있다.
상기 유전층의 상기 제1 영역 및 상기 제2 영역 중, 상기 제1 영역은 상기 어드레스전극을 덮고, 상기 제2 영역은 상기 어드레스전극에 사선으로 연결되는 단자 연결부를 덮을 수 있다.
상기 제2 영역은 상기 단자 연결부와 인접하는 상기 어드레스전극의 일부를 덮을 수 있다.
상기 제2 영역은, 상기 단자 연결부와, 상기 단자 연결부에 연결되어 상기 단자 영역에 형성되는 전극단자와의 경계선까지 형성될 수 있다.
상기 어드레스전극, 상기 단자 연결부 및 상기 전극단자는 은(Ag)을 포함할 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명 과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이고, 도2는 도1의 Ⅱ-Ⅱ 선을 따라 자른 단면도이다.
이 도면들을 참조하면, 일 실시예에 따른 플라즈마 디스플레이 패널은 기설정된 간격을 두고 서로 마주 배치되어 봉착(封着)되는 제1 기판(이하, "배면기판"이라 한다)(10)과 제2 기판(이하, "전면기판"이라 한다)(20) 및 이 기판들(10, 20) 사이에 구비되는 격벽(16)을 포함한다. 이 격벽(16)은 배면기판(10)과 전면기판(20) 사이에서 소정의 높이로 형성되어 다수의 방전셀들(17)을 구획한다. 이 방전셀들(17)은 기체방전으로 진공자외선을 발생시킬 수 있도록 방전가스(일례로 네온(Ne)과 제논(Xe)을 포함하는 혼합가스)를 충전하고 있으며, 이 진공자외선을 흡수하여 가시광을 방출하는 형광체층(19)을 구비하고 있다.
이 플라즈마 디스플레이 패널은 기체방전으로 화상을 구현하기 위하여, 배면기판(10)과 전면기판(20) 사이에서 각 방전셀(17)에 대응하도록 어드레스전극(11)과 제1 전극(이하 "유지전극"이라 한다)(31) 및 제2 전극(이하 "주사전극"이라 한다)(32)을 구비하고 있다.
일례로서, 어드레스전극(11)은 배면기판(10)의 내부 표면에 제1 방향(도면의 y축 방향)을 따라 신장(伸長) 형성되어, y축 방향으로 인접하는 방전셀들(17)에 연속적으로 대응한다. 또한 다수의 어드레스전극들(11)은 y축 방향과 교차하는 제2 방향(도면의 x축 방향)을 따라 인접하는 방전셀들(17)에 대응하도록 나란하게 배치 된다.
이 어드레스전극들(11)은 상기한 바와 같이 배면기판(10)의 내부 표면을 덮어 이루어지는 제1 유전층(13)으로 덮여진다. 이 제1 유전층(13)은 방전시, 양이온 또는 전자가 어드레스전극(11)에 직접 충돌하는 것을 방지하여 어드레스전극(11)의 손상을 방지하고, 또한 벽전하를 형성 및 축적한다. 이 어드레스전극(11)은 배면기판(10)에 배치되어 가시광이 전방으로 조사되는 것을 방해하지 않으므로 불투명한 전극으로 형성될 수 있다. 즉 어드레스전극(11)은 우수한 통전성을 가지는 금속 전극으로 형성될 수 있다.
이 격벽(16)은 실제로 제1 유전층(13) 상에 구비되어 방전셀들(17)을 구획한다. 이 격벽(16)은 y축 방향으로 신장 형성되는 제1 격벽부재들(16a)과, 이 제1 격벽부재들(16a) 사이에서 x축 방향으로 신장 형성되는 제2 격벽부재들(16b)을 포함하여, 방전셀들(17)을 매트릭스(matrix) 구조로 형성하고 있다.
또한, 격벽은 y축 방향으로 신장 형성되는 제1 격벽부재들로 형성되어, 방전셀들을 스트라이프(stripe) 구조로 형성할 수 있다(미도시). 즉 방전셀들은 y축 방향을 따라 개방되는 구조를 형성하게 된다.
이 실시예에는 방전셀(17)을 매트릭스 구조로 형성하는 격벽(16)이 예시되어 있으며, 이 상태에서 제2 격벽부재들(16b)가 제거되면 제1 격벽부재들(16a)에 의하여 스트라이프 구조의 방전셀이 형성된다. 따라서 여기서 스트라이프 구조의 방전셀에 대한 별도 도시를 생략한다.
이 방전셀들(17) 각각에 형성되는 형광체층(19)은 격벽(16)의 측면과, 격벽 들(16) 사이에 위치하는 제1 유전층(13)의 표면에 형광체 페이스트를 도포하고, 이를 건조 및 소성함으로써 형성된다.
이 형광체층(19)은 y축 방향을 따라 형성되는 방전셀들(17)에서 동일 색상의 형광체로 형성된다. 또한 형광체층(19)은 x축 방향을 따라 반복적으로 배치되는 방전셀들(17)에 적색(R), 녹색(G) 및 청색(B)의 형광체에 의하여 반복적으로 형성된다.
한편, 유지전극(31)과 주사전극(32)은 전면기판(20)의 내부 표면에 구비되어, 방전셀들(17)에서 기체방전을 일으키도록 각 방전셀(17)에 대응하여 면방전 구조를 형성한다. 도3을 참조하면, 유지전극(31)과 주사전극(32)은 어드레스전극(11)과 교차하는 x축 방향을 따라 형성된다.
이 유지전극(31)과 주사전극(32) 각각은 방전을 일으키는 투명전극(31a, 32a)과, 이 투명전극(31a, 32a)에 전압 신호를 각각 인가하는 버스전극(31b, 32b)을 포함하여 형성된다. 이 투명전극들(31a, 32a)은 방전셀(17) 내부에서 면방전을 일으키는 부분으로서, 방전셀(17)의 개구율 확보를 위하여 투명한 소재(일례로서 ITO: Indium Tin Oxide)로 형성된다. 버스전극들(31b, 32b)은 투명전극들(31a, 32a)의 높은 전기 저항을 보상하도록 통전성이 우수한 금속 소재로 형성된다.
투명전극들(31a, 32a)은 y축 방향을 따라 방전셀(17)의 외곽에서 중심으로 각 폭(W31, W32)을 가지고 서로 면방전 구조를 형성하며, 각 방전셀(17)의 중심 부분에서 방전갭(DG)을 형성한다. 버스전극들(31b, 32b)은 투명전극들(31a, 32a) 상에 각각 배치되고 방전셀(17)의 외곽에서 x축 방향으로 신장 형성된다. 따라서 버 스전극들(31b, 32b)에 전압 신호를 인가하게 되면 각 버스전극들(31b, 32b)에 연결되는 투명전극들(31a, 32a) 각각에 전압 신호가 인가된다.
또한, 투명전극은 x축 방향을 따라 하나로 연결되어 각 방전셀들에서 방전을 일으킬 수 있다(미도시).
다시 도1 및 도2를 참조하면, 유지전극(31) 및 주사전극(32)은 어드레스전극들(11)과 교차하는 상태로 방전셀(17)에 대응하고, 서로 마주하면서 제2 유전층(21)으로 덮여진다. 이 제2 유전층(21)은 유지전극(31) 및 주사전극(32)을 기체방전으로부터 보호하면서 방전시 벽전하를 형성 및 축적한다.
이 제2 유전층(21)은 보호막(23)으로 덮여진다. 예를 들면, 보호막(23)은 제2 유전층(21)을 보호하며, 방전시 이차전자의 방출량을 증가시킨다.
이 플라즈마 디스플레이 패널 구동시, 리셋 기간에서는 주사전극(31)에 인가되는 리셋 펄스에 의하여 리셋 방전이 일어나고, 이 리셋 기간에 이어지는 스캔 기간(어드레싱 기간)에서는 주사전극(32)에 인가되는 스캔 펄스와 어드레스전극(11)에 인가되는 어드레스 펄스에 의하여 어드레스 방전이 일어난다. 그 후, 유지 기간에서는 유지전극(31)과 주사전극(32)에 인가되는 유지 펄스에 의하여 유지 방전이 일어난다.
이 유지전극(31)과 주사전극(32)은 유지 방전에 필요한 유지 펄스를 인가하는 전극의 역할을 하고, 주사전극(32)은 리셋 펄스 및 스캔 펄스를 인가하는 전극의 역할을 하며, 어드레스전극(11)은 어드레스 펄스를 인가하는 전극의 역할을 한다. 이 유지전극(32), 주사전극(32) 및 어드레스전극(11)은 각각에 인가되는 전압 파형에 따라 그 역할을 달리할 수 있으므로 반드시 이 역할들에 한정되는 것은 아니다.
이 플라즈마 디스플레이 패널은 어드레스전극(11)과 주사전극(32)의 상호 작용으로 인한 어드레스 방전에 의하여 켜질 방전셀(17)을 선택하고, 유지전극(31)과 주사전극(32)의 상호 작용으로 인한 유지 방전에 의하여 상기 선택된 방전셀(17)을 구동시켜, 화상을 구현한다.
도4 및 도5를 참조하면, 본 실시예의 플라즈마 디스플레이 패널은 화상을 표시하는 표시영역(DA)과, 이 표시영역(DA)의 외곽에 구비되어 화상을 표시하지 않는 비표시영역(ND)으로 구획된다.
표시영역(DA) 외곽의 비표시영역(ND)은 유지전극(31) 및 주사전극(32) 각각에 연결되는 단자 연결부(미도시)를 구비하는 비표시영역(ND31, ND32)을 포함한다.
이 단자 연결부에 연결되는 전극단자(미도시)를 구비하는 단자 영역(TA31, TA32)이 비표시영역(ND31, ND32)에 이어져 형성된다. 이 단자 영역(TA31, TA32)은 전면기판(20)에 형성된다.
또한, 표시영역(DA) 외곽의 비표시영역(ND)은 어드레스전극(11)에 사선으로 연결되는 단자 연결부(111)를 구비하는 비표시영역(ND11)을 포함한다.
이 단자 연결부(111)에 연결되는 전극단자(211)를 구비하는 단자 영역(TA11)이 비표시영역(ND11)에 이어져 형성된다. 이 단자 영역(TA11)은 배면기판(10)에 형성된다.
한편, 플라즈마 디스플레이 패널의 고정세화로 인하여, 유지전극들(31) 사이 거리 및 주사전극들(32) 사이 거리(미도시, y축 방향 거리)는 일정하지만, 어드레스전극들(11) 사이 거리(L11, x축 방향 거리)는 더욱 짧아지게 된다.
이 어드레스전극들(11) 사이 거리(L11)가 짧아짐에 따라 단자 연결부들(111) 사이 거리(L111) 및 전극단자들(211) 사이 거리(L211)는 더욱 짧아진다.
이 단자 연결부(111)와 전극단자(211)는 어드레스전극(11)과 함께 은(Ag)을 포함하여 형성된다. 이 은(Ag)의 이동(migration)을 억제하도록 제1 유전층(13)은 연화 온도에 따라 서로 다른 연화 온도를 가지는 제1 영역(113)과 제2 영역(213)으로 구획되어 형성된다.
이 연화 온도는 제1 유전층(13)에 열을 가할 때, 제1 유전층(13)이 부드러워지기 시작하는 온도를 의미한다. 제1 영역(113)과 제2 영역(213)으로 구획 형성하는 방법은 스크린 인쇄 방법 또는 감광성 유전체 시트를 이용하는 방법도 가능하다.
제1 유전층(13)의 제1 영역(113)은 표시영역(DA)에서 어드레스전극(11)을 덮고, 제2 영역(213)은 비표시영역(ND)에서 단자 연결부(111)를 덮는다.
어드레스전극들(11)은 표시영역(DA)에서 어드레스전극 패턴(P11)을 형성하여 제1 유전층(13)의 제1 영역(113)에 의하여 덮혀진다. 어드레스전극 패턴(P11)의 연결부 패턴(P111) 인접측은 제2 영역(213)에 의하여 덮여진다.
단자 연결부들(111)은 비표시영역(ND)에서 연결부 패턴(P111)을 형성하여, 제1 유전층(13)의 제2 영역(213)에 의하여 덮혀진다.
제2 영역(213)은 단자 연결부(111)와 이 단자 연결부(111)에 연결되어 단자 영역(TA)에 형성되는 전극단자(211)와의 경계선까지 형성된다.
전극단자들(211)은 단자 영역(TA)에서 단자 패턴(P211)을 형성하며, 제1 유전층(13)에 의하여 덮혀지지 않고 노출된 상태를 유지한다. 이 전극단자들(211)은 유연회로의 단자와 연결된다(미도시).
이 제1 유전층(13)을 형성하는 제1 영역(113)과 제2 영역(213) 중, 제2 영역(213)은 제1 영역(113)보다 높은 연화 온도의 범위를 가진다. 예를 들면, 제1 영역(113)의 연화 온도는 430-450도씨이고, 제2 영역(213)의 연화 온도는 440-460도씨이다.
이와 같이 제1 유전층(13)에서 연화 온도를 다르게 하기 위하여, 제1 영역(113)과 제2 영역(213)에 포함되는 글라스 프리트의 함량을 다르게 한다. 이때 글라스 프리트는 동일 조성을 가진다.
일례로서, 제1 영역(113)은 제2 영역(213)보다 더 많은 글라스 프리트의 함량을 가진다. 따라서 제1 영역(113)은 제2 영역(213) 보다 낮은 온도에서 부드러워지는 즉, 낮은 연화 온도를 가지게 된다.
즉, 단자 연결부(111)에 의하여 형성되는 연결부 패턴(P111)은 높은 연화 온도를 가지는 제2 영역(213)으로 덮힌다. 이 단자 연결부(111)는 전극단자(211) 쪽으로 가면서 더욱 좁아지는 거리(L111)를 유지한다.
이러함에도 불구하고, 제2 영역(213)으로 덮힌 단자 연결부(111)에서는 은(Ag)의 이동이 억제될 수 있다.
단자 연결부(111)에서 은(Ag) 이동이 억제되므로, 단자 연결부(111)의 수명 이 연장된다. 따라서 플라즈마 디스플레이 패널의 수명이 연장된다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 어드레스전극을 덮는 유전층을 표시영역과 비표시영역으로 구분하여 형성하고, 양 영역에 형성되는 유전층들의 연화 온도를 다르게 하여, 어드레스전극에 연결되어 비표시영역에 구비되는 부분을 형성하는 은(Ag)의 이동(migration)을 억제하는 효과가 있다. 또한, 비표시영역에 단자 연결부가 경사지게 형성되어 어드레스전극 측에서 큰 간격을 유지하면서 전극단자 측에서 작은 간격을 유지하므로 어드레스전극 보다 단자 연결부를 높은 연화온도의 유전층으로 덮음으로써, 단자 연결부와 전극단자의 경계선에서 은(Ag)의 이동을 줄여 플라즈마 디스플레이 패널의 수명을 연장하는 효과가 있다.

Claims (8)

  1. 서로 어긋나게 마주하여 이격 배치되어, 중앙의 표시영역과, 이 표시영역의 외곽에 형성되는 비표시영역, 및 이 비표시영역의 외곽에 형성되는 단자 영역을 포함하여 구획되는 제1 기판과 제2 기판;
    상기 양 기판 사이에 배치되어 방전셀들을 구획하는 격벽;
    상기 방전셀 내에 형성되는 형광체층;
    상기 제1 기판에서 상기 제1 방향을 따라 형성되는 어드레스전극;
    상기 어드레스전극을 덮으며 상기 제1 기판에 형성되는 유전층; 및
    상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 서로 나란하게 형성되는 제1 전극과 제2 전극을 포함하며,
    상기 유전층은,
    서로 다른 연화 온도를 가지며,
    상기 표시영역에 형성되는 제1 영역과,
    상기 비표시영역에 형성되는 제2 영역을 포함하는 플라즈마 디스플레이 패널.
  2. 제1 항에 있어서,
    상기 유전층의 상기 제1 영역 및 상기 제2 영역 중,
    상기 제2 영역은 상기 제1 영역보다 높은 연화 온도의 범위를 형성하는 플라 즈마 디스플레이 패널.
  3. 제2 항에 있어서,
    상기 제1 영역의 연화 온도는 430-450도씨이고,
    상기 제2 영역의 연화 온도는 440-460도씨인 플라즈마 디스플레이 패널.
  4. 제1 항에 있어서,
    상기 유전층의 상기 제1 영역 및 상기 제2 영역 중,
    상기 제1 영역은 상기 제2 영역보다 더 많은 글라스 프리트의 함량을 가지는 플라즈마 디스플레이 패널.
  5. 제1 항에 있어서,
    상기 유전층의 상기 제1 영역 및 상기 제2 영역 중,
    상기 제1 영역은 상기 어드레스전극을 덮고,
    상기 제2 영역은 상기 어드레스전극에 사선으로 연결되는 단자 연결부를 덮는 플라즈마 디스플레이 패널.
  6. 제5 항에 있어서,
    상기 제2 영역은 상기 단자 연결부와 인접하는 상기 어드레스전극의 일부를 덮는 플라즈마 디스플레이 패널.
  7. 제5 항에 있어서,
    상기 제2 영역은,
    상기 단자 연결부와, 상기 단자 연결부에 연결되어 상기 단자 영역에 형성되는 전극단자와의 경계선까지 형성되는 플라즈마 디스플레이 패널.
  8. 제7 항에 있어서,
    상기 어드레스전극, 상기 단자 연결부 및 상기 전극단자는 은(Ag)을 포함하는 플라즈마 디스플레이 패널.
KR1020060062022A 2006-07-03 2006-07-03 플라즈마 디스플레이 패널 KR20080003590A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060062022A KR20080003590A (ko) 2006-07-03 2006-07-03 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060062022A KR20080003590A (ko) 2006-07-03 2006-07-03 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20080003590A true KR20080003590A (ko) 2008-01-08

Family

ID=39214726

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060062022A KR20080003590A (ko) 2006-07-03 2006-07-03 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR20080003590A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180095269A (ko) 2017-02-17 2018-08-27 한국단자공업 주식회사 터미널 누락 방지장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180095269A (ko) 2017-02-17 2018-08-27 한국단자공업 주식회사 터미널 누락 방지장치

Similar Documents

Publication Publication Date Title
KR20080003590A (ko) 플라즈마 디스플레이 패널
JP2010062131A (ja) プラズマディスプレイパネル
KR100927716B1 (ko) 플라즈마 디스플레이 패널
KR100590104B1 (ko) 플라즈마 디스플레이 패널
KR100927715B1 (ko) 플라즈마 디스플레이 패널
KR100647656B1 (ko) 플라즈마 디스플레이 패널
KR20090096219A (ko) 플라즈마 디스플레이 패널
KR100766948B1 (ko) 플라즈마 디스플레이 패널
KR100739600B1 (ko) 플라즈마 디스플레이 패널
KR20080000866A (ko) 플라즈마 디스플레이 패널
KR100823478B1 (ko) 플라즈마 디스플레이 패널
KR100615176B1 (ko) 화소 배열 구조가 개선된 플라즈마 디스플레이 패널
KR100599779B1 (ko) 플라즈마 디스플레이 패널
KR100670303B1 (ko) 플라즈마 디스플레이 패널
KR100751320B1 (ko) 플라즈마 디스플레이 패널
KR100766900B1 (ko) 플라즈마 디스플레이 패널
KR100741130B1 (ko) 플라즈마 디스플레이 패널
KR20090054227A (ko) 플라즈마 디스플레이 패널
KR20080038642A (ko) 플라즈마 디스플레이 패널
KR20080010827A (ko) 플라즈마 디스플레이 패널
KR20080003589A (ko) 플라즈마 디스플레이 패널
KR20070101586A (ko) 플라즈마 디스플레이 패널
KR20080038976A (ko) 플라즈마 디스플레이 패널
KR20070108719A (ko) 플라즈마 디스플레이 패널
KR20080002079A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination