KR100823478B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100823478B1
KR100823478B1 KR1020060126253A KR20060126253A KR100823478B1 KR 100823478 B1 KR100823478 B1 KR 100823478B1 KR 1020060126253 A KR1020060126253 A KR 1020060126253A KR 20060126253 A KR20060126253 A KR 20060126253A KR 100823478 B1 KR100823478 B1 KR 100823478B1
Authority
KR
South Korea
Prior art keywords
electrode
bus line
substrate
bus
discharge
Prior art date
Application number
KR1020060126253A
Other languages
English (en)
Inventor
김동현
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020060126253A priority Critical patent/KR100823478B1/ko
Priority to US11/782,905 priority patent/US20080094317A1/en
Application granted granted Critical
Publication of KR100823478B1 publication Critical patent/KR100823478B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/225Material of electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/444Means for improving contrast or colour purity, e.g. black matrix or light shielding means

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명의 플라즈마 디스플레이 패널은, 전극들을 복수의 불투명한 버스라인들로 형성하는 경우에도, 방전셀에서의 광 균일도(uniformity)를 향상시키는 것이다. 이 플라즈마 디스플레이 패널은, 서로 마주하여 이격 배치되는 제1 기판과 제2 기판, 상기 양 기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 상기 제1 기판에서 상기 제1 방향을 따라 길게 형성되는 어드레스전극, 상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 길게 형성되고 서로 나란하게 배치되는 제1 전극과 제2 전극, 및 상기 제1 전극과 상기 제2 전극을 덮는 유전층을 포함한다. 상기 제1 전극 및 제2 전극은 각각 상기 제2 기판 상에서 상기 제2 방향을 따라 신장되고 불투명재로 형성되는 버스라인을 포함한다. 상기 유전층은 적어도 상기 버스라인에 이웃하여 형성되는 홈을 포함한다.
버스전극, 유전층, 휘도, 균일도, 홈

Description

플라즈마 디스플레이 패널 {PLASMA DISPLAY PANEL}
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이다.
도2는 도1의 Ⅱ-Ⅱ 선을 따라 자른 단면도이다.
도3은 본 발명의 일 실시예에서 방전셀과 전극 및 유전층의 배치 관계를 도시한 평면도이다.
도4는 도3의 Ⅳ 부분을 상세히 도시한 사시도이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 제1 기판(배면기판) 11 : 어드레스전극
13, 21 : 제1, 제2 유전층 16 : 격벽
16a : 제1 격벽부재 16b : 제2 격벽부재
17 : 방전셀 19 : 형광체층
20 : 제2 기판(전면기판) 23 : 보호막
31 : 제1 전극(유지전극) 32 : 제2 전극(주사전극)
131, 132 : 제11, 제21 버스라인 231, 232 : 제12, 제22 버스라인
331, 332 : 제13, 제23 버스라인 431, 432 : 제1, 제2 쇼트 바아
W31, W32 : 버스라인 폭 W431, W432 : 제1, 제2 쇼트 바아 폭
25 : 홈 125, 225 : 제1, 제2 홈
127, 227 : 제1, 제2 테
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 전극들을 복수의 불투명한 버스라인들로 형성하는 경우에도, 방전셀에서의 광 균일도(uniformity)를 향상시키는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공자외선(VUV: Vacuum Ultra-Violet)을 이용하여 형광체를 여기시킴으로서 발생되는 적색(R), 녹색(G) 및 청색(B)의 가시광으로 영상을 구현하는 디스플레이 소자이다.
일례로서, 교류형 플라즈마 디스플레이 패널은 배면기판 상에 어드레스전극들을 형성하고, 어드레스전극들을 유전층으로 덮고 있다. 격벽들은 유전층 위의 각 어드레스전극들 사이에 배치되어 스트라이프(stripe) 모양으로 형성되고, 적색(R), 녹색(G) 및 청색(B)의 형광체층은 격벽들에 형성된다. 이 배면기판에 마주하는 전면기판에는 어드레스전극들과 교차하는 방향을 따라 한 쌍의 유지전극과 주사전극으로 구성되는 표시전극들이 형성되고, 유전층과 MgO 보호막이 이 표시전극들을 덮고 있다. 배면기판 상의 어드레스전극들과 전면기판 상의 표시전극들 쌍이 교차하는 지점에 방전셀이 형성된다. 이 플라즈마 디스플레이 패널의 내부에는 수백만 개 이상의 단위 방전셀들이 매트릭스(Matrix) 형태로 배열된다.
이와 같은 플라즈마 디스플레이 패널의 방전셀들을 구동시키는 데 기억특성이 이용된다. 보다 자세히 설명하면, 한 쌍의 표시전극을 구성하는 유지전극과 주사전극 사이에서 방전을 일으키기 위해서는 특정 전압 이상의 전위차가 필요하며, 이 경계가 되는 전압을 방전개시전압(Vf: Firing Voltage)이라고 한다. 스캔전압과 어드레스전압을 주사전극과 어드레스전극에 각각 인가하면 방전이 개시되어 방전셀 내에 플라즈마가 형성되고, 이 플라즈마의 전자와 이온은 반대 극성을 갖는 전극 쪽으로 이동하게 된다.
한편, 플라즈마 디스플레이 패널의 각 전극에는 유전층이 도포되어 있어 이동된 공간전하들의 대부분은 반대 극성을 가지는 유전층 위에 쌓이며, 결국 주사전극과 어드레스전극 사이의 순(net) 공간전위는 원래 인가된 어드레스전압(Va)보다 낮아진다. 따라서 어드레스 방전은 약해진 후 소멸된다. 이때, 유지전극에는 상대적으로 적은 양의 전자가 쌓이며, 주사전극에는 상대적으로 많은 양의 이온이 쌓이게 되는데, 이들 유지전극 및 주사전극을 덮고 있는 유전층 위에 쌓인 전하들을 벽전하(Qw: Wall Charge)라 하고, 이들 벽전하에 의해 유지전극 및 주사전극 사이에 형성되는 공간전압을 벽전압(Vw: Wall Voltage)이라고 한다.
계속해서, 유지전극과 주사전극에 방전유지전압(Vs)을 인가할 경우, 상기 방전유지전압(Vs)과 벽전압(Vw)의 크기를 합친 값(Vs+Vw)이 방전개시전압(Vf)보다 높게 되면 방전셀 내에서 유지 방전이 일어나게 된다. 이때 발생하는 진공자외선(VUV)은 해당 형광체를 여기시켜 투명한 전면 기판을 통하여 가시광을 방출한다.
그러나, 주사전극과 어드레스전극 사이의 어드레스 방전이 없을 경우(즉, 어드레스전압(Va)이 인가되지 않았을 경우)에는 유지전극과 주사전극 사이에는 벽전하가 쌓이지 않게 되며, 결과적으로 유지전극과 주사전극 사이의 벽전압도 존재하지 않게 된다. 이때에는 유지전극과 주사전극에 가해 준 방전유지전압(Vs)만이 방전셀 내에 형성되며, 이 방전유지전압은 방전개시전압(Vf)보다 낮기 때문에 유지전극과 주사전극 사이의 기체공간을 방전시키지 못한다.
이와 같이 구동되는 플라즈마 디스플레이 패널에서, 전면기판에 구비되는 유지전극 및 주사전극은 각각 투명전극과 불투명의 버스전극을 포함하여 형성된다. 버스전극은 방전셀의 외곽에 구비되고, 투명전극은 방전셀의 중앙에 구비된다.
이 유지전극 및 주사전극은 투명전극과 버스전극을 포함하여 형성되므로 각각 별도의 공정을 필요로 하므로 버스전극으로 형성되는 경우에 비하여 더 많은 공정 및 비용을 필요로 한다.
이러한 단점으로 인하여, 투명전극을 제거하고 불투명의 버스전극으로 유지전극 및 주사전극을 형성하는 경우가 있다. 이때, 가시광의 차단을 최소화하기 위하여, 유지전극 및 주사전극은 버스전극과 같이 금속재로 이루어지는 복수의 버스라인들로 형성된다.
예를 들면, 유지전극 및 주사전극은 각각 3개의 버스라인들로 형성될 수 있다. 방전셀에서 발생되는 광은 유지전극의 중앙에 형성되는 버스라인에서 차단되어, 이 버스라인의 양측에서 낮은 휘도를 보인다. 또한 방전셀에서 발생되는 광은 주사전극의 중앙에 형성되는 버스라인에서 차단되어, 이 버스라인의 양측에서 낮은 휘도를 보인다.
따라서 복수의 버스라인들로 이루어지는 유지전극 및 주사전극은 방전셀에서의 광 균일도(uniformity)를 저감시키게 된다.
본 발명의 목적은 전극들을 복수의 불투명한 버스라인들로 형성하는 경우에도, 방전셀에서의 광 균일도(uniformity)를 향상시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 마주하여 이격 배치되는 제1 기판과 제2 기판, 상기 제1 기판과 상기 제2 기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 상기 제1 기판에서 제1 방향을 따라 길게 형성되는 어드레스전극, 상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 길게 형성되고 서로 나란하게 배치되는 제1 전극과 제2 전극, 및 상기 제1 전극과 상기 제2 전극을 덮는 유전층을 포함하며, 상기 제1 전극 및 제2 전극은 각각 상기 제2 기판 상에서 상기 제2 방향을 따라 신장되고 불투명재로 형성되는 복수의 버스라인들을 포함하며, 상기 유전층은 상기 버스라인들 사이에 형성되는 홈을 포함할 수 있다.
상기 홈은, 상기 복수의 버스라인들 중 상기 제1 전극 및 상기 제2 전극의 각 중앙 쪽에 배치되는 버스라인에 이웃하여 상기 버스라인의 양쪽에 형성될 수 있다.
상기 홈은, 상기 버스라인에 이웃하여 상기 제2 방향으로 길게 형성될 수 있다.
상기 제1 전극 및 상기 제2 전극은, 각각 상기 방전셀의 외곽 쪽에 배치되는 제1 버스라인, 및 상기 제1 버스라인과 평행하며 상기 제1 버스라인으로부터 상기 제1 방향을 따라 이격되어 상기 방전셀의 중앙 쪽에 배치되는 제2 버스라인을 포함할 수 있다.
상기 제1 전극 및 상기 제2 전극은, 각각 상기 제1 버스라인과 상기 제2 버스라인 사이에서 상기 제1 방향을 따라 이격 배치되는 제3 버스라인을 포함할 수 있다.
상기 제1 전극 및 상기 제2 전극은, 각각 상기 방전셀의 중앙 쪽에서 상기 제1 버스라인, 상기 제3 버스라인 및 상기 제2 버스라인을 상기 제1 방향으로 연결하는 쇼트 바아를 포함할 수 있다.
상기 쇼트 바아는 상기 제2 방향으로 쇼트 바아 폭을 형성하며, 상기 쇼트 바아 폭은, 상기 제1 버스라인, 상기 제2 버스라인 및 상기 제3 버스라인의 각 버스라인 폭보다 작게 형성될 수 있다.
상기 홈은 상기 제3 버스라인에 이웃하여 상기 제3 라인은 양쪽에 형성될 수 있다. 상기 제3 버스라인은 하나 또는 복수로 형성될 수 있다.
상기 격벽은, 상기 제1 방향을 따라 형성되는 제1 격벽부재와 상기 제2 방향을 따라 형성되는 제2 격벽부재를 포함할 수 있다.
또한, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 상기 제2 격벽부재에 마주하여 상기 제2기판의 내부 표면에 형성되는 도전성 블랙 스트라이프를 포함할 수 있다.
상기 버스라인은 은(Ag), 백금(Pt), 팔라듐(Pd), 니켈(Ni) 및 구리(Cu) 중 한 가지를 포함할 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이고, 도2는 도1의 Ⅱ-Ⅱ 선을 따라 자른 단면도이다.
이 도면들을 참조하면, 일 실시예에 따른 플라즈마 디스플레이 패널은 기설정된 간격을 두고 서로 마주하여 봉착(封着)되는 제1 기판(이하, 배면기판이라 한다)(10)과 제2 기판(이하, 전면기판이라 한다)(20) 및 이 기판들(10, 20) 사이에 구비되는 격벽(16)을 포함한다. 이 격벽(16)은 배면기판(10)과 전면기판(20) 사이에서 소정의 높이로 형성되어 다수의 방전셀들(17)을 구획한다. 이 방전셀들(17)은 기체방전으로 진공자외선을 발생시킬 수 있도록 방전가스(일례로 네온(Ne)과 제논(Xe)을 포함하는 혼합가스)를 충전하고 있으며, 이 진공자외선을 흡수하여 가시광을 방출하는 형광체층(19)을 구비하고 있다.
이 플라즈마 디스플레이 패널은 기체방전으로 화상을 구현하기 위하여, 배면기판(10)과 전면기판(20) 사이에서 각 방전셀(17)에 대응하도록 어드레스전극(11)과 제1 전극(이하 유지전극이라 한다)(31) 및 제2 전극(이하 주사전극이라 한다)(32)을 구비하고 있다.
일례로서, 어드레스전극(11)은 배면기판(10)의 내부 표면에 제1 방향(도면의 y축 방향)을 따라 신장(伸長) 형성되어, y축 방향으로 인접하는 방전셀들(17)에 연속적으로 대응한다. 또한 다수의 어드레스전극들(11)은 y축 방향과 교차하는 제2 방향(도면의 x축 방향)을 따라 나란하게 배치된다.
이 어드레스전극들(11)은 상기한 바와 같이 배면기판(10)의 내부 표면에 형성되는 제1 유전층(13)으로 덮여진다. 이 제1 유전층(13)은 방전시, 양이온 또는 전자가 어드레스전극(11)에 직접 충돌하는 것을 방지하여 어드레스전극(11)의 손상을 방지하고, 또한 벽전하를 형성 및 축적한다. 이 어드레스전극(11)은 배면기판(10)에 배치되어 가시광이 전방으로 조사되는 것을 방해하지 않으므로 불투명한 전극으로 형성될 수 있다. 즉 어드레스전극(11)은 우수한 통전성을 가지는 금속 전극(일례로서 은(Ag))으로 형성될 수 있다.
이 격벽(16)은 실제로 제1 유전층(13) 상에 구비되어 방전셀들(17)을 구획한다. 이 격벽(16)은 y축 방향으로 신장 형성되는 제1 격벽부재들(16a)과, 이 제1 격벽부재들(16a) 사이에서 x축 방향으로 신장 형성되는 제2 격벽부재들(16b)을 포함하여, 방전셀들(17)을 매트릭스(matrix) 구조로 형성하고 있다.
또한, 격벽은 y축 방향으로 신장 형성되는 제1 격벽부재들로 형성되어, 방전 셀들을 스트라이프(stripe) 구조로 형성할 수 있다(미도시). 즉 방전셀들은 y축 방향을 따라 개방되는 구조를 형성하게 된다.
이 실시예에는 방전셀(17)을 매트릭스 구조로 형성하는 격벽(16)이 예시되어 있으며, 이 상태에서 제2 격벽부재들(16b)가 제거되면 제1 격벽부재들(16a)에 의하여 스트라이프 구조의 방전셀이 형성된다. 따라서 여기에서는 스트라이프 구조의 방전셀에 대한 별도 도시를 생략한다.
예를 들면, 방전셀들(17) 각각에 형성되는 형광체층(19)은 격벽(16)의 측면과, 격벽들(16) 사이에 위치하는 제1 유전층(13)의 표면에 형광체 페이스트를 도포하고, 이를 건조 및 소성함으로써 형성된다.
이 형광체층(19)은 y축 방향을 따라 형성되는 방전셀들(17)에서 동일 색상의 형광체로 형성된다. 또한 형광체층(19)은 x축 방향을 따라 반복적으로 배치되는 방전셀들(17)에 적색(R), 녹색(G) 및 청색(B)의 형광체에 의하여 반복적으로 형성된다.
한편, 유지전극(31)과 주사전극(32)은 전면기판(20)의 내부 표면에 구비되어, 방전셀들(17)에서 기체방전을 일으키도록 각 방전셀(17)에 대응하여 면방전 구조를 형성한다. 도3을 참조하면, 유지전극(31)과 주사전극(32)은 어드레스전극(11)과 교차하는 x축 방향을 따라 길게 형성된다.
다시 도1 및 도2를 참조하면, 유지전극(31) 및 주사전극(32)은 어드레스전극들(11)과 교차하는 상태로 방전셀(17)에 대응하고, 서로 마주하면서 제2 유전층(21)으로 덮여진다. 이 제2 유전층(21)은 유지전극(31) 및 주사전극(32)을 기체 방전으로부터 보호하면서 방전시 벽전하를 형성 및 축적한다.
이 제2 유전층(21)은 보호막(23)으로 덮여진다. 예를 들면, 보호막(23)은 제2 유전층(21)을 보호하며, 방전시 이차전자의 방출량을 증가시킨다.
이 플라즈마 디스플레이 패널 구동시, 리셋 기간에서는 주사전극(32)에 인가되는 리셋 펄스에 의하여 리셋 방전이 일어나고, 이 리셋 기간에 이어지는 스캔 기간(어드레싱 기간)에서는 주사전극(32)에 인가되는 스캔 펄스와 어드레스전극(11)에 인가되는 어드레스 펄스에 의하여 어드레스 방전이 일어난다. 그후, 유지 기간에서는 유지전극(31)과 주사전극(32)에 인가되는 유지 펄스에 의하여 유지 방전이 일어난다.
이 유지전극(31)과 주사전극(32)은 유지 방전에 필요한 유지 펄스를 인가하는 전극의 역할을 한다. 주사전극(32)은 리셋 펄스 및 스캔 펄스를 인가하는 전극의 역할을 한다. 어드레스전극(11)은 어드레스 펄스를 인가하는 전극의 역할을 한다. 이 유지전극(31), 주사전극(32) 및 어드레스전극(11)은 각각에 인가되는 전압 파형에 따라 그 역할을 달리할 수 있으므로 반드시 이 역할들에 한정되는 것은 아니다.
이 플라즈마 디스플레이 패널은 어드레스전극(11)과 주사전극(32)의 상호 작용으로 인한 어드레스 방전에 의하여 켜질 방전셀(17)을 선택하고, 유지전극(31)과 주사전극(32)의 상호 작용으로 인한 유지 방전에 의하여 상기 선택된 방전셀(17)을 구동시켜, 화상을 구현한다.
한편, 플라즈마 디스플레이 패널은 유지전극(31)과 주사전극(32)을 각각 복 수의 버스라인들로 형성하고, 이 경우 유지전극(31) 및 주사전극(32)의 각 중앙에 위치하는 버스라인에 의하여 가시광이 차단되더라도 버스라인의 양측에서 휘도가 낮아지는 것을 방지할 수 있도록 구성된다.
따라서 플라즈마 디스플레이 패널은 방전셀(17) 내부에 유지전극(31) 및 주사전극(32)을 형성하는 버스라인들이 배치됨에도 불구하고, 방전셀(17)에서 향상된 광 균일도를 가진다.
이 유지전극(31) 및 주사전극(32)의 각 버스라인들은 전면기판(20)의 내부 표면에서 x축 방향으로 신장 배치되고, 우수한 통전성을 가지는 불투명 금속재로 형성된다.
예를 들면, 유지전극(31) 및 주사전극(32)은 은(Ag), 백금(Pt), 팔라듐(Pd), 니켈(Ni) 및 구리(Cu)와 같은 금속재로 형성될 수 있다.
또한, 전면기판(20)의 내부 표면에는 도전성 블랙 스트라이프(33)가 구비된다. 이 도전성 블랙 스트라이프(33)는 제2 격벽부재(16b)에 마주 형성되어 외광을 흡수하여 명실 콘트라스트를 향상시킨다.
이 도전성 블랙 스트라이프(33)는 버스라인으로 형성되는 유지전극(31) 및 주사전극(32)과 동일한 재료로 형성된다. 따라서 도전성 블랙 스트라이프(33)는 유지전극(31) 및 주사전극(32)을 형성하는 공정에 의하여 유지전극(31) 및 주사전극(32)과 함께 형성될 수 있다.
도3 및 도4를 참조하면, 유지전극(31) 및 주사전극(32) 각각의 버스라인들은 2개 또는 그 이상의 개수로 형성될 수 있다. 본 실시예에는 y축 방향으로 이격 배 치되는 3개의 버스라인들이 예시되어 있다.
예를 들면, 유지전극(31) 및 주사전극(32)은 제11, 제21 버스라인(131, 132)과 제12, 제22 버스라인(231, 232)를 포함하여 형성된다. 제11, 제21 버스라인(131, 132)은 방전셀(17)의 양 외곽 쪽에 배치된다.
제12, 제22 버스라인(231, 232)은 제11, 제21 버스라인(131, 132)과 평행하며 제11, 제21 버스라인(131, 132)으로부터 y축 방향을 따라 이격되어 방전셀(17)의 중앙 쪽에 배치된다. 이 유지전극(31)의 제12 버스라인(231)과 주사전극(32)의 제22 버스라인(232)은 방전셀(17)의 중앙에서 방전갭(DG)을 형성한다.
또한, 유지전극(31) 및 주사전극(32)은 제13, 제23 버스라인(331, 332)을 더 포함할 수 있다. 편의상, 본 실시예는 제11, 제21 버스라인(131, 132)과 제12, 제22 버스라인(231, 232)에 더하여, 제13, 제23 버스라인(331, 332)을 구비한 유지전극(31)과 주사전극(32)을 예시하고 있다.
제13, 제2 버스라인(331, 332)은 각각 제11, 제21 버스라인(131, 132)과 제12, 제22 버스라인(231, 232) 사이에서 y축 방향을 따라 이격 배치된다. 또한 제13, 제23 버스라인들(331, 332)은 각각 편의상 하나로 형성되는 것을 예시하고 있으나 복수로 형성되어 평행하도록 y축 방향으로 이격 배치될 수 있다.
이와 같이 제11, 제12, 제13 버스라인(131, 231, 331)으로 형성되는 유지전극(31)과, 제21, 제22, 제23 버스라인(132, 232, 332)으로 형성되는 주사전극(32)은 방전셀(17)에서 면방전되어 가시광을 발생시킨다.
이 가시광은 대부분 전면기판(20)을 통하여 전방으로 조사되어 화상을 구현 한다. 그러나 가시광의 일부는 유지전극(31)의 제11, 제12, 제13 버스라인(131, 231, 331)에 의하여 방전셀(17)의 한쪽에서 차단되고, 주사전극(32)의 제21, 제22, 제23 버스라인(132, 232, 332)에 의하여 방전셀(17)의 다른 쪽에서 차단되어, 화상을 구현하지 못한다.
또한, 유지전극(31) 및 주사전극(32)은 각각 제1, 제2 쇼트 바아(431, 432)를 포함한다. 이 제1, 제2 쇼트 바아(431, 432)는 각각 방전셀(17)의 중앙 쪽에서 제11, 제21 버스라인(131, 132), 제13, 제23 버스라인(331, 332) 및 제12, 제22 버스라인(231, 232)을 y축 방향으로 서로 연결한다.
유지전극(31)에서, 제1 쇼트 바아(431)는 제11, 제12, 제13 버스라인들(131, 231, 331)을 통전 구조로 연결하여 상호 전압 인가를 가능하게 하고, 또한 방전셀(17) 내에서 방전의 확산을 가능하게 한다.
이 제11, 제12, 제13 버스라인들(131, 231, 331)은 전압 인가 및 면방전을 위하여 기설정된 각각의 버스라인 폭(W31)을 가진다. 이 버스라인 폭(W31)은 y축 방향으로 설정된다.
제1 쇼트 바아(431)는 x축 방향으로 설정되는 제1 쇼트 바아 폭(W431)을 가진다. 제1 쇼트 바아(431)은 방전셀(17)의 중앙에서 y축 방향으로 신장 형성되므로 가시광의 차단을 최소화하도록 제1 쇼트 바아 폭(W431)은 버스라인 폭(W31)보다 작게 형성된다.
주사전극(32)에서, 제2 쇼트 바아(432)는 제21, 제22, 제23 버스라인들(132, 232, 332)을 통전 구조로 연결하여 상호 전압 인가를 가능하게 하고, 또한 방전 셀(17) 내에서 방전의 확산을 가능하게 한다.
이 제21, 제22, 제23 버스라인들(132, 232, 332)은 전압 인가 및 면방전을 위하여 기설정된 각각의 버스라인 폭(W32)을 가진다. 이 버스라인 폭(W32)은 y축 방향으로 설정된다.
제2 쇼트 바아(432)는 x축 방향으로 설정되는 제2 쇼트 바아 폭(W432)을 가진다. 제2 쇼트 바아(432)는 방전셀(17)의 중앙에서 y축 방향으로 신장 형성되므로 가시광의 차단을 최소화하도록 제2 쇼트 바아 폭(W432)은 버스라인 폭(W32)보다 작게 형성된다.
이와 같이 형성되는 유지전극(31)과 주사전극(32)은 상기한 바와 같이 전면기판(20)의 내부 표면에 형성되는 제2 유전층(21)으로 덮여진다.
제2 유전층(21)은 유지전극(31)의 제11, 제12, 제13 버스라인들(131, 231, 331)과 주사전극(32)의 제21, 제22, 제23 버스라인들(132, 232, 332)의 배치에 따라, 이들 사이에 홈(25)을 형성한다. 보호막(23)은 홈(25)의 내면에도 형성되어, 방전으로부터 홈(25)을 형성하는 제2 유전층(21)을 보호한다.
이 홈(25)은 유지전극(31) 측에 형성되는 제1 홈(125)과, 주사전극(32) 측에 형성되는 제2 홈(225)를 포함한다. 제1 홈(125)은 유지전극(31) 측에서 광 투과율을 증대시켜, 유지전극(31)에서 광이 차단되어 저하되는 휘도를 보상한다. 제2 홈(225)은 주사전극(32)에서 광 투과율을 증대시켜, 주사전극(32)에서 광이 차단되어 저하되는 휘도를 보상한다.
이를 보다 구체적으로 설명하면, 유지전극(31) 측의 제1 홈들(125)은 제11, 제13 버스라인들(131, 331) 사이와 제12, 제13 버스라인들(132, 331) 사이에 각각 형성된다.
제13 버스라인(331)을 사이에 두고 양쪽에 제1 홈(125)이 각각 형성된다. 이 제1 홈들(125)은 방전셀(17)에서 발생된 가시광을 전면기판(20)을 통하여 직접 직접 조사되게 하여, 유지전극(31) 측에서 가시광의 투과율을 향상시킨다. 따라서 방전셀(17)의 한 쪽에서 제3 버스라인(331)에 의하여 차단되는 가시광이 보상되어, 휘도가 향상된다.
주사전극(32) 측의 제2 홈들(225)은 제21, 제23 버스라인들(132, 332) 사이와 제22, 제23 버스라인들(232, 332) 사이에 형성된다.
제23 버스라인(332)을 사이에 두고 양쪽에 제2 홈(225)이 각각 형성된다. 이 제2 홈들(225)은 방전셀(17)에서 발생된 가시광을 전면기판(20)을 통하여 직접 직접 조사되게 하여, 주사전극(32) 측에서 가시광의 투과율을 향상시킨다. 따라서 방전셀(17)의 다른 쪽에서 제23 버스라인(332)에 의하여 차단되는 가시광이 보상되어, 휘도가 향상된다.
또한, 유전층(21)에 형성되는 홈(25) 즉, 제1 홈(125) 및 제2 홈(225)은 유지전극(31)과 주사전극(32) 측에서 각각 방전시 벽전하의 생성 및 축적량을 증대시켜 가시광의 세기를 증대시킨다.
한편, 유전층(21)은 유지전극(31)의 제13 버스라인(331)과 주사전극(32)의 제13 버스라인(332)에서 차단되는 가시광의 보상을 최대화하기 위하여, 제13, 제23 버스라인(331, 332)에 마주하는 부분에서 완전히 제거되는 것이 좋다.
그러나 유전층(21)이 완전히 제거되면, 제13, 제23 버스라인(331, 332)은 방전으로 보호받기 어렵다. 따라서 제13, 제23 버스라인(331, 332)을 방전으로 보호할 수 있는 범위 내에서 제13, 제23 버스라인(331, 332)에 마주하는 부분의 유전층(21)은 다른 부분에 비하여 더 얇은 막으로 형성될 수 있다.
편의상, 본 실시예에서 유전층(21)은 동일 두께의 막으로 도시하고 있다. 이와 같이 유전층(21)은 유지전극(31)의 제11, 제12, 제13 버스라인(131, 231, 331) 및 주사전극(32)의 제21, 제22, 제23 버스라인(132, 232, 332)을 덮게 된다(도3, 도4 참조).
따라서 유전층(21)은 유지전극(31)의 제11, 제12, 제13 버스라인(131, 231, 331) 및 제1 쇼트 바아(431)의 측면을 감싸는 제1 테(127)를 형성하여, 전면기판(20)의 내면에 형성된다. 이 제1 테(127)는 제1 홈(125)를 둘러싸는 구조로 형성된다.
또한, 유전층(21)은 주사전극(32)의 제21, 제22, 제23 버스라인(132, 232, 332) 및 제2 쇼트 바아(432)의 측면을 감싸는 제2 테(227)를 형성하여, 전면기판(20)의 내면에 형성된다. 이 제2 테(227)는 제2 홈(225)를 둘러싸는 구조로 형성된다(도4 참조).
유전층(21)이 제1, 제2 홈(125, 225)을 구비하는 경우에도 제1, 제2 테(127, 227)는 유지전극(31) 및 주사전극(32)을 방전으로부터 보호할 수 있다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널에 의하면, 유지전극 및 주사전극을 불투명한 버스라인들로 형성하고, 이 버스라인들 사이의 유전층에 홈을 형성하여, 방전셀에서의 광 균일도를 향상시키는 효과가 있다.
이 버스라인들 중, 유지전극 및 주사전극의 각 중앙 쪽에 위치하는 버스라인에 이웃하는 유전층에 홈을 형성하므로, 버스라인들 사이의 홈에서 광 투과율이 향상되고, 이 버스라인을 덮는 유전층의 홈에 걸리는 전계가 상대적으로 강해지므로 광 세기가 증가된다.
이 방전셀에서, 유지전극 및 주사전극의 중앙 쪽 버스라인은 많은 양의 가시광을 차단하지만, 이 버스라인에 인접하는 홈은 버스라인의 양쪽에서 가시광의 투과율과 가시광의 세기를 증대시킨다. 따라서 방전셀에서의 광 균일도가 향상된다.

Claims (11)

  1. 서로 마주하여 이격 배치되는 제1 기판과 제2 기판;
    상기 제1 기판과 상기 제2 기판 사이에 배치되어 방전셀들을 구획하는 격벽;
    상기 방전셀 내에 형성되는 형광체층;
    상기 제1 기판에서 제1 방향을 따라 길게 형성되는 어드레스전극;
    상기 제2 기판에서 상기 제1 방향과 교차하는 제2 방향을 따라 길게 형성되고 서로 나란하게 배치되는 제1 전극과 제2 전극; 및
    상기 제1 전극과 상기 제2 전극을 덮는 유전층을 포함하며,
    상기 제1 전극 및 제2 전극은,
    각각 상기 제2 기판 상에서 상기 제2 방향을 따라 신장되고 불투명재로 형성되는 복수의 버스라인들을 포함하며,
    상기 유전층은,
    상기 버스라인들 사이에 형성되는 홈을 포함하는 플라즈마 디스플레이 패널.
  2. 제1 항에 있어서,
    상기 홈은,
    상기 복수의 버스라인들 중 상기 제1 전극 및 상기 제2 전극의 각 중앙 쪽에 배치되는 버스라인에 이웃하여 상기 버스라인의 양쪽에 형성되는 플라즈마 디스플레이 패널.
  3. 제2 항에 있어서,
    상기 홈은, 상기 버스라인에 이웃하여 상기 제2 방향으로 길게 형성되는 플라즈마 디스플레이 패널.
  4. 제1 항에 있어서,
    상기 제1 전극 및 상기 제2 전극은,
    각각 상기 방전셀의 외곽 쪽에 배치되는 제1 버스라인, 및
    상기 제1 버스라인과 평행하며 상기 제1 버스라인으로부터 상기 제1 방향을 따라 이격되어 상기 방전셀의 중앙 쪽에 배치되는 제2 버스라인을 포함하는 플라즈마 디스플레이 패널.
  5. 제4 항에 있어서,
    상기 제1 전극 및 상기 제2 전극은
    각각 상기 제1 버스라인과 상기 제2 버스라인 사이에서 상기 제1 방향을 따라 이격 배치되는 제3 버스라인을 포함하는 플라즈마 디스플레이 패널.
  6. 제5 항에 있어서,
    상기 제1 전극 및 상기 제2 전극은,
    각각 상기 방전셀의 중앙 쪽에서 상기 제1 버스라인, 상기 제3 버스라인 및 상기 제2 버스라인을 상기 제1 방향으로 연결하는 쇼트 바아를 포함하는 플라즈마 디스플레이 패널.
  7. 제6 항에 있어서,
    상기 쇼트 바아는 상기 제2 방향으로 쇼트 바아 폭을 형성하며,
    상기 쇼트 바아 폭은,
    상기 제1 버스라인, 상기 제2 버스라인 및 상기 제3 버스라인의 각 버스라인 폭보다 작게 형성되는 플라즈마 디스플레이 패널.
  8. 제5 항에 있어서,
    상기 홈은 상기 제3 버스라인에 이웃하여 상기 제3 라인의 양쪽에 형성되는 플라즈마 디스플레이 패널.
  9. 제5 항에 있어서,
    상기 제3 버스라인은 하나 또는 복수로 형성되는 플라즈마 디스플레이 패널.
  10. 제5 항에 있어서,
    상기 격벽은,
    상기 제1 방향을 따라 형성되는 제1 격벽부재와, 상기 제2 방향을 따라 형성되는 제2 격벽부재를 포함하며,
    상기 제2 격벽부재에 마주하여 상기 제2 기판의 내부 표면에 형성되는 도전성 블랙 스트라이프를 포함하는 플라즈마 디스플레이 패널.
  11. 제1 항에 있어서,
    상기 버스라인은 은(Ag), 백금(Pt), 팔라듐(Pd), 니켈(Ni) 및 구리(Cu) 중 한 가지를 포함하는 플라즈마 디스플레이 패널.
KR1020060126253A 2006-10-18 2006-12-12 플라즈마 디스플레이 패널 KR100823478B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060126253A KR100823478B1 (ko) 2006-12-12 2006-12-12 플라즈마 디스플레이 패널
US11/782,905 US20080094317A1 (en) 2006-10-18 2007-07-25 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060126253A KR100823478B1 (ko) 2006-12-12 2006-12-12 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR100823478B1 true KR100823478B1 (ko) 2008-04-21

Family

ID=39571949

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060126253A KR100823478B1 (ko) 2006-10-18 2006-12-12 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100823478B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030024887A (ko) * 2000-08-18 2003-03-26 마츠시타 덴끼 산교 가부시키가이샤 가스방전패널
KR20050120217A (ko) * 2004-06-18 2005-12-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030024887A (ko) * 2000-08-18 2003-03-26 마츠시타 덴끼 산교 가부시키가이샤 가스방전패널
KR20050120217A (ko) * 2004-06-18 2005-12-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Similar Documents

Publication Publication Date Title
US20080094317A1 (en) Plasma display panel
KR100823478B1 (ko) 플라즈마 디스플레이 패널
KR100971032B1 (ko) 플라즈마 디스플레이 패널
KR20100027942A (ko) 플라즈마 디스플레이 패널
KR100590104B1 (ko) 플라즈마 디스플레이 패널
KR100627318B1 (ko) 플라즈마 디스플레이 패널
KR100927715B1 (ko) 플라즈마 디스플레이 패널
KR20080035120A (ko) 플라즈마 디스플레이 패널
KR100830993B1 (ko) 플라즈마 디스플레이 패널
KR100739600B1 (ko) 플라즈마 디스플레이 패널
KR100766948B1 (ko) 플라즈마 디스플레이 패널
KR20080003590A (ko) 플라즈마 디스플레이 패널
KR20080000866A (ko) 플라즈마 디스플레이 패널
KR20080042280A (ko) 플라즈마 디스플레이 패널
KR100684749B1 (ko) 플라즈마 디스플레이 패널
KR20080038642A (ko) 플라즈마 디스플레이 패널
KR100599779B1 (ko) 플라즈마 디스플레이 패널
KR20080003589A (ko) 플라즈마 디스플레이 패널
KR20080052981A (ko) 플라즈마 디스플레이 패널
KR20080010828A (ko) 플라즈마 디스플레이 패널
KR20070104726A (ko) 플라즈마 디스플레이 패널
KR20080002079A (ko) 플라즈마 디스플레이 패널
KR20080036814A (ko) 플라즈마 디스플레이 패널
KR20080038976A (ko) 플라즈마 디스플레이 패널
KR20080021943A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee