KR20100027942A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20100027942A
KR20100027942A KR1020090021689A KR20090021689A KR20100027942A KR 20100027942 A KR20100027942 A KR 20100027942A KR 1020090021689 A KR1020090021689 A KR 1020090021689A KR 20090021689 A KR20090021689 A KR 20090021689A KR 20100027942 A KR20100027942 A KR 20100027942A
Authority
KR
South Korea
Prior art keywords
electrodes
scan
discharge
electrode
discharge cells
Prior art date
Application number
KR1020090021689A
Other languages
English (en)
Inventor
김태준
정우준
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Publication of KR20100027942A publication Critical patent/KR20100027942A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/326Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/444Means for improving contrast or colour purity, e.g. black matrix or light shielding means

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

향상된 전력 효율과 시감 특성 및 콘트라스트를 가지는 플라즈마 디스플레이 패널. 플라즈마 디스플레이 패널은 제1 기판과 제1 기판과 마주하는 제2 기판을 포함한다. 복수의 격벽들은 제2 기판과 마주하는 제1 기판의 일측 상에 있고, 복수의 방전셀들을 설정한다. 유지전극들과 주사전극들은 제1 기판에 마주하는 제2 기판의 일측 상에 신장하고, 유지전극들 및 주사전극들 각각은 버스전극을 가진다. 주사전극들 중 하나는 유지전극들 중 대응 유지전극과 함께 방전갭을 형성하고, 유지전극들 중 하나는 복수의 방전셀들 사이의 2개 인접 줄들의 방전셀들에 대응하며, 주사전극들 중 하나의 버스전극은 방전갭에 인접한다.
전력효율, 시감특성, 콘트라스트, 방전갭, 버스전극

Description

플라즈마 디스플레이 패널 {PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널(PDP)에 관한 것으로서, 보다 상세하게는 향상된 전력 효율, 시감 특성 및 콘트라스트를 가지는 PDP에 관한 것이다.
PDP는 PDP의 방전셀들 안에서 기체방전들을 통하여 영상들을 구현하는 디스플레이 소자이다. 즉 기체 방전들은 방전셀들 안에서 플라즈마를 발생시키고, 플라즈마는 진공자외선들(VUV: Vacuum Ultra-Violet)을 방사하며, 진공자외선들은 방전셀들 안에서 형광체들을 여기시킨다. 형광체들은 여기된 상태에서 안정화되면서 적색(R), 녹색(G) 및 청색(B)의 가시광을 발생시킨다.
일례를 들면, 교류형(AC) PDP는 배면기판과 전면기판 사이에 격벽을 구비함으로써 형성되는 방전셀들을 가진다. 어드레스 전극들은 방전셀에 대응하도록 배면기판에 제공되고, 표시전극들(예를 들면, 유지전극들 및 주사전극들)은 어드레스전극들에 마주하는 전면기판의 일측에 형성된다. 유지전극들 및 주사전극들은 투명전극과 불투명의 버스전극으로 각각 형성된다.
방전셀들은 표시전극들과 격벽들에 의하여 설정될 수 있다. 예를 들면, PDP가 사각 격벽 구조를 가질 때, 사각 방전셀들은 세로 격벽부재들과 세로 격벽부재 들에 교차하는 가로 격벽부재들의 교차 경계로 형성된다. 사각 격벽 구조에서, 표시전극들은 사각 방전셀들의 방전 공간들과 오버랩 된다. 따라서 넓은 방전 공간이 확보되고, 이는 1방전 당 높은 휘도 출력과, 큰 방전 마진을 유도하지만 표시전극들의 버스전극들 때문에 PDP의 개구율을 줄이며, 따라서 방전에 의하여 발생되는 가시광의 이용 효율을 낮춘다. 방전 공간이 넓은 경우, 사용 시간이 증가할 때, 방전 시간 릴레이는 증가하지 않을 수 있다.
다른 예를 들면, 이중 격벽 구조를 가지는 PDP에서, 가로 격벽부재들은 이중으로 형성되어, 방전셀들 사이에 한 방향으로 비방전 공간을 형성한다. 이중 격벽 구조에서 표시전극들은 격벽들과 오버랩 설치된다. 즉 표시전극들의 버스전극들은 격벽들에 오버랩 배치된다. 따라서 PDP의 개구율이 증가되지만, 방전 공간이 감소되어, 이중 격벽 구조는 더 작은 방전 마진, 방전 시간 딜레이의 증가, 및 1방전 당 저 휘도 출력을 유도한다.
일반적으로, 휘도 효율에 대하여, 풀 화이트(Full White) 영상과 같이 큰 방전 로드를 가지는 PDP의 영역에서, 이중 격벽 구조는 사각 격벽 구조보다 유리하지만. 동영상 조건인, 일례로서, 10-30% 로드에서는 이중 격벽 구조는 사각 격벽 구조보다 불리하다. 왜냐하면, 동일 휘도를 내기 위하여, 이중 격벽 구조에서 서스테인 펄스의 개수는 사각 격벽 구조의 서스테인 펄스의 개수보다 더 높아야 하고, 이로 인하여 무효 소비전력이 증가되기 때문이다.
본 발명의 일 실시예는 무효 소비전력을 줄임으로써 향상된 효율을 가지는 플라즈마 디스플레이 패널을 제공한다.
또한 본 발명의 일 실시예는 플라즈마 디스플레이 패널의 블랙 부분을 대칭적으로 배치함으로써 향상된 시감 특성 및 콘트라스트를 가지는 플라즈마 디스플레이 패널을 제공한다.
본 발명의 일 실시예에 따르면, 플라즈마 디스플레이 패널은 제1 기판, 상기 제1 기판과 마주하는 제2 기판, 상기 제2 기판과 마주하는 상기 제1 기판의 일측 상에 있고 복수의 방전셀들을 설정하는 복수의 격벽들, 및 상기 제1 기판과 마주하는 상기 제2 기판의 일측 상에 신장하는 유지전극들과 주사전극들을 포함한다. 상기 유지전극들과 상기 주사전극들의 각각은 버스전극을 가진다. 상기 주사전극들 중 하나는 상기 유지전극들 중 대응하는 하나와 방전갭을 형성한다. 상기 유지전극들 중 하나는 상기 복수의 방전셀들 사이에서 2개 인접 줄들의 방전셀들에 대응하고, 상기 주사전극들 중 하나의 상기 버스전극은 상기 방전갭에 인접한다.
상기 주사전극들 중 제1 주사전극은 상기 2개 인접 줄들의 방전셀들 중 제1 줄의 방전셀들에 대응할 수 있고, 상기 제1 주사전극의 상기 버스전극은 상기 제1 줄의 방전셀들의 방전 영역에 오버랩 할 수 있다.
상기 주사전극들 중 제2 주사전극은 상기 2개 인접 줄들의 방전셀들 중 제2 줄의 방전셀들에 대응할 수 있고, 상기 제2 주사전극의 상기 버스전극은 상기 제2 줄의 방전셀들의 방전 영역에 오버랩 할 수 있다.
상기 플라즈마 디스플레이 패널은, 상기 제1 기판에 마주하는 상기 제2 기판 상에 신장하고, 상기 주사전극들 및 상기 유기전극들과 실질적으로 평행한 복수의 블랙 스트라이프들을 더 포함할 수 있다. 상기 제1 주사전극, 상기 제2 주사전극 및 상기 유지전극들 중 하나는 상기 복수의 블랙 스트라이프들 중 2개 대응 블랙 스트라이프들 사이에서 실질적으로 평행하게 신장할 수 있다.
상기 복수의 블랙 스트라이프들은 전도성 물질을 포함할 수 있다.
상기 전도성 물질은 Cr-Cu-Cr 및 Ag를 포함하는 그룹으로부터 선택되는 물질을 포함할 수 있다.
상기 복수의 블랙 스트라이프들 각각은 상기 격벽들 중 대응 격벽에 오버랩 할 수 있다.
상기 복수의 블랙 스트라이프들과 상기 주사전극들의 상기 버스전극들은 상기 주사전극들과 함께 방전갭들을 형성하는 상기 유지전극들 중 대응 유지전극의 상기 버스전극에 대하여 대칭적으로 배치될 수 있다.
상기 복수의 블랙 스트라이프들, 상기 주사전극들의 상기 버스전극들 및 상기 유지전극들의 상기 버스전극들은 실질적으로 균등하게 서로 이격될 수 있다.
본 발명의 다른 실시예에 따르면, 플라즈마 디스플레이 패널은 제1 기판, 상기 제1 기판과 마주하는 제2 기판, 상기 제2 기판과 마주하는 상기 제1 기판의 일측 상에 있고 복수의 방전셀들을 설정하는 복수의 격벽들, 및 상기 제1 기판과 마주하는 상기 제2 기판의 일측 상에 신장하는 블랙 스트라이프들, 제1 전극들 및 제2 전극들을 포함한다. 상기 제1 전극들과 상기 제2 전극들 각각은 버스전극을 가진 다. 상기 제1 전극들 중 하나는 상기 제2 전극들 중 2개 대응 제2 전극들과 함께 방전갭을 형성한다. 상기 블랙 스트라이프들과 상기 2개 대응 제2 전극들의 상기 버스전극들은 상기 2개 대응 제2 전극들과 함께 상기 방전갭들을 형성하는 상기 제1 전극들 중 하나의 상기 버스전극에 대하여 대칭적으로 배치된다.
상기 블랙 스트라이프들, 상기 제1 전극들의 상기 버스전극들 및 상기 제2 전극들의 상기 버스전극들은 실질적으로 균등하게 서로 이격될 수 있다.
상기 블랙 스트라이프들 각각은 상기 격벽들 중 대응 격벽과 오버랩 할 수 있다.
상기 제1 전극들 각각은 상기 복수의 방전셀들 중 2개 인접 줄들에 대응할 수 있고, 상기 제2 전극들 각각은 상기 복수의 방전셀들 중 한 줄에 대응할 수 있다.
상기 제1 전극들 중 하나와 상기 제2 전극들 중 2개는 상기 복수의 블랙 스트라이프들 중 2개 대응 블랙 스프라이프들 사이에 신장할 수 있다.
상기 제1 전극들 중 하나는 상기 제2 전극들 중 2개 사이에 신장할 수 있다.
상기 제1 전극들의 상기 버스전극들 각각은 상기 격벽들 중 대응 격벽에 오버랩 할 수 있다.
상기 제2 전극들의 상기 버스전극들 각각은 상기 격벽들 중 2개 대응 격벽들 사이의 방전 영역에 오버랩 할 수 있다.
상기 제1 전극들 중 하나는 상기 제2 전극들 중 2개와 방전을 수행하도록 배치될 수 있다.
상기 제2 전극들 중 상기 2개는 상기 제1 전극들 중 하나의 반대측들 상에 있을 수 있다.
본 발명의 일 실시예에 따르면, 플라즈마 디스플레이 장치는 샤시 베이스, 주사 신호들을 인가하고 샤시 베이스의 제1 면에 있는 주사 드라이버, 유지 신호들을 인가하고 상기 샤시 베이스의 상기 제1 면에 있는 유지 드라이버, 및 상기 샤시 베이스의 제2 면에 있는 플라즈마 디스플레이 패널을 포함한다. 상기 플라즈마 디스플레이 패널은, 제1 기판, 상기 제1 기판과 마주하는 제2 기판, 상기 제2 기판과 마주하는 상기 제1 기판의 일측 상에 있고 복수의 방전셀들을 설정하는 복수의 격벽들, 및 상기 제1 기판과 마주하는 상기 제2 기판의 일측 상에 신장하는 유지전극들 및 주사전극들을 포함한다. 상기 유지전극들과 상기 주사전극들 각각은 버스전극을 포함한다. 상기 주사전극들 중 하나는 상기 유지전극들 중 대응 유지전극과 함께 방전갭을 형성한다. 상기 주사전극들은 상기 주사 신호들을 받도록 형성되고, 상기 유지전극들은 상기 유지 신호들을 받도록 형성된다. 상기 유지전극들 중 하나의 유지전극은 상기 복수의 방전셀들 사이의 2개 인접 줄들의 방전셀들에 대응하고, 상기 주사전극들 중 하나의 상기 버스전극은 상기 방전갭에 인접한다.
상기 주사전극들 중 상기 제1 주사전극은 상기 2개 인접 줄들의 방전셀들 중 제1 줄의 방전셀들에 대응할 수 있고, 상기 제1 주사전극의 상기 버스전극은 상기 제1 줄의 방전셀들의 방전 영역에 오버랩 할 수 있다.
상기 주사전극들 중 상기 제2 주사전극은 상기 2개 인접 줄들의 방전셀들 중 제2 줄의 방전셀들에 대응할 수 있고, 상기 제2 주사전극의 상기 버스전극은 상기 제2 줄의 방전셀들의 방전 영역에 오버랩 할 수 있다.
상기 플라즈마 디스플레이 패널은 상기 제1 기판과 마주하는 상기 제2 기판의 일측 상에 신장하고, 상기 주사전극들 및 상기 유지전극들과 실질적으로 평행한 복수의 블랙 스트라이프들을 더 포함할 수 있다. 상기 제1 주사전극, 상기 제2 주사전극 및 상기 유지전극은 상기 복수의 블랙 스트라이프들 중 2개 대응 블랙 스트라이프들 사이에서 평행하게 신장할 수 있다.
상기 복수의 블랙 스트라이프들은 전도성 물질을 포함할 수 있다.
상기 전도성 물질은 Cr-Cu-Cr 및 Ag를 포함하는 그룹으로부터 선택되는 물질을 포함할 수 있다.
상기 복수의 블랙 스트라이프들 각각은 상기 격벽들 중 대응 격벽에 오버랩 할 수 있다.
이와 같이 본 발명의 일 실시예에 따르면, 사각 격벽 구조에서 한 방향으로 이웃하는 1쌍의 방전셀에 대하여, 주사전극, 유지전극, 유지전극 및 주사전극을 배치하므로 1쌍의 방전셀 사이에서 정전 용량이 저감되므로 무효 소비전력이 저감된다. 따라서 효율이 향상된다.
사각 격벽 구조에서 y축 방향으로 이웃하는 1쌍의 방전셀에 대하여 중앙 격벽부재에 유지전극의 버스전극을 배치하며, 유지전극의 버스전극을 중심으로 하여, 주사전극의 버스전극을 1쌍 방전셀의 각 중앙에 배치하고, 전도성 블랙 스트라이프를 외측의 격벽부재에 각각 배치하므로 넓은 방전 공간이 확보되므로 휘도가 향상 되며, 방전 마진이 커지고, 사용 시간에 따라 방전 딜레이가 증가하지 않으며, 또한 블랙 부분 즉, 버스전극 및 전도성 블랙 스트라이프가 대칭 배치되므로 시감 특성 및 콘트라스트가 향상된다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널(PDP)의 분해 사시 상태를 도시한 개념도이고, 도2는 도1의 Ⅱ-Ⅱ선에 따라 자른 PDP의 단면 상태를 도시하는 개념도이다.
도1 및 도2를 참조하면, 일 실시예에 따른 PDP(1)는 배면기판(10), 배면기판(10)과 간격을 유지하면서 마주하는 전면기판(20) 및 배면기판(10)과 전면기판(20) 사이에 배치되는 격벽들(30)을 포함한다.
격벽(30)은 배면기판(10)과 전면기판(20) 사이 공간을 구획함으로써, 복수의 방전셀들(17)을 형성한다. 방전셀들(17) 각각은 형광체층(19)을 포함하고, 방전가스로, 예를 들면, 네온(Ne)과 제논(Xe)의 혼합물을 포함하는 가스로 충전된다.
방전셀들(17) 안에서, 방전가스는 여기되어 기체방전들을 일으켜 진공자외선 을 발생시키며, 방전셀들(17) 안에서 형광체층(19)은 진공자외선에 의하여 여기되고, 안정되면서 적색(R), 녹색(G) 및/또는 청색(B)의 가시광을 방출한다. 기체방전들을 일으키기 위하여, 어드레스전극들(11)과 표시전극들(40)은 방전셀들(17) 안에서 가스 방전들을 일으키도록 방전 전압을 인가한다.
도1에 도시된 일례로서, 어드레스전극들(11)은 배면기판(10)의 내표면에 y축 방향을 따라 신장(伸長)하여 형성되고, 각각의 어드레스전극들(11)은 y축 방향에서 방전셀들(17)의 열에 대응한다. 어드레스전극들(11)은 서로 평행하게 신장하고, 각각 방전셀들(17)의 줄들에 대응하며, 줄들은 x축 방향으로 인접한다.
제1 유전층(13)은 배면기판(10)의 내표면과 어드레스전극들(11)을 덮는다. 제1 유전층(13)은 방전시, 양이온 또는 전자가 어드레스전극들(11)에 직접 충돌하는 것을 차단하여, 기체방전들로부터 어드레스전극들(11)을 보호한다. 또한 제1 유전층(13)은 벽전하 형성 및 축적될 수 있는 장소를 제공하여, 적절하게 저전압에 의한 어드레스 방전을 가능하게 한다.
어드레스전극들(11)은 배면기판(10)에 배치되므로 전면기판(20)을 통한 가시광의 투과를 방해하지 않는다. 따라서 어드레스전극들(11)은 불투명한 전극 즉, 우수한 통전성을 가지는 은(Ag) 전극들과 같은 금속 전극들로 형성될 수 있다.
격벽(30)은 배면기판(10)의 제1 유전층(13) 상에 배치되어 기판들(10, 20) 사이 공간을 구획하여 방전셀들(17)을 형성한다. 예를 들면, 격벽(30)은 y축 방향으로 신장 형성되는 제1 격벽부재들(31)과, x축 방향으로 신장 형성되는 제2 격벽부재들(32)을 포함하며, 그리고 제2 격벽부재들(32)은 제1 격벽부재들(31) 사이에 서 y축 방향을 따라 간격을 두고 서로 이격 배치되고, 제1 격벽부재들(31)과 교차한다.
즉 제1 격벽부재들(31)은 x축 방향에서 서로 인접하는 방전셀들(17)의 경계들을 구획하고, 제2 격벽부재들(32)은 y축 방향에서 서로 인접하는 방전셀들(17)의 경계들을 구획한다. 따라서 사각 격벽 구조에서, 방전셀들(17)은 매트릭스(matrix) 구조가진다.
일례로서, 형광체층(19)은 제1 격벽부재들(31)의 측벽들과 제2 격벽부재들(32)의 측벽 그리고 제1 격벽부재들(31)과 제2 격벽부재들(32)로 둘러싸인 제1 유전층(13)의 표면에 형광체 페이스트를 도포함으로써 형성된다. 또한 도포된 형광체층(19)은 건조 및 소성된다.
일 실시예에서, y축 방향으로 신장하는 방전셀들(17)의 줄에 형성되는 형광체층(19)은 동일 색상의 가시광을 발생시키는 형광체로 형성된다. 또한 x축 방향에서 방전셀들(17)의 줄에 형성되는 형광체층들(19)은 적색(R), 녹색(G) 및 청색(B)의 가시광을 발생시키는 형광체들로 형성된다. 예를 들면, 적색(R), 녹색G) 및 청색(B)의 가시광을 발생시키는 형광체들로 형성되는 형광체층들(19)은 x축 방향을 따라 반복되는 R, G 및 B 패턴을 가질 수 있다.
표시전극(40)은 유지전극(41) 및 주사전극(42)을 포함한다. 유지전극(41)과 주사전극(42)은 방전셀들(17)에 대응하도록 전면기판(20)의 내표면 상에 형성된다. 유지전극(41)과 주사전극(42)은 방전셀들(17) 각각에서 기체방전을 일으킬 수 있도록 방전셀(17)에 대응하는 면방전 구조를 형성하며, 구동전압들은 유지전극들(41) 과 주사전극들(42)에 인가되어, 방전셀들(17)에서 가스 방전을 유도한다.
도3은 도1에서 PDP의 격벽들과 표시전극들의 배치 관계를 나타내는 평면 상태를 도시하는 개념도이다. 도3을 참조하면, 유지전극들(41) 및 주사전극들(42)은 x축을 따라 서로 평행하게 신장하고, 어드레스전극들(11)과 교차한다(도1 및 도2에 도시). 유지전극들(41)은 각각 방전들을 일으키는 투명전극(41a)과, 투명전극(41a)에 전압 신호들을 인가하는 버스전극(41b을 포함한다. 주사전극들(42)은 각각 방전들을 일으키는 투명전극(42a)과, 투명전극(42a)에 전압 신호들을 인가하는 버스전극(42b)을 포함한다.
투명전극들(41a, 42a)은 방전셀들(17)의 중앙을 실질적으로 오버랩핑 하여 방전갭(DG)을 형성하며, 그리고 투명전극들(41a, 42a)은 방전셀(17)의 충분한 개구율 확보를 제공하기 위하여 투명재(일례로서 ITO: Indium Tin Oxide)로 형성된다. 버스전극들(41b, 42b)은 투명전극들(41a, 42a) 위에 형성되어, 각각 투명전극들(41a, 42a)에 전압 신호들을 인가하며, 충분히 높은 전기적인 전도성을 확보하기 위하여, 예를 들면, 금속재로 형성된다.
예를 들면, 버스전극들(41b, 42b)은 블랙 레이어(미도시)와 화이트 레이어(미도시)을 포함하는 2층 구조로 형성되며, 블랙 레이어는 전면기판(20)의 외측에서 보여지도록 반대측 전면기판(20)의 내표면에 배치된다. 따라서 전면기판(20)의 외측에서 보면, 버스전극들(41b, 42b)은 블랙 부분들로 나타난다.
이하에서 격벽(30)에 대한 유지전극(41) 및 주사전극(42)의 배치 관계에 대하여 설명한다. 또한, 제2 격벽부재들(32)에 대한 투명전극들(41a, 42a) 및 버스전 극들(41b, 42b)의 배치 관계에 대한 설명이다.
격벽들(30)에 대한 유지전극들(41) 및 주사전극들(42)의 배치 관계를 보면, 방전셀들(17)은 y축 방향으로 연결되는 쌍들로 배치되고, 각 쌍은 y축 방향을 따라 반복한다. 설명의 편의를 위하여, y축 방향으로 연결되어 제1 방전셀(117)과 제2 방전셀(217)을 포함하는 단지 1쌍의 방전셀들(17)이 설명될 것이다.
유지전극들(41)은 연결되는 방전셀들(17)(예를 들면, 제1 방전셀(117)과 제2 방전셀(217))의 인접한 쌍들 사이의 중심들에 배치되는 제2 격벽부재들(32)에 오버랩되어 배치된다. 따라서 제1 방전셀(117)의 유지전극(41)과 제2 방전셀(217)의 유지전극(41)은 서로 인접한다.
일 실시예에서, 제1 방전셀(117)과 제2 방전셀(217)의 유지전극들(41)은 단일 전극으로 연결 및/또는 형성될 수 있다.
제1 방전셀(117)과 제2 방전셀(217)은 다른 주사전극들(42)을 제공받고, 다른 주사전극들(42) 사이에 배치되는 유지전극(41)과 상호 작용함으로써, 제1 방전셀(117)과 제2 방전셀(217)에서 방전들을 발생시키기는 주사전극들(41) 및 유지전극들(42)을 제공한다.
제1 방전셀(117)과 제2 방전셀(217)에서, 전극들은 주사전극(42) 유지전극(41) 유지전극(41) 및 주사전극(42)의 순서로 배치되며, 중앙에 배치되는 2개의 유지전극들(41)은 서로 연결될 수 있다. 일 실시예에서, 2개의 유지전극들(41)은 단일 전극으로 형성될 수 있다. 동일 전압 신호가 인가되는 유지전극들(41)은 제1 방전셀(117)과 제2 방전셀(217) 사이의 방전셀들(17)의 측면에 배치되므로 정전용량(또 는 전기용량)이 감소된다. 따라서 무효 소비전력이 저감되고, 또한 효율이 향상된다.
유지전극(41)과 주사전극(42)의 배치는 이하에서 더 구체적으로 설명될 것이다. 유지전극들(41)의 투명전극들(41a)은 신장하여, 1쌍의 연결된 방전셀들(17) 사이의 제2 격벽부재(32) 에 오버랩 된다. 예를 들면, 제1 방전셀(117)과 제2 방전셀(217)에서, 투명전극들(51a) 각각은 제1, 제2 방전셀들(117, 217) 각각의 중심들을 향하는 방향으로 전극 폭(W411, W412)을 가지며, 투명전극들(41a)은 x축 방향으로 신장 형성된다. 즉 투명전극(41a)은 제1 방전셀(117)에 대응하는 제1 투명전극(141a)과 제2 방전셀(217)에 대응하는 제2 투명전극(241a)으로 포함한다. 또한 투명전극, 즉 제1, 제2 투명전극들(141a, 241a)은 제1, 제2 방전셀(117, 217)에 각각 대응하는 돌출 전극들(미도시)로 형성될 수 있다.
제1, 제2 방전셀들(117, 217)에서, 유지전극들(41)의 버스전극들(41b)은 제2 격벽부재(32)에 오버랩되도록 투명전극들(51a) 상에 배치된다. 제2 격벽부재(32)는 제1, 제2 방전셀들(117, 217) 사이에 배치되고, 버스전극들(41b)은 x축 방향으로 신장한다. 버스전극들(41b)에 인가되는 전압 신호는 제1 투명전극(141a)과 제2 투명전극(241a)에 인가된다. 버스전극들(41b)이 제2 격벽부재(32)에 오버랩 되어 배치되므로 방전셀들(17)의 개구율 및 휘도를 감소 없이 콘트라스트가 향상될 수 있다.
제1, 제2 방전셀들(117, 217)에 사용되는 유지전극들(41)의 버스전극들(41b)은 서로 인접하거나 또는 단일 전극으로 형성되므로 넓은 선폭, 이로 인하여, 감소되 는 선 저항을 제공한다. 따라서 유지 펄스가 유지전극들(41)에 인가될 때, 전압 강하가 최소화 또는 감소되고, 방전 마진이 증대된다.
유지전극들(41)의 버스전극들(41b)은 방전갭들(DG)로부터 먼 곳들에 위치된다. 버스전극들(41b)은 제1 방전셀(117)과 제2 방전셀(217)에 대하여, 예를 들면, 도3에 도시한 바와 같이 동일한 폭(즉, W411b=W412b)을 가질 수 있고, 또는 서로 다른 폭들(즉, W411b≠W412b)로 형성될 수도 있다(미도시).
주사전극들(42)은 제1 방전셀(117)과 제2 방전셀(217) 각각의 방전 영역들에 배치되며, 제1 방전셀(117)에 대하여 먼저 설명될 것이다. 제1 방전셀(117)의 주사전극(42)에 대하여, 투명전극(42a)은 유지전극(41)의 제1 투명전극(141a)과의 사이에 방전갭(DG)을 형성하도록 제1 투명전극(141a)과 y축 방향으로 이격되어, 제1 방전셀(117)의 방전 영역의 일부를 오버랩 하여 형성된다. 투명전극(42a)은 유지전극(41)의 제1 투명전극(141a)의 폭(W411)에 대응하는 폭(W42)을 가지며, x축 방향으로 신장 형성된다. 일 실시예에서, 주사전극(42)의 투명전극(42a)은 제1, 제2 방전셀들(117, 217)(미도시)에 각각 대응하는 돌출 전극들로 형성될 수 있다.
제1 방전셀(117)의 주사전극(42)에 대하여, 버스전극(42b)은 투명전극(42a)의 일측을 따라 신장하고, 투명전극(42a)은 방전 갭(DG)을 형성하며 실질적으로 제1 방전셀(117)의 방전 영역의 중앙부에 오버랩 된다. 또한, 버스전극(42b)은 x축 방향으로 신장 형성된다. 버스전극(42b)에 인가되는 전압 신호는 투명전극(42a)에 인가된다. 버스전극(42b)은 제1 방전셀(117)의 방전 영역의 중앙부에 오버랩 되므로 제1 방전셀(117)의 개구율 및 휘도는 저하될 수 있다. 그러나 제1 방전셀(117)은 제1 격벽부재들(31)과 제2 격벽부재들(32)에 의하여 설정되는 사각 격벽 구조를 가지므로 제1 방전셀(117)은 이중 격벽 구조에 비하여 넓은 방전 공간을 가지며, 이로 인하여 1방전 당 높은 휘도를 구현한다.
제2 방전셀(217)에 대응하는 주사전극(42)의 투명전극(42a)은 유지전극(41)의 제2 투명전극(241a)과의 사이에 방전갭(DG)을 형성하도록 제2 투명전극(241a)과 y축 방향으로 이격되어, 제2 방전셀(217)의 방전 영역의 일부에 오버랩 된다. 투명전극(42a)은 유지전극(41)의 제2 투명전극(241a)의 폭(W412)에 대응하는 폭(W42)을 가지며, x축 방향으로 신장 형성된다.
주사전극(42)의 버스전극(42b)은 투명전극(42a)의 일측을 따라 신장하고, 투명전극(42a)은 방전 갭(DG)을 형성하며 실질적으로 제2 방전셀(217)의 방전 영역의 중앙부에 오버랩 된다. 또한, 버스전극(42b)은 x축 방향으로 신장 형성된다. 버스전극(42b)에 인가되는 전압 신호는 투명전극(42a)에 인가된다. 버스전극(42b)은 제2 방전셀(217) 방전 영역에 오버랩되므로 제2 방전셀(217)의 개구율 및 휘도는 저하될 수 있다. 그러나 제2 방전셀(217)은 제1 격벽부재들(31)과 제2 격벽부재들(32)에 의한 사각 격벽 구조를 가지므로 제2 방전셀(217)은 이중 격벽 구조에 비하여 넓은 방전 공간을 가지며, 이로 인하여, 1방전 당 높은 휘도를 구현한다.
유지전극(41)과 달리, 각 주사전극들(42)은 전체 폭으로 방전셀(17)에 대응하는 방전 영역을 오버랩 하므로 어드레스 전극(11)은 주사전극들(41)과의 사이에 많은 방전 경로를 형성하므로 저전압에 의한 어드레스 방전을 가능하게 하며, 이로 인하여, 어드레스 전압 마진을 증가시킨다. 각 주사전극들(42)의 버스전극들(42b) 은 방전갭(DG)에 인접하는 투명전극들(42a)의 대응부의 측면을 따라 신장하므로, 투명전극들(42a)에서 전압 강하를 최소화한다.
즉 주사전극들(42)의 전체 폭은 방전셀(17)의 방전 영역을 오버랩 하고, 각 버스전극들(42b)은 방전갭(DG)에 대응하여 인접한다. 따라서, 어드레스 전압이 낮아질 수 있으며, PDP의 장시간 사용에 따라 발생될 수 있는 어드레스 방전 딜레이가 방지되거나 줄어들 수 있다. 따라서, 제1 방전셀(117)과 제2 방전셀(217)에 관하여, 표시전극들(40)은 주사전극(42), 유지전극(41), 유지전극(41) 및 주사전극(42)의 순서로 배치된다. 결과적으로, 이 전극 배치는 y축 방향으로 서로 이웃하는 제1, 제2 방전셀들(117, 217) 사이에서 정전 용량을 저감시킨다. 또한, 무효 소비전력이 저감될 수 있다. 제1 격벽부재(31) 및 제2 격벽부재(32)는 사각 격벽 구조로 형성되어, 제1 방전셀(117)과 제2 방전셀(217)과 같은 방전셀들에서 넓은 방전 공간을 제공한다. 이에 따라 1방전 당 휘도가 향상된다.
또한, 전도성 블랙 스트라이프(43)는 y축 방향으로 연결되는 방전셀들(17) 쌍들, 예를 들면, 제1, 제2 방전셀들(117, 217)의 외측벽들을 설정하는 제2 격벽부재들(32)에 대응하도록 전면기판(20)의 내표면에 형성된다. 즉 각 전도성 블랙 스트라이프들(43)은 대응하는 제2 격벽부재(32)의 폭에 대응하는 폭을 가지고, x축 방향으로 신장 형성되므로, 방전셀들(17)의 개구율 및 휘도를 방해하지 않으면서 외광을 흡수한다. 따라서 콘트라스트 특성이 향상된다. 또한 전도성 블랙 스트라이프(미도시)는 유지전극(41)의 버스전극(41b) 상에 더 형성될 수도 있다.
또한, 전도성 블랙 스트라이프(43)는 전도성 버스전극들(41b, 42b)을 형성하 는 공정과 동일한 공정으로 형성될 수 있으므로 비전도성으로 형성하는 경우와 비교할 때, 추가적인 공정이 필요 없다. 따라서 제조 비용이 절감될 수 있다.
주사전극들(42)의 투명전극들(42a) 각각의 전체 폭이 제1, 제2 방전셀들(117, 217)과 같은 대응 방전셀들(17)의 방전 영역을 실질적으로 오버랩 하기 때문에, 버스전극들(42b)은 투명전극들(42a) 상에 배치되고, 전도성 블랙 스트라이프들(43)은 제1, 제2 방전셀들(117, 217)과 같은 y축 방향으로 연결된 방전셀들 쌍의 외측벽들을 형성하는 제2 격벽부재들(32)을 오버랩 하도록 형성될 수 있다.
또한, 예를 들면, 제1, 제2 방전셀들(117, 217)의 쌍에서, 버스전극들(41b, 42b) 및 전도성 블랙 스트라이프들(43)은 블랙 부분들이다. 유지전극들(41)의 각 버스전극들(41b)은 y축에서 인접하는 연결된 방전셀들(17)의 대응 쌍 사이에서 제2 격벽부재(32)를 오버랩 하여 신장하고, 주사전극들(42)의 버스전극들(42b)과 전도성 블랙 스트라이프들(43)은 대응 버스전극들(41b)에 대하여 대칭으로 배치되며, 이로 인하여 시감 특성을 향상시킨다.
도4는 다양한 전극 배치들에 따른 무효 소비전력 비율들을 나타내는 그래프이다. 도4를 참조하면, 본 발명의 실시예 즉, 주사전극(42), 유지전극(41), 유지전극(41) 및 주사전극(42)의 배치 순서는 실험예 1과 실험예 2에서 사각 격벽 구조에 적용되었고, 주사전극, 유지전극, 주사전극 및 유지전극의 배치 순서는 비교예 1과 비교예 2에서 사각 격벽 구조에 적용하였다.
실험예 1 및 2의 무효 소비전력 비율들이 대략 1일 때, 비교예 1 및 2의 무효 소비전력 비율들은 1.5 이상이다. 따라서 실험예들의 무효 소비전력 비율들이 비교예들에 비하여, 약 30% 저감된다. 무효 소비전력이 저감됨에 따라 효율이 향상된다.
도5는 PDP의 사용 시간에 따른 어드레스 전압들을 나타내는 그래프이다. 도5를 참조하면, 사용 시간 증가시, 비교예들 1 및 2에서 어드레스 전압이 증가되는 데 비하여, 실험예들 1 및 2에서 어드레스 전압이 대체로 일정한 수준에 유지된다.
즉, 본 발명의 실시예에 따르면, 사용 시간이 증가될 때, 어드레스 방전을 위한 어드레스 전압이 크게 변화되지 않으며, 따라서 어드레스 방전에 대한 큰 방전 마진이 얻어질 수 있다.
도6은 PDP의 사용 시간에 따른 어드레스 방전 딜레이들을 나타내는 그래프이다. 도6을 참조하면, 사용 시간 증가시, 비교예 1 및 2에서 어드레스 방전 딜레이는 서서히 증가한 후 급격히 증가하는데 비하여, 실험예 1 및 2에서 어드레스 방전 딜레이는 실질적으로 일정한 수준에 유지된다.
다시 도1 내지 도2를 참조하면, 제2 유전층(21)은 전면기판(20)의 내표면과 유지전극들(41)과 주사전극들(42) 및 전도성 블랙 스트라이프들(43)을 덮는다. 제2 유전층(21)은 방전시 발생되는 양이온 또는 및 전자로부터 유지전극(41)과 주사전극(42)을 보호하며, 방전을 위한 벽전하의 형성 및 축적 장소를 제공한다.
보호막(23)은 제2 유전층(21)을 덮는다. 예를 들면, 보호막(23)은 보호막(23)을 통하여 가시광을 투과시키는 투명한 MgO로 형성되어, 방전시 발생되는 양이온 또는 전자로부터 제2 유전층(21)을 보호하며, 방전시 이차전자방출계수를 증가시킨다.
예를 들어, 플라즈마 디스플레이 패널(1)의 구동을 설명하면, 리셋 기간에서는 주사전극(42)에 인가되는 리셋 펄스에 의하여 리셋 방전이 일어난다. 리셋 기간에 이어지는 스캔 기간에서는 주사전극들(42)에 인가되는 스캔 펄스들과 어드레스전극들(11)에 인가되는 어드레스 펄스들에 의하여 어드레스 방전들이 일어난다. 그 후, 유지 기간에서는 유지전극(41)과 주사전극(42)에 인가되는 유지 펄스들에 의하여 유지 방전들이 일어난다.
유지전극들(41)과 주사전극들(42)은 유지 방전들에 필요한 유지 펄스들을 인가하는 전극의 역할을 한다. 주사전극들(42)은 리셋 펄스들 및 스캔 펄스들을 인가하는 전극의 역할을 한다. 어드레스전극들(11)은 어드레스 펄스들을 인가하는 전극의 역할을 한다.
그러나 유지전극들(41), 주사전극들(42) 및 어드레스전극들(11)은 각각에 인가되는 전압들의 파형들에 따라 그 역할들을 달리할 수 있으므로 본 발명은 전극들의 상기 역할들에 한정되지 않는다.
도7은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 장치의 분해 사시 상태를 도시하는 개념도이다.
도7에 도시된 바와 같이, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널(PDP)(1) 및 일면에 PDP(1)를 지지하고 다른 일면에 구동 회로 보드들(3)을 설치하는 샤시 베이스(5)를 포함한다.
구동 회로 보드들(3)은 유지전극들(41)과 주사전극들(42) 각각에 유지 신호들과 주사 신호들을 인가하는 유지 드라이버(411)와 주사 드라이버(421)를 포함한 다.
샤시 베이스(5)는 프레스물(pressed material)로 형성된다. 구동 회로 보드들(41)을 설치하는 복수의 보스들(7)은 샤시 베이스(5)의 일측에 제공된다. 보강부재(9)는 x 및/또는 y 방향들에서, 강성을 증가하도록 샤시 베이스(5)에 더 제공될 수 있다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
도1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널(PDP)의 분해 사시 상태를 도시하는 개념도이다.
도2는 도1의 Ⅱ-Ⅱ선에 따라 자른 PDP의 단면 상태를 도시하는 개념도이다.
도3은 도1에서 PDP의 격벽들과 표시전극들의 배치 관계를 나타내는 평면 상태를 도시하는 개념도이다.
도4는 다양한 전극 배치들에 따른 무효 소비전력 비율들을 나타내는 그래프이다.
도5는 사용 시간에 따른 다양한 전극 배치들의 어드레스 전압들을 나타내는 그래프이다.
도6은 사용 시간에 따른 다양한 전극 배치들의 어드레스 방전 딜레이들을 나타내는 그래프이다.
도7은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 장치의 분해 사시 상태를 도시하는 개념도이다.
<도면의 주요 부분에 대한 부호의 설명>
1 : 플라즈마 디스플레이 패널 10 : 배면기판
20 : 전면기판 30 : 격벽
40 : 표시전극 11 : 어드레스전극
13, 21 : 제1, 제2 유전층 17 : 방전셀
117, 217 : 제1, 제2 방전셀 19 : 형광체층
23 : 보호막 31, 32 : 제1, 제2 격벽부재
41 : 유지전극 42 : 주사전극
41a, 42a : 투명전극 141a, 241a : 제1, 제2 투명전극
41b, 42b : 버스전극 W411, W412, W42 : 폭
43 : 전도성 블랙 스트라이프 DG : 방전갭

Claims (26)

  1. 제1 기판;
    상기 제1 기판과 마주하는 제2 기판;
    상기 제2 기판과 마주하는 상기 제1 기판의 일측 상에 있고 복수의 방전셀들을 설정하는 복수의 격벽들; 및
    상기 제1 기판과 마주하는 상기 제2 기판의 일측 상에 신장하는 유지전극들과 주사전극들을 포함하고,
    상기 유지전극들과 상기 주사전극들의 각각은 버스전극을 가지며, 상기 주사전극들 중 하나는 상기 유지전극들 중 대응하는 하나와 방전갭을 형성하며,
    상기 유지전극들 중 하나는 상기 복수의 방전셀들 사이에서 2개 인접 줄들의 방전셀들에 대응하고,
    상기 주사전극들 중 하나의 상기 버스전극은 상기 방전갭에 인접하는 플라즈마 디스플레이 패널.
  2. 제1항에 있어서,
    상기 주사전극들 중 제1 주사전극은 상기 2개 인접 줄들의 방전셀들 중 제1 줄의 방전셀들에 대응하고,
    상기 제1 주사전극의 상기 버스전극은 상기 제1 줄의 방전셀들의 방전 영역에 오버랩 하는 플라즈마 디스플레이 패널.
  3. 제2항에 있어서,
    상기 주사전극들 중 제2 주사전극은 상기 2개 인접 줄들의 방전셀들 중 제2 줄의 방전셀들에 대응하고,
    상기 제2 주사전극의 상기 버스전극은 상기 제2 줄의 방전셀들의 방전 영역에 오버랩 하는 플라즈마 디스플레이 패널.
  4. 제3항에 있어서,
    상기 제1 기판에 마주하는 상기 제2 기판 상에 신장하고, 상기 주사전극들 및 상기 유기전극들과 실질적으로 평행한 복수의 블랙 스트라이프들을 더 포함하며,
    상기 제1 주사전극, 상기 제2 주사전극 및 상기 유지전극들 중 하나는 상기 복수의 블랙 스트라이프들 중 2개 대응 블랙 스트라이프들 사이에서 실질적으로 평행하게 신장하는 플라즈마 디스플레이 패널.
  5. 제4항에 있어서,
    상기 복수의 블랙 스트라이프들은 전도성 물질을 포함하는 플라즈마 디스플레이 패널.
  6. 제5항에 있어서,
    상기 전도성 물질은 Cr-Cu-Cr 및 Ag를 포함하는 그룹으로부터 선택되는 물질을 포함하는 플라즈마 디스플레이 패널.
  7. 제4항에 있어서,
    상기 복수의 블랙 스트라이프들 각각은 상기 격벽들 중 대응 격벽에 오버랩 하는 플라즈마 디스플레이 패널.
  8. 제4항에 있어서,
    상기 복수의 블랙 스트라이프들과 상기 주사전극들의 상기 버스전극들은 상기 주사전극들과 함께 방전갭들을 형성하는 상기 유지전극들 중 대응 유지전극의 상기 버스전극에 대하여 대칭적으로 배치되는 플라즈마 디스플레이 패널.
  9. 제4항에 있어서,
    상기 복수의 블랙 스트라이프들, 상기 주사전극들의 상기 버스전극들 및 상기 유지전극들의 상기 버스전극들은 실질적으로 균등하게 서로 이격되는 플라즈마 디스플레이 패널.
  10. 제1 기판;
    상기 제1 기판과 마주하는 제2 기판;
    상기 제2 기판과 마주하는 상기 제1 기판의 일측 상에 있고 복수의 방전셀들 을 설정하는 복수의 격벽들; 및
    상기 제1 기판과 마주하는 상기 제2 기판의 일측 상에 신장하는 블랙 스트라이프들, 제1 전극들 및 제2 전극들을 포함하며,
    상기 제1 전극들과 상기 제2 전극들 각각은 버스전극을 가지고, 상기 제1 전극들 중 하나는 상기 제2 전극들 중 2개 대응 제2 전극들과 함께 방전갭을 형성하고,
    상기 블랙 스트라이프들과 상기 2개 대응 제2 전극들의 상기 버스전극들은 상기 2개 대응 제2 전극들과 함께 상기 방전갭들을 형성하는 상기 제1 전극들 중 하나의 상기 버스전극에 대하여 대칭적으로 배치되는 플라즈마 디스플레이 패널.
  11. 제10항에 있어서,
    상기 블랙 스트라이프들, 상기 제1 전극들의 상기 버스전극들 및 상기 제2 전극들의 상기 버스전극들은 실질적으로 균등하게 서로 이격되는 플라즈마 디스플레이 패널.
  12. 제10항에 있어서,
    상기 블랙 스트라이프들 각각은 상기 격벽들 중 대응 격벽과 오버랩 하는 플라즈마 디스플레이 패널.
  13. 제10항에 있어서,
    상기 제1 전극들 각각은 상기 복수의 방전셀들 중 2개 인접 줄들에 대응하고,
    상기 제2 전극들 각각은 상기 복수의 방전셀들 중 한 줄에 대응하는 플라즈마 디스플레이 패널.
  14. 제10항에 있어서,
    상기 제1 전극들 중 하나와 상기 제2 전극들 중 2개는 상기 복수의 블랙 스트라이프들 중 2개 대응 블랙 스프라이프들 사이에 신장하는 플라즈마 디스플레이 패널.
  15. 제14항에 있어서,
    상기 제1 전극들 중 하나는 상기 제2 전극들 중 2개 사이에 신장하는 플라즈마 디스플레이 패널.
  16. 제10항에 있어서,
    상기 제1 전극들의 상기 버스전극들 각각은 상기 격벽들 중 대응 격벽에 오버랩 하는 플라즈마 디스플레이 패널.
  17. 제10항에 있어서,
    상기 제2 전극들의 상기 버스전극들 각각은 상기 격벽들 중 2개 대응 격벽들 사이의 방전 영역에 오버랩 하는 플라즈마 디스플레이 패널.
  18. 제10항에 있어서,
    상기 제1 전극들 중 하나는 상기 제2 전극들 중 2개와 방전을 수행하도록 배치되는 플라즈마 디스플레이 패널.
  19. 제18항에 있어서,
    상기 제2 전극들 중 상기 2개는 상기 제1 전극들 중 하나의 반대측들 상에 있는 플라즈마 디스플레이 패널.
  20. 샤시 베이스;
    주사 신호들을 인가하고 샤시 베이스의 제1 면에 있는 주사 드라이버;
    유지 신호들을 인가하고 상기 샤시 베이스의 상기 제1 면에 있는 유지 드라이버; 및
    상기 샤시 베이스의 제2 면에 있는 플라즈마 디스플레이 패널을 포함하고,
    상기 플라즈마 디스플레이 패널은,
    제1 기판;
    상기 제1 기판과 마주하는 제2 기판;
    상기 제2 기판과 마주하는 상기 제1 기판의 일측 상에 있고 복수의 방전셀들을 설정하는 복수의 격벽들; 및
    상기 제1 기판과 마주하는 상기 제2 기판의 일측 상에 신장하는 유지전극들 및 주사전극들을 포함하며,
    상기 유지전극들과 상기 주사전극들 각각은 버스전극을 포함하고, 상기 주사전극들 중 하나는 상기 유지전극들 중 대응 유지전극과 함께 방전갭을 형성하며, 상기 주사전극들은 상기 주사 신호들을 받도록 형성되고, 상기 유지전극들은 상기 유지 신호들을 받도록 형성되며,
    상기 유지전극들 중 하나의 유지전극은 상기 복수의 방전셀들 사이의 2개 인접 줄들의 방전셀들에 대응하고,
    상기 주사전극들 중 하나의 상기 버스전극은 상기 방전갭에 인접하는 플라즈마 디스플레이 장치.
  21. 제20항에 있어서,
    상기 주사전극들 중 상기 제1 주사전극은 상기 2개 인접 줄들의 방전셀들 중 제1 줄의 방전셀들에 대응하고,
    상기 제1 주사전극의 상기 버스전극은 상기 제1 줄의 방전셀들의 방전 영역에 오버랩 하는 플라즈마 디스플레이 장치.
  22. 제21항에 있어서,
    상기 주사전극들 중 상기 제2 주사전극은 상기 2개 인접 줄들의 방전셀들 중 제2 줄의 방전셀들에 대응하고,
    상기 제2 주사전극의 상기 버스전극은 상기 제2 줄의 방전셀들의 방전 영역에 오버랩 하는 플라즈마 디스플레이 장치.
  23. 제22항에 있어서,
    상기 플라즈마 디스플레이 패널은 상기 제1 기판과 마주하는 상기 제2 기판의 일측 상에 신장하고, 상기 주사전극들 및 상기 유지전극들과 실질적으로 평행한 복수의 블랙 스트라이프들을 더 포함하며,
    상기 제1 주사전극, 상기 제2 주사전극 및 상기 유지전극은 상기 복수의 블랙 스트라이프들 중 2개 대응 블랙 스트라이프들 사이에서 평행하게 신장하는 플라즈마 디스플레이 장치.
  24. 제23항에 있어서,
    상기 복수의 블랙 스트라이프들은 전도성 물질을 포함하는 플라즈마 디스플레이 장치.
  25. 제24항에 있어서,
    상기 전도성 물질은 Cr-Cu-Cr 및 Ag를 포함하는 그룹으로부터 선택되는 물질을 포함하는 플라즈마 디스플레이 장치.
  26. 제23항에 있어서,
    상기 복수의 블랙 스트라이프들 각각은 상기 격벽들 중 대응 격벽에 오버랩 하는 플라즈마 디스플레이 장치.
KR1020090021689A 2008-09-02 2009-03-13 플라즈마 디스플레이 패널 KR20100027942A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US19086708P 2008-09-02 2008-09-02
US61/190,867 2008-09-02
US12/403,204 2009-03-12
US12/403,204 US20100052529A1 (en) 2008-09-02 2009-03-12 Plasma display panel

Publications (1)

Publication Number Publication Date
KR20100027942A true KR20100027942A (ko) 2010-03-11

Family

ID=41466818

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090021689A KR20100027942A (ko) 2008-09-02 2009-03-13 플라즈마 디스플레이 패널

Country Status (5)

Country Link
US (1) US20100052529A1 (ko)
EP (1) EP2159815B1 (ko)
JP (1) JP2010062131A (ko)
KR (1) KR20100027942A (ko)
CN (1) CN101667517B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009229787A (ja) * 2008-03-24 2009-10-08 Panasonic Corp プラズマディスプレイ装置
KR101073317B1 (ko) * 2009-08-17 2011-10-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
JP2014149318A (ja) * 2011-06-03 2014-08-21 Panasonic Corp プラズマディスプレイ装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10144225A (ja) * 1996-11-07 1998-05-29 Noritake Co Ltd Ac型プラズマ・ディスプレイ・パネルおよび表示装置
TW473761B (en) * 1999-10-27 2002-01-21 Matsushita Electric Ind Co Ltd AC plasma display panel
CN1311504C (zh) * 2002-02-01 2007-04-18 松下电器产业株式会社 等离子体显示装置的制造方法
EP1361594A3 (en) * 2002-05-09 2005-08-31 Lg Electronics Inc. Plasma display panel
JP2004063247A (ja) * 2002-07-29 2004-02-26 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの製造方法
KR100528919B1 (ko) * 2003-08-18 2005-11-15 삼성에스디아이 주식회사 외광 반사를 줄인 플라즈마 디스플레이 패널
KR100599678B1 (ko) * 2003-10-16 2006-07-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100670130B1 (ko) * 2003-12-22 2007-01-16 삼성에스디아이 주식회사 플라즈마 표시 패널 및 그 구동 방법
KR100542204B1 (ko) * 2004-06-30 2006-01-10 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100590110B1 (ko) * 2004-11-19 2006-06-14 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100719593B1 (ko) * 2005-12-30 2007-05-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
JP2008052962A (ja) * 2006-08-23 2008-03-06 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルおよびその製造方法
JP2008146075A (ja) * 2006-12-08 2008-06-26 Lg Electronics Inc 外光遮断シート及びそれを用いたプラズマディスプレイ装置
JP2008159360A (ja) * 2006-12-22 2008-07-10 Mitsubishi Materials Corp プラズマディスプレイパネルの製造方法

Also Published As

Publication number Publication date
CN101667517B (zh) 2012-11-07
US20100052529A1 (en) 2010-03-04
JP2010062131A (ja) 2010-03-18
CN101667517A (zh) 2010-03-10
EP2159815A1 (en) 2010-03-03
EP2159815B1 (en) 2013-07-03

Similar Documents

Publication Publication Date Title
KR20100027942A (ko) 플라즈마 디스플레이 패널
US20080094317A1 (en) Plasma display panel
KR100971032B1 (ko) 플라즈마 디스플레이 패널
KR100590104B1 (ko) 플라즈마 디스플레이 패널
US7768203B2 (en) Plasma display panel including black projections
KR100590057B1 (ko) 플라즈마 디스플레이 패널
KR100590056B1 (ko) 플라즈마 디스플레이 패널
KR100615176B1 (ko) 화소 배열 구조가 개선된 플라즈마 디스플레이 패널
US20080111485A1 (en) Plasma display panel
KR100599592B1 (ko) 플라즈마 디스플레이 패널
US20090108730A1 (en) Plasma Display Panel
KR100599779B1 (ko) 플라즈마 디스플레이 패널
KR100805106B1 (ko) 플라즈마 디스플레이 패널
KR100649232B1 (ko) 플라즈마 디스플레이 패널
KR100717786B1 (ko) 플라즈마 디스플레이 패널
KR100739038B1 (ko) 플라즈마 디스플레이 패널
KR100322085B1 (ko) 플라즈마 디스플레이 패널
KR20100040102A (ko) 플라즈마 디스플레이 패널
KR20080000866A (ko) 플라즈마 디스플레이 패널
KR20060099863A (ko) 플라즈마 디스플레이 패널
KR20080003590A (ko) 플라즈마 디스플레이 패널
KR20060109101A (ko) 플라즈마 디스플레이 패널
KR20060087634A (ko) 플라즈마 디스플레이 패널
KR20080042592A (ko) 플라즈마 디스플레이 패널
KR20020011755A (ko) 플라즈마 표시장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid