KR100830993B1 - 플라즈마 디스플레이 패널 - Google Patents
플라즈마 디스플레이 패널 Download PDFInfo
- Publication number
- KR100830993B1 KR100830993B1 KR1020060112807A KR20060112807A KR100830993B1 KR 100830993 B1 KR100830993 B1 KR 100830993B1 KR 1020060112807 A KR1020060112807 A KR 1020060112807A KR 20060112807 A KR20060112807 A KR 20060112807A KR 100830993 B1 KR100830993 B1 KR 100830993B1
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- substrate
- bus lines
- discharge
- bus line
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/34—Vessels, containers or parts thereof, e.g. substrates
- H01J11/38—Dielectric or insulating layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/10—AC-PDPs with at least one main electrode being out of contact with the plasma
- H01J11/12—AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/24—Sustain electrodes or scan electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/32—Disposition of the electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/24—Sustain electrodes or scan electrodes
- H01J2211/245—Shape, e.g. cross section or pattern
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/32—Disposition of the electrodes
- H01J2211/323—Mutual disposition of electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Gas-Filled Discharge Tubes (AREA)
Abstract
본 발명의 플라즈마 디스플레이 패널은, 가시광의 흡수량을 저감시키고 방전셀의 개구율 증대시켜, 휘도를 향상시키는 것이다. 이 플라즈마 디스플레이 패널은, 서로 마주하여 이격 배치되는 제1 기판과 제2 기판, 상기 제1 기판과 상기 제2 기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 방전셀에 대응하여 상기 제1 기판에 제1 방향으로 신장 형성되는 어드레스전극, 상기 제1 방향과 교차하는 제2 방향으로 각각 신장되고 상기 방전셀들에 대응하여 상기 제2 기판에 형성되는 제1 전극과 제2 전극, 및 상기 제1 전극과 상기 제2 전극을 덮어 상기 제2 기판에 형성되는 유전층을 포함하며, 상기 제1 전극 및 상기 제2 전극은 각각 길게 형성되는 복수의 버스라인들을 포함하고 상기 버스라인들 중 상기 방전셀의 중앙부에서 마주하는 상기 버스라인들로 방전갭을 형성하며, 상기 유전층은 상기 방전갭 내에서 상기 방전셀에 공간적으로 연결되는 홈을 형성한다.
유전층, 버스라인, 블랙 레이어, 화이트 레이어, 홈
Description
도1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이다.
도2는 도1의 Ⅱ-Ⅱ 선을 따라 잘라서 본 단면도이다.
도3은 도1의 Ⅲ-Ⅲ 선을 따라 잘라서 본 단면도이다.
도4는 격벽과 전극의 배치 관계를 도시한 평면도이다.
도5는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널에서 1개 방전셀에 대한 전극의 배치 관계를 도시한 평면도이다.
도6은 도5의 Ⅵ-Ⅵ 선을 따라 잘라서 본 단면도이다.
도7은 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널에서 전극 및 유전층의 부분 단면도이다.
도8은 본 발명의 제4 실시예에 따른 플라즈마 디스플레이 패널에서 전극 및 유전층의 부분 단면도이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 제1 기판(배면기판) 11 : 어드레스전극
13 : 제1 유전층 16 : 격벽
16a : 제1 격벽부재 16b : 제2 격벽부재
17 : 방전셀 19 : 형광체층
20 : 제2 기판(전면기판) 21 : 제2 유전층
121 : 홈 23 : 보호막
31, 231, 331, 431 : 제1 전극(유지전극)
32, 232, 332, 432 : 제2 전극(주사전극)
31a, 32a; 231a, 232a; 331a, 332a; 431a, 432a : 제1 버스라인
31b, 32b; 231b, 232b; 331b, 332b; 431b, 432b : 제2 버스라인
31c, 32c; 231c, 232c; 331c, 332c; 431c, 432c : 쇼트 바아
B31a, B32a; B231a, B232a; B331a, B332a; B431a, B432a : 블랙 레이어
B31b, B32b; B231b, B232b; B331b, B332b; B431b, B432b : 블랙 레이어
B31c, B32c; B231c, B232c; B331c, B332c; B431c, B432c : 블랙 레이어
W31a, W32a; W231a, W232a; W331a, W332a; W431a, W432a : 화이트 레이어
W31b, W32b; W231b, W232b; W331b, W332b; W431b, W432b : 화이트 레이어
W31c, W32c; W231c, W232c; W331c, W332c; W431c, W432c : 화이트 레이어
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 가시광의 흡수량을 저감시키고 방전셀의 개구율을 증대시켜, 휘도를 향상시키는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공자외선(VUV: Vacuum Ultra-Violet)을 이용하여 형광체를 여기시킴으로서 발생되는 적색(R), 녹색(G) 및 청색(B)의 가시광으로 영상을 구현하는 디스플레이 소자이다.
일례로서, 교류형 플라즈마 디스플레이 패널에서, 배면 기판상에는 어드레스전극들이 형성되고, 이 어드레스전극들은 유전층으로 덮여진다. 격벽들은 유전층 위의 각 어드레스전극들 사이에 배치 형성된다. 적색(R), 녹색(G) 및 청색(B)의 형광체층은 격벽들의 내면 및 유전층 위에 형성된다.
이 배면기판에 대향하는 전면기판에는 어드레스전극들과 교차하는 방향을 따라 유지전극과 주사전극이 형성되고, 이 유지전극과 주사전극은 유전층과 MgO 보호막으로 덮여진다.
배면기판 상의 어드레스전극들과 전면기판 상의 유지전극 및 주사전극들이 교차하는 지점에 방전셀이 형성된다. 이 플라즈마 디스플레이 패널의 내부에는 수백만 개 이상의 단위 방전셀들이 매트릭스(Matrix) 형태로 배열된다.
이와 같은 플라즈마 디스플레이 패널의 방전셀들을 구동시키는 데 기억특성이 이용된다. 보다 자세히 설명하면, 한 쌍의 유지전극과 주사전극 사이에서 방전을 일으키기 위해서는 특정 전압 이상의 전위차가 필요하며, 이 경계가 되는 전압을 방전개시전압(Vf: Firing Voltage)이라고 한다.
주사전극과 어드레스전극에 각각 스캔전압과 어드레스전압을 인가하면, 주사전극과 어드레스전극 사이에서 방전이 개시되어 방전셀 내에 플라즈마가 형성되고, 이 플라즈마의 전자와 이온은 서로 반대 극성을 갖는 전극 쪽으로 이동하게 된다.
한편, 이 플라즈마 디스플레이 패널의 각 전극에는 유전층이 도포되어 있어 이동된 공간전하들의 대부분은 반대 극성을 가지는 유전층 위에 쌓인다. 결국 주사전극과 어드레스전극 사이의 순(net) 공간전위는 원래 인가된 어드레스전압(Va)보다 낮아지므로 어드레스방전은 약해진 후 소멸된다.
이때, 유지전극에는 상대적으로 적은 양의 전자가 쌓이며, 주사전극에는 상대적으로 많은 양의 이온이 쌓이게 된다. 이들 유지전극 및 주사전극을 덮고 있는 유전층 위에 쌓인 전하들을 벽전하(Qw: Wall Charge)라 한다. 이들 벽전하에 의해 유지전극 및 주사전극 사이에 형성되는 공간전압을 벽전압(Vw: Wall Voltage)이라고 한다.
계속해서, 유지전극과 주사전극에 방전유지전압(Vs)을 인가할 경우, 상기 방전유지전압(Vs)과 벽전압(Vw)의 크기를 합친 값(Vs+Vw)이 방전개시전압(Vf)보다 높게 되면 방전셀 내에서 유지 방전이 일어나게 된다. 이때 발생하는 진공자외선(VUV)은 해당 형광체를 여기시켜 투명한 전면기판을 통하여 가시광을 방출한다.
그러나, 주사전극과 어드레스전극 사이의 어드레스방전이 없을 경우(즉, 어드레스전압(Va)이 인가되지 않았을 경우), 유지전극과 주사전극 사이에는 벽전하가 쌓이지 않게 된다. 결과적으로 유지전극과 주사전극 사이의 벽전압도 존재하지 않게 된다. 이때에는 유지전극과 주사전극에 가해 준 방전유지전압(Vs)만이 방전셀 내에 형성되며, 이 방전유지전압은 방전개시전압(Vf)보다 낮기 때문에 유지전극과 주사전극 사이의 기체공간을 방전시킬 수 없다.
일례로서 설명하면, 유지전극과 주사전극은 각각 방전셀 내에 배치되어 직접 방전을 일으키는 투명전극과, 이 투명전극들에 전압을 인가하는 버스전극을 구비한다.
즉, 방전셀의 전방에는 유지전극의 투명전극과 주사전극의 투명전극이 구비되며, 이 투명전극들이 비록 투명하다고는 하지만 방전셀에서 발생되어 전방으로 조사되는 가시광의 상당 부분을 차단시키게 된다.
이럼에도 불구하고 투명전극들은 방전셀의 전방을 대부분 점유하게 되어 휘도를 더욱 저하시키게 된다.
또한, 버스전극은 블랙 레이어와 화이트 레이어로 형성되며, 블랙 레이어는 외광반사를 줄여 명실 콘트라스트를 향상시키지만, 방전셀에서 전방으로 조사되는 가시광의 상당량을 흡수하여 휘도를 저하시킨다.
본 발명은 상기와 같은 문제점들을 해결하기 위한 것으로서, 본 발명의 목적은 가시광의 흡수량을 저감시키고 방전셀의 개구율을 증대시켜, 휘도를 향상시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 마주하여 이격 배치되는 제1 기판과 제2 기판, 상기 제1 기판과 상기 제2 기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 방전셀에 대응하여 상기 제1 기판에 제1 방향으로 신장 형성되는 어드레스전극, 상기 제1 방향과 교차하는 제2 방향으로 각각 신장되고 상기 방전셀들에 대응하여 상기 제2 기판에 형성되는 제1 전극과 제2 전극, 및 상기 제1 전극과 상기 제2 전극을 덮어 상기 제2 기판에 형성되는 유전층을 포함하며, 상기 제1 전극 및 상기 제2 전극은 각각 길게 형성되는 복수의 버스라인들을 포함하고 상기 버스라인들 중 상기 방전셀의 중앙부에서 마주하는 상기 버스라인들로 방전갭을 형성하며, 상기 유전층은 상기 방전갭 내에서 상기 방전셀에 공간적으로 연결되는 홈을 형성할 수 있다.
상기 홈은 상기 제2 방향을 따라 방전셀을 구획하는 상기 격벽들 사이에 각각 독립적으로 형성될 수 있다.
상기 제1 전극의 버스라인들 및 제2 전극 버스라인들은, 각각 상기 방전셀의 제1 방향 양측에서 상기 제2 방향으로 신장 형성되는 제1 버스라인과, 상기 제1 버스라인에서 상기 제1 방향으로 이격되어 상기 제1 버스라인과 평행하며 상기 방전갭을 형성하는 제2 버스라인을 포함할 수 있다.
또한, 제1 전극의 버스라인들 및 제2 전극 버스라인들은, 상기 방전셀의 중심에서 상기 제1 버스라인과 상기 제2 버스라인을 상기 제1 방향을 따라 서로 연결하는 쇼트 바아(short bar)를 포함할 수 있다.
상기 제1 버스라인, 상기 제2 버스라인 및 쇼트 바아는, 각각 상기 제2 기판에 형성되는 블랙 레이어과, 상기 블랙 레이어 상에 형성되는 화이트 레이어를 포함할 수 있다.
상기 제1 버스라인 및 쇼트 바아는, 상기 제2 기판에 형성되는 블랙 레이어과, 상기 블랙 레이어 상에 형성되는 화이트 레이어를 포함하고, 상기 제2 버스라 인은 상기 제2 기판에 형성되는 화이트 레이어를 포함할 수 있다.
상기 제1 버스라인은, 상기 제2 기판에 형성되는 블랙 레이어과, 상기 블랙 레이어 상에 형성되는 화이트 레이어를 포함하고, 상기 쇼트 바아 및 상기 제2 버스라인은 상기 제2 기판에 형성되는 화이트 레이어를 포함할 수 있다.
상기 제1 버스라인, 상기 쇼트 바아 및 상기 제2 버스라인은 상기 제2 기판에 형성되는 화이트 레이어를 포함할 수 있다.
또한, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은 상기 유전층의 표면 및 상기 홈의 내측면에 형성되는 보호막을 포함할 수 있다.
상기 유전층은 청색으로 착색되고, 상기 격벽은 갈색으로 착색될 수 있다.
또한, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 서로 마주하여 이격 배치되는 제1 기판과 제2 기판, 상기 제1 기판과 상기 제2 기판 사이에 배치되어 방전셀들을 구획하는 격벽, 상기 방전셀에 대응하여 상기 제1 기판에 제1 방향으로 신장 형성되는 어드레스전극, 상기 제1 방향과 교차하는 제2 방향으로 각각 신장되고 상기 방전셀들에 대응하여 상기 제2 기판에 형성되는 제1 전극과 제2 전극, 및 상기 제1 전극과 상기 제2 전극을 덮어 상기 제2 기판에 형성되는 유전층을 포함하며, 상기 제1 전극 및 상기 제2 전극은 각각 길게 형성되는 복수의 버스라인들을 포함하고 상기 버스라인들 중 상기 방전셀의 중앙부에서 마주하는 상기 버스라인들로 방전갭을 형성하며, 상기 유전층은 소정의 색상으로 착색되고 상기 방전갭 내에서 상기 방전셀에 공간적으로 연결되는 홈을 형성하며, 상기 버스라인들 중 적어도 1개의 버스라인은 화이트 레이어로 형성될 수 있다.
상기 제1 전극의 버스라인들 및 제2 전극 버스라인들은, 각각 상기 방전셀의 제1 방향 양측에서 상기 제2 방향으로 신장 형성되는 제1 버스라인과, 상기 제1 버스라인에서 상기 제1 방향으로 이격되어 상기 방전갭을 형성하는 제2 버스라인, 및 상기 방전셀의 중심에서 상기 제1 버스라인과 상기 제2 버스라인을 상기 제1 방향을 따라 연결하는 쇼트 바아를 포함할 수 있다.
상기 제1 버스라인 및 상기 쇼트 바아는 블랙 레이어와 화이트 레이어의 2개 레이어로 형성되고, 상기 제2 버스라인은 1개의 화이트 레이어로 형성될 수 있다.
상기 제1 버스라인은 블랙 레이어와 화이트 레이어의 2개 레이어로 형성되고, 상기 쇼트 바아 및 상기 제2 버스라인은 1개의 화이트 레이어로 형성될 수 있다.
상기 제1 버스라인, 상기 쇼트 바아 및 상기 제2 버스라인은 1개의 화이트 레이어로 형성될 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 개략적으로 도시한 사시도이고, 도2는 도1의 Ⅱ-Ⅱ 선을 따라 잘라서 본 단면도이 며, 도3은 도1의 Ⅲ-Ⅲ 선을 따라 잘라서 본 단면도이다.
이 도면들을 참조하면, 제1 실시예에 따른 플라즈마 디스플레이 패널은 기설정된 간격을 두고 서로 마주 배치되어 봉착(封着)되는 제1 기판(이하, "배면기판"이라 한다)(10)과 제2 기판(이하, "전면기판"이라 한다)(20) 및 이 기판들(10, 20) 사이에 구비되는 격벽(16)을 포함한다.
이 격벽(16)은 배면기판(10)과 전면기판(20) 사이에서 기설정된 높이로 형성되어 복수의 방전셀들(17)을 구획한다. 이 방전셀들(17)은 기체방전으로 진공자외선을 발생시키기 위하여 방전가스(일례로 네온(Ne)과 제논(Xe) 등을 포함하는 혼합가스)를 충전하고 있으며, 이 진공자외선을 흡수하여 가시광을 방출하는 형광체층(19)을 구비하고 있다.
또한, 플라즈마 디스플레이 패널은 기체방전으로 화상을 구현하기 위하여, 배면기판(10)과 전면기판(20) 사이에서 각 방전셀(17)에 대응하여, 어드레스전극(11)과 제1 전극(이하 "유지전극"이라 한다)(31) 및 제2 전극(이하 "주사전극"이라 한다)(32)을 구비한다.
일례로서, 어드레스전극(11)은 배면기판(10)의 내부 표면에 제1 방향(도면의 y축 방향)을 따라 신장(伸長) 형성되어, y축 방향으로 인접하는 방전셀들(17)에 연속적으로 대응한다. 또한 복수의 어드레스전극들(11)은 y축 방향과 교차하는 제2 방향(도면의 x축 방향)을 따라 인접하는 방전셀들(17)에 대응하여 서로 나란하게 배치된다.
상기한 바와 같이, 어드레스전극들(11)은 배면기판(10)의 내부 표면을 덮는 제1 유전층(13)으로 덮여진다. 제1 유전층(13)은 방전시, 양이온 또는 전자가 어드레스전극(11)에 직접 충돌하는 것을 방지하여 어드레스전극(11)의 손상을 방지하고, 또한 벽전하를 형성 및 축적한다.
이 어드레스전극(11)은 배면기판(10)에 배치되어 가시광이 전면기판(20)으로 조사되는 것을 방해하지 않으므로 불투명한 전극으로 형성될 수 있다. 즉 어드레스전극(11)은 우수한 도전성을 가지는 금속 전극(은(Ag)을 예로 들 수 있다)으로 형성될 수 있다.
실제로, 격벽(16)은 배면기판(10)의 제1 유전층(13) 상에 구비되어 방전셀들(17)을 구획한다. 일례를 들면, 격벽(16)은 y축 방향으로 신장 형성되는 제1 격벽부재들(16a)과, 이 제1 격벽부재들(16a) 사이에서 y축 방향을 따라 기설정된 간격으로 배치되어 x축 방향으로 신장 형성되는 제2 격벽부재들(16b)을 포함한다. 이 제1 격벽부재들(16a)과 제2 격벽부재들(16b)은 방전셀들(17)을 매트릭스(matrix) 구조로 형성한다.
또한, 격벽은 y축 방향으로 신장 형성되고 x축 방향을 따라 서로 나란하게 배치되는 제1 격벽부재들로 형성될 수 있다. 이 제1 격벽부재들을 방전셀들을 스트라이프(stripe) 구조로 형성한다.(미도시)
제1 실시예는 방전셀(17)을 매트릭스 구조로 형성하는 격벽(16)을 예시하고 있다. 이 매트릭스 구조에서 제2 격벽부재들(16b)을 제거하면 제1 격벽부재들(16a)에 의한 스트라이프 구조의 방전셀이 형성된다. 따라서 여기에서 스트라이프 구조의 방전셀에 대한 별도의 도시를 생략한다.
일례를 들면, 방전셀들(17) 각각에 형성되는 형광체층(19)은 격벽(16)의 측면과 이 격벽들(16)로 둘러싸인 제1 유전층(13)의 표면에 인쇄 방법 또는 디스펜싱 방법으로 형광체 페이스를 인쇄 또는 도포하고, 이를 건조 및 소성함으로써 형성된다.
이 형광체층(19)은 y축 방향을 따라 형성되는 방전셀들(17)에서 동일 색상의 형광체로 형성된다. 또한 형광체층(19)은 x축 방향을 따라 반복적으로 배치되는 방전셀들(17)에 적색(R), 녹색(G) 및 청색(B)의 형광체에 의하여 반복적으로 형성된다.
한편, 유지전극(31)과 주사전극(32)은 전면기판(20)의 내부 표면에 구비되어, 방전셀들(17)에서 기체방전을 일으킬 수 있도록 각 방전셀(17)에 대응하여 면방전 구조를 형성한다.
도4를 참조하면, 유지전극(31)과 주사전극(32)은 어드레스전극(11)과 교차하는 x축 방향을 따라 길게 형성되어 있다.
다시 도1, 도2 및 도3을 참조하면, 유지전극(31) 및 주사전극(32)은 어드레스전극들(11)과 교차하는 상태로 방전셀(17)에 대응하고, 서로 마주하면서 제2 유전층(21)으로 덮여진다. 이 제2 유전층(21)은 유지전극(31) 및 주사전극(32)을 기체방전으로부터 보호하면서, 방전시 벽전하를 형성 및 축적한다.
이 유지전극(31)과 주사전극(32)은 복수의 버스라인들을 포함하여 형성되고, 이 버스라인들 중 방전셀(17)의 중앙부에서 서로 마주하는 버스라인들로 방전갭(DG)을 형성한다.
예를 들면, 유지전극(31)과 주사전극(32)은 각각 제1 버스라인(31a, 32a)과 제2 버스라인(31b, 32b) 및 쇼트 바아(short bar)(31c, 32c)를 포함하여 형성된다.
제1 버스라인들(31a, 32a)은 각각 방전셀(17)의 y축 방향 양측에 배치되어 x축 방향으로 신장 형성된다. 제2 버스라인들(31b, 32b)은 각각 제1 버스라인(31a, 32a)에서 y축 방향으로 이격되어 방전셀(17)의 중앙부에 배치되어 x축 방향으로 신장 형성된다.
제2 버스라인들(31b, 32b)은 제1 버스라인(31a, 32a)과 평행하게 배치된다. 제2 버스라인들(31b, 32b)은 방전셀(17)의 y축 방향 중앙부에서 서로 방전갭(DG)을 형성한다.
또한, 쇼트 바아들(31c, 32c)은 각각 방전셀(17)의 중앙부에서 y축 방향을 따라 형성되어, 제1 버스라인(31a, 32a)과 제2 버스라인(31b, 32b)을 전기적으로 서로 연결한다.
이 쇼트 바아들(31c, 32c)는 제1 버스라인(31a, 32a)에 각각 인가되는 전압 신호를 제2 버스라인(31b, 32b)에 인가하고, 또한 방전셀(17)의 중앙부에서 발생되는 방전을 방전셀(17)의 양측으로 확산시킨다.
이 제1 버스라인들(31a, 32a)과 제2 버스라인들(31b, 32b) 및 쇼트 바아들(31c, 32c)은 전면기판(20)의 내부 표면에 배치되고, 또한 우수한 도전성을 가지는 불투명 금속재로 형성된다.
예를 들면, 제1 버스라인들(31a, 32a)과 제2 버스라인들(31b, 32b) 및 쇼트 바아들(31c, 32c)은 은(Ag), 백금(Pt), 팔라듐(Pd), 니켈(Ni) 및 구리(Cu)와 같은 금속재를 포함하여 형성될 수 있다.
한편, 유지전극(31)과 주사전극(32)의 제1 버스라인들(31a, 32a)과 제2 버스라인들(31b, 32b) 및 쇼트 바아들(31c, 32c)은 각각 블랙 레이어(B31a, B32a; B31b, B32b; B31c, B32c)와 화이트 레이어(W31a, W32a; W31b, W32b; W31c, W32c)의 2개 레이어로 형성된다(도2 및 도3 참조).
또한, 유지전극(31)과 주사전극(32)이 블랙 레이어와 화이트 레이어로 구분 형성되는 제1 실시예를 근거로 할때, 유지전극(31)과 주사전극(32)의 제1 버스라인들(31a, 32a)과 제2 버스라인들(31b, 32b) 및 쇼트 바아들(31c, 32c) 중 적어도 하나는 1개의 화이트 레이어로 형성될 수 있다(도5 내지 도8 참조).
제1 실시예인 도2 및 도3을 참조하여 설명하면, 블랙 레이어(B31a, B32a; B31b, B32b; B31c, B32c)는 전면기판(20)에 형성되어 외광을 흡수하여, 명실 콘트라스트를 향상시키며, 또한 방전셀(17) 내에서 전방으로 조사되는 가시광을 흡수하여 휘도를 저하시킨다.
화이트 레이어(W31a, W32a; W31b, W32b; W31c, W32c)는 도전성을 향상시키고, 방전셀(17) 내에서 전방으로 조사되는 가시광의 흡수량을 최소화하고 반사량을 최대화하여, 휘도를 향상시킨다.
따라서 유지전극(31)과 주사전극(32)에서, 블랙 레이어(B31a, B32a; B31b, B32b; B31c, B32c)는 넓은 면적을 가질수록 명실 콘트라스트를 향상시키지만 휘도를 저하시킨다.
화이트 레이어(W31a, W32a; W31b, W32b; W31c, W32c)는 넓은 면적을 가질수 록 명실 콘트라스트를 저하시키지만 휘도를 향상시킨다.
한편, 제2 유전층(21)은 보호막(23)으로 덮여진다. 예를 들면, 보호막(23)은 투명 MgO로 형성되어, 제2 유전층(21)을 방전으로부터 보호하고 방전시 이차전자방출계수를 증가시킨다.
이 플라즈마 디스플레이 패널 구동시, 리셋 기간에서는 주사전극(32)에 인가되는 리셋 펄스에 의하여 리셋 방전이 일어나고, 이 리셋 기간에 이어지는 어드레싱 기간에서는 주사전극(32)에 인가되는 스캔 펄스와 어드레스전극(11)에 인가되는 어드레스 펄스에 의하여 어드레스 방전이 일어난다. 그후, 유지 기간에서는 유지전극(31)과 주사전극(32)에 인가되는 유지 펄스에 의하여 유지 방전이 일어난다.
이 유지전극(31)과 주사전극(32)은 유지 방전에 필요한 유지 펄스를 인가하는 전극의 역할을 한다. 주사전극(32)은 리셋 펄스 및 스캔 펄스를 인가하는 전극의 역할을 한다. 어드레스전극(11)은 어드레스 펄스를 인가하는 전극의 역할을 한다. 이 유지전극(31), 주사전극(32) 및 어드레스전극(11)은 각각에 인가되는 전압 파형에 따라 그 역할을 달리할 수 있으므로 반드시 이 역할들에 한정되는 것은 아니다.
이 플라즈마 디스플레이 패널은 어드레스전극(11)과 주사전극(32)의 상호 작용으로 인한 어드레스 방전에 의하여 켜질 방전셀(17)을 선택하고, 유지전극(31)과 주사전극(32)의 상호 작용으로 인한 유지 방전에 의하여 상기 선택된 방전셀(17)을 구동시켜, 화상을 구현한다.
도2 및 도3에 도시된 바와 같이, 유지전극(31)과 주사전극(32)을 덮는 제2 유전층(21)은 홈(121)을 형성하고 있다. 이 홈(121)은 방전갭(DG)에 대응하고, 전면기판(20)의 xy평면에 대하여 방전셀(17)의 내부에 형성된다. 즉 제2 유전층(21)의 홈(121)은 방전셀(17)에 공간적으로 연결된다.
보호막(23)은 제2 유전층(21)의 표면 및 홈(121)의 내측면에 형성되며, 홈(121)으로 둘러싸인 전면기판(20)의 내측 표면에도 형성된다. 따라서 보호막(23)은 제2 유전층(21) 및 전면기판(20)을 방전으로부터 보호할 수 있다.
일반적으로, 유지전극(31)과 주사전극(32) 사이 거리로 한정되는 방전갭(DG)에 의하여 방전개시전압(Vf)이 결정된다. 즉 방전갭(DG)이 클수록 방전개시전압(Vf)은 높아지고, 방전갭(DG)이 작을수록 방전개시전압(Vf)은 낮아진다.
또한, 방전갭(DG) 내에 홈(121)을 형성하는 경우, 방전개시전압(Vf)은 홈(121)의 y축 방향 거리(GL)에 의해서도 결정된다. 즉 제2 유전층(21)에 형성되는 홈(121)의 y축 방향 거리(GL)가 클수록 방전개시전압(Vf)은 낮아지고, 홈(121)의 y축 방향의 거리(GL)가 작을수록 방전개시전압(Vf)은 높아진다.
다시 설명하면, 제2 유전층(21)에 형성된 홈(121)의 y축 방향 거리(GL)는 제2 버스라인(31b, 32b)과 이에 마주하는 홈(121) 사이의 거리(L)를 결정하게 된다. 따라서 홈(121)의 y축 방향의 거리(GL)가 길어지면 제2 버스라인(31b, 32b)과 이에 마주하는 홈(121) 사이의 거리(L)가 짧아지면서, 방전개시전압이 낮아진다.
이 거리(L)가 짧아지면서 즉, 제2 유전층(21)의 두께가 얇아지면서 유지전극(31)과 주사전극(32) 사이의 커패시턴스(C17)가 크게 되고, 또한 벽전하의 축적 능력이 향상되어 저전압에 의한 유지 방전이 가능해진다.
이 방전셀(17)의 커패시턴스(C17)는 수학식 1에서와 같이, 거리(L)을 가지는 제2 유전층(21)의 양측 커패시턴스(C21)와 홈(121) 내에 충전된 방전가스에 의한 커패시턴스(Cg)의 합으로 산출된다. 여기서 ε는 제2 유전층(21)의 유전율이며, Eg는 방전가스의 유전율이며, Dg는 홈(121)의 거리(GL)이다.
또한, 제2 유전층(21)의 홈(121)은 방전셀(17)의 전방을 개방시켜, 전면기판(20)으로 조사되는 가시광의 양을 증대시켜, 휘도를 향상시킨다.
한편, 명실 콘트라스트를 향상시키기 위하여 격벽(16)과 제2 유전층(21)을 착색하는 경우가 있다. 예를 들면, 격벽(16)을 갈색으로 착색하는 경우, 이 갈색과 감색 혼합되어 격벽(16)과 중첩되는 부분에서 흑색을 구현하기 위하여, 제2 유전층(21)은 청색으로 착색된다.
이 경우, 방전셀(17)의 전방 개구율 증대 효과에서, 착색된 제2 유전층(21)의 홈(121)은 착색되지 않은 유전층에 홈을 형성하는 경우(미도시)에 비하여, 더 큰 효과를 가지므로 휘도를 더욱 향상시킬 수 있다.
일례로서, 홈(121)은 방전갭(DG) 내에 대응하고, 또한 x축 방향으로 이격되는 제1 격벽부재들(16b) 사이에 각각 독립적으로 형성된다. 즉 독립 구조의 홈(121)은 이 홈(121)에 의하여 x축 방향으로 인접하는 방전셀들(17) 사이에서 발생될 수 있는 크로스토크(crosstalk)를 방지할 수 있다.
도5는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널에서 1개 방전셀에 대한 전극의 배치 관계를 도시한 평면도이고, 도6은 도5의 Ⅵ-Ⅵ 선을 따라 잘라서 본 단면도이다.
전체적인 구성 및 작용 효과에 있어서, 제2 실시예는 제1 실시예와 유사 내지 동일하므로 여기서는 동일한 부분에 대한 설명을 생략하고 제1 실시예와 비교하여 서로 다른 부분에 대하여 설명한다.
제2 실시예의 유지전극(231)과 주사전극(232)은 제1 버스라인들(231a, 232a)과 제2 버스라인들(231b, 232b) 및 쇼트 바아들(231c, 232c)을 포함하여 구성된다.
제1 버스라인들(231a, 232a)과 쇼트 바아들(231c, 232c)은 제1 실시예에서와 같이 각각 블랙 레이어(B231a, B232a; B231c, B232c)와 화이트 레이어(W231a, W232a; W231c, W232c)의 2개 레이어로 형성된다.
이 블랙 레이어(B231a, B232a; B231c, B232c)는 전면기판(20)에 형성되고, 화이트 레이어(W231a, W232a; W231c, W232c)는 각각 블랙 레이어(B231a, B232a; B231c, B232c) 상에 형성된다.
제2 버스라인들(231b, 232b)은 화이트 레이어(W231b, W232b)로 형성된다. 이 화이트 레이어(W231b, W232b)는 직접 전면기판(20)에 형성된다.
이 화이트 레이어(W231b, W232b)의 제2 버스라인들(231b, 232b)는 제1 실시예에 비하여, 블랙 레이어(B31b, B32b)를 덜 가지므로 가시광의 흡수량을 저감시키고 반사량을 증대시켜 휘도를 향상시킨다.
도7은 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널에서 전극 및 유전층의 부분 단면도이다.
제3 실시예의 유지전극(331)과 주사전극(332)은 제1 버스라인들(331a, 332a)과 제2 버스라인들(331b, 332b) 및 쇼트 바아들(331c, 332c)을 포함하여 구성된다.
제1 버스라인들(331a, 332a)은 제1 실시예에서와 같이 각각 블랙 레이어(B331a, B332a)와 화이트 레이어(W331a, W332a)의 2개 레이어로 형성된다.
이 블랙 레이어(B231a, B232a)는 전면기판(20)에 형성되고, 화이트 레이어(W231a, W232a)는 각각 블랙 레이어(B231a, B232a) 상에 형성된다.
쇼트 바아들(331c, 332c)와 제2 버스라인들(331b, 332b)은 각각 화이트 레이어(W331c, W332c; W331b, W332b)로 형성된다. 이 화이트 레이어(W331c, W332c; W331b, W332b)는 직접 전면기판(20)에 형성된다.
이 화이트 레이어(W331c, W332c; W331b, W332b)의 쇼트 바아들(331c, 332c)과 제2 버스라인들(331b, 332b)는 제1 실시예에 비하여, 블랙 레이어(B31c, B32c; B31b, B32b)를 덜 가지므로 가시광의 흡수량을 더욱 저감시키고, 반사량을 더욱 증가시켜 휘도를 향상시킨다.
도8은 본 발명의 제4 실시예에 따른 플라즈마 디스플레이 패널에서 전극 및 유전층의 부분 단면도이다.
제4 실시예의 유지전극(431)과 주사전극(432)은 제1 버스라인들(431a, 432a)과 제2 버스라인들(431b, 432b) 및 쇼트 바아들(431c, 432c)을 포함하여 구성된다.
제1 버스라인들(431a, 432a)과 쇼트 바아들(431c, 432c) 및 제2 버스라인들(431b, 432b)은 각각 화이트 레이어(W431a, W432a; W431c, W432c; W431b, W432b) 로 형성된다. 이 화이트 레이어(W431a, W432a; W431c, W432c; W431b, W432b)는 직접 전면기판(20)에 형성된다.
이 화이트 레이어(W431a, W432a; W431c, W432c; W431b, W432b)의 제1 버스라인들(431a, 432a)과 쇼트 바아들(431c, 432c)과 제2 버스라인들(431b, 432b)는 제1 실시예에 비하여, 블랙 레이어(B31a, B32a; B31c, B32c; B31b, B32b)를 덜 가지므로 가시광의 흡수량를 더욱 저감시키고, 반사량을 더욱 증가시켜 휘도를 향상시킨다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널에 의하면, 유지전극과 주사전극을 각각 복수의 버스라인들로 형성하고, 버스라인들 중 적어도 1개를 화이트 레이어로만 형성하여, 블랙 레이어에 의하여 흡수되는 가시광의 양을 저감시켜 휘도를 향상시키는 효과가 있다. 또한 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은 방전갭에 마주하는 유전층 부분에 홈을 형성하여 방전개시전압을 낮춤으로써, 홈이 형성되지 않는 경우에 인가하던 전압과 같은 전압을 방전유지전압으로 인가하는 경우, 이 경우에 비하여, 강한 방전을 유도하여 발광효율을 향상시킨다. 또한 유전층에 홈을 형성하여 착색된 유전층을 상당 부분 제거함으로써 방전셀의 개구율이 증대되어 휘도가 향상된다.
Claims (16)
- 서로 마주하여 이격 배치되는 제1 기판과 제2 기판;상기 제1 기판과 상기 제2 기판 사이에 배치되어 방전셀들을 구획하는 격벽;상기 방전셀에 대응하여 상기 제1 기판에 제1 방향으로 신장 형성되는 어드레스전극;상기 제1 방향과 교차하는 제2 방향으로 각각 신장되고 상기 방전셀들에 대응하여 상기 제2 기판에 형성되는 제1 전극과 제2 전극; 및상기 제1 전극과 상기 제2 전극을 덮어 상기 제2 기판에 형성되는 유전층을 포함하며,상기 제1 전극 및 상기 제2 전극은,각각 길게 형성되는 복수의 버스라인들을 포함하고 상기 버스라인들 중 상기 방전셀의 중앙부에서 마주하는 상기 버스라인들로 방전갭을 형성하며,상기 유전층은,상기 방전갭 내에서 상기 방전셀에 공간적으로 연결되는 홈을 형성하고,상기 제1 전극의 버스라인들 및 상기 제2 전극의 버스라인들은,각각 상기 방전셀의 제1 방향 양측에서 상기 제2 방향으로 신장 형성되는 제1 버스라인과,상기 제1 버스라인에서 상기 제1 방향으로 이격되어 상기 제1 버스라인과 평행하며 상기 방전갭을 형성하는 제2 버스라인, 및상기 방전셀의 중심에서 상기 제1 버스라인과 상기 제2 버스라인을 상기 제1 방향을 따라 서로 연결하는 쇼트 바아를 포함하며,상기 제1 버스라인, 상기 제2 버스라인 및 상기 쇼트 바아 중 적어도 하나는, 화이트 레이어를 포함하는 플라즈마 디스플레이 패널.
- 제1 항에 있어서,상기 홈은 상기 제2 방향을 따라 방전셀을 구획하는 상기 격벽들 사이에 각각 독립적으로 형성되는 플라즈마 디스플레이 패널.
- 삭제
- 삭제
- 제1 항에 있어서,상기 제1 버스라인, 상기 제2 버스라인 및 상기 쇼트 바아는,각각 상기 제2 기판에 형성되는 블랙 레이어와, 상기 블랙 레이어 상에 형성되는 화이트 레이어를 포함하는 플라즈마 디스플레이 패널.
- 제1 항에 있어서,상기 제1 버스라인 및 쇼트 바아는,상기 제2 기판에 형성되는 블랙 레이어와, 상기 블랙 레이어 상에 형성되는 화이트 레이어를 포함하고,상기 제2 버스라인은 상기 제2 기판에 형성되는 화이트 레이어를 포함하는 플라즈마 디스플레이 패널.
- 제1 항에 있어서,상기 제1 버스라인은,상기 제2 기판에 형성되는 블랙 레이어와, 상기 블랙 레이어 상에 형성되는 화이트 레이어를 포함하고,상기 쇼트 바아 및 상기 제2 버스라인은 상기 제2 기판에 형성되는 화이트 레이어를 포함하는 플라즈마 디스플레이 패널.
- 제1 항에 있어서,상기 제1 버스라인, 상기 쇼트 바아 및 상기 제2 버스라인은 상기 제2 기판에 형성되는 화이트 레이어를 포함하는 플라즈마 디스플레이 패널.
- 제1 항에 있어서,상기 유전층의 표면 및 상기 홈의 내측면에 형성되는 보호막을 포함하는 플라즈마 디스플레이 패널.
- 제1 항에 있어서,상기 유전층은 청색으로 착색되는 플라즈마 디스플레이 패널.
- 제10 항에 있어서,상기 격벽은 갈색으로 착색되는 플라즈마 디스플레이 패널.
- 서로 마주하여 이격 배치되는 제1 기판과 제2 기판;상기 제1 기판과 상기 제2 기판 사이에 배치되어 방전셀들을 구획하는 격벽;상기 방전셀에 대응하여 상기 제1 기판에 제1 방향으로 신장 형성되는 어드레스전극;상기 제1 방향과 교차하는 제2 방향으로 각각 신장되고 상기 방전셀들에 대응하여 상기 제2 기판에 형성되는 제1 전극과 제2 전극; 및상기 제1 전극과 상기 제2 전극을 덮어 상기 제2 기판에 형성되는 유전층을 포함하며,상기 제1 전극 및 상기 제2 전극은,각각 길게 형성되는 복수의 버스라인들을 포함하고 상기 버스라인들 중 상기 방전셀의 중앙부에서 마주하는 상기 버스라인들로 방전갭을 형성하며,상기 유전층은,청색으로 착색되고 상기 방전갭 내에서 상기 방전셀에 공간적으로 연결되는 홈을 형성하며,상기 버스라인들 중 적어도 1개의 버스라인은 화이트 레이어로 형성되는 플라즈마 디스플레이 패널.
- 제12 항에 있어서,상기 제1 전극의 버스라인들 및 제2 전극 버스라인들은,각각 상기 방전셀의 제1 방향 양측에서 상기 제2 방향으로 신장 형성되는 제1 버스라인과,상기 제1 버스라인에서 상기 제1 방향으로 이격되어 상기 방전갭을 형성하는 제2 버스라인, 및상기 방전셀의 중심에서 상기 제1 버스라인과 상기 제2 버스라인을 상기 제1 방향을 따라 연결하는 쇼트 바아를 포함하는 플라즈마 디스플레이 패널.
- 제13 항에 있어서,상기 제1 버스라인 및 상기 쇼트 바아는 블랙 레이어와 화이트 레이어의 2개 레이어로 형성되고,상기 제2 버스라인은 1개의 화이트 레이어로 형성되는 플라즈마 디스플레이 패널.
- 제13 항에 있어서,상기 제1 버스라인은 블랙 레이어와 화이트 레이어의 2개 레이어로 형성되 고,상기 쇼트 바아 및 상기 제2 버스라인은 1개의 화이트 레이어로 형성되는 플라즈마 디스플레이 패널.
- 제13 항에 있어서,상기 제1 버스라인, 상기 쇼트 바아 및 상기 제2 버스라인은 1개의 화이트 레이어로 형성되는 플라즈마 디스플레이 패널.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060112807A KR100830993B1 (ko) | 2006-11-15 | 2006-11-15 | 플라즈마 디스플레이 패널 |
US11/756,738 US20080111485A1 (en) | 2006-11-15 | 2007-06-01 | Plasma display panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060112807A KR100830993B1 (ko) | 2006-11-15 | 2006-11-15 | 플라즈마 디스플레이 패널 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100830993B1 true KR100830993B1 (ko) | 2008-05-20 |
Family
ID=39368563
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060112807A KR100830993B1 (ko) | 2006-11-15 | 2006-11-15 | 플라즈마 디스플레이 패널 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20080111485A1 (ko) |
KR (1) | KR100830993B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100879470B1 (ko) * | 2007-03-19 | 2009-01-20 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010051355A (ko) * | 1999-11-02 | 2001-06-25 | 데츠오 사카이 | 에이씨형 플라즈마 디스플레이 패널 |
KR20040048173A (ko) * | 2002-12-02 | 2004-06-07 | 현대 프라즈마 주식회사 | 효율적 방전을 위한 플라즈마 디스플레이 패널 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001029859A1 (fr) * | 1999-10-19 | 2001-04-26 | Matsushita Electric Industrial Co., Ltd. | Procede de realisation d'une electrode metallique |
US6603263B1 (en) * | 1999-11-09 | 2003-08-05 | Mitsubishi Denki Kabushiki Kaisha | AC plasma display panel, plasma display device and method of driving AC plasma display panel |
US6674238B2 (en) * | 2001-07-13 | 2004-01-06 | Pioneer Corporation | Plasma display panel |
-
2006
- 2006-11-15 KR KR1020060112807A patent/KR100830993B1/ko not_active IP Right Cessation
-
2007
- 2007-06-01 US US11/756,738 patent/US20080111485A1/en not_active Abandoned
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010051355A (ko) * | 1999-11-02 | 2001-06-25 | 데츠오 사카이 | 에이씨형 플라즈마 디스플레이 패널 |
KR20040048173A (ko) * | 2002-12-02 | 2004-06-07 | 현대 프라즈마 주식회사 | 효율적 방전을 위한 플라즈마 디스플레이 패널 |
Also Published As
Publication number | Publication date |
---|---|
US20080111485A1 (en) | 2008-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4405977B2 (ja) | プラズマディスプレイパネル | |
KR100830993B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20070101709A (ko) | 반사 휘도를 줄인 플라즈마 디스플레이 패널 | |
KR100683796B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20060098936A (ko) | 플라즈마 디스플레이 패널 | |
KR100927715B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100683775B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20090096219A (ko) | 플라즈마 디스플레이 패널 | |
KR20050108756A (ko) | 플라즈마 디스플레이 패널 | |
KR100659052B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100686836B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100741130B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100739600B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100889775B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100823478B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100625998B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100670314B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100484648B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100581955B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20080000866A (ko) | 플라즈마 디스플레이 패널 | |
US20070007886A1 (en) | Plasma display panel | |
KR20070119907A (ko) | 플라즈마 디스플레이 패널 | |
KR20080010827A (ko) | 플라즈마 디스플레이 패널 | |
KR20070119906A (ko) | 플라즈마 디스플레이 패널 | |
KR20080038976A (ko) | 플라즈마 디스플레이 패널 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |