KR20080029815A - 스위치-온 임계치를 결정하기 위한 방법과 이 방법을수행하기 위한 전자 회로 장치 - Google Patents

스위치-온 임계치를 결정하기 위한 방법과 이 방법을수행하기 위한 전자 회로 장치 Download PDF

Info

Publication number
KR20080029815A
KR20080029815A KR1020070095302A KR20070095302A KR20080029815A KR 20080029815 A KR20080029815 A KR 20080029815A KR 1020070095302 A KR1020070095302 A KR 1020070095302A KR 20070095302 A KR20070095302 A KR 20070095302A KR 20080029815 A KR20080029815 A KR 20080029815A
Authority
KR
South Korea
Prior art keywords
input
voltage level
switch
signal
threshold
Prior art date
Application number
KR1020070095302A
Other languages
English (en)
Other versions
KR101433818B1 (ko
Inventor
로버트 쉴링
Original Assignee
에이비비 테크놀로지 아게
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에이비비 테크놀로지 아게 filed Critical 에이비비 테크놀로지 아게
Publication of KR20080029815A publication Critical patent/KR20080029815A/ko
Application granted granted Critical
Publication of KR101433818B1 publication Critical patent/KR101433818B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/023Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
    • H03K3/0233Bistable circuits
    • H03K3/02337Bistables with hysteresis, e.g. Schmitt trigger
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/08Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
    • H03K5/082Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold
    • H03K5/084Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold modified by switching, e.g. by a periodic signal or by a signal in synchronism with the transitions of the output signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/689Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors with galvanic isolation between the control circuit and the output circuit
    • H03K17/691Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors with galvanic isolation between the control circuit and the output circuit using transformer coupling
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/78Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used using opto-electronic devices, i.e. light-emitting and photoelectric devices electrically- or optically-coupled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0036Means reducing energy consumption

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Electromagnetism (AREA)
  • Electronic Switches (AREA)
  • Logic Circuits (AREA)
  • Manipulation Of Pulses (AREA)
  • Networks Using Active Elements (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)
  • Processing Of Color Television Signals (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

본 발명은 제1 전압 레벨을 가지는 입력 전압 신호(401)를 제2 전압 레벨을 가지는 출력 신호(402)로 변환하기 위한 전자 회로 장치를 제공한다. 제1 전압 레벨에서 입력 전압 신호(401)를 입력하기 위한 입력 유닛(101)이 제공되는 한편, 전자 회로 장치의 출력에서 출력 신호(402)를 출력하기 위한 출력 유닛(203)이 배열된다. 임계값 비교 유닛(104)은 입력 신호(101)의 제1 전압 레벨을 스위치-온 임계값(404)과 비교한다. 회로 장치는, 입력 전압 신호(101)의 제1 전압 레벨이 스위치-온 임계값(404)을 초과한 후에 미리 결정된 지연 지속 기간(410) 후에, 회로 장치의 입력 임피던스를 낮은 값으로부터 높은 값으로 전환하기 위한 입력 임피던스 전환 유닛을 더 포함한다.
스위치-온 임계값, 입력 임피던스 전환 유닛

Description

스위치-온 임계치를 결정하기 위한 방법과 이 방법을 수행하기 위한 전자 회로 장치{METHOD FOR DETERMINING A SWITCH-ON THRESHOLD AND ELECTRONIC CIRCUIT ARRANGEMENT FOR CARRYING OUT THE METHOD}
본 발명은 일반적으로 입력 신호를 출력 신호를 변환하기 위한 전자 회로 장치에 대한 것이고, 특별하게는 특정 스위칭 임계치에 도달 시에 디지털 출력 신호로 전환되는 디지털 입력 신호를 입력받는 전자 회로 장치에 대한 것이다.
특별하게, 본 발명은 제1 전압 레벨을 가는 입력 전압 신호를 제2 전압 레벨을 갖는 출력 전압 신호로 변환하기 위한 전자 회로 장치에 대한 것이고, 제1 전압 레벨에서 입력 전압 신호를 입력하기 위한 입력 유닛과, 입력 신호의 제1 전압 레벨과 스위치-온 임계값을 비교하기 위한 임계값 비교 유닛과, 입력 전압 신호의 제1 전압 레벨과 스위치-온 임계값의 비교에 따라서 출력 신호를 출력하기 위한 출력 유닛이 제공된다.
제1 전압 레벨을 갖는 입력 전자 신호를 제2 전압 레벨을 갖는 출력 전압 신호로 변환하기 위한 전자 회로 장치가 알려져 있다. 이러한 유형의 종래의 전자 회로 장치는 예를 들면, 80 V 내지 300 V 의 넓은 입력 전압 범위를 갖는 입력 전압 신호가 대응하는 출력 전압 신호로 변환되는 것을 허용한다. 전자 회로 장치가 이러한 넓은 입력 전압 범위를 갖는 전압 신호를 처리할 수 있도록, 전자 회로 장치의 입력은 높은 임피던스 입력을 가져야 하는데, 즉, 전자 회로 장치는 처리되거나 증폭될 입력 전압 신호에 대해 높은 입력 임피던스를 가져야 한다.
넓은 입력 전압 범위 내의 입력 전압 신호를 처리하기 위해 종래 기술에서 제안된 해결책은 하지만 많은 단점을 가진다. 종래 회로 장치의 하나의 본질적인 단점은 높은 입력 임피던스는 간섭에 대한 높은 민감성(susceptibility)을 갖는 회로 장치를 초래한다. 높은 임피던스 입력은 전계와 자계에 의해 유도된 채널간의 누화(crosstalk), 혼변조(cross-modulation) 결과, 잡음과 간섭에 특히 매우 민감하다.
하지만, 많은 경우에 있어서, 예를 들면, 스위치-온 순간이 정확히 검출되어야 할 때, 처리될 입력 전압 신호의 레벨에서의 변화를 간섭 없이 식별하는 것이 절대적으로 필요하다. 이것은 디지털 신호 또는 이진 신호를 검출할 때, 특히 아주 중요하다. 이러한 디지털 신호 또는 이진 신호는 다른 응용에서, 위에서 지정된 것처럼, 큰 많은 입력 전압 범위를 가질 수 있다.
종래의 전자 회로 장치의 간섭 면역성을 향상시키기 위해, 이러한 전자 회로 장치의 입력 임피던스를 감소시키는 것이 종래 기술에서 제안되었다. 이것은 고려되는 입력 전압 범위(80 V 내지 300 V)의 경우에서 불편한 방식으로 높은 전류와 따라서 높은 전력 손실을 야기한다. 비록 입력 임피던스의 감소가 예를 들면, 전계 또는 자계에 의해 유도된 누화, 혼변조, 잡음 성분과 간섭과 같은 상기 언급된 교 란시키는 간섭에 대한 민감성과, 전자파 적합성과 관련된 문제점을 어느 정도 감소시키지만, 더 낮은 입력 임피던스에서 증가된 입력 전류에 기인한 전력 손실의 증가는 많은 응용들에서는 허용될 수 없는 것이다.
그러므로, 본 발명의 목적은 넓은 입력 전압 범위에 대해 입력 전압 신호를 출력 전압 신호로 변환하기 위한 전자 회로 장치를 제공하는 것인데, 이 회로 장치는 입력 전압 신호의 간섭에 대해 민감하지 않다.
이 목적은 청구항 제1항의 특징을 포함하는, 제1 전압 레벨을 갖는 입력 전압 신호를 제2 전압 레벨을 갖는 출력 신호로 변환하기 위한 전자 회로 장치에 의해 본 발명에 따라 달성된다. 이 목적은 또한 청구항 제7항에 기재된 방법에 의해 더 달성된다.
본 발명의 추가적인 구성은 종속 청구항들로부터 나타난다.
본 발명의 하나의 필수적인 개념은 전자 회로 장치의 입력 임피던스를 아래 방식으로 전환하는 것인데, 즉, 스위치-온 순간이 간섭 없이 검출될 수 있고, 과도하게 높은 입력 전류에 기인한 높은 전력 손실이 동시에 회피될 수 있는 방식으로 전환하는 것이다. 과도하게 높은 입력 전류는 추가적인 한 순간에 입력 임피던스를 전환하여 회피되는데, 이 순간은 스위치-온 순간 후에 지연 시간 지속 기간 후에 온다.
결과적으로, 전자 회로 장치의 낮은 입력 임피던스는 스위치-온 순간에 제공될 수 있으며, 한편 나중 순간에, 즉, 간섭에 의해 영향을 받지 않는 신뢰성있는 스위치-온 후에, 신뢰성있는 스위치-온 후에, 입력 전류는 과도하게 상승하지 않 고, 따라서 전력 손실의 증가는 회피될 수 있다는 결과를 가지면서, 전자 회로 장치로의 높은 입력 임피던스가 제공될 수 있다.
제1 전압 레벨을 갖는 입력 전압 신호를 제2 전압 레벨을 갖는 출력 신호로 변환하기 위한 본 발명에 따른 전자 회로 장치는 본질적으로:
a) 상기 입력 전압 신호를 제1 전압 레벨로 입력하기 위한 입력 유닛;
b) 상기 입력 전압 신호의 제1 전압 레벨을 스위치-온 임계값과 비교하기 위한 임계값 비교 유닛과;
c) 상기 입력 전압 신호의 제1 전압 레벨과 상기 스위치-온 임계값의 비교에 따라 상기 출력 신호를 출력하기 위한 출력 유닛을 가지며,
d) 상기 입력 전압 신호(101)의 제1 전압 레벨이 상기 스위치-온 임계값(404)을 초과한 순간(411) 이후에 미리 결정된 지연 시간 지속 기간(410) 후에 낮은 값으로부터 높은 값으로 상기 회로 장치의 입력 임피던스를 전환하기 위한 입력 임피던스 전환 유닛(103)이 제공된다.
또한, 제1 전압 레벨을 갖는 입력 전압 신호를 제2 전압 레벨을 갖는 출력 신호로 변환하는 본 방법에 따른 방법은 본질적으로:
a) 입력 유닛에 의해 제1 전압 레벨에서 상기 입력 전압 신호를 입력하는 단계;
b) 임계값 비교 유닛에 의해 상기 입력 전압 신호의 제1 전압 레벨을 스위치-온 임계값과 비교하는 단계와;
c) 출력 유닛에 의해 상기 입력 전압 신호의 제1 전압 레벨과 상기 스위치- 온 임계값의 비교에 따라 상기 출력 신호를 출력하는 단계를 가지고,
d) 상기 입력 전압 신호(101)의 제1 전압 레벨이 상기 스위치-온 임계값(404)을 초과한 순간(410)후에 미리 결정된 지연 시간 지속 기간(411) 후에 낮은 값으로부터 높은 값으로 상기 회로 장치의 입력 임피던스가 전환된다.
본 발명의 제각각의 청구 대상의 이로운 양상과 향상은 종속항들에서 발견된다.
본 발명의 하나의 바람직한 양상에 따라, 미리 결정된 지연 시간 지속 기간 후에, 만약 입력 전압 신호의 제1 전압 레벨이 스위치-온 임계값을 초과하면, 낮은 값으로부터 높은 값으로 상기 회로 장치의 입력 임피던스를 전환하기 위한 전환 신호를 상기 입력 임피던스 전환 유닛으로 공급하는 트리거링(triggering) 유닛이 제공된다.
본 발명의 추가적인 바람직한 양상에 따라, 1차부 회로 디바이스와 2차부 회로 디바이스가 제공되고, 상기 두 디바이스는 커플러 디바이스를 통해 연결된다. 이 경우에, 1차부 회로 디바이스는 회로 장치의 입력 임피던스를 전환하기 위한 입력 임피던스 전환 유닛을 포함한다. 상기 커플러 디바이스는 바람직하게 자기 커플러로서 형성된다. 보다 바람직하게, 상기 커플러 디바이스는 광커플러로서 형성된다.
본 발명의 다른 바람직한 양상에 따라, 상기 임계값 비교 유닛은 스위칭 이력 현상을 다음과 같은 방식으로 가지는데, 즉, 스위치-오프 임계값이 전압의 견지에서 스위치-온 임계값보다 아래에 있게 되는 식으로 된다.
본 발명의 다른 바람직한 양상에 따라, 상기 입력 전압 신호의 제1 전압 레벨이 상기 스위치-온 임계값보다 낮은 동안에는, 상기 회로 장치의 입력 임피던스가 낮은 값을 갖는다. 편리하게, 만약 상기 입력 전압 신호의 제1 전압 레벨이 상기 스위치-온 임계값을 초과하면, 상기 회로 장치의 입력 임피던스가 높은 값을 가진다.
본 발명의 다른 바람직한 양상에 따라, 만약 상기 입력 전압 신호의 제1 전압 레벨이 상기 스위치-온 임계값을 초과한다면, 상기 입력 임피던스 전환 유닛은 스위치-온 순간에 낮은 값으로부터 높은 값으로 상기 회로 장치의 입력 임피던스를 전환시킨다.
바람직하게, 상기 입력 전압 신호의 제1 전압 레벨이 상기 스위치-온 임계값을 초과했다면, 스위치-온 순간 후에 지연 시간 지속 기간이 경과한 후에, 상기 회로 장치의 입력 임피던스가 전환 순간에 높은 값으로부터 낮은 값으로 전환된다.
본 발명의 또 다른 바람직한 양상에 따라, 상기 입력 전압 신호의 제1 전압 레벨이 스위치-온 임계값을 초과했다면, 상기 스위치-온 순간 후에 지연 시간 지속 기간이 경과한 후에, 상기 출력 신호가 상기 전환 순간에 전환된다.
이롭게, 상기 회로 장치로의 입력 전류는 상기 전환 순간 후보다, 상기 스위치-온 순간으로부터 상기 전환 순간까지의 상기 지연 시간 지속 기간 동안에 더 높은 전류 값을 취한다.
이런 방식으로, 입력 전압 신호를 출력 신호로 변환하기 위한 본 방법에 따 른 전자 회로 장치와, 그 대응하는 변환 방법은 간섭의 영향 없이 정확하게 스위치-온 순간을 한정하는 것이 가능하며, 전력 손실에서의 증가는 회피된다.
본 발명의 예시적인 실시예가 도면에서 설명되고, 아래의 설명에서 보다 상세히 설명된다.
도면에서, 동일한 참조 번호는 동일하거나 기능적으로 동일한 구성 요소 또는 단계를 지정한다.
도 1은 본 발명의 하나의 바람직한 실시예에 따라 입력 전압 신호를 출력 신호로 변환하기 위한 전자 회로 장치의 개략적인 블록도를 보여 준다. 도 1에서 볼 수 있듯이, 1차부 회로 디바이스(100)는 커플러 디바이스(300)를 통해 2차부 회로 디바이스(200)에 연결된다.
커플러 디바이스(300)는 광 커플러 또는 GMR 커플러(Giant Magnetic Resistance coupler)로서 형성될 수 있다. 처리될 입력 전압 신호(401)는 1차부 회로 디바이스(100)에 인가되고, 상기 입력 전압 신호는 회로 장치의 입력 전류(403)가 되게 한다. 입력 유닛(101)은 입력 전압 신호(401)와 입력 전류(403)를 입력하는 역할을 한다.
입력 신호는, 입력 전압 신호의 거친(coarse) 간섭을 필터링하는 1차부 필터 유닛(102)에 먼저 입력된다. 본 발명에 따라 전자 회로 장치의 필수적인 요소는, 참조 기호 103으로 지정되는, 입력 임피던스 변환 유닛이다. 전환 신호(417)는 아래에서 설명될, 트리거링 유닛(106)에 의해 입력 임피던스 전환 유닛에 입력된다.
전환 신호(417)에 따라, 입력 임피던스 전환 유닛(103)에서, 전자 회로 장치의 입력 임피던스, 즉, 입력 전압 신호(401)와 입력 전류(403)의 입력 유닛(101)으로의 입력 시에 보이는, 입력 임피던스는 낮은 입력 임피던스 값으로부터 높은 입력 임피던스 값으로 전환되고, 그 반대 경우도 마찬가지이다.
외부 간섭의 가능한 가장 작은 영향 하에서 입력 전압 신호 내의 레벨 변화가 검출되고자 할 때, 낮은 입력 임피던스 값이 요구되어지는 한편, 회로 장치 내로 흐르는 입력 전류(403)는 제한되고, 따라서 과도한 전력 손실이 회피되고자 할 때, 입력 임피던스의 높은 값이 요구된다는 것이 지적되어야 한다.
임계값 비교 유닛(104)은 입력 임피던스 전환 유닛(103)의 다운스트림(downstream)에 연결된다. 임계값 비교 유닛(104) 내에서 도 2의 (a)를 참조해서 아래에서 설명되는 것처럼, 출력 신호(402)가 스위치 온되는 경우에는, 입력 전압 신호(401)가 스위치-온 임계값(404)과 비교되고, 또한, 출력 신호(402)가 스위치 오프되는 경우에는 입력 전압 신호(401)가 스위치-오프 임계값(405)과 비교된다.
임계값 비교 유닛(104)의 다운스트림에 연결된 전류원(105)은 전류원 제어 신호에 의해 제어되며, 전류원은 전류를 전달 신호(416)로서 커플러 디바이스(300)에 입력시킨다. 또한, 트리거링 유닛(106)은 임계값 비교 유닛(104)의 다운스트림쪽에 연결되고, 이 트리거링 유닛은 트리거링 유닛 제어 신호(415)에 의해 임계값 비교 유닛(104)에 어드레스 지정된다. 스위치-온 동작, 전환 동작과 스위치-오프 동작과 또한 대응하는 지연 시간은 도 2의 (a), (b)와 (c)를 참조해서 아래에서 설명된다.
도 1에 도시된 2차부 회로 디바이스(200)는 커플러 디바이스(300)로부터 출력된 전기 신호 출력를 필터링하기 위한 2차부 필터 유닛(201)과, 제어 유닛(202)을 가진다. 제어 유닛(202)은 커플러 디바이스(300)를 통해 1차부 회로 디바이스(100)로부터 수신된 신호를 처리하고, 출력 유닛(203)을 통해 출력 신호(402)를 출력하고, 상기 출력 신호는 도 2의 (b)에서 아래에 설명된다.
제1 전압 레벨을 가지는 입력 전압 신호를 제2 전압 레벨을 가지는 출력 신호로 변환하기 위한 전자 회로 장치의 기능이 도 2의 (a), (b)와 (c)를 참조해서 이제 설명될 것이다. 도 2는 전체적인 타이밍도를 설명하는데, 시간적으로 상관된 방식으로 하나가 다른 하나의 아래에 도시되는, 입력 전압값(407), 출력 전압값(408)과 입력 전류값(409)의 시간(406)에 대한 프로파일을 도시한다.
도 2의 (a)는 시간(406)의 함수로서 입력 전압 값(407)을 도시하고, 상기 언급된 스위치-온과 스위치-오프 임계값(404와 405)은 도 2의 (a)에 동시에 묘사된다{수평 대시선(dashed line)}.
도 2의 (a) 내지 (c)에 도시된 전압과 전류 프로파일은 본 발명의 기본적인 기능상의 원리를 설명하기 위한 단지 하나의 예 일뿐이다.
참조 기호 411에 의해 지정된 스위치-온 순간에서, 제로 레벨로부터 제1 전압 레벨로의 입력 전압 신호의 전이가 발생한다.
입력 전압 신호(401)에서 제로 레벨로부터 제1 전압 레벨로의 이러한 전이는 출력 신호(402)가 마찬가지로 제로 레벨로부터 제2 전압 레벨로 상승하는 효과{도 2의 (b) 참조}를 갖게 하기 위해 의도된다. 하지만, 도 2에서 볼 수 있는 것처럼, 이러한 상승은 임계값 비교 유닛(104)에서 설정될 수 있는, 지연 시간 지속 기간(410)후에만 발생한다. 지연 시간 지속 기간(410)은 전환 순간(412)과 스위치-온 순간(411) 사이의 시간적 간격이다. 도 1을 참조해서 위에서 설명된 것처럼, 트리거링 유닛(106)은 피드백을 임계값 비교 유닛(104)에 아래와 같이 제공하는데, 즉, 전환 신호(417)가 상기 비교값 비교 유닛에 입력되게 한다.
입력 임피던스 전환 유닛(103)은 스위치-온 순간(410)에 낮은 입력 임피던스 값을 가지고, 상기 값은 전환 순간(412)에 높은 입력 임피던스 값으로 전환된다. 임계 값 비교 유닛(104)은 전류원 제어 신호에 의해 전류원(105)을 구동하고, 상기 전류원은 전달 신호(416)가 커플러 디바이스(300)를 통해 송신되어, 그리고 나서 이 신호가 출력 신호(402)의 제로 레벨로부터 제2 전압 레벨로의 상승을 야기하는 효과를 가진다.
도 2의 (b)에 도시된 것처럼, 그 결과는 스위치-온 순간(411) 후에 지연 시간 지속 기간(410) 후에만, 출력 신호(402)가 입력 전압 신호(401)의 전압 프로파일을 따른다는 것이다. 이러한 전환 방법의 필수적인 이점은, 지연 시간 지속 기간(410) 동안에, 예를 들면, 전자 회로 장치의 입력 유닛(101)에 존재하는 간섭이 전환 순간에 아무런 영향을 끼치지 않는다는 사실에 있다.
이러한 결과에 대한 이유는, 도 2의 하단의 프로파일, 즉 도 2의 (c)에서 도시된 것처럼, 전자 회로 장치는 스위치-온 순간(411)과 전환 순간(412) 사이의 시간에 입력 임피던스의 낮은 값을 가지고, 여기서 높은 입력 전류(403)가 회로 장치 내로 흐른다는 사실 때문이다.
상기 높은 입력 전류(403)는 전환 순간(412)에 낮은 전류(일반적으로 1 mA)로 감소되어, 회로 장치의 전력 손실은 허용될 수 있는 최대값을 초과할 수 없다.
또한, 도 2의 (a) 내지 (c)는 제1 전압 레벨로부터 제로 레벨로의 입력 전압 신호(401)의 스위치-오프를 나타내는 스위치-오프 순간(413)을 도시한다. 높은 입력 임피던스 값으로부터 낮은 입력 임피던스 값으로의 전환은 전환 순간(412)에 이미 초래되었으므로, 전자 회로 장치의 입력 임피던스가 스위치-오프 순간에 높은 값을 취한다는 것이 주목되어야 한다. 하지만, 입력 유닛(101)의 낮은 임피던스 종료가 입력 전압 신호(401)가 스위치 오프될 때 여하간 제공되므로, 이것은 입력 간섭에 대해서 중요하지 않다.
결과적으로, 전체적인 전자 회로 장치의 전력 손실이 과도하게 상승되지 않으면서, 간섭이 없고 높은 신뢰도를 가지면서, 입력 전압 신호(401)의 스위치-온을 검출하는 것이 가능하다.
바람직하게, 입력 임피던스 전환 유닛은 제어 전류의 경우에 턴온되는 전계 효과 트랜지스터(FET)를 포함한다. 지연 시간 지속 시간(410) 동안에 입력 전류(403)의 피크 값 - 도 2의 (c)에 도시됨 -은 수 암페어일 수 있는 한편, 입력 전류 프로파일의 나머지의 전류 값(403)은 단지 수 밀리암페어(mA)일뿐이다.
비록 본 발명이 바람직한 예시적인 실시예를 기초로 하여 설명되었지만, 본 발명은 여기에 제한되지 않으며, 오히려 다양한 방식으로 수정될 수 있다.
또한, 본 발명은 언급된 응용 가능성에 제한되지 않는다.
본 발명은 일반적으로 입력 신호를 출력 신호를 변환하기 위한 전자 회로 장치에 이용가능하고, 특별하게는 특정 스위칭 임계치에 도달 시에 디지털 출력으로 전환되는 디지털 입력 신호를 입력받는 전자 회로 장치에 이용가능하다.
도 1은 본 발명의 바람직한 하나의 실시예에 따라 입력 전압 신호를 출력 신호로 변환하기 위한 전자 회로 장치의 블록도.
도 2는 본 발명의 바람직한 하나의 예시적인 실시예에 따라, 도 1에 도시된 회로 장치와 관련된 입력 신호와 출력 신호를 설명하기 위한 타이밍도.
<도면 주요 부분에 대한 부호의 설명>
100 1차부 회로 디바이스 101 입력 유닛
102 1차부 필터 유닛 103 입력 임피던스 전환 유닛
104 임계값 비교 유닛 105 전류원
106 트리거링(triggering) 유닛 200 2차부 회로 디바이스
201 2차부 필터 유닛 202 제어 유닛
203 출력 유닛 300 커플러 디바이스
401 입력 전압 신호 402 출력 신호
403 입력 전류 404 스위치-온 임계값
405 스위치-오프 임계값 406 시간
407 입력 전압값 408 출력 전압값
409 입력 전류값 410 지연 시간 지속 기간
411 스위치-온 순간 412 전환 순간
413 스위치-오프 순간 414 전류원 제어 신호
415 트리거링 유닛 제어 신호 416 전달 신호
417 전환 신호

Claims (13)

  1. 제1 전압 레벨을 갖는 입력 전압 신호(401)를 제2 전압 레벨을 갖는 출력 신호(402)로 변환하기 위한 전자 회로 장치로서,
    a) 상기 입력 전압 신호(401)를 제1 전압 레벨에서 입력하기 위한 입력 유닛(101);
    b) 상기 입력 전압 신호(101)의 제1 전압 레벨을 스위치-온 임계값(404)과 비교하기 위한 임계값 비교 유닛(104)과;
    c) 상기 입력 전압 신호(101)의 제1 전압 레벨과 상기 스위치-온 임계값(404)의 비교에 따라 상기 출력 신호(402)를 출력하기 위한 출력 유닛(203)을 포함하고,
    상기 회로 장치는:
    d) 상기 입력 전압 신호(101)의 제1 전압 레벨이 상기 스위치-온 임계값(404)을 초과한 순간(411) 이후에 미리 결정된 지연 시간 지속 기간(410) 후에 낮은 값으로부터 높은 값으로 상기 회로 장치의 입력 임피던스를 전환하기 위한 입력 임피던스 전환 유닛(103)을 더 구비하는 것을 특징으로 하는, 전자 회로 장치.
  2. 제1항에 있어서, 미리 결정된 지연 시간 지속 기간(411) 후에 낮은 값으로부터 높은 값으로 상기 회로 장치의 입력 임피던스를 전환하기 위한 전환 신호(417)를 상기 입력 임피던스 전환 유닛(103)으로 공급하는 트리거링(triggering) 유닛이 제공되는 것을 특징으로 하는, 회로 장치.
  3. 제1항에 있어서, 1차부 회로 디바이스(100)와 2차부 회로 디바이스(200)가 제공되고, 상기 두 디바이스는 커플러 디바이스(300)를 통해 연결되는 것을 특징으로 하는, 회로 장치.
  4. 제3항에 있어서, 상기 커플러 디바이스(300)는 광커플러로서 형성되는 것을 특징으로 하는, 회로 장치.
  5. 제3항에서 있어서, 상기 커플러 디바이스(300)는 자기 커플러로서 형성되는 것을 특징으로 하는, 회로 장치.
  6. 제1항에 있어서, 상기 임계값 비교 유닛(104)은 스위칭 이력 현상을 가지는 것을 특징으로 하는, 회로 장치.
  7. 제1 전압 레벨을 갖는 입력 전압 신호(401)를 제2 전압 레벨을 갖는 출력 신호(402)로 변환하기 방법으로서,
    a) 입력 유닛(101)에 의해 상기 입력 전압 신호(401)를 제1 전압 레벨로 입력하는 단계;
    b) 임계값 비교 유닛(104)에 의해 상기 입력 전압 신호(101)의 제1 전압 레 벨을 스위치-온 임계값(404)과 비교하는 단계와;
    c) 출력 유닛(203)에 의해 상기 입력 전압 신호(101)의 제1 전압 레벨과 상기 스위치-온 임계값(404)의 비교에 따라 상기 출력 신호(402)를 출력하는 단계를 포함하고,
    상기 방법은:
    d) 상기 입력 전압 신호(101)의 제1 전압 레벨이 상기 스위치-온 임계값(404)을 초과한 순간(410)으로부터 미리 결정된 지연 시간 지속 기간(411) 후에 낮은 값으로부터 높은 값으로 상기 회로 장치의 입력 임피던스를 전환하는 단계를 가지는 것을 특징으로 하는,
    제1 전압 레벨을 갖는 입력 전압 신호(401)를 제2 전압 레벨을 갖는 출력 신호로 변환하기 방법.
  8. 제7항에 있어서, 상기 입력 전압 신호(401)의 제1 전압 레벨이 상기 스위치-온 임계값보다 낮은 동안에는, 상기 회로 장치의 입력 임피던스가 낮은 값을 가지는 것을 특징으로 하는, 제1 전압 레벨을 갖는 입력 전압 신호를 제2 전압 레벨을 갖는 출력 신호로 변환하기 방법.
  9. 제7항에 있어서, 만약 상기 입력 전압 신호(401)의 제1 전압 레벨이 상기 스위치-온 임계값을 초과한다면, 상기 회로 장치의 입력 임피던스가 높은 값을 가지는 것을 특징으로 하는, 제1 전압 레벨을 갖는 입력 전압 신호를 제2 전압 레벨을 갖는 출력 신호로 변환하기 방법.
  10. 제7항에 있어서, 만약 상기 입력 전압 신호(101)의 제1 전압 레벨이 상기 스위치-온 임계값(404)을 초과했다면, 상기 입력 임피던스 전환 유닛(103)은 전환 순간(412)에 낮은 값으로부터 높은 값으로 상기 회로 장치의 입력 임피던스를 전환시키는 것을 특징으로 하는, 제1 전압 레벨을 갖는 입력 전압 신호를 제2 전압 레벨을 갖는 출력 신호로 변환하기 방법.
  11. 제7항에 있어서, 상기 입력 전압 신호(101)의 제1 전압 레벨이 상기 스위치-온 임계값(404)을 초과했다면, 스위치-온 순간(411) 후 지연 시간 지속 기간(410)이 경과한 후에, 상기 회로 장치의 입력 임피던스가 전환 순간(412)에 높은 값으로부터 낮은 값으로 전환되는 것을 특징으로 하는, 제1 전압 레벨을 갖는 입력 전압 신호를 제2 전압 레벨을 갖는 출력 신호로 변환하기 방법.
  12. 제7항에 있어서, 상기 입력 전압 신호(401)의 제1 전압 레벨이 스위치-온 임계값(404)을 초과하는 상기 스위치-온 순간(411) 후에 지연 시간 지속 기간(410)이 경과한 후에, 상기 출력 신호(402)가 상기 전환 순간(412)에 전환되는 것을 특징으로 하는, 제1 전압 레벨을 갖는 입력 전압 신호를 제2 전압 레벨을 갖는 출력 신호로 변환하기 방법.
  13. 제7항에 있어서, 상기 회로 장치로의 입력 전류(403)는 상기 전환 순간(412)후보다, 상기 스위치-온 순간(411)으로부터 상기 전환 순간(412)까지의 상기 지연 시간 지속 기간(410) 동안에 더 높은 전류 값을 취하는 것을 특징으로 하는, 제1 전압 레벨을 갖는 입력 전압 신호를 제2 전압 레벨을 갖는 출력 신호로 변환하기 방법.
KR1020070095302A 2006-09-28 2007-09-19 스위치-온 임계치를 결정하기 위한 방법과 이 방법을수행하기 위한 전자 회로 장치 KR101433818B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP06405407A EP1906534B1 (de) 2006-09-28 2006-09-28 Verfahren zum Bestimmen einer Einschaltschwelle und elektronische Schaltungsanordnung zur Durchführung des Verfahrens
EP06405407.5 2006-09-28

Publications (2)

Publication Number Publication Date
KR20080029815A true KR20080029815A (ko) 2008-04-03
KR101433818B1 KR101433818B1 (ko) 2014-09-23

Family

ID=37771114

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070095302A KR101433818B1 (ko) 2006-09-28 2007-09-19 스위치-온 임계치를 결정하기 위한 방법과 이 방법을수행하기 위한 전자 회로 장치

Country Status (7)

Country Link
US (1) US7663421B2 (ko)
EP (1) EP1906534B1 (ko)
JP (1) JP2008086022A (ko)
KR (1) KR101433818B1 (ko)
CN (1) CN101154943B (ko)
AT (1) ATE495580T1 (ko)
DE (1) DE502006008720D1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8237830B2 (en) 2007-04-11 2012-08-07 Red.Com, Inc. Video camera
CA2831698C (en) * 2007-04-11 2015-11-03 Red.Com, Inc. Video camera
US20200005434A1 (en) * 2007-04-11 2020-01-02 Red.Com, Llc Video capture devices and methods
CA2812119C (en) * 2010-09-16 2015-11-24 Abb Technology Ag Digital input with variable impedance
WO2014127153A1 (en) 2013-02-14 2014-08-21 Red. Com, Inc. Video camera
JP7313330B2 (ja) 2017-07-05 2023-07-24 レッド.コム,エルエルシー 電子機器でのビデオ画像データ処理

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4523143A (en) * 1982-06-18 1985-06-11 Fairchild Camera And Instrument Corporation Digital logic level comparator particularly for digital test systems
US5182716A (en) * 1990-06-15 1993-01-26 Allen-Bradley Company, Inc. Injection molding controller with controlled variable learning
US6211719B1 (en) * 1999-04-19 2001-04-03 Globespan Semiconductor Inc. Power control circuit for a line driver
US6420910B1 (en) * 1999-04-27 2002-07-16 International Business Machines Corporation Quasi-current sensing input impedance controlled preamplifier for magnetoresistive elements
US6351172B1 (en) * 2000-02-29 2002-02-26 Dmel Inc. High-speed output driver with an impedance adjustment scheme
JP3532153B2 (ja) * 2000-12-22 2004-05-31 沖電気工業株式会社 レベルシフタ制御回路
JP4026593B2 (ja) * 2003-12-25 2007-12-26 セイコーエプソン株式会社 受信装置
US7307458B1 (en) * 2005-05-27 2007-12-11 National Semiconductor Corporation Voltage mode serial interface driver with PVT compensated impedance

Also Published As

Publication number Publication date
CN101154943B (zh) 2012-07-11
KR101433818B1 (ko) 2014-09-23
US20080284485A1 (en) 2008-11-20
DE502006008720D1 (de) 2011-02-24
EP1906534B1 (de) 2011-01-12
EP1906534A1 (de) 2008-04-02
US7663421B2 (en) 2010-02-16
CN101154943A (zh) 2008-04-02
JP2008086022A (ja) 2008-04-10
ATE495580T1 (de) 2011-01-15

Similar Documents

Publication Publication Date Title
KR101433818B1 (ko) 스위치-온 임계치를 결정하기 위한 방법과 이 방법을수행하기 위한 전자 회로 장치
US7782115B2 (en) Voltage level shifter
US9628147B2 (en) Method of automatically adjusting determination voltage and voltage adjusting device thereof
JP6636860B2 (ja) 抵抗値測定回路
KR101477351B1 (ko) 반도체 스위치 소자의 보호 회로 및 게이트 구동 회로
US8760891B2 (en) Real time dynamic optimization of deadtime
AU2017219678B2 (en) Test device for testing a control unit of a switching apparatus of a switchgear
US20070064953A1 (en) Speaker protection circuit
JP5735910B2 (ja) ピンカードおよびそれを用いた試験装置
CN104683914A (zh) 电子设备及耳机检测电路、方法和装置
US8228646B2 (en) Apparatus and method for draining stored power
CN1820413B (zh) 前置放大器的增益切换电路
US9813816B2 (en) Audio plug detection structure in audio jack corresponding to audio plug and method thereof
US10310001B2 (en) Short-circuit sensor
JP2015033198A (ja) 電力用半導体素子のゲート制御回路
JP2017208618A (ja) 送信装置および信号伝送システム
JP6708915B2 (ja) 信号出力装置
US8212589B2 (en) Circuit, apparatus, and method for signal transfer
KR102700289B1 (ko) 아날로그 신호 입력 장치
US20240258897A1 (en) Current detection circuit
CN108444515B (zh) 一种应用于开关调制信号的快速过阈值检测电路
SU792587A2 (ru) Оптоэлектронный переключатель
JP2008098972A (ja) インターフェース回路及びインターフェース回路を備えた電子機器
JP2008219547A (ja) アンプの過電流保護装置
KR200462623Y1 (ko) Emi노이즈 차단 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee