KR20070094092A - 프레임의 활성화가 수행되는 방전 디스플레이 패널의 구동방법 - Google Patents
프레임의 활성화가 수행되는 방전 디스플레이 패널의 구동방법 Download PDFInfo
- Publication number
- KR20070094092A KR20070094092A KR1020060024299A KR20060024299A KR20070094092A KR 20070094092 A KR20070094092 A KR 20070094092A KR 1020060024299 A KR1020060024299 A KR 1020060024299A KR 20060024299 A KR20060024299 A KR 20060024299A KR 20070094092 A KR20070094092 A KR 20070094092A
- Authority
- KR
- South Korea
- Prior art keywords
- sustain
- period
- electrode lines
- frame
- discharge
- Prior art date
Links
Images
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B44—DECORATIVE ARTS
- B44C—PRODUCING DECORATIVE EFFECTS; MOSAICS; TARSIA WORK; PAPERHANGING
- B44C1/00—Processes, not specifically provided for elsewhere, for producing decorative surface effects
- B44C1/16—Processes, not specifically provided for elsewhere, for producing decorative surface effects for applying transfer pictures or the like
- B44C1/165—Processes, not specifically provided for elsewhere, for producing decorative surface effects for applying transfer pictures or the like for decalcomanias; sheet material therefor
-
- E—FIXED CONSTRUCTIONS
- E01—CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
- E01F—ADDITIONAL WORK, SUCH AS EQUIPPING ROADS OR THE CONSTRUCTION OF PLATFORMS, HELICOPTER LANDING STAGES, SIGNS, SNOW FENCES, OR THE LIKE
- E01F8/00—Arrangements for absorbing or reflecting air-transmitted noise from road or railway traffic
- E01F8/0005—Arrangements for absorbing or reflecting air-transmitted noise from road or railway traffic used in a wall type arrangement
- E01F8/0017—Plate-like elements
Landscapes
- Engineering & Computer Science (AREA)
- Architecture (AREA)
- Civil Engineering (AREA)
- Structural Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은, 단위 프레임이 복수의 서브필드들에 의하여 시분할 구동되고, 각각의 서브필드가 리셋, 어드레싱, 및 유지 주기들을 포함하며, 유지 주기들 각각에 유지 펄스 수가 설정되는 방전 디스플레이 패널의 구동 방법으로서, 전력 제어 단계 및 활성화 단계를 포함한다. 전력 제어 단계에서는, 각각의 서브필드에 할당된 계조 가중값에 비례하면서 각각의 프레임의 평균 계조에 반비례하도록 유지 주기들 각각의 유지 펄스 수들이 제어된다. 활성화 단계에서는, 단위 프레임의 시작 시점과 상기 단위 프레임의 최초의 서브필드의 시작 시점 사이에서 유지 펄스들이 인가된다.
Description
도 1은 본 발명의 일 실시예에 의하여 구동되는 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 패널의 단위 셀의 구성을 보여주는 단면도이다.
도 3은 본 발명의 일 실시예에 의하여 도 1의 플라즈마 디스플레이 패널을 구동하는 방법을 보여주는 타이밍도이다.
도 4는 도 3의 구동 방법에 포함된 자동 전력 제어 방법을 보여주는 그래프이다.
도 5는 도 3의 구동 방법을 수행하는 장치를 보여주는 블록도이다.
도 6은 도 3의 제N 프레임의 초기와 제N-1 프레임의 말기에서의 구동 신호들을 보여주는 파형도이다.
도 7은 도 6의 t4 시점에서의 어느 한 디스플레이 셀의 벽전하 분포를 보여주는 단면도이다.
도 8은 도 6의 t5 시점에서의 어느 한 디스플레이 셀의 벽전하 분포를 보여주는 단면도이다.
<도면의 주요 부분에 대한 부호의 설명>
1...플라즈마 디스플레이 패널, 10...앞쪽 글라스 기판,
11, 15...유전체층, 12...보호층,
13...뒤쪽 글라스 기판, 14...방전 공간,
16...형광층, 17...격벽,
X1 내지 Xn...X 전극 라인, Y1 내지 Yn...Y 전극 라인,
AR1 내지 ABm...어드레스 전극 라인, Xna, Yna...투명 전극 라인,
Xnb, Ynb...금속 전극 라인, FRN...제N 프레임,
SF1 내지 SF8...서브-필드, 52...논리 제어부,
53...어드레스 구동부, 54...X 구동부,
55...Y 구동부, 56...영상 처리부,
AC...활성화 주기, BL...휴지 시간.
본 발명은, 방전 디스플레이 패널의 구동 방법에 관한 것으로서, 보다 상세하게는, 단위 프레임이 복수의 서브필드들에 의하여 시분할 구동되는 방전 디스플레이 패널의 구동 방법에 관한 것이다.
통상적인 방전 표시 장치 예를 들어, 미국 특허 제5,541,618호의 플라즈마 표시 장치에서는, 단위 프레임이 복수의 서브필드들에 의하여 시분할 구동되고, 각각의 서브필드가 리셋, 어드레싱, 및 유지 주기들을 포함한다.
따라서, 각각의 서브필드에 할당된 계조 가중값에 비례하도록 유지 주기들 각각에 유지 펄스 수가 설정된다. 하지만, 방전 디스플레이 장치는 상대적으로 대전력을 사용하므로, 각각의 프레임의 평균 계조에 비례하여 변하는 구동 전력의 최대값이 제한될 필요가 있다. 이에 따라, 각각의 서브필드에 할당된 계조 가중값에 비례하면서 각각의 프레임의 평균 계조에 반비례하도록 상기 유지 주기들 각각의 유지 펄스 수들이 제어된다. 이를 통상적으로 자동 전력 제어라고 부른다.
상기와 같은 자동 전력 제어에 의하면, 구동 전력의 최대값이 제한됨에 따라 방전 디스플레이 장치의 수명을 연장하고 소비 전력을 줄이는 효과들이 있다.
하지만, 각각의 프레임의 평균 계조에 비례하여 유지 펄스 수가 줄어들므로, 각각의 프레임의 최종 서브필드의 종료 시점과 다음 프레임의 시작 시점 사이의 휴지기가 발생된다. 따라서, 평균 계조가 높은 프레임일수록 휴지기가 길어진다. 이러한 휴지기에서는 아무런 방전도 일어나지 않으므로 디스플레이 셀들에서 공간 전하들 및 벽전하들이 휴지기의 시간에 비례하여 소멸된다.
따라서, 상기와 같은 자동 전력 제어에 의하면, 최대 계조의 프레임을 제외한 나머지 모든 프레임들에서 아무런 방전도 일어나지 않는 휴지기가 발생됨에 따라, 단위 프레임의 시작 시점에서 공간 전하들 및 벽전하들이 휴지기의 시간에 비례하여 소멸되어 있다. 이에 따라, 단위 프레임의 최초의 서브필드의 리셋 주기에서, 점진적인 약방전이 일어나지 않고 고전압 인가 시점에서 순간적인 강방전이 일 어날 수 있다. 이러한 문제점은 방전 지연 시간이 길어지는 저온에서 보다 심화된다.
상기와 같이 리셋 주기에서 점진적인 약방전이 일어나지 않고 순간적인 강방전이 일어나는 경우, 리셋 주기의 종료 시점 즉, 어드레싱 주기의 시작 시점에서 어드레싱을 위한 벽전하들이 충분히 형성되어 있지 못한다. 이에 따라, 어드레싱 주기에서 오방전 및 저방전이 일어나고, 이로 인하여 유지 주기에서도 오방전 및 저방전이 일어난다. 따라서, 디스플레이 영상의 재현성이 낮아질 수 있다.
본 발명의 목적은, 방전 디스플레이 패널의 구동 방법에 있어서, 자동 전력 제어가 수행되면서도 디스플레이 영상의 재현성이 높아질 수 있는 방법을 제공하는 것이다.
상기 목적을 이루기 위한 본 발명은, 단위 프레임이 복수의 서브필드들에 의하여 시분할 구동되고, 상기 각각의 서브필드가 리셋, 어드레싱, 및 유지 주기들을 포함하며, 상기 유지 주기들 각각에 유지 펄스 수가 설정되는 방전 디스플레이 패널의 구동 방법으로서, 전력 제어 단계 및 활성화 단계를 포함한다.
상기 전력 제어 단계에서는, 각각의 서브필드에 할당된 계조 가중값에 비례하면서 각각의 프레임의 평균 계조에 반비례하도록 상기 유지 주기들 각각의 유지 펄스 수들이 제어된다.
상기 활성화 단계에서는, 상기 단위 프레임의 시작 시점과 상기 단위 프레임 의 최초의 서브필드의 시작 시점 사이에서 상기 유지 펄스들이 인가된다.
본 발명의 상기 방전 디스플레이 패널의 구동 방법에 의하면, 상기 전력 제어 단계에 의하여 구동 전력이 제어되면서도 상기 활성화 단계에 의하여 디스플레이 영상의 재현성이 높아질 수 있다. 그 이유는 다음과 같다.
상기 전력 제어 단계에 의하여, 각각의 프레임의 최종 서브필드의 종료 시점과 다음 프레임의 시작 시점 사이의 휴지기가 발생된다. 이러한 휴지기에서는 아무런 방전도 일어나지 않으므로 디스플레이 셀들에서 공간 전하들 및 벽전하들이 휴지기의 시간에 비례하여 소멸된다. 하지만, 이전 프레임의 최종 서브필드에서 유지 방전을 일으켰던 디스플레이 셀들에서 상기 활성화 단계에 의하여 방전이 다시 일어난다. 이에 따라, 단위 프레임의 최초의 서브필드의 시작 시점에서의 방전 조건은 이전 프레임의 최종 서브필드의 종료 시점에서의 방전 조건과 유사해질 수 있다. 즉, 휴지기가 발생되지 않았던 것 같은 효과가 얻어질 수 있다.
이에 따라, 단위 프레임의 최초의 서브필드의 리셋 주기에서, 점진적인 약방전이 일어날 수 있으므로, 리셋 주기의 종료 시점 즉, 어드레싱 주기의 시작 시점에서 어드레싱을 위한 벽전하들이 충분히 형성될 수 있다. 이에 따라, 어드레싱 주기 및 유지 주기에서 정확한 방전이 일어날 수 있으므로, 디스플레이 영상의 재현성이 높아질 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다.
도 1은 본 발명의 일 실시예에 의하여 구동되는 3-전극 면방전 방식의 플라즈마 디스플레이 패널(1)의 구조를 보여준다. 도 2는 도 1의 패널(1)의 단위 셀의 구성을 보여준다. 도 1 및 2를 참조하면, 통상적인 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1 내지 ABm), 유전체층(11, 15), Y 전극 라인들(Y1 내지 Yn), X 전극 라인들(X1 내지 Xn), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1 내지 ABm)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 하부 유전체층(15)은 어드레스 전극 라인들(AR1 내지 ABm)의 앞쪽에서 전면(全面) 도포된다. 하부 유전체층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(AR1 내지 ABm)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 셀의 방전 영역을 구획하고 각 셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)는, 격벽(17)들 사이에 도포된다.
X 전극 라인들(X1 내지 Xn)과 Y 전극 라인들(Y1 내지 Yn)은 어드레스 전극 라인들(AR1 내지 ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 셀을 설정한다. 각 X 전극 라인(X1 내지 Xn)과 각 Y 전극 라인(Y1 내지 Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인(도 2의 Xna, Yna)과 전도도를 높이기 위한 금속 전극 라인(도 2의 Xnb, Ynb)이 결합되어 형성된다. 앞쪽 유전체층(11)은 X 전극 라인들(X1 내지 Xn) 과 Y 전극 라인들(Y1 내지 Yn)의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 보호층(12) 예를 들어, 일산화마그네슘(MgO)층은 앞쪽 유전체층(11)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
도 3은 본 발명의 일 실시예에 의하여 도 1의 플라즈마 디스플레이 패널(1)을 구동하는 방법을 보여주는 타이밍도이다. 도 4는 도 3의 구동 방법에 포함된 자동 전력 제어 방법을 보여준다. 도 4에서, 참조 부호 GA는 각각의 프레임의 평균 계조를 가리킨다. 참조 부호 NS는 각각의 프레임의 유지 펄스 수의 데이터(NS)를 가리킨다. 참조 부호 PS는 각각의 프레임의 유지 주기에서의 구동 전력을 가리킨다. 참조 부호 LNS는 각각의 프레임의 평균 계조에 대한 유지 펄스 수의 특성 그래프를 가리킨다. 그리고 참조 부호 LPS는 각각의 프레임의 유지 주기에서의 구동 전력의 특성 그래프를 가리킨다. 도 3 및 4를 참조하여 도 1의 플라즈마 디스플레이 패널(1)을 구동하는 방법을 설명하면 다음과 같다.
단위 프레임(FRN)은 시분할 계조 디스플레이를 실현하기 위하여 8 개의 서브-필드들(SF1 내지 SF8)로 분할된다. 또한, 각 서브-필드(SF1 내지 SF8)는 리셋 주기(R1 내지 R8), 어드레싱 주기(A1 내지 A8), 및 유지 주기(S1 내지 S8)로 분할된다.
모든 디스플레이 셀들의 방전 조건들은 각 리셋 주기(R1 내지 R8)에서 균일해지면서 동시에 다음 단계에서 수행될 어드레싱에 적합해지도록 된다.
각 어드레싱 주기(A1 내지 A8)에서는, 어드레스 전극 라인들(도 1의 AR1 내지 ABm)에 디스플레이 데이터 신호가 인가됨과 동시에 각 Y 전극 라인(Y1 내지 Yn)에 상응하는 주사 펄스가 순차적으로 인가된다. 이에 따라 주사 펄스가 인가되는 동안에 높은 레벨의 디스플레이 데이터 신호가 인가되면 상응하는 디스플레이 셀에서 어드레싱 방전에 의하여 유지 주기를 위한 벽전하들이 형성되며, 그렇지 않은 디스플레이 셀에서는 유지 주기를 위한 벽전하들이 형성되지 않는다.
각 유지 주기(S1 내지 S8)에서는, 모든 Y 전극 라인들(Y1 내지 Yn)과 모든 X 전극 라인들(X1 내지 Xn)에 유지 펄스가 교호하게 인가되어, 상응하는 어드레싱 주기(A1 내지 A8)에서 유지 주기를 위한 벽전하들이 형성된 디스플레이 셀들에서 디스플레이 방전을 일으킨다. 따라서, 어느 한 디스플레이 셀의 계조 디스플레이의 휘도는 단위 프레임(FRN)에서 차지하는 유지 주기(S1 내지 S8)의 길이 즉, 유지 펄스 수에 비례한다.
본 실시예의 경우, 단위 프레임(FRN)에서 차지하는 유지 주기(S1 내지 S8)의 길이는 255T(T는 단위 주기)이다. 따라서 단위 프레임(FRN)에서 한 번도 디스플레이되지 않은 경우를 포함하여 256 계조로써 디스플레이할 수 있다.
여기에서, 제1 서브-필드(SF1)의 유지 주기(S1)에는 20에 상응하는 주기(1T)이, 제2 서브-필드(SF2)의 유지 주기(S2)에는 21에 상응하는 주기(2T)이, 제3 서브-필드(SF3)의 유지 주기(S3)에는 22에 상응하는 주기(4T)이, 제4 서브-필드(SF4)의 유지 주기(S4)에는 23에 상응하는 주기(8T)이, 제5 서브-필드(SF5)의 유지 주기(S5)에는 24에 상응하는 주기(16T)이, 제6 서브-필드(SF6)의 유지 주기(S6)에는 25에 상응하는 주기(32T)이, 제7 서브-필드(SF7)의 유지 주기(S7)에는 26에 상응하는 주기(64T)이, 그리고 제8 서브-필드(SF8)의 유지 주기(S8)에는 27에 상응하는 주기(128T)이 각각 설정된다.
이에 따라, 8 개의 서브-필드들중에서 디스플레이될 서브-필드를 적절히 선택하면, 어느 서브-필드에서도 디스플레이되지 않는 0(영) 계조를 포함하여 모두 256 계조의 디스플레이가 수행될 수 있다.
여기에서, 다음과 같이 전력 제어가 수행된다(도 4 참조).
기준 값(GA2) 미만의 평균 계조(GA)를 가진 프레임들 각각에 대하여, 각각의 서브필드(SF1 내지 SF8)에 할당된 계조 가중값에 비례하면서 각각의 프레임의 평균 계조(GA)와 무관하도록 유지 주기들(S1 내지 S8) 각각의 유지 펄스 수(NS)가 설정된다.
또한, 기준 값(GA2) 이상의 평균 계조(GA)를 가진 프레임들 각각에 대하여, 각각의 프레임의 유지 주기들(S1 내지 S8)에서의 구동 전력(PS)이 상한 값(PS2)으로서 일정해지기 위하여, 각각의 서브필드(SF1 내지 SF8)에 할당된 계조 가중값에 비례하면서 각각의 프레임의 평균 계조(GA)에 반비례하도록 유지 주기들(S1 내지 S8) 각각의 유지 펄스 수(NS)가 설정된다.
따라서, 기준 값(GA2) 이상의 평균 계조(GA)를 가진 프레임들 각각에서는, 평균 계조(GA)에 비례하여 유지 펄스 수(NS)가 줄어들므로, 각각의 프레임의 최종 서브필드(SF8)의 종료 시점과 다음 프레임의 시작 시점 사이의 휴지기(도 3의 BL)가 발생된다. 따라서, 평균 계조(GA)가 높은 프레임일수록 휴지기(BL)가 길어진다. 이러한 휴지기(BL)에서는 아무런 방전도 일어나지 않으므로 디스플레이 셀들에서 공간 전하들 및 벽전하들이 휴지기의 시간(BL)에 비례하여 소멸된다.
하지만, 단위 프레임(FRN)의 시작 시점과 최초의 서브필드(SF1)의 시작 시점 사이에 존재하는 활성화 주기(AC)에서 유지 펄스들이 인가된다(도 6 참조). 이에 따라, 활성화 주기(AC)에서는 이전 프레임의 최종 서브필드에서 유지 방전을 일으켰던 디스플레이 셀들에서 방전이 다시 일어난다. 이에 따라, 단위 프레임(FRN)의 최초의 서브필드(SF1)의 시작 시점에서의 방전 조건은 이전 프레임의 최종 서브필드의 종료 시점에서의 방전 조건과 유사해질 수 있다. 즉, 휴지기가 발생되지 않 았던 것 같은 효과가 얻어질 수 있다.
이에 따라, 단위 프레임(FRN)의 최초의 서브필드(SF1)의 리셋 주기에서, 점진적인 약방전이 일어날 수 있으므로, 리셋 주기의 종료 시점 즉, 어드레싱 주기의 시작 시점에서 어드레싱을 위한 벽전하들이 충분히 형성될 수 있다. 이에 따라, 어드레싱 주기 및 유지 주기에서 정확한 방전이 일어날 수 있으므로, 디스플레이 영상의 재현성이 높아질 수 있다.
도 5를 참조하면, 도 3의 구동 방법을 수행하여 플라즈마 디스플레이 패널(1)을 구동하는 장치는 영상 처리부(56), 논리 제어부(52), 어드레스 구동부(53), X 구동부(54), 및 Y 구동부(55)를 포함한다.
영상 처리부(56)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 논리 제어부(52)는 영상 처리부(56)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다.
어드레스 구동부(53)는, 논리 제어부(52)로부터의 구동 제어 신호들(SA, SY, SX) 중에서 어드레스 신호들(SA)을 처리하여 디스플레이 데이터 신호들을 발생시키고, 발생된 디스플레이 데이터 신호들을 어드레스 전극 라인들(도 1의 AR1 내지 ABm)에 인가한다. X 구동부(54)는 논리 제어부(52)로부터의 구동 제어 신호들(SA, SY, SX) 중에서 X 구동 제어 신호들(SX)에 따라 X 전극 라인들(도 1의 X1 내지 Xn)을 구동한다. Y 구동부(55)는 논리 제어부(52)로부터의 구동 제어 신호들(SA, SY, SX) 중에서 Y 구동 제어 신호들(SY)에 따라 Y 전극 라인들(도 1의 Y1 내지 Yn)을 구동한다.
도 6은 도 3의 제N 프레임(FRN)의 초기와 제N-1 프레임(FRN)의 말기에서의 구동 신호들을 보여준다. 도 6에서 참조부호 SAR1 .. ABm은 어드레스 전극 라인들(도 1의 AR1 내지 ABm)에 인가되는 구동 신호들을 가리킨다. SX1 .. Xn은 X 전극 라인들(도 1의 X1 내지 Xn)에 인가되는 구동 신호를 가리킨다. SY1 내지 SYn은 각 Y 전극 라인(도 1의 Y1 내지 Yn)에 인가되는 구동 신호들을 가리킨다. 도 7은 도 6의 t4 시점에서의 어느 한 디스플레이 셀의 벽전하 분포를 보여준다. 도 8은 도 6의 t5 시점에서의 어느 한 디스플레이 셀의 벽전하 분포를 보여준다. 도 7 및 8에서 도 2와 동일한 참조 부호는 동일한 기능의 대상을 가리킨다.
도 3, 4, 및 6을 참조하면, 기준 값(GA2) 이상의 평균 계조(GA)를 가진 제N-1 프레임(FRN-1)에 있어서, 평균 계조(GA)에 비례하여 유지 펄스 수(NS)가 줄어들므로, 제N-1 프레임(FRN)의 최종 서브필드(SF8)의 종료 시점(t1)과 제N 프레임(FRN)의 시작 시점(t2) 사이의 휴지기(BL)가 발생된다. 이 휴지기(BL)에서는, 모든 전극 라인들에 접지 전위(VG)가 인가되므로, 모든 디스플레이 셀들에서 아무런 방전도 일어나지 않는다. 이에 따라, 디스플레이 셀들에서 공간 전하들 및 벽전하들이 휴지기의 시간(BL)에 비례하여 소멸된다.
이어지는 제N 프레임(FRN)의 시작 시점(t2)과 최초의 서브필드(SF1)의 시작 시점(t3) 사이에 존재하는 활성화 주기(AC)에서 유지 펄스들이 인가된다. 보다 상세하게는, 모든 Y 전극-라인들(Y1 내지 Yn)과 X 전극-라인들(X1 내지 Xn)에 정극성의 제3 전위(VS)의 유지 펄스가 교호하게 인가된다. 물론, 제N-1 프레임(FRN)의 최종 서브필드(SF8)의 종료 시점(t1) 직전에는 모든 X 전극-라인들(X1 내지 Xn)에 정극성의 제3 전위(VS)의 유지 펄스가 인가되었으므로, 제N 프레임(FRN)의 활성화 주기(AC)에서는 최초로 모든 Y 전극-라인들(Y1 내지 Yn)에 정극성의 제3 전위(VS)의 유지 펄스가 인가된다.
이에 따라, 활성화 주기(AC)에서는 이전 프레임(FRN-1)의 최종 서브필드(SF8)에서 유지 방전을 일으켰던 디스플레이 셀들에서 방전이 다시 일어난다. 이에 따라, 단위 프레임(FRN)의 최초의 서브필드(SF1)의 시작 시점(t3)에서의 방전 조건은 이전 프레임(FRN-1)의 최종 서브필드(SF8)의 종료 시점(t1)에서의 방전 조건과 유사해질 수 있다. 즉, 휴지기(BL)가 발생되지 않았던 것 같은 효과가 얻어질 수 있다.
이에 따라, 단위 프레임(FRN)의 최초의 서브필드(SF1)의 리셋 주기(R1)에서, 점진적인 약방전이 일어날 수 있으므로, 리셋 주기(R1)의 종료 시점(t5) 즉, 어드레싱 주기(A1)의 시작 시점(t5)에서 어드레싱을 위한 벽전하들이 충분히 형성될 수 있다. 이에 따라, 어드레싱 주기(A1) 및 유지 주기(S1)에서 정확한 방전이 일어날 수 있으므로, 디스플레이 영상의 재현성이 높아질 수 있다.
이하에서 설명될 최초의 서브필드(SF1)의 동작 과정은 모든 서브필드들에서 동일하게 사용된다.
단위 프레임(FRN)의 최초의 서브필드(SF1)의 리셋 주기(R1)에 있어서, 벽전하 축적 주기(t3 ~ t4)에서는, Y 전극-라인들(Y1 내지 Yn)에 인가되는 전위가 접지 전위(VG)로부터 제3 전위(VS)보다 제6 전위(VSET)만큼 더 높은 최고 전위로서의 정극성의 제1 전위(VSET + VS) 예를 들어, 355 볼트(V)까지 상승된다. X 전극-라인들(X1 내지 Xn)과 어드레스 전극-라인들(AR1 내지 ABm)에는 접지 전위(VG)가 인가된다.
이에 따라, Y 전극-라인들(Y1 내지 Yn)과 X 전극-라인들(X1 내지 Xn) 사이에 방전이 일어나는 한편, Y 전극-라인들(Y1 내지 Yn)과 어드레스 전극-라인들(AR1 내지 ABm) 사이에 방전이 일어난다. 이에 따라, 모든 Y 전극-라인들(Y1 내지 Yn) 주위에는 부극성 벽전하들이 축적되고, 모든 X 전극-라인들(X1 내지 Xn) 주위에는 정극성의 벽전하들이 축적되며, 모든 어드레스 전극-라인들(AR1 내지 ABm) 주위에는 정극성 의 벽전하들이 축적된다(도 7 참조).
다음에, 리셋 주기(R1)의 벽전하 배분 주기(t4 ~ t5)에서는, X 전극-라인들(X1 내지 Xn)에 인가되는 전위가 제5 전위(VE)로 유지된 상태에서, Y 전극-라인들(Y1 내지 Yn)에 인가되는 전위가 제1 전위(VSET + VS)로부터 부극성의 제7 전위(VRL)까지 하강된다. 여기에서, 어드레스 전극-라인들(AR1 내지 ABm)에는 접지 전위(VG)가 인가된다. 이에 따라, X 전극-라인들(X1 내지 Xn)과 Y 전극-라인들(Y1 내지 Yn) 사이의 방전으로 인하여, Y 전극-라인들(Y1 내지 Yn) 주위의 부극성의 벽전하들의 일부가 X 전극-라인들(X1 내지 Xn) 주위로 적절히 이동한다(도 8 참조). 또한, 어드레스 전극-라인들(AR1 내지 ABm)에는 접지 전위(VG)가 인가되므로, 어드레스 전극-라인들(AR1 내지 ABm) 주위의 정극성의 벽전하들이 적절히 감소한다(도 8 참조).
이에 따라, 이어지는 어드레싱 주기(A1)에서, 어드레스 전극-라인들(AR1 내지 ABm)에 표시 데이터 신호가 인가되고, 부극성의 제4 전위(VSCH)로 바이어싱된 Y 전극-라인들(Y1 내지 Yn)에 부극성의 제2 전위(VSCL)의 주사 펄스가 순차적으로 인가됨에 따라, 원활한 어드레싱이 수행될 수 있다. 각 어드레스 전극-라인(AR1 내지 ABm)에 인가되는 표시 데이터 신호는 방전 셀을 선택할 경우에 정극성 어드레스 전위(VA)가, 그렇지 않을 경우에 접지 전위(VG)가 인가된다. 이에 따라 상기 부극성의 제2 전위(VSCL)의 주사 펄스가 인가되는 동안에 정극성 어드레스 전위(VA)의 표시 데이터 신호가 인가되면 상응하는 방전 셀에서 어드레스 방전에 의하여 적절한 벽전위들이 형성되며, 그렇지 않은 방전 셀에서는 어드레스 방전이 일어나지 않는다. 여기에서, 보다 정확하고 효율적인 어드레스 방전을 위하여, X 전극-라인들(X1 내지 Xn)에 상기 정극성의 제5 전위(VE)가 계속 인가된다.
유지 주기(S1)에서는, 모든 Y 전극-라인들(Y1 내지 Yn)과 X 전극-라인들(X1 내지 Xn)에 정극성의 제3 전위(VS)의 유지 펄스가 교호하게 인가되어, 상응하는 어드레스 주기(A)에서 적절한 벽전위들이 형성된 방전 셀들에서 유지 방전을 일으킨다. 여기에서, 모든 어드레스 전극-라인들(AR1 내지 ABm)에 접지 전위(VG)가 인가되므로, 유지 방전의 활성화가 증진될 수 있다.
이상 설명된 바와 같이, 본 발명에 따른 방전 디스플레이 패널의 구동 방법에 의하면, 전력 제어 단계에 의하여 구동 전력이 제어되면서도 활성화 단계에 의하여 디스플레이 영상의 재현성이 높아질 수 있다. 그 이유는 다음과 같다.
전력 제어 단계에 의하여, 각각의 프레임의 최종 서브필드의 종료 시점과 다음 프레임의 시작 시점 사이의 휴지기가 발생된다. 이러한 휴지기에서는 아무런 방전도 일어나지 않으므로 디스플레이 셀들에서 공간 전하들 및 벽전하들이 휴지기의 시간에 비례하여 소멸된다. 하지만, 이전 프레임의 최종 서브필드에서 유지 방 전을 일으켰던 디스플레이 셀들에서 활성화 단계에 의하여 방전이 다시 일어난다. 이에 따라, 단위 프레임의 최초의 서브필드의 시작 시점에서의 방전 조건은 이전 프레임의 최종 서브필드의 종료 시점에서의 방전 조건과 유사해질 수 있다. 즉, 휴지기가 발생되지 않았던 것 같은 효과가 얻어질 수 있다.
이에 따라, 단위 프레임의 최초의 서브필드의 리셋 주기에서, 점진적인 약방전이 일어날 수 있으므로, 리셋 주기의 종료 시점 즉, 어드레싱 주기의 시작 시점에서 어드레싱을 위한 벽전하들이 충분히 형성될 수 있다. 이에 따라, 어드레싱 주기 및 유지 주기에서 정확한 방전이 일어날 수 있으므로, 디스플레이 영상의 재현성이 높아질 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.
Claims (7)
- 단위 프레임이 복수의 서브필드들에 의하여 시분할 구동되고, 상기 각각의 서브필드가 리셋, 어드레싱, 및 유지 주기들을 포함하며, 상기 유지 주기들 각각에 유지 펄스 수가 설정되는 방전 디스플레이 패널의 구동 방법에 있어서,(a) 각각의 서브필드에 할당된 계조 가중값에 비례하면서 각각의 프레임의 평균 계조에 반비례하도록 상기 유지 주기들 각각의 유지 펄스 수들을 제어하는 전력 제어 단계; 및(b) 상기 단위 프레임의 시작 시점과 상기 단위 프레임의 최초의 서브필드의 시작 시점 사이에서 상기 유지 펄스들을 인가하는 활성화 단계를 포함한 방전 디스플레이 패널의 구동 방법.
- 제1항에 있어서,상기 방전 디스플레이 패널이 주사 전극 라인들, 유지 전극 라인들, 및 어드레스 전극 라인들을 포함하고,상기 주사 전극 라인들 각각과 상기 유지 전극 라인들 각각이 서로 교호하고 나란하게 배열되며,상기 어드레스 전극 라인들이 상기 주사 전극 라인들과 유지 전극 라인들에 대하여 교차하도록 배열됨에 의하여 교차 영역들에서 디스플레이 셀들이 설정되고,상기 리셋 주기에서 상기 어드레싱 주기를 위한 벽전위들이 상기 디스플레이 셀들에 균일하게 형성되는 방전 디스플레이 패널의 구동 방법.
- 제2항에 있어서, 상기 어드레싱 주기에서,선택된 디스플레이 셀들에서 상기 유지 주기의 유지 방전을 위한 벽전위들이 형성되는 방전 디스플레이 패널의 구동 방법.
- 제3항에 있어서, 상기 유지 주기에서,상기 주사 전극 라인들과 유지 전극 라인들에 상기 유지 펄스들이 교호하게 인가되는 방전 디스플레이 패널의 구동 방법.
- 제4항에 있어서, 상기 단계 (b)에서,상기 주사 전극 라인들과 유지 전극 라인들에 상기 유지 펄스들이 교호하게 인가되는 방전 디스플레이 패널의 구동 방법.
- 제1항에 있어서, 상기 단계 (a)에서,기준 값 이상의 평균 계조를 가진 프레임들 각각에 대하여, 각각의 서브필드에 할당된 계조 가중값에 비례하면서 각각의 프레임의 평균 계조에 반비례하도록 상기 유지 주기들 각각의 유지 펄스 수들이 설정되는 방전 디스플레이 패널의 구동 방법.
- 제6항에 있어서, 상기 단계 (a)에서,상기 기준 값 미만의 평균 계조를 가진 프레임들 각각에 대하여, 각각의 서브필드에 할당된 계조 가중값에 비례하면서 각각의 프레임의 평균 계조와 무관하도록 상기 유지 주기들 각각의 유지 펄스 수들이 설정되는 방전 디스플레이 패널의 구동 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060024299A KR20070094092A (ko) | 2006-03-16 | 2006-03-16 | 프레임의 활성화가 수행되는 방전 디스플레이 패널의 구동방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060024299A KR20070094092A (ko) | 2006-03-16 | 2006-03-16 | 프레임의 활성화가 수행되는 방전 디스플레이 패널의 구동방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20070094092A true KR20070094092A (ko) | 2007-09-20 |
Family
ID=38688035
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060024299A KR20070094092A (ko) | 2006-03-16 | 2006-03-16 | 프레임의 활성화가 수행되는 방전 디스플레이 패널의 구동방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20070094092A (ko) |
-
2006
- 2006-03-16 KR KR1020060024299A patent/KR20070094092A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100388912B1 (ko) | 콘트라스트 향상을 위한 플라즈마 디스플레이 패널의리셋팅 방법 | |
KR100858813B1 (ko) | 최초 리셋 주기의 구동 파형이 변하는 방전 디스플레이패널의 구동 방법 | |
KR100502355B1 (ko) | 어드레스 전극 라인들이 전기적으로 플로팅되는 플라즈마디스플레이 패널의 리셋팅 방법, 및 이 리셋팅 방법을사용한 플라즈마 디스플레이 패널의 구동 방법 | |
KR100484113B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100573115B1 (ko) | 플라즈마 디스플레이 패널 구동방법 | |
KR100553773B1 (ko) | 소비 전력을 저감하는 방전 디스플레이 장치의 구동 방법 | |
KR100449764B1 (ko) | 디스플레이-유지 전압이 변하는 플라즈마 디스플레이패널의 구동 방법 | |
KR20070094092A (ko) | 프레임의 활성화가 수행되는 방전 디스플레이 패널의 구동방법 | |
KR100581877B1 (ko) | 플라즈마 디스플레이 패널 구동방법 | |
KR100573125B1 (ko) | 안정된 표시-유지 방전을 위한 방전 표시 패널의 구동 방법 | |
KR100647676B1 (ko) | 설정 계조가 확장된 방전 디스플레이 패널의 구동 방법 | |
KR100581892B1 (ko) | 효율적으로 낮은 계조 데이터가 표시되는 방전 표시패널의 구동 방법 | |
KR100537610B1 (ko) | 디스플레이-유지 펄스들의 주파수가 변하는 플라즈마디스플레이 패널의 구동 방법 | |
KR100424264B1 (ko) | 초기 상태의 개선을 위한 플라즈마 디스플레이 패널의구동 방법 | |
KR100708728B1 (ko) | 정확한 어드레싱 방전을 위한 방전 디스플레이 패널의 구동방법 | |
KR100544124B1 (ko) | 바이어스 전압이 어드레스 전극 라인들에 인가되는플라즈마 디스플레이 패널의 리셋팅 방법, 및 이 리셋팅방법을 사용한 플라즈마 디스플레이 패널의 구동 방법 | |
KR100603394B1 (ko) | 플라즈마 디스플레이 패널의 계조 확장 방법 | |
KR100741119B1 (ko) | 누적 구동 시간에 따른 방전 표시 패널의 구동 방법 | |
KR100730160B1 (ko) | 효과적인 초기화가 수행되는 방전 디스플레이 패널의 구동방법 | |
KR100573113B1 (ko) | 효율적인 리셋팅이 수행되는 플라즈마 디스플레이 패널의구동 방법 | |
KR100637248B1 (ko) | 어드레싱 전력의 효율적 절감을 위한 방전 디스플레이패널의 구동 방법 | |
KR100719565B1 (ko) | 저계조 디스플레이의 선형성이 증진되는 방전 디스플레이패널의 구동 방법 | |
KR100637173B1 (ko) | 플라즈마 디스플레이 패널의 계조 확장 방법 | |
KR20060003166A (ko) | 자동 전력 제어가 효율적으로 수행되는 방전 디스플레이장치 | |
KR20080006887A (ko) | 디스플레이-데이터 펄스들의 전위가 변하는 방전디스플레이 패널의 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |