KR100573115B1 - 플라즈마 디스플레이 패널 구동방법 - Google Patents

플라즈마 디스플레이 패널 구동방법 Download PDF

Info

Publication number
KR100573115B1
KR100573115B1 KR1020030071890A KR20030071890A KR100573115B1 KR 100573115 B1 KR100573115 B1 KR 100573115B1 KR 1020030071890 A KR1020030071890 A KR 1020030071890A KR 20030071890 A KR20030071890 A KR 20030071890A KR 100573115 B1 KR100573115 B1 KR 100573115B1
Authority
KR
South Korea
Prior art keywords
sub
field
electrode lines
gray scale
discharge
Prior art date
Application number
KR1020030071890A
Other languages
English (en)
Other versions
KR20050036263A (ko
Inventor
창승우
김희환
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030071890A priority Critical patent/KR100573115B1/ko
Publication of KR20050036263A publication Critical patent/KR20050036263A/ko
Application granted granted Critical
Publication of KR100573115B1 publication Critical patent/KR100573115B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 디스플레이 하고자하는 영상의 최고 계조 가중치를 검출하여, 리셋 제거, 유지전극에의 플로팅 전압인가에 의한 리셋팅, 및 서스테인 제거 등을 통하여, 콘트라스트 향상, 방전 안정화, 및 소비전력 절감 등을 달성할 수 있는 플라즈마 디스플레이 패널 구동방법에 관한 것이다. 본 발명에 의한 플라즈마 디스플레이 패널의 구동 방법은, X 전극 라인들과 Y 전극 라인들이 교대로 나란히 배열되는 유지전극 라인 쌍들에 대하여 어드레스 전극 라인들이 교차되는 영역에 방전셀들이 형성되는 플라즈마 디스플레이 패널에 대하여, 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위하여 소정의 계조 가중치가 설정되는 복수의 서브-필드들이 존재하고, 각각의 프레임 내에서 각각의 방전셀들마다 표시하고자 하는 계조에 따라 각각의 서브-필드들에 온 또는 오프가 설정되고, 각각의 서브-필드마다 리셋 주기, 어드레스 주기, 및 유지방전 주기들이 존재하는 플라즈마 디스플레이 패널의 구동 방법에 있어서, 각각의 프레임 내에서, 하나의 화면을 이루는 각각의 방전셀들의 온으로 설정되는 서브-필드 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드를 구하고, 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 프레임 피크 서브-필드를 검출하여, 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서의 리셋 방전을 억제한다.

Description

플라즈마 디스플레이 패널 구동방법{Driving method of plasma display panel}
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 패널의 단위 디스플레이 셀의 구성을 보여주는 단면도이다.
도 3은 도 1의 플라즈마 디스플레이 패널의 통상적인 구동 장치를 보여주는 블록도이다.
도 4는 도 1의 플라즈마 디스플레이 패널의 통상적인 구동 방법을 보여주는 타이밍도이다.
도 5는 도 4의 단위 서브-필드에서 도 1의 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 구동 신호들을 보여주는 타이밍도이다.
도 6은 통상의 플라즈마 디스플레이 패널의 각각의 셀에서, 하나의 프레임 내의 온/오프되는 각각의 서브-필드들을 도시한 도면이다.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법에 의한 프레임 피크 서브-필드의 검출 방법을 도시한 도면이다.
도 8은 본 발명의 바람직한 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 의하여 전극 라인들에 인가되는 구동 신호들을 보여주는 타이밍도이다.
도 9 및 도 10은 도 8의 플라즈마 디스플레이 패널의 구동 방법에 의한 단위 프레임 내의 서브-필드의 구성을 도시한 타이밍도이다.
도 11은 본 발명의 일 실시예에 따른 리셋팅 방법에 의한 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 파형도이다.
도 12는 도 11의 t3 시점에서의 어느 한 방전셀의 벽전하 분포를 보여주는 단면도이다.
도 13은 도 11의 t4 시점에서의 어느 한 방전셀의 벽전하 분포를 보여주는 단면도이다.
도 14는 도 11의 tF ~ t3 시간에 대하여 플라즈마 디스플레이 패널로부터 발생되는 빛의 조도를 보여주는 그래프이다.
도 15는 도 11의 구동 신호들에 상응하여 플라즈마 디스플레이 패널로부터 발생되는 빛의 조도를 보여주는 그래프이다.
도 16은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 의하여 전극 라인들에 인가되는 구동 신호들을 보여주는 타이밍도이다.
본 발명은 플라즈마 디스플레이 패널 구동방법에 관한 것으로서, 보다 상세하게는 디스플레이 하고자하는 영상의 최고 계조 가중치를 검출하여, 리셋 제거, 유지전극에의 플로팅 전압인가에 의한 리셋팅, 및 서스테인 제거 등을 통하여, 콘 트라스트 향상, 방전 안정화, 및 소비전력 절감 등을 달성할 수 있는 플라즈마 디스플레이 패널 구동방법에 관한 것이다.
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다. 도 2는 도 1의 패널의 단위 디스플레이 셀의 구성을 보여주는 단면도이다.
도면을 참조하면, 통상적인 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, AG1,..., A Gm, ABm), 유전층(11, 15), Y 전극 라인들(Y1,..., Yn), X 전극 라인들(X 1,..., Xn), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1, AG1,..., AGm, ABm)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 아래쪽 유전층(15)은 어드레스 전극 라인들(AR1, AG1,..., AGm, ABm)의 앞쪽에서 전면(全面) 도포된다. 아래쪽 유전층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(AR1, AG1,..., AGm, ABm )과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 방전셀의 방전 영역을 구획하고 각 방전셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은, 격벽(17)들 사이에서 형성된다.
X 전극 라인들(X1,..., Xn)과 Y 전극 라인들(Y1,..., Yn)은 어드레스 전극 라인들(AR1, AG1,..., AGm, ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전셀을 설정한다. 각 X 전극 라인(X1,..., Xn)과 각 Y 전극 라인(Y1,..., Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인과 전도도를 높이기 위한 금속 전극 라인이 결합되어 형성된다. 앞쪽 유전층(11)은 X 전극 라인들(X1,..., Xn)과 Y 전극 라인들(Y1,..., Yn)의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 보호층(12) 예를 들어, 일산화마그네슘(MgO)층은 앞쪽 유전층(11)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
상기한 바와 같은 구조의 플라즈마 디스플레이 패널(1)의 구동방법으로, 주로 사용되는 어드레스-디스플레이 분리 구동방법이 미국특허 제5541618호에 개시되어 있다.
도 3은 도 1의 플라즈마 디스플레이 패널의 통상적인 구동 장치를 보여주는 블록도이다.
플라즈마 표시 패널(1)의 통상적인 구동 장치(2)는 영상 처리부(26), 논리 제어부(22), 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25)를 포함한다. 영상 처리부(26)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 논리 제어부(22)는 영상 처리부(26)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다.
이때, 어드레스 구동부(23), X 구동부(24) 및 Y 구동부(25) 등의 구동부에서 상기 구동 제어 신호들(SA, SY, SX)로부터 입력받아 각각의 구동 신호들을 발생시키고, 발생된 구동 신호를 각각의 전극 라인들에 인가한다.
즉, 어드레스 구동부(23)는, 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극 라인들에 인가한다. X 구동부(24)는 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 X 구동 제어 신호(S X)를 처리하여 X 전극 라인들에 인가한다. Y 구동부(25)는 논리 제어부(22)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들에 인가한다.
도 4는 도 1의 플라즈마 디스플레이 패널의 통상적인 구동 방법을 보여주는 타이밍도이다.
도면을 참조하면, 단위 프레임은 시분할 계조 표시를 실현하기 위하여 8 개의 서브필드들(SF1,..., SF8)로 분할된다. 또한, 각 서브필드(SF1,..., SF8)는 리셋 주기(R1,..., R8)와, 어드레스 주기(A1,..., A8)및, 유지방전 주기(S1,..., S8)로 분할된다.
플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 유지방전 주기(S1,..., S8)의 길이에 비례한다. 단위 프레임에서 차지하는 유지방전 주기(S1,..., S8)의 길이는 255T(T는 단위 시간)이다. 이때, 제 n 서브필드(SFn)의 유지방전 주기(Sn)에는 2n에 상응하는 시간이 각각 설정된다. 이에 따라, 8 개의 서브필드들중에서 표시될 서브필드를 적절히 선택하면, 어느 서브필드에서도 표시되지 않는 0(영) 계조를 포함하여 모두 256 계조의 표시가 수행될 수 있음을 알 수 있다.
도 5는 도 4의 단위 서브-필드에서 도 1의 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 구동 신호들을 보여주는 타이밍도이다.
도 5에서 참조부호 SAR1..ABm은 각 어드레스 전극 라인(도 1의 AR1, AG1 ,..., AGm, ABm)에 인가되는 구동 신호를, SX1..Xn은 X 전극 라인들(도 1의 X 1,..., Xn)에 인가되는 구동 신호를, 그리고 SY1..Yn은 각 Y 전극 라인(도 1의 Y1,..., Yn )에 인가되는 구동 신호를 가리킨다.
도면을 참조하면, 단위 서브-필드(SF)의 리셋 주기(PR)에서는, 먼저 X 전극 라인들(X1,..., Xn)에 인가되는 전압을 접지 전압(VG)으로부터 제2 전압(V S) 예를 들어, 155 볼트(V)까지 지속적으로 상승시킨다. 여기서, Y 전극 라인들(Y1,..., Yn)과 어드레스 전극 라인들(AR1, AG1,..., AGm, ABm)에는 접지 전압(V G)이 인가된다.
다음에, Y 전극 라인들(Y1,..., Yn)에 인가되는 전압이 제2 전압(VS) 예를 들어, 155 볼트(V)부터 제2 전압(VS)보다 제3 전압(VSET)만큼 더 높은 최고 전압(VSET+VS) 예를 들어, 355 볼트(V)까지 지속적으로 상승된다. 여기서, X 전극 라인들(X1,..., Xn)과 어드레스 전극 라인들(AR1, AG1,..., A Gm, ABm)에는 접지 전압(VG)이 인가된다.
다음에, X 전극 라인들(X1,..., Xn)에 인가되는 전압이 제2 전압(VS)으로 유지된 상태에서, Y 전극 라인들(Y1,..., Yn)에 인가되는 전압이 제2 전압(VS )으로부터 접지 전압(VG)까지 지속적으로 하강된다. 여기서, 어드레스 전극 라인들(AR1, AG1,..., AGm, ABm)에는 접지 전압(VG)이 인가된다.
이에 따라, 이어지는 어드레스 주기(PA)에서, 어드레스 전극 라인들에 표시 데이터 신호가 인가되고, 제2 전압(VS)보다 낮은 제4 전압(VSCAN)으로 바이어싱된 Y 전극 라인들(Y1,..., Yn)에 접지 전압(VG)의 주사 신호가 순차적으로 인가됨에 따라, 원활한 어드레싱이 수행될 수 있다. 각 어드레스 전극 라인(AR1, AG1,..., A Gm, ABm)에 인가되는 표시 데이터 신호는 방전셀을 선택할 경우에 정극성 어드레스 전압(VA)이, 그렇지 않을 경우에 접지 전압(VG)이 인가된다. 이에 따라 접지 전압(VG)의 주사 펄스가 인가되는 동안에 정극성 어드레스 전압(VA)의 표시 데이터 신호가 인가되면 상응하는 방전셀에서 어드레스 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀에서는 벽전하들이 형성되지 않는다. 여기서, 보다 정확하 고 효율적인 어드레스 방전을 위하여, X 전극 라인들(X1,..., Xn)에 제2 전압(V S)이 인가된다.
이어지는 유지방전 주기(PS)에서는, 모든 Y 전극 라인들(Y1,..., Yn)과 X 전극 라인들(X1,..., Xn)에 제2 전압(VS)의 디스플레이 유지 펄스가 교호하게 인가되어, 상응하는 어드레스 주기(PA)에서 벽전하들이 형성된 방전셀들에서 디스플레이 유지를 위한 방전을 일으킨다.
도 6은 통상의 플라즈마 디스플레이 패널의 각각의 셀에서, 하나의 프레임 내의 온/오프되는 각각의 서브-필드들을 도시한 도면이다.
통상의 플라즈마 디스플레이 패널은 X 전극 라인들과 Y 전극 라인들이 교대로 나란히 배열되는 유지전극 라인 쌍들에 대하여 어드레스 전극 라인들이 교차되는 영역에 셀들이 형성되고, 플라즈마 디스플레이 패널은 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위한 복수의 서브-필드들이 존재한다.
도면을 참조하면, 하나의 프레임에 8개의 서브-필드들이 존재하는 경우로서, 각각의 셀에서 '0'인 서브-필드에서는 유지방전이 일어나지 아니하고, '1'인 서브-필드에서는 유지방전이 일어나지 아니한다. 도시한 영상의 경우에는 전체 셀들 모두에 있어서, 하나의 프레임 내에서 한번도 유지 방전을 일으키지 아니하는 서브-필드(SF7, SF8)들이 존재한다.
통상의 플라즈마 디스플레이 패널의 구동방법에서는, 하나의 프레임 내에서 한번도 유지 방전을 일으키지 아니하는 서브-필드들(SF7, SF8)에서도 도 5에서 도 시한 바와 같은 방법에 의하여 구동을 하게된다. 즉, 유지 방전을 일으키지 않는 서브-필드에서도 리셋 방전, 어드레스 방전등을 일으키고 있어, 콘트라스트 또는 소비전력 등의 측면에서 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 디스플레이 하고자하는 영상의 최고 계조 가중치를 검출하여, 리셋 제거, 유지전극에의 플로팅 전압인가에 의한 리셋팅, 및 서스테인 제거 등을 통하여, 콘트라스트 향상, 방전 안정화, 및 소비전력 절감 등을 달성할 수 있는 플라즈마 디스플레이 패널 구동방법에 관한 것이다.
상기와 같은 목적을 달성하기 위한 본 발명에 의한 플라즈마 디스플레이 패널의 구동 방법은, X 전극 라인들과 Y 전극 라인들이 교대로 나란히 배열되는 유지전극 라인 쌍들에 대하여 어드레스 전극 라인들이 교차되는 영역에 방전셀들이 형성되는 플라즈마 디스플레이 패널에 대하여, 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위하여 소정의 계조 가중치가 설정되는 복수의 서브-필드들이 존재하고, 각각의 프레임 내에서 각각의 방전셀들마다 표시하고자 하는 계조에 따라 각각의 서브-필드들에 온 또는 오프가 설정되고, 각각의 서브-필드마다 리셋 주기, 어드레스 주기, 및 유지방전 주기들이 존재하는 플라즈마 디스플레이 패널의 구동 방법에 있어서, 각각의 프레임 내에서, 하나의 화면을 이루는 각각의 방전셀들의 온으로 설정되는 서브-필드 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드를 구하고, 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 프레임 피크 서브-필드를 검출하여, 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서의 리셋 방전을 억제한다. 이를 위하여, 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에는 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에는 리셋 방전이 일어나지 아니하거나, 상기 프레임 피크 서브-필드보다 낮은 계조 가중치를 갖는 서브-필드의 리셋 주기에서보다 약한 방전이 발생하도록 한다.
상기 리셋 주기에는, Y 전극 라인들에 제1 레벨로부터 제2 레벨까지 지속적으로 상승하는 상승 램프 펄스 파형의 전압이 순차적으로 인가되고, 제1 레벨로부터 제3 레벨까지 지속적으로 하강하는 하강 램프 펄스 파형의 전압이 인가되고, 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서는, X 전극 라인들과 Y 전극 라인들에 인가하는 전압을 제3 레벨로 유지하여, 리셋 방전을 억제한다.
프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서는, Y 전극 라인들에 설정된 시간동안의 상승 램프 신호와 하강 램프 신호를 순차적으로 인가하고, X 전극 라인들에는, Y 전극 라인들에 상승 램프 신호가 인가되는 도중에 Y 전극 라인들에 인가되는 전압에 따라 전기적으로 플로팅되는 램프 전압을 인가하여, 리셋 방전을 억제한다.
상기 프레임 피크 서브-필드가 기준 계조 가중치를 갖는 서브-필드보다 더 큰 계조 가중치를 갖는 경우에는, 최하위 계조 가중치를 갖는 적어도 하나 이상의 서브-필드의 리셋 주기에 는 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에는 리셋 방전이 일어나지 아니하거나, 상기 프레임 피크 서브-필드보다 낮은 계조 가중치를 갖는 서브-필드의 리셋 주기에서보다 약한 방전이 발생하도록 하는 것이 바람직하다.
프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 유지방전 주기에서는, 유지방전을 일으키지 아니하는 것이 바람직하다. 이를 위하여, 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 상기 유지 펄스가 인가되지 아니하는 것이 바람직하다.
이때, 상기 프레임 피크 서브-필드보다 낮거나 같은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 기준 레벨의 전압을 기준으로 제4 레벨의 전압의 유지 펄스가 교호하게 인가되는 것이 바람직하다.
본 발명의 다른 측면에 의한 플라즈마 디스플레이 패널의 구동 방법은, X 전극 라인들과 Y 전극 라인들이 교대로 나란히 배열되는 유지전극 라인 쌍들에 대하여 어드레스 전극 라인들이 교차되는 영역에 방전셀들이 형성되는 플라즈마 디스플레이 패널에 대하여, 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위하여 소정의 계조 가중치가 설정되는 복수의 서브-필드들이 존재하고, 각각의 프레임 내에서 각각의 방전셀들마다 표시하고자 하는 계조에 따라 각각의 서브-필드들에 온 또는 오프가 설정되고, 각각의 서브-필드마다 리셋 주기, 어드레스 주기, 및 유지방전 주기들이 존재하는 플라즈마 디스플레이 패널의 구동 방법에 있어서, 각각의 프레임 내에서, 하나의 화면을 이루는 각각의 방전셀들의 온으로 설정되는 서브-필드 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드를 구하고, 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 프레임 피크 서브-필드를 검출하여, 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 유지방전 주기에서는, 유지방전을 일으키지 아니한다. 이를 위하여, 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 상기 유지 펄스가 인가되지 아니한다 .
본 발명의 다른 측면에 의한 플라즈마 디스플레이 패널의 구동 방법은, X 전극 라인들과 Y 전극 라인들이 교대로 나란히 배열되는 유지전극 라인 쌍들에 대하여 어드레스 전극 라인들이 교차되는 영역에 방전셀들이 형성되는 플라즈마 디스플레이 패널에 대하여, 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위하여 소정의 계조 가중치가 설정되는 복수의 서브-필드들이 존재하고, 각각의 프레임 내에서 각각의 방전셀들마다 표시하고자 하는 계조에 따라 각각의 서브-필드들에 온 또는 오프가 설정되고, 각각의 서브-필드마다 리셋 주기, 어드레스 주기, 및 유지방전 주기들이 존재하는 플라즈마 디스플레이 패널의 구동 방법에 있어서, 각각의 프레임 내에서, 하나의 유지전극 라인 쌍들에 의하여 화면상의 하나의 라인을 이루는 각각의 방전셀들의 온으로 설정되는 서브-필드 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드를 구하고, 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 라인 피크 서브-필드를 검출하여, 하나의 라인을 이루는 각각의 방전셀등에 대하여, 라인 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서의 리셋 방전을 억제한다. 이를 위하여, 상기 라인 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에는 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에는 리셋 방전이 일어나지 아니하거나, 상기 프레임 피크 서브-필드보다 낮은 계조 가중치를 갖는 서브-필드의 리셋 주기에서보다 약한 방전이 발생하도록 한다.
상기 리셋 주기에는, 상기 Y 전극 라인들에 제1 레벨로부터 제2 레벨까지 지속적으로 상승하는 상승 램프 펄스 파형의 전압이 인가되고, 상기 제1 레벨로부터 제3레벨까지 지속적으로 하강하는 하강 램프 펄스 파형의 전압이 순차적으로 인가되고, 상기 라인 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 인가하는 전압을 제3 레벨로 유지하여, 리셋 방전을 억제하는 것이 바람직하다.
상기 라인 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서는, 상기 Y 전극 라인들에 설정된 시간동안의 상승 램프 신호와 하강 램프 신호를 순차적으로 인가하고, 상기 X 전극 라인들에, 상기 Y 전극 라인들에 상승 램프 신호가 인가되는 도중에 상기 Y 전극 라인들에 인가되는 전압에 따라 전기적으로 플로팅되는 램프 전압을 인가하여 리셋 방전을 억제하는 것이 바람직하다.
상기 라인 피크 서브-필드가 기준 계조 가중치를 갖는 서브-필드보다 더 큰 계조 가중치를 갖는 경우에는, 최하위 계조 가중치를 갖는 적어도 하나 이상의 서브-필드의 리셋 주기에 는 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에는 리셋 방전이 일어나지 아니하거나, 상기 프레임 피크 서브-필드보다 낮은 계조 가중치를 갖는 서브-필드의 리셋 주기에서보다 약한 방전이 발생하도록 하는 것이 바람직하다.
각각의 라인들에 대하여 동일한 개수의 서브-필드의 리셋 주기에 는 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에는 리셋 방전이 일어나지 아니하거나, 상기 프레임 피크 서브-필드보다 낮은 계조 가중치를 갖는 서브-필드의 리셋 주기에서보다 약한 방전이 발생하도록 하는 것이 바람직하다.
상기 라인 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 상기 유지 펄스가 인가되지 아니하는 것이 바람직하다.
상기 라인 피크 서브-필드보다 낮거나 같은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 기준 레벨의 전압을 기준으로 제4 레벨의 전압의 유지 펄스가 교호하게 인가되는 것이 바람직하다.
본 발명에 따르면, 플라즈마 디스플레이 패널의 콘트라스트를 향상시키면서도 방전을 안정화시키고 소비전력을 저감시킬 수 있다.
이하, 첨부된 도면을 참조하여 바람직한 실시예에 따른 본 발명을 상세히 설명하기로 한다.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법에 의한 프레임 피크 서브-필드의 검출 방법을 도시한 도면이다. 도 8은 본 발명의 바람직한 실 시예에 따른 플라즈마 디스플레이 패널의 구동 방법에 의하여 전극 라인들에 인가되는 구동 신호들을 보여주는 타이밍도이다. 도 9 및 도 10은 도 8의 플라즈마 디스플레이 패널의 구동 방법에 의한 단위 프레임 내의 서브-필드의 구성을 도시한 타이밍도이다.
도면을 참조하면, 플라즈마 디스플레이 패널의 구동 방법은, X 전극 라인들(도 1의 X1,..., Xn)과 Y 전극 라인들(도1의 Y1, ..., Yn)이 교대로 나란히 배열되는 유지전극 라인 쌍들에 대하여 어드레스 전극 라인들(AR1, AG1, ..., AGm , ABm)이 교차되는 영역에 방전셀들이 형성되는 플라즈마 디스플레이 패널에 대하여, 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위하여 소정의 계조 가중치가 설정되는 복수의 서브-필드들이 존재하고, 각각의 프레임 내에서 각각의 방전셀들마다 표시하고자 하는 계조에 따라 각각의 서브-필드(SF)들에 온(ON) 또는 오프(OFF)가 설정되고, 각각의 서브-필드(SF)마다 리셋 주기(PR1, PR2), 어드레스 주기(PA), 및 유지방전 주기(PS)들이 존재하는 플라즈마 디스플레이 패널의 구동 방법에 있어서, 각각의 프레임 내에서, 하나의 화면을 이루는 각각의 방전셀들의 온(ON)으로 설정되는 서브-필드(SF) 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드(도 7의 음영 처리된 서브-필드)를 구하고, 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 프레임 피크 서브-필드(PF)를 검출하여, 프레임 피크 서브-필드(PF)보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서의 리셋 방전을 억제한다.
본 발명에 따른 플라즈마 디스플레이 패널의 구동방법에서는 먼저 프레임 피 크 서브-필드(PF) 또는 라인 피크 서브-필드(PF)를 구하는데, 프레임 피크 서브-필드(PF)는 화면 내의 단위 블록에서 가장 계조 가중치가 큰 서브-필드로서, 본 발명의 경우에는 하나의 전체화면 단위로 구하거나, 하나의 유지전극 라인 쌍들에 의한 방전셀들의 단위로 구할 수 있다.
본 발명의 일 실시예로서 하나의 전체 화면을 단위로 하는 경우에는, 프레임 피크 서브-필드(PF)를 구하기 위해서는, 먼저 각각의 프레임 내에서 하나의 화면을 이루는 각각의 방전셀들의 온(ON)으로 설정되는 서브-필드(SF) 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드(도 7의 음영 처리된 서브-필드)를 구한다. 그리고 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 서브-필드를 구하는데, 이 서브-필드가 전체화면 단위의 프레임 피크 서브-필드(PF)가 된다.
본 발명의 다른 실시예로서 하나의 유지전극 라인 쌍들에 의한 방전셀들의 단위로 하는 경우에는, 라인 피크 서브-필드(PF)를 구하기 위해서는, 먼저 각각의 프레임 내에서 하나의 유지전극 라인 쌍들에 의하여 화면상의 하나의 라인을 이루는 방전셀들의 온(ON)으로 설정되는 서브-필드(SF) 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드(도 7의 음영 처리된 서브-필드)를 구한다. 그리고 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 서브-필드를 구하는데, 이 서브-필드가 하나의 유지전극 라인 쌍들에 의하여 화면상의 하나의 라인을 이루는 라인 피크 서브-필드(PF)가 된다.
도 7을 참조하면, 먼저 하나의 프레임을 전체화면 또는 화면상의 각각 라인에 대하여, 각 방전셀마다 표시하고자 하는 계조에 따라 각각의 서브필드가 구성되는데, 본 실시예의 경우에는 하나의 프레임을 10개의 서브-필드들로 표시한 것이다. 그리고, 각각의 단위 방전셀마다 최고 계조 가중치를 갖는 서브-필드를 구하는데, 도면상의 각 방전셀들의 음영 처리된 서브-필드가 셀 피크 서브-필드가 된다. 그리고, 하나의 프레임을 전체화면 또는 화면상의 각각 라인에 대하여, 각 방전셀들의 셀 피크 서브-필드들 중에서 최고 계조 가중치의 서브-필드가 프레임 피크 서브-필드 또는 라인 피크 서브-필드가 되는데, 도시한 예의 경우에는 34번 방전셀의 7번째 서브-필드(SF7)가 프레임 피크 서브-필드 또는 라인 피크 서브-필드(PF)가 된다.
또한, 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법에서는 프레임 피크 서브-필드(PF)보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서의 리셋 방전을 억제하여, 콘트라스트의 향상을 달성한다.
콘트라스트는 패널에서 표시되는 화상에서 가장 밝은 피크 화이트(peak white)의 휘도와 가장 어두운 방전이 없을 때의 휘도의 비로써 표현되는데, 피크 화이트는 주로 유지 방전에 의하여 발생된 빛으로 구성되고, 가장 어두운 부분은 리셋 방전에 의하여 발생된 빛으로 구성된다.
따라서, 콘트라스트를 향상시키기 위해서는 밝은 부분을 더욱 밝게 하거나 어두운 부분을 더욱 어둡게 함으로써 구현하는데, 후자의 방법에 의하면 방전이 없 을 때의 백그라운드 휘도가 낮을수록 콘트라스트는 향상된다. 본 실시예의 경우에는 리셋 방전을 억제하여 어두운 부분을 더욱 어둡게 하는 방법에 의하여 콘트라스트를 향상시킨다.
본 발명에 의한 리셋 방전을 억제하는 일 실시예로서, 선택적으로 리셋 방전을 제거하는 방법을 사용한다. 즉, 리셋 주기(PR1)에는, 상기 Y 전극 라인들에 제1 레벨(VS)로부터 제2 레벨(VSET+VS)까지 지속적으로 상승하는 상승 램프 펄스 파형의 전압이 순차적으로 인가되고, 상기 제1 레벨(VS)로부터 제3 레벨(VG)까지 지속적으로 하강하는 하강 램프 펄스 파형의 전압이 인가된다. 하지만, 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기(PR2)에서는, X 전극 라인들과 Y 전극 라인들에 인가하는 전압을 제3 레벨(VG)로 유지하여, 리셋 방전을 억제한다. 이는, 해당 서브-필드에서는 어드레스 방전과 유지방전이 필요 없으므로, X 전극 라인들과 Y 전극 라인들 모두에 전원을 인가하지 아니하여, 리셋 주기에서 발생하는 리셋 방전을 제거하여, 방전이 없을 때의 백그라운드 휘도를 낮추어 콘트라스트를 향상시키기 위함이다.
도 8에서 본 실시예에 의한 선택적 리셋 방전 제거 방법을 적용한 타이밍도가 도시되어 있다. 즉, PR1은 선택적 리셋 방전의 제거가 적용되지 아니한 경우의 리셋 주기에 각 전극 라인들에 인가되는 신호들을 도시한 것이고, PR2는 선택적 리셋 방전의 제거가 적용된 경우의 리셋 주기에 각 전극 라인들에 인가되는 신호들을 도시한 것이다.
이를 도 9 및 도 10에서 도시하고 있는데, 본 실시예의 경우에는 2개의 서브-필드에 선택적 리셋 방전 제거 방법을 사용하는 것으로, 도 10은 6번째 서브-필드(SF6)가 프레임 피크 서브-필드 또는 라인 피크 서브-필드인 경우에 7번째 서브-필드(SF7) 및 8번째 서브-필드(SF8)에 리셋 방전 제거 방법을 사용한 것이다.
다만, 상기 프레임 피크 서브-필드가 기준 계조 가중치를 갖는 서브-필드보다 더 큰 계조 가중치를 갖는 경우에는 최하위 계조 가중치를 갖는 적어도 하나 이상의 서브-필드의 리셋 주기에서, 리셋 방전을 억제하는 하는 것이 바람직하다.
즉, 2개의 서브-필드에 선택적 리셋 방전 제거 방법을 사용하는 경우에, 8번째 서브-필드(SF8)를 기준 계조 가중치를 갖는 서브-필드로 하고, 프레임 피크 서브-필드 또는 라인 피크 서브-필드가 9번째 서브-필드(SF9)인 경우에 1번째 서브-필드(SF1)와 2번째 서브-필드(SF2)에서 리셋 방전 제거 방법을 적용한다. 그 예가 도 9에 도시되어 있다.
이때, 하나의 유지전극 라인 쌍들에 의한 방전셀들의 단위로 하는 경우에 선택적 리셋 제거 방법을 사용하고자 하는 경우에는, 화면의 플리커(flicker) 현상을 방지하기 위하여 각각의 라인들에 대하여 동일한 수의 서브-필드의 리셋 주기에서, 리셋 방전을 억제하는 것이 바람직하다.
도 11은 본 발명의 일 실시예에 따른 리셋팅 방법에 의한 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 파형도이다. 도 12는 도 11의 t3 시점에서의 어느 한 방전셀의 벽전하 분포를 보여주는 단면도이다. 도 13은 도 11의 t4 시점에서의 어느 한 방전셀의 벽전하 분포를 보여주는 단면도이다. 도 14는 도 11 의 tF ~ t3 시간에 대하여 플라즈마 디스플레이 패널로부터 발생되는 빛의 조도를 보여주는 그래프이다. 도 15는 도 11의 구동 신호들에 상응하여 플라즈마 디스플레이 패널로부터 발생되는 빛의 조도를 보여주는 그래프이다.
도면을 참조하면, 본 발명에 의한 플라즈마 디스플레이 패널의 구동방법의 다른 실시예로서, 리셋 방전 억제 방법으로 X 전극 라인들에 Y 전극 라인들에 인가되는 전압에 따른 플로팅 전압이 인가되도록 하여, 리셋 방전을 약화시키는 방법이 있다.
즉, 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서는, 상기 Y 전극 라인들에 설정된 시간동안의 상승 램프 신호와 하강 램프 신호를 순차적으로 인가하고, 상기 X 전극 라인들에는, 상기 Y 전극 라인들에 상승 램프 신호가 인가되는 도중에 상기 Y 전극 라인들에 인가되는 전압에 따라 전기적으로 플로팅되는 램프 전압을 인가하여, 리셋 방전을 억제한다.
본 실시예의 경우에도 도 9와 도 10에 도시한 방법이 적용될 수 있는데, 이때 X 전극 라인들과 Y 전극 라인들에 통상의 리셋 전압이 인가되는 리셋 주기는 PR1으로 표시되고, X 전극 라인들에 플로팅 전압이 인가되는 리셋 주기는 PR2로 표시될 수 있을 것이다. 각각의 리셋 주기(PR1, PR2)가 적용되는 방법은 도 8에 도시된 리셋 제거 방법을 사용하는 경우와 동일하므로, 이를 따르고 이에 대한 자세한 설명은 생략한다.
도 11 내지 도 15를 참조하면, 제1 리셋 단계(t1 ~ t2)에서는, 제1 디스플레 이 전극 라인들로서의 X 전극 라인들에 인가되는 전압을 접지 전압(VG)으로부터 VBX 예를 들어, 190 볼트(V)까지 지속적으로 상승시킨다. 여기서, 제2 디스플레이 전극 라인들로서의 Y 전극 라인들과 어드레스 전극 라인들에는 접지 전압(VG)이 인가된다. 이에 따라, X 전극 라인들과 Y 전극 라인들 사이, 및 X 전극 라인들과 어드레스 전극 라인들 사이에 약한 방전이 일어나면서 X 전극 라인들 주위에 제2 극성 즉, 부극성의 벽전하들이 형성된다.
제2 리셋 단계(t2 ~ t3)에서는, Y 전극 라인들에 인가되는 전압이 VBX보다 약간 낮은 전압(VBYM) 예를 들어, 180 볼트(V)부터 VBX보다 훨씬 더 높은 전압(V BYP) 예를 들어, 400 볼트(V)까지 지속적으로 상승된다. 여기서, Y 전극 라인들에 인가되는 전압을 VBYP까지 지속적으로 상승시키기 위한 기울기가, 각 서브필드에서 총 방전셀들의 개수에 대한 표시될 방전셀들의 비율에 반비례하도록 변한다.
한편, 제2 리셋 단계(t2 ~ t3) 내의 어느 한 시점(tF)으로부터 제2 리셋 단계(t2 ~ t3)의 종료 시점(t3)까지의 시간(tF ~ t3)에는, X 전극 라인들에 인가되는 전압이 VBYM보다 낮은 전압(VBF)까지 지속적으로 상승된다.
이와 같은 상승 전압은 X 구동부로부터 직접 공급받을 수 있다. 또한, X 구동부의 출력이 모두 전기적으로 플로팅 상태 즉, 높은 임피던스 상태가 되면, 동일한 효과를 얻을 수 있다. 즉, X 구동부의 모든 출력단들의 상부 및 하부 트랜지스터들을 턴-오프시킴으로써, 제1 리셋 단계(t1 ~ t2)에서 X 전극 라인들 주위에 형 성되었던 정극성의 벽전하들의 작용으로 인하여 X 전극 라인들에 인가되는 전압이 VBF까지 지속적으로 상승된다. 이에 따라, 제2 리셋 단계(t2 ~ t3)에서 소비되는 구동 전력이 절감될 수 있다. 모든 어드레스 전극 라인들에는 접지 전압(VG)이 인가된다.
위와 같은 구동 조건의 제2 리셋 단계(t2 ~ t3)에서는, Y 전극 라인들과 X 전극 라인들 사이에 상대적으로 약한 방전이 일어나는 한편, Y 전극 라인들과 어드레스 전극 라인들 사이에 상대적으로 강한 방전이 일어난다. 이에 따라, Y 전극 라인들 주위에는 부극성 벽전하들이 많이 형성되고, X 전극 라인들 주위에는 제1 극성 즉, 정극성의 벽전하들이 상대적으로 적게 형성되며, 어드레스 전극 라인들 주위에는 정극성의 벽전하들이 상대적으로 많이 형성된다(도 12 참조).
제3 리셋 단계(t3 ~ t4)에서는, X 전극 라인들에 인가되는 전압이 VBX으로 유지된 상태에서, Y 전극 라인들에 인가되는 전압이 VBYM으로부터 접지 전압(VG)까지 지속적으로 하강된다. 여기서, 어드레스 전극 라인들에는 접지 전압(VG)이 인가된다. 이에 따라, X 전극 라인들과 Y 전극 라인들 사이의 상대적으로 약한 방전으로 인하여, Y 전극 라인들 주위의 부극성의 벽전하들의 일부가 X 전극 라인들 주위로 이동한다(도 13 참조). 여기서, 어드레스 전극 라인들에는 접지 전압(VG)이 인가되므로, 어드레스 전극 라인들 주위의 정극성의 벽전하들이 약간 증가한다.
도 16은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 구동 방 법에 의하여 전극 라인들에 인가되는 구동 신호들을 보여주는 타이밍도이다.
도면을 참조하면, 플라즈마 디스플레이 패널의 구동 방법은, X 전극 라인들(도 1의 X1,..., Xn)과 Y 전극 라인들(도1의 Y1,..., Yn)이 교대로 나란히 배열되는 유지전극 라인 쌍들에 대하여 어드레스 전극 라인들(AR1, AG1,..., AGm , ABm)이 교차되는 영역에 방전셀들이 형성되는 플라즈마 디스플레이 패널에 대하여, 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위하여 소정의 계조 가중치가 설정되는 복수의 서브-필드(SF)들이 존재하고, 각각의 프레임 내에서 각각의 방전셀들마다 표시하고자 하는 계조에 따라 각각의 서브-필드(SF)들에 온(ON) 또는 오프(OFF)가 설정되고, 각각의 서브-필드(SF)마다 리셋 주기(PR), 어드레스 주기(PA), 및 유지방전 주기(PS)들이 존재하는 플라즈마 디스플레이 패널의 구동 방법에 있어서, 각각의 프레임 내에서, 하나의 화면을 이루는 각각의 방전셀들의 온(ON)으로 설정되는 서브-필드 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드를 구하고, 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 프레임 피크 서브-필드를 검출하여, 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 유지방전 주기에서는, 유지방전을 일으키지 아니한다.
이때, 상기 유지방전 주기(PS)에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 기준 레벨의 전압을 기준으로 제4 레벨의 전압(VS)의 유지 펄스가 교호하게 인가되고, 상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 유지방전 주기에서는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 상기 유지 펄스가 인가되지 아니하는 것이 바람직하다.
본 발명에 따른 플라즈마 디스플레이 패널 구동방법에 의하면, 디스플레이 하고자하는 영상의 최고 계조 가중치를 검출하여, 저계조 영상의 경우에는 고계조 가중치를 갖는 서브필드에서 리셋팅을 생략하고, 고계조 영상의 경우에는 저계조 가중치를 갖는 서브필드에서 리셋팅을 생략하여, 콘트라스트를 향상시키면서도, 방전을 안정화시키고 소비전력을 저감시킬 수 있다.
또한, 저계조 영상의 경우에는 고계조 가중치를 갖는 서브필드에서, 그리고 고계조 영상의 경우에는 저계조 가중치를 갖는 서브필드에서, 각각 리셋 주기의 상승 램프 펄스 구간에서 유지전극(X 전극)에 플로팅 전압이 인가되도록 하여, 콘트라스트를 향상시키면서도, 방전을 안정화시키고 소비전력을 저감시킬 수 있다.
또한, 방전되지 않는 계조 가중치를 갖는 서브필드의 유지 주기(PS)에서 X 전극 라인들과 Y 전극 라인들에 각각에 인가되는 서스테인 전압을 인가하지 아니하여 소비전력을 절감시킬 수 있다.
본 발명은 첨부된 도면에 도시된 일 실시예를 참고로 설명되었으나, 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다. 따라서, 본 발명의 진정한 보호 범위는 첨부된 청구 범위에 의해서만 정해져야 할 것이다.

Claims (15)

  1. X 전극 라인들과 Y 전극 라인들이 교대로 나란히 배열되는 유지전극 라인 쌍들에 대하여 어드레스 전극 라인들이 교차되는 영역에 방전셀들이 형성되는 플라즈마 디스플레이 패널에 대하여, 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위하여 소정의 계조 가중치가 설정되는 복수의 서브-필드들이 존재하고, 각각의 상기 프레임 내에서 각각의 상기 방전셀들마다 표시하고자 하는 계조에 따라 각각의 상기 서브-필드들에 온 또는 오프가 설정되고, 각각의 상기 서브-필드마다 리셋 주기, 어드레스 주기, 및 유지방전 주기들이 존재하는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    각각의 상기 프레임 내에서, 하나의 화면을 이루는 각각의 방전셀들의 온으로 설정되는 서브-필드 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드를 구하고, 상기 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 프레임 피크 서브-필드를 검출하여,
    상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에는 리셋 방전이 일어나지 아니하거나, 상기 프레임 피크 서브-필드보다 낮은 계조 가중치를 갖는 서브-필드의 리셋 주기에서보다 약한 방전이 발생하도록 하는 플라즈마 디스플레이 패널의 구동 방법.
  2. 제1항에 있어서,
    상기 리셋 주기에는, 상기 Y 전극 라인들에 제1 레벨로부터 제2 레벨까지 지속적으로 상승하는 상승 램프 펄스 파형의 전압이 순차적으로 인가되고, 상기 제1 레벨로부터 제3 레벨까지 지속적으로 하강하는 하강 램프 펄스 파형의 전압이 인가 되고,
    상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 인가하는 전압을 제3 레벨로 유지하여, 리셋 방전을 억제하는 플라즈마 디스플레이 패널의 구동 방법.
  3. 제1항에 있어서,
    상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서는, 상기 Y 전극 라인들에 설정된 시간동안의 상승 램프 신호와 하강 램프 신호를 순차적으로 인가하고, 상기 X 전극 라인들에는, 상기 Y 전극 라인들에 상승 램프 신호가 인가되는 도중에 상기 Y 전극 라인들에 인가되는 전압에 따라 전기적으로 플로팅되는 램프 전압을 인가하여, 리셋 방전을 억제하는 플라즈마 디스플레이 패널의 구동 방법.
  4. 제1항에 있어서,
    상기 프레임 피크 서브-필드가 기준 계조 가중치를 갖는 서브-필드보다 더 큰 계조 가중치를 갖는 경우에는, 최하위 계조 가중치를 갖는 적어도 하나 이상의 서브-필드의 리셋 주기에 는 리셋 방전이 일어나지 아니하거나, 상기 프레임 피크 서브-필드보다 낮은 계조 가중치를 갖는 서브-필드의 리셋 주기에서보다 약한 방전이 발생하도록 하는 플라즈마 디스플레이 패널의 구동 방법.
  5. 제1항에 있어서,
    상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 상기 유지 펄스가 인가되지 아니하는 플라즈마 디스플레이 패널의 구동 방법.
  6. 제5항에 있어서,
    상기 프레임 피크 서브-필드보다 낮거나 같은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 기준 레벨의 전압을 기준으로 제4 레벨의 전압의 유지 펄스가 교호하게 인가되는 플라즈마 디스플레이 패널의 구동 방법.
  7. X 전극 라인들과 Y 전극 라인들이 교대로 나란히 배열되는 유지전극 라인 쌍들에 대하여 어드레스 전극 라인들이 교차되는 영역에 방전셀들이 형성되는 플라즈마 디스플레이 패널에 대하여, 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위하여 소정의 계조 가중치가 설정되는 복수의 서브-필드들이 존재하고, 각각의 상기 프레임 내에서 각각의 상기 방전셀들마다 표시하고자 하는 계조에 따라 각각의 상기 서브-필드들에 온 또는 오프가 설정되고, 각각의 상기 서브-필드마다 리셋 주기, 어드레스 주기, 및 유지방전 주기들이 존재하는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    각각의 상기 프레임 내에서, 하나의 화면을 이루는 각각의 방전셀들의 온으로 설정되는 서브-필드 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드를 구하고, 상기 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 프레임 피크 서브-필드를 검출하여,
    상기 프레임 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 상기 유지 펄스가 인가되지 아니하는 플라즈마 디스플레이 패널의 구동 방법.
  8. 제7항에 있어서,
    상기 프레임 피크 서브-필드보다 낮거나 같은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 기준 레벨의 전압을 기준으로 제4 레벨의 전압의 유지 펄스가 교호하게 인가되는 플라즈마 디스플레이 패널의 구동 방법.
  9. X 전극 라인들과 Y 전극 라인들이 교대로 나란히 배열되는 유지전극 라인 쌍들에 대하여 어드레스 전극 라인들이 교차되는 영역에 방전셀들이 형성되는 플라즈마 디스플레이 패널에 대하여, 디스플레이 주기로서의 프레임마다 시분할 계조 디스플레이를 위하여 소정의 계조 가중치가 설정되는 복수의 서브-필드들이 존재하고, 각각의 상기 프레임 내에서 각각의 상기 방전셀들마다 표시하고자 하는 계조에 따라 각각의 상기 서브-필드들에 온 또는 오프가 설정되고, 각각의 상기 서브-필드마다 리셋 주기, 어드레스 주기, 및 유지방전 주기들이 존재하는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    각각의 상기 프레임 내에서, 하나의 유지전극 라인 쌍들에 의하여 화면상의 하나의 라인을 이루는 각각의 방전셀들의 온으로 설정되는 서브-필드 중에서 최고 계조 가중치를 갖는 셀 피크 서브-필드를 구하고, 상기 셀 피크 서브-필드들 중에서 최고 계조 가중치를 갖는 라인 피크 서브-필드를 검출하여,
    상기 하나의 라인을 이루는 각각의 방전셀들에 대하여, 상기 라인 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에는 리셋 방전이 일어나지 아니하거나 상기 라인 피크 서브-필드보다 낮은 계조 가중치를 갖는 서브-필드의 리셋 주기에서보다 약한 방전이 발생하도록 하는 플라즈마 디스플레이 패널의 구동 방법.
  10. 제9항에 있어서,
    상기 리셋 주기에는, 상기 Y 전극 라인들에 제1 레벨로부터 제2 레벨까지 지속적으로 상승하는 상승 램프 펄스 파형의 전압이 인가되고, 상기 제1 레벨로부터 제3레벨까지 지속적으로 하강하는 하강 램프 펄스 파형의 전압이 순차적으로 인가되고,
    상기 라인 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 인가하는 전압을 제3 레벨로 유지하여, 리셋 방전을 억제하는 플라즈마 디스플레이 패널의 구동 방법.
  11. 제9항에 있어서,
    상기 라인 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 리셋 주기에서는, 상기 Y 전극 라인들에 설정된 시간동안의 상승 램프 신호와 하강 램프 신호를 순차적으로 인가하고,
    상기 X 전극 라인들에, 상기 Y 전극 라인들에 상승 램프 신호가 인가되는 도중에 상기 Y 전극 라인들에 인가되는 전압에 따라 전기적으로 플로팅되는 램프 전압을 인가하여 리셋 방전을 억제하는 플라즈마 디스플레이 패널의 구동 방법.
  12. 제9항에 있어서,
    상기 라인 피크 서브-필드가 기준 계조 가중치를 갖는 서브-필드보다 더 큰 계조 가중치를 갖는 경우에는,
    최하위 계조 가중치를 갖는 적어도 하나 이상의 서브-필드의 리셋 주기에 는 리셋 방전이 일어나지 아니하거나, 상기 라인 피크 서브-필드보다 낮은 계조 가중치를 갖는 서브-필드의 리셋 주기에서보다 약한 방전이 발생하도록 하는 플라즈마 디스플레이 패널의 구동 방법.
  13. 제9항에 있어서,
    각각의 라인들에 대하여 동일한 개수의 서브-필드의 리셋 주기에 는 리셋 방전이 일어나지 아니하거나, 상기 라인 피크 서브-필드보다 낮은 계조 가중치를 갖는 서브-필드의 리셋 주기에서보다 약한 방전이 발생하도록 하는 플라즈마 디스플레이 패널의 구동 방법.
  14. 제9항에 있어서,
    상기 라인 피크 서브-필드보다 높은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 상기 유지 펄스가 인가되지 아니하는 플라즈마 디스플레이 패널의 구동 방법.
  15. 제14항에 있어서,
    상기 라인 피크 서브-필드보다 낮거나 같은 계조 가중치를 갖는 서브-필드의 유지방전 주기에는, 상기 X 전극 라인들과 상기 Y 전극 라인들에 기준 레벨의 전압을 기준으로 제4 레벨의 전압의 유지 펄스가 교호하게 인가되는 플라즈마 디스플레이 패널의 구동 방법.
KR1020030071890A 2003-10-15 2003-10-15 플라즈마 디스플레이 패널 구동방법 KR100573115B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030071890A KR100573115B1 (ko) 2003-10-15 2003-10-15 플라즈마 디스플레이 패널 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030071890A KR100573115B1 (ko) 2003-10-15 2003-10-15 플라즈마 디스플레이 패널 구동방법

Publications (2)

Publication Number Publication Date
KR20050036263A KR20050036263A (ko) 2005-04-20
KR100573115B1 true KR100573115B1 (ko) 2006-04-24

Family

ID=37239517

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030071890A KR100573115B1 (ko) 2003-10-15 2003-10-15 플라즈마 디스플레이 패널 구동방법

Country Status (1)

Country Link
KR (1) KR100573115B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100707439B1 (ko) * 2005-03-08 2007-04-13 엘지전자 주식회사 플라즈마 디스플레이 패널 구동 장치 및 그 구동 방법
KR100747169B1 (ko) 2005-08-12 2007-08-07 엘지전자 주식회사 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 장치의구동 방법

Also Published As

Publication number Publication date
KR20050036263A (ko) 2005-04-20

Similar Documents

Publication Publication Date Title
KR100388912B1 (ko) 콘트라스트 향상을 위한 플라즈마 디스플레이 패널의리셋팅 방법
KR20050037092A (ko) 패널 구동 방법, 패널 구동 장치 및 디스플레이 패널
KR100573115B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100484113B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100581877B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100581875B1 (ko) 플라즈마 디스플레이 패널 구동방법 및 장치
KR100449764B1 (ko) 디스플레이-유지 전압이 변하는 플라즈마 디스플레이패널의 구동 방법
KR100424264B1 (ko) 초기 상태의 개선을 위한 플라즈마 디스플레이 패널의구동 방법
KR100603308B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100911005B1 (ko) 외부 압력에 따라 휘도가 조정되는 방전 디스플레이 장치
KR100719565B1 (ko) 저계조 디스플레이의 선형성이 증진되는 방전 디스플레이패널의 구동 방법
KR100553773B1 (ko) 소비 전력을 저감하는 방전 디스플레이 장치의 구동 방법
KR100581892B1 (ko) 효율적으로 낮은 계조 데이터가 표시되는 방전 표시패널의 구동 방법
KR100573125B1 (ko) 안정된 표시-유지 방전을 위한 방전 표시 패널의 구동 방법
KR100445028B1 (ko) 낮은 계조에서의 방전 약화를 방지하기 위한 플라즈마디스플레이 패널의 구동 방법
KR100537610B1 (ko) 디스플레이-유지 펄스들의 주파수가 변하는 플라즈마디스플레이 패널의 구동 방법
KR100581884B1 (ko) 패널구동장치
KR100811523B1 (ko) 플라즈마 디스플레이 장치
KR100647676B1 (ko) 설정 계조가 확장된 방전 디스플레이 패널의 구동 방법
KR100637248B1 (ko) 어드레싱 전력의 효율적 절감을 위한 방전 디스플레이패널의 구동 방법
KR20050041135A (ko) 플라즈마 디스플레이 패널 구동방법
KR20070094092A (ko) 프레임의 활성화가 수행되는 방전 디스플레이 패널의 구동방법
KR20050052645A (ko) 플라즈마 디스플레이 패널 구동방법
KR20050036261A (ko) 플라즈마 디스플레이 패널 구동방법
KR20060001639A (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee