KR100424264B1 - 초기 상태의 개선을 위한 플라즈마 디스플레이 패널의구동 방법 - Google Patents

초기 상태의 개선을 위한 플라즈마 디스플레이 패널의구동 방법 Download PDF

Info

Publication number
KR100424264B1
KR100424264B1 KR10-2001-0076492A KR20010076492A KR100424264B1 KR 100424264 B1 KR100424264 B1 KR 100424264B1 KR 20010076492 A KR20010076492 A KR 20010076492A KR 100424264 B1 KR100424264 B1 KR 100424264B1
Authority
KR
South Korea
Prior art keywords
electrode lines
display
initial
discharge
voltage
Prior art date
Application number
KR10-2001-0076492A
Other languages
English (en)
Other versions
KR20030046092A (ko
Inventor
문승필
권태경
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2001-0076492A priority Critical patent/KR100424264B1/ko
Publication of KR20030046092A publication Critical patent/KR20030046092A/ko
Application granted granted Critical
Publication of KR100424264B1 publication Critical patent/KR100424264B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2925Details of priming
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Abstract

본 발명은, 서로 대향 이격된 앞쪽 기판과 뒷쪽 기판이 형성되고, 이 기판들 사이에 제1 및 제2 디스플레이 전극 라인들이 서로 나란하게 형성되며, 어드레스 전극 라인들이 제1 및 제2 디스플레이 전극 라인들에 대하여 직교하게 형성된 플라즈마 디스플레이 패널을 구동하는 방법이다. 이 방법은 초기 활성화 단계 및 초기 안정화 단계를 포함한다. 초기 활성화 단계에서는, 전원 전압이 인가되면, 모든 방전셀들에서 방전이 일어나서 벽 전하들 및 공간 전하들이 형성된다. 초기 안정화 단계에서는, 초기 활성화 단계가 수행되면, 모든 방전셀들에 형성된 벽 전하들이 소거되고 모든 방전셀들에 형성된 공간 전하들이 안정화되도록, 소정의 시간 동안에 모든 전극 라인들 사이에 전압이 인가되지 않는다.

Description

초기 상태의 개선을 위한 플라즈마 디스플레이 패널의 구동 방법{Method for driving plasma display panel for improving initial state}
본 발명은, 플라즈마 디스플레이 패널의 구동 방법에 관한 것으로서, 보다 상세하게는, 3-전극 면방전 구조의 플라즈마 디스플레이 패널의 구동 방법에 관한 것이다.
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여준다. 도 2는 도 1의 패널의 한 디스플레이 셀의 예를 보여준다. 도 1 및 2를 참조하면, 통상적인 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(A1, A2, ..., Am-1, Am), 유전체층(11, 15), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn), 형광체(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(A1, A2, ..., Am-1, Am)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 하부 유전체층(15)은 어드레스 전극 라인들(A1, ..., Am)의 앞쪽에서 전면(全面) 도포된다. 하부 유전체층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(A1, ..., Am)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 디스플레이 셀의 방전 영역을 구획하고 각 디스플레이 셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광체(16)는, 격벽(17)들 사이에 도포된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(A1, ..., Am)과 직교되도록 앞쪽 글라스 기판(10)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 디스플레이 셀을 설정한다. 각 X 전극 라인(X1, ..., Xn)과 각 Y 전극 라인(Y1, ..., Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인(도 2의 Xna, Yna)과 전도도를 높이기 위한 금속 전극 라인(도 2의 Xnb, Ynb)이 결합되어 형성된다. 앞쪽 유전체층(11)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 보호층(12) 예를 들어, 일산화마그네슘(MgO)층은 앞쪽 유전체층(11)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
도 3은 도 1의 플라즈마 디스플레이 패널(1)의 통상적인 구동 장치를 보여준다. 도 3을 참조하면, 플라즈마 디스플레이 패널(1)의 통상적인 구동 장치는 영상 처리부(66), 제어부(62), 어드레스 구동부(63), X 구동부(64) 및 Y 구동부(65)를 포함한다. 영상 처리부(66)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 제어부(62)는 영상 처리부(66)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다. 어드레스 구동부(63)는, 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극 라인들에 인가한다. X 구동부(64)는 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 X 구동 제어 신호(SX)를 처리하여 X 전극 라인들에 인가한다. Y 구동부(65)는 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들에 인가한다.
도 4는 도 1의 플라즈마 디스플레이 패널의 Y 전극 라인들에 대한 통상적인 어드레스-디스플레이 분리(Address-Display Separation) 구동 방법을 보여준다. 도 4를 참조하면, 단위 프레임은 시분할 계조 디스플레이를 실현하기 위하여 8 개의 서브필드들(SF1, ..., SF8)로 분할된다. 또한, 각 서브필드(SF1, ..., SF8)는 어드레스 주기(A1, ..., A8)와 디스플레이 방전 주기(S1, ..., S8)로 분할된다.
각 어드레스 주기(A1, ..., A8)에서는 리셋팅 및 어드레싱 단계들이 수행된다. 리셋팅 단계는, 모든 디스플레이 셀들의 전하들의 분포가 균일해짐과 동시에 다음 단계에서 수행될 어드레싱에 적합해지도록 하는 단계이다. 어드레싱 단계에서는, 어드레스 전극 라인들(도 1의 A1, ..., Am)에 표시 데이터 신호가 인가됨과 동시에 각 Y 전극 라인(도 1의 Y1, ..., Yn)에 상응하는 주사 펄스가 순차적으로 인가된다. 이에 따라 주사 펄스가 인가되는 동안에 높은 레벨의 표시 데이터 신호가 인가되면 상응하는 방전셀에서 어드레스 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀에서는 벽전하들이 형성되지 않는다.
각 디스플레이 방전 주기(S1, ..., S8)에서는, 모든 Y 전극 라인들(Y1, ..., Yn)과 모든 X 전극 라인들(도 1의 X1, ..., Xn)에 디스플레이 방전용 펄스가 교호하게 인가되어, 상응하는 어드레스 주기(A1, ..., A8)에서 벽전하들이 형성된 방전셀들에서 표시 방전을 일으킨다. 따라서 플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 디스플레이 방전 주기(S1, ..., S8)의 길이에 비례한다. 단위 프레임에서 차지하는 디스플레이 방전 주기(S1, ..., S8)의 길이는 255T(T는 단위 시간)이다. 따라서 단위 프레임에서 한 번도 표시되지 않은 경우를 포함하여 256 계조로써 표시할 수 있다.
여기서, 제1 서브필드(SF1)의 디스플레이 방전 주기(S1)에는 20에 상응하는 시간(1T)이, 제2 서브필드(SF2)의 디스플레이 방전 주기(S2)에는 21에 상응하는 시간(2T)이, 제3 서브필드(SF3)의 디스플레이 방전 주기(S3)에는 22에 상응하는 시간(4T)이, 제4 서브필드(SF4)의 디스플레이 방전 주기(S4)에는 23에 상응하는 시간(8T)이, 제5 서브필드(SF5)의 디스플레이 방전 주기(S5)에는 24에 상응하는 시간(16T)이, 제6 서브필드(SF6)의 디스플레이 방전 주기(S6)에는 25에 상응하는 시간(32T)이, 제7 서브필드(SF7)의 디스플레이 방전 주기(S7)에는 26에 상응하는 시간(64T)이, 그리고 제8 서브필드(SF8)의 디스플레이 방전 주기(S8)에는 27에 상응하는 시간(128T)이 각각 설정된다.
이에 따라, 8 개의 서브필드들중에서 표시될 서브필드를 적절히 선택하면, 어느 서브필드에서도 표시되지 않는 0(영) 계조를 포함하여 모두 256 계조의 표시가 수행될 수 있음을 알 수 있다.
위와 같은 플라즈마 디스플레이 패널의 구동 방법에 있어서, 종래에는, 전원 전압이 인가되는 즉시부터 상기 단계들이 수행된다. 이와 같은 종래의 구동 방법에 의하면, 전원 전압이 인가된 후의 상당한 시간 동안에 어드레싱의 불안정으로 인하여 화면 번뜩임 현상이 일어난다.
본 발명의 목적은, 플라즈마 디스플레이 패널의 구동 방법에 있어서, 전원 전압이 인가된 후의 상당한 시간 동안의 어드레싱의 불안정으로 인한 화면 번뜩임 현상을 방지할 수 있는 방법을 제공하는 것이다.
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 패널의 한 디스플레이 셀의 예를 보여주는 단면도이다.
도 3은 도 1의 플라즈마 디스플레이 패널의 통상적인 구동 장치를 보여주는 블록도이다.
도 4는 도 1의 플라즈마 디스플레이 패널의 Y 전극 라인들에 대한 통상적인 어드레스-디스플레이 분리(Address-Display Separation) 구동 방법을 보여주는 타이밍도이다.
도 5는 본 발명에 따른 최초 프레임의 구동 방법을 보여주는 타이밍도이다.
도 6은 도 5의 초기 구동 주기 및 최초 프레임의 제1 서브필드에서 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 일 예를 보여주는 전압 파형도이다.
도 7은 도 5의 초기 구동 주기 및 최초 프레임의 제1 서브필드에서 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 또다른 예를 보여주는 전압 파형도이다.
도 8은 종래의 구동 방법에 의하여 플라즈마 디스플레이 패널의 화면이 전부 검은색이 되게 한 경우, 전원 전압의 인가 시점으로부터 소정의 시간 동안에 검은색 화면으로부터 검출되는 빛의 조도를 보여주는 그래프이다.
도 9는 본 발명에 따른 구동 방법에 의하여 플라즈마 디스플레이 패널의 화면이 전부 검은색이 되게 한 경우, 전원 전압의 인가 시점으로부터 소정의 시간 동안에 검은색 화면으로부터 검출되는 빛의 조도를 보여주는 그래프이다.
<도면의 주요 부분에 대한 부호의 설명>
1...플라즈마 디스플레이 패널, 10...앞쪽 글라스 기판,
11, 15...유전체층, 12...보호층,
13...뒤쪽 글라스 기판, 14...방전 공간,
16...형광체, 17...격벽,
X1, ..., Xn...X 전극 라인, Y1, ..., Yn...Y 전극 라인,
A1, ..., Am...어드레스 전극 라인, Xna, Yna...투명 전극 라인,
Xnb, Ynb...금속 전극 라인, SF1, ...SF8...서브-필드,
SY...Y 구동 제어 신호, IR...초기 구동 주기,
SX...X 구동 제어 신호, SA...어드레스 구동 제어 신호,
62...논리 제어부, 63...어드레스 구동부,
64...X 구동부, 65...Y 구동부,
66...영상 처리부.
상기 목적을 이루기 위한 본 발명은, 서로 대향 이격된 앞쪽 기판과 뒷쪽 기판이 형성되고, 상기 기판들 사이에 제1 및 제2 디스플레이 전극 라인들이 서로 나란하게 형성되며, 어드레스 전극 라인들이 상기 제1 및 제2 디스플레이 전극 라인들에 대하여 직교하게 형성된 플라즈마 디스플레이 패널을 구동하는 방법이다. 이 방법은 초기 활성화 단계 및 초기 안정화 단계를 포함한다. 상기 초기 활성화 단계에서는, 전원 전압이 인가되면, 모든 방전셀들에서 방전이 일어나서 벽 전하들 및 공간 전하들이 형성된다. 상기 초기 안정화 단계에서는, 상기 초기 활성화 단계가수행되면, 상기 모든 방전셀들에 형성된 벽 전하들이 소거되고 상기 모든 방전셀들에 형성된 공간 전하들이 안정화되도록, 소정의 시간 동안에 상기 모든 전극 라인들 사이에 전압이 인가되지 않는다.
본 발명의 상기 플라즈마 디스플레이 패널의 구동 방법에 의하면, 상기 초기 활성화 단계 및 상기 초기 안정화 단계의 수행으로 인하여, 전원 전압이 인가된 후의 상당한 시간 동안의 어드레싱의 불안정으로 인한 화면 번뜩임 현상을 방지할 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다.
도 5는 본 발명에 따른 최초 프레임의 구동 방법을 보여준다. 도 5에서 도 4와 동일한 참조 부호는 동일한 기능의 대상을 가리킨다. 도 5를 도 4와 비교하면, 본 발명에 따른 구동 방법에서는, 사용자에 의하여 전원 전압이 인가된 후에 최초의 수직 동기 신호(VSYNC)가 발생된 시점으로부터 최초 프레임의 시작 시점까지의 소정 시간(ti) 동안에 초기 구동 주기(IR)가 추가적으로 존재함을 알 수 있다. 따라서, 이하에서는 이 초기 구동 주기(IR)에 대하여 집중적으로 설명될 것이다.
도 1 및 5를 참조하면, 본 발명의 구동 방법에 따라 구동되는 플라즈마 디스플레이 패널(1)에서는, 서로 대향 이격된 앞쪽 기판(10)과 뒷쪽 기판(13)이 형성되고, 이 기판들(10, 13) 사이에 제1 및 제2 디스플레이 전극 라인들(X1, ..., Xn, Y1, ..., Yn)이 서로 나란하게 형성되며, 어드레스 전극 라인들(A1, ..., Am)이 제1 및 제2 디스플레이 전극 라인들(X1, ..., Xn, Y1, ..., Yn)에 대하여 직교하게 형성된다.
이와 같은 플라즈마 디스플레이 패널(1)을 구동하기 위한 본 발명의 구동 방법에서는, 사용자에 의하여 전원 전압이 인가된 후에 최초의 수직 동기 신호(VSYNC)가 발생된 시점으로부터 최초 프레임의 시작 시점까지의 소정 시간(ti) 동안에 초기 구동 주기(IR)가 추가적으로 존재한다. 이 초기 구동 주기(IR)에서는, 초기 활성화 단계 및 초기 안정화 단계가 수행된다. 초기 활성화 단계에서는, 전원 전압이 인가되어 최초의 수직 동기 신호(VSYNC)가 발생되면, 모든 방전셀들에서 방전이 일어나서 벽 전하들 및 공간 전하들이 형성된다. 초기 안정화 단계에서는, 초기 활성화 단계가 수행되면, 모든 방전셀들에 형성된 벽 전하들이 소거되고 모든 방전셀들에 형성된 공간 전하들이 안정화되도록, 소정의 시간 동안에 모든 전극 라인들 사이에 전압이 인가되지 않는다. 이 초기 활성화 단계 및 초기 안정화 단계에 대해서는 도 6 및 7을 참조하여 보다 상세히 설명될 것이다. 이와 같이 초기 활성화 단계 및 초기 안정화 단계의 수행으로 인하여, 전원 전압이 인가된 후의 상당한 시간 동안의 어드레싱의 불안정으로 인한 화면 번뜩임 현상을 방지할 수 있다. 최초 프레임에서의 구동 방법은 도 4를 참조하여 설명된 바와 같다. 한편, 상기 초기 활성화 단계 및 초기 안정화 단계는, 소정 횟수의 프레임들에 상응하는 시간 예를 들어, 5 프레임들에 상응하는 시간인 80 밀리-초(ms) 동안에 수 차례 예를 들어, 40 회에 걸쳐서 반복 수행될 수도 있다.
도 6은 도 5의 초기 구동 주기(IR) 및 최초 프레임의 제1 서브필드(SF1)에서플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 일 예를 보여준다. 도 6에서 도 5와 동일한 참조 부호는 동일한 기능의 대상을 가리킨다. 도 6에서 참조 부호 SX1, ..., SXn은 제1 디스플레이 전극 라인들(도 1의 X1, ..., Xn)에 인가되는 구동 신호들을, SY1, ..., SYn은 제2 디스플레이 전극 라인들(도 1의 Y1, ..., Yn)에 인가되는 구동 신호들을, 그리고 SA1, ..., SAm은 어드레스 전극 라인들(도 1의 A1, ..., Am)에 인가되는 구동 신호들을 가리킨다.
도 6을 참조하면, 사용자에 의하여 전원 전압이 인가된 후에 최초의 수직 동기 신호(VSYNC)가 발생된 시점(t1)으로부터 최초 프레임의 제1 서브필드(SF1)의 시작 시점까지의 소정 시간(t1 ~ t11) 동안에 초기 구동 주기(IR)가 추가적으로 존재한다. 이 초기 구동 주기(IR)의 제1 시간(t1 ~ t10)에서는 초기 활성화 단계가 수행되고, 제2 시간(t10 ~ t11)에서는 초기 안정화 단계가 수행된다.
제1 시간(t1 ~ t10)에 수행되는 초기 활성화 단계에서는, 모든 방전셀들에서 방전이 일어나서 벽 전하들 및 공간 전하들이 형성된다. 이 초기 활성화 단계에서 제1 및 제2 디스플레이 전극 라인들(X1, ..., Xn, Y1, ..., Yn)에 인가되는 구동 파형들은 각 서브필드(도 5 및 6의 SF1, ..., SF8)의 어드레스 주기(A1)에서 인가되는 구동 파형들과 동일하다. 즉, 제1 시간(t1 ~ t10)에 수행되는 초기 활성화 단계에서 리셋팅 및 어드레싱 단계들이 수행된다. 물론 t4 ~ t10 시간에 수행되는 어드레싱 단계에서 어드레스 전극 라인들(A1, ..., Am)에 인가되는 구동 신호들(SA1,..., SAm)은 접지 전압(GND)으로 고정되어 있지만, 경우에 따라 소정의 디스플레이 데이터 신호를 인가할 수도 있다. 예를 들어, 모든 주사 시간(t5 ~ t9)에서 모든 어드레스 전극 라인들(A1, ..., Am)에 어드레싱 전압(VA)을 인가할 수도 있다. 하지만, 이와 같은 어드레싱은 최초 프레임의 어드레싱에 영향을 미치지 않는다. 왜냐하면, 제2 시간(t10 ~ t11)에서 초기 안정화 단계가 수행되기 때문이다.
제2 시간(t10 ~ t11)에 수행되는 초기 안정화 단계에서는, 모든 방전셀들에 형성된 벽 전하들이 소거되고 모든 방전셀들에 형성된 공간 전하들이 안정화되도록 모든 전극 라인들 사이에 전압이 인가되지 않는다. 이와 같이 초기 활성화 단계 및 초기 안정화 단계의 수행으로 인하여, 이후 상당한 시간 동안의 어드레싱의 불안정으로 인한 화면 번뜩임 현상을 방지할 수 있다. 초기 구동 주기(IR)에서의 구동 파형과 관련한 동작 상태를 설명하면 다음과 같다.
제1 시간(t1 ~ t10)에 수행되는 초기 활성화 단계에 있어서, t1 ~ t2 시간에는, 제1 디스플레이 전극 라인들(X1, ..., Xn)에 인가되는 전압을 접지 전압(GND)으로부터 제1 전압(VS) 예를 들어, 190 볼트(V)까지 지속적으로 상승시킨다. 여기서, 제2 디스플레이 전극 라인들(Y1, ..., Yn)과 어드레스 전극 라인들(A1, ..., Am)에는 접지 전압(GND)이 인가된다. 이에 따라, 제1 디스플레이 전극 라인들(X1, ..., Xn)과 제2 디스플레이 전극 라인들(Y1, ..., Yn) 사이, 및 제1 디스플레이 전극 라인들(X1, ..., Xn)과 어드레스 전극 라인들(A1, ..., Am) 사이에 약한 방전이 일어나면서 X 전극 라인들(X1, ..., Xn) 주위에 제2 극성 즉, 음극성의 벽전하들이 형성된다. 또한, 이와 같은 방전 과정에서 양극성 및 음극성의 공간 전하들이 모든 방전 셀들에 형성된다.
t2 ~ t3 시간에는, 제2 디스플레이 전극 라인들(Y1, ..., Yn)에 인가되는 전압이 제1 전압(VS)보다 훨씬 더 높은 제2 전압(VBYP) 예를 들어, 400 볼트(V)까지 지속적으로 상승된다. 여기서, 제1 디스플레이 전극 라인들(X1, ..., Xn)과 어드레스 전극 라인들(A1, ..., Am)에는 접지 전압(GND)이 인가된다. 이에 따라, 제2 디스플레이 전극 라인들(Y1, ..., Yn)과 제1 디스플레이 전극 라인들(X1, ..., Xn) 사이에 약한 방전이 일어나는 한편, 제2 디스플레이 전극 라인들(Y1, ..., Yn)과 어드레스 전극 라인들(A1, ..., Am) 사이에 더욱 약한 방전이 일어난다. 여기서, 제2 디스플레이 전극 라인들(Y1, ..., Yn)과 어드레스 전극 라인들(A1, ..., Am) 사이의 방전보다 제2 디스플레이 전극 라인들(Y1, ..., Yn)과 제1 디스플레이 전극 라인들(X1, ..., Xn) 사이의 방전이 더 강해지는 이유는, t1 ~ t2 시간에서의 구동에 의하여 제1 디스플레이 전극 라인들(X1, ..., Xn) 주위에 음극성의 벽전하들이 형성되어 있기 때문이다. 이에 따라, 제2 디스플레이 전극 라인들(Y1, ..., Yn) 주위에는 음극성 벽전하들이 많이 형성되고, 제1 디스플레이 전극 라인들(X1, ..., Xn) 주위에는정극성의 벽전하들이 형성되며, 어드레스 전극 라인들(A1, ..., Am) 주위에는 정극성의 벽전하들이 적게 형성된다. 또한, 이와 같은 방전 과정에서 양극성 및 음극성의 공간 전하들이 모든 방전 셀들에 보다 많이 형성된다.
t3 ~ t4 시간에서는, 제1 디스플레이 전극 라인들(X1, ..., Xn)에 인가되는 전압이 제1 전압(VS)으로 유지된 상태에서, 제2 디스플레이 전극 라인들(Y1, ..., Yn)에 인가되는 전압이 제1 전압(VS)으로부터 접지 전압(GND)까지 지속적으로 하강된다. 여기서, 어드레스 전극 라인들(A1, ..., Am)에는 접지 전압(GND)이 인가된다. 이에 따라, 제1 디스플레이 전극 라인들(X1, ..., Xn)과 제2 디스플레이 전극 라인들(Y1, ..., Yn) 사이의 약한 방전으로 인하여, 제2 디스플레이 전극 라인들(Y1, ..., Yn) 주위의 음극성의 벽전하들의 일부가 제1 디스플레이 전극 라인들(X1, ..., Xn) 주위로 이동한다. 여기서, 어드레스 전극 라인들(A1, ..., Am)에는 접지 전압(GND)이 인가되므로, 어드레스 전극 라인들(A1, ..., Am) 주위의 정극성의 벽전하들이 약간 증가한다. 또한, 이와 같은 방전 과정에서 양극성 및 음극성의 공간 전하들이 모든 방전 셀들에 보다 많이 형성된다.
t4 ~ t10 시간에서는, 제1 디스플레이 전극 라인들(X1, ..., Xn)에 인가되는 전압이 제1 전압(VS)으로, 제2 디스플레이 전극 라인들(Y1, ..., Yn)에 인가되는 전압이 제1 전압(VS)보다 낮은 제3 전압(VYB)으로 각각 유지된 상태에서, 각각의 제2디스플레이 전극 라인들(Y1, ..., Yn)에 접지 전압(GND)이 순차적으로 인가된다. 이와 같은 주사 동작으로 인하여 모든 전극 라인들 사이에 약한 방전이 일어나면서 소량의 벽전하들 및 대량의 공간 전하들이 모든 방전 셀들에 형성된다.
제2 시간(t10 ~ t11)에 수행되는 초기 안정화 단계에 있어서, 모든 전극 라인들에 접지 전압(GND)을 동일하게 인가함에 따라 모든 전극 라인들 사이에 전압이 인가되지 않는다. 이에 따라, 모든 방전셀들에 형성된 벽 전하들이 소거되고 모든 방전셀들에 형성된 공간 전하들이 안정화되는데, 이와 같은 효과는 제2 시간(t10 ~ t11)의 적절한 설정에 의하여 보다 증배될 것이다.
이와 같이 초기 활성화 단계 및 초기 안정화 단계의 수행으로 인하여, 이후 상당한 시간 동안의 어드레싱의 불안정으로 인한 화면 번뜩임 현상을 방지할 수 있다. 한편, 상기한 바와 같이, 상기 초기 활성화 단계 및 초기 안정화 단계는, 소정 횟수의 프레임들에 상응하는 시간 예를 들어, 5 프레임들에 상응하는 시간인 80 밀리-초(ms) 동안에 수 차례 예를 들어, 40 회에 걸쳐서 반복 수행될 수도 있다.
이어지는 초기 프레임의 제1 서브필드(SF1)의 구동 과정을 설명하면 다음과 같다.
상기한 바와 같이, 각 서브필드(도 5 및 6의 SF1, ..., SF8)의 어드레스 주기(A1)에서 제1 및 제2 디스플레이 전극 라인들(X1, ..., Xn, Y1, ..., Yn)에 인가되는 구동 파형들은 제1 시간(t1 ~ t10)에 수행되는 상기 초기 활성화 단계에서 인가되는 구동 파형들과 동일하다. 또한, 그 작용 역시 동일하다. 하지만, t14 ~ t18시간에 수행되는 어드레스 단계에서 어드레스 전극 라인들(A1, ..., Am)에 인가되는 구동 신호들(SA1, ..., SAm)은 입력되는 영상 데이터에 의하여 결정된다. 즉, 각각의 제2 디스플레이 전극 라인(Y1, ..., Yn)에 순차적으로 주사되는 시간에 동기하여, 선택된 화소들에 상응하는 어드레스 전극 라인들에는 제1 전압(VS)의 디스플레이 데이터 신호가, 선택되지 않은 화소들에 상응하는 어드레스 전극 라인들에는 제1 전압(VS)의 디스플레이 데이터 신호가 각각 인가된다. 이에 따라, 선택된 화소들에는 소정의 벽전압을 가진 벽전하들이 형성되므로, 이어지는 디스플레이 방전 주기(S1)에서 제1 및 제2 디스플레이 전극 라인들(X1, ..., Xn, Y1, ..., Yn)에 교호하게 인가되는 디스플레이용 펄스들에 의하여 선택된 방전셀들에서만 빛이 발생된다.
도 7은 도 5의 초기 구동 주기(IR) 및 최초 프레임의 제1 서브필드(SF1)에서 플라즈마 디스플레이 패널의 전극 라인들에 인가되는 신호들의 또다른 예를 보여준다. 도 7에서 도 6과 동일한 참조 부호는 동일한 기능의 대상을 가리킨다. 도 7의 구동 파형들을 도 6의 것과 비교하여 보면, 도 6의 초기 구동 주기(IR)에서는 t4 ~ t11 시간에 제1 및 제2 디스플레이 전극 라인들(X1, ..., Xn, Y1, ..., Yn)에 어드레싱 단계에서의 파형들이 인가되는 반면에, 도 7의 초기 구동 주기(IR)에서는 그렇지 않고 단순하게 접지 전압(GND)만이 인가됨을 알 수 있다. 즉, 도 7의 실시예에서는, 초기 활성화 단계에서 리셋팅 단계만이 수행됨을 알 수 있다. 하지만, 이 초기 활성화 단계에 이어지는 초기 안정화 단계의 작용으로 인하여 전체적인 동작 상태 및 그 작용 효과는 도 6에서 설명된 바와 같다. 한편, 상기한 바와 같이, 상기 초기 활성화 단계 및 초기 안정화 단계는, 소정 횟수의 프레임들에 상응하는 시간 예를 들어, 5 프레임들에 상응하는 시간인 80 밀리-초(ms) 동안에 수 차례 예를 들어, 40 회에 걸쳐서 반복 수행될 수도 있다.
도 8은 종래의 구동 방법에 의하여 플라즈마 디스플레이 패널의 화면이 전부 검은색이 되게 한 경우, 전원 전압의 인가 시점으로부터 소정의 시간 동안에 검은색 화면으로부터 검출되는 빛의 조도를 보여준다. 도 9는 본 발명에 따른 구동 방법에 의하여 플라즈마 디스플레이 패널의 화면이 전부 검은색이 되게 한 경우, 전원 전압의 인가 시점으로부터 소정의 시간 동안에 검은색 화면으로부터 검출되는 빛의 조도를 보여준다. 도 8 및 9의 각 A 영역을 참조하면, 본 발명에 따른 초기 활성화 단계 및 초기 안정화 단계의 수행으로 인하여, 이후 상당한 시간 동안의 어드레싱의 불안정으로 인한 화면 번뜩임 현상이 방지됨을 확인할 수 있다.
이상 설명된 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법에 의하면, 초기 활성화 단계 및 초기 안정화 단계의 수행으로 인하여, 전원 전압이 인가된 후의 상당한 시간 동안의 어드레싱의 불안정으로 인한 화면 번뜩임 현상을 방지할 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.

Claims (4)

  1. 서로 대향 이격된 앞쪽 기판과 뒷쪽 기판이 형성되고, 상기 기판들 사이에 제1 및 제2 디스플레이 전극 라인들이 서로 나란하게 형성되며, 어드레스 전극 라인들이 상기 제1 및 제2 디스플레이 전극 라인들에 대하여 직교하게 형성된 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,
    전원 전압이 인가되면, 모든 방전셀들에서 방전이 일어나게 하여 벽 전하들 및 공간 전하들을 형성하는 초기 활성화 단계, 및
    상기 초기 활성화 단계가 수행되면, 상기 모든 방전셀들에 형성된 벽 전하들이 소거되고 상기 모든 방전셀들에 형성된 공간 전하들이 안정화되도록, 소정의 시간 동안에 상기 모든 전극 라인들 사이에 전압을 인가하지 않는 초기 안정화 단계를 포함한 구동 방법.
  2. 제1항에 있어서,
    상기 초기 안정화 단계 이후, 시분할 계조 디스플레이를 실현하기 위하여, 단위 프레임이 복수의 서브필드들로 분할되어 구동되되, 각각의 서브필드마다 리셋팅, 어드레싱 및 디스플레이 방전 단계들이 수행되고, 상기 리셋팅 단계에서는 모든 방전셀들에서의 벽 전하들 및 공간 전하들이 균일한 조건이 되도록 상기 제1 및 제2 디스플레이 전극 라인들에 전압이 인가되며, 상기 어드레싱 단계에서는 선택된 방전셀들에서만 소정의 벽 전압을 발생시키는 벽전하들이 형성되고, 상기 디스플레이 방전 단계에서는 상기 어드레싱 단계에서 벽전하들이 형성된 방전셀들에서만 디스플레이 방전이 일어나는 구동 방법.
  3. 제2항에 있어서,
    상기 초기 활성화 단계에서 상기 리셋팅 단계가 수행되는 구동 방법.
  4. 제2항에 있어서,
    상기 초기 활성화 단계에서 상기 리셋팅 및 어드레싱 단계들이 수행되는 구동 방법.
KR10-2001-0076492A 2001-12-05 2001-12-05 초기 상태의 개선을 위한 플라즈마 디스플레이 패널의구동 방법 KR100424264B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0076492A KR100424264B1 (ko) 2001-12-05 2001-12-05 초기 상태의 개선을 위한 플라즈마 디스플레이 패널의구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0076492A KR100424264B1 (ko) 2001-12-05 2001-12-05 초기 상태의 개선을 위한 플라즈마 디스플레이 패널의구동 방법

Publications (2)

Publication Number Publication Date
KR20030046092A KR20030046092A (ko) 2003-06-12
KR100424264B1 true KR100424264B1 (ko) 2004-03-22

Family

ID=29573101

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0076492A KR100424264B1 (ko) 2001-12-05 2001-12-05 초기 상태의 개선을 위한 플라즈마 디스플레이 패널의구동 방법

Country Status (1)

Country Link
KR (1) KR100424264B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040083162A (ko) * 2003-03-21 2004-10-01 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980077798A (ko) * 1997-04-23 1998-11-16 구자홍 플라즈마 표시장치 및 그 구동방법
JPH11202829A (ja) * 1998-01-16 1999-07-30 Oki Electric Ind Co Ltd 直流型気体放電表示装置
KR20020020321A (ko) * 2000-09-08 2002-03-15 김영남 플라즈마 디스플레이 패널의 구동방법
KR20020087770A (ko) * 2001-05-16 2002-11-23 삼성에스디아이 주식회사 리셋 안정화를 위한 플라즈마 디스플레이 패널의 구동방법및 그 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980077798A (ko) * 1997-04-23 1998-11-16 구자홍 플라즈마 표시장치 및 그 구동방법
JPH11202829A (ja) * 1998-01-16 1999-07-30 Oki Electric Ind Co Ltd 直流型気体放電表示装置
KR20020020321A (ko) * 2000-09-08 2002-03-15 김영남 플라즈마 디스플레이 패널의 구동방법
KR20020087770A (ko) * 2001-05-16 2002-11-23 삼성에스디아이 주식회사 리셋 안정화를 위한 플라즈마 디스플레이 패널의 구동방법및 그 장치

Also Published As

Publication number Publication date
KR20030046092A (ko) 2003-06-12

Similar Documents

Publication Publication Date Title
KR100467692B1 (ko) 디스플레이 유지 펄스의 폭이 변하는 플라즈마 디스플레이패널의 구동 방법
KR100388912B1 (ko) 콘트라스트 향상을 위한 플라즈마 디스플레이 패널의리셋팅 방법
KR100502355B1 (ko) 어드레스 전극 라인들이 전기적으로 플로팅되는 플라즈마디스플레이 패널의 리셋팅 방법, 및 이 리셋팅 방법을사용한 플라즈마 디스플레이 패널의 구동 방법
KR100484113B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100424264B1 (ko) 초기 상태의 개선을 위한 플라즈마 디스플레이 패널의구동 방법
KR100603307B1 (ko) 개선된 동작 시퀀스를 가진 방전 표시 장치
KR100467691B1 (ko) 어드레스 전압의 여유도를 넓히기 위한 플라즈마디스플레이 패널의 어드레스-디스플레이 동시 구동 방법
KR100911005B1 (ko) 외부 압력에 따라 휘도가 조정되는 방전 디스플레이 장치
KR100581877B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100581892B1 (ko) 효율적으로 낮은 계조 데이터가 표시되는 방전 표시패널의 구동 방법
KR100573125B1 (ko) 안정된 표시-유지 방전을 위한 방전 표시 패널의 구동 방법
KR100544124B1 (ko) 바이어스 전압이 어드레스 전극 라인들에 인가되는플라즈마 디스플레이 패널의 리셋팅 방법, 및 이 리셋팅방법을 사용한 플라즈마 디스플레이 패널의 구동 방법
KR100708728B1 (ko) 정확한 어드레싱 방전을 위한 방전 디스플레이 패널의 구동방법
KR100719565B1 (ko) 저계조 디스플레이의 선형성이 증진되는 방전 디스플레이패널의 구동 방법
KR100603308B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100553773B1 (ko) 소비 전력을 저감하는 방전 디스플레이 장치의 구동 방법
KR100537610B1 (ko) 디스플레이-유지 펄스들의 주파수가 변하는 플라즈마디스플레이 패널의 구동 방법
KR100647676B1 (ko) 설정 계조가 확장된 방전 디스플레이 패널의 구동 방법
KR100445028B1 (ko) 낮은 계조에서의 방전 약화를 방지하기 위한 플라즈마디스플레이 패널의 구동 방법
KR100730160B1 (ko) 효과적인 초기화가 수행되는 방전 디스플레이 패널의 구동방법
KR100509592B1 (ko) 플라즈마 표시 패널의 구동방법
KR20060003166A (ko) 자동 전력 제어가 효율적으로 수행되는 방전 디스플레이장치
KR20050110740A (ko) 노이즈 차폐가 효과적으로 수행되는 방전 표시 패널의구동 회로 보드
KR20050052208A (ko) 유전층에 홈들이 형성된 방전 표시 패널
KR20030033597A (ko) 바이어스 전압이 변하는 플라즈마 디스플레이 패널의어드레싱 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120221

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20130222

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee