KR20070014642A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20070014642A
KR20070014642A KR1020050069460A KR20050069460A KR20070014642A KR 20070014642 A KR20070014642 A KR 20070014642A KR 1020050069460 A KR1020050069460 A KR 1020050069460A KR 20050069460 A KR20050069460 A KR 20050069460A KR 20070014642 A KR20070014642 A KR 20070014642A
Authority
KR
South Korea
Prior art keywords
electrode
display area
discharge
electrodes
substrate
Prior art date
Application number
KR1020050069460A
Other languages
English (en)
Other versions
KR100709254B1 (ko
Inventor
김순배
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050069460A priority Critical patent/KR100709254B1/ko
Priority to JP2006205213A priority patent/JP4335240B2/ja
Priority to US11/494,448 priority patent/US20070024194A1/en
Priority to CNA2006101322991A priority patent/CN1917126A/zh
Publication of KR20070014642A publication Critical patent/KR20070014642A/ko
Application granted granted Critical
Publication of KR100709254B1 publication Critical patent/KR100709254B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명의 플라즈마 디스플레이 패널은, 표시영역의 최외곽 방전셀의 방전 안정성을 유지하면서 비표시영역에서 나오는 불필요한 광(Ne광)을 줄이는 것으로서, 소정의 간격을 두고 서로 마주 배치되는 제1 기판 및 제2 기판, 상기 제1 기판과 상기 제2 기판 사이에서 제1 방향을 따라 벋어 형성되는 어드레스전극, 상기 제1 기판과 상기 제2 기판의 사이에 배치되어 방전셀을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 및 상기 제1 기판과 상기 제2 기판 사이에서 상기 방전셀에 대응하고 상기 제1 방향과 교차하는 제2 방향을 따라 형성되는 제1 전극과 제2 전극을 포함하고, 상기 전극들에 의한 방전으로 화상을 구현하는 표시영역과, 상기 표시영역의 외곽에 구비되어 화상을 구현하지 않는 비표시영역을 포함한다. 상기 제1 전극 및 상기 제2 전극은, 상기 표시영역에 인접하는 상기 비표시영역의 상기 방전셀에 대응하여, 상기 표시영역에서의 형상과 다른 형상으로 형성되는 부전극을 포함할 수 있다.
버스전극, 투명전극, 표시영역, 비표시영역, 방전셀, 부전극

Description

플라즈마 디스플레이 패널 {A PLASMA DISPLAY PANEL}
도1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 일부분을 도시한 사시도이다.
도2는 도1에서 격벽과 전극들과의 배치 관계를 도시한 평면도이다.
도3은 도1의 플라즈마 디스플레이 패널을 조립하여 Ⅲ-Ⅲ 선을 따라 자른 단면을 도시한 단면도이다.
도4는 본 발명의 제2 실시예에서 격벽과 전극들과의 배치 관계를 도시한 평면도이다.
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 표시영역의 최외곽 방전셀의 방전 안정성을 유지하면서 비표시영역에서 나오는 불필요한 광(Ne광)을 줄이는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로, 플라즈마 디스플레이 패널(Plasma Display Panel: PDP)은 가스방전현상을 이용하여 화상을 표시하는 것으로서, 표시용량, 휘도, 콘트라스트, 잔상, 시야각 등의 우수한 표시능력을 가지고 있다.
이 플라즈마 디스플레이 패널은 격벽을 사이에 두고 유지전극과 주사전극을 구비한 전면기판과, 어드레스전극을 구비한 배면기판을 봉착하여 구성된다. 이 격벽에 의하여 방전셀이 구획 형성되고, 방전셀 내에는 방전가스(일례로서 네온(Ne)과 제논(Xe)의 혼합 가스)가 충전되어 있다.
이 플라즈마 디스플레이 패널은 어드레스 방전에 의하여 커질 방전셀을 선택하고, 이 선택된 방전셀들에서 유지 방전을 일으켜 화상을 구현한다.
즉, 어드레스전극에 어드레스 전압을 인가하고 주사전극에 스캔 펄스를 인가하면, 두 전극 사이에서 벽전하를 형성하면서 어드레스 방전이 일어나면서 켜질 방전셀을 선택한다.
이 상태에서 유지전극과 주사전극에 유지전압 펄스를 교번적으로 인가하면 유지전극과 주사전극 주위에 형성된 전자와 이온이 유지전극과 주사전극 사이에서 이동된다.
이 유지전압과 어드레스 방전시 형성된 벽전하에 의한 벽전압의 합이 방전개시전압을 넘어서면서 선택된 방전셀 내에서 유지방전을 일으킨다.
이 유지방전에 의하여 방전셀 내에서는 방전가스에 의하여 진공자외선이 발생되고, 이 진공자외선이 형광체를 여기시킨다. 여기된 형광체는 안정화되면서 가시광을 발생시킨다.
이 유지전극 및 주사전극 각각은 방전셀 내에서 유지 방전을 일으키는 투명전극과, 이 투명전극에 전압을 인가하는 버스전극을 구비한다.
이 전극들을 구비하는 플라즈마 디스플레이 패널에는 화상을 구현하는 표시 영역과 회상을 표시하지 않고 회로와의 연결을 위하여 단자부를 구비하는 비표시영역을 표시영역의 외곽에 구비한다.
이 비표시영역에 유지전극과 주사전극의 투명전극을 구비하지 않을 경우, 유지 방전이 일어나지는 않지만, 표시영역의 최외곽 방전셀들이 이웃하는 방전셀로부터 벽전하의 도움을 받지 못하게 된다. 이로 인하여 표시영역의 최외곽에 위치하는 방전셀들은 저방전으로 인하여 방전 안정성이 떨어진다.
이와는 반대로, 비표시영역에 유지전극과 주사전극 각각의 투명전극을 구비하는 경우, 비표시영역에서 불필요한 유지 방전이 일어나 가시광을 발생시킨다. 이로 인하여 명암비가 저하되고, 유지 방전시 방전 전류의 증가로 소비전력이 증가된다.
본 발명의 일 실시예는 표시영역의 최외곽 방전셀의 방전 안정성을 유지하면서 비표시영역에서 나오는 불필요한 광(Ne광)을 줄이는 플라즈마 디스플레이 패널을 제공한다.
본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 소정의 간격을 두고 서로 마주 배치되는 제1 기판 및 제2 기판, 상기 제1 기판과 상기 제2 기판 사이에서 제1 방향을 따라 벋어 형성되는 어드레스전극, 상기 제1 기판과 상기 제2 기판의 사이에 배치되어 방전셀을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 및 상기 제1 기판과 상기 제2 기판 사이에서 상기 방전셀에 대응하고 상기 제1 방향과 교차하는 제2 방향을 따라 형성되는 제1 전극과 제2 전극을 포함하고, 상기 전극들에 의한 방전으로 화상을 구현하는 표시영역과, 상기 표시영역의 외곽에 구비되어 화상을 구현하지 않는 비표시영역을 포함한다. 상기 제1 전극 및 상기 제2 전극은, 상기 표시영역에 인접하는 상기 비표시영역의 상기 방전셀에 대응하여, 상기 표시영역에서의 형상과 다른 형상으로 형성되는 부전극을 포함할 수 있다.
상기 부전극은, 상기 제1 전극과 상기 제2 전극에 각각 형성되어 쌍으로 이루어지고, 상기 한 쌍의 부전극들은, 상기 비표시영역의 상기 방전셀에 대응하여 배치되고, 서로 방전 갭을 형성할 수 있다.
상기 부전극이 형성하는 방전 갭은, 상기 표시영역에 구비되는 상기 제1 전극과 상기 제2 전극이 형성하는 방전 갭과 같은 크기로 형성될 수 있다.
상기 제1 전극 및 상기 제2 전극은, 상기 방전셀의 중심에 돌출 형성되는 투명전극과, 상기 격벽에 대응하면서 상기 투명전극의 일측에 구비되어 상기 제2 방향을 따라 벋어 형성되는 버스전극을 포함할 수 있다. 이 경우, 상기 비표시영역에서, 상기 투명전극은 방전 갭을 형성하며, 상기 방전 갭은, 상기 표시영역에 형성된 방전 갭과 같은 크기로 형성될 수 있다.
상기 비표시영역에 형성되는 상기 투명전극은, 상기 표시영역에 형성된 상기 투명전극의 면적보다 좁은 면적으로 형성될 수 있다.
상기 비표시영역에 형성되는 상기 투명전극은, 상기 버스전극에 연결되어 상기 방전셀에 대응하여 상기 제1 방향으로 벋는 제1 부재와, 상기 제1 부재의 선단 에서 상기 제2 방향으로 벋어 다수의 상기 방전셀들에 대응하여 상기 방전 갭을 형성하는 제2 부재를 포함할 수 있다.
상기 제1 부재는, 상기 제1 방향으로 형성되는 상기 격벽에 대응하여 형성될 수 있다.
상기 제1 부재는, 상기 표시영역의 인접 측에서 상기 버스전극에 연결되는 하나로 형성될 수 있다.
상기 제1 부재는, 상기 비표시영역의 상기 버스전극에서 상기 제1 방향으로 각각 연결되는 다수로 형성될 수 있다. 이때, 상기 제1 부재들은, 상기 표시영역에서 멀어질 수록 더 넓은 폭으로 형성될 수 있다.
상기 격벽은, 상기 제1 방향을 따라 형성되는 제1 격벽부재와, 상기 제2 방향을 따라 형성되어 상기 제1 격벽부재와 교차하는 제2 격벽부재를 포함할 수 있다.
또한, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널은, 어드레스전극과 제1 전극 및 제2 전극을 포함하여 화상을 구현하는 표시영역과, 상기 표시영역의 외곽에 구비되어 회상을 구현하지 않는 비표시영역을 포함하며, 상기 제1 전극 및 상기 제2 전극 각각은, 상기 표시영역에 구비되는 방전셀의 중심에 돌출 형성되는 투명전극과, 상기 방전셀을 형성하는 격벽에 대응하면서 상기 투명전극의 일측에 구비되는 버스전극을 포함한다. 상기 비표시영역에서, 상기 제1 전극 및 상기 제2 전극 각각의 투명전극은, 상기 표시영역에 형성된 방전 갭과 같은 거리의 방전 갭을 형성하면서, 상기 표시영역에 형성된 투명전극의 면적보다 좁은 면적으 로 형성될 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 분해하여 일부분을 도시한 사시도이고, 도2는 도1에서 격벽과 전극들과의 배치 관계를 도시한 평면도이며, 도3은 도1의 플라즈마 디스플레이 패널을 조립하여 Ⅲ-Ⅲ 선을 따라 자른 단면을 도시한 단면도이다.
이 도면들을 참조하면, 일 실시예에 따른 플라즈마 디스플레이 패널은 소정의 간격을 두고 대향 배치되어 서로 봉착되는 제1 기판(10, 이하, "배면기판"이라 한다)과, 제2 기판(20, 이하, "전면기판"이라 한다), 및 이 배면기판(10)과 전면기판(20) 사이에 구비되는 격벽(16)을 포함한다.
이 격벽(16)은 배면기판(10)과 전면기판(20) 사이에서 다수의 방전셀들(17)을 구획하여 형성한다. 이 방전셀들(17)은 진공자외선을 흡수하여 가시광을 방출하는 형광체층(19)을 구비하고, 플라즈마 방전으로 진공자외선을 발생시킬 수 있도록 방전가스(일례로 네온(Ne)과 제논(Xe) 등을 포함하는 혼합가스)를 충전하고 있다.
이 플라즈마 디스플레이 패널은 형광체층(19)에 충돌될 진공자외선을 플라즈 마 방전으로 생성하여 화상을 구현하기 위하여, 각 방전셀(17)에 대응하는 어드레스전극(11), 제1 전극(31, 이하 "유지전극"이라 한다), 제2 전극(32, 이하 "주사전극"이라 한다)을 구비하고 있다.
이 어드레스전극(11)은 배면기판(10)의 내 표면에 제1 방향(y 축 방향)을 따라 벋어 형성되어, y 축 방향으로 인접하는 방전셀들(17)에 연속적으로 대응한다. 그리고 다수의 어드레스전극들(11)은 y 축 방향과 교차하는 제2 방향(x 축 방향)을 따라 인접하는 방전셀들(17)에 각각 대응하여 나란히 배치된다.
이 어드레스전극들(11)은 상기한 바와 같이 배면기판(10)의 내 표면에 형성되어 유전층(13)으로 덮여진다. 이 유전층(13)은 방전시, 양이온 또는 전자가 어드레스전극(11)에 직접 충돌하는 것을 방지하여 어드레스전극(11)의 손상을 방지하고, 벽전하를 형성 및 축적한다.
또한, 어드레스전극(11)은 도시된 바와 같이, 가시광이 투과되지 않는 배면기판(10)에 형성되므로 통전성이 우수한 금속 전극으로 형성될 수 있다.
격벽(16)은 어드레스전극(11)을 덮는 유전층(13) 상에 구비되어 방전셀들(17)을 구획한다. 이 격벽(16)은 예시된 바와 같이, y 축 방향으로 벋어 형성되는 제1 격벽부재(16a)와 x 축 방향으로 벋어 형성되는 제2 격벽부재(16b)를 포함할 수 있다. 제2 격벽부재(16b)는 서로 인접하는 제1 격벽부재들(16a) 사이에서 제1 격벽부재들(16a)과 교차하는 x 축 방향으로 배치된다.
이 제1 격벽부재(16a)와 제2 격벽부재(16b)가 배면기판(10)과 전면기판(20) 사이에서 상호 교차 형성됨에 따라, 제1, 제2 격벽부재(16a, 16b)와 이에 인접하는 다른 제1, 제2 격벽부재(16a, 16b)에 의하여 폐쇄형 격벽 구조가 형성된다. 이 폐쇄형 격벽 구조는 방전셀들(17) 간의 크로스 토크(cross talk)를 효과적으로 방지할 수 있다.
이 폐쇄형 격벽 구조는 도시된 바와 같이 평면 사각형에 한정되지 않고 평면 육각형 또는 평면 팔각형 등으로 변형 가능하다. 또한, 격벽(16)은 제2 격벽부재(16b)를 구비하지 않은 제1 격벽부재(16a)들로만 형성되는, 즉 개방형 격벽 구조로 형성될 수도 있다.
제1 격벽부재(16a)는 서로 이웃하는 어드레스전극들(11) 사이에 대응하여 배치되고, 이 어드레스전극들(11)과 서로 나란한 방향을 따라 형성된다. 제2 격벽부재(16b)는 쌍으로 배치되는 유지전극(31)과 주사전극(32)에 대응하여 각각 배치된다(도2 참조).
어드레스전극(11)이 유전층(13)으로 덮여지고, 방전셀(17)이 유전층(13) 상에 구비되는 격벽(16)에 의하여 구획되므로, 형광체층(19)은 격벽(16)의 내측면과 이 격벽(16)으로 둘러싸인 유전층(13)의 표면에 형성된다. 즉 형광체층(19)은 제1, 제2 격벽부재(16a, 16b)의 내측면과 이들로 둘러싸인 유전층(13)의 표면에 형성된다.
유지전극(31)과 주사전극(32)은 배면기판(10)에 대향하는 전면기판(20)의 내 표면에 구비되어, 방전셀(17) 내에서 플라즈마 방전을 일으키도록 방전셀(17)에 대응하여 면방전 구조를 형성한다.
이 유지전극(31)과 주사전극(32)은 어드레스전극(11)과 교차하는 제2 방향(x 축 방향)을 따라 형성된다. 이 유지전극(31)과 주사전극(32)은 각각 투명전극(31a, 32a)과 버스전극(31b, 32b)을 포함하여 형성된다.
투명전극(31a, 32a)은 방전셀(17) 내부에서 면방전을 일으키는 부분으로서, 방전셀(17)의 개구율 확보를 위하여 투명한 소재로 형성되는 바, ITO(Indium Tin Oxide)로 형성될 수 있다. 버스전극(31b, 32b)은 투명전극(31a, 31a)의 높은 전기적 저항을 보상하여 통전성을 확보하기 위하여 금속으로 형성될 수 있다.
투명전극(31a, 32a)은 방전셀(17)의 중심으로 돌출 형성되어, 면방전 구조의 방전 갭(G)을 형성한다. 버스전극(31b, 32b)은 격벽(16)에 대응하면서 x 축 방향으로 벋어 형성되어 투명전극(31a, 32b)에 전압을 인가하게 된다. 이 버스전극(31b, 32b)은 제2 격벽부재(16b)에 대응하여 형성될 수도 있고, 제2 격벽부재(16b)로부터 방전셀(17)의 내측으로 이동된 위치에서 제2 격벽부재(16b)와 나란한 상태로 형성될 수 있다(도2 참조).
이 유지전극(31) 및 주사전극(32)은 어드레스전극들(11)과 교차하여 방전셀(17)에 대응하면서 유전층(21)으로 덮여진다. 이 유전층(21)은 유지전극(31) 및 주사전극(32)을 방전으로부터 보호하면서 방전시 벽전하를 형성 및 축적한다.
이 유전층(21)은 보호막(23)으로 덮여진다. 이 보호막(23)은 유전층(21)을 보호하는 투명한 MgO로 형성될 수 있고, 방전시 이차전자방출계수를 증가시킨다.
이 플라즈마 디스플레이 패널에서, 리셋 기간에서는 주사전극(31)에 인가되는 리셋 펄스에 의하여 리셋 방전이 일어나고, 이 리셋 기간에 이어지는 어드레싱 기간에서는 주사전극(31)에 인가되는 스캔 펄스와 어드레스전극(11)에 인가되는 어 드레스 펄스에 의하여 어드레스 방전이 일어나며, 그 후, 유지 기간에서는 유지전극(31)과 주사전극(32)에 인가되는 유지 펄스에 의하여 유지 방전이 일어난다.
이 유지전극(31)과 주사전극(32)은 유지 방전에 필요한 유지 펄스를 인가하는 전극의 역할을 하고, 주사전극(32)은 리셋 펄스 및 스캔 펄스를 인가하는 전극의 역할을 하며, 어드레스전극(11)은 어드레스 펄스를 인가하는 전극의 역할을 한다. 이 전극들(31, 32, 11)은 각각에 인가되는 전압 파형에 따라 그 역할을 달리할 수 있으므로 반드시 이 역할들에 한정되는 것은 아니다.
이 플라즈마 디스플레이 패널은 어드레스전극(11)과 주사전극(32)의 상호 작용으로 인한 어드레스 방전에 의하여 켜질 방전셀(17)을 선택하고, 유지전극(31)과 주사전극(32)의 상호 작용으로 인한 유지 방전에 의하여 상기 선택된 방전셀(17)을 구동시켜, 화상을 구현한다.
이 플라즈마 디스플레이 패널은 어드레스전극(11)을 포함하여 유지전극(31)과 주사전극(32)을 각 회로보드(미도시)에 연결하기 위한 단자부(미도시)를 구비하게 된다.
이로 인하여, 플라즈마 디스플레이 패널은 화상을 구현하는 표시영역(AA)과 이 표시영역(AA)의 외곽에 구비되어 화상을 구현하지 않는 비표시영역(BB)으로 구분된다.
이 표시영역(AA)에는 유지전극(31)과 주사전극(32)이 동일한 형상으로 구비된다. 이 유지전극(31)과 주사전극(32)은 인접한 방전셀들(17)과 벽전하를 주고받으면서 안정된 상태로 유지 방전을 일으킨다.
비표시영역(BB)에서, 이 유지전극(31)과 주사전극(32)은 표시영역(AA)에서 가진 형상과 비교하여, 서로 다른 형상을 가진다.
이와 같이 서로 다른 형상의 유지전극(31)과 주사전극(32)은, 비표시영역(BB)에서 유지 방전을 일으키지는 않지만, 표시영역(AA)의 최외곽에 구비되는 방전셀들(17)의 유지 방전에 필요한 벽전하를 주고받을 수 있게 한다.
이와 같이 비표시영역(BB)에서 유지 방전이 일어나지 않으므로 불필요한 광의 발생이 방지되어 표시영역(AA)과 비교할 때 우수한 명암비가 확보되고, 또한 벽전하의 상호 작용으로 표시영역(AA)의 최외곽에 구비된 방전셀들(17)의 유지 방전이 안정된다.
이를 위하여, 유지전극(31)과 주사전극(32)은 비표시영역(BB)에서 다양한 형상으로 이루어질 수 있다. 본 실시예에서 유지전극(31)과 주사전극(32)은 비표시영역(BB)에 부전극(31aa, 32aa)을 각각 구비하고 있다. 이 부전극은 유지전극이나 주사전극 어느 하나에만 형성될 수 있다(미도시).
이 부전극(31aa, 32aa)은 유지전극(31)과 주사전극(32)에 각각 형성되어, 서로 쌍을 형성한다. 이 한 쌍의 부전극들(31aa, 32aa)은 비표시영역(BB)의 방전셀들(17a)에 대응하여 배치되고, 서로 방전 갭(G)을 형성한다.
이 부전극들(31aa, 32aa)이 형성하는 방전 갭(G)은 표시영역(AA)에 구비되는 유지전극(31)과 주사전극(32)이 형성하는 방전 갭(G)과 같은 크기로 형성된다. 이를 보다 구체적으로 보면, 부전극(31aa, 32aa)이 유지전극(31)과 주사전극(32) 각각의 투명전극(31a, 32a)으로 형성되며, 비표시영역(BB)에서의 부전극(31aa, 32aa) 이 형성하는 방전 갭(G)은 표시영역(AA)에서 투명전극(31a, 32a)이 형성하는 방전 갭(G)과 동일한 크기를 가진다.
그리고, 비표시영역(BB)에 형성되는 투명전극, 즉 부전극(31aa, 32aa) 각각은 표시영역(AA)에 형성되는 투명전극(31a, 32a)의 면적보다 좁은 면적으로 형성된다. 즉 부전극(31aa, 32aa)은 투명전극(31a, 32a)의 버스전극(31b, 32b) 측 일부를 잘라 낸 형상을 가진다(도2 참조).
따라서, 부전극들(31aa, 32aa)은 유지전극(31)과 주사전극(32)에 유지 전압 펄스가 인가되는 유지 방전시에도, 직접적으로 유지 방전을 일으킬 수는 없지만 해당 방전셀(17a)에 약한 벽전하를 형성할 수 있다. 또한 부전극들(31aa, 32aa)은 좁은 면적으로 형성되어, 벽전하 형성시 소비 전류량을 줄여 소비전력을 저감시킬 수 있다.
이 비표시영역(BB)의 방전셀들(17a)에 형성되는 벽전하는 표시영역(AA)의 최외곽에 위치하는 방전셀들(17)의 유지 방전 시 작용하여, 이 방전셀들(17)의 방전 안정성을 높여 준다.
이 비표시영역(BB)에 형성되는 투명전극, 즉 부전극들(31aa, 32aa)은 각각 제1 부재(131aa, 132aa)와 제2 부재(231aa, 232aa)를 포함하여 형성된다. 제1 부재(131aa, 132aa)는 버스전극(31b, 32b)에 연결되어 방전셀(17a)에 대응하여 y 축 방향으로 연결된다. 제2 부재(231aa, 232aa)는 제1 부재(131aa, 132aa)의 선단에서 x 축 방향으로 벋어 다수의 방전셀(17a)들에 대응하여 서로 방전 갭(G)을 형성한다.
이 제1 부재(131aa, 132aa)는 y 축 방향으로 형성되는 격벽(16)의 제1 격벽 부재(16a)에 대응하여 형성되고, 표시영역(AA)의 인접 측에서 버스전극(31b, 32b)에 연결된다. 이때, 제1 부재(131aa, 132aa)는 하나로 형성된다.
도4는 본 발명의 제2 실시예에서 격벽과 전극들과의 배치 관계를 도시한 평면도이다. 제2 실시예는 전체적인 구성에 있어서, 제1 실시예의 그것과 유사하다. 따라서 여기서는 제1 실시예와 다른 부분에 대하여 비교 설명한다.
제2 실시예에서는, 제1 부재(331aa, 332aa)가 각각 다수로 형성되어 있다. 이 다수의 제1 부재들(331aa, 332aa)은 비표시영역(BB)의 버스전극(31b, 32b)에서 y 축 방향으로 각각 연결된다.
이때, 제1 부재들(331aa, 332aa)은 표시영역(AA)에서 멀어질 수록 더 넓은 폭(W1<W2<W3...)으로 형성된다(도4 참조). 이와 같이 넓어지는 제1 부재들(331aa, 332aa)의 폭(W1<W2<W3...)은 표시영역(AA)에서 멀어짐에 따라 방전을 일으키지 않으면서 벽전하를 보다 많이 쌓이게 하여, 표시영역(AA)의 외곽에 구비되는 방전셀(17)들의 유지 방전을 더 안정되게 한다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 표시영역의 최외곽 방전셀에 인접하는 비표시영역에 투명전극으로 형성되는 부전극 을 구비하고, 이 부전극들이 표시영역에서와 같은 크기의 방전 갭을 형성하면서 방전을 일으키지 않으므로, 표시영역의 최외곽 방전셀이 이에 인접하는 방전셀들로부터 벽전하의 영향을 받아 방전 안정성을 유지하는 효과가 있다. 또한, 비표시영역에서 부전극들에 의하여 방전이 일어나지 않게 됨에 따라, 비표시영역에서의 불필요한 광의 발생을 줄어들어 명암비를 향상시키고, 방전 전류의 감소로 소비전력을 저감시키는 효과가 있다.

Claims (16)

  1. 소정의 간격을 두고 서로 마주 배치되는 제1 기판 및 제2 기판;
    상기 제1 기판과 상기 제2 기판 사이에서 제1 방향을 따라 벋어 형성되는 어드레스전극;
    상기 제1 기판과 상기 제2 기판의 사이에 배치되어 방전셀을 구획하는 격벽;
    상기 방전셀 내에 형성되는 형광체층; 및
    상기 제1 기판과 상기 제2 기판 사이에서 상기 방전셀에 대응하고 상기 제1 방향과 교차하는 제2 방향을 따라 형성되는 제1 전극과 제2 전극을 포함하고,
    상기 전극들에 의한 방전으로 화상을 구현하는 표시영역과,
    상기 표시영역의 외곽에 구비되어 화상을 구현하지 않는 비표시영역을 포함하며,
    상기 제1 전극 및 상기 제2 전극은,
    상기 표시영역에 인접하는 상기 비표시영역의 상기 방전셀에 대응하여, 상기 표시영역에서의 형상과 다른 형상으로 형성되는 부전극을 포함하는 플라즈마 디스플레이 패널.
  2. 제1 항에 있어서,
    상기 부전극은, 상기 제1 전극과 상기 제2 전극에 각각 형성되어 쌍으로 이루어지고,
    상기 한 쌍의 부전극들은, 상기 비표시영역의 상기 방전셀에 대응하여 배치되고, 서로 방전 갭을 형성하는 플라즈마 디스플레이 패널.
  3. 제1 항에 있어서,
    상기 부전극이 형성하는 방전 갭은, 상기 표시영역에 구비되는 상기 제1 전극과 상기 제2 전극이 형성하는 방전 갭과 같은 크기로 형성되는 플라즈마 디스플레이 패널.
  4. 제1 항에 있어서,
    상기 제1 전극 및 상기 제2 전극은,
    상기 방전셀의 중심에 돌출 형성되는 투명전극과, 상기 격벽에 대응하면서 상기 투명전극의 일측에 구비되어 상기 제2 방향을 따라 벋어 형성되는 버스전극을 포함하는 플라즈마 디스플레이 패널.
  5. 제4 항에 있어서,
    상기 비표시영역에서, 상기 투명전극은 방전 갭을 형성하며, 상기 방전 갭은,
    상기 표시영역에 형성된 방전 갭과 같은 크기로 형성되는 플라즈마 디스플레이 패널.
  6. 제5 항에 있어서,
    상기 비표시영역에 형성되는 상기 투명전극은,
    상기 표시영역에 형성된 상기 투명전극의 면적보다 좁은 면적으로 형성되는 플라즈마 디스플레이 패널.
  7. 제5 항에 있어서,
    상기 비표시영역에 형성되는 상기 투명전극은,
    상기 버스전극에 연결되어 상기 방전셀에 대응하여 상기 제1 방향으로 벋는 제1 부재와,
    상기 제1 부재의 선단에서 상기 제2 방향으로 벋어 다수의 상기 방전셀들에 대응하여 상기 방전 갭을 형성하는 제2 부재를 포함하는 플라즈마 디스플레이 패널.
  8. 제7 항에 있어서,
    상기 제1 부재는, 상기 제1 방향으로 형성되는 상기 격벽에 대응하여 형성되는 플라즈마 디스플레이 패널.
  9. 제7 항에 있어서,
    상기 제1 부재는, 상기 표시영역의 인접 측에서 상기 버스전극에 연결되는 하나로 형성되는 플라즈마 디스플레이 패널.
  10. 제7 항에 있어서,
    상기 제1 부재는, 상기 비표시영역의 상기 버스전극에서 상기 제1 방향으로 각각 연결되는 다수로 형성되는 플라즈마 디스플레이 패널.
  11. 제10 항에 있어서,
    상기 제1 부재들은, 상기 표시영역에서 멀어질 수록 더 넓은 폭으로 형성되는 플라즈마 디스플레이 패널.
  12. 제1 항에 있어서,
    상기 격벽은,
    상기 제1 방향을 따라 형성되는 제1 격벽부재와,
    상기 제2 방향을 따라 형성되어 상기 제1 격벽부재와 교차하는 제2 격벽부재를 포함하는 플라즈마 디스플레이 패널.
  13. 어드레스전극과 제1 전극 및 제2 전극을 포함하여 화상을 구현하는 표시영역과, 상기 표시영역의 외곽에 구비되어 회상을 구현하지 않는 비표시영역을 포함하며,
    상기 제1 전극 및 상기 제2 전극 각각은,
    상기 표시영역에 구비되는 방전셀의 중심에 돌출 형성되는 투명전극과, 상기 방전셀을 형성하는 격벽에 대응하면서 상기 투명전극의 일측에 구비되는 버스전극을 포함하며,
    상기 비표시영역에서, 상기 제1 전극 및 상기 제2 전극 각각의 투명전극은,
    상기 표시영역에 형성된 방전 갭과 같은 거리의 방전 갭을 형성하면서, 상기 표시영역에 형성된 투명전극의 면적보다 좁은 면적으로 형성되는 플라즈마 디스플레이 패널.
  14. 제13 항에 있어서,
    상기 비표시영역에 형성되는 상기 투명전극은,
    상기 버스전극에 연결되어 상기 방전셀에 대응하여 상기 제1 방향으로 연결되는 제1 부재와,
    상기 제1 부재의 선단에서 상기 제2 방향으로 벋어 다수의 상기 방전셀들에 대응하여 상기 방전 갭을 형성하는 제2 부재를 포함하는 플라즈마 디스플레이 패널.
  15. 제14 항에 있어서,
    상기 제1 부재는, 상기 버스전극에 연결되는 적어도 하나로 형성되는 플라즈마 디스플레이 패널.
  16. 제14 항에 있어서,
    상기 제1 부재들은 다수로 형성되고, 상기 표시영역에서 멀어질 수록 더 넓은 폭으로 형성되는 플라즈마 디스플레이 패널.
KR1020050069460A 2005-07-29 2005-07-29 플라즈마 디스플레이 패널 KR100709254B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020050069460A KR100709254B1 (ko) 2005-07-29 2005-07-29 플라즈마 디스플레이 패널
JP2006205213A JP4335240B2 (ja) 2005-07-29 2006-07-27 プラズマディスプレイパネル
US11/494,448 US20070024194A1 (en) 2005-07-29 2006-07-28 Plasma display panel
CNA2006101322991A CN1917126A (zh) 2005-07-29 2006-07-31 等离子体显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050069460A KR100709254B1 (ko) 2005-07-29 2005-07-29 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20070014642A true KR20070014642A (ko) 2007-02-01
KR100709254B1 KR100709254B1 (ko) 2007-04-19

Family

ID=37693575

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050069460A KR100709254B1 (ko) 2005-07-29 2005-07-29 플라즈마 디스플레이 패널

Country Status (4)

Country Link
US (1) US20070024194A1 (ko)
JP (1) JP4335240B2 (ko)
KR (1) KR100709254B1 (ko)
CN (1) CN1917126A (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE602006019653D1 (de) * 2005-01-20 2011-03-03 Lg Electronics Inc Plasmaanzeigetafel
KR100737179B1 (ko) * 2005-09-13 2007-07-10 엘지전자 주식회사 플라즈마 디스플레이 패널
WO2011079070A1 (en) * 2009-12-23 2011-06-30 Gradalis, Inc. Furin-knockdown bi-functional rna

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2738887B2 (ja) * 1991-10-18 1998-04-08 富士通株式会社 面放電型プラズマディスプレイパネル
JP3299898B2 (ja) * 1996-12-17 2002-07-08 神鋼パンテツク株式会社 空気洗浄型濾過装置用空気分散管
JP2000243297A (ja) * 1999-02-22 2000-09-08 Mitsubishi Electric Corp ディスプレイパネル及びディスプレイ装置
JP3470629B2 (ja) * 1999-02-24 2003-11-25 富士通株式会社 面放電型プラズマディスプレイパネル
US6492770B2 (en) * 2000-02-07 2002-12-10 Pioneer Corporation Plasma display panel
KR100471969B1 (ko) * 2002-09-04 2005-03-10 삼성에스디아이 주식회사 더미 격벽을 갖는 플라즈마 디스플레이 패널
KR100488449B1 (ko) * 2002-09-12 2005-05-11 엘지전자 주식회사 플라즈마 디스플레이 패널
KR100551596B1 (ko) * 2003-08-05 2006-02-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100599678B1 (ko) * 2003-10-16 2006-07-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
DE602006019653D1 (de) * 2005-01-20 2011-03-03 Lg Electronics Inc Plasmaanzeigetafel

Also Published As

Publication number Publication date
KR100709254B1 (ko) 2007-04-19
US20070024194A1 (en) 2007-02-01
JP4335240B2 (ja) 2009-09-30
JP2007042639A (ja) 2007-02-15
CN1917126A (zh) 2007-02-21

Similar Documents

Publication Publication Date Title
EP1684322A1 (en) Plasma display panel
KR100709254B1 (ko) 플라즈마 디스플레이 패널
US7372204B2 (en) Plasma display panel having igniter electrodes
KR100971032B1 (ko) 플라즈마 디스플레이 패널
US7598673B2 (en) Plasma display panel with enhanced luminous efficiency at a reduced discharge firing voltage
KR100648727B1 (ko) 플라즈마 디스플레이 패널
KR100658747B1 (ko) 플라즈마 디스플레이 패널
KR100648728B1 (ko) 플라즈마 디스플레이 패널
KR100982045B1 (ko) 플라즈마 디스플레이 패널
KR100684852B1 (ko) 플라즈마 디스플레이 패널
KR100669738B1 (ko) 전극의 구조가 개선된 플라즈마 디스플레이 패널
KR100749501B1 (ko) 플라즈마 디스플레이 패널
US7768203B2 (en) Plasma display panel including black projections
KR20080011570A (ko) 플라즈마 디스플레이 패널
KR20080002077A (ko) 플라즈마 디스플레이 패널 및 이의 제조 방법
KR100537619B1 (ko) 플라즈마 디스플레이 패널
US20060186809A1 (en) Plasma display panel
KR100717786B1 (ko) 플라즈마 디스플레이 패널
KR100696699B1 (ko) 플라즈마 디스플레이 패널
KR100551056B1 (ko) 플라즈마 디스플레이 패널
KR100669379B1 (ko) 플라즈마 디스플레이 패널
KR100599686B1 (ko) 플라즈마 디스플레이 패널
KR100686836B1 (ko) 플라즈마 디스플레이 패널
KR100739055B1 (ko) 플라즈마 디스플레이 패널
KR20060099863A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120326

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee