KR20070004628A - 디스플레이 유닛 - Google Patents

디스플레이 유닛 Download PDF

Info

Publication number
KR20070004628A
KR20070004628A KR1020067016516A KR20067016516A KR20070004628A KR 20070004628 A KR20070004628 A KR 20070004628A KR 1020067016516 A KR1020067016516 A KR 1020067016516A KR 20067016516 A KR20067016516 A KR 20067016516A KR 20070004628 A KR20070004628 A KR 20070004628A
Authority
KR
South Korea
Prior art keywords
voltage
pixel
line
display unit
data
Prior art date
Application number
KR1020067016516A
Other languages
English (en)
Inventor
데르 호프 시에베 제이. 반
잘마르 이 에이. 후이테마
레온 더블유. 지. 스토프밀
린데르트 엠. 헤이지
Original Assignee
코닌클리케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 코닌클리케 필립스 일렉트로닉스 엔.브이. filed Critical 코닌클리케 필립스 일렉트로닉스 엔.브이.
Publication of KR20070004628A publication Critical patent/KR20070004628A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/344Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/068Application of pulses of alternating polarity prior to the drive pulse in electrophoretic displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

트랜지스터(12)를 통해 행(41,45,49)과 열(31,32,39) 전극에 연결된 행과 열로 배열된 픽셀을 포함하는 디스플레이 유닛(1)은 이미지에서 상대적으로 큰 그래디언트를 보인다. 전압 상승이 커패시턴스(13,14)를 통해 도달하는, 미리 한정된 라인 상의 전압 상승으로부터 기인한 전압차를 감소시키기 위한 수단(30,40)을 도입함으로써, 이 그래디언트는 감소된다. 커패시턴스(13,14)는 저장 커패시터(13)를 포함할 수 있으며, 이 미리 한정된 라인은 이웃하는 행 전극(41,45,49) 또는 분리된 저장 라인(25)이다. 커패시턴스(13,14)는 또한 트랜지스터(12)의 패러스틱 커패시터(14)를 포함하며, 미리 한정된 라인은 동일한 행 내의 행 전극(41,45,49)에 대응한다. 상기 수단(30,40)은 데이터 신호를 픽셀(11)에 공급하기 위한 라인 구동 회로(40)와 데이터 구동 회로(30)를 포함한다. 상기 수단(30,40)은 또한 감소된 진폭에서 구동하기 위한 라인 구동 회로(40)를 포함할 수 있고, 저장 라인(2S)을 구동하기 위한 저장 라인 구동 회로를 포함할 수 있다.

Description

디스플레이 유닛{DISPLAY UNIT}
본 발명은, 디스플레이 유닛, 디스플레이 유닛을 포함하는 디스플레이 디바이스, 디스플레이 유닛을 구동하기 위한 방법 및 디스플레이 유닛을 구동하기 위한 프로세서 프로그램 제품에 관한 것이다.
이 유형의 디스플레이 디바이스의 예로는: 모니터, 랩톱 컴퓨터, PDA, 휴대 전화 및 전자 서적, 전자 신문, 및 전자 잡지가 있다.
종래 기술의 디스플레이 유닛은 미국 특허 US 2002/0005832 A1로부터 알려져 있다. 이 특허 출원은 행과 열로 배열된 픽셀을 포함하는 전기영동 디스플레이를 개시한다. 각 픽셀은 공통 전극 또는 상대 전극과 연결되며 픽셀 전극을 통해 트랜지스터의 드레인과 연결되며, 이 트랜지스터의 소스는 열 전극 또는 데이터 전극과 연결되며, 이 트랜지스터의 게이트는 행 전극 또는 선택 전극과 연결된다. 픽셀, 트랜지스터 및 행 및 열 전극의 이러한 배열은 공동으로 능동 매트릭스를 형성한다. 행 구동기(선택 구동기)는 픽셀의 행을 선택하기 위한 행 구동 신호 또는 선택 신호를 공급하며 열 구동기(데이터 구동기)는 열 구동 신호 또는 데이터 신호를 열 전극 및 트랜지스터를 통해 픽셀의 선택된 행으로 공급한다.
각 픽셀은 예를 들어 대전된 입자들을 포함하는 마이크로캡슐에 대응한다. 픽셀 전극에 인가된 양 또는 음의 전압과 무관하게, 입자들은 움직이고 픽셀은 흰색/컬러가 되거나 시청자에게 어둡게 나타난다. 전압이 제거되면, 디스플레이 유닛은 달성된 상태로 남아 있고 쌍안정 특성을 보인다.
모든 행의 모든 픽셀을 한 번에 구동하기 위해(각 행을 차례로 구동함으로써 그리고 모든 열을 한 행마다 한번씩 동시에 구동함으로써) 필요한 시간-간격을 프레임이라고 한다. 각 프레임마다, 픽셀을 구동하기 위한 각 데이터 신호는, 각 행마다 행을 선택(구동)하기 위한 행에 행 구동 신호(선택 신호)를 공급하기 위한 행 구동 작용 및 예를 들어 데이터 펄스와 같은, 데이터 신호를 픽셀에 공급하기 위한 열 구동 작용을 필요로 한다. 후자는 한 행에서 모든 픽셀에 대해 동시에 행해진다.
예를 들어 20개의 프레임을 포함하는 이미지 업데이트 시간-간격동안, 이미지는 업데이트된다. 후속 프레임동안, 데이터 신호가 공급되며, 데이터 신호는 0, 1, 2 내지 예를 들어 15개의 프레임 기간의 지속 기간을 갖는다. 이에 따라, 0개의 프레임 기간의 지속 기간을 갖는 데이트 신호는, 예를 들어, 픽셀이 이미 완전 검은색을 디스플레이했다고 가정하면 완전 검은색을 디스플레이하는 픽셀과 대응한다. 픽셀이 특정 회색값을 디스플레이한 경우, 이 회색값은 변화하지 않으며, 이 때 픽셀은 0개의 프레임 기간의 지속기간을 갖는 데이터 신호로 구동되는데, 다시 말해 0의 진폭을 갖는 데이터 펄스로 구동된다. 예를 들어, 15개의 프레임 기간의 지속 기간을 갖는 데이터 신호는 15개의 데이터 펄스를 포함하며, 픽셀이 완전 흰색을 갖도록 하며, 데이터 신호가 1개 내지 14개의 프레임 기간의 지속 기간을 갖 도록 초래하며, 예를 들어, 1개 내지 14개의 데이터 펄스를 포함하며 픽셀이 완전 검은색과 완전 흰색 사이의 제한된 수의 회색값 중 하나를 디스플레이하도록 초래한다.
US 2002/0005832 A1의 0009-0013 문단에서 개시된 것처럼, 원하는 이미지 업데이트에 대응하는 전압차의 공급 이전 및 이후, 즉 데이터 펄스의 공급 이전 및 이후에, 균일한 전압이, 전정기 필드(electrostatic field)를 취소하기 위해 그리고 입자를 고정하기 위해 공급될 수 있다. 이러한 균일한 전압은 입자 위치를 초기화한다.
알려진 디스플레이 유닛은, 특히, 이미지 내의 비교적 큰 그레디언트를 여전히 포함하기 때문에, 유리하지 않다. 이러한 그레디언트는 픽셀 양단에 존재하는 전압차로부터 기인하며, 이 전압차는 행이 구동되기 전에 각 행에 있는 픽셀의 양단에 존재하며 이 전압차는 행을 구동함으로써 무효가 된다. 제 1 행이 예를 들어 프레임에서 우선 구동되고 마지막 행이 예를 들어 상기 프레임에서 마지막으로 구동되므로, 그레디언트가 존재한다.
본 발명의 목적은, 특히, 이미지 내의 그레디언트가 감소된, 디스플레이 유닛을 제공하는 것이다.
본 발명의 추가적인 목적은, 특히, 이미지 내의 그레디언트가 감소된 디스플레이 유닛을 포함하는 디스플레이 디바이스를 제공하고, 디스플레이 유닛을 구동하기 위한 방법 및 이미지 내의 그레디언트가 감소된 디스플레이 유닛(과 결합)에 사용하기 위한, 디스플레이 유닛을 구동하기 위한 프로세서 프로그램 제품을 제공하는 것이다.
본 발명에 따른 디스플레이 유닛은:
- 커패시턴스를 통해 미리 한정된 라인과 연결된 쌍안정 픽셀을 구비한 디스플레이 패널; 및
- 미리 한정된 라인 상에 전압-상승으로부터 기인한 픽셀 양단의 전압차를 감소시키기 위한 수단을 포함한다.
의도적으로 발생된 커패시턴스 및/또는 패러스틱 커패시턴스를 포함하는 커패시턴스를 통해, 미리 한정된 라인 상의 전압 상승은 픽셀로 전달된다. 이로써, 픽셀 양단에 전압차가 야기되며, 이 전압차는 비교적 큰 그레디언트를 발생시킨다. 이 전압차를 감소시키기 위한 수단을 도입함으로써, 이 그레디언트는 감소된다.
US 2002/0005832 A1은 이러한 균일한 전압이 공급되기 전에 정전계(electrostatic field)를 취소하기 위해, 균일한 전압을 픽셀에 공급하는 것을 개시한다는 것에 주목해야 한다. 이러한 균일한 전압의 공급은 균일한 전압이 공급된 후 커패시턴스를 통해 픽셀로 전달된 전압 상승의 결과로서의 전압차의 생성을 방지하지 않는다. 게다가, US 2002/0005832 A1은 입자들의 움직임을 신속히 중단하기 위해 픽셀에 브레이크 전압(break voltage)을 공급하는 것을 개시한다. 이러한 브레이크 전압은 이 브레이크 전압이 공급되기 전에 픽셀 양단에 존재하는 전압차의 역전에 대략 대응해야 한다. 그러므로, 브레이크 전압은 그레디언트도 감소시키기 않는다.
본 발명에 따른 디스플레이 유닛의 실시예는 스위칭 소자를 통해 미리 한정된 라인과 이웃하는 라인에 연결된 픽셀에 의해 한정되며, 커패시턴스는 저장 커패시터를 포함한다. 이러한 경우, 행과 같은 라인은 이 라인 안의 트랜지스터와 같은 모든 스위칭 소자의 게이트와 같은 제어 전극으로 연결된다. 이 라인 안의 픽셀은 이 라인 안의 스위칭 소자의 드레인과 같은 제 1 주요 전극에 연결되며 저장 커패시터를 통해 이전 라인 또는 다음 라인으로 연결된다. 이들 저장 커패시터는 픽셀 상의 신호의 안정성을 증가시킨다. 예를 들어, 이미지 업데이트 시간-간격의 시작부에서, 모든 라인들은 0의 전압에서 비선택 전압으로 동시에 스위칭된다. 이들 전압 상승은 저장 커패시터를 통해 픽셀로 전달되며 이들 이웃하는 라인 내의 픽셀 상에 원치 않은 스위칭 효과를 초래한다. 픽셀 상에 이들 원치 않은 스위칭 효과를 감소시키기 위한 수단을 적용함으로써, 그레디언트가 감소된다.
본 발명에 따른 디스플레이 유닛의 실시예는 전압차의 감소를 위해 적어도 2개의 이웃하지 않는 라인 내의 픽셀에 동시에 데이터 신호를 공급하기 위해 라인 구동 회로와 데이터 구동 회로를 포함하는 수단에 의해 한정된다. 저장 커패시터와 스위칭 소자를 통해 서로 연결된 이웃하는 라인으로 인해, 오직 이웃하지 않은 라인만이 데이터 신호를 동시에 수신할 수 있다. 바람직하게, 이웃하지 않는 라인들 중 한 그룹은 모두 홀수 행을 포함하며, 이웃하지 않는 라인들의 다른 한 그룹은 모든 짝수 행을 포함한다. 그러면, 한 프레임의 오직 작은 부분만이 전압차를 감소시키기 위해 필요하다. 데이터 구동 회로는 0의 전압 데이터 신호를 실현하기 위해 하나 이상의 디지털 구동기를 포함할 수 있거나, 예를 들어 ±15V의 극단 전압값의 예를 들어 10% 또는 20%에 대한 낮은 전압 데이터 신호를 실현하기 위해 하나 이상의 아날로그 구동기를 포함할 수 있다. 대안적으로, 하나 이상의 디지털 구동기는 낮은 전압 데이터 신호를 실현하기 위해 스위칭된 전압 공급을 수신할 수 있다.
본 발명에 따른 디스플레이 유닛의 실시예는 스위칭 소자에 연결된 픽셀에 의해 한정되며, 커패시턴스는 스위칭 소자의 패러스틱(parasitic) 커패시터를 포함한다. 이러한 경우, 행과 같은 라인은 이 라인 내의 트랜지스터와 같은 모든 스위칭 소자의 게이트와 같은 제어 전극에 연결된다. 이 라인 내의 픽셀은 이 라인 내의 스위칭 소자의 드레인과 같은 제 1 주요 전극에 연결된다. 예를 들어, 이미지 업데이트 시간-간격의 시작부에서, 모든 라인들은 0의 전압에서 비선택 전압으로 동시에 스위칭된다. 이들 전압 상승은 패러스틱 커패시터를 통해 픽셀로 전달되며 픽셀 양단의 전압차를 초래한다. 이들 전압차는 또한 킥백(kickback) 전압으로 알려져 있다. 이들 전압차를 감소시키기 위한 수단을 적용함으로써, 그레디언트는 감소된다.
본 발명에 따른 디스플레이 유닛의 실시예는 전압차의 감소를 위해 적어도 2개의 라인 내의 픽셀에 데이터 신호를 동시에 공급하기 위한 라인 구동 회로와 데이터 구동 회로를 포함하는 수단에 의해 한정된다. 이 경우, 모든 라인은 데이터 신호를 동시에 수신할 수 있으며 한 프레임의 오직 작은 부분만이 킥백 전압을 감소시키기 위해 필요하다. 다시, 데이터 구동 회로는 0의 전압 데이터 신호를 실현하기 위해 하나 이상의 디지털 구동기를 포함할 수 있거나, 예를 들어 ±15V의 극단 전압값의 10% 또는 20%와 같은 낮은 전압 데이터 신호를 실현하기 위해 하나 이상의 아날로그 구동기를 포함할 수 있다. 대안적으로, 하나 이상의 디지털 구동기는 낮은 전압 데이터 신호를 실현하기 위해 스위칭된 전압 공급을 수신할 수 있다.
본 발명에 따른 디스플레이 유닛의 실시예는 전압차의 감소를 위한 감소된 진폭에서 적어도 2개의 라인을 동시에 구동하기 위한 라인 구동 회로를 포함하는 수단에 의해 한정된다. 이러한 경우, 킥백 전압은 감소된 라인 구동 전압으로 인해 감소된다. 이것은 데이터 구동 회로로부터 유래한 데이터 신호가 비교적 작은 진폭을 가지는 한은 가능하다. 라인 구동 회로는 예를 들어 ±25V의 극단 전압값의 60% 또는 70%와 같은 더 낮은 전압 선택 신호를 위한 하나 이상의 아날로그 구동기를 포함할 수 있다. 대안적으로, 하나 이상의 디지털 라인 구동기는 더 낮은 전압 선택 신호를 실현하기 위해 스위칭된 전압 공급을 수신할 수 있다.
본 발명에 따른 디스플레이 유닛의 실시예는 저장 커패시터를 통해 픽셀로 연결된 저장 라인인 미리 한정된 라인에 의해 한정되며, 수단은 전압차의 감소를 위해 저장 라인을 구동하기 위한 저장 라인 구동 회로를 포함한다. 이러한 경우, 각 픽셀의 라인마다, 저장 라인이 존재하며, 픽셀의 라인 내의 각 픽셀은 저장 커패시터를 통해 이 저장 라인으로 연결된다. 저장 라인 구동 회로는 전압 신호로 저장 라인을 구동하고, 이것은 픽셀 양단에 존재하는 킥백 전압을 감소시키기 위해 저장 커패시터를 통해 픽셀에 전달된다. 이 저장 라인 구동 회로는 예를 들어 ±15V의 데이터 신호의 극단 전압값의 10% 또는 20%와 같은 낮은 전압 저장 라인 신호를 실현하기 위한 하나 이상의 아날로그 구동기를 포함하거나 낮은 전압 저장 라인 신호를 실현하기 위한 스위칭된 전압 공급을 수신하는 하나 이상의 디지털 구동기를 포함하는 데이터 구동 회로(의 연장)에 의해 실현될 수 있다. 대안적으로, 저장 라인 구동 회로는 데이터 구동 회로와 분리된 회로일 수 있다.
본 발명에 따른 디스플레이 유닛의 실시예는 이미지 업데이트 시간-간격의 시작부 및/또는 종료부에서 감소된 전압차에 의해 한정된다. 예를 들어, 이미지 업데이트 시간-간격의 종료부에서, 모든 라인은 비선택 전압에서부터 0의 전압까지 동시에 스위칭된다. 이미지 업데이트 시간-간격의 종료부에서의 이들 전압 상승은, 이미지 업데이트 시간-간격의 시작부에서의 전압 증가와 마찬가지로, 패러스틱 커패시터를 통해 픽셀로 전달되며 픽셀 양단의 전압차를 초래한다.
본 발명에 따른 디스플레이 유닛의 실시예는 제어기를 더 포함함으로써 한정되며, 이것은 쉐이킹 데이터 펄스, 하나 이상의 리셋 데이터 펄스 및 하나 이상의 구동 데이터 펄스를 픽셀에 제공하기 위해 적응된다. 쉐이킹 데이터 펄스는 픽셀의 이력에 대한 전기영동 디스플레이 유닛의 광학 반응의 의존성을 감소시킨다. 쉐이킹 데이터 펄스는 에너지를 나타내는 펄스를 포함하고, 이 에너지는 2개의 전극들 중 하나에서 정적 상태로부터의 전기 영동 입자를 방출하기에는 충분하지만, 전기영동 입자들을 전극 중 다른 것으로 도달시키게 하기에는 너무 낮다. 픽셀의 이력에 대한 감소된 의존성으로 인해, 동일한 데이터에 대한 광응답은 픽셀의 이력과 관계없이 실질적으로 동일할 것이다. 기본 메커니즘은 디스플레이 디바이스가 검은색 상태와 같은, 미리 결정된 상태로 스위칭된 후, 전기영동 입자들은 정적 상태가 된다는 사실에 의해 설명될 수 있다. 흰색 상태로의 후속 스위칭이 발생할 때, 입자들의 운동량은 그들의 시작 속도가 0에 가까우므로 낮다. 이로써 이러한 높은 의존성을 극복하기 위해 긴 스위칭 시간을 초래하는 픽셀의 이력에 대한 높은 의존성을 초래한다. 쉐이킹 데이터 펄스의 인가는 전기영동 입자들의 운동량을 증가시키며 따라서 더 낮은 스위칭 시간을 초래하는 의존성을 감소시킨다. 리셋 데이터 펄스는 구동 데이터 펄스를 위한 고정된 시작 지점(고정된 검은색 또는 고정된 흰색)을 한정함으로써, 디스플레이 유닛의 광응답을 더 개선하기 위해 구동 데이터 펄스에 선행한다. 대안적으로, 리셋 데이터 펄스는 구동 데이터 펄스를 위해 유동적인 시작 지점(다음 구동 데이터 펄스에 의해 한정될 회색값에 따라서 그리고 이에 가장 가깝게 선택될, 검은색 또는 흰색)을 한정함으로써, 디스플레이 유닛의 광응답을 더 개선시키기 위해 구동 데이터 펄스에 선행한다.
청구항 제 10항에서 청구된 디스플레이 디바이스는 전자 서적일 수 있는 반면, 정보를 저장하기 위한 저장 매체는 메모리 스틱, 집적 회로, 디스플레이 유닛 상에 디스플레이될 서적의 컨텐츠와 같은 것을 저장하기 위한 광 또는 자기 디스크 또는 기타 저장 디바이스와 같은 메모리일 수 있다.
본 발명에 따른 방법 및 본 발명에 따른 프로세서 프로그램 제품의 실시예는 본 발명에 따른 디스플레이 유닛의 실시예에 대응한다.
본 발명은, 특히 이미지 내의 그레디언트가 픽셀 양단의 전압차로부터 기인하며, 이에 따라 전압차는 커패시턴스를 통해 도달한 전압 상승으로부터 기인한다는 통찰력을 기초로 하며, 특히, 이들 전압 상승으로부터 기인한 이들 전압차는 감소될 것이라는 기본 개념에 기초한다.
본 발명은, 특히 디스플레이 유닛을 제공하는 문제를 해결하며, 이 디스플레이 유닛에서 이미지 내의 그레디언트는 감소되며, 본 발명은 특히, 품질이 동일한 프레임 속도로 개선되며, 동일한 품질이 더 낮은 프레임 속도에서 실현될 수 있다는 점에서 유리하다.
본 발명의 이들 그리고 다른 양상은 이하 설명된 실시예를 참조로 명백해 질 것이며 설명될 것이다.
도 1은 쌍안정 픽셀의 단면도.
도 2는 디스플레이 유닛의 개략도.
도 3은 디스플레이 유닛을 구동하기 위한 파형을 도시한 도면.
도 4는 저장 커패시터를 포함하는 디스플레이 패널의 일부의 개략도.
도 5는 패러스틱 커패시터를 개시하는 디스플레이 패널의 일부의 개략도.
도 6은 업데이트 시간-간격의 시작부에서의 게이트 전압과 킥백 전압을 도시한 도면.
도 7은 업데이트 시간-간격의 종료부에서의 게이트 전압과 킥백 전압을 도시한 도면.
도 1에 도시된 디스플레이 유닛의 쌍안정 픽셀(11)(단면도)은 글루층(3)과 공통 전극(4) 사이에 나타난 전자 잉크를 구비한 하부 기판(2)(플라스틱 또는 유리), 전기영동 필름(기본 기판(2) 상에 적층됨)을 포함한다. 글루층(2)에는 투명 픽셀 전극(5)이 제공된다. 전자 잉크는 직경이 대략 10 내지 50 미크론인 다수의 마이크로캡슐(7)을 포함한다. 각 마이크로캡슐(7)은 유체(10) 내의 양으로 대전된 흰색 입자(8)와 음으로 대전된 검은색 입자(9)를 포함한다. 양의 전압이 픽셀 전극(5)에 인가될 때, 흰색 입자(8)는 공통 전극(4)으로 유도된 마이크로캡슐(7)의 측으로 이동하며, 픽셀은 시청자에게 보이게 된다. 동시에, 검은색 입자(9)는 시청자에게 숨겨진 마이크로캡슐(7)의 반대쪽으로 이동한다. 음의 전압을 픽셀 전극(5)에 인가함으로써, 검은색 입자(9)는 공통 전극(4)으로 유도된 마이크로캡슐(7) 쪽으로 이동하며, 픽셀은 시청자에게 어둡게 나타난다(미도시). 전압이 제거될 때, 입자(8,9)들은 달성된 상태로 남아 있으며 디스플레이는 쌍안정 특성을 보이며 실질적으로 어떠한 전력도 소비하지 않는다. 대안적인 시스템에서, 입자들은 평면 방향으로 이동할 수 있으며 동일한 기판에 위치될 수 있는 전극에 의해 구동된다.
도 2에 도시된 (전기영동) 디스플레이 유닛(1)은 라인 또는 행 또는 선택 전극(41,45,49) 및 열 또는 데이터 전극(31,32,39)의 교차 영역에서 픽셀(11)의 매트릭스를 포함하는 디스플레이 패널(50)을 포함한다. 이들 픽셀(11)은 모두 공통 전극(22)에 연결되며, 각 픽셀(11)은 각자의 픽셀 전극(5)에 연결된다. 디스플레이 유닛(1)은 행 전극(41,45,49)에 연결된 선택 구동 회로(40)(라인 또는 행 또는 선택 구동기) 및 열 전극(31,32,39)에 연결된 데이터 구동 회로(30)(열 또는 데이터 구동기)를 추가로 포함하며, 능동 스위칭 소자(12)를 각 픽셀(11)마다 포함한다. 디스플레이 유닛(1)은 이들 능동 스위칭 소자(12){이 예에서 (박막) 트랜지스터}에 의해 구동된다. 선택 구동 회로(40)는 연속적으로 행 전극(41,45,49)을 선택하는 반면, 데이터 구동 회로(30)는 데이터 신호를 열 전극(31,32,39)에 제공한다. 바람 직하게, 제어기(20)는 우선 입력(21)을 통해 도달한 인입 데이터를 처리한 다음 데이터 신호를 생성한다. 데이터 구동 회로(30)와 선택 구동 회로(40) 사이의 상호 동기화는 구동 라인(23 및 24)을 통해 발생한다. 선택 구동 회로(40)로부터의 선택 신호는 트랜지스터(12)를 통해 픽셀 전극(5)을 선택하며, 이 트랜지스터의 드레인 전극은 픽셀 전극(5)과 전기적으로 연결되며 이 트랜지스터의 게이트 전극은 행 전극(41,45,49)과 전기적으로 연결되며 이 트랜지스터의 소스 전극은 열 전극(31,32,39)과 전기적으로 연결된다. 열 전극(31,32,39)에 존재하는 데이터 신호는 트랜지스터(12)의 드레인 전극에 연결된 픽셀(11)의 픽셀 전극(5)으로 동시에 전송된다. 트랜지스터 대신에, 다이오드, MIM 등과 같은, 다른 스위칭 소자가 사용될 수 있다. 데이터 신호와 선택 신호는 함께 구동 신호(의 일부)를 형성한다.
입력(21)을 통해 수신가능한 이미지 정보와 같은 인입 데이터는 제어기(20)를 통해 처리된다. 게다가, 제어기(20)는 새 이미지에 대한 새 이미지 정보의 도착을 검출하고 이에 대한 응답으로 수신된 이미지 정보의 처리를 시작한다. 이미지 정보의 이러한 처리는 새 이미지 정보의 로딩 단계, 제어기(20)의 메모리 내에 저장된 이전 이미지와 새 이미지의 비교 단계, 온도 센서와의 상호작용 단계, 구동 파형 등의 룩업표를 포함하는 메모리의 액세스 단계를 포함한다. 마지막으로, 제어기(20)는 언제 이 이미지 정보의 처리가 준비되는지를 검출한다.
이후, 제어기(20)는 구동 라인(23)을 통해 데이터 구동 회로(30)에 공급될 데이터 신호를 생성하며 구동 라인(24)을 통해 선택 구동 회로(40)로 공급될 선택 신호를 생성한다. 이들 데이터 신호는 모든 픽셀(11)에 대해 동일한 데이터-독립적 신호 및 각 픽셀(11)마다 변할 수 있거나 변하지 않을 수 있는 데이터-의존적 신호를 포함한다. 데이터-독립적 신호는 쉐이킹 데이터 펄스를 포함하며, 데이터-의존적 신호는 하나 이상의 리셋 데이터 펄스와 하나 이상의 구동 데이터 펄스를 포함한다. 이들 쉐이킹 데이터 펄스는 에너지를 나타내는 펄스를 포함하며, 이 에너지는 2개의 전극(5,6)들 중 하나에서 정적 상태로부터 (전기영동) 입자(8,9)를 방출하기에는 충분하지만, 입자들(8,9)을 전극(5,6)들 중 다른 전극으로 도달하도록 하기에는 너무 낮다. 이력에 대한 감소된 의존성으로 인해, 동일한 데이터에 대한 광응답은 픽셀(11)의 이력과 무관하게, 실질적으로 동일할 것이다. 따라서, 쉐이킹 데이터 펄스는 픽셀(11)의 이력에 대한 디스플레이 유닛의 광응답 의존성을 감소시킨다. 리셋 데이터 펄스는 구동 데이터 펄스에 대해 유동적인 시작 지점을 한정함으로써, 광응답을 더 개선하기 위해 구동 데이터 펄스에 선행한다. 이 시작 지점은 다음 구동 데이터 펄스에 의해 한정된 회색값에 따라 그리고 이에 가장 가깝게 선택될, 검은색 또는 흰색 레벨이 될 수 있다. 대안적으로, 리셋 데이터 펄스는 데이터-독립적 신호의 일부를 형성할 수 있으며, 구동 데이터 펄스에 대한 고정된 시작 지점을 한정함으로써, 디스플레이 유닛의 광응답을 더 개선시키기 위해 구동 데이터 펄스에 선행할 수 있다. 이 시작 지점은 고정된 검은색이거나 고정된 흰색 레벨일 수 있다.
도 3에서, 시간의 함수(t)로서 픽셀(11) 양단의 전압을 나타내는 파형은 (전기영동) 디스플레이 유닛(1)을 구동하기 위해 도시된다. 이 파형은 데이터 구동 회로(30)를 통해 공급된 데이터 신호를 사용하여 생성된다. 이 파형은 제 1 쉐이킹 데이터 펄스(Sh1)를 포함하며, 하나 이상의 리셋 데이터 펄스(R), 제 2 쉐이킹 데이터 펄스(Sh2) 및 하나 이상의 구동 데이터 펄스(Dr)가 후속된다. 예컨대 16개의 다른 파형이 룩업표 메모리와 같은, 메모리에 저장되며, 제어기(20)의 일부를 형성하고/하거나 이에 연결된다. 입력(21)을 통해 수신된 데이터에 응답하여, 제어기(20)는 픽셀(11)에 대한 파형을 선택하고, 대응 구동 회로(30,40)를 통해 그리고 대응 트랜지스터(12)를 통해 대응 픽셀(11)로 대응 선택 신호와 데이터 신호를 공급한다.
프레임 기간은 디스플레이 유닛(1) 내의 모든 픽셀(11)을 (각 행을 차례로 구동함으로써 그리고 각 행마다 모든 열을 한 번에 동시에 구동함으로써) 한 번에 구동하기 위해 사용된 시간-간격에 대응한다. 데이터-의존적 또는 데이터-독립적 신호를 프레임 동안 픽셀(11)에 공급하기 위해, 데이터 구동 회로(30)는 행 안에 있는 모든 픽셀(11)이 이들 데이터-의존적 또는 데이터-독립적 신호를 동시에 수신하는 방식으로 제어기(20)에 의해 제어된다. 이것은 행 단위로 행해지며, 제어기(20)는 행이 차례로 선택되는 방식으로 선택 구동 회로(40)를 제어한다(선택된 행 안의 모든 트랜지스터(12)는 전도 상태가 된다).
프레임의 제 1 세트동안, 제 1 및 제 2 쉐이킹 데이터 펄스(Sh1 및 Sh2)는 픽셀(11)에 공급되며, 각 쉐이킹 데이터 펄스는 한 프레임 기간의 지속 기간을 구비한다. 시작 쉐이킹 데이터 펄스는 예를 들어, 양의 진폭, 다음으로 음의 진폭 및 그 다음에 양의 진폭 등을 갖는다. 그러므로, 이들 교체하는 쉐이킹 데이터 펄스 는, 프레임 기간이 비교적 짧은 한은, 픽셀(11)에 의해 디스플레이된 회색값을 변경하지 않는다.
하나 이상의 프레임 기간을 포함하는 프레임의 제 2 세트동안, 리셋 데이터 펄스(R)의 결합이 제공되며, 이하 더 논의된다. 하나 이상의 프레임 기간을 포함하는 프레임의 제 3 세트동안, 구동 데이터 펄스(Dr)의 결합이 제공되며, 구동 데이터 펄스(Dr)의 결합은 0의 프레임 기간의 지속 기간을 갖고 사실상 0의 진폭을 갖거나 1, 2 내지 예를 들어 15개의 프레임 기간의 지속 기간을 갖는 펄스이다. 이에 따라, 0의 프레임 기간의 지속 기간을 갖는 구동 데이터 펄스(Dr)는 예를 들어 완전 검은색을 디스플레이하는 픽셀(11)과 대응한다(픽셀(11)이 이미 완전 검은색을 디스플레이하는 경우; 특정 회색값을 디스플레이하는 경우, 이 회색값은 변하지 않은 상태로 있으며, 이 때 0의 프레임 기간의 지속 기간을 갖는 구동 데이터 펄스로 구동되며, 즉 0의 진폭을 갖는 데이터 펄스로 구동된다). 15개의 프레임 기간의 지속 기간을 갖는 구동 데이터 펄스(Dr)의 결합은 15개의 후속 펄스를 포함하며 예를 들어 완전 흰색을 디스플레이하는 픽셀(11)에 대응하며, 1개 내지 14개의 프레임 기간의 지속 기간을 갖는 구동 데이터 펄스(Dr)의 결합은 1개 내지 14개의 후속 데이터 펄스를 포함하며 예를 들어 완전 검은색과 완전 흰색 사이의 제한된 수의 회색값들 중 하나를 디스플레이하는 픽셀(11)에 대응한다.
리셋 데이터 펄스(R)는, 구동 데이터 펄스(Dr)에 대한 고정된 시작 지점(고정된 검정색 또는 고정된 흰색)을 한정함으로써, 디스플레이 유닛(1)의 광응답을 더 개선하기 위해 구동 데이터 펄스(Dr)에 선행한다. 대안적으로, 리셋 데이터 펄 스(R)는 구동 데이터 펄스(Dr)에 대해 유동적인 시작 지점(다음 구동 데이터 펄스에 의해 한정된 회색값에 따라 그리고 이에 가장 가깝게 선택될, 검은색 또는 흰색)을 한정함으로써, 디스플레이 유닛의 광응답을 더 개선하기 위해 구동 데이터 펄스(Dr)에 선행한다.
도 4에서, 디스플레이 패널(50)의 일부는 개략적으로 도시된다. 이 부분은 4개의 픽셀(11)을 포함한다. 제 1 픽셀(11)은 트랜지스터(12)를 통해 행 전극(43)과 열 전극(34)으로 연결된다. 제 2 픽셀(11)은 트랜지스터(12)를 통해 행 전극(43)과 열 전극(35)으로 연결된다. 제 3 픽셀(11)은 트랜지스터(12)를 통해 행 전극(44)과 열 전극(34)으로 연결된다. 제 4 픽셀(11)은 트랜지스터(12)를 통해 행 전극(44)과 열 전극(35)으로 연결된다. 제 1 및 제 2 픽셀(11)은 각각 저장 커패시터(13)를 통해 이전 행 전극(42)으로 연결되며, 제 3 및 제 4 픽셀(11)은 각각 저장 커패시터(13)를 통해 이전 행 전극(43)으로 연결된다. 픽셀(11)은 공통 전극(22)으로 더 연결된다.
저장 커패시터(13)는 픽셀(11) 상의 신호의 안전성을 개선한다. 저장 커패시터를 이전 행 전극에(또는 대안적으로 다음 행 전극) 연결함으로써, 분리 저장 라인이 회피된다. 행의 구동은, 행 구동 신호가 비교적 짧으므로, 다음 행에서 비교적 짧게 픽셀(11) 상의 신호를 저장 커패시터(13)를 통해 교란시킨다. 대부분, 행은 구동되지 않으며 그 행 전극은 미리 한정된 전압에 있다.
그러나, 이미지 업데이트 시간-간격의 시작부에서, 모든 행 전극은 0의 전압에서 비선택 전압(예를 들어 +25V)으로 동시에 스위칭된다. 이들 전압 상승은 저장 커패시터(13)를 통해 픽셀로 전달되며 저장 커패시터에 부착된 픽셀(11) 양단의 전압차를 초래한다. 이들 전압차는 행이 구동되고 행을 구동함으로써 무효화되기 전에 각 행 내의 픽셀(11) 양단에 존재한다. 제 1행이 예를 들어 프레임에서 우선 구동되고 마지막 행이 예를 들어 이 프레임에서 마지막으로 구동되므로, 픽셀(11) 양단에 존재하는 전압차로부터 기인한, 그레디언트가 존재한다.
이미지 업데이트 시간-간격의 종료부에서, 모든 행 전극은 비선택 전압(예를 들어 +25V)으로부터 0의 전압으로 동시에 스위칭된다. 이미지 업데이트 시간-간격의 종료부에서의 이들 전압 상승은, 이미지 업데이트 시간-간격의 시작부에서 전압 상승과 마찬가지로, 저장 커패시터(13)를 통해 픽셀(11)로 전달되며 픽셀(11) 양단의 전압차를 초래한다. 다음 업데이트 시간-간격이 대개 이전 업데이트 시간-간격에 바로 후속하지 않으므로, 픽셀(11)의 원치않는 스위칭의 경우, 한편, 이들 전압차는 그레디언트를 초래한다.
본 발명에 따라, 이러한 그레디언트를 감소시키기 위해, 이전 행 상의 전압-상승에서 기인한 픽셀(11) 양단의 전압차를 감소시키기 위한 수단이 도입된다. 이러한 경우, 이들 수단은 전압차의 감소를 위해 적어도 2개의 이웃하지 않는 행에 있는 픽셀(11)에 동시에 데이터 신호를 공급하기 위해 라인 구동 회로(40)와 데이터 구동 회로(30)를 포함한다. 저장 커패시터(13)와 스위칭 소자(12)를 통해 서로 연결된 이웃하는 행으로 인해, 오직 이웃하지 않는 행만이 데이터 신호를 동시에 수신할 수 있다. 바람직하게, 이웃하지 않는 행의 한 그룹은 모든 홀수 행을 포함하며, 그리고 이웃하지 않는 다른 한 그룹은 모든 짝수 행을 포함한다. 이후, 한 프레임의 작은 부분만이 전압차를 감소시키기 위해 필요하다. 데이터 구동 회로(30)는 0의 전압 데이터 신호를 실현하기 위해 하나 이상의 디지털 구동기를 포함할 수 있거나, 예를 들어 ±15V의 극단 전압값의 10% 또는 20%의 낮은 전압 데이터 신호를 실현하기 위해 하나 이상의 아날로그 구동기를 포함할 수 있다. 대안적으로, 하나 이상의 디지털 구동기는 낮은 전압 데이터 신호를 실현하기 위해 스위칭된 전압 공급을 수신할 수 있다.
따라서, 이미지 업데이트 시간-간격의 시작부에서, 모든 행 전극이 0의 전압에서 비선택 전압(예를 들어 +25V)으로 동시에 스위칭되는 프레임 이후에, 그리고, 이미지 업데이트 시간-간격의 종료부에서, 모든 행 전극이 비선택 전압(예를 들어 +25V)에서 0의 전압으로 동시에 스위칭되는 프레임 이후에, 매번 한 프레임의 작은 부분이 행 선택 펄스를 모든 짝수 행에 그리고 모든 홀수 행에 공급하기 위해, 짝수/홀수 행 내의 픽셀(11)에 데이터 신호를 공급하기 위해 사용되며, 이것은 픽셀(11) 양단의 전압이 0V가 되도록 한다.
도 5에서, 디스플레이 패널(50)의 일부는 개략적으로 도시된다. 각 저장 커패시터(13)가 이전 행과 연결되지 않고 이제 저장 라인(25)과 연결된다는 사실과는 별도로, 도 4에 도시된 부분에 대응한다. 게다가, 4개의 패러스틱 커패시터(14)는 개시된다. 각 패러스틱 커패시터(14)는 트랜지스터(12)의 드레인 게이트 교차점 커패시터를 나타낸다. 행의 구동은, 패러스틱 커패시터(14)를 통해, 픽셀(11) 상의 데이터 신호를 교란시킨다. 이 킥백 전압은 공통 전극(22)을 들어 올림으로써 종래 기술을 통해 DC 전압으로 보상된다.
그러나, 이미지 업데이트 시간-간격의 시작부에서, 모든 행 전극은 0의 전압에서 비선택 전압(예를 들어 +25V)으로 동시에 스위칭된다. 이들 전압 상승은 패러스틱 커패시터(14)를 통해 같은 행의 픽셀(11)로 전달되며 전술한 것처럼 공통 전극 상의 DC 전압에 의해 보상되지 않는 픽셀(11) 양단의 전압차를 초래한다. 이들 전압차는 이 행을 구동하기 전에 각 행의 픽셀(11) 양단에 존재하며 이 행을 구동함으로써 무효화된다. 제 1 행이 예를 들어 프레임에서 우선 구동되고 마지막 행이 예를 들어 이 프레임에서 마지막으로 구동되므로, 픽셀(11) 양단에 존재하는 전압차로부터 기인한, 그레디언트가 존재한다. 이들 전압차는 또한 킥백 전압으로 알려져 있다.
이미지 업데이트 시간-간격의 종료부에서, 모든 행 전극은 비선택 전압(예를 들어 +25V)에서 0의 전압으로 동시에 스위칭된다. 이미지 업데이트 시간-간격의 종료부에서 이들 전압 상승은, 이미지 업데이트 시간-간격의 시작부에서 전압 상승과 마찬가지로, 패러스틱 커패시터(14)를 통해 같은 행의 픽셀(11)로 전달되며 픽셀(11) 양단의 전압차를 초래한다. 이전 업데이트 시간-간격에 대개 바로 후속하지 않는 다음 업데이트 시간-간격으로 인해, 한편, 이들 전압차 또는 킥백 전압은, 픽셀(11)의 원치않는 스위칭의 경우, 그레디언트를 초래한다.
본 발명에 따른 이러한 그레디언트를 감소시키기 위해, 같은 행에서 전압-상승으로부터 기인한 픽셀(11) 양단의 전압차를 감소시키기 위한 수단이 도입된다. 이러한 경우, 상기 수단은 전압차의 감소를 위해 적어도 2개의 행의 픽셀(11)에 동시에 데이터 신호를 공급하기 위한 라인 구동 회로(40)와 데이터 구동 회로(30)를 포함한다. 이러한 경우, 모든 행은 데이터 신호를 동시에 수신할 수 있고 오직 한 프레임의 작은 부분만이 킥백 전압을 감소시키기 위해 필요하다. 다시, 데이터 구동 회로(30)는 0의 전압 데이터 신호를 실현하기 위해 하나 이상의 디지털 구동기를 포함할 수 있거나, 예를 들어 ±15V의 극단 전압값의 10% 또는 20%의 낮은 전압 데이터 신호를 실현하기 위해 하나 이상의 아날로그 구동기를 포함할 수 있다. 대안적으로, 상기 하나 이상의 디지털 구동기는 낮은 전압 데이터 신호를 실현하기 위해 스위칭된 전압 공급을 수신할 수 있다.
따라서, 이미지 업데이트 시간-간격의 시작부에서, 모든 행 전극이 0의 전압에서 비선택 전압(예를 들어 +25V)으로 동시에 스위칭되는 프레임 이후에, 그리고, 이미지 업데이트 시간-간격의 종료부에서, 모든 행 전극이 비선택 전압(예를 들어 +25V)에서 0의 전압으로 동시에 스위칭되는 프레임이후에, 매번 한 프레임의 작은 부분이 행 선택 펄스를 모든 행에 공급하기 위해, 데이터 신호를 행 안의 픽셀(11)로 공급하기 위해 사용되며, 이로써 픽셀(11) 양단의 전압이 0V가 된다. 물론, 저장 커패시터가 이전 또는 다음 행에 연결된 경우, 홀수 및 짝수 행은 다시 따로 취급되어야 한다.
더욱이, 본 발명에 따른, 이러한 그레디언트를 감소시키기 위해, 같은 행의 전압-상승으로부터 기인한 픽셀(11) 양단의 전압차를 감소시키기 위한 추가적인 수단이 도입된다. 이러한 경우, 이 추가적인 수단은 전압차의 감소를 위해 감소된 진폭에서 적어도 2개의 라인을 동시에 구동하기 위해 라인 구동 회로(40)를 포함한다. 이러한 경우, 킥백 전압은 감소된 라인 구동 전압으로 인해 감소된다. 이것은 데이터 구동 회로(30)로부터 유래한 데이터 신호가 비교적 작은 진폭을 갖는 한 가능하다. 라인 구동 회로(40)는 ±25V의 극단 전압값의 60% 또는 70%와 같은 더 낮은 전압 선택 신호를 실현하기 위해 하나 이상의 아날로그 구동기를 포함할 수 있다. 대안적으로, 하나 이상의 디지털 구동기는 더 낮은 전압 선택 신호를 실현하기 위해 스위칭된 전압 공급을 수신할 수 있다.
따라서, 한 프레임의 작은 부분은 행 선택 펄스를 모든 행에 공급하기 위해, 픽셀(11) 양단의 전압이 0V가 되도록 하는 행의 픽셀(11)에 데이터 신호를 공급하기 위해, 사용될 때마다, 행 선택 펄스는 (예를 들어 -25V가 아닌 -15V의) 감소된 진폭이며, 이것은 감소된 킥백 전압을 초래한다.
대안적으로 및/또는 게다가, 본 발명에 따라, 이러한 그레디언트를 감소시키기 위해, 같은 행에서 전압-상승으로 기인한 픽셀(11) 양단의 전압차를 감소시키기 위한 추가적인 수단이 도입된다. 이러한 경우, 이 추가적인 수단은 전압차의 감소를 위한 저장 라인(25)을 구동하기 위한 저장 라인 구동 회로를 포함한다. 이러한 경우, 픽셀(11)의 각 행마다, 저장 라인(25)이 존재하며, 대개 모든 저장 라인(25)이 서로 연결되며, 픽셀(11)의 행의 각 픽셀은 저장 커패시터(13)를 통해 이 저장 라인(25)으로 연결된다. 저장 라인 구동 회로는 전압 신호로 저장 라인(25)을 구동하며, 이것은 픽셀(11) 양단에 존재하는 킥백 전압을 감소시키기 위해 저장 커패시터(13)를 통해 픽셀(11)로 전달된다. 이 저장 라인 구동 회로는 예를 들어 ±15V의 데이터 신호의 극단 전압값의 10% 또는 20%와 같은 낮은 전압 저장 라인 신호를 실현하기 위해 하나 이상의 아날로그 구동기를 포함하거나 낮은 전압 저장 라인 신호 를 실현하기 위해 스위칭된 전압 공급을 수신하는 하나 이상의 디지털 구동기를 포함하는 데이터 구동 회로(30)(의 연장)에 의해 실현될 수 있다. 대안적으로, 저장 라인 구동 회로는 데이터 구동 회로(30)로부터 분리되고 제어기(20)에 의해 제어된 회로일 수 있다.
따라서, 이미지 업데이트 시간-간격의 시작부에서, 모든 행 전극이 0의 전압에서 비선택 전압(예를 들어 +25V)으로 동시에 스위칭된 프레임동안 또는 이후에, 그리고, 이미지 업데이트 시간-간격의 종료부에서, 모든 행 전극은 비선택 전압(예를 들어 +25V)에서 0의 전압으로 동시에 스위칭된 프레임 동안 또는 이후에, 매번 저장 라인(25)은 저장 라인 전압으로 구동되고 픽셀(11) 양단의 전압이 0V가 되도록 한다. 다시 말해, 저장 라인(25)은 픽셀 양단의 킥백 전압이 보상되는 방법으로 구동된다.
도 6에서, 게이트 전압(Vgate)과 킥백 전압(Vkickback)은 업데이트 시간-간격의 시작부에서 도시된다. 행 선택 펄스의 시작부에서(Vgate는 -25V가 됨), 픽셀(11) 양단에 존재하는 킥백 전압은 -2.5V가 된다(Vkickback은 -2.5V가 됨). 행 선택 펄스 중에 모든 행의 모든 픽셀(11)에 동시에 0의 전압의 데이터 신호를 공급함으로 인해, 이 킥백 전압은 행 선택 펄스동안 0이 된다(Vkickback은 0V가 됨). 행 선택 펄스 이후에, 행 비선택 펄스는 생성되고 게이트 전압은 +25V가 된다(Vgate는 +25V가 됨). 동시에 킥백 전압은 +5V가 되지만, 이것은 공통 전극(22)을 들어올림으로써 종래 기술을 통해 5V로 보상된다.
도 7에서, 게이트 전압(Vgate) 및 킥백 전압(Vkickback)은 업데이트 시간-간 격의 종료부에 도시된다. 비선택 펄스동안, 게이트 전압은 +25V이며(Vgate는 +25V임), 픽셀(11) 양단에 존재하는 킥백 전압은 +5V이다(Vkickback은 +5V임). 이 킥백 전압은 공통 전극(22)을 들어올림으로써 종래 기술에 의해 5V로 보상된다. 그러면 선택 펄스는 생성되고 게이트 전압은 -25V가 된다(Vgate는 -25V가 됨). 패러스틱 커패시터의 결과로서 픽셀 전압은 0V가 된다. 동시에, 공통 전극의 들어 올림이 완료되고, 저장 라인(25)이 +2.5V로 들어 올려지며(Vstorageline은 +2.5V가 됨) 그 결과 픽셀 전압은 2.5V가 된다. 행 선택 펄스동안 모든 행의 모든 픽셀(11)에 동시에 0의 전압의 데이터 신호를 공급함으로 인해, 픽셀은 행 선택 펄스동안 0V로 대전된다(Vkickback은 0V가 됨). 그러면 어드레스 지정은 게이트 전압과 저장 커패시터 라인 전압을 0V로 설정함으로써 종료한다. 이로써, 픽셀 전압 상의 두 가지 효과가 -2.5V와 +2.5V로 각각 야기되며, 이로써 서로 상쇄된다. 그러므로, 이 결과 픽셀 전압은 어드레스 지정 이후에 0V이다.
관행상, 저장 커패시터(13)는 픽셀(11)과 패러스틱 커패시터(14)의 용량보다 10 내지 100배 더 크다. 킥백 전압 진폭(swing)은 약 25V의 게이트 전압 진폭에 대해 약 2.5V이며, 약 50V의 게이트 전압 진폭에 대해 약 5V이다. 이것은 한 편으로 패러스틱 커패시터(14)와 패러스틱 커패시터(14) 및 저장 커패시터(13)의 합계, 그리고 다른 한편으로 픽셀(11)의 용량 간의 관계로부터 유도될 수 있다.
제어기(20)는 파형에 관한 정보를 저장하기 위한 룩업표와 같은 메모리(미도시)를 포함하고/하거나 이와 연결된다. 본 발명은 전기영동 디스플레이 패널에 제한되지 않지만 쌍안정 픽셀에 기초해 임의의 디스플레이 패널에 대해 사용될 수 있 다.
전술한 실시예는 본 발명을 한정하기보다는 설명하며, 당업자는 첨부된 청구항의 범위를 이탈하지 않고 많은 대안적인 실시예를 설계할 수 있음을 주목해야 한다. 이 청구항에서, 괄호 안의 임의의 참조 표시는 청구항을 한정하는 것으로 해석되지 않는다. "포함하다"라는 동사와 그 활용어의 사용은 요소의 존재 또는 청구항에 기술된 것 이외의 단계를 배제하지 않는다. 단수 요소는 복수 요소의 존재를 배제하지 않는다. 본 발명은 여러 분리된 요소를 포함하는 하드웨어에 의해, 그리고 적절하게 프로그래밍된 컴퓨터에 의해 구현될 수 있다. 여러 수단을 설명하는 디바이스 청구항에서, 이들 수단 중 여럿은 동일한 하드웨어 항목에 의해 구현될 수 있다. 특정 조치가 상호 다른 종속 청구항에 언급되었다는 사실만으로 이들 조치의 결합이 유리하게 사용될 수 없다는 것을 가리키는 것은 아니다.
본 발명은, 디스플레이 유닛, 디스플레이 유닛을 포함하는 디스플레이 디바이스, 디스플레이 유닛을 구동하기 위한 방법 및 디스플레이 유닛을 구동하기 위한 프로세서 프로그램 제품에 이용가능하다.

Claims (12)

  1. 디스플레이 유닛(1)으로서,
    - 커패시턴스(13,14)를 통해 미리 한정된 라인으로 연결된 쌍안정 픽셀(11)을 구비한 디스플레이 패널(50); 및
    - 미리 한정된 라인 상의 전압-상승(jump)으로 발생한 픽셀(11) 양단의 전압차를 감소시키기 위한 수단(30,40)을 포함하는, 디스플레이 유닛.
  2. 제 1항에 있어서, 상기 픽셀(11)은 스위칭 소자(12)를 통해 미리 한정된 라인과 이웃하는 라인으로 연결되며, 상기 커패시턴스(13)는 저장 커패시터를 포함하는, 디스플레이 유닛.
  3. 제 2항에 있어서, 상기 수단(30,40)은 전압차를 감소시키기 위해 적어도 2개의 이웃하지 않는 라인 내에 픽셀에 동시에 데이터 신호를 공급하기 위한 라인 구동 회로(40) 및 데이터 구동 회로(30)를 포함하는, 디스플레이 유닛.
  4. 제 1항에 있어서, 상기 픽셀(11)은 스위칭 소자(12)와 연결되며 커패시턴스(14)는 스위칭 소자(12)의 패러스틱 커패시터를 포함하는, 디스플레이 유닛.
  5. 제 4항에 있어서, 상기 수단(30,40)은 전압차를 감소시키기 위해 적어도 2개 의 라인 내의 픽셀에 동시에 데이터 신호를 공급하기 위한 라인 구동 회로(40)와 데이터 구동 회로(30)를 포함하는, 디스플레이 유닛.
  6. 제 4항에 있어서, 상기 수단(30,40)은 전압차를 감소시키기 위해 감소된 진폭에서 적어도 2개의 라인을 동시에 구동하기 위한 라인 구동 회로(40)를 포함하는, 디스플레이 유닛.
  7. 제 4항에 있어서, 상기 미리 한정된 라인은 저장 커패시터(13)를 통해 픽셀(11)에 연결된 저장 라인(25)이며, 상기 수단은 전압차를 감소시키기 위한 저장 라인(25)을 구동하기 위해 저장 라인 구동 회로를 포함하는, 디스플레이 유닛.
  8. 제 1항에 있어서, 상기 전압차는 이미지 업데이트 시간-간격의 시작 및/또는 종료 지점에서 감소되는, 디스플레이 유닛.
  9. 제 1항에 있어서, 제어기(20)를 더 포함하며, 상기 제어기는
    - 쉐이킹 데이터 펄스(Sh1,Sh2);
    - 하나 이상의 리셋 데이터 펄스(R); 및
    - 하나 이상의 구동 데이터 펄스(Dr)
    를 픽셀(11)에 제공하기 위해 적응되는, 디스플레이 유닛.
  10. 제 1항에 따른 디스플레이 유닛(1)을 포함하고 디스플레이될 정보를 저장하기 위한 저장 매체를 더 포함하는, 디스플레이 디바이스.
  11. 커패시턴스(13,14)를 통해 미리 한정된 라인에 연결된 쌍안정 픽셀(11)을 구비한 디스플레이 패널(50)을 포함하는 디스플레이 유닛(1)의 구동 방법으로서, 상기 미리 한정된 라인 상의 전압-상승으로 기인한 픽셀(11) 양단의 전압차를 감소시키는 단계를 포함하는, 디스플레이 유닛의 구동 방법.
  12. 커패시턴스(13,14)를 통해 미리 한정된 라인과 연결된 쌍안정 픽셀(11)을 구비한 디스플레이 패널(50)을 포함하는 디스플레이 유닛(1)을 구동하기 위한 프로세서 프로그램 제품으로서, 미리 한정된 라인 상의 전압-상승으로 기인한 픽셀(11) 양단의 전압차를 감소시키는 기능을 포함하는, 디스플레이 유닛을 구동하기 위한 프로세서 프로그램 제품.
KR1020067016516A 2004-02-19 2005-02-15 디스플레이 유닛 KR20070004628A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP04100662 2004-02-19
EP04100662.8 2004-02-19

Publications (1)

Publication Number Publication Date
KR20070004628A true KR20070004628A (ko) 2007-01-09

Family

ID=34896091

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020067016516A KR20070004628A (ko) 2004-02-19 2005-02-15 디스플레이 유닛

Country Status (7)

Country Link
US (1) US20080150928A1 (ko)
EP (1) EP1719104A1 (ko)
JP (1) JP2007523375A (ko)
KR (1) KR20070004628A (ko)
CN (1) CN1922647A (ko)
TW (1) TW200537427A (ko)
WO (1) WO2005083667A1 (ko)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4483639B2 (ja) * 2005-03-18 2010-06-16 セイコーエプソン株式会社 電気泳動表示装置とその駆動方法
TWI315494B (en) 2006-06-06 2009-10-01 Silicon Motion Inc Memory module with display functions and display unit thereof
TWI431386B (zh) * 2007-05-01 2014-03-21 Prime View Int Co Ltd 電子墨水顯示面板
KR101487738B1 (ko) * 2007-07-13 2015-01-29 삼성디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
JP2010139851A (ja) * 2008-12-12 2010-06-24 Bridgestone Corp 情報表示用パネルの駆動方法
CN101894523B (zh) * 2009-05-20 2014-07-02 元太科技工业股份有限公司 双稳态显示器驱动方法
TW201126491A (en) * 2010-01-19 2011-08-01 Chi Mei El Corp Using the same thereof pixel structure, display panel, display and driving method thereof
CN102222456B (zh) 2010-04-16 2013-05-29 北京京东方光电科技有限公司 公共电极驱动方法和电路以及液晶显示器
KR20120076060A (ko) * 2010-12-29 2012-07-09 삼성모바일디스플레이주식회사 전기영동 표시 장치 및 그 구동 방법
JP2013044891A (ja) * 2011-08-23 2013-03-04 Sony Corp 表示装置及び電子機器
US9721495B2 (en) * 2013-02-27 2017-08-01 E Ink Corporation Methods for driving electro-optic displays
WO2015023804A1 (en) 2013-08-13 2015-02-19 Polyera Corporation Optimization of electronic display areas
CN105793781B (zh) 2013-08-27 2019-11-05 飞利斯有限公司 具有可挠曲电子构件的可附接装置
WO2015031426A1 (en) 2013-08-27 2015-03-05 Polyera Corporation Flexible display and detection of flex state
WO2015038684A1 (en) 2013-09-10 2015-03-19 Polyera Corporation Attachable article with signaling, split display and messaging features
WO2015100333A1 (en) 2013-12-24 2015-07-02 Polyera Corporation Support structures for an attachable, two-dimensional flexible electronic device
WO2015100396A1 (en) 2013-12-24 2015-07-02 Polyera Corporation Support structures for a flexible electronic component
WO2015100224A1 (en) 2013-12-24 2015-07-02 Polyera Corporation Flexible electronic display with user interface based on sensed movements
EP3087560B9 (en) 2013-12-24 2021-08-11 Flexterra, Inc. Support structures for a flexible electronic component
US20150227245A1 (en) 2014-02-10 2015-08-13 Polyera Corporation Attachable Device with Flexible Electronic Display Orientation Detection
TWI692272B (zh) 2014-05-28 2020-04-21 美商飛利斯有限公司 在多數表面上具有可撓性電子組件之裝置
JP5892271B2 (ja) * 2015-01-30 2016-03-23 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、電気泳動表示装置、電子機器
WO2016138356A1 (en) 2015-02-26 2016-09-01 Polyera Corporation Attachable device having a flexible electronic component
CN107293242B (zh) * 2017-08-11 2021-01-22 京东方科技集团股份有限公司 液晶显示装置的测试方法、制作及其控制方法、装置
CN114787902A (zh) * 2020-09-29 2022-07-22 京东方科技集团股份有限公司 电子墨水屏的控制方法、显示控制装置和电子墨水显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2568659B2 (ja) * 1988-12-12 1997-01-08 松下電器産業株式会社 表示装置の駆動方法
JP2806098B2 (ja) * 1991-10-09 1998-09-30 松下電器産業株式会社 表示装置の駆動方法
KR100272723B1 (ko) * 1996-06-06 2000-11-15 니시무로 타이죠 평면표시장치
US6486864B1 (en) * 1999-03-10 2002-11-26 Sharp Kabushiki Kaisha Liquid crystal display device, and method for driving the same
US6531997B1 (en) * 1999-04-30 2003-03-11 E Ink Corporation Methods for addressing electrophoretic displays
US7012600B2 (en) * 1999-04-30 2006-03-14 E Ink Corporation Methods for driving bistable electro-optic displays, and apparatus for use therein
NL1014131C2 (nl) * 2000-01-20 2001-07-23 Inalfa Ind Bv Inrichting voor het meten van de positie van een over een vaste baan heen en weer beweegbaar voorwerp.
US6762744B2 (en) * 2000-06-22 2004-07-13 Seiko Epson Corporation Method and circuit for driving electrophoretic display, electrophoretic display and electronic device using same
US7126577B2 (en) * 2002-03-15 2006-10-24 Koninklijke Philips Electronics N.V. Electrophoretic active matrix display device

Also Published As

Publication number Publication date
US20080150928A1 (en) 2008-06-26
JP2007523375A (ja) 2007-08-16
WO2005083667A1 (en) 2005-09-09
EP1719104A1 (en) 2006-11-08
CN1922647A (zh) 2007-02-28
TW200537427A (en) 2005-11-16

Similar Documents

Publication Publication Date Title
KR20070004628A (ko) 디스플레이 유닛
US7786974B2 (en) Driving a bi-stable matrix display device
EP1774504B1 (en) Improved scrolling function in an electrophoretic display device
US7876305B2 (en) Electrophoretic display device and driving method therefor
US8300006B2 (en) Electrophoretic display unit
US20080094314A1 (en) Display Unit
US20080278472A1 (en) Display Unit
KR20070003975A (ko) 감소된 크로스 토크를 가진 전기 영동 디스플레이
US20060077190A1 (en) Driving an electrophoretic display
US20060050050A1 (en) Driving a bi-stable matrix display device
US20070120813A1 (en) Electronphoretic display unit and associated driving method
US20070008278A1 (en) Electrophoretic display unit
US20060170647A1 (en) Electrophoretic display unit
US20060262082A1 (en) Electrophoretic display unit
KR20060029180A (ko) 전기 영동 디스플레이 유닛
WO2004107305A1 (en) Electrophoretic display unit
KR20060012655A (ko) 전기영동 디스플레이 유닛

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid