KR20060073329A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20060073329A
KR20060073329A KR1020040112479A KR20040112479A KR20060073329A KR 20060073329 A KR20060073329 A KR 20060073329A KR 1020040112479 A KR1020040112479 A KR 1020040112479A KR 20040112479 A KR20040112479 A KR 20040112479A KR 20060073329 A KR20060073329 A KR 20060073329A
Authority
KR
South Korea
Prior art keywords
electrode
panel
plasma display
region
address
Prior art date
Application number
KR1020040112479A
Other languages
English (en)
Other versions
KR100692033B1 (ko
Inventor
김준희
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020040112479A priority Critical patent/KR100692033B1/ko
Publication of KR20060073329A publication Critical patent/KR20060073329A/ko
Application granted granted Critical
Publication of KR100692033B1 publication Critical patent/KR100692033B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/54Means for exhausting the gas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 후면 패널의 어드레스 전극을 개선한 플라즈마 디스플레이 패널에 관한 것이다.
이러한 본 발명에 따른 플라즈마 디스플레이 패널은 전면 글라스에 스캔 전극 및 서스테인 전극이 배열된 전면 패널과 스캔 전극 및 서스테인 전극과 교차되어 형성된 어드레스 전극이 후면 글라스에 배열된 후면 패널 및 전면 패널과 후면 패널 사이에 방전셀을 구획하기 위한 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서, 어드레스 전극은 제 1폭을 유지하여 후면 글라스에 배열되고, 스캔 전극과 교차되는 지점의 어드레스 전극의 제 2폭은 후면 패널의 소정영역에서 어드레스 전극의 제 1폭보다 더 넓은 것을 특징으로 한다.
따라서, 본 발명은 후면 패널 유효면의 상측영역, 하측영역, 좌측영역, 우측영역이 서로 교차되어 만나는 코너부의 전극구조를 스캔 전극과 어드레스 전극이 교차하는 지점에서 어드레스 전극의 폭을 넓힘으로써 어드레스 방전 시 발생하는 지터링 현상을 방지하여 플라즈마 디스플레이 패널의 신뢰성이 향상되는 효과가 있다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도.
도 2는 종래 플라즈마 디스플레이 패널의 전극구조를 나타낸 도.
도 3은 종래 플라즈마 디스플레이 패널의 어드레스 방전 시 나타나는 방전 광파형을 나타낸 도.
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 전극구조를 나타낸 도.
도 5는 본 발명에 따른 플라즈마 디스플레이 패널의 어드레스 방전 시 나타나는 방전 광파형을 나타낸 도.
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 더욱 자세하게는 어드레스 전극을 개선한 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로, 플라즈마 디스플레이 패널은 전면 패널과 후면 패널 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온과 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가 스는 진공자외선(Vacuum Ultraviolet Rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시장치로서 각광받고 있다.
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도이다.
도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 전면 글라스(101)에 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면 패널(100) 및 배면을 이루는 후면 글라스(111) 상에 전술한 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극(113)이 배열된 후면 패널(110)이 일정거리를 사이에 두고 평행하게 결합된다.
전면 패널(100)은 하나의 방전셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(102) 및 서스테인 전극(103), 즉 투명한 물질로 형성된 투명전극(a)과 금속 재질로 제작된 버스전극(b)으로 구비된 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 포함된다. 스캔 전극(102) 및 서스테인 전극(103)은 방전 전류를 제한하며 전극 쌍 간을 절연시켜주는 유전체 층(104)에 의해 덮혀지고, 상부 유전체층(104) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(105)이 형성된다.
후면 패널(110)은 복수 개의 방전 공간 즉, 방전셀을 형성시키기 위한 스트라이프 타입의 격벽(112)이 평행을 유지하여 배열된다. 또한, 어드레스 방전을 수행하여 진공자외선을 발생시키는 다수의 어드레스 전극(113)이 격벽(112)에 대해 평행하게 배치된다. 후면 패널(110)의 상측면에는 어드레스 방전시 화상표시를 위 한 가시광선을 방출하는 R, G, B 형광체(114)가 도포된다. 어드레스 전극(113)과 형광체(114) 사이에는 어드레스 전극(113)을 보호하기 위한 하부 유전체층(115)이 형성된다.
이와 같은 구조를 가지는 플라즈마 디스플레이 패널은 전면 패널과 후면 패널이 프릿 글라스와 같은 실링재에 의해 실링되고, 플라즈마 디스플레이 패널 내부에는 플라즈마 방전 시 방전효율을 높이기 위하여 헬륨(He), 네온(Ne), 크세논(Xe) 등과 같은 불활성 가스가 주입된다.
한편, 플라즈마 디스플레이 패널에 불활성 가스가 주입되는 과정은 먼저, 플라즈마 디스플레이 패널의 전면 패널이나 후면 패널에 배기홀을 형성하여 내부에 존재하는 불순 가스를 강제적으로 배기하고, 일정한 진공도를 갖춘 상태에서 상술한 불활성 가스를 주입한다.
이 때, 플라즈마 디스플레이 패널 내부에 존재하는 불순물 가스나 공기가 충분히 배기되지 않은 상태에서 불활성 가스를 주입하게 되면 H2O, H2, O2, CO, CO2 등과 같은 불순물 가스가 다량으로 존재하게 되어, 플라즈마 디스플레이 패널 구동 시 방전개시를 위한 방전개시 전압특성, 구동 전압 특성, 휘도 특성에 악영향을 준다.
이와 같은 종래 플라즈마 디스플레이 패널에서의 전극구조를 살펴보면 다음 도 2와 같다.
도 2는 종래 플라즈마 디스플레이 패널의 전극구조를 나타낸 도이다.
도 2에 도시된 바와 같이, 종래 플라즈마 디스플레이 패널의 전극구조는 사각형상의 패널 한쪽 측면에 어드레스 전극(X전극)이 X1로부터 Xm까지 순차적으로 배열되고, 패널의 어드레스 전극이 형성되어 있는 측면과 이어진 다른 면에는 스캔 전극(Y전극)이 Y1로부터 Yn까지 순차적으로 배열되고, 패널(20)의 스캔 전극이 형성되어 있는 면과 마주보는 면에는 서스테인 전극(Z전극)이 Z1로부터 Zn까지 순차적으로 배열된다.
이와 같이 배열되는 플라즈마 디스플레이 패널에서의 스캔 전극, 서스테인 전극 및 어드레스 전극은 같은 전극 폭을 가지고 형성된다.
종래 플라즈마 디스플레이 패널에 형성되는 전극의 폭을 살펴보면 대체적으로 전극의 폭은 80㎛이상 90㎛이하 정도로 얇은데, 이러한 경우에 패널의 구동 시 어드레스 기간의 방전시간이 늘어나는 지터링(Jittering) 현상으로 인한 셀의 오방전이 발생하게 된다. 이러한 플라즈마 디스플레이 패널의 지터링 현상을 살펴보면 다음과 같다.
도 3은 종래 플라즈마 디스플레이 패널의 어드레스 방전 시 나타나는 방전 광파형을 나타낸 도이다.
도 3을 살펴보면, 플라즈마 디스플레이 패널의 방전 지터값의 증가로 어드레스 방전이 지연된 것을 나타낸 것이다. 이러한 방전 지연 현상은 리셋기간에 어드레스 전극과 스캔 전극에 쌓이는 벽전하량이 달라서 일어나는 현상이다. 여기서 리셋 기간이란, 패널의 구동 시 모든 셀들을 초기화 시키는 기간을 말하며, 리셋기간 초기에는 모든 스캔 전극들에 상승 램프파형이 동시에 공급된다. 이와 동시에 서스테인 전극과 어드레스 전극에는 0V가 공급된다. 상승 램프파형에 의해 전화면의 셀들 내에서 스캔 전극과 어드레스 전극 사이와 스캔 전극과 서스테인 전극 사이에는 빛이 거의 발생되지 않는 약한 암방전(Dark discharge)이 일어난다. 이러한 암방전에 의해 어드레스 전극과 서스테인 전극상에는 정극성(+)의 벽전하가 쌓이게 되며, 스캔 전극상에는 부극성(-)의 벽전하가 쌓이게 된다.
전술한 바와 같이 어드레스 전극에 쌓이는 정극성(+)의 벽전하와 스캔 전극상에 쌓이는 부극성(-)의 벽전하량이 달라서 방전이 지연되는 지터링 현상이 나타나게 된다.
특히 이러한 지터링 현상은 플라즈마 디스플레이 패널의 코너부나 배기홀이 형성된 배기홀 주변부에 더욱 잘 나타난다. 이는 전술한 바와 같이 플라즈마 디스플레이 패널의 불순 가스 배기가 잘 되지 않기 때문이다.
따라서 본 발명은 후면 패널의 어드레스 전극을 개선하여 어드레스 방전 시 일어나는 지터링(Jittering) 현상을 방지하기 위한 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상술한 목적을 달성하기 위한 본 발명의 플라즈마 디스플레이 패널은 전면 글라스에 스캔 전극 및 서스테인 전극이 배열된 전면 패널과 스캔 전극 및 서스테인 전극과 교차되어 형성된 어드레스 전극이 후면 글라스에 배열된 후면 패널 및 전면 패널과 후면 패널 사이에 방전셀을 구획하기 위한 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서, 어드레스 전극은 제 1폭을 유지하여 후면 글라스에 배열되고, 스캔 전극과 교차되는 지점의 어드레스 전극의 제 2폭은 후면 패널의 소정영역에서 어드레스 전극의 제 1폭보다 더 넓은 것을 특징으로 한다.
어드레스 전극의 제 1폭은 80㎛이상 90㎛이하인 것을 특징으로 한다.
스캔 전극과 교차되는 지점의 어드레스 전극의 제 2폭은 110㎛이상 200㎛이하인 것을 특징으로 한다.
후면 패널의 소정영역은 패널의 유효면 상측영역, 하측영역, 좌측영역, 우측영역 중 적어도 어느 하나의 영역인 것을 특징으로 한다.
후면 패널의 소정영역은 패널의 유효면 상측영역, 하측영역, 좌측영역, 우측영역이 서로 교차되어 만나는 코너부 영역인 것을 특징으로 한다.
코너부 영역은 배기 및 불활성 가스를 주입하기 위한 배기홀을 포함하는 것을 특징으로 한다.
상측영역 및 하측영역은 후면 패널의 최외각 유효 표시 영역으로부터 맞은편 최외각 유효 표시 영역까지의 수직 길이에 대해 10%이상 20%이하의 범위에 해당하는 수직 길이를 포함하는 영역인 것을 특징으로 한다.
좌측영역 및 우측영역은 후면 패널의 최외각 유효 표시 영역으로부터 맞은편 최외각 유효 표시 영역까지의 수평 길이에 대해 10%이상 20%이하의 범위에 해당하는 수평 길이를 포함하는 영역인 것을 특징으로 한다.
이하에서는 첨부된 도면을 참고로 하여 본 발명의 바람직한 실시예를 보다 상세히 설명하기로 한다.
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 전극구조를 나타낸 도이다.
도 4를 살펴보기 전에, 본 발명에 따른 플라즈마 디스플레이 패널은 스캔 전극 및 서스테인 전극이 배열된 전면 패널과 스캔 전극 및 서스테인 전극과 교차되어 형성된 어드레스 전극이 배열된 후면 패널 및 전면 패널과 후면 패널 사이에 방전셀을 구획하기 위한 격벽을 포함하여 실링된다.
도 4에 도시된 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 전극구조에서 어드레스 전극은 제 1폭을 유지하며 배열되어 있으며 스캔 전극과 교차되는 지점에서의 어드레스 전극은 제 1폭보다 넓은 제 2폭을 갖는다. 즉, Xa어드레스 전극이 Za와 Zb의 서스테인 전극과 교차하는 지점에 비하여 Ya와 Yb 스캔 전극과 교차하는 지점에서의 전극의 폭이 넓은 것을 알 수 있다. 이 때 본 발명에 따른 플라즈마 디스플레이 패널의 어드레스 전극의 제 1폭 예를 들어, Xa 및 Xb 어드레스 전극과 Za, Zb 서스테인 전극과 교차하는 부분의 전극의 폭은 80㎛이상 90㎛이하이고 어드레스 전극의 제 2폭, 예를 들어 Xa 어드레스 전극과 Ya, Yb 스캔 전극과 교차하는 부분의 전극의 폭은 110㎛이상 200㎛이하이다.
또한 본 발명에 따른 플라즈마 디스플레이 패널의 전극구조는 도 4에 도시된 바와 같이, 패널 유효면의 모든 부분에 형성되는 것이 아니라, 지터링 현상이 많이 일어나는 패널의 상측영역, 하측영역, 좌측영역, 우측영역이 서로 교차되어 만나는 코너부 영역에 형성된다. 이와 같은 상측영역, 하측 영역, 좌측영역, 우측영역 중 어느 하나의 코너부 영역은 배기 및 불활성 가스를 주입하기 위한 배기홀을 포함하게 되는데 배기홀 주변부는 불순 가스가 많이 형성되어 있어 지터링 현상이 더욱 잘 나타난다.
이에 따라 패널의 상측영역 및 하측영역에 본 발명에 따른 전극구조가 형성되는 범위는 후면 패널의 최외각 유효 표시영역으로부터 맞은편 최외각 표시 영역까지의 수직 길이에 대해 10%이상 20%이하의 범위이고, 패널의 좌측영역 및 우측영역에 본 발명에 따른 전극구조가 형성되는 범위는 후면 패널의 최외각 유효 표시영역으로부터 맞은편 최외각 표시 영역까지의 수평 길이에 대해 10%이상 20%이하의 범위이다.
이와 같이 어드레스 전극의 폭을 스캔 전극과 교차하는 지점에서 넓히게 되면 종래 플라즈마 디스플레이 패널의 상측영역, 하측영역, 좌측영역, 우측영역이 서로 교차되어 만나는 코너부 영역에 어드레스 방전 시 발생하는 방전지연현상 즉, 지터링 현상을 방지할 수 있다.
도 5는 본 발명에 따른 플라즈마 디스플레이 패널의 어드레스 방전 시 나타나는 방전 광파형을 나타낸 도이다.
도 5를 살펴보면, 도 3에 도시된 것과는 달리 플라즈마 디스플레이 패널의 방전 지연없이 어드레스 방전이 일어남을 알 수 있다. 이러한 현상은 도 4에 도시된 바와 같이 어드레스 전극이 스캔 전극과의 교차지점에서 어드레스 전극의 폭을 넓혀줌으로써 플라즈마 디스플레이 패널 구동 시 리셋 기간에 일어나는 암방전에 의해 어드레스 전극과 서스테인 전극상에 쌓이는 정극성(+) 벽전하와 스캔 전극상에 쌓이는 부극성(-) 벽전하의 양이 동등해졌기 때문이다.
이와 같이 플라즈마 디스플레이 패널의 후면 패널 유효면의 상측영역, 하측영역, 좌측영역, 우측영역이 서로 교차되어 만나는 코너부의 전극구조를 스캔 전극과 어드레스 전극이 교차하는 지점에서 어드레스 전극의 폭을 넓힘으로써 플라즈마 디스플레이 패널의 어드레스 방전 시 발생하는 방전지연현상 즉 지터링 현상을 방지하여 플라즈마 디스플레이 패널의 신뢰성이 향상된다.
상술한 바와 같이, 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
상술한 바와 같이, 본 발명은 플라즈마 디스플레이 패널의 후면 패널 유효면의 상측영역, 하측영역, 좌측영역, 우측영역이 서로 교차되어 만나는 코너부의 전극구조를 스캔 전극과 어드레스 전극이 교차하는 지점에서 어드레스 전극의 폭을 넓힘으로써 어드레스 방전 시 발생하는 지터링 현상을 방지하여 플라즈마 디스플레이 패널의 신뢰성이 향상되는 효과가 있다.

Claims (8)

  1. 전면 글라스에 스캔 전극 및 서스테인 전극이 배열된 전면 패널, 상기 스캔 전극 및 서스테인 전극과 교차되어 형성된 어드레스 전극이 후면 글라스에 배열된 후면 패널, 상기 전면 패널과 후면 패널 사이에 방전셀을 구획하기 위한 격벽을 포함하는 플라즈마 디스플레이 패널에 있어서,
    상기 어드레스 전극은 제 1폭을 유지하여 상기 후면 글라스에 배열되고,
    상기 스캔 전극과 교차되는 지점의 상기 어드레스 전극의 제 2폭은 상기 후면 패널의 소정영역에서 상기 어드레스 전극의 제 1폭보다 더 넓은 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1항에 있어서,
    상기 어드레스 전극의 제 1폭은 80㎛이상 90㎛이하인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1항에 있어서,
    상기 스캔 전극과 교차되는 지점의 상기 어드레스 전극의 제 2폭은 110㎛이상 200㎛이하인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1항에 있어서,
    상기 후면 패널의 소정영역은 상기 패널의 유효면 상측영역, 하측영역, 좌측영역, 우측영역 중 적어도 어느 하나의 영역인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 4항에 있어서,
    상기 후면 패널의 소정영역은 상기 패널의 유효면 상측영역, 하측영역, 좌측영역, 우측영역이 서로 교차되어 만나는 코너부 영역인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 5항에 있어서,
    상기 코너부 영역은 배기 및 불활성 가스를 주입하기 위한 배기홀을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 4항 또는 제 5항에 있어서,
    상기 상측영역 및 상기 하측영역은 상기 후면 패널의 최외각 유효 표시영역으로부터 맞은편 최외각 유효 표시영역까지의 수직 길이에 대해 10%이상 20%이하의 범위에 해당하는 수직 길이를 포함하는 영역인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 4항 또는 제 5항에 있어서,
    상기 좌측영역 및 상기 우측영역은 상기 후면 패널의 최외각 유효 표시영역으로부터 맞은편 최외각 유효 표시영역까지의 수평 길이에 대해 10% 이상 20%이하의 범위에 해당하는 수평 길이를 포함하는 영역인 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020040112479A 2004-12-24 2004-12-24 플라즈마 디스플레이 패널 KR100692033B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040112479A KR100692033B1 (ko) 2004-12-24 2004-12-24 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040112479A KR100692033B1 (ko) 2004-12-24 2004-12-24 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060073329A true KR20060073329A (ko) 2006-06-28
KR100692033B1 KR100692033B1 (ko) 2007-03-09

Family

ID=37166437

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040112479A KR100692033B1 (ko) 2004-12-24 2004-12-24 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100692033B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100768227B1 (ko) * 2006-04-14 2007-10-18 삼성에스디아이 주식회사 플라즈마 디스플레이 장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3818715B2 (ja) 1997-01-16 2006-09-06 株式会社日立製作所 表示用放電管
JP3560481B2 (ja) 1998-09-22 2004-09-02 日本電気株式会社 Ac型プラズマディスプレイパネル
JP3898866B2 (ja) 2000-02-09 2007-03-28 パイオニア株式会社 プラズマディスプレイパネル
KR100346383B1 (ko) * 2000-09-08 2002-08-01 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
JP2002343257A (ja) * 2001-05-18 2002-11-29 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの電極構造
KR100508241B1 (ko) * 2003-03-26 2005-08-17 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 제조방법
KR100528926B1 (ko) * 2003-09-25 2005-11-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100768227B1 (ko) * 2006-04-14 2007-10-18 삼성에스디아이 주식회사 플라즈마 디스플레이 장치

Also Published As

Publication number Publication date
KR100692033B1 (ko) 2007-03-09

Similar Documents

Publication Publication Date Title
KR100269432B1 (ko) 3전극 대면 방전 플라즈마 디스플레이 패널
KR100692033B1 (ko) 플라즈마 디스플레이 패널
EP1701373A2 (en) Plasma Display Panel (PDP)
KR100670297B1 (ko) 플라즈마 디스플레이 패널
KR100609512B1 (ko) 플라즈마 디스플레이 패널의 에이징 방법
US20090015517A1 (en) Plasma display panel
KR100366941B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100736582B1 (ko) 플라즈마 디스플레이 패널
KR100705829B1 (ko) 플라즈마 표시 패널
KR100649230B1 (ko) 플라즈마 디스플레이 패널
KR100581932B1 (ko) 플라즈마 디스플레이 패널
KR100615251B1 (ko) 플라즈마 디스플레이 패널
KR100708733B1 (ko) 플라즈마 디스플레이 패널
KR100581931B1 (ko) 플라즈마 디스플레이 패널
KR100615316B1 (ko) 플라즈마 디스플레이 패널
KR100581938B1 (ko) 플라즈마 디스플레이 패널
KR100647650B1 (ko) 플라즈마 디스플레이 패널
KR100726937B1 (ko) 플라즈마 디스플레이 패널
KR100616681B1 (ko) 플라즈마 디스플레이 패널
KR100719545B1 (ko) 플라즈마 디스플레이 패널
KR100649234B1 (ko) 플라즈마 디스플레이 패널
KR100692828B1 (ko) 플라즈마 디스플레이 패널
KR100370491B1 (ko) 고주파 플라즈마 디스플레이 패널의 구동방법
KR100600891B1 (ko) 플라즈마 디스플레이 패널
KR20070054522A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101223

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee