KR100736582B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100736582B1
KR100736582B1 KR1020050081038A KR20050081038A KR100736582B1 KR 100736582 B1 KR100736582 B1 KR 100736582B1 KR 1020050081038 A KR1020050081038 A KR 1020050081038A KR 20050081038 A KR20050081038 A KR 20050081038A KR 100736582 B1 KR100736582 B1 KR 100736582B1
Authority
KR
South Korea
Prior art keywords
partition wall
horizontal partition
display panel
plasma display
electrode
Prior art date
Application number
KR1020050081038A
Other languages
English (en)
Other versions
KR20070025190A (ko
Inventor
양종문
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050081038A priority Critical patent/KR100736582B1/ko
Publication of KR20070025190A publication Critical patent/KR20070025190A/ko
Application granted granted Critical
Publication of KR100736582B1 publication Critical patent/KR100736582B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/16AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided inside or on the side face of the spacers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2942Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge with special waveforms to increase luminous efficiency
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/326Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel)에 관한 것으로, 듀얼스캔 방식으로 구동되는 플라즈마 디스플레이 패널의 전극 형성시 마주보는 제 1 어드레스 전극과 제 2 어드레스 전극을 가로 격벽 내부에 형성함으로써 전극 손상을 방지하고자 하는 것이다. 이러한 본 발명의 플라즈마 디스플레이 패널은 복수의 가로 격벽 및 가로 격벽과 교차하여 복수의 방전셀을 형성하는 복수의 세로 격벽과, 세로 격벽의 진행 방향으로 상/하 분할된 제 1 어드레스 전극 및 제 2 어드레스 전극을 포함하며, 제 1 어드레스 전극과 제 2 어드레스 전극은 마주보는 변 단부가 가로 격벽 내부에 형성된 것을 특징으로 한다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 도시한 도.
도 2는 일반적인 플라즈마 디스플레이 패널의 구동방법에 따른 프레임 구성도.
도 3은 싱글스캔 방식으로 구동되는 플라즈마 디스플레이 패널을 간략히 나타낸 도.
도 4는 본 발명의 일실시예에 따른 듀얼스캔 방식으로 구동되는 플라즈마 디스플레이 패널의 전극 구조를 나타낸 도.
도 5는 본 발명의 다른 실시예에 따른 듀얼스캔 방식으로 구동되는 플라즈마 디스플레이 패널의 전극 구조를 나타낸 도.
도 6은 도 5의 A-A선 단면도이다.
<도면의 주요 부분에 대한 부호의 설명>
50 : 제 1 어드레스 전극 52, 55 : 제 1 가로 격벽
53 : 제 1 세로 격벽 60 : 제 2 어드레스 전극
62, 65 : 제 2 가로 격벽 63 : 제 2 세로 격벽
75, 85 : 배기 채널
본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel)에 관한 것으로, 보다 상세하게는 듀얼스캔 방식으로 구동되는 플라즈마 디스플레이 패널의 전극 구조를 개선한 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 전면 패널과 후면 패널 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시장치로서 각광받고 있다.
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도이다.
도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 전면 글라스(101)에 스캔 전극(102)과 서스테인 전극(103)이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면 패널(100) 및 배면을 이루는 후면 글라스(111) 상에 전술한 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극(113)이 배열된 후면 패널(110)이 일정거리를 사이에 두고 평행하게 결합된다.
전면 패널(100)은 하나의 방전셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(102) 및 서스테인 전극(103), 즉 투명한 ITO 물질로 형성된 투명 전극(a)과 금속재질로 제작된 버스 전극(b)으로 구비된 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 포함된다. 스캔 전극(102) 및 서스테인 전극(103)은 방전 전류를 제한하며 전극 쌍 간을 절연시켜주는 하나 이상의 상부 유전체층(104)에 의해 덮혀지고, 상부 유전체층(104) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(105)이 형성된다.
후면 패널(110)은 복수개의 방전 공간 즉, 방전셀을 형성시키기 위한 스트라이프 타입(또는 웰 타입)의 격벽(112)이 평행을 유지하여 배열된다. 또한, 어드레스 방전을 수행하여 진공자외선을 발생시키는 다수의 어드레스 전극(113)이 격벽(112)에 대해 평행하게 배치된다. 후면 패널(110)의 상측면에는 어드레스 방전시 화상표시를 위한 가시광선을 방출하는 R, G, B 형광체(114)가 도포된다. 어드레스 전극(113)과 형광체(114) 사이에는 어드레스 전극(113)을 보호하기 위한 하부 유전체층(115)이 형성된다.
도 2는 일반적인 플라즈마 디스플레이 패널의 구동 방법에 따른 프레임 구성도이다.
도 2를 참조하면, 이러한 3전극 교류 면방전형 플라즈마 디스플레이 패널은 화상의 계조(Gray Level)를 구현하기 위하여 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 구동하고 있다. 265 계조로 화상을 표시하고자 하는 경우에 1/60초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드로 나누어진다. 8개의 서브필드들 각각은 다시 방전을 균일하게 일으키기 위한 리셋기간, 방전셀을 선택하기 위한 어드레스기간 및 방전횟수에 따라 계조를 구현하는 서스테인 기간으로 나누어 진다. 각 서브필드의 리셋기간 및 어드레스 기간은 각 서브필드 마다 동일한 반면에, 서스테인 기간 및 그 방전 횟수는 각 서브필드에서 2n (단, n=0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가된다. 이와 같이 서스테인 기간이 각각 다른 서브필드들의 조합으로 계조를 구현할 수 있게 된다.
이와 같은 플라즈마 디스플레이 패널의 구동방법은 리셋기간에서 전화면을 끈(off) 후, 어드레스 기간에서 서스테인 기간에 유지방전 시킬 방전셀들을 켜(on)게 된다. 이어서, 서스테인 기간에는 어드레스 방전에 의해 선택된 방전셀들을 유지(서스테인)방전시킴으로써 화상을 표시하게 된다.
이러한, 플라즈마 디스플레이 패널의 구동방법은 스캔 방식에 따라 싱글스캔(single scan)방식과 듀얼스캔(dual scan) 방식으로 나뉜다.
도 3은 싱글스캔 방식으로 구동되는 플라즈마 디스플레이 패널을 간략히 나타낸 도면이다.
도 3을 참조하면, 데이터 라인들이 하나의 라인으로 형성된 경우, 도시하지 않은 스캔라인들을 첫 번째부터 마지막 번째까지 순차적으로 구동하여 어드레스 방전을 일으키는 싱글스캔 방식으로 구동된다. 이러한 싱글스캔 방식의 플라즈마 디스플레이 패널은 어드레스 기간이 길고 고속구동이 어렵다는 문제점이 있다. 한 프레임의 정해진 기간 동안에 어드레스 기간이 길어지면 상대적으로 서스테인 기간이 줄어들게 되어 화면의 표시품질이 떨어지게 된다. 이와 같은 단점을 보완하기 위하여 데이터 라인들을 상/하로 분할하여 구동하는 듀얼스캔 방식이 제안되었다.
그러나, 이러한 듀얼스캔 방식에 따른 전극 구조는 상/하로 분할되어 서로 마주보는 변에 형성된 전극이 가로 격벽을 관통하여 패널 중앙부에 노출되어 있다. 이렇게 노출된 상/하 두 전극은 방전시 전극이 손상되면서 화질이 나빠지는 문제점이 있다.
이러한 문제점을 해결하기 위해 본 발명은 듀얼스캔 방식으로 구동되는 플라즈마 디스플레이 패널의 전극 구조를 개선하여 플라즈마 디스플레이 패널의 구동 시 화질의 악화를 방지하는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
전술한 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 패널은 복수의 가로 격벽 및 가로 격벽과 교차하여 복수의 방전셀을 형성하는 복수의 세로 격벽과, 세로 격벽의 진행 방향으로 상/하 분할된 제 1 어드레스 전극 및 제 2 어드레스 전극을 포함하며, 제 1 어드레스 전극과 제 2 어드레스 전극은 마주보는 변 단부가 가로 격벽 내부에 형성된 것을 특징으로 한다.
이때, 제 1 어드레스 전극과 제 2 어드레스 전극이 마주보는 변의 가로 격벽의 폭은 그 이외에 형성된 가로 격벽의 폭보다 넓은 것을 특징으로 한다.
또한, 제 1 어드레스 전극과 제 2 어드레스 전극이 마주보는 변의 가로 격벽 이격 폭은 50㎛ 이상 100㎛ 이하인 것을 특징으로 한다.
또한, 가로 격벽의 상부에는 가로 격벽의 진행방향으로 배기 채널이 형성되 며, 가로 격벽과 교차되어 상/하 분할 형성된 제 1 어드레스 전극 및 제 2 어드레스 전극은 마주보는 가로 격벽에 형성된 배기 채널보다 깊게 형성되는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명의 플라즈마 디스플레이 패널의 실시예들을 상세히 설명한다.
도 4는 본 발명의 일실시예에 따른 듀얼스캔 방식으로 구동되는 플라즈마 디스플레이 패널의 전극 구조를 나타낸 도이다.
도 4를 살펴보기 전에 상세하게 도시하지 않았지만 본 발명의 플라즈마 디스플레이 패널에 형성된 격벽은 후면 글라스 상의 하부 유전체층 상부에 세로 격벽과 가로 격벽이 둘려 쌓여 방전 셀을 구획하는 웰 타입(Well Type)으로 이루어진다. 여기서, 세로 격벽이라 함은 동일 색의 형광체 예를 들어, R만의 형광체, G만의 형광체 혹은 B만의 형광체가 도포된 방전공간에서 하나의 단위 픽셀로 구획하기 위한 격벽이고, 가로 격벽은 세로 격벽과 직교하는 격벽을 말한다.
도 4를 살펴보면, 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널은, 복수의 가로 격벽(52, 55, 62, 65) 및 가로 격벽(52, 55, 62, 65)과 교차하여 복수의 방전셀을 형성하는 복수의 세로 격벽(53, 63)이 상/하로 분할되어 형성된다. 이러한, 분할된 격벽 내부에는 세로 격벽(53, 63)의 진행 방향으로 제 1 어드레스 전극(50) 및 제 2 어드레스 전극(60)이 형성된다. 이때, 상/하로 분할되어 형성되는 어드레스 전극(50, 60)은 가로 격벽(52, 55, 62, 65) 내부에 형성됨으로써 패널 중앙부에 노출되지 않게 된다. 즉, 상/하 분할된 제 1 어드레스 전극(50) 및 제 2 어 드레스 전극(60)은 마주보는 변 단부가 가로 격벽(52, 62) 내부에 형성되어, 방전시 전극의 손상되는 것을 방지할 수 있다.
여기서, 제 1 어드레스 전극(50)과 제 2 어드레스 전극(60)이 마주보는 변의 가로 격벽(52, 62)의 폭은 그 이외에 형성된 가로 격벽(55, 65)의 폭과 같거나, 넓게 형성되는 것이 바람직하며, 상/하로 분할되어 마주보는 가로 격벽(52, 62)의 이격 폭 d는 50㎛ 이상 100㎛ 이하인 것이 바람직하다.
이러한 이격 폭 d의 하한 임계 값을 50㎛로, 즉 이격 폭 d를 50㎛ 이상으로 설정한 이유는, 이러한 이격 폭 d 가 50㎛미만인 경우에는 배기 공정 시 방전 공간, 즉 방전 셀 내에 불순 가스가 충분히 외부로 배출되지 않는 등 배기 공정이 원활하게 수행되지 못하게 되기 때문이다.
또한, 이격 폭 d의 상한 임계 값을 100㎛로, 즉 이격 폭 d를 100㎛ 이하로 설정한 이유는, 이러한 이격 폭 d가 100㎛ 를 초과하는 경우에는 플라즈마 디스플레이 패널의 크기가 과도하게 증가하게 되기 때문이다.
도 5는 본 발명의 다른 실시예에 따른 듀얼스캔 방식으로 구동되는 플라즈마 디스플레이 패널의 전극 구조를 나타낸 도이다.
도 5를 참조하면, 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널에서 방전셀을 구획하기 위한 웰 타입(Well Type)의 격벽 및 전극의 구조가 나타나 있다.
이러한 본 발명의 플라즈마 디스플레이 패널은 상/하로 분할되어 형성된 복수의 가로 격벽(72, 76, 82, 86)과, 이러한 가로 격벽(72, 76, 82, 86)과 교차하여 복수의 방전셀을 형성하는 복수의 세로 격벽(73, 83)을 포함한다. 여기서 전술한 가로 격벽(72, 76, 82, 86)은 복수의 방전셀 중 동일한 색상의 빛을 발하는 형광체가 도포된 인접한 두 개의 방전셀을 구획한다.
이러한, 가로 격벽(72, 76, 82, 86) 상에는 배기 특성을 향상시키기 위한 배기 채널(75, 85)이 가로 격벽(72, 76, 82, 86)의 진행방향으로 형성되고, 가로 격벽(72, 76, 82, 86)과 교차되어 상/하 분할 형성된 제 1 어드레스 전극(70) 및 제 2 어드레스 전극(80)의 마주보는 단부가 전술한 배기 채널을 관통하여 형성된다.
또한, 배기 채널(75,85) 각각을 관통하여 형성된 제 1 어드레스 전극(70) 및 제 2 어드레스 전극(80)의 마주보는 단부는 각각의 가로 격벽(72,82)과 일부분이 중첩된다. 여기서, 가로 격벽(72,82)은 제 1 어드레스 전극(70) 및 제 2 어드레스 전극(80)의 마주보는 단부의 손상을 보호하기 위해 추가로 설치되는 격벽이다.
한편, 패널의 중앙부 서로 마주보는 가로 격벽(72, 82)은 폭은 그외 형성된 다른 가로 격벽(76, 86)의 폭과 같거나, 넓게 형성되는 것이 바람직하다. 또한, 패널의 중앙부 상/하 분할되어 마주보는 제 1 가로 격벽(72) 및 제 2 가로 격벽(82)의 이격 폭은 50㎛ 이상 100㎛ 이하인 것이 바람직하다.
이러한 가로 격벽 간의 이격 폭의 하한 임계 값을 50㎛로, 즉 가로 격벽 간의 이격 폭을 50㎛ 이상으로 설정한 이유는, 이러한 가로 격벽 간의 이격 폭이 50㎛미만인 경우에는 배기 공정 시 방전 공간, 즉 방전 셀 내에 불순 가스가 충분히 외부로 배출되지 않는 등 배기 공정이 원활하게 수행되지 못하게 되기 때문이다.
또한, 가로 격벽 간의 이격 폭의 상한 임계 값을 100㎛로, 즉 가로 격벽 간 의 이격 폭을 100㎛ 이하로 설정한 이유는, 이러한 가로 격벽 간의 이격 폭이 100㎛ 를 초과하는 경우에는 플라즈마 디스플레이 패널의 크기가 과도하게 증가하게 되기 때문이다.
한편, 도 5에서는 상부 영역에 형성된 분할된 제 1 어드레스 전극(70)을 보호하기 위한 가로 격벽(72) 및 하부 영역에 형성된 분할된 제 2 어드레스 전극(80)을 보호하기 위한 가로 격벽(82)이 각각 형성되는 것으로 설명되고 있지만, 본 발명의 기술 사상이 이에 한정되는 것은 아니다. 예컨대, 마주보는 두 어드레스 전극(70,80)의 단부 사이의 거리가 충분히 가깝다면 두 어드레스 전극(70,80)의 단부와 공통적으로 중첩되는 하나의 가로 격벽만을 형성할 수도 있을 것이다.
또한, 도 4 및 도 5에서 설명한 본 발명의 실시예에서는 상/하로 분할된 모든 데이터 전극의 단부가 가로 격벽과 중첩되도록 도시되어 있지만, 본 발명의 기술 사상이 이에 한정되는 것은 결코 아니다. 예컨대, 플라즈마 디스플레이 패널에서 분할된 영역의 중앙부에 위치한 적어도 하나의 데이터 전극의 단부만 가로 격벽과 중첩되도록 할 수 있고, 양 가장자리에 위치한 적어도 하나의 데이터 전극의 단부만 가로 격벽과 중첩되도록 할 수도 있을 것이다. 즉, 본 발명의 실시예에서는 플라즈마 디스플레이 패널의 분할된 영역에서 적어도 하나의 데이터 전극의 단부가 가로 격벽과 중첩될 수 있다.
도 6은 전술한 도 5의 A-A선을 자른 단면도로써, 본 발명의 다른 실시예에 따른 격벽 및 전극구조를 보다 상세하게 살펴본다.
도 6을 살펴보면, 후면 글라스(10)에 상/하로 분할된 전극에서 상측에 제 1 어드레스 전극(70)이 형성되고, 후면 글라스(10)를 포함하여 제 1 어드레스 전극(70) 상부에 유전체 층인 화이트 백(71)이 형성된다. 이 후, 화이트 백(71) 상부에 세로 격벽 및 가로 격벽(72, 76)을 형성하여 방전공간(74)을 형성하고, 가로 격벽(72, 76) 상부에는 배기채널(75)을 형성한다. 이때, 배기채널(75)은 제 1 어드레스 전극(70)이 노출되지 않도록 형성되고, 하측에 형성된 제 2 어드레스 전극(80)과 마주보는 변의 가로 격벽(72) 폭은 그 이외에 형성된 가로 격벽(76)의 폭과 같거나 넓게 형성된다.
이에, 제 1 어드레스 전극(70) 및 제 1 어드레스 전극(70)과 마주보는 변에 형성되는 제 2 어드레스 전극(80)의 단부는 다른 가로 격벽(76)보다 폭이 넓게 형성된 제 1 가로 격벽(72) 및 제 2 가로 격벽(82)과 중첩되게 형성됨으로써 방전시 전극이 손상되는 것을 개선할 수 있다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 상세히 설명한 바와 같이, 본 발명은 듀얼스캔 방식으로 구동되는 플라즈마 디스플레이 패널에 있어서, 글라스 기판에 상/하로 분할되어 마주보는 변의 가로 격벽 내부에 전극을 형성함으로써 전극 손상을 방지하여 구동 시 화질의 악화를 방지하는 효과가 있다.

Claims (7)

  1. 하나 이상의 전극이 형성된 상부 기판, 상기 상부 기판과 합착 되어 하나 이상의 방전셀을 형성하는 하부 기판을 포함하는 플라즈마 디스플레이 패널에 있어서,
    상기 하부 기판은
    가로 격벽;
    상기 가로 격벽과 교차하여 상기 방전셀을 형성하는 세로 격벽; 및
    상기 패널에서 상부 및 하부로 분할 형성된 제 1 어드레스 전극 및 제 2 어드레스 전극;을 포함하며,
    상기 제 1 어드레스 전극과 상기 제 2 어드레스 전극이 마주보는 일측 단부는 상기 가로 격벽과 중첩되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 가로 격벽은 가로 방향으로 설치된 격벽인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 가로 격벽은 상기 하부 기판의 중앙부에 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 가로 격벽의 폭은 다른 가로 격벽의 폭과 같은 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 가로 격벽의 폭은 50㎛ 이상 100㎛ 이하인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 가로 격벽과 인접한 가로 격벽의 사이에는 소정의 폭과 두께를 갖는 적어도 하나 이상의 홈이 상기 가로 격벽 또는 상기 인접한 가로 격벽의 설치 방향에 따라 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 6 항에 있어서,
    상기 홈은 상기 제 1 어드레스 전극 또는 상기 제 2 어드레스 전극과 중첩되고, 배기 기능을 수행하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020050081038A 2005-08-31 2005-08-31 플라즈마 디스플레이 패널 KR100736582B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050081038A KR100736582B1 (ko) 2005-08-31 2005-08-31 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050081038A KR100736582B1 (ko) 2005-08-31 2005-08-31 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20070025190A KR20070025190A (ko) 2007-03-08
KR100736582B1 true KR100736582B1 (ko) 2007-07-06

Family

ID=38099484

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050081038A KR100736582B1 (ko) 2005-08-31 2005-08-31 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100736582B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040098910A (ko) * 2003-05-16 2004-11-26 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040098910A (ko) * 2003-05-16 2004-11-26 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
KR20070025190A (ko) 2007-03-08

Similar Documents

Publication Publication Date Title
JP2006114496A (ja) プラズマディスプレイパネル及びプラズマディスプレイ装置
KR100736582B1 (ko) 플라즈마 디스플레이 패널
KR100323973B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100561649B1 (ko) 플라즈마 디스플레이 패널
KR100692033B1 (ko) 플라즈마 디스플레이 패널
KR20060098936A (ko) 플라즈마 디스플레이 패널
KR100713645B1 (ko) 플라즈마 디스플레이 패널
KR100613013B1 (ko) 플라즈마 표시 패널
KR100581938B1 (ko) 플라즈마 디스플레이 패널
KR100658325B1 (ko) 플라즈마 디스플레이 패널
KR100705803B1 (ko) 플라즈마 디스플레이 패널
KR100581932B1 (ko) 플라즈마 디스플레이 패널
KR100705827B1 (ko) 플라즈마 디스플레이 패널
KR100708733B1 (ko) 플라즈마 디스플레이 패널
KR100615251B1 (ko) 플라즈마 디스플레이 패널
KR100705829B1 (ko) 플라즈마 표시 패널
KR100647650B1 (ko) 플라즈마 디스플레이 패널
KR100784561B1 (ko) 플라즈마 디스플레이 패널
KR20070032887A (ko) 플라즈마 표시 패널
JP2003045339A (ja) プラズマディスプレーパネル
JP2005216592A (ja) プラズマディスプレイパネル
KR20080062325A (ko) 플라즈마 디스플레이 패널
KR20060019151A (ko) 플라즈마 디스플레이 패널
KR20060080501A (ko) 플라즈마 디스플레이 패널
KR20070054522A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130514

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140523

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee