KR100705827B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100705827B1
KR100705827B1 KR1020050055333A KR20050055333A KR100705827B1 KR 100705827 B1 KR100705827 B1 KR 100705827B1 KR 1020050055333 A KR1020050055333 A KR 1020050055333A KR 20050055333 A KR20050055333 A KR 20050055333A KR 100705827 B1 KR100705827 B1 KR 100705827B1
Authority
KR
South Korea
Prior art keywords
electrode
display panel
plasma display
scan
address
Prior art date
Application number
KR1020050055333A
Other languages
English (en)
Other versions
KR20060135403A (ko
Inventor
정해영
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050055333A priority Critical patent/KR100705827B1/ko
Publication of KR20060135403A publication Critical patent/KR20060135403A/ko
Application granted granted Critical
Publication of KR100705827B1 publication Critical patent/KR100705827B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 더블 스캔 방식의 플라즈마 디스플레이 패널에 관한 것이다.
이러한 본 발명에 따른 플라즈마 디스플레이 패널은 전면 글라스에 형성된 스캔 전극과 서스테인 전극, 후면 글라스에 스캔 전극과 서스테인 전극과 교차하는 방향으로 10㎛이상 30㎛이하로 분할되어 형성된 어드레스 전극 및 어드레스 전극 상부에 방전셀을 구획하기 위한 격벽을 포함한다.
따라서, 본 발명은 어드레스 전극을 소정의 이격거리를 두어 분할하여 형성하면 오방전을 방지하여 오방전에 따른 중앙분리선을 억제할 수 있기 때문에 플라즈마 디스플레이 패널의 신뢰성을 향상시킬 수 있다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도.
도 2는 종래 플라즈마 디스플레이 패널의 구동 장치를 나타낸 도.
도 3은 종래 더블스캔 방식의 플라즈마 디스플레이 패널의 구동 장치를 나타낸 도.
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 격벽에 따른 어드레스 전극 분할을 나타낸 도.
<도면의 주요부분에 대한 부호의 설명>
410: 격벽 420: 어드레스 전극
430: 버스전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 더욱 자세하게는 더블 스캔방식에서의 어드레스 전극 분할 방법을 개선하여 오방전을 방지할 수 있는 플 라즈마 디스플레이 패널에 관한 것이다.
일반적으로, 플라즈마 디스플레이 패널은 전면 패널과 후면 패널 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온과 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet Rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시장치로서 각광받고 있다.
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도이다.
도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 전면 글라스(101)에 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면 패널(100) 및 배면을 이루는 후면 글라스(111) 상에 전술한 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극(113)이 배열된 후면 패널(110)이 일정거리를 사이에 두고 평행하게 결합된다.
전면 패널(100)은 하나의 방전셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(102) 및 서스테인 전극(103), 즉 투명한 물질로 형성된 투명 전극(a)과 금속재질로 제작된 버스 전극(b)으로 구비된 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 포함된다. 스캔 전극(102) 및 서스테인 전극(103)은 방전 전류를 제한하며 전극 쌍 간을 절연시켜주는 유전체층(104)에 의해 덮혀지고, 상부 유전체층(104) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(105)이 형성된다.
후면 패널(110)은 후면 글라스(111) 상부에 전면 글라스(101) 상부에 평행하게 배열된 스캔 전극(102) 및 서스테인 전극(103)과 교차하는 방향으로 어드레스 전극(113)이 배열되고, 어드레스 전극(113) 상부에는 하부 유전체층(115)가 형성된다. 또한, 하부 유전체층(115) 상부에는 방전 셀을 구획하는 격벽(112)이 형성되고, 방전셀 공간에는 형광체층(114)이 도포되어 방전 시 R(적색), G(녹색), B(청색) 중 어느 하나의 색을 갖는 가시광선을 발생하게 된다.
이와 같은 구조를 갖는 종래 플라즈마 디스플레이 패널의 구동장치 를 살펴보면 다음과 같다.
도 2는 종래 플라즈마 디스플레이 패널의 구동 장치를 나타낸 도이다.
도 2를 살펴보면, 플라즈마 디스플레이 패널(200)은 전극이 n×m의 매트릭스 형태를 가지고 있으며, 구체적으로 열방향으로는 어드레스 전극들(X1 ~ Xm)이 배열되고, 행방향으로는 스캔 전극들(Y1 ~ Yn) 및 서스테인 전극들(Z1 ~ Zn)이 배열된다. 이러한 전극구조를 갖는 플라즈마 디스플레이 패널(200)에 어드레스 전극 구동부(210), 스캔 전극 구동부(220) 및 서스테인 전극 구동부(230)가 연결된다.
어드레스 전극 구동부(210)는 어드레스 전극들(X1 ~ Xm)로 데이터 펄스를 인가한다.
스캔 전극 구동부(220)는 스캔 전극들(Y1 ~ Yn)로 리셋 펄스, 스캔 펄스를 공급한다.
서스테인 전극 구동부(230)는 서스테인 전극들(Z1 ~ Zn)로 서스테인 펄스를 공급한다.
이와 같은 구동부들로 구동되는 플라즈마 디스플레이 패널은 어드레스 기간동안 스캔 전극 구동부(220)가 스캔 펄스를 공급하게 되는데 도 2에 도시된 스캔 전극 구동부(220)는 스캔 전극들(Y1 ~ Yn)에 순차적으로 스캔 펄스가 공급된다. 즉, 1 수평기간마다 하나의 스캔 라인이 선택될 수 있게 하는 방식으로 플라즈마 디스플레이 패널을 스캔한다. 이러한 스캔 방식을 싱글스캔 방식이라 한다.
그러나 이러한 싱글스캔 방식의 플라즈마 디스플레이 패널은 라인수와 셀수의 증가를 수반하여 해상도가 증대되거나 동영상에서 의사윤곽 노이즈(Contour Noise)를 줄이기 위하여 서브필드를 추가하는 경우에는 서스테인 기간을 충분히 확보하기가 어려운 문제점이 있다.
이러한 문제점을 해결하기 위하여 플라즈마 디스플레이 패널을 상반부와 하반부로 나누고 상반부와 하반부를 동시에 스캔하는 더블스캔 방식이 제안되었다. 이러한 더블스캔 방식을 살펴보면 다음 도 3과 같다.
도 3은 종래 더블스캔 방식의 플라즈마 디스플레이 패널의 구동 장치를 나타낸 도이다.
도 3을 살펴보면, 더블스캔 구동방식의 플라즈마 디스플레이 패널(300)은 전극이 n×m의 매트릭스 형태를 가지고 있으며, 구체적으로 열방향으로는 상반부와 하반부에 별도의 데이터가 동시에 공급될 수 있도록 중앙부에서 분리된 제 1 어드 레스 전극들(Xt1 ~ Xtm), 제 2 어드레스 전극들(Xb1 ~ Xbm)이 배열되고, 행방향으로는 스캔 전극들(Y1 ~ Yn) 및 서스테인 전극들(Z1 ~ Zn)이 배열된다. 이러한 전극구조를 갖는 플라즈마 디스플레이 패널(300)에 제 1 어드레스 전극 구동부(310), 제 2 어드레스 전극 구동부(320), 스캔 전극 구동부(330) 및 서스테인 전극 구동부(340)가 연결된다.
제 1 어드레스 전극 구동부(310)는 상부 어드레스 전극들(Xt1 ~ Xtm)로 데이터 펄스를 공급한다.
제 2 어드레스 전극 구동부(320)는 하부 어드레스 전극들(Xb1 ~ Xbm)로 데이터 펄스를 공급한다.
스캔 전극 구동부(330)는 스캔 전극들(Y1 ~ Yn)로 리셋펄스, 스캔 펄스를 공급한다.
서스테인 전극 구동부(340)는 서스테인 전극들(Z1 ~ Zn)로 서스테인 펄스를 공급한다.
이와 같이 싱글 스캔 방식의 어드레스 전극 구동부(210)와는 달리 더블 스캔 방식은 제 1 어드레스 전극 구동부(310), 제 2 어드레스 전극 구동부(320)로 나뉘어 어드레스 기간 동안 스캔 전극 구동부(330)가 플라즈마 디스플레이 패널(300)의 상반부와 하반부를 동시에 스캔한다. 즉, 플라즈마 디스플레이 패널(300)의 상반부에 존재하는 하나의 스캔 전극과 하반부에 존재하는 하나의 스캔 전극에 스캔 펄스 가 동시에 공급된다.
이러한 더블스캔 방식의 플라즈마 디스플레이 패널은 동일한 해상도의 싱글스캔 방식에 비하여 어드레스 기간을 대략 1/2 정도로 줄일 수 있는 장점이 있다.
그러나, 더블스캔 방식의 플라즈마 디스플레이 패널은 패널의 중앙부에서 어드레스 전극이 분할됨으로 인하여 격벽 형성 공정 과정에서 어드레스 전극이 있는 부분과 없는 부분의 차이 때문에 격벽 형성 유니포머티가 달라지므로 이에 따라 형광체 도포 형상이 달라지게 된다. 이러한 단점을 최소한 줄이기 위하여 어드레스 전극의 이격거리를 최대한 작게 하는 것이 좋으나, 어드레스 전극의 이격거리를 좁게 하면 할수록 인접한 스캔 전극에 영향을 주어 오방전이 일어나 이에 따라 화면 구현 시 중앙분리선이 나타나는 문제점이 있다.
따라서 본 발명은 더블스캔 방식의 플라즈마 디스플레이 패널의 어드레스 전극 분할 방법을 개선하여 플라즈마 디스플레이 패널의 오방전을 방지할 수 있는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상술한 목적을 달성하기 위한 본 발명의 플라즈마 디스플레이 패널은 전면 글라스에 형성된 스캔 전극과 서스테인 전극, 후면 글라스에 스캔 전극과 서스테인 전극과 교차하는 방향으로 10㎛이상 30㎛이하로 분할되어 형성된 어드레스 전극 및 어드레스 전극 상부에 방전셀을 구획하기 위한 격벽을 포함한다.
격벽의 형태는 스트라입 타입 격벽 또는 클로즈드 타입 격벽 중 어느 하나인 것을 특징으로 한다.
어드레스 전극은 각 방전셀의 경계가 되는 구간에서 분할되어 형성되는 것을 특징으로 한다.
클로즈드 타입 격벽은 가로 격벽과 세로 격벽으로 이루어지며, 어드레스 전극은 가로 격벽에서 분할되어 형성되는 것을 특징으로 한다.
이하에서는 첨부된 도면을 참고로 하여 본 발명의 바람직한 실시예를 보다 상세히 설명한다.
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 격벽에 따른 어드레스 전극 분할을 나타낸 도이다.
도 4를 살펴보기 전에, 본 발명에 따른 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 전면 글라스에 스캔 전극 및 서스테인 전극이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면 패널 및 배면을 이루는 후면 글라스 상에 전술한 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극이 배열된 후면 패널이 일정거리를 사이에 두고 평행하게 결합되어 형성된다.
이러한 구조를 가지는 본 발명에 따른 플라즈마 디스플레이 패널은 도 3에서 살펴본 바와 같이, 전극이 n×m의 매트릭스 형태를 가지고 있으며, 구체적으로 열방향으로는 상반부와 하반부에 별도의 데이터가 동시에 공급될 수 있도록 중앙부에서 분리된 제 1 어드레스 전극들(Xt1 ~ Xtm), 제 2 어드레스 전극들(Xb1 ~ Xbm)이 배열되고, 행방향으로는 스캔 전극들(Y1 ~ Yn) 및 서스테인 전극들(Z1 ~ Zn)이 배열된 다. 이러한 전극구조를 갖는 패널에 제 1 어드레스 전극 구동부, 제 2 어드레스 전극 구동부, 스캔 전극 구동부 및 서스테인 전극 구동부가 연결된다. 이 때, 어드레스 전극 구동부가 제 1 어드레스 전극 구동부, 제 2 어드레스 전극 구동부로 나뉘어 어드레스 기간 동안 스캔 전극 구동부가 플라즈마 디스플레이 패널의 상반부와 하반부를 동시에 스캔하는 더블스캔 방식을 이용하여 스캔 전극에 스캔 펄스를 인가한다.
도 4를 살펴보면, 후면 글라스(미도시)에 어드레스 전극(420)이 형성되고, 그 상부에 격벽(410)이 형성된다. 또한 전면 글라스(미도시)에 전술한 어드레스 전극(420)과 교차하는 방향으로 투명전극(미도시)과 버스전극(430)으로 형성된 스캔 전극(미도시)과 서스테인 전극(미도시)이 형성된다.
먼저, 도 4의 (a)를 살펴보면, 후면 글라스(미도시)에 어드레스 전극(420)이 형성되고, 그 상부에 클로즈드 타입의 격벽(410)이 형성된다. 이러한 후면 글라스 상부에 어드레스 전극(420)과 교차하도록 전면 글라스에 형성된 스캔 전극과 서스테인 전극의 버스전극(430)이 형성된다. 이 때, 후면 글라스에 형성된 어드레스 전극(420)이 10㎛이상 30㎛이하의 거리(d)로 분할되어 형성된다. 더블 스캔 방식의 플라즈마 디스플레이 패널에 있어서, 분할되는 어드레스 전극(420) 분할의 거리(d)가 가까우면 가까울수록 분할된 부분이 하나의 방전셀로 간주되어 오방전이 일어나기 쉽다. 이를 방지하기 위하여 최소 10㎛의 이격거리를 가져야 한다. 만약 분할되어 형성되는 어드레스 전극(420)의 이격거리(d)가 10㎛미만인 경우에는 분할된 부분에서 일어나는 오방전을 충분히 방지할 수 없으며, 분할되어 형성되는 어드레스 전극(420)의 이격거리(d)가 30㎛초과하는 경우에는 이격되는 부분의 각 단위 방전셀의 거리가 너무 멀어지게 되어 플라즈마 디스플레이 패널의 화면 디스플레이가 악화된다. 따라서, 어드레스 전극(420)은 격벽(410)이 구획하는 각 단위 방전셀의 경계가 되는 구간에서 분할되는 것이 바람직하다. 또한, 도 4의 (a)와 같이 가로 격벽과 세로격벽으로 방전셀을 구획하는 클로즈드 타입의 경우, 어드레스 전극(420)은 가로 격벽에 해당되는 부분의 아래에서 분할되어 형성되는 것이 바람직하다.
도 4의 (b)를 살펴보면, 후면 글라스(미도시)에 어드레스 전극(420)이 형성되고, 그 상부에는 스트라입 타입의 격벽(410)이 형성된다. 이러한 후면 글라스 상부에 어드레스 전극(420)과 교차하도록 전면 글라스에 형성된 스캔 전극과 서스테인 전극의 버스전극(430)이 형성된다. 이 때, 전술한 클로즈드 타입의 격벽의 격벽과 마찬가지로 후면 글라스에 형성된 어드레스 전극(420)이 10㎛이상 30㎛이하의 거리(d)로 분할되어 형성된다. 더블 스캔 방식의 플라즈마 디스플레이 패널에 있어서, 분할되는 어드레스 전극(420) 분할의 거리(d)가 가까우면 가까울수록 분할된 부분이 하나의 방전셀로 간주되어 오방전이 일어나기 쉽다. 이를 방지하기 위하여 최소 10㎛의 이격거리를 가져야 한다. 만약 분할되어 형성되는 어드레스 전극(420)의 이격거리(d)가 10㎛미만인 경우에는 분할된 부분에서 일어나는 오방전을 충분히 방지할 수 없으며, 분할되어 형성되는 어드레스 전극(420)의 이격거리(d)가 30㎛초과하는 경우에는 이격되는 부분의 각 단위 방전셀의 거리가 너무 멀어지게 되어 플라즈마 디스플레이 패널의 화면 디스플레이가 악화된다. 따라서, 어드레스 전극 (420)은 격벽(410)이 구획하는 각 단위 방전셀의 경계가 되는 구간에서 분할되는 것이 바람직하다.
이와 같이 더블 스캔 방식의 플라즈마 디스플레이 패널에 있어서, 어드레스 전극을 10㎛이상 30㎛이하의 이격거리를 두어 분할하여 형성하면 어드레스 전극의 분할에 따른 격벽 형성의 유니포머티나 형광체의 도포 형상이 달라지는 것을 막을 수 있다.
또한, 최소한의 이격거리를 두어 어드레스 전극이 분할되어 형성되기 때문에 오방전을 방지하여 플라즈마 디스플레이 패널의 신뢰성을 향상시킬 수 있다.
상술한 바와 같이 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 보는 바와 같이, 본 발명은 어드레스 전극을 소정의 이격거리를 두어 분할하여 형성하면 오방전을 방지하여 오방전에 따른 중앙분리선을 억제할 수 있기 때문에 플라즈마 디스플레이 패널의 신뢰성을 향상시킬 수 있다.

Claims (4)

  1. 전면 글라스에 형성된 스캔 전극과 서스테인 전극;
    후면 글라스에 상기 스캔 전극과 상기 서스테인 전극과 교차하는 방향으로 10㎛이상 30㎛이하로 분할되어 형성된 어드레스 전극; 및
    상기 어드레스 전극 상부에 방전셀을 구획하기 위한 격벽을 포함하고,
    상기 어드레스 전극은 각 방전셀의 경계가 되는 구간에서 분할되어 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 격벽의 형태는 스트라입 타입 격벽 또는 클로즈드 타입 격벽 중 어느 하나인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 삭제
  4. 제 2 항에 있어서,
    상기 클로즈드 타입 격벽은 가로 격벽과 세로 격벽으로 이루어지며,
    상기 어드레스 전극은 상기 가로 격벽에서 분할되어 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020050055333A 2005-06-24 2005-06-24 플라즈마 디스플레이 패널 KR100705827B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050055333A KR100705827B1 (ko) 2005-06-24 2005-06-24 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050055333A KR100705827B1 (ko) 2005-06-24 2005-06-24 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060135403A KR20060135403A (ko) 2006-12-29
KR100705827B1 true KR100705827B1 (ko) 2007-04-09

Family

ID=37813415

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050055333A KR100705827B1 (ko) 2005-06-24 2005-06-24 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100705827B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09274859A (ja) * 1996-04-03 1997-10-21 Fujitsu Ltd 面放電型pdp

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09274859A (ja) * 1996-04-03 1997-10-21 Fujitsu Ltd 面放電型pdp

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
09274859 *

Also Published As

Publication number Publication date
KR20060135403A (ko) 2006-12-29

Similar Documents

Publication Publication Date Title
KR100324262B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP4079707B2 (ja) プラズマディスプレーパネル
JPH10144225A (ja) Ac型プラズマ・ディスプレイ・パネルおよび表示装置
KR100705827B1 (ko) 플라즈마 디스플레이 패널
KR100647670B1 (ko) 플라즈마 디스플레이 패널
KR100747243B1 (ko) 플라즈마 디스플레이 패널
KR20030027436A (ko) 플라즈마 디스플레이 패널
KR100736582B1 (ko) 플라즈마 디스플레이 패널
KR100692828B1 (ko) 플라즈마 디스플레이 패널
KR20070055295A (ko) 플라즈마 디스플레이 패널
KR100761147B1 (ko) 플라즈마 디스플레이 패널
KR100736584B1 (ko) 플라즈마 디스플레이 패널
KR100667340B1 (ko) 플라즈마 디스플레이 패널
KR100784559B1 (ko) 플라즈마 디스플레이 패널
KR100761169B1 (ko) 플라즈마 디스플레이 패널
KR100581938B1 (ko) 플라즈마 디스플레이 패널
KR100692042B1 (ko) 플라즈마 디스플레이 패널
KR100658324B1 (ko) 플라즈마 디스플레이 패널의 격벽구조
KR100705829B1 (ko) 플라즈마 표시 패널
US7965040B2 (en) Plasma display panel comprising enhanced discharge on unit light emission area
KR20060019151A (ko) 플라즈마 디스플레이 패널
KR100581932B1 (ko) 플라즈마 디스플레이 패널
KR20070009516A (ko) 플라즈마 디스플레이 패널
KR20070013151A (ko) 플라즈마 표시 패널
KR20060081616A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee