KR20050094969A - 플라즈마 표시장치와 그 구동방법 - Google Patents

플라즈마 표시장치와 그 구동방법 Download PDF

Info

Publication number
KR20050094969A
KR20050094969A KR1020040019866A KR20040019866A KR20050094969A KR 20050094969 A KR20050094969 A KR 20050094969A KR 1020040019866 A KR1020040019866 A KR 1020040019866A KR 20040019866 A KR20040019866 A KR 20040019866A KR 20050094969 A KR20050094969 A KR 20050094969A
Authority
KR
South Korea
Prior art keywords
period
electrode
voltage
mute
during
Prior art date
Application number
KR1020040019866A
Other languages
English (en)
Other versions
KR100551127B1 (ko
Inventor
한정관
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020040019866A priority Critical patent/KR100551127B1/ko
Publication of KR20050094969A publication Critical patent/KR20050094969A/ko
Application granted granted Critical
Publication of KR100551127B1 publication Critical patent/KR100551127B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 전원이 켜진 직후의 표시품질 저하를 예방하도록 한 플라즈마 표시장치와 그 구동방법에 관한 것이다.
이 플라즈마 표시장치와 그 구동방법은 뮤트기간 내에 스캔라인을 선택하기 위한 스캔펄스를 발생하지 않고 상기 뮤트기간 이후에 할당된 표시기간 동안 상기 스캔펄스를 발생한다.

Description

플라즈마 표시장치와 그 구동방법{PLASMA DISPLAY AND DRIVING METHOD THEREOF}
본 발명은 플라즈마 표시장치에 관한 것으로, 특히 전원이 켜진 직후의 표시품질 저하를 예방하도록 한 플라즈마 표시장치와 그 구동방법에 관한 것이다.
플라즈마 표시장치는 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 방전할 때 발생하는 자외선을 이용하여 형광체를 여기 발광시킴으로써 화상을 표시하게 된다. 이러한 플라즈마 표시장치는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 화질이 향상되고 있다.
플라즈마 표시장치는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 리셋기간과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 1과 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1 내지 SF8)로 나누어지게 된다. 8 개의 서브 필드들(SF1 내지 SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간 및 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스기간은 각 서브필드마다 동일한 반면에 서스테인 기간과 그에 할당되는 서스테인펄스의 수는 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 2는 종래의 3 전극 교류 면방전형 플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 한다)의 전극배치를 개략적으로 나타낸다.
도 2를 참조하면, 종래의 3 전극 교류 면방전형 PDP는 상판에 형성된 스캔전극들(Y1 내지 Yn) 및 서스테인전극들(Z)과, 스캔전극들(Y1 내지 Yn) 및 서스테인전극들(Z)과 직교하도록 하판에 형성되는 어드레스전극들(X1 내지 Xm)을 구비한다.
스캔전극들(Y1 내지 Yn), 서스테인전극들(Z) 및 어드레스전극들(X1 내지 Xm)의 교차부에는 적색, 녹색 및 청색 중 어느 하나를 표시하기 위한 셀들(1)이 매트릭스 형태로 배치된다.
스캔전극들(Y1 내지 Yn)과 서스테인전극들(Z)이 형성된 상판 상에는 도시하지 않는 유전체층과 MgO 보호층이 적층된다.
어드레스전극들(X1 내지 Xm)이 형성된 하판 상에는 인접한 셀들(1) 간에 광학적, 전기적 혼신을 방지하기 위한 격벽이 형성된다. 하판과 격벽 표면에는 자외선에 의해 여기되어 가시광을 방출하는 형광체가 형성된다.
이러한 PDP의 상판과 하판 사이의 방전공간에는 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 주입된다.
도 3은 도 2와 같은 PDP에 공급되는 구동파형을 나타낸다.
도 3을 참조하면, 각각의 서브필드들(SFn)은 전화면의 셀들(1)을 초기화하기 위한 리셋기간(RP), 셀을 선택하기 위한 어드레스기간(AP), 선택된 셀들(1)의 방전을 유지시키기 위한 서스테인기간(SP) 및 셀(1) 내의 벽전하를 소거하기 위한 소거기간(EP)을 포함한다.
서브필드(SFn)가 시작되는 리셋기간(RP)의 셋업기간(SU)에는 모든 스캔전극들(Y)에 포지티브 램프파형(PR)이 인가되며, 서스테인전극들(Z)과 어드레스전극들(X)에는 0[V]가 인가된다. 셋업기간(SU)의 포지티브 램프파형(PR)에 의해 스캔전극들(Y) 상의 전압은 정극성의 서스테인전압(Vs)으로부터 그 보다 높은 리셋전압(Vr)까지 점진적으로 상승한다. 이 포지티브 램프파형(PR)에 의해 전화면의 셀들 내에서 스캔전극들(Y)과 어드레스전극들(X) 사이에 빛이 거의 발생되지 않는 암방전(Dark discharge)이 발생됨과 동시에 스캔전극들(Y)과 서스테인전극들(Z) 사이에도 암방전이 일어난다. 이러한 암방전의 결과로, 셋업기간(SU)의 직후에는 어드레스전극들(X)과 서스테인전극들(Z) 상에 정극성의 벽전하가 남게 되며, 스캔전극(Y) 상에는 부극성의 벽전하가 남게 된다.
셋업기간(SU)에 이어서, 리셋기간(RP)의 셋다운기간(SD)에는 전압이 정극성의 서스테인전압(Vs)으로부터 부극성의 소거전압(Ve)까지 점진적으로 낮아지는 네가티브 램프파형(NR)이 스캔전극들(Y)에 인가된다. 이와 동시에, 서스테인전극들(Z)에는 정극성의 서스테인전압(Vs)이 인가되고, 어드레스전극들(X)에는 0[V]가 인가된다. 네가티브 램프파형(NR)에 의해 전화면의 셀들 내에서 스캔전극들(Y)과 어드레스전극들(X) 사이에 암방전이 발생됨과 동시에 스캔전극들(Y)과 서스테인전극들(Z) 사이에도 암방전이 일어난다. 이 셋다운기간(SD)의 암방전의 결과로, 각 셀들(1) 내의 벽전하 분포는 어드레스의 최적 조건으로 변하게 된다. 이 때, 각 셀들(1) 내에서 스캔전극들(Y)과 어드레스전극들(X) 상에는 어드레스방전에 불필요한 과도 벽전하들이 소거되고 일정한 양의 벽전하들이 남는다. 그리고 서스테인전극들(Z) 상의 벽전하들은 스캔전극들(Y)로부터 이동되는 부극성 벽전하들이 쌓이면서 그 극성이 정극성에서 부극성으로 반전한다.
어드레스기간(AP)에는 부극성의 스캔펄스(-SCNP)가 스캔전극들(Y)에 순차적으로 인가됨과 동시에 그 스캔펄스(-SCNP)에 동기되어 어드레스전극들(X)에 정극성의 데이터펄스(DP)가 인가된다. 스캔펄스(-SCNP)의 전압은 0V나 그와 가까운 부극성 스캔바이어스전압(Vyb)으로부터 부극성의 스캔전압(-Vy)까지 낮아지는 스캔전압(Vsc)이다. 데이터펄스(DP)의 전압은 정극성 데이터전압(Va)이다. 이 어드레스기간 동안(AP), 서스테인전극들(Z)에는 정극성 서스테인전압(Vs)이나 혹은 그 보다 낮은 정극성 Z 바이어스 전압(Vzb)이 공급된다. 리셋기간(RP)의 직후에 방전점화전압(Vf)과 가까운 상태로 갭전압이 조정된 상태에서, 스캔전압(Vsc)과 데이터전압(Va)이 인가되는 온셀들(On-cells) 내에는 스캔전극들(Y)과 어드레스전극들(X) 사이에 어드레스방전이 발생된다.
서스테인기간(SP)에는 스캔전극들(Y)과 서스테인전극들(Z)에 정극성 서스테인전압(Vs)의 서스테인펄스들(SUSP)이 교대로 인가된다. 그러면 어드레스방전에 의해 선택된 온셀들은 매 서스테인펄스(SUSP) 마다 스캔전극들(Y)과 서스테인전극들(Z) 사이에서 서스테인방전이 일어난다. 이에 반하여, 오프셀들은 서스테인기간 동안 방전이 일어나지 않는다.
서브필드(SFn)의 소거기간(EP)에는 서스테인전극들(Z)에 소거 램프파형(ERR)이 인가된다. 이 소거기간(EP) 동안 스캔전극들(Y)과 어드레스전극들(X)에는 0V가 인가된다. 소거 램프파형(ERR)은 전압이 0V로부터 정극성의 서스테인전압(Vs)까지 점진적으로 상승하는 포지티브 램프파형이다. 이 소거 램프파형(ERR)에 의해 서스테인방전이 일어난 온셀(On-cells) 내에는 스캔전극(Y)과 서스테인전극(Z) 사이에서 소거 방전이 일어난다. 이 소거 방전에 의해서 온셀들 내의 벽전하들이 소거된다.
이러한 플라즈마 표시장치는 전원 스위치가 턴-온된 직후에 도 3과 같은 구동파형이 PDP에 그대로 인가된다. 따라서, 종래의 플라즈마 표시장치는 전원이 켜진 직후의 일정시간 동안 화면이 약하게 켜진 후, 정상적인 비디오 데이터가 발생되고 셀들의 방전특성이 안정화면서 정상적인 화면이 표시된다. 이 때문에 종래의 플라즈마 표시장치는 전원이 켜진 직후에 불안정하게 표시되는 화면으로 인하여 표시품위가 저하되는 문제점이 있다.
한편, 플라즈마 표시장치의 전원이 켜진 직후에 정상적인 데이터가 발생하지 않고 임의의 데이터가 발생되어 화면이 약하게 켜지는 뮤트기간은 제조업체마다 다르나 대략 수초 정도이다.
따라서, 본 발명의 목적은 전원이 켜진 직후의 표시품질 저하를 예방하도록 한 플라즈마 표시장치와 그 구동방법을 제공함에 있다.
상기 목적을 달성하기 위하여, 본 발명에 따른 플라즈마 표시장치는 뮤트기간 내에 스캔라인을 선택하기 위한 스캔펄스를 발생하지 않고 상기 뮤트기간 이후에 할당된 표시기간 동안 상기 스캔펄스를 발생하는 구동부를 구비한다.
상기 뮤트기간은 셀들을 초기화하기 위한 리셋기간과, 상기 리셋기간에 이어서 할당된 넌어드레스기간을 포함한다.
상기 구동부는 상기 뮤트기간의 리셋기간 동안 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 제1 구동부와; 상기 뮤트기간의 넌어드레스기간 동안 상기 제1 전극에 제1 직류전압을 공급하고 상기 제2 전극에 제2 직류전압을 공급하며 상기 제3 전극에 데이터펄스를 공급하는 제2 구동부를 구비한다.
상기 구동부는 상기 뮤트기간의 리셋기간 동안 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 제1 구동부와; 상기 뮤트기간의 넌어드레스기간 동안 상기 제1 전극에 제1 직류전압을 공급하고 상기 제2 전극에 제2 직류전압을 공급하며 상기 제3 전극에 제3 직류전압을 공급하는 제2 구동부를 구비한다.
상기 뮤트기간은 셀들을 초기화하기 위한 리셋기간과, 상기 리셋기간에 이어서 할당된 넌어드레스기간, 및 상기 넌어드레스기간에 이어서 할당된 휴지기간을 포함한다.
상기 구동부는 상기 뮤트기간의 리셋기간 동안 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 제1 구동부와; 상기 뮤트기간의 넌어드레스기간 동안 상기 제1 전극에 제1 직류전압을 공급하고 상기 제2 전극에 제2 직류전압을 공급하며 상기 제3 전극에 데이터펄스를 공급하는 제2 구동부와; 상기 뮤트기간의 휴지기간 동안 상기 전극들의 전압을 일정하게 유지시키는 제3 구동부를 구비한다.
상기 구동부는 기 뮤트기간의 리셋기간 동안 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 제1 구동부와; 기 뮤트기간의 넌어드레스기간 동안 상기 제1 전극에 제1 직류전압을 공급하고 상기 제2 전극에 제2 직류전압을 공급하며 상기 제3 전극에 제3 직류전압을 공급하는 제2 구동부와; 기 뮤트기간의 휴지기간 동안 상기 전극들의 전압을 일정하게 유지시키는 제3 구동부를 구비한다.
상기 뮤트기간은 상기 플라즈마 표시장치의 전원이 켜진 직후 대략 0.01[ms] 내지 10[sec] 사이의 기간이다.
본 발명에 따른 플라즈마 표시장치의 구동방법은 PDP에 스캔펄스가 공급되지 않는 뮤트기간과; 상기 뮤트기간 이후에 상기 스캔펄스가 상기 PDP에 공급되는 표시기간을 포함한다.
상기 목적 외에 다른 목적 및 이점들은 첨부한 도면들을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 4 내지 도 6을 참조하여 본 발명의 바람직한 실시예들에 대하여 설명하기로 한다.
도 4를 참조하면, 본 발명의 실시예에 따른 플라즈마 표시장치는 전원이 켜진 직후에 설정된 뮤트기간 동안(MP), PDP의 전 셀들 내에서 어드레스 방전을 일으키지 않는다.
뮤트기간(MP)은 플라즈마 표시장치의 전원이 켜진 직후 대략 0.01[ms] 내지 10[sec] 사이의 기간으로 설정된다. 이 뮤트기간(MP)은 PDP의 전셀들을 초기화하기 위한 리셋기간(RP), 스캔펄스가 생략되는 넌어드레스기간(Non-address period, NAP) 및 휴지기간(PP)을 포함한다.
뮤트기간(MP)이 시작되는 리셋기간(RP)의 셋업기간(SU)에는 모든 스캔전극들(Y)에 포지티브 램프파형(PR)이 인가되며, 서스테인전극들(Z)과 어드레스전극들(X)에는 0[V]가 인가된다. 셋업기간(SU)의 포지티브 램프파형(PR)에 의해 스캔전극들(Y) 상의 전압은 정극성의 서스테인전압(Vs)으로부터 그 보다 높은 리셋전압(Vr)까지 점진적으로 상승한다. 이 포지티브 램프파형(PR)에 의해 전화면의 셀들 내에서 스캔전극들(Y)과 어드레스전극들(X) 사이에 빛이 거의 발생되지 않는 암방전이 발생됨과 동시에 스캔전극들(Y)과 서스테인전극들(Z) 사이에도 암방전이 일어난다. 이러한 암방전의 결과로, 셋업기간(SU)의 직후에는 어드레스전극들(X)과 서스테인전극들(Z) 상에 정극성의 벽전하가 남게 되며, 스캔전극(Y) 상에는 부극성의 벽전하가 남게 된다.
셋업기간(SU)에 이어서, 리셋기간(RP)의 셋다운기간(SD)에는 전압이 정극성의 서스테인전압(Vs)으로부터 기저전압(GND) 또는 부극성 전압까지 점진적으로 낮아지는 네가티브 램프파형(NR)이 스캔전극들(Y)에 인가된다. 이와 동시에, 서스테인전극들(Z)에는 정극성의 서스테인전압(Vs)이 인가되고, 어드레스전극들(X)에는 0[V]가 인가된다. 네가티브 램프파형(NR)에 의해 전화면의 셀들 내에서 스캔전극들(Y)과 어드레스전극들(X) 사이에 암방전이 발생됨과 동시에 스캔전극들(Y)과 서스테인전극들(Z) 사이에도 암방전이 일어난다. 이 셋다운기간(SD)의 암방전의 결과로, 각 셀들(1) 내의 벽전하 분포는 어드레스의 최적 조건으로 변하게 된다. 이 때, 각 셀들(1) 내에서 스캔전극들(Y)과 어드레스전극들(X) 상에는 어드레스방전에 불필요한 과도 벽전하들이 소거되고 일정한 양의 벽전하들이 남는다. 그리고 서스테인전극들(Z) 상의 벽전하들은 스캔전극들(Y)로부터 이동되는 부극성 벽전하들이 쌓이면서 그 극성이 정극성에서 부극성으로 반전한다.
셋다운기간(SD)에 이어서 넌어드레스기간(NAP)에는 스캔전극들(Y)과 서스테인전극들(Z)에 직류전압이 인가된다. 넌어드레스기간(NAP) 동안, 스캔전극들(Y)에 인가되는 직류전압은 정극성 직류전압(Vypb), 기저전압(GND), 0V 또는 부극성 직류전압 중 어느 하나로 선택된다. 그리고 스캔전극들(Y)에는 부극성 스캔전압의 스캔펄스가 인가되지 않는다. 넌어드레스기간(NAP) 동안, 서스테인전극들(Z)에 인가되는 직류전압은 정극성 서스테인전압(Vs), 정극성 서스테인전압(Vs)과 다른 정극성 직류전압, 기저전압(GND) 또는 OV 중 어느 하나로 선택된다. 넌어드레스기간(NAP) 동안, 어드레스전극들(X)에는 정극성 데이터전압의 데이터펄스(DP)가 인가되거나 기저전압(GND) 또는 0V가 지속적으로 공급될 수 있다. 이러한 넌어드레스기간(NAP) 동안, 스캔전극들(Y)에 인가되는 전압이 부극성 스캔전압보다 높기 때문에 스캔전극들(Y)과 어드레스전극들(X) 사이의 전압차는 방전을 일으킬 수 있는 전압차 미만이다. 따라서, 넌어드레스기간 동안 PDP 내의 어떠한 셀에서도 방전이 일어나지 않는다. 이렇게 PDP에서 모든 셀들에 어드레스방전이 일어나지 않으므로 각 셀들 내의 벽전하 분포는 어드레스기간 동안 실질적으로 변화되지 않고 오프셀의 벽전하 분포를 유지한다.
휴지기간(PP)은 미리 설정된 뮤트기간(MP) 내에서 리셋기간(RP)과 넌어드레스기간(NAP)을 제외한 나머지 기간이다. 이 휴지기간(PP) 동안 각 전극들(X, Y, Z)에는 0V나 기저전압(GND)이 지속적으로 인가된다. 이러한 휴지기간(PP)은 뮤트기간(MP)이 짧게 설정되는 경우에 생략될 수도 있다.
본 발명의 다른 실시예로서, 넌어드레스기간(NAP) 동안 어드레스전극들(X)에 데이터펄스(DP)가 인가되지 않고 도 5와 같이 기저전압(GND)이나 0V 등의 직류전압이 지속적으로 인가될 수도 있다. 이 경우에도 넌어드레스기간(NAP) 동안, 어드레스전극들(X)과 스캔전극들(Y) 사이의 전압차는 방전을 일으킬 수 있는 전압차 미만이다.
본 발명의 실시예에 따른 플라즈마 표시장치는 뮤트기간(MP)이 끝난 후 도 3과 같은 정상적인 서브필드 구동파형을 이용하여 영상을 표시한다.
본원 출원인에 의해 기출원된 대한민국 특허출원 제10-2003-0102174호에 개시된 바와 같이 휴지기간(PP) 동안 스캔전극들(Y)과 서스테인전극들(Z)에 동일한 위항의 서스테인펄스가 인가될 수 있다.
본 발명에 따른 플라즈마 표시장치는 전원이 켜진 직후의 뮤트기간(MP) 동안 어떠한 셀 내에서도 어드레스방전이 일어나지 않으므로 전 셀들이 흑표시를 한다. 따라서, 본 발명에 따른 플라즈마 표시장치는 전원이 켜진 직후에 화질이 떨어지지 않으며 각각의 셀들이 안정하게 초기화된 후 즉, 뮤트기간(MP)이 끝난 후 정상적으로 영상을 표시한다.
도 6은 본 발명의 실시예에 따른 플라즈마 표시장치를 설명하기 위한 블록도이다.
도 6을 참조하면, 본 발명의 실시예에 따른 플라즈마 표시장치는 PDP(60), 데이터구동부(62), 스캔구동부(63), 서스테인구동부(64), 타이밍콘트롤러(61), 및 구동전압 발생부(65)를 구비한다.
데이터구동부(62)에는 도시하지 않은 역감마보정회로, 오차확산회로 등에 의해 역감마보정 및 오차확산 된 후, 서브필드 맵핑회로에 의해 미리 설정된 서브필드 패턴에 맵핑된 데이터가 공급된다. 이 데이터구동부(62)는 타이밍 콘트롤러(61)의 제어 하에 도 4와 같이 뮤트기간(MP)의 넌어드레스기간(NAP)이나 뮤트기간(MP)이 끝난 후의 정상적인 서브필드들의 어드레스기간 동안 데이터펄스(DP)를 어드레스전극들(X1 내지 Xm)에 인가한다. 또한, 데이터구동부(62)는 타이밍 콘트롤러(61)의 제어 하에 도 5와 같이 뮤트기간(MP) 동안 기저전압(GND)이나 0V를 어드레스전극들(X1 내지 Xm)에 인가하거나 뮤트기간(MP)이 끝난 후의 정상적인 서브필드들의 리셋기간과 서스테인기간 동안 기저전압(GND)이나 0V를 어드레스전극들(X1 내지 Xm)에 인가할 수도 있다.
스캔구동부(63)는 타이밍 콘트롤러(61)의 제어 하에 뮤트기간(MP) 동안 스캔펄스를 발생하지 않는다. 이 스캔구동부(63)는 타이밍 콘트롤러(61)의 제어 하에 뮤트기간(MP)의 리셋기간(RP)과 뮤트기간(MP)이 끝난 후의 정상적인 서브필드들의 리셋기간 동안 도 4 및 도 5와 같이 포지티브 램프파형(PR)과 네가티브 램프파형(NR)을 스캔전극들(Y)에 인가한다. 그리고 스캔구동부(63)는 타이밍 콘트롤러(61)의 제어 하에 뮤트기간(MP)의 넌어드레스기간(NAP)과 휴지기간(PP) 동안 스캔전극들(Y)과 서스테인전극들(Z)에 직류전압을 인가한다. 또한, 스캔구동부(63)는 타이밍 콘트롤러(61)의 제어 하에 뮤트기간(MP)이 끝난 후 정상적인 서브필드들의 어드레스기간 동안 데이터펄스에 동기되는 부극성 스캔전압의 스캔펄스를 스캔전극들(Y)에 순차적으로 인가하며, 정상적인 서브필드들의 서스테인기간 동안 정극성 서스테인전압(Vs)의 서스테인펄스를 스캔전극들(Y)에 인가한다.
서스테인구동부(64)는 타이밍 콘트롤러(61)의 제어 하에 뮤트기간(MP) 동안 도 4 및 도 5와 같이 기저전압(GND), OV, 및 정극성 서스테인전압(Vs)의 직류전압을 서스테인전극들(Z)에 인가한다. 그리고 서스테인구동부(64)는 타이밍 콘트롤러(61)의 제어 하에 뮤트기간(MP)의 휴지기간 동안 스캔구동부(63)로부터 발생되는 서스테인펄스와 위상이 같은 서스테인펄스를 서스테인전극들(Z)에 공급할 수 있다. 또한, 서스테인구동부(64)는 타이밍 콘트롤러(61)의 제어 하에 뮤트기간(MP)이 끝난 후의 정상적인 서브필드들의 서스테인기간 동안 스캔구동부(63)와 교대로 동작하여 스캔구동부(63)로부터 발생되는 서스테인펄스와 위상이 다른 서스테인펄스를 서스테인전극들(Z)에 공급한다.
타이밍 콘트롤러(61)는 수직/수평 동기신호와 클럭신호를 입력받아 각 구동부(62, 63, 64)에 필요한 타이밍제어신호(CTRX, CTRY, CTRZ)를 발생하고 그 타이밍제어신호(CTRX, CTRY, CTRZ)를 해당 구동부(62, 63, 64)에 공급함으로써 각 구동부(62, 63, 64)를 제어한다. 데이터구동부(62)에 공급되는 타이밍제어신호(CTRX)에는 데이터를 샘플링하기 위한 샘플링클럭, 래치제어신호, 에너지 회수회로와 구동 스위치소자의 온/오프타임을 제어하기 위한 스위치제어신호가 포함된다. 스캔구동부(63)에 인가되는 타이밍제어신호(CTRY)에는 스캔구동부(63) 내의 에너지 회수회로와 구동 스위치소자의 온/오프타임을 제어하기 위한 스위치제어신호가 포함된다. 그리고 서스테인구동부(64)에 인가되는 타이밍제어신호(CTRZ)에는 서스테인구동부(64) 내의 에너지 회수회로와 구동 스위치소자의 온/오프타임을 제어하기 위한 스위치제어신호가 포함된다.
구동전압 발생부(65)는 뮤트기간(MP) 동안 PDP(60)에 공급되는 구동전압들 즉, 도 4 및 도 5에 도시된 Vry, Vrz, Vs, -V1, -V2, -Vy, Va, Vyb, Vzb 등을 발생한다. 또한, 구동전압 발생부(65)는 도시하지 않았지만 정상적인 서브필드들의 어드레스기간 동안 스캔전극들(Y)에 공급되는 부극성 스캔전압 등 영상 표시에 필요한 전압을 더 발생한다. 이러한 구동전압들은 PDP(60)의 해상도, 모델 등에 따라 달라지는 방전특성이나 방전가스 조성에 따라 달라질 수 있다.
상술한 바와 같이, 본 발명에 따른 플라즈마 표시장치와 그 구동방법은 전원이 켜진 직후의 뮤트기간(MP) 동안 어떠한 셀 내에서도 어드레스방전을 일어키지 않는다. 따라서, 본 발명에 따른 플라즈마 표시장치는 전원이 켜진 직후에 화질이 떨어지는 것을 예방할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
도 1은 플라즈마 표시장치에서 256 계조를 구현하기 위한 8 비트 디폴트 코드의 서브필드 패턴을 나타내는 도면이다.
도 2는 3 전극 교류 면방전형 플라즈마 디스플레이 패널의 전극배치를 개략적으로 나타내는 평면도이다.
도 3은 영상을 표시하기 위한 서브필드에 발생되는 플라즈마 디스플레이 패널의 구동 파형을 나타내는 파형도이다.
도 4는 본 발명의 실시예에 따른 플라즈마 표시장치에서 뮤트기간 동안 발생되는 구동 파형을 나타내는 파형도이다.
도 5는 본 발명의 다른 실시예에 따른 플라즈마 표시장치에서 뮤트기간 동안 발생되는 구동 파형을 나타내는 파형도이다.
도 6은 본 발명의 실시예에 따른 플라즈마 표시장치를 나타내는 블록도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
60 : 플라즈마 디스플레이 패널 61 : 타이밍콘트롤러
62 : 데이터구동부 63 : 스캔구동부
64 : 서스테인구동부 65 : 구동전압 발생부

Claims (14)

  1. 뮤트기간 내에 스캔라인을 선택하기 위한 스캔펄스를 발생하지 않고 상기 뮤트기간 이후의 표시기간 동안 상기 스캔펄스를 발생하는 구동부를 구비하는 것을 특징으로 하는 플라즈마 표시장치.
  2. 제 1 항에 있어서,
    상기 뮤트기간은,
    셀들을 초기화하기 위한 리셋기간과,
    상기 리셋기간에 이어서 할당된 넌어드레스기간을 포함하는 것을 특징으로 하는 플라즈마 표시장치.
  3. 제 2 항에 있어서,
    상기 구동부는,
    상기 뮤트기간의 리셋기간 동안 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 제1 구동부와;
    상기 뮤트기간의 넌어드레스기간 동안 상기 제1 전극에 제1 직류전압을 공급하고 상기 제2 전극에 제2 직류전압을 공급하며 상기 제3 전극에 데이터펄스를 공급하는 제2 구동부를 구비하는 것을 특징으로 하는 플라즈마 표시장치.
  4. 제 2 항에 있어서,
    상기 구동부는,
    상기 뮤트기간의 리셋기간 동안 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 제1 구동부와;
    상기 뮤트기간의 넌어드레스기간 동안 상기 제1 전극에 제1 직류전압을 공급하고 상기 제2 전극에 제2 직류전압을 공급하며 상기 제3 전극에 제3 직류전압을 공급하는 제2 구동부를 구비하는 것을 특징으로 하는 플라즈마 표시장치.
  5. 제 1 항에 있어서,
    상기 뮤트기간은,
    셀들을 초기화하기 위한 리셋기간과,
    상기 리셋기간에 이어서 할당된 넌어드레스기간, 및
    상기 넌어드레스기간에 이어서 할당된 휴지기간을 포함하는 것을 특징으로 하는 플라즈마 표시장치.
  6. 제 5 항에 있어서,
    상기 구동부는,
    상기 뮤트기간의 리셋기간 동안 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 제1 구동부와;
    상기 뮤트기간의 넌어드레스기간 동안 상기 제1 전극에 제1 직류전압을 공급하고 상기 제2 전극에 제2 직류전압을 공급하며 상기 제3 전극에 데이터펄스를 공급하는 제2 구동부와;
    상기 뮤트기간의 휴지기간 동안 상기 전극들의 전압을 일정하게 유지시키는 제3 구동부를 구비하는 것을 특징으로 하는 플라즈마 표시장치.
  7. 제 5 항에 있어서,
    상기 구동부는,
    상기 뮤트기간의 리셋기간 동안 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 제1 구동부와;
    상기 뮤트기간의 넌어드레스기간 동안 상기 제1 전극에 제1 직류전압을 공급하고 상기 제2 전극에 제2 직류전압을 공급하며 상기 제3 전극에 제3 직류전압을 공급하는 제2 구동부와;
    상기 뮤트기간의 휴지기간 동안 상기 전극들의 전압을 일정하게 유지시키는 제3 구동부를 구비하는 것을 특징으로 하는 플라즈마 표시장치.
  8. 제 1 항에 있어서,
    상기 뮤트기간은 상기 플라즈마 표시장치의 전원이 켜진 직후 대략 0.01[ms] 내지 10[sec] 사이의 기간인 것을 특징으로 하는 플라즈마 표시장치.
  9. 플라즈마 디스플레이 패널에 스캔펄스가 공급되지 않는 뮤트기간과;
    상기 뮤트기간 이후에 상기 스캔펄스가 상기 플라즈마 디스플레이 패널에 공급되는 표시기간을 포함하는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.
  10. 제 9 항에 있어서,
    상기 뮤트기간은,
    상기 플라즈마 디스플레이 패널에 형성된 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 리셋기간과;
    상기 제1 전극에 제1 직류전압이 공급되고 상기 제2 전극에 제2 직류전압이 공급되며 상기 제3 전극에 데이터펄스가 공급되는 넌어드레스기간을 포함하는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.
  11. 제 9 항에 있어서,
    상기 뮤트기간은,
    상기 플라즈마 디스플레이 패널에 형성된 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 리셋기간과;
    상기 제1 전극에 제1 직류전압이 공급되고 상기 제2 전극에 제2 직류전압이 공급되며 상기 제3 전극에 제3 직류전압이 공급되는 넌어드레스기간을 포함하는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.
  12. 제 9 항에 있어서,
    상기 뮤트기간은,
    상기 플라즈마 디스플레이 패널에 형성된 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 리셋기간과;
    상기 제1 전극에 제1 직류전압이 공급되고 상기 제2 전극에 제2 직류전압이 공급되며 상기 제3 전극에 데이터펄스가 공급되는 넌어드레스기간과;
    상기 전극들의 전압이 기저전압과 0V 중 어느 하나로 일정하게 유지되는 휴지기간을 포함하는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.
  13. 제 9 항에 있어서,
    상기 뮤트기간은,
    상기 플라즈마 디스플레이 패널에 형성된 제1 전극, 제2 전극 및 제3 전극 중 적어도 어느 하나에 셀을 초기화하기 위한 초기화신호를 공급하는 리셋기간과;
    상기 제1 전극에 제1 직류전압이 공급되고 상기 제2 전극에 제2 직류전압이 공급되며 상기 제3 전극에 제3 직류전압이 공급되는 넌어드레스기간과;
    상기 전극들의 전압이 기저전압과 0V 중 어느 하나로 일정하게 유지되는 휴지기간을 포함하는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.
  14. 제 9 항에 있어서,
    상기 뮤트기간은 상기 플라즈마 표시장치의 전원이 켜진 직후 대략 0.01[ms] 내지 10[sec] 사이의 기간인 것을 특징으로 하는 플라즈마 표시장치의 구동방법.
KR1020040019866A 2004-03-24 2004-03-24 플라즈마 표시장치와 그 구동방법 KR100551127B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040019866A KR100551127B1 (ko) 2004-03-24 2004-03-24 플라즈마 표시장치와 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040019866A KR100551127B1 (ko) 2004-03-24 2004-03-24 플라즈마 표시장치와 그 구동방법

Publications (2)

Publication Number Publication Date
KR20050094969A true KR20050094969A (ko) 2005-09-29
KR100551127B1 KR100551127B1 (ko) 2006-02-13

Family

ID=37275540

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040019866A KR100551127B1 (ko) 2004-03-24 2004-03-24 플라즈마 표시장치와 그 구동방법

Country Status (1)

Country Link
KR (1) KR100551127B1 (ko)

Also Published As

Publication number Publication date
KR100551127B1 (ko) 2006-02-13

Similar Documents

Publication Publication Date Title
JP4719462B2 (ja) プラズマディスプレイパネルの駆動方法及び駆動装置
KR100627118B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100499100B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
JP2005321803A (ja) プラズマディスプレイ装置及びその駆動方法
KR100508249B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100561643B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
EP1677282A1 (en) Plasma display apparatus and driving method thereof
KR100692812B1 (ko) 플라즈마 표시장치 및 그 구동방법
KR100747168B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 그 구동방법
JP2006235574A (ja) プラズマディスプレイ装置、その駆動方法、プラズマディスプレイパネル及びプラズマディスプレイパネルの駆動装置
KR20050069762A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100774874B1 (ko) 플라즈마 표시장치와 그 구동방법
KR100491837B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100508251B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100656703B1 (ko) 플라즈마 표시장치와 그 구동방법
JP2008139881A (ja) プラズマディスプレイ装置及びその駆動方法
KR100551127B1 (ko) 플라즈마 표시장치와 그 구동방법
KR20040110689A (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100680226B1 (ko) 플라즈마 표시장치와 그 구동방법
KR100692811B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100738222B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100566819B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
KR100551128B1 (ko) 플라즈마 표시장치와 그 구동방법
KR100589245B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100499098B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091230

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee