KR20050040919A - 버스트 방식으로 데이터를 처리하는 전자장치 - Google Patents

버스트 방식으로 데이터를 처리하는 전자장치 Download PDF

Info

Publication number
KR20050040919A
KR20050040919A KR1020057002348A KR20057002348A KR20050040919A KR 20050040919 A KR20050040919 A KR 20050040919A KR 1020057002348 A KR1020057002348 A KR 1020057002348A KR 20057002348 A KR20057002348 A KR 20057002348A KR 20050040919 A KR20050040919 A KR 20050040919A
Authority
KR
South Korea
Prior art keywords
circuit
burst
data
delay line
information
Prior art date
Application number
KR1020057002348A
Other languages
English (en)
Inventor
베르켈 꼬르넬리스 헤르마누 스 반
Original Assignee
코닌클리케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 코닌클리케 필립스 일렉트로닉스 엔.브이. filed Critical 코닌클리케 필립스 일렉트로닉스 엔.브이.
Publication of KR20050040919A publication Critical patent/KR20050040919A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Optical Recording Or Reproduction (AREA)

Abstract

본 발명은, 버스트 방식으로 데이터를 처리하도록 구성된 제 1 및 제 2 회로(제 1 CIR, 제 2 CIR)를 구비한 전자장치에 관한 것이다. 제 1 회로는 버스트 중에 데이터 패킷을 처리하고, 처리된 데이터를 제 2 회로에 공급한다. 제 1 및 제 2 회로의 소비 전력으로 인한 피크 전력을 줄이기 위해, 전자장치는 제 1 및 제 2 회로 사이에 지연선(320)을 구비한다.

Description

버스트 방식으로 데이터를 처리하는 전자장치{ELECTRONIC DEVICE FOR PROCESSING DATA IN A BURST-WISE MANNER}
본 발명은, 버스트 방식으로 데이터를 처리하도록 구성된 제 1 및 제 2 회로를 구비하고, 제 1 회로가 버스트 중에 데이터 패킷을 처리하여 제 2 회로에 처리된 데이터를 공급하도록 구성된 전자장치에 관한 것이다.
또한, 본 발명은, 데이터를 버스트 방식으로 판독하는 정보 판독 시스템에 관한 것이다.
더구나, 본 발명은, 데이터를 버스트 방식으로 기록하는 정보 기록 시스템에 관한 것이다.
특히, 본 발명은, 예를 들어, CD 또는 DVD 플레이어 및/또는 레코더 등과 같이, 광 디스크에서 데이터를 판독하고 및/또는 광 디스크에 데이터를 기록하는 광 디스크 장치와 관련된다.
버스트 방식으로 데이터를 처리하는 전자장치는 본 출원인의 EP 0 429 139에 공지되어 있다. 본 특허에는, 기록 및 판독장치를 구비한 정보 기록 및 판독 시스템이 개시되어 있다. 이와 같은 시스템에서는, 처리하고자 하는 디지털 신호가 이와 같은 기록장치나 판독장치가 원래 설계된 대상이 되는 비트 레이트보다 낮은 비트 레이트를 갖는 경우가 빈번하다.
예를 들어, 판독장치는, 초당 36 메가비트의 비트 레이트에서 디스크로부터 데이터를 판독하도록 설계된 광 빔을 포함하는 반면에, 오디오 데이터에 대한 판독 시스템의 비트 레이트는 보통 초당 128 킬로비트, 즉 데이터가 초당 128 킬로비트의 비트 레이트로 판독 시스템에서 출력되어야 한다. 이와 같은 비트 레이트에 대처하기 위해서는, 데이터가 디스크에서 판독되고 높은 비트 레이트에서 버스트 방식으로 처리된다. 즉, 버스트 중에, 데이터 패킷이 높은 비트 레이트에서 판독장치에 의해 판독된다. 버스트는 데이터 패킷이 높은 비트 레이트에서 판독되는 기간에 해당한다.
데이터가 판독될 때, 이들 데이터에 대응하는 아날로그 신호가 검출되고, 이 아날로그 신호가 디지털 신호로 변환된다. 이와 같은 시스템에서는, 이러한 판독. 검출 및 변환이 버스트 중에 발생한다. 판독 및 검출은 데이터 패킷의 처리에 해당하며, 광 빔에 전원을 공급하는 전원공급수단과, 디스크에서 판독된 데이터 패킷에 해당하는 신호를 검출하는 검출수단을 구비한 제 1 회로를 필요로 한다. 이 변환은 아날로그 디지털 변환기를 구비한 제 2 회로를 필요로 한다.
데이터 패킷이 판독되고 신호가 검출 및 변환되는 버스트 이후에, 결국 높은 데이터 레이트에서의 추가적인 처리를 거친 후에, 결과적인 데이터 패킷이 얻어져 버퍼에 기억된다.
버스트 중과 버스트들 사이의 기간에서는, 데이터가 버퍼에서 낮은 비트 레이트로 판독된다. 따라서, 버스트들 사이의 기간에서는, 전원공급수단, 검출수단 및 아날로그 디지털 변환기가 오프될 수 있다. 전원공급수단과 아날로그 디지털 변환기가 전력을 많이 소모하므로, 본 발명은 기록 및 판독 시스템에 의해 소모된 평균 전력의 감소를 일으킨다.
그러나, 버스트 중에 제 1 및 제 2 회로에 전원이 공급된다는 사실이 버스트 중에 높은 피크 전력을 일으킨다. 이와 같은 높은 피크 전력은 특히 배터리에 의래 전원이 공급되는 응용에서는 큰 문제가 되는데, 이것은 복잡하고 부피가 큰 전력 분배를 필요로 하고 전력 관리를 복잡하게 하기 때문이다.
(발명의 요약)
결국, 본 발명의 목적은, 버스트 중의 피크 전력을 감소할 수 있는 데이터를 버스트 방식으로 처리하는 전자장치를 제공함에 있다.
상기한 목적을 달성하기 위해, 서두에 기재된 것과 같은, 본 발명에 따른 전자장치는, 제 1 및 제 2 회로 사이에 지연선을 구비한 것을 특징으로 한다.
본 발명에 따르면, 버스트의 개시와 지연선에 의해 도입된 지연 사이에만 제 1 회로에 전력이 공급된다. 실제로, 제 2 회로에 데이터가 공급될 때까지는 제 2 회로에 전력을 공급할 필요가 없으며, 제 1 회로에서 발생된 제 1 처리된 데이터가 지연 후에 제 2 회로에 도달한다. 그 결과, 버스트의 지속기간보다 짧은 시간 동안에 제 1 및 제 2 회로에 함께 전원이 공급된다. 따라서, 높은 피크 전력의 지속기간이 줄어든다.
바람직한 실시예에서는, 지연선이 버스트의 지속시간보다 긴 지연값을 도입한다. 이 바람직한 실시예에 따르면, 제 1 및 제 2 회로 각각에 대응하여, 피크 전력이 2개의 부분으로 분할된다. 따라서, 높은 피크 전력 대신에, 제 1 및 제 2 회로의 소비 전력이 거의 동일하면, 거의 동일한 진폭을 갖는 2개의 피크 전력이 얻어진다. 이와 같은 경우에, 바람직한 실시예는 피크 전력의 진폭을 약 2배만큼 감소시킬 수 있도록 한다.
바람직한 실시예에서는, 지연선은 표면 탄성파 지연선이다. 본 실시예는, 제 1 회로에서 발생된 데이터가 아날로그 데이터인 경우에 특히 유리하다. 표면 탄성파 지연선은 아날로그 데이터를 처리할 수 있다. 더구나, 표면 탄성파 지연선은 수동소자이다. 따라서, 제 1 및 제 2 회로 사이에 표면 탄성파 지연선을 도입하는 것은 평균 소비전력을 증가시키지 않거나, 아주 약간만 증가시킨다.
본 발명의 이들 발명내용과 또 다른 발명내용은, 이하에서 설명하는 실시예를 참조하여 더욱 더 명백해질 것이다.
이하, 다음의 첨부도면을 참조하여 본 발명을 더욱 더 상세히 설명한다:
도 1은 제 1 및 제 2 회로와 지연선을 갖는 본 발명에 따른 전자장치를 나타낸 블록도이고,
도 2a 내지 도 2e는 지연회로를 갖거나 갖지 않는, 도 1의 제 1 및 제 2 회로의 소비 전력을 나타낸 것이며,
도 3은 본 발명에 따른 정보 판독 시스템을 나타낸 것이고,
도 4는 본 발명에 따른 정보 기록 시스템을 나타낸 것이다.
본 발명에 따른 전자장치를 도 1에 나타내었다. 이와 같은 전자장치는 제 1 회로(101), 제 2 회로(102) 및 지연선(103)을 구비한다. 제 1 및 제 2 회로 101 및 102는 데이터를 버스트 방식으로 처리하도록 구성된다. 이것은, 제 1 및 제 2 회로 101 및 102가 처리기간으로 불리는 짧은 기간 중에 데이터 패킷을 처리하도록 구성된다는 것을 의미하는데, 이 처리기간은 2개의 처리기간들 사이의 시간보다 짧다. 2개의 처리기간들 사이에서는, 제 1 및 제 2 회로 101 및 102가 데이터를 처리하지 않으므로, 오프될 수 있다. 이것은 전자장치의 평균 소비전력을 줄일 수 있도록 한다.
제 1 회로(101)는 버스트 중에 제 1 처리를 데이터 패킷에 적용하여, 제 2 회로(102)에 처리된 데이터를 공급하도록 구성된다. 제 2 회로(102)는 이들 처리된 데이터에 제 2 처리를 적용하도록 구성된다. 이 제 2 처리는 버스트 중에 일어나거나 버스트 중에 적어도 개시한다. 이것은, 도 2를 참조하여 더욱 더 상세히 설명하는 것과 같이, 제 1 및 제 2 회로 101 및 102에 함께 전력이 공급되어야 한다는 것을 의미한다.
제 1 및 제 2 회로 101 및 102에 함께 전력이 공급되는 시간 동안에, 제 1 및 제 2 회로 101 및 102의 소비 전력으로 인해 큰 피크 전력이 존재한다. 지연선(103)은 이와 같은 큰 피크 전력을 줄일 수 있게 한다.
실제로, 제 1 회로(101)에 의해 처리된 후에, 지연선의 특성값에 의해 결정된 특정한 지연값 후에, 처리된 데이터가 제 2 회로(102)에 도달한다. 처리된 기간이 버스트라고 가정하고(이것은 제 2 처리가 버스트 중에 발생한다는 것을 의미한다), 지연이 버스트의 지속기간과 동일하다고 가정하자. 이때에는, 버스트 중에 데이터 패킷이 제 1 회로(10)에 의해 처리되고, 제 1 처리된 데이터가 버스트의 종료시에 제 2 회로(102)에 도달한다. 따라서, 제 2 회로(102)는 버스트 중에 오프될 수 있고, 제 1 회로(101)는 버스트의 종료시에 오프될 수 있다. 따라서, 버스트 중의 피크 전력은 단지 제 1 회로(101)의 소비 전력에 기인하며, 버스트 이후의 피크 전력은 단지 제 2 회로(102)의 소비 전력에 기인한다. 이와 같은 경우에, 도 2에서 더욱 상세히 설명한 것과 같이, 처리기간의 지속기간은 2개의 버스트들의 지속기간과 동일하다.
지연선(103)은 표면 탄성파 지연선일 수 있다. 표면 탄성파 지연선은, 압전 기판 상에 장착된 입력 및 출력 전극으로서 사용되는, 입력 인터디지털 트랜스듀서와 출력 인터디지털 트랜스듀서를 구비한다. 입력 전극에 아날로그 신호가 인가되면, 압전효과에 의해 전극들 사이에 응력이 발생한다. 이와 같은 응력은 기판의 수축 및 확장을 일으켜, 기판을 따라 출력 전극으로 전파하는 표면 탄성파를 형성한다. 출력 전극에서, 이 탄성파는 전위차를 일으키며, 그후 이것은 전압으로 표시된다.
따라서, 표면 탄성파 지연선의 입력에 인가된 신호는 특정한 지연을 거친 후에 출력에서 재복사되는데, 이러한 지연은 특히 인터디지털 트랜스듀서의 특성값과 압전 기판의 길이에 의존한다. 보통, 0.1 나노초에서 100 나노초 사이에 존재하는, 큰 범위의 사용가능한 지연값이 존재한다. 버스트의 지속기간에 의존하여, 피크 전력을 줄이기 위해 적절한 지연값이 선택된다. 도 2에서 더욱 더 상세히 설명하는 것과 같이, 버스트의 지속기간보다 약간 큰 지연값이 양호한 피크 전력 감소를 일으킨다.
제 1 회로(101)의 출력에 존재하는 데이터가 아날로그 데이터일 때, 표면 탄성파 지연선을 사용하는 것이 특히 유리하다. 실제로, 표면 탄성파 지연선은 그것의 입력에서 아날로그 데이터를 수신하고, 이 아날로그 데이터를 그것의 출력에서 전달한다. 제 1 회로(101)에 의해 처리된 데이터가 아날로그 디지털 변환기에 의해 디지털 데이터로 변환되어야 하는 전자장치에서는, 이 아날로그 디지털 변환기가 지연선 뒤에 놓일 수 있다. 예를 들면, 아날로그 디지털 변환기는 제 2 회로(102)일 수 있다. 아날로그 디지털 변환기는 높은 전력을 소비하는 경우가 많아, 지연선이 없는 경우에 큰 피크 전력에 기여하므로, 도 2를 참조하여 더욱 더 상세히 설명하는 것과 같이, 이와 같이 큰 피크 전력이 표면 탄성파 지연선을 사용하여 줄어든다.
더구나, 표면 탄성파 지연선은 수동소자이다. 따라서, 표면 탄성파 지연선 내부에의 데이터의 결합과 판독에 거의 전력이 필요하지 않는다. 그 결과, 제 1 및 제 2 회로 101 및 102 사이에 표면 탄성파 지연선을 도입하는 것은 평균 소비 전력을 증가시키지 않거나 약간만 증가시킨다.
지연선(103)은 전하결합소자일 수도 있다. 전화결합소자는 MOS 커패시터들을 구비한다. 전하가 전하결합소자의 입력에 인가될 때, 이들 전하는 커패시터들에 특정한 전압을 인가함으로써 한 개의 커패시터로부터 다음 커패시터로 이동할 수 있다. 따라서, 이와 같은 전하결합소자는 커패시터들의 수에 의존하는 지연값을 갖는 지연선의 역할을 수행할 수 있다. 전하결합소자는, 제 1 회로(101)의 출력에서 처리된 데이터가 아날로그 데이터인 경우에 사용될 수 있다.
지연선(103)은 정적 랜덤 액세스 메모리 SRAM 등의 메모리일 수도 있다. 제 1 회로(102)의 출력에 존재하는 데이터가 디지털 데이터인 경우에, SRAM 메모리를 사용하는 것이 특히 유리하다. 이들 데이터는 메모리에 기억되고, 마이크로프로세서는 메모리에 기억된 데이터를 소정의 지연후에 제 2 회로(102)로 전송한다.
도 2a 내지 도 2e는 지연선의 특성값에 의존하여 지연선을 갖는 경우와 지연선을 갖지 않는 경우의 제 1 및 제 2 회로의 시간의 함수로써의 소비 전력을 나타낸 것이다.
도 2a에서는, 제 1 및 제 2 회로 사이에 지연선이 존재하지 않는다. 제 1 회로는 지속기간 B를 갖는 버스트 중에 데이터 패킷에 대해 제 1 처리를 적용하고, 제 2 처리는 제 1 회로에 의해 처리된 데이터에 대해 제 2 처리를 적용한다. 제 2 처리는 버스트 중에 발생하는데, 이것은, 제 1 회로에 의해 처리된 데이터가 제 2 회로에 의해 즉시 처리된다는 것을 의미한다. 즉, 처리 기간 PP는 버스트이다. 따라서, 제 1 및 제 2 회로에는 함께 시간 B 중에 전력이 공급되어, 이 시간 동안에 큰 피크 전력을 일으킨다.
그후, 시간 B보다 큰 시간 ΔB 이후에 제 1 및 제 2 회로에 의해 또 다른 데이터 패킷이 처리된다. 예를 들어, 시간 ΔB는 시간 B보다 10배 또는 100배 더 클 수 있다. 데이터가 버스트들 B 중에 처리되고, 버스트들 사이의 시간 ΔB가 버스트의 지속기간보다 크므로, 이와 같은 처리는 버스트 방식으로 행해진다.
도 2b에서는, 제 1 회로와 제 2 회로 사이에 지연선이 존재하지 않지만. 제 1 회로로부터 제 2 회로로의 데이터의 전달이 시간 Δt를 필요로 하므로, 제 2 처리가 버스트 중에 정확히 일어나지 않는다. 이것은 실제 상황에 해당하는 반면에, 도 2a는 이상적인 상황에 대응한다. 실제로, 시간 Δt는 시간 B보다 훨씬 작으므로, 실제 상황이 이상적인 상황과 유사할 수 있다. 따라서, 이하에서는, 지연선이 사용되지 않을 때 버스트 중에 큰 피트 전력이 발생하는 이상적인 상황만을 고려한다.
도 2c에서는, 지연선이 사용되고, 지연값 D가 시간 B보다 약간 크다. 제 1 회로는 시간 B 동안에 데이터 패킷을 처리한 후, 오프된다. 따라서, 시간 B 중에, 제 1 회로의 소비 전력과 동일한 진폭을 갖고, 제 1 피크 전력이 발생한다.
제 1 회로에 의해 처리된 제 1 데이터는 지연값 B 후에 제 2 회로에 도달한다. 따라서, 제 2 회로는 시간 D 동안에 오프된 후, 데이터를 처리하기 위해 전력이 공급된다. 따라서, 제 2 피크 전력은 제 2 회로의 소비 전력과 동일한 진폭을 갖고 지연 D 이후에 발생한다. 제 1 회로에 의해 처리된 최종 데이터가 시간 D+B 이후에 제 2 회로에 도달하므로, 이 제 2 피크 전력의 지속기간은 B가 된다.
이때, 제 1 및 제 2 피크 전력의 진폭들이 도 2a의 큰 피크 전력의 진폭과 동일하다는 점을 주목하는 것이 중요하다. 따라서, 평균 소비 전력은 지연선을 갖는 경우와 같지 않는 경우에 동일하거나, 지연선을 갖는 경우에 아주 약간 증가하지만, 지연선의 사용은 피크 전력의 진폭을 감소시킬 수 있게 한다.
또한, 이와 같은 경우에, 처리 기간 PP의 지속기간이 증가한다는 점을 주목하는 것이 중요하다. 실제로, 처리 기간 PP의 지속기간은 B+D이다. 데이터가 버스트 방식으로 처리되고, 2개의 버스트들 사이의 시간이 1개의 버스트의 지속기간보다 훨씬 큰 경우가 많으므로, 이것은 제약으로 작용하지는 않는다.
도 2d에서는, 시간 B와 동일한 지연값 D를 갖는 지연선이 사용된다. 그 결과, 처리 기간 PP의 지속기간이 시간 B의 2배가 된다. 평균 전력은 여전히 동일하게 유지되고, 피크 전력들의 진폭이 줄어든다.
도 2e에서는, 시간 B보다 약간 작은 지연값을 갖는 지연선이 사용된다. 그 결과, 제 1 회로에 의해 처리된 제 1 데이터가 버스트의 종료전에 제 2 회로에 도달하므로, 제 1 회로 및 제 2 회로가 B-D와 동일한 시간 중에 함께 전력이 공급된다. 따라서, 이와 같은 시간 B-D 동안에 큰 피크 전력이 발생한다. 큰 피크 전력의 지속기간만을 줄이는 것을 원하면, 이와 같은 지연선을 사용하는 것이 바람직하다. 큰 피크 전력을 억제하기를 원하는 경우에는, 도 2c 및 도 2d의 지연선들이 더 적합하다.
도 3은 본 발명에 따른 정보 판독 시스템을 나타낸 것이다. 이와 같은 판독시스템은, 광 빔(302)에 전력을 공급하는 전력공급수단(301) 및 반사된 광 빔(303)을 검출하는 검출수단(304)을 구비한 광 픽업(300)과, 증폭기(310)와, 지연선(320)과, 아날로그 디지털 변환기(330)와, 디지털 프로세서(340)와, 버퍼(350)를 구비한다.
정보 판독 시스템은 광 디스크(360) 상에 기록된 정보를 판독하도록 구성된다. 그러나, 본 발명은 기록매체 상의 트랙을 판독하도록 구성된 판독장치에 전력을 공급하는 전력공급수단을 구비한 판독 시스템이 없어도 실시될 수 있다는 점에 주목하는 것이 중요하다. 예를 들어, 본 발명은, 광자기 시스템에도 적용될 수 있다.
전력공급수단(301), 검출수단(304) 및 증폭기(310)는 제 1 회로를 구성한다. 아날로그 디지털 변환기는 제 2 회로를 구성한다.
디스크(360)는 나선형 트랙을 갖고 모터에 의해 회전한다. 광 픽업(300)은 광 빔(302)을 사용하여 디스크(360) 상의 트랙을 주사하기 위해 디스크(360)의 반대측에 배치된다. 이 시스템은, 광 빔(302)의 중심이 일정한 트랙의 중앙과 일치하도록 확보하는 트랙킹 장치, 광 빔(302)을 디스크(360) 상에 초점이 맞도록 하는 포커스 제어와, 디스크(360)에 대해 광 픽업(300)을 반경방향으로 움직이는 래디얼 위치지정장치, 예를 들면, 액추에이터를 더 구비한다. 디스크(360) 상에 기록된 정보의 판독에 대해서는 후술한다.
디스크(360) 상의 일정한 위치에 배치된 데이터 패킷을 높은 판독 비트 레이트로 판독하기 위해 버스트 중에 광 빔(302)에 전력이 공급된다. 버스트의 지속기간은, 예를 들면, 수초일 수 있다. 판독 비트 레이트는, 예를 들면, 초당 36 메가비트일 수도 있다. 디스크(360)에서 반사된 광 빔(303)은 포토다이오드일 수도 있는 검출수단(304)에 의해 검출된다. 광 빔(302)과 검출수단(304)은 판독장치를 구성한다.
이에 따라, 신호가 검출되는데, 이 신호는 디스크(360) 상에서 판독된 데이터 패킷에 해당한다. 그후, 신호가 증폭기(310)에 의해 증폭되고, 결과적으로 얻어진 신호가 지연선(320)의 입력으로 전송된다. 이 결과 얻어진 신호는 판독정보에 해당한다. 지연선(320)의 출력에서, 판독정보는 아날로그 디지털 변환기(330)에 의해 디지털 신호로 변환된다. 이와 같은 변환은 제 2 회로에 의해 처리에 해당한다. 그후, 디지털 신호는, 결국 제 2 회로의 일부를 구성하는 디지털 프로세서(340)에 의해 처리된다. 디지털 신호 처리기(340)는 비트 검출, 등화, 복조, 채널 디코딩 및 오류 정정을 수행한다. 그후, 결과적으로 얻어진 신호는 버퍼(350)에 기억된다.
그후, 디지털 신호가 높은 판독 레이트보다 낮은 비트 레이트에서 버퍼(350)에서 판독된다. 이와 같은 비트 레이트는, 예를 들면, 초당 128 킬로비트일 수 있다. 데이터는, 버퍼가 비워질 때까지, 또는 버퍼(350)의 충전도가 특정한 임계값보다 작을 때까지, 버퍼(350)에서 판독될 수 있다. 버퍼(350)는 선입선출형일 수 있다. 버퍼(350)의 충전도가 이와 같은 특정한 임계값보다 적으면, 또 다른 버스트 중에, 광 빔(302)에 전력이 공급되고, 디스크(360) 상에 기록된 또 다른 데이터 패킷을 판독하기 위해, 이전의 버스트 주에 주사된 디스크 부분의 종료점에 위치한다. 이와 같은 배치는 EP 0 429 139에 기재되어 있다.
도 4는 본 발명에 따른 정보 기록 시스템을 나타낸 것이다. 이와 같은 기록 시스템은, 버퍼(400), 디지털 프로세서(410), 디지털 아날로그 변환기(420), 지연선(430), 제어회로(440)와, 광 빔(452)에 전력을 공급하는 전력공급수단(451)을 포함하는 광 픽업(450)을 구비한다. 디지털 아날로그 변환기는 제 1 회로를 구성한다. 전력공급수단(451)과 제어회로(440)는 제 2 회로를 구성한다.
정보 기록 시스템은, 모터에 의해 회전되는 광 디스크(460)에 정보를 기록하도록 구성된다. 도 3에 도시된 판독 시스템과 마찬가지로, 이와 같은 기록 시스템은 트랙킹장치, 포커스 제어 및 래디얼 위치지정장치를 더 구비할 수도 있다. 디스크(560)에의 정보의 기록에 대해 후술한다.
디스크(460) 상에 기록하고자 하는 디지털 정보가 낮은 비트 레이트로 버퍼(400)에 로드된다. 이 버퍼(400)는 선입선출형일 수 있다. 버스트 중에, 더 높은 비트 레이트로 데이터 패킷이 버퍼(400)에서 페치된다. 이와 같은 버스트 중에, 이 데이터 패킷은 결국 디지털 프로세서(410)에 의해 전처리되고, 디지털 아날로그 변환기(420)에 의해 아날로그 정보로 변환된다. 이와 같은 변환은 제 1 회로에 의해 적용된 처리에 해당한다. 디지털 프로세서(410)는 제 1 회로의 일부를 구성할 수도 있다는 점을 주목하는 것이 중요하다. 이와 같은 경우에, 제 1 회로에 의해 적용되는 처리는 디지털 프로세서(410)에 의한 전처리와 디지털 아날로그 변환기(420)에 의한 변환을 포함한다.
아날로그 정보는 지연선(430)의 입력에 전송된다. 지연선(430)의 출력에서는, 제어회로(440)가 광 픽업(450)의 위치를 제어하고, 디스크(460)의 일정한 부분에 기록하고자 하는 정보를 기록하기 위해 광 빔(452)이 전력공급수단(451)에 의해 전력이 공급된다.
버스트의 지속기간은, 예를 들면, 버퍼(400)의 충전도에 의해 결정된다. 예를 들어, 버퍼(400)의 충전도가 특정한 상한값을 넘으면, 버퍼(400)의 충전도가 특정한 하한값보다 작아질 때까지, 데이터가 버퍼(400)에서 페치된다. 버스트 중에 데이터 패킷이 버퍼(400)에서 페치되었을 경우에, 이 버퍼(400)의 충전도가 다시 특정한 상한값에 도달할 때, 다음 데이터 패킷이 버퍼(400)에서 페치된다. 그후, 제어회로는, 이전의 버스트 중에 데이터가 기록된 부분의 말단부에 데이터를 기록하기 위해, 광 픽업을 위치시킨다.
다음의 청구범위 내의 참조번호는 청구범위를 제한하는 것으로 해석되어서는 안된다. 이때, 동사 "구비한다"와 그것의 활용형의 사용이 청구항에 규정된 구성요소 이외의 다른 구성요소의 존재를 배제하는 것은 아니라는 것은 자명하다. 구성요소 앞의 단어 "a" 또는 "an"은 이와 같은 복수의 구성요소의 존재를 배제하는 것이 아니다.

Claims (6)

  1. 버스트 방식으로 데이터를 처리하도록 구성된 제 1 및 제 2 회로(101, 102)를 구비하고, 제 1 회로가 버스트 중에 데이터 패킷을 처리하여 제 2 회로에 처리된 데이터를 공급하도록 구성된 전자장치에 있어서,
    제 1 및 제 2 회로 사이에 지연선(103)을 구비한 것을 특징으로 하는 전자장치.
  2. 제 1항에 있어서,
    상기 지연선이 버스트의 지속시간보다 긴 지연값을 도입하는 것을 특징으로 하는 전자장치.
  3. 제 1항에 있어서,
    상기 지연선은 표면 탄성파 지연선인 것을 특징으로 하는 전자장치.
  4. 청구항 1에 기재된 전자장치를 구비한 정보 판독 시스템에 있어서,
    제 1 회로는 기록매체(360)에서 판독하여 판독정보를 제공하도록 구성된 판독장치(302, 304)에 전력을 공급하는 전력공급수단(301)을 구비하고, 제 2 회로는 판독정보를 처리하는 처리수단(330)을 구비한 것을 특징으로 하는 정보 판독 시스템.
  5. 청구항 1에 기재된 전자장치를 구비한 정보 기록 시스템에 있어서,
    제 1 회로는 기록하고자 하는 정보를 처리하는 처리수단(420)을 구비하고, 제 2 회로는 기록매체(460) 상에 정보를 기록하도록 구성된 기록장치(452)에 전력을 공급하는 전력공급수단(451)을 구비한 것을 특징으로 하는 정보 기록 시스템.
  6. 청구항 4에 기재된 정보 판독 시스템 및/또는 청구항 5에 기재된 정보 기록 시스템을 구비한 것을 특징으로 하는 광 디스크장치.
KR1020057002348A 2002-08-14 2003-08-05 버스트 방식으로 데이터를 처리하는 전자장치 KR20050040919A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP02292039 2002-08-14
EP02292039.1 2002-08-14

Publications (1)

Publication Number Publication Date
KR20050040919A true KR20050040919A (ko) 2005-05-03

Family

ID=31725500

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020057002348A KR20050040919A (ko) 2002-08-14 2003-08-05 버스트 방식으로 데이터를 처리하는 전자장치

Country Status (6)

Country Link
EP (1) EP1532629A1 (ko)
JP (1) JP2005535997A (ko)
KR (1) KR20050040919A (ko)
CN (1) CN1675706A (ko)
AU (1) AU2003251105A1 (ko)
WO (1) WO2004017320A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009543172A (ja) 2006-06-27 2009-12-03 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 複数のデータ処理ユニットの電力消費を管理する装置および方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6366757A (ja) * 1986-09-08 1988-03-25 Mitsubishi Electric Corp フレキシブルデイスク装置のモ−タオン・デイレイ回路
JP3230319B2 (ja) * 1992-07-09 2001-11-19 ソニー株式会社 音響再生装置
US5422781A (en) * 1993-12-30 1995-06-06 Intel Corporation Sense amplifier timing method and apparatus for peak power production
JPH07221672A (ja) * 1994-02-01 1995-08-18 Kazuhiko Yamanouchi 分散型周波数拡散通信方式
JP2000200461A (ja) * 1999-01-06 2000-07-18 Sanyo Electric Co Ltd ディスク記録装置

Also Published As

Publication number Publication date
AU2003251105A1 (en) 2004-03-03
WO2004017320A1 (en) 2004-02-26
CN1675706A (zh) 2005-09-28
JP2005535997A (ja) 2005-11-24
EP1532629A1 (en) 2005-05-25

Similar Documents

Publication Publication Date Title
EP1118993A4 (en) MEDIUM, DEVICE AND METHOD FOR RECORDING INFORMATION AND DEVICE AND METHOD FOR PLAYING BACK INFORMATION
EP1583094A3 (en) Power saving system for optical disc recording/reproducing apparatus
KR19990023830A (ko) 기록 방법, 기록 장치, 재생 방법 및 재생 장치
EP0599719B1 (en) Compressed data recording and reproduction apparatus and compressed data recording and reproducing method
US6757121B2 (en) Storage device having internal and external recording circuits
KR100287359B1 (ko) 디스크 재생 장치 및 트래킹 서보 회로
KR20050040919A (ko) 버스트 방식으로 데이터를 처리하는 전자장치
EP1246181A3 (en) Optical disk recording/reproducing apparatus
JP3001466B2 (ja) 磁気記録装置の駆動回路
US6307692B1 (en) Double pulse write driver
EP0817179B1 (en) Optical data storage and retrieval system and method
HUP0203255A2 (en) Method for reproducing data which is stored on a storage medium ten
US20080253585A1 (en) Apparatus and method for controlling volume
KR101016486B1 (ko) 디지털 데이터 재생 장치 및 컴퓨터 판독 가능 기록 매체
KR930001641B1 (ko) 데이타 기록장치 및 방법
US20010005354A1 (en) Optical pickup device, information reproduction/recording apparatus, and information processing apparatus
JPH11316248A (ja) ピーク検出回路
JPH06230799A (ja) 信号記録装置
JP2755017B2 (ja) 記録信号のチェック回路
EP1635455A1 (en) Mute circuit
US5842169A (en) Read/write control method and circuit for a sound recording/reproducing device
JPH0935214A (ja) 電源制御回路及び記憶装置
KR19990054336A (ko) 광 디스크 재생장치의 데이타 처리방법
JP3965812B2 (ja) 信号記録再生装置
JP3492512B2 (ja) ディジタル変調装置

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid