KR20050003753A - 액정 표시 장치 및 그 구동 방법 - Google Patents

액정 표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR20050003753A
KR20050003753A KR1020030045243A KR20030045243A KR20050003753A KR 20050003753 A KR20050003753 A KR 20050003753A KR 1020030045243 A KR1020030045243 A KR 1020030045243A KR 20030045243 A KR20030045243 A KR 20030045243A KR 20050003753 A KR20050003753 A KR 20050003753A
Authority
KR
South Korea
Prior art keywords
control signals
switch
shift register
data
data lines
Prior art date
Application number
KR1020030045243A
Other languages
English (en)
Other versions
KR100603456B1 (ko
Inventor
김병구
이창환
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020030045243A priority Critical patent/KR100603456B1/ko
Publication of KR20050003753A publication Critical patent/KR20050003753A/ko
Application granted granted Critical
Publication of KR100603456B1 publication Critical patent/KR100603456B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 화소 데이터의 공급 순서를 조절하는 DEMUX의 제어 신호들을 간단한 구성으로 생성하는 쉬프트 레지스터를 포함하는 액정 표시 장치 및 그 구동 방법에 관한 것이다.
본 발명에 따른 액정 표시 장치는 게이트 라인과 데이터 라인의 교차로 정의된 화소 매트릭스와; 상기 데이터 라인들에 공급되어질 화소 신호들을 그 데이터 라인들 보다 적은 수의 출력 라인을 통해 공급하는 데이터 드라이버와; 상기 다수의 데이터 라인들을 다수개의 블록으로 분할하는 다수개의 디멀티플렉서를 구비하고, 그 디멀티플렉서들 각각이 상기 데이터 드라이버로부터의 출력 라인당 공급되는 화소 신호를 해당 블록내의 데이터 라인들 각각으로 분리하여 공급하는 디멀티플렉서부와; 상기 디멀티플렉서들 각각이 해당 블록내의 데이터 라인들에 해당 화소 신호를 공급하는 순서를 적어도 한 수평 동기 기간마다 교번적으로 바꾸도록 제어하는 다수의 제어 신호들을 발생하는 쉬프트 레지스터를 구비한다.

Description

액정 표시 장치 및 그 구동 방법{LIQUID CRYSTAL DISPLAY AND METHOD OF DRIVING THE SAME}
본 발명은 액정 표시 장치 및 그 구동 방법에 관한 것으로, 특히 화소 신호의 공급 순서를 조절하기 위한 제어 신호 생성부를 간소화시킬 수 있는 액정 표시 장치 및 그 구동 방법에 관한 것이다.
통상의 액정 표시 장치(이하, LCD)는 게이트 라인들과 데이터 라인들의 교차로 정의된 화소 매트릭스를 이용하여 비디오 신호(이하, 화소 신호)에 대응하는 화상을 표시한다. 화소 매트릭스의 각 화소는 해당 화소 신호에 따라 광투과량을 조절하는 액정셀과, 데이터 라인으로부터 액정셀에 공급될 화소 신호를 절환하기 위한 박막 트랜지스터로 구성된다. 또한, LCD는 게이트 라인 및 데이터 라인을 구동하기 위한 게이트 및 데이터 드라이버를 구비한다. 이러한 게이트 및 데이터 드라이버는 박막 트랜지스터가 전하 이동도가 높은 폴리 실리콘을 이용하는 경우 액정 표시 패널에 내장된다. 이 경우, 데이터 드라이버와 화소 매트릭스 사이에 디멀티플렉서(Demultiplexor: 이하,DEMUX)가 접속된다. DEMUX는 데이터 드라이버의 임의의 한 출력라인에 다수개의 데이터 라인을 접속시킴으로써 데이터 D-IC의 소요량을 줄이게 된다.
도 1을 참조하면, 종래의 액정 표시 장치는 화소 매트릭스(22)와 함께 액정 표시 패널(20)에 내장된 게이트 드라이버(24) 및 데이터 드라이버(26)와, 데이터드라이버(26)와 화소 매트릭스(22)의 사이에 접속된 DEMUX부(28)와, 액정 표시 패널을 제어하는 타이밍 컨트롤러(10)를 구비한다.
타이밍 컨트롤러(10)는 액정 표시 패널(20)에 내장된 게이트 드라이버(24) 및 데이터 드라이버(26)의 구동 타이밍을 제어하는 다수의 제어 신호들을 생성하여 공급함과 아울러 데이터 드라이버(26)로 화소 데이터를 정렬하여 공급한다. 그리고, 타이밍 컨트롤러(10)는 액정 표시 패널(20)에 내장된 DEMUX부(28)를 제어하는 다수의 제어 신호들을 생성하여 공급한다.
DEMUX부(28)는 도 2와 같이 데이터 드라이버(26)와 화소 매트릭스(22)의 n개의 데이터 라인들(DL1 내지 DLn) 사이에 접속된 DEMUX1 내지 DEMUXk를 구비한다. DEMUX1 내지 DEMUXk 각각은 데이터 드라이버(16)의 하나의 출력 라인에 병렬로 접속되고, 데이터 라인들(DL1 내지 DLn) 중 6개의 데이터 라인들 각각과 접속된 제1 내지 제6 스위치(SW1 내지 SW6)를 구비한다. 제1 내지 제6 스위치(SW1 내지 SW6)는 타이밍 컨트롤러(10)로부터 공급되는 제1 내지 제6 제어 신호(C1 내지 C6)에 의해 한 수평 기간에서 서로 다른 시점에서 턴-온된다.
데이터 드라이버(26)는 DEMUX부(28)의 DEMUX1 내지 DEMUXk에 대응하는 k개의 출력 라인을 구비한다. 게이트 드라이버(24)는 한 프레임 동안 m개의 게이트 라인(GL1 내지 GLm)에 게이트 하이 전압(VGH)을 순차적으로 공급하고, 나머지 기간에는 게이트 로우 전압(VGL)을 공급한다. 게이트 하이 전압(VGH)은 도 3과 같이 해당 게이트 라인(GLi, GLi+1)이 구동되는 한 수평 동기 기간 동안 유지된다.
임의의 게이트 라인(GLi)이 구동되는 수평 동기 기간(Hi) 동안, 데이터 드라이버(26)는 DEMUX1 내지 DEMUXk 각각에 접속된 k개의 출력 라인을 통해 제1 내지 제6 제어 신호(C1 내지 C6) 각각에 동기하도록 k개씩의 화소 신호를 순차적으로 공급한다. DEMUX1 내지 DEMUXk 각각은 데이터 드라이버(26)의 해당 출력 라인을 통해 순차적으로 공급되는 6개의 화소 신호를 타이밍 컨트롤러(10)로부터의 제1 내지 제6 제어 신호(C1 내지 C6)에 응답하여 6개의 데이터 라인들 각각으로 공급한다.
예를 들면, DEMUX1 내지 DEMUXk 각각에 구성된 제1 스위치(SW1)의 게이트 전극은 제1 제어 신호(C1) 입력 라인과, 제2 스위치(SW2)의 게이트 전극은 제4 제어 신호(C4)의 입력 라인과, 제3 스위치(SW3)의 게이트 전극은 제5 제어 신호(C5)의 입력 라인과, 제4 스위치(SW4)의 게이트 전극은 제2 제어 신호(C2)의 입력 라인과, 제5 스위치(SW5)의 게이트 전극은 제3 제어 신호(C3)의 입력 라인과, 제6 스위치(SW6)의 게이트 전극은 제6 제어 신호(C6)의 입력 라인과 각각 접속된다. 이에 따라, 제1 내지 제6 제어 신호(C1 내지 C6)가 도 3과 같이 한 수평 동기 기간 내에서 하이 상태가 순차적으로 쉬프트되어 공급되는 경우 DEMUX1 내지 DEMUXk 각각의 제1 내지 제6 스위치들(SW1 내지 SW6)이 SW1, SW4, SW5, SW2, SW3, SW6의 순서로 구동된다. 그리고, 데이터 드라이버(26)는 상기 제1 내지 제6 스위치들(SW1 내지 SW6)의 구동 순서에 대응하여 해당 화소 신호를 순차적으로 공급한다. 이 결과, DEMUX1은 도 3과 같이 SW1을 통해 제1 데이터 라인(DL1)에 R1을, SW4를 통해 제4 데이터 라인(DL4)에 R2를, SW5를 통해 제5 데이터 라인(DL5)에 G2를, SW2를 통해 제2 데이터 라인(DL2)에 G1을, SW3을 통해 제3 데이터 라인(DL3)에 B1을, SW6을 통해 제6 데이터 라인(DL6)에 B2를 순차적으로 공급한다.
그리고, 데이터 라인들(DL1 내지 DLn) 각각에서 상기 화소 신호의 공급 순서에 따라 서로 다른 화소 신호의 홀딩 기간으로 인한 누설 전류 편차를 보상하기 위하여 도 4와 같이 제1 내지 제6 제어 신호(C1 내지 C6)의 공급 순서를 바꾸어 주게 된다.
도 4를 참조하면, 다음 게이트 라인(GLi+1)이 구동되는 수평 동기 기간(Hi+1)에서 제1 내지 제6 제어 신호(C1 내지 C6)는 C2, C1, C4, C3, C6, C5의 순서로 하이 상태가 쉬프트되도록 발생된다. 이에 따라, DEMUX1 내지 DEMUXk 각각의 제1 내지 제6 스위치들(SW1 내지 SW6)은 SW4, SW1, SW5, SW2, SW6, SW3의 순서로 구동된다. 이 결과, DEMUX1은 도 4와 같이 SW4을 통해 제4 데이터 라인(DL4)에 R2를, SW1를 통해 제1 데이터 라인(DL1)에 R1을, SW5를 통해 제5 데이터 라인(DL5)에 G2를, SW2를 통해 제2 데이터 라인(DL2)에 G1을, SW6을 통해 제6 데이터 라인(DL6)에 B2를, SW3을 통해 제3 데이터 라인(DL3)에 B1을 순차적으로 공급한다.
이와 같이, 종래의 LCD는 화소 신호의 공급 순서를 적어도 한 수평 동기 기간 및 적어도 한 프레임 단위로 바꾸어 주게 된다. 이를 위하여, 타이밍 컨트롤러(10)는 화소 신호의 공급 순서를 결정하는 제1 내지 제6 제어 신호(C1 내지 C6)를 생성함과 아울러 그 제1 내지 제6 제어 신호(C1 내지 C6)의 턴-온 전압 주기를 적어도 한 수평 동기 기간 및 적어도 한 프레임 단위로 바꾸어 주어야만 한다. 이에 따라, 제1 내지 제6 제어 신호(C1 내지 C6)를 생성부를 포함하는 타이밍 컨트롤러(10)의 회로부가 복잡해지는 문제점이 있다.
따라서, 본 발명의 목적은 화소 데이터의 공급 순서를 조절하는 DEMUX의 제어 신호들을 간단한 구성으로 생성하는 쉬프트 레지스터를 포함하는 액정 표시 장치 및 그 구동 방법을 제공하는 것이다.
도 1은 종래의 액정 표시 장치를 개략적으로 도시한 도면.
도 2는 도 1에 도시된 디멀티플렉서부의 상세 회로도.
도 3은 임의의 수평 동기 기간에서 도 2에 도시된 제1 디멀티플렉서의 구동 파형도.
도 4는 다른 수평 동기 기간에서 도 2에 도시된 제1 디멀티플렉서의 구동 파형도.
도 5는 본 발명의 실시 예에 따른 액정 표시 장치를 개략적으로 도시한 도면.
도 6은 도 5에 도시된 쉬프트 레지스터의 상세 구성도.
< 도면의 주요 부분에 대한 부호의 설명 >
10, 30 : 타이밍 컨트롤러 20, 40 : 액정 표시 패널
22, 42 : 화상 표시부 24, 44 : 게이트 드라이버
26, 46 : 데이터 드라이버 28, 48 : 디멀티플렉서부
50 : 쉬프트 레지스터
상기 목적을 달성하기 위하여, 본 발명에 따른 액정 표시 장치는 게이트 라인과 데이터 라인의 교차로 정의된 화소 매트릭스와; 상기 데이터 라인들에 공급되어질 화소 신호들을 그 데이터 라인들 보다 적은 수의 출력 라인을 통해 공급하는 데이터 드라이버와; 상기 다수의 데이터 라인들을 다수개의 블록으로 분할하는 다수개의 디멀티플렉서를 구비하고, 그 디멀티플렉서들 각각이 상기 데이터 드라이버로부터의 출력 라인당 공급되는 화소 신호를 해당 블록내의 데이터 라인들 각각으로 분리하여 공급하는 디멀티플렉서부와; 상기 디멀티플렉서들 각각이 해당 블록내의 데이터 라인들에 해당 화소 신호를 공급하는 순서를 적어도 한 수평 동기 기간마다 교번적으로 바꾸도록 제어하는 다수의 제어 신호들을 발생하는 쉬프트 레지스터를 구비한다.
상기 쉬프트 레지스터는 상기 다수의 제어 신호들을 통해 상기 디멀티플렉서들 각각이 적어도 프레임 단위로도 해당 화소 신호의 공급 순서를 바꾸도록 제어한다.
상기 쉬프트 레지스터는 입력된 방향 선택 신호에 응답하여 입력된 스타트펄스의 순방향 또는 랜덤한 역방향으로 쉬프트시켜 상기 다수의 제어 신호들을 발생한다.
상기 쉬프트 레지스터는 상기 스타트 펄스를 순방향으로 순차적으로 쉬프트시켜 한 수평 동기 기간내에서 순차적으로 턴-온 전압이 쉬프트되는 다수의 제어 신호들을 발생한다.
상기 디멀티플렉서들 각각은 6개의 데이터 라인들 각각에 접속된 제1 내지 제6 스위치를 구비하고, 상기 쉬프트 레지스터는 상기 제1 스위치, 제4 스위치, 제5 스위치, 제2 스위치, 제3 스위치, 제6 스위치를 순차적으로 턴-온시키는 제1 내지 제6 제어 신호를 발생한다.
상기 쉬프트 레지스터는 상기 스타트 펄스를 역방향으로 랜덤하게 쉬프트시켜 한 수평 동기 기간에서 랜덤하게 턴-온 전압이 쉬프트되는 다수의 제어 신호들을 발생한다.
상기 디멀티플렉서들 각각은 6개의 데이터 라인들 각각에 접속된 제1 내지 제6 스위치를 구비하고, 상기 쉬프트 레지스터는 상기 제4 스위치, 제1 스위치, 제5 스위치, 제2 스위치, 제6 스위치, 제3 스위치 순서로 턴-온시키는 제1 내지 제6 제어 신호를 발생한다.
상기 쉬프트 레지스터는 상기 게이트 드라이버 및 데이터 드라이버와 함께 상기 화소 매트릭스가 형성된 액정 표시 패널에 내장된다.
본 발명에 따른 액정 표시 장치의 구동 방법은 입력 방향 선택 제어 신호에 따라 입력 스타트 펄스를 순방향 또는 랜덤한 역방향으로 쉬프트시켜 서로 다른 시점에서 턴-온 전압 상태를 갖는 다수의 제어 신호들을 발생하는 단계와; 입력 화소 신호를 시분할하여 상기 다수의 제어 신호들 각각이 턴-온 전압이 되는 순서대로 다수의 데이터 라인들 중 해당 데이터 라인으로 공급하는 단계를 포함한다.
상기 다수의 제어 신호들이 턴-온 전압을 갖는 순서를 적어도 한 수평 동기 기간마다 교번적으로 바꾸고, 적어도 한 프레임마다 교번적으로 바꾸는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예를 도 5 및 도 6을 참조하여 설명하기로 한다.
도 5에 도시된 본 발명의 실시 예에 따른 액정 표시 장치는 화소 매트릭스(42)와 함께 액정 표시 패널(40)에 내장된 게이트 드라이버(44) 및 데이터 드라이버(46)와, 데이터 드라이버(46)와 화소 매트릭스(42)의 사이에 접속된 DEMUX부(48)와, 액정 표시 패널(40)에 내장되어 DEMUX부(48)의 제어 신호들을 생성하여 공급하는 쉬프트 레지스터(50)와, 액정 표시 패널(40)을 제어하는 타이밍 컨트롤러(30)를 구비한다. 여기서, DEMUX부(48)는 도 2와 같이 DEMUX1 내지 DEMUXk를 구비하고, DEMUX1의 입출력 신호는 도 3 및 도 4에 도시된 바와 같으므로, 도 2 내지 도 4를 결부하여 설명하기로 한다.
타이밍 컨트롤러(30)는 액정 표시 패널(40)에 내장된 게이트 드라이버(44) 및 데이터 드라이버(46)의 구동 타이밍을 제어하는 다수의 제어 신호들을 생성하여공급함과 아울러 데이터 드라이버(46)로 화소 데이터를 정렬하여 공급한다. 그리고, 타이밍 컨트롤러(30)는 액정 표시 패널(40)에 내장된 쉬프트 레지스터(50)의 쉬프트 동작을 제어하는 제어 신호들을 생성하여 공급한다.
데이터 드라이버(46)는 DEMUX부(48)의 DEMUX1 내지 DEMUXk에 대응하는 k개의 출력 라인을 구비한다. 게이트 드라이버(44)는 한 프레임 동안 m개의 게이트 라인(GL1 내지 GLm)에 게이트 하이 전압(VGH)을 순차적으로 공급하고, 나머지 기간에는 게이트 로우 전압(VGL)을 공급한다. 게이트 하이 전압(VGH)은 해당 게이트 라인이 구동되는 한 수평 동기 기간 동안 유지된다.
DEMUX부(48)는 도 2와 같이 데이터 드라이버(46)와 화소 매트릭스(42)의 n개의 데이터 라인들(DL1 내지 DLn) 사이에 접속된 DEMUX1 내지 DEMUXk를 구비한다. DEMUX1 내지 DEMUXk 각각은 데이터 드라이버(46)의 하나의 출력 라인에 병렬로 접속되고 다수의 데이터 라인들과 각각 접속된 다수의 스위치들을 구비한다. 예를 들면, DEMUX1 내지 DEMUXk 각각은 도 2와 같이 6개의 데이터 라인들 각각과 접속된 제1 내지 제6 스위치(SW1 내지 SW6)를 구비한다. 여기서, 제1 스위치(SW1)의 게이트 전극은 제1 제어 신호(C1) 입력 라인과, 제2 스위치(SW2)의 게이트 전극은 제4 제어 신호(C4)의 입력 라인과, 제3 스위치(SW3)의 게이트 전극은 제5 제어 신호(C5)의 입력 라인과, 제4 스위치(SW4)의 게이트 전극은 제2 제어 신호(C2)의 입력 라인과, 제5 스위치(SW5)의 게이트 전극은 제3 제어 신호(C3)의 입력 라인과, 제6 스위치(SW6)의 게이트 전극은 제6 제어 신호(C6)의 입력 라인과 각각 접속된다. 이러한 제1 내지 제6 스위치(SW1 내지 SW6)는 쉬프트 레지스터(50)로부터 공급되는 제1 내지 제6 제어 신호(C1 내지 C6)에 의해 한 수평 기간에서 서로 다른 시점에서 턴-온된다.
쉬프트 레지스터(50)는 DEMUX부(48)를 제어하는 다수의 제어 신호들을 발생한다. 예를 들면, 쉬프트 레지스터(50)는 DEMUX1 내지 DEMUXk 각각에 공통으로 구성된 제1 내지 제6 스위치(SW1 내지 SW6)를 독립적으로 제어하는 제1 내지 제6 제어 신호를 발생한다.
이를 위하여, 쉬프트 레지스터(50)는 도 6에 도시된 바와 같이 직렬로 연결된 제1 내지 제6 스테이지(ST1 내지 ST6)를 구비한다. 그리고, 쉬프트 레지스터(50)는 제1 내지 제6 스테이지(ST1 내지 ST6) 각각의 출력 신호를 초기화 신호(INT)와 NAND 연산하여 출력하는 NAND1 게이트 내지 NAND6 게이트를 더 구비한다. 도 6에 도시된 제1 내지 제6 스테이지(ST1 내지 ST6)는 방향 제어 신호에 따라 순방향 또는 역방향으로 쉬프트 동작을 한다. 이 경우, 쉬프트 레지스터(50)는 타이밍 컨트롤러(30)로부터 스타트 펄스와, 쉬프트 구동에 필요한 클럭 신호와, 방향 선택 신호를 공급받아 이용하게 된다.
먼저, 제1 내지 제6 스테이지(ST1 내지 ST6)가 순방향 선택에 응답하여 제1 내지 제6 스테이지(ST1 내지 ST6)는 제1 스테이지(ST1)에 공급되는 제1 스타트 펄스(SP1)를 순차적으로 쉬프트시킨다. 여기서, 제2 내지 제6 스테이지(ST2 내지 ST6) 각각은 이전단 스테이지의 출력 신호를 스타트 펄스로 입력하여 쉬프트시키고, 쉬프트된 신호를 해당 NAND 게이트와 다음단 스테이지로 출력한다. 이 결과, 제1 내지 제6 스테이지(ST1 내지 ST6) 각각은 도 3에 도시된 바와 같이 순차적으로하이 상태가 쉬프트되는 제1 내지 제6 제어 신호(C1 내지 C2) 각각을 NAND1 게이트 내지 NAD6 게이트 각각을 통해 공급한다.
제1 내지 제6 스테이지(ST1 내지 ST6)가 역방향 신호에 응답하여 역방향으로 쉬프트 동작을 하는 경우 제1 내지 제6 스테이지(ST1 내지 ST6)는 제2 스테이지(ST1)에 공급되는 제2 스타트 펄스(SP2)를 굵은선으로 도시된 역방향 경로를 따라 순차적으로 쉬프트시킨다. 다시 말하여, 제1 내지 제6 스테이지(ST1 내지 ST6)는 제2 스테이지(ST2)로 입력되는 제2 스타트 펄스(SP2)를 ST2, ST1, ST4, ST3, ST6, ST5의 순서로 쉬프트시켜 출력한다. 구체적으로, 제2 스테이지(ST2)가 제2 스타트펄스(SP)를 쉬프트시켜 NAND2 게이트 및 제1 스테이지(ST1)에 출력한다. 제1 스테이지(ST1)는 제2 스테이지(ST2)의 역방향 출력 신호를 쉬프트시켜 NAND1 게이트 및 제4 스테이지(ST4)로 출력한다. 제4 스테이지(ST4)는 제1 스테이지(ST1)의 역방향 출력 신호를 쉬프트시켜 NAND4 게이트 및 제3 스테이지(ST3)로 출력한다. 제3 스테이지(ST3)는 제4 스테이지(ST4)의 역방향 출력 신호를 쉬프트시켜 NAND3 게이트 및 제6 스테이지(ST6)로 출력한다. 제6 스테이지(ST6)는 제3 스테이지(ST3)의 역방향 출력 신호를 쉬프트시켜 NAND6 게이트 및 제5 스테이지(ST5)로 출력한다. 제5 스테이지(ST5)는 제6 스테이지(ST6)으로부터의 역방향 출력 신호를 쉬프트시켜 NAND5 게이트로 출력한다. 이 결과, 제1 내지 제6 스테이지(ST1 내지 ST6) 각각은 도 4에 도시된 바와 같이 C2, C1, C4, C3, C6, C5의 순서로 하이 상태가 쉬프트되는 제1 내지 제6 제어 신호(C1 내지 C2) 각각을 NAND1 게이트 내지 NAD6 게이트 각각을 통해 공급한다.
이러한 쉬프트 레지스터(50)는 순방향 선택 신호에 따라 임의의 수평 기간(GLi)에서는 도 3과 같이 순차적으로 하이 상태가 쉬프트되는 제1 내지 제6 제어 신호(C1 내지 C6)를 발생하고, 역방향 선택 신호에 따라 다른 수평 기간(GLi+1)에서는 도 4와 같이 순차적으로 C2, C1, C4, C3, C6, C5의 순서로 하이 상태가 쉬프트되는 제1 내지 제6 제어 신호(C1 내지 C6)를 발생한다.
우선, 임의의 게이트 라인(GLi)이 구동되는 수평 동기 기간(Hi)에서 쉬프트 레지스터(50)가 순차적으로 하이 상태가 쉬프트되는 제1 내지 제6 제어 신호(C1 내지 C6)를 발생하는 경우 도 2에 도시된 DEMUX1의 제1 내지 제6 스위치들(SW1 내지 SW6)은 이 SW1, SW4, SW5, SW2, SW3, SW6의 순서로 구동된다. 그리고, 데이터 드라이버(46)는 상기 제1 내지 제6 스위치들(SW1 내지 SW6)의 구동 순서에 대응하여 해당 화소 신호를 순차적으로 공급한다. 이 결과, DEMUX1은 도 3과 같이 SW1을 통해 제1 데이터 라인(DL1)에 R1을, SW4를 통해 제4 데이터 라인(DL4)에 R2를, SW5를 통해 제5 데이터 라인(DL5)에 G2를, SW2를 통해 제2 데이터 라인(DL2)에 G1을, SW3을 통해 제3 데이터 라인(DL3)에 B1을, SW6을 통해 제6 데이터 라인(DL6)에 B2를 순차적으로 공급한다.
그리고, 다음 게이트 라인(GLi+1)이 구동되는 수평 동기 기간(Hi+1)에서 C2, C1, C4, C3, C6, C5의 순서로 하이 상태가 쉬프트되 제1 내지 제6 제어 신호(C1 내지 C6)를 발생하는 경우 도 2에 도시된 DEMUX1의 제1 내지 제6 스위치들(SW1 내지 SW6)은 SW4, SW1, SW5, SW2, SW6, SW3의 순서로 구동된다. 이 결과, DEMUX1은 도 4와 같이 SW4을 통해 제4 데이터 라인(DL4)에 R2를, SW1를 통해 제1 데이터라인(DL1)에 R1을, SW5를 통해 제5 데이터 라인(DL5)에 G2를, SW2를 통해 제2 데이터 라인(DL2)에 G1을, SW6을 통해 제6 데이터 라인(DL6)에 B2를, SW3을 통해 제3 데이터 라인(DL3)에 B1을 순차적으로 공급한다.
이와 같이, DEMUX부(50) 쉬프트 레지스터(50)로부터의 제어 신호(C1 내지 C6)에 따라 화소 신호의 공급 순서를 한 수평 동기 기간 또는 다수의 수평 동기 기간 단위로 바꾸어 주게 된다. 예를 들면, DEMUX(50)부는 4i-3번째 및 4i번째 수평 동기 기간에서는 SW1, SW4, SW5, SW2, SW3, SW6의 순서로 해당 화소 신호를 공급하고, 4i-2번째 및 4i-1번째 수평 동기 기간에서는 SW4, SW1, SW5, SW2, SW6, SW3의 순서로 해당 화소 신호를 공급한다. 그리고, DEMUX부(50)는 적어도 한 프레임 단위로 화소 신호의 공급 순서를 바꾸어 주게 된다. 이에 따라, 화소 신호의 공급 순서에 따른 누설 전류 편차를 보상하여 화질 저하를 방지할 수 있게 된다.
상술한 바와 같이, 본 발명에 따른 액정 표시 장치 및 그 구동 방법에 의하면 쉬프트 레지스터를 이용하여 화소 신호의 공급 순서를 적어도 한 수평 동기 기간 및 적어도 한 프레임 단위로 바꾸도록 DEMUX부를 제어할 수 있게 된다. 이에 따라, 타이밍 컨트롤러는 DEMUX 제어 신호 생성부가 필요없게 되므로 회로 구성을 간소화할 수 있게 된다. 따라서, 향후 타이밍 컨트롤러를 게이트 및 데이터 드라이버와 함께 액정 패널에 실장하는 것이 용이해지게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (10)

  1. 게이트 라인과 데이터 라인의 교차로 정의된 화소 매트릭스와;
    상기 데이터 라인들에 공급되어질 화소 신호들을 그 데이터 라인들 보다 적은 수의 출력 라인을 통해 공급하는 데이터 드라이버와;
    상기 다수의 데이터 라인들을 다수개의 블록으로 분할하는 다수개의 디멀티플렉서를 구비하고, 그 디멀티플렉서들 각각이 상기 데이터 드라이버로부터의 출력 라인당 공급되는 화소 신호를 해당 블록내의 데이터 라인들 각각으로 분리하여 공급하는 디멀티플렉서부와;
    상기 디멀티플렉서들 각각이 해당 블록내의 데이터 라인들에 해당 화소 신호를 공급하는 순서를 적어도 한 수평 동기 기간마다 교번적으로 바꾸도록 제어하는 다수의 제어 신호들을 발생하는 쉬프트 레지스터를 구비하는 것을 특징으로 하는 액정 표시 장치.
  2. 제 1 항에 있어서,
    상기 쉬프트 레지스터는 상기 다수의 제어 신호들을 통해 상기 디멀티플렉서들 각각이 적어도 프레임 단위로도 해당 화소 신호의 공급 순서를 바꾸도록 제어하는 것을 특징으로 하는 액정 표시 장치.
  3. 제 1 항에 있어서,
    상기 쉬프트 레지스터는
    입력된 방향 선택 신호에 응답하여 입력된 스타트 펄스의 순방향 또는 랜덤한 역방향으로 쉬프트시켜 상기 다수의 제어 신호들을 발생하는 것을 특징으로 하는 액정 표시 장치.
  4. 제 3 항에 있어서,
    상기 쉬프트 레지스터는
    상기 스타트 펄스를 순방향으로 순차적으로 쉬프트시켜 한 수평 동기 기간내에서 순차적으로 턴-온 전압이 쉬프트되는 다수의 제어 신호들을 발생하는 것을 특징으로 하는 액정 표시 장치.
  5. 제 4 항에 있어서,
    상기 디멀티플렉서들 각각은 6개의 데이터 라인들 각각에 접속된 제1 내지 제6 스위치를 구비하고,
    상기 쉬프트 레지스터는 상기 제1 스위치, 제4 스위치, 제5 스위치, 제2 스위치, 제3 스위치, 제6 스위치를 순차적으로 턴-온시키는 제1 내지 제6 제어 신호를 발생하는 것을 특징으로 하는 액정 표시 장치.
  6. 제 3 항에 있어서,
    상기 쉬프트 레지스터는
    상기 스타트 펄스를 역방향으로 랜덤하게 쉬프트시켜 한 수평 동기 기간에서 랜덤하게 턴-온 전압이 쉬프트되는 다수의 제어 신호들을 발생하는 것을 특징으로 하는 액정 표시 장치.
  7. 제 6 항에 있어서,
    상기 디멀티플렉서들 각각은 6개의 데이터 라인들 각각에 접속된 제1 내지 제6 스위치를 구비하고,
    상기 쉬프트 레지스터는 상기 제4 스위치, 제1 스위치, 제5 스위치, 제2 스위치, 제6 스위치, 제3 스위치 순서로 턴-온시키는 제1 내지 제6 제어 신호를 발생하는 것을 특징으로 하는 액정 표시 장치.
  8. 제 6 항에 있어서,
    상기 쉬프트 레지스터는 상기 게이트 드라이버 및 데이터 드라이버와 함께 상기 화소 매트릭스가 형성된 액정 표시 패널에 내장된 것을 특징으로 하는 액정 표시 장치.
  9. 입력 방향 선택 제어 신호에 따라 입력 스타트 펄스를 순방향 또는 랜덤한 역방향으로 쉬프트시켜 서로 다른 시점에서 턴-온 전압 상태를 갖는 다수의 제어 신호들을 발생하는 단계와;
    입력 화소 신호를 시분할하여 상기 다수의 제어 신호들 각각이 턴-온 전압이되는 순서대로 다수의 데이터 라인들 중 해당 데이터 라인으로 공급하는 단계를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  10. 제 9 항에 있어서,
    상기 다수의 제어 신호들이 턴-온 전압을 갖는 순서를 적어도 한 수평 동기 기간마다 교번적으로 바꾸고, 적어도 한 프레임마다 교번적으로 바꾸는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
KR1020030045243A 2003-07-04 2003-07-04 액정 표시 장치 및 그 구동 방법 KR100603456B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030045243A KR100603456B1 (ko) 2003-07-04 2003-07-04 액정 표시 장치 및 그 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030045243A KR100603456B1 (ko) 2003-07-04 2003-07-04 액정 표시 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20050003753A true KR20050003753A (ko) 2005-01-12
KR100603456B1 KR100603456B1 (ko) 2006-07-20

Family

ID=37218811

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030045243A KR100603456B1 (ko) 2003-07-04 2003-07-04 액정 표시 장치 및 그 구동 방법

Country Status (1)

Country Link
KR (1) KR100603456B1 (ko)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8299990B2 (en) 2008-04-02 2012-10-30 Samsung Display Co., Ltd. Flat panel display and method of driving the flat panel display
US8581812B2 (en) 2009-07-29 2013-11-12 Samsung Display Co., Ltd. Organic light emitting display device with data distributor
KR20160072921A (ko) * 2014-12-15 2016-06-24 삼성디스플레이 주식회사 데이터 드라이버 및 그것을 포함하는 표시 장치
KR20160117706A (ko) * 2015-03-30 2016-10-11 삼성디스플레이 주식회사 디멀티플렉서 및 이를 포함한 표시장치
US9530374B2 (en) 2014-04-03 2016-12-27 Samsung Display Co., Ltd. Display device
WO2018040340A1 (zh) * 2016-08-31 2018-03-08 武汉华星光电技术有限公司 一种阵列基板
US9922594B2 (en) 2013-12-13 2018-03-20 Samsung Display Co., Ltd. Organic light emitting diode (OLED) display device
US9978305B2 (en) 2014-02-24 2018-05-22 Samsung Display Co., Ltd. Organic light emitting display utilizing data drivers for sequentially supplying data signals to output lines during one horizontal period

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101469033B1 (ko) 2008-01-08 2014-12-04 삼성디스플레이 주식회사 액정표시장치 및 그 제어방법
CN110058466A (zh) * 2019-04-22 2019-07-26 深圳市华星光电技术有限公司 显示装置及其驱动方法
JP7434913B2 (ja) 2020-01-16 2024-02-21 セイコーエプソン株式会社 回路装置、電気光学装置及び電子機器
KR20220139509A (ko) 2021-04-07 2022-10-17 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8299990B2 (en) 2008-04-02 2012-10-30 Samsung Display Co., Ltd. Flat panel display and method of driving the flat panel display
US8581812B2 (en) 2009-07-29 2013-11-12 Samsung Display Co., Ltd. Organic light emitting display device with data distributor
US9922594B2 (en) 2013-12-13 2018-03-20 Samsung Display Co., Ltd. Organic light emitting diode (OLED) display device
US9978305B2 (en) 2014-02-24 2018-05-22 Samsung Display Co., Ltd. Organic light emitting display utilizing data drivers for sequentially supplying data signals to output lines during one horizontal period
US9530374B2 (en) 2014-04-03 2016-12-27 Samsung Display Co., Ltd. Display device
US9852678B2 (en) 2014-04-03 2017-12-26 Samsung Display Co., Ltd. Display device
KR20160072921A (ko) * 2014-12-15 2016-06-24 삼성디스플레이 주식회사 데이터 드라이버 및 그것을 포함하는 표시 장치
KR20160117706A (ko) * 2015-03-30 2016-10-11 삼성디스플레이 주식회사 디멀티플렉서 및 이를 포함한 표시장치
WO2018040340A1 (zh) * 2016-08-31 2018-03-08 武汉华星光电技术有限公司 一种阵列基板

Also Published As

Publication number Publication date
KR100603456B1 (ko) 2006-07-20

Similar Documents

Publication Publication Date Title
US10783820B2 (en) Gate driver and flat panel display device including the same
US5926161A (en) Liquid crystal panel and liquid crystal display device
KR100686312B1 (ko) 액정표시장치
JP4168339B2 (ja) 表示駆動装置及びその駆動制御方法並びに表示装置
US8169395B2 (en) Apparatus and method of driving liquid crystal display device
US20030085858A1 (en) Cholesteric liquid crystal display device and display driver
KR20050082159A (ko) 행렬형으로 배치된 복수의 화소를 구비한 화상표시장치
KR20050112611A (ko) 쉬프트 레지스터 및 이를 사용한 액정표시장치
KR20090075517A (ko) 화소 구동 회로 및 이를 갖는 표시 장치
JP2008089649A (ja) 表示装置の駆動方法及び表示装置
KR100603456B1 (ko) 액정 표시 장치 및 그 구동 방법
KR101243540B1 (ko) 액정표시장치
US20080100602A1 (en) Liquid-crystal display apparatus and line driver
JP5186627B2 (ja) 表示装置
KR100963403B1 (ko) 액정표시장치 및 그의 구동방법
KR100962502B1 (ko) 액정표시장치의 구동장치
US20200074953A1 (en) Electro-optical device, driving method for electro-optical device, and electronic apparatus
KR20010036308A (ko) 이종 반전 구동법을 갖는 액정 표시 장치 및 이의 구동 방법
JP2005250065A (ja) ディスプレイパネル駆動方法,ドライバ,及びディスプレイパネル駆動用プログラム
KR101009674B1 (ko) 액정표시장치 및 그의 구동방법
KR20070024893A (ko) 액정표시장치 및 그의 구동방법
KR20070001475A (ko) 저전력 액정 표시 장치
KR100934093B1 (ko) 액정표시장치
KR20120118963A (ko) 공통전압 드라이버 및 이를 포함하는 액정표시장치
KR20050096669A (ko) 스토리지 인버젼을 위한 스토리지 드라이버

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150629

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190617

Year of fee payment: 14