KR101469033B1 - 액정표시장치 및 그 제어방법 - Google Patents

액정표시장치 및 그 제어방법 Download PDF

Info

Publication number
KR101469033B1
KR101469033B1 KR1020080002303A KR20080002303A KR101469033B1 KR 101469033 B1 KR101469033 B1 KR 101469033B1 KR 1020080002303 A KR1020080002303 A KR 1020080002303A KR 20080002303 A KR20080002303 A KR 20080002303A KR 101469033 B1 KR101469033 B1 KR 101469033B1
Authority
KR
South Korea
Prior art keywords
pixel
data
pixels
signal
data signal
Prior art date
Application number
KR1020080002303A
Other languages
English (en)
Other versions
KR20090076385A (ko
Inventor
김동규
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020080002303A priority Critical patent/KR101469033B1/ko
Priority to US12/174,089 priority patent/US8264478B2/en
Publication of KR20090076385A publication Critical patent/KR20090076385A/ko
Application granted granted Critical
Publication of KR101469033B1 publication Critical patent/KR101469033B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

본 발명은 액정표시장치 및 그 제어방법에 관한 것이다. 본 발명에 따른 액정표시장치는 일 방향으로 나열되어 있는 복수의 화소를 포함하는 화소그룹이 형성되어 있는 표시패널과; 게이트 신호를 출력하는 게이트 구동부와; 데이터 신호를 출력하는 데이터 구동부와; 일단이 상기 데이터 구동부와 전기적으로 연결되어 있는 데이터선과; 일단이 상기 데이터선의 타단에 전기적으로 연결되며 타단이 상기 화소에 전기적으로 연결되어 상기 화소에 데이터 신호를 순차적으로 공급하는 스위치를 포함하는 역다중화부와; 데이터 신호를 가장 마지막에 인가받는 화소에 연결된 스위치가 가장 긴 충전시간동안 턴 온되도록 상기 역다중화부를 제어하는 제어부 포함한다. 이에 의해, 복수의 화소 중 마지막 화소에 데이터 신호가 기 설정된 시간동안 인가되도록 하여, 복수의 화소의 충전율을 균일하게 할 수 있다.

Description

액정표시장치 및 그 제어방법{LIQUID CRYSTAL DISPLAY AND CONTROL METHOD THEREOF}
본 발명은 액정표시장치 및 그 제어방법에 관한 것으로서, 보다 상세하게는 데이터 신호의 출력을 제어하는 역다중화부를 포함하는 액정표시장치 및 그 제어방법에 관한 것이다.
일반적으로, 액정표시장치는 두 표시판의 사이에 들어있는 액정층에 전기장을 인가한다. 그리고, 전기장의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다.
이러한, 액정표시장치는 복수의 화소 및 화소에 신호를 전달하는 표시신호선이 포함된 표시패널과, 표시신호선에 게이트 신호를 출력하는 게이트 구동부를 포함한다. 또한, 표시신호선에 데이터 신호를 출력하는 데이터 구동부와, 이들을 제어하는 제어부를 포함한다. 각 화소에 게이트 신호가 인가되는 동안 데이터 신호가 인가되면, 화소는 데이터 신호에 대응하는 전압으로 충전된다.
한편, 데이터 구동부는 복수의 데이터 구동칩을 포함한다. 각 데이터 구동칩와 하나의 화소에 포함된 복수의 화소는 각 데이터선으로 연결된다. 이때, 데이터 구동칩의 수를 줄이기 위해 데이터 구동칩의 하나의 출력단을 복수의 데이터선과 연결하였다. 이를 위해, 1:n 의 역다중화 방식을 갖는 역다중화부를 이용한다. 데이터 신호는 데이터 구동칩 한 개의 출력단과 연결되어 있는 복수의 데이터선에 순차적으로 출력된다.
한편, 하나의 화소, 즉 복수의 화소는 하나의 게이트 신호에 의하여 동시에 턴 온(turn-on)된다. 그런데, 데이터 신호는 화소에 순차적으로 인가되므로, 마지막 화소는 충분히 충전되지 못한다. 다시 말해, 하나의 게이트 온 시간 동안 복수의 데이터 신호가 인가되어야 하므로, 마지막 화소의 충전율이 감소한다.
따라서, 본 발명의 목적은 하나의 화소에 포함된 복수의 화소 모두 충분한 시간동안 데이터 신호가 인가되도록 하여, 복수의 화소의 충전율을 균일하게 할 수 있는 액정표시장치 및 그 제어방법을 제공하는 것이다.
또한, 본 발명의 목적은 복수의 화소 중 마지막 화소에 데이터 신호가 기 설정된 시간동안 인가되도록 하여, 데이터 신호가 모든 화소에 충분한 시간동안 충전될 수 있는 액정표시장치 및 그 제어방법을 제공하는 것이다.
상기 목적은, 본 발명에 따라, 일 방향으로 나열되어 있는 복수의 화소를 포함하는 화소그룹이 형성되어 있는 표시패널과; 게이트 신호를 출력하는 게이트 구동부와; 데이터 신호를 출력하는 데이터 구동부와; 일단이 상기 데이터 구동부와 전기적으로 연결되어 있는 데이터선과; 일단이 상기 데이터선의 타단에 전기적으로 연결되며 타단이 상기 화소에 전기적으로 연결되어 상기 화소에 데이터 신호를 순차적으로 공급하는 스위치를 포함하는 역다중화부와; 데이터 신호를 가장 마지막에 인가받는 화소에 연결된 스위치가 가장 긴 충전시간동안 턴 온되도록 상기 역다중화부를 제어하는 제어부를 포함하는 것을 특징으로 하는 액정표시장치에 의해 달성된다.
여기서, 상기 제어부는 상기 게이트신호가 상기 충전시간 동안 상기 화소에 출력되도록 상기 게이트 구동부를 제어하는 것이 바람직하다.
그리고, 상기 게이트 구동부는 상기 표시패널에 형성되어 있는 시프트 레지스터를 포함하고, 상기 시프트 레지스터는 저온 다결정 실리콘을 포함하는 박막트랜지스터를 포함할 수 있다.
또한, 상기 스위치는 저온 다결정 실리콘을 포함하는 것이 바람직하다.
그리고, 상기 화소는 비결정 실리콘을 포함하는 박막트랜스터를 포함할 수 있다.
또한, 상기 화소는 제1화소, 제2화소 및 제3화소를 포함하는 것이 바람직하다.
한편, 상기 목적은, 본 발명에 따라, 일 방향으로 나열되어 있는 복수의 화소를 포함하는 화소그룹과, 게이트 신호를 출력하는 게이트 구동부와, 데이터 신호를 출력하는 데이터 구동부와, 상기 데이터 구동부과 상기 화소에 사이에 연결되어 있는 스위치를 포함하는 액정표시장치의 제어방법에 있어서, 데이터 신호를 상기 화소에 순차적으로 인가하는 단계와; 데이터 신호를 가장 마지막에 인가받는 화소에 연결된 스위치가 가장 긴 충전시간동안 턴 온되도록 상기 스위치를 제어하는 단계 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제어방법 에 의해 달성될 수 있다.
여기서, 상기 화소그룹은 일방향으로 나열되어 있는 제1화소, 제2화소 및 제3화소를 포함하고, 상기 제1화소와 제2화소에 상기 데이터 신호가 인가되는 시간은 상기 충전 시간보다 작은 것이 바람직하다.
그리고, 상기 게이트신호가 상기 충전시간동안 상기 화소에 출력되도록 상기 게이트 구동부를 제어하는 단계를 더 포함하는 것이 바람직하다.
이상 설명한 바와 같이, 본 발명에 따르면, 복수의 화소 중 마지막 화소에 데이터 신호가 기 설정된 시간동안 인가되도록 하여, 복수의 화소의 충전율을 균일하게 할 수 있는 액정표시장치 및 그 제어방법이 제공된다.
또한, 복수의 화소 중 마지막 화소에 데이터 신호가 기 설정된 시간동안 인가되도록 하여, 데이터 신호가 모든 화소에 충분한 시간동안 충전될 수 있는 액정표시장치 및 그 제어방법이 제공된다.
뿐만 아니라, 모든 화소가 동일한 시간동안 충전되도록 게이트 신호를 인가하는 액정표시장치 및 그 제어방법이 제공된다.
이하, 첨부한 도면을 참고로 하여 본 발명의 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다. 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙이도록 한다.
도 1 및 도 2는 본 발명의 일실시예에 따른 액정표시장치의 제어블록도이다. 액정표시장치는 표시패널(10)과, 데이터 구동부(30)와, 게이트 구동부(20)와, 역다중화부(40)와, 제어부(50)를 포함한다.
본 발명에 따른 표시패널(10)은 영상을 표시하는 표시영역(A)에 행렬의 형태로 배열된 복수의 화소그룹(MP1, MP2, ...)을 포함한다. 각 화소그룹은 복수의 화소(SP1, SP2, SP3)를 포함한다. 화소(SP1, SP2, SP3)는 비결정 실리콘을 포함하는 박막트랜지스터를 포함하여 구현될 수 있다.
표시패널(10)의 화소그룹(MP1)는 표시신호선을 통해 데이터 구동부(30) 및 게이트 구동부(20)와 연결된다. 표시신호선은 게이트 신호('주사신호'라고도 함)를 전달하는 복수의 게이트선(G1, G2, ...)과, 데이터 신호를 전달하는 복수의 데이터선(DL1, ..., DLn)을 포함한다. 게이트선(G1, G2, ...)은 행방향으로 뻗어 있으며 서로가 거의 평행하고, 데이터선(DL1, ..., DLn)은 열방향으로 뻗어 있으며 서로가 거의 평행하다. 그리고, 데이터 구동부(30)로부터 인가된 데이터 신호(D1, D2, D3, ...)와 게이트 구동부(20)로부터 인가된 게이트 신호에 기초하여 영상이 표시된다.
표시패널(10)의 각 화소그룹(MP1, MP2, ...)는 제1화소(SP1)과, 제2화소(SP2)과, 제3화소(SP3)을 포함할 수 있다.
게이트 구동부(20)는 표시패널(10)의 게이트선(G1, G2, ...)에 연결되어 게이트 신호를 인가한다. 게이트 신호는 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진다. 게이트 온 전압(Von)과 게이트 오프 전압(Voff)은 외부로부터의 입력전압을 변환하는 전압생성부(미도시)로부터 인가받을 수 있다. 게이트 구동부(20)는 실질적으로 시프트 레지스터로, 각 게이트선(G1, G2, ...)과 연결되어 있는 복수의 스테이지(stage)를 포함한다. 스테이지는 표시패널 상에 직접 형성되며, 복수의 박막 트랜지스터를 포함한다. 박막 트랜지스터는 표시영역(A) 상의 트랜지스터와 달리 이동성을 높이기 위해 저온폴리실리콘(LTPS : Low Temperature Polycrystalline)으로 구현될 수 있다.
게이트 구동부(20)는 표시패널(10)의 게이트선(G1, G2, ...)에 게이트신호를 순차적으로 출력한다. 게이트 구동부(20)는 외부로부터의 동기신호에 기초하여 게이트 신호를 출력한다. 첫번째 행의 모든 화소그룹에 게이트 신호가 전달되면, 두번째 행에 게이트 신호를 출력한다.
데이터 구동부(30)는 표시패널(10)의 데이터선(DL1, ..., DLn)에 연결되어 데이터 신호(D1, D2, D3, ...)를 인가한다. 여기서, 데이터 신호(D1, D2, D3, ...)는 외부로부터 입력된 영상신호에 따라 각 화소(SP1, SP2, SP3)의 휘도레벨이 출력되도록 하기 위한 계조전압이다. 데이터 구동부(30)는 각 화소(SP1, SP2, SP3)에 대응하는 계조전압을 데이터 신호(D1, D2, D3)로서 인가한다.
데이터 구동부(30)는 표시패널(10)의 데이터선(DL)에 데이터 신호(D1, D2, D3)를 순차적으로 공급한다. 데이터 구동부(30)로부터 출력된 첫번째 내지 세번째 데이터 신호(D1, D2, D3)는 제1데이터선(DL1)을 통해 제1화소그룹(MP1)의 화소(SP1, SP2, SP3)에 각각 인가된다. 네번째 내지 여섯번째 데이터 신호(미도시)는 제2데이터선(미도시)을 통해 제2화소그룹(미도시)의 화소에 인가된다.
역다중화부(40)는 데이터 구동부(30)과 표시패널(10)의 화소(SP1, SP2, ...) 사이에 형성된다. 역다중화부(40)는 화소(SP1, SP2, ...)와 동일한 개수의 스위치(SW1, SW2, ...)를 가진다. 스위치(SW1, SW2, ...)는 저온폴리실리콘으로 구현될 수 있으며, 화소와 함께 형성될 수 있다.
역다중화부(40)의 스위치(SW1, SW2, ...)가 턴 온/턴 오프되는 타이밍에 의해 데이터 신호(D1, D2, ...)가 출력된다. 제1데이터선(DL1)으로 인가되는 데이터 신호(D1, D2, D3)는 스위치(SW1, SW2, SW3)의 턴 온/턴 오프에 따라 제1화소그룹(MP1)의 각 화소(SP1, SP2, SP3)에 순차적으로 출력된다. 즉, 첫번째 데이터 신호(D1)는 제1메인픽셀(MP1)의 제1화소(SP1)에, 두번째 데이터 신호(D2)는 제1메인픽셀(MP1)의 제2화소(SP2)에 인가된다. 이때, 역다중화부(40)는 후술할 제어부(50)의 제어에 의해 일정 시간간격으로 스위치(SW1, SW2, SW3)를 순차적으로 턴 온/턴 오프한다. 제1스위치(SW1)가 턴 온 되고, 제2스위치(SW2)가 턴 온 되기 까지 제1화소(SP1)에 제1데이터 신호(D1)가 출력된다. 제2스위치(SW2)가 턴 온 되고, 제3스위치(SW3)가 턴 온 되기까지 제2화소(SP2)에 제2데이터 신호(D2)가 출력된다.
제어부(50)는 외부로부터 입력된 영상신호에 대응하여 표시패널(10)에 영상 이 표시되도록 제어하며, 타이밍 컨트롤러(Timming Contrller)로 구현될 수 있다. 제어부(50)는 영상신호를 처리하는 그래픽 처리기(미도시)에 의해 처리된 영상신호를 제공받는다. 이때, 제어부(50)는 영상신호를 제어하는 동기신호, 클럭신호 등의 제어신호를 함께 제공받는다. 제어부(50)는 제공받은 제어신호에 기초하여 표시패널(10)에 데이터 신호와, 게이트 신호가 인가되도록 한다.
제어부(50)는 동기신호에 따라, 게이트 구동부(20)가 표시패널(10)의 첫번째 열에 게이트 온 전압(Von)을 게이트신호(G1)로 출력하도록 한다. 그리고, 영상신호의 계조전압에 따라 데이터 구동부(30)가 데이터 신호(D1, D2, D3)를 출력하도록 한다. 출력된 데이터 신호(D1, D2, D3)는 역다중화부(40)에 포함된 스위치(SW1, SW2, SW3)의 턴 온/턴 오프에 의해, 각 화소(SP1, SP2, SP3)에 순차적으로 인가된다.
종래의 경우, 화소그룹에 포함된 각 화소(SP1, SP2, SP3)는 동일한 시간 간격으로 스위치가 턴 온 된다. 예컨대, 제1화소그룹(MP1)에 제1데이터 라인(DL1)을 통해 데이터 신호(D1, D2, D3)가 인가되는 게이트 턴 온 시간을 13.5 μs 라고 하면, 각 화소(SP1, SP2, SP3)는 4.5 μs동안 데이터 신호가 인가된다. 제1게이트 신호(G1)는 제1화소(SP1)에 데이터 신호가 인가됨과 동시에 인가된다. 이에, 제1화소(SP1)는 데이터 신호가 13.5 μs 동안 충전된다. 제2화소(SP2)는 데이터 신호가 9 μs 동안 충전된다. 그리고, 제3화소(SP3)는 데이터 신호가 4.5 μs 동안 충전된다. 제1화소(SP1)와, 제2화소(SP2)는 충분한 충전이 가능하나, 제3화소(SP3)는 충분한 충전이 되지 않는다.
본 발명에 따른 제어부(50)는 데이터 신호가 각 화소(SP1, SP2, SP3)에 인가되는 시간이 상이해지도록 역다중화부(40)를 제어한다. 제어부(50)는 데이터 신호가 마지막에 인가되는 제3화소(SP3)에 기 설정된 충전시간 동안 데이터신호가 인가되도록 한다. 기 설정된 충전시간은 각 화소에 데이터 신호가 충분한 충전이 가능하도록 하는 시간이며, 액정층의 액정분자의 종류, 반응속도 등에 따라 달라질 수 있다. 다시 말해, 제어부(50)는 제3화소(SP3)에 연결된 스위치가 가장 긴 충전시간동안 턴 온 되도록 하여, 각 화소(SP1, SP2, SP3) 모두 충분한 충전이 되도록 한다. 본 실시예에서의 충전시간은 다음 화소그룹에 인가되는 데이터 신호와의 중첩을 막기 위한 딜레이 시간(Dt)를 제외하고, 5μs 이상이 되도록 하는 것이 바람직하다.
도 3을 참조하면, 제1화소그룹(MP1)에 데이터신호가 인가되는 총 시간은 1H이다. 역다중화부(40)는 각 화소(SP1, SP2, SP3)에 연결된 스위치(SW1, SW2, SW3)를 순차적으로 턴 온/턴 오프 시켜, 각 화소(SP1, SP2, SP3)에 데이터 신호(D1, D2, D3)가 순차적으로 인가되도록 한다. 제1화소(SP1)에는 T1 시간동안 제1스위치(SW1)가 턴 온 되어 제1데이터 신호(D1)가 인가된다. 제2화소(SP2)에는 제2스위치(SW2)가 턴 온 되어 T2 시간동안 제2데이터신호(D2)가 인가된다. 제3화소(SP3)에는 T3 시간동안 제3스위치(SW3)가 턴 온 되어 제3데이터신호(D3)가 인가된다. 여기서, 제3화소(SP3)에 제3데이터 신호가 인가되는 시간(T3)이 가장 긴 충전시간이 되도록 하여, 제3화소(SP3)도 충분한 충전이 가능하도록 한다.
제어부(50)는 제3화소(SP3)에 제3데이터 신호(D3)가 인가됨과 동시에, 제1게 이트 신호(G1)가 인가되도록 게이트 구동부(20)를 제어한다. 제1화소(SP1)와, 제2화소(SP3)는 제1 및 제2데이터 신호(D1, D2)가 인가되었어도 제1게이트 신호(G1)가 인가되지 않아, 충분한 충전이 되지 않는다. 제3화소(SP3)에 제3데이터신호(D3)가 인가됨과 동시에 제1게이트신호(G1)가 인가되면, 각 화소(SP1, SP2, SP3)가 동일한 시간동안 충전된다.
예컨대, 표시패널(10)의 1H가 13.5μs이고, 기 설정된 충전시간은 7.5μs라고 하자. 제어부(50)는 1H 중 제3화소에 데이터 신호가 기 설정된 충전시간인 7.5μs 동안 인가되도록 한다. 그리고, 제1화소 및 제2화소는 3μs 동안 각 데이터 신호(D1, D2, D3)가 인가되도록 한다. 이에, 제3화소(SP3)는 Dt를 제외한 6μs 시간 동안 데이터 신호(D3)가 인가되며, 충전 시간이 5μs 이상이므로 제3화소에 충분한 충전이 가능하다.
제1게이트 신호(G1)는 제3화소(SP3)에 제3 데이터 신호(D3)가 인가됨과 동시에 인가되며, 각 화소(SP1, SP2, SP3)는 6μs동안 동일하게 충전이 수행된다.
전술한 본 발명의 실시예에 따른 영상처리장치의 제어방법을 도 4의 흐름도를 이용하여 설명한다.
도 4에 도시된 바와 같이, 외부로부터 영상신호가 입력되면, 데이터 신호와 게이트 신호가 생성된다.
제어부(50)는 생성된 데이터 신호를 복수의 화소에 순차적으로 인가하도록 역다중화부(40)를 제어한다(S1). 그리고, 데이터 신호가 마지막에 인가되는 마지막 화소에 가장 긴 충전 시간동안 데이터 신호가 인가되도록 마지막 화소에 연결된 스 위치를 턴 온시킨다(S3).
전술한 바와 같이, 마지막 서브화소에 가장 긴 충전 시간동안 데이터 신호가 인가되면, 화소그룹에 포함된 모든 화소 완전한 충전이 가능하게 된다. 데이터 신호가 인가되는 시간은 딜레이 시간를 제외하고 5μs 이상이 되도록 할 수 있다.
그리고, 마지막 화소에 데이터 신호가 인가됨과 동시에, 게이트 신호를 인가하도록 한다(S5). 여기서, 전술한 실시예에서는 단계 S3 및 S5를 별도의 단계로 설명하였으나, 하나의 단계로 동시에 수행될 수 있음은 물론이다.
이를 통해, 복수의 화소 중 마지막 화소에 기 설정된 충전 시간동안 데이터 신호가 인가되도록 하여, 복수의 화소의 충전율이 균일하도록 할 수 있다. 또한, 화소그룹에 포함된 복수의 화소 모두 충분한 시간동안 데이터 신호가 인가되어, 충분한 시간동안 충전이 가능하다. 뿐만 아니라, 모든 화소가 동일한 시간동안 충전되도록 게이트 신호를 인가할 수 있다.
비록 본 발명의 몇몇 실시예들이 도시되고 설명되었지만, 본 발명이 속하는 기술분야의 통상의 지식을 가진 당업자라면 본 발명의 원칙이나 정신에서 벗어나지 않으면서 본 실시예를 변형할 수 있음을 알 수 있을 것이다. 발명의 범위는 첨부된 청구항과 그 균등물에 의해 정해질 것이다.
도 1은 본 발명의 일실시예에 따른 액정표시장치의 제어블록도이며,
도 2는 본 발명의 일실시예에 따른 액정표시장치의 하나의 화소그룹을 도시한 회로도이며,
도 3은 본 발명의 일실시예에 따른 액정표시장치의 데이터 신호와 게이트 신호가 한 화소그룹에 인가되는 시간을 나타낸 도면이며,
도 4는 본 발명의 일실시예에 따른 액정표시장치의 제어과정을 나타낸 흐름도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
10 : 표시패널 20 : 게이트 구동부
30 : 데이터 구동부 40 : 역다중화부
50 : 제어부

Claims (9)

  1. 복수의 화소를 가진 화소그룹을 포함하는 표시패널;
    펄스형 게이트 신호의 기간 동안 상기 화소그룹의 화소들을 활성화하여 각각의 화소가 이에 인가되는 데이터 레벨에 응답하게 하는 상기 펄스형 게이트 신호를 출력하는 게이트 구동부;
    복수의 데이터 레벨을 가진 시변 데이터 신호를 출력하는 데이터 구동부;
    상기 데이터 구동부와 전기적으로 연결되어 상기 복수의 데이터 레벨의 시변 데이터 신호를 수신하는 공유 데이터선;
    복수의 보조 데이터선;
    복수의 스위치를 포함하는 역다중화부, 여기서 각각의 스위치는 상기 공유 데이터선에 전기적으로 연결되어 있는 제1 단부 및 상기 보조 데이터선들 중 대응하는 보조 데이터선에 연결되어 있는 제2 단부를 가지며, 상기 보조 데이터선들 각각은 상기 복수의 화소 각각에 연결되어, 상기 스위치들이 각각의 전하 전송기간 동안 턴 온될 때 상기 공유 데이터선 상의 각각의 데이터 신호 레벨이 상기 공유 데이터선으로부터 상기 보조 데이터선들 각각에 순차적으로 그리고 각각 전달될 수 있도록 하는, 역다중화부; 및
    상기 복수의 스위치에 연결되어 있으며, 순차적으로 전송되는 데이터 신호 레벨들 중 마지막 데이터 신호 레벨을 수신하는 화소에 연결되어 있는 스위치를 상기 역다중화부의 다른 스위치들에 할당된 전하 전송기간들을 더한 기간 이상의 마지막 전하 전송기간 동안 턴 온하도록 상기 복수의 스위치를 제어하는 제어부;를 포함하며,
    상기 제어부는 상기 게이트 구동부에 연결되어 있고, 상기 제어부는 상기 게이트 구동부를 제어하여 상기 펄스형 게이트 신호가 상기 마지막 전하 전송기간 동안 상기 화소그룹의 상기 화소들을 활성화하는 것을 시작하게 하는 액정표시장치.
  2. 삭제
  3. 제1항에 있어서,
    상기 게이트 구동부는 상기 표시패널에 형성되어 있는 시프트 레지스터를 포 함하고,
    상기 시프트 레지스터는 저온 다결정 실리콘을 포함하는 박막트랜지스터를 포함하는 것을 특징으로 하는 액정표시장치.
  4. 제1항에 있어서,
    상기 스위치는 저온 다결정 실리콘을 포함하는 박막트랜지스터인 것을 특징으로 하는 액정표시장치.
  5. 제1항에 있어서,
    상기 화소는 비결정 실리콘을 포함하는 박막트랜스터를 포함하는 것을 특징으로 하는 액정표시장치.
  6. 제1항에 있어서,
    상기 화소그룹은 제1화소, 제2화소 및 제3화소를 포함하는 것을 특징으로 하는 액정표시장치.
  7. 복수의 화소를 각각 포함하는 복수의 화소그룹; 펄스형 게이트 신호의 기간 동안 대응하게 구동되는 화소그룹의 화소들을 활성화하여 각각의 화소가 이에 인가되는 데이터 레벨에 응답하게 하는 상기 펄스형 게이트 신호를 출력하는 게이트 구동부; 복수의 데이터 레벨을 가진 시변 데이터 신호를 출력하며, 상기 복수의 데이터 레벨을 전달하는 공유 데이터선에 연결되어 있는 데이터 구동부; 및 각각의 스위치가 상기 데이터 구동부의 상기 공유 데이터선을 주어진 화소그룹의 대응하는 화소들에 연결되어 있는 복수의 보조 데이터선에 연결시키는 복수의 스위치를 가진 역다중화부;를 포함하는 액정표시장치의 제어방법에 있어서,
    상기 공유 데이터선을 사용하여 복수의 데이터 레벨을 가진 시변 데이터 신호를 상기 역다중화부에 순차적으로 인가하는 단계;
    상기 주어진 화소그룹의 마지막 화소에 연결되어 있는 스위치를 제어하는 단계로서, 상기 마지막 화소는 상기 주어진 화소그룹 내에서 데이터 신호 레벨을 마지막으로 수신하는 화소이고, 상기 제어는 상기 스위치를 상기 역다중화부의 다른 스위치들과 연관된 전하 전송기간들을 더한 기간 이상의 마지막 전하 전송기간 동안 턴 온되게 하는 단계; 및
    활성화하는 펄스형 게이트 신호를 상기 마지막 전하 전송기간 동안 상기 화소그룹에 출력하도록 상기 게이트 구동부를 제어하는 단계;
    를 포함하는 액정표시장치의 제어방법.
  8. 제7항에 있어서,
    상기 화소그룹은 제1 방향으로 나열되어 있는 적어도 제1 화소, 제2 화소 및 제3 화소를 포함하고, 대응하는 제1 데이터 신호 레벨이 상기 제1 화소의 보조 데이터선에 인가되는 제1 기간 및 대응하는 제2 데이터 신호 레벨이 상기 제2 화소의 보조 데이터선에 인가되는 제2 기간은 대응하는 제3 데이터 신호 레벨이 상기 제3 화소의 보조 데이터선에 인가되는 기간보다 각각 짧은 액정표시장치의 제어방법.
  9. 삭제
KR1020080002303A 2008-01-08 2008-01-08 액정표시장치 및 그 제어방법 KR101469033B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020080002303A KR101469033B1 (ko) 2008-01-08 2008-01-08 액정표시장치 및 그 제어방법
US12/174,089 US8264478B2 (en) 2008-01-08 2008-07-16 Liquid crystal display and control method for charging subpixels thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080002303A KR101469033B1 (ko) 2008-01-08 2008-01-08 액정표시장치 및 그 제어방법

Publications (2)

Publication Number Publication Date
KR20090076385A KR20090076385A (ko) 2009-07-13
KR101469033B1 true KR101469033B1 (ko) 2014-12-04

Family

ID=40844182

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080002303A KR101469033B1 (ko) 2008-01-08 2008-01-08 액정표시장치 및 그 제어방법

Country Status (2)

Country Link
US (1) US8264478B2 (ko)
KR (1) KR101469033B1 (ko)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100600350B1 (ko) * 2004-05-15 2006-07-14 삼성에스디아이 주식회사 역다중화 및 이를 구비한 유기 전계발광 표시 장치
US20100182333A1 (en) * 2009-01-22 2010-07-22 Shao-Yang Chiang Color Deviation Compensating Method and Driving Device for an LCD Panel and Related LCD Device
TWI484574B (zh) * 2009-06-15 2015-05-11 Au Optronics Corp 驅動電路結構之修補方法
TWI414032B (zh) 2009-06-15 2013-11-01 Au Optronics Corp 驅動電路結構
CN103366660B (zh) * 2012-03-27 2016-04-20 瀚宇彩晶股份有限公司 显示面板及其电荷分享方法
TWI467562B (zh) * 2012-10-17 2015-01-01 Au Optronics Corp 驅動裝置以及顯示裝置
US9311867B2 (en) * 2012-11-13 2016-04-12 Apple Inc. Devices and methods for reducing power consumption of a demultiplexer
CN103050103B (zh) * 2012-12-20 2016-03-09 深圳市华星光电技术有限公司 一种液晶面板的驱动电路及其驱动方法、液晶显示装置
US9135881B2 (en) 2012-12-20 2015-09-15 Shenzhen China Star Optoelectronics Technology Co., Ltd LCD panel driver circuit, driving method and LCD device
KR102137079B1 (ko) * 2014-03-03 2020-07-24 삼성디스플레이 주식회사 유기 발광 표시 장치
CN105047122A (zh) * 2015-09-08 2015-11-11 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
US9865189B2 (en) 2015-09-30 2018-01-09 Synaptics Incorporated Display device having power saving glance mode
CN105161069A (zh) * 2015-10-27 2015-12-16 京东方科技集团股份有限公司 一种显示面板的显示控制方法、显示控制电路及显示装置
US10388207B2 (en) * 2016-06-05 2019-08-20 Novatek Microelectronics Corp. External compensation method and driver IC using the same
US10482820B2 (en) 2016-06-21 2019-11-19 Novatek Microelectronics Corp. Method of compensating luminance of OLED and display system using the same
CN105931591B (zh) * 2016-07-06 2019-06-25 武汉华星光电技术有限公司 一种显示面板的调试方法
CN109036280A (zh) * 2017-06-09 2018-12-18 京东方科技集团股份有限公司 显示面板的驱动方法及驱动电路和显示装置
US10657893B2 (en) * 2017-06-19 2020-05-19 Sharp Kabushiki Kaisha Display device
US10797125B2 (en) * 2017-08-30 2020-10-06 Apple Inc. Electronic device having display circuitry with rounded corners
CN109801594B (zh) * 2017-11-17 2021-02-12 上海和辉光电股份有限公司 一种显示面板和显示装置
CN108335670A (zh) * 2018-02-06 2018-07-27 信利(惠州)智能显示有限公司 电路驱动方法及显示面板
TWI636392B (zh) * 2018-03-13 2018-09-21 友達光電股份有限公司 觸控顯示裝置
CN108648681A (zh) * 2018-06-29 2018-10-12 厦门天马微电子有限公司 一种显示面板、其驱动方法、驱动装置及显示装置
CN109507838A (zh) * 2018-12-25 2019-03-22 惠科股份有限公司 一种显示面板及显示装置
CN110189702B (zh) * 2019-06-28 2021-01-01 合肥视涯技术有限公司 一种有机发光显示面板及其驱动方法
CN111028804B (zh) * 2019-12-19 2021-10-26 福建华佳彩有限公司 一种Demux驱动方法
CN111627405A (zh) * 2020-06-10 2020-09-04 武汉华星光电技术有限公司 显示驱动电路及其驱动方法、显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030040140A (ko) * 2001-11-14 2003-05-22 가부시끼가이샤 도시바 액정표시장치
JP2004170767A (ja) * 2002-11-21 2004-06-17 Seiko Epson Corp 駆動回路、電気光学装置及び駆動方法
US20060250332A1 (en) * 2005-04-18 2006-11-09 Wintek Corporation Data de-multiplexer and control method thereof
KR20090070371A (ko) * 2007-12-27 2009-07-01 엘지디스플레이 주식회사 발광 표시 장치 및 그 구동 방법

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100367010B1 (ko) 2000-06-08 2003-01-09 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
JP2004037498A (ja) 2002-06-28 2004-02-05 Seiko Epson Corp 電気光学装置の駆動回路、電気光学装置、電子機器及び電気光学装置の駆動方法
JP3659246B2 (ja) * 2002-11-21 2005-06-15 セイコーエプソン株式会社 駆動回路、電気光学装置及び駆動方法
JP4363881B2 (ja) 2003-04-10 2009-11-11 東芝モバイルディスプレイ株式会社 液晶表示装置
KR100603456B1 (ko) 2003-07-04 2006-07-20 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그 구동 방법
JP2006235357A (ja) 2005-02-25 2006-09-07 Koninkl Philips Electronics Nv 列電極駆動回路及びこれを用いた表示装置
TWI297484B (en) 2005-04-01 2008-06-01 Au Optronics Corp Time division driven display and method for driving same
KR100840116B1 (ko) * 2005-04-28 2008-06-20 삼성에스디아이 주식회사 발광 표시장치
KR101107674B1 (ko) 2005-05-30 2012-01-30 엘지디스플레이 주식회사 액정표시장치의 디멀티플렉서와 그 구동방법
JP2007041229A (ja) 2005-08-02 2007-02-15 Toshiba Matsushita Display Technology Co Ltd アクティブマトリクス型液晶表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030040140A (ko) * 2001-11-14 2003-05-22 가부시끼가이샤 도시바 액정표시장치
JP2004170767A (ja) * 2002-11-21 2004-06-17 Seiko Epson Corp 駆動回路、電気光学装置及び駆動方法
US20060250332A1 (en) * 2005-04-18 2006-11-09 Wintek Corporation Data de-multiplexer and control method thereof
KR20090070371A (ko) * 2007-12-27 2009-07-01 엘지디스플레이 주식회사 발광 표시 장치 및 그 구동 방법

Also Published As

Publication number Publication date
US8264478B2 (en) 2012-09-11
KR20090076385A (ko) 2009-07-13
US20090174649A1 (en) 2009-07-09

Similar Documents

Publication Publication Date Title
KR101469033B1 (ko) 액정표시장치 및 그 제어방법
CN109584809B (zh) 栅极驱动器和包括其的平板显示装置
CN111179798B (zh) 显示装置及其驱动方法
JP4168339B2 (ja) 表示駆動装置及びその駆動制御方法並びに表示装置
CN107533828B (zh) 有源矩阵型显示装置及其驱动方法
KR101921990B1 (ko) 액정표시장치
US7193551B2 (en) Reference voltage generator for use in display applications
KR100863638B1 (ko) 중간 전압에 대해 대칭인 출력 전압의 생성 방법
US20050078076A1 (en) Scan driver, display device having the same, and method of driving display device
US9230496B2 (en) Display device and method of driving the same
JP2007279539A (ja) ドライバ回路、表示装置及びその駆動方法
KR101026809B1 (ko) 임펄시브 구동 액정 표시 장치 및 그 구동 방법
WO2009101877A1 (ja) 表示装置およびその駆動方法
KR20160084928A (ko) 표시 장치 및 그 구동 방법
US10984747B2 (en) Active matrix substrate, display device, and drive method therefor
JP4748225B2 (ja) 集積回路装置、電気光学装置及び電子機器
KR101194853B1 (ko) 스캔 펄스 변조 회로, 그를 이용한 액정 표시 장치
KR20080017917A (ko) 디스플레이장치
KR101785339B1 (ko) 공통전압 드라이버 및 이를 포함하는 액정표시장치
JP5035165B2 (ja) 表示駆動装置及び表示装置
JP2007521520A (ja) ディスプレイ装置及び駆動方法
JP4692871B2 (ja) 表示駆動装置及び表示装置
JP2005321510A (ja) 表示装置及びその駆動制御方法
KR100858885B1 (ko) 능동 매트릭스 디스플레이 디바이스, 픽셀 구동신호의 제공 방법, 및 열 어드레스 회로
KR100350649B1 (ko) 채널당 멀티 출력을 갖는 소스 드라이버 아이씨 및액정표시장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20171101

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20181101

Year of fee payment: 5