KR20040106053A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20040106053A
KR20040106053A KR1020030037239A KR20030037239A KR20040106053A KR 20040106053 A KR20040106053 A KR 20040106053A KR 1020030037239 A KR1020030037239 A KR 1020030037239A KR 20030037239 A KR20030037239 A KR 20030037239A KR 20040106053 A KR20040106053 A KR 20040106053A
Authority
KR
South Korea
Prior art keywords
electrode
display panel
plasma display
electrodes
discharge
Prior art date
Application number
KR1020030037239A
Other languages
English (en)
Other versions
KR100549667B1 (ko
Inventor
허민녕
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020030037239A priority Critical patent/KR100549667B1/ko
Publication of KR20040106053A publication Critical patent/KR20040106053A/ko
Application granted granted Critical
Publication of KR100549667B1 publication Critical patent/KR100549667B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 어드레스 시간을 줄이도록 한 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 투명전극과, 상기 투명전극의 일측에 형성된 금속버스전극을 포함하는 유지전극쌍과, 상기 유지전극쌍과 교차하도록 형성되는 어드레스전극과, 상기 금속버스전극으로부터 상기 어드레스전극과 중첩되도록 돌출되는 돌출전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널을 구비하는 것을 특징으로 한다.
이러한 구성에 의해서 본 발명에 따른 플라즈마 디스플레이 패널은 금속버스전극과 어드레스전극이 교차되는 지점에서 금속버스전극에 돌출전극을 형성하여 이 돌출전극을 방전공간 상으로 돌출시킨다. 또한 어드레스전극에 확장부를 형성하여 전극을 넓게 형성한다. 이러한 구조를 형성함으로서 어드레싱 방전시간을 대략 20% 이상 감소시킬 수 있다. 이러한 어드레싱 시간의 감소에 의해 남게되는 시간을 서스테인 시간으로 사용하여 표시품질을 향상시킬 수 있다.

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 어드레스 시간을 줄이도록 한 플라즈마 디스플레이 패널에 관한 것이다.
최근 음극선관의 큰 중량 및 부피를 줄일 수 있는 평판 표시장치에 대한 관심이 커지고 있다. 이러한 평판 표시 장치는 액정 표시장치(Liquid Crystal Display), 플라즈마 디스플레이 패널(Plasma Display Panel), 전계방출 표시장치(Field Emission Display), 일렉트로 루미네센스(Electro-luminescence) 등이 있다.
이러한 평면 표시장치중, 플라즈마 디스플레이 패널은 He+Xe, Ne+Xe 또는 He+Xe+Ne 가스의 방전시 발생하는 147nm의 자외선에 의해 형광체를 발광시킴으로서 문자 또는 그래픽을 포함한 화상 및 동영상을 표시하게 된다. 이러한 플라즈마 디스플레이 패널은 박막화와 대형화가 용이할 뿐만 아니라 최근, 기술 개발에 힘입어 크게 향상된 화질을 제공한다.
특히, 3전극 교류 면방전형 플라즈마 디스플레이 패널은 방전시 유전체층을 이용하여 벽전하를 축적하여 방전에 필요한 전압을 낮추게 되며, 플라즈마의 스퍼터링으로 부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
도 1은 일반적인 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타낸 사시도이다.
도 1을 참조하면, 3극 전류 교류 면방전형 플라즈마 디스플레이 패널의 방전셀은 상부기판(10)상에 형성되어진 스캔전극(Y) 및 서스테인전극(Z)과, 하부기판(18) 상에 형성되어진 어드레스 전극(X)을 구비한다.
스캔전극(Y)과 서스테인전극(Z) 각각은 투명전극(12Y, 12Z)과, 투명전극(12Y, 12Z)의 선폭보다 작은 선폭을 가지며 투명 전극의 일측 가장자리에형성되는 금속버스전극(13Y, 13Z)을 포함한다. 투명전극(12Y, 12Z)의 재질로는 통상 인듐틴옥사이드(Indium-Tin-Oxide:ITO)를 이용한다. 금속버스전극(13Y, 13Z)의 재질로는 통상 크롬(Cr)등의 금속이 이용된다. 이러한 금속버스전극(13Y, 13Z)은 저항이 높은 투명전극(12Y, 12Z)에 의한 전압 강하를 줄이는 역할을 한다. 스캔전극(Y)과 서스테인 전극(Z)이 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 가스방전 이온화 가스(플라즈마)가 발생된 하전입자들이 축적된다. 보호막(16)은 가스 방전시 발생된 하전입자들의 스퍼터링으로부터 상부 유전체층(14)을 보호하고 2차 전자의 방출 효율을 높이게 된다. 보하막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(X)은 스캔전극(Y) 및 서스테인전극(Z)과 교차되는 방향으로 형성된다. 어드레스전극(X)이 형성된 하부기판(18) 상에는 하부 유전체층(22)과 격벽(24)이 형성된다.
하부 유전체층(22)과 격벽(24)의 표면에는 형광체층(26)이 형성된다. 격벽(24)은 어드레스전극(X)과 나란하게 형성되어 방전셀을 물리적으로 구분하며, 방전에 의해 생성된 자외선과 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 가스방전시 발생된 자외선에 의해 발광되어 적색, 녹색 또는 청색중 어느 하나의 가시광을 발생하게 된다. 상/하부 기판(10, 18)과 격벽(24) 사이에 마련된 방전공간에는 방전을 위한 He+Xe, Ne+Xe 또는 He+Xe+Ne 등의 불활성 혼합가스가 주입된다.
도 2는 일반적인 플라즈마 디스플레이 패널의 구동방법에 따른 프레임 구성도이다.
도 2를 참조하면, 이러한 3전극 교류 면방전형 플라즈마 디스플레이 패널은 화상의 계조(Gray Level)를 구현하기 위하여 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 구동한다. 265 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드로 나누어 진다. 8개의 서브필드는 다시 방전을 균일하게 일으키기 위한 리셋기간, 방젠셀을 선택하기 위한 어드레스기간 및 방전횟수에 따라 계조를 구현하는 서스테인 기간으로 나뉘어진다.
각 서브필드의 리셋기간 및 어드레스 기간은 각 서브필드마다 동일한 반면에, 서스테인 기간 및 그 방전횟수는 각 서브필드에서 2n(단, n=0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가된다. 이와 같이 서스테인 기간이 각각 다른 서브필드들의 조합으로 계조를 구현할 수 있게 된다.
이와 같은 플라즈마 디스플레이 패널의 구동방법은 리셋기간에서 전화면을 끈(Off)후, 어드레스 기간에서 서스테인 기간에 유지방전 시킬 방전셀들을 켜게(On)된다. 이어서, 서스테인 기간에는 어드레스 방전에 의해 선택된 방전셀들을 유지(서스테인)방전 시킴으로써 화상을 표시하게 된다.
도 3은 일반적인 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 3을 참조하면, 플라즈마 디스플레이 패널은 상부 투명기판 상에 형성되어진 스캔전극(Y), 서스테인전극(Z)과 하부기판 상에 형성되어진 어드레스전극(X)과 N번째 라인의 방전셀과 N+1번째 라인의 방전셀이 1/2피치 만큼 어긋나게 형성된 웰타입 격벽(24)을 구비한다.
격벽은 N번째 라인의 방전셀과 N+1번째 라인의 방전셀이 서로 어긋나게 형성되게 한다. 이러한 격벽(24)은 방전셀을 물리적으로 구분하며, 방전에 의해 생성된 자외선과 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
이러한 스캔전극(Y) 및 서스테인전극(Z) 각각은 격벽의 수평방향 부분과 중첩되는 금속버스전극(13Y, 13Z)과 그 금속버스전극(13Y, 13Z)을 중심으로 인접한 상하 두 방전셀에 걸쳐 넓게 형성된 투명전극(12Y, 12Z)으로 구성된다. 이러한 투명전극(12Y, 12Z)은 방전셀의 넓은 영역에서 방전이 발생되게 한다.
어드레스전극(X)은 격벽의 하부에서 방전셀의 방전영역과 격벽을 번갈아가며 위치하도록 스트라이프 타입으로 형성되고, 스캔전극(Y) 및 서스테인전극(Z)과 교차한다.
어드레스전극(X)이 형성된 하부기판 상에는 하부 유전체층이 형성된다. 하부 유전체층과 격벽의 표면에는 형광체층이 형성된다. 이러한 형광체층은 가스방전시 발생된 자외선에 의해 발광되어 적색(R), 녹색(G) 또는 청색(B)중 어느 하나의 가시광을 발생하게 된다.
상술한 구조를 가지는 플라즈마 디스플레이 패널은 어드레스 기간에서 스캔전극(Y)에 공급되는 스캔펄스(Scan Pulse)의 펄스폭이 대략 1.45㎲ 이상으로 설정되어야 어드레스 방전이 안정적으로 발생되어 방전셀 내에 충분한 벽전하가 형성된다. 이로 인하여, 어드레스 기간으로 상대적으로 많은 시간이 소요되어 서스테인 유지기간이 부족해지는 단점이 있다.
따라서, 본 발명의 목적은 어드레스 시간을 줄일 수 있는 플라즈마 디스플레이 패널을 제공하는데 있다.
도 1은 일반적인 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타낸 사시도이다.
도 2는 일반적인 플라즈마 디스플레이 패널의 구동방법에 따른 프레임 구성도이다.
도 3은 일반적인 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 4는 본 발명의 제 1 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 5는 본 발명의 제 2 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 6은 본 발명의 제 3 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 7은 본 발명의 제 4 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 8은 본 발명의 제 5 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 9는 본 발명의 제 6 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 10은 본 발명의 실시예들에 따른 플라즈마 디스플레이 패널의 어드레싱 시간을 나타낸 그래프이다.
<도면의 주요 부분에 대한 부호의 설명>
10 : 상부기판 18 : 하부기판
Y : 스캔전극 Z : 서스테인전극
X : 어드레스 전극 14 : 상부 유전체층
16 : 보호막 22 : 하부 유전체층
24,124 : 격벽 26 : 형광체층
110,140 : 돌출전극 120,130 : 확장부
12Y,12Z,112Y,112Z,122Y,122Z : 투명전극
13Y,13Z,113Y,113Z,123Y,123Z : 금속버스전극
상기 목적을 달성하기 위하여, 본 발명의 따른 플라즈마 디스플레이 패널은 투명전극과, 상기 투명전극의 일측에 형성된 금속버스전극을 포함하는 유지전극쌍과, 상기 유지전극쌍과 교차하도록 형성되는 어드레스전극과, 상기 금속버스전극으로부터 상기 어드레스전극과 중첩되도록 돌출되는 돌출전극을 구비하는 것을 특징으로 한다.
본 발명의 따른 플라즈마 디스플레이 패널의 상기 돌출전극은 방전공간 상으로 돌출되는 것을 특징으로 한다.
본 발명의 따른 플라즈마 디스플레이 패널의 상기 돌출전극은 "I" 및 "T"자 형태중 어느 하나인 것을 특징으로 한다.
본 발명의 따른 플라즈마 디스플레이 패널의 상기 어드레스전극은 상기 스캔전극 쪽에서 그 전극영역이 확장되는 것을 특징으로 한다.
본 발명의 따른 플라즈마 디스플레이 패널 상기 어드레스전극은 상기 스캔전극, 서스테인전극 및 방전공간 전체영역에서 그 전극영역이 확장되는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 첨부된 도 4 내지 도 10을 참조하여 본 발명에 따른 플라즈마 디스플레이 패널을 상세히 살펴보기로 한다.
도 4는 본 발명의 제 1 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 4를 참조하면, 본 발명의 제 1 실시예에 따른 플라즈마 디스플레이 패널은 상부 투명기판 상에 형성되어진 스캔전극(Y) 및 서스테인전극(Z)과, 하부기판 상에 형성되어진 어드레스전극(X)과, N번째 라인의 방전셀과 N+1번째 라인의 방전셀이 1/2피치 만큼 어긋나게 형성된 웰 타입 격벽(124)을 구비한다.
격벽은 N번째 라인의 방전셀과 N+1번째 라인의 방전셀이 서로 어긋나게 형성되게 한다. 이러한 격벽(124)은 방전셀을 물리적으로 구분하며, 방전에 의해 생성된 자외선과 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
스캔전극(Y) 및 서스테인전극(Z) 각각은 격벽의 수평방향 부분과 중첩되는 금속버스전극(113Y, 113Z)과 그 금속버스전극(113Y, 113Z)을 중심으로 인접한 상하 두 방전셀에 걸쳐 넓게 형성된 투명전극(112Y, 112Z)으로 구성된다. 투명전극(112Y, 112Z) 각각은 가시광 투과를 위하여 투명전도성물질로 이루어지고 금속버스전극(113Y, 113Z) 각각에서 상대적으로 넓은 폭을 가지며 서로 대향되도록 형성되어 방전셀의 넓은 영역에서 방전이 발생되게 한다.
금속버스전극(113Y, 113Z) 각각은 유지전극쌍에서 소모되는 전류의 양을 줄이기 위하여, 방전셀의 양측 가장자리에 위치하며 도전성이 좋은 금속물질, 예를 들면 은(Ag)이나 구리(Cu)로 형성된다. 이러한 금속버스전극(113Y, 113Z) 각각은 어드레스전극(X)과 교차하는 지점에서 어드레스전극(X)과 중첩되도록 "I"자 형태의 돌출전극(110)을 갖는다.
어드레스전극(X)은 격벽의 하부에서 방전셀의 방전영역과 격벽(124)을 번갈아가며 위치하도록 스트라이프 타입으로 형성된다. 이러한 어드레스전극(X)은 스캔전극(Y) 및 서스테인전극(Z)과 교차하게 된다.
어드레스전극(X)이 형성된 하부기판 상에는 하부 유전체층이 형성된다. 하부 유전체층과 격벽(124)의 표면에는 형광체층이 형성된다. 이러한 형광체층은 가스방전시 발생된 자외선에 의해 발광되어 적색(R), 녹색(G) 또는 청색(B)중 어느 하나의 가시광을 발생하게 된다.
본 발명의 제 1 실시예에 따른 플라즈마 디스플레이 패널은 스캔전극(Y) 및 서스테인전극(Z)에 형성된 금속버스전극(113Y, 113Z)에 돌출전극(110)을 형성하여 이 돌출전극(110)을 방전 공간상으로 돌출시킨다. 이에 따라 상부기판의 방전공간에서 발생한 방전 플라즈마는 상대적으로 저항이 낮은 금속버스전극(113Y, 113Z)의 돌출전극(110)으로 집중되고, 따라서 보다 효율적으로 방전이 진행되어 효율이 증가하게 된다.
돌출된 금속버스전극(113Y, 113Z)은 어드레스전극(X)과 마주보게 되어 어드레스방전 시 방전확률의 증가로 인해 일반적인 플라즈마 디스플레이 패널의 구조에 비해 방전 속도가 대략 20% 증가하여 도 10에 도시된 바와 같이, 어드레싱 시간이종래의 약1.45㎲에서 약1.25㎲ 정도로 감소한다. 이러한 어드레싱 시간의 감소에 의해 남게되는 시간을 서스테인 시간으로 사용하여 보다 높은 효율을 달성할 수 있다.
도 5는 본 발명의 제 2 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 5를 참조하면, 본 발명의 제 2 실시예에 따른 플라즈마 디스플레이 패널은 상부 투명기판 상에 형성되어진 스캔전극(Y) 및 서스테인전극(Z)과, 하부기판 상에 형성되어진 어드레스전극(X)과, N번째 라인의 방전셀과 N+1번째 라인의 방전셀이 1/2피치 만큼 어긋나게 형성된 웰 타입 격벽(124)을 구비한다.
본 발명의 제 2 실시예에 따른 플라즈마 디스플레이 패널의 구조는 금속버스전극(123Y, 123Z)의 돌출전극(140)을 제외하고는 도 5에 도시된 본 발며의 제 1 실시예에 따른 플라즈마 디스플레이 패널의 구조와 동일하므로 자세한 설명을 생략한다.
본 발명의 제 2 실시예에 따른 플라즈마 디스플레이 패널의 스캔전극(Y) 및 서스테인전극(Z)에 형성된금속버스전극(123Y, 123Z) 각각은 유지전극쌍에서 소모되는 전류의 양을 줄이기 위하여, 방전셀의 양측 가장자리에 위치하며 도전성이 좋은 금속물질, 예를 들면 은(Ag)이나 구리(Cu)로 형성된다. 이러한 금속버스전극(123Y, 123Z) 각각은 어드레스전극(X)과 교차하는 지점에서 어드레스전극(X)과 중첩되도록 "T"자 형태의 돌출전극(140)을 갖는다.
이러한 금속버스전극(123Y, 123Z)에 돌출전극(140)을 형성하여 이돌출전극(140)을 방전 공간상으로 돌출시킨다. 이에 따라 상부기판의 방전공간에서 발생한 방전 플라즈마는 상대적으로 저항이 낮은 금속버스전극(123Y, 123Z)의 돌출전극(140)으로 집중되고, 따라서 보다 효율적으로 어드레싱 방전이 진행되어 효율이 증가하게 된다.
돌출된 금속버스전극(123Y, 123Z)은 어드레스전극(X)과 마주보게 되어 어드레스방전 시 방전확률의 증가로 인해 일반적인 플라즈마 디스플레이 패널의 구조에 비해 방전 속도가 대략 20% 이상 증가하여 도 10에 도시된 바와 같이, 어드레싱 시간이 종래의 약1.45㎲에서 약1.2㎲ 정도로 감소한다. 이러한 어드레싱 시간의 감소에 의해 남게되는 시간을 서스테인 시간으로 사용하여 보다 높은 효율을 달성할 수 있다.
도 6은 본 발명의 제 3 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 6을 참조하면, 본 발명의 제 3 실시예에 따른 플라즈마 디스플레이 패널은 상부 투명기판 상에 형성되어진 스캔전극(Y) 및 서스테인전극(Z)과, 하부기판 상에 형성되어진 어드레스전극(X)과, N번째 라인의 방전셀과 N+1번째 라인의 방전셀이 1/2피치 만큼 어긋나게 형성된 웰 타입 격벽(124)을 구비한다.
본 발명의 제 3 실시예에 따른 플라즈마 디스플레이 패널의 구조는 어드레스전극(X)을 제외하고는 도 4에 도시된 본 발명의 제 1 실시예에 따른 플라즈마 디스플레이 패널의 구조와 동일하므로 자세한 설명을 생략한다.
본 발명의 제 3 실시예에 따른 플라즈마 디스플레이 패널은 스캔전극(Y) 및서스테인전극(Z)에 형성된 금속버스전극(113Y, 113Z) 각각은 어드레스전극(X)과 교차하는 지점에서 어드레스전극(X)과 중첩되도록 "I"자 형태의 돌출전극(110)을 형성하여 이 돌출전극(110)을 방전 공간상으로 돌출시킨다.
어드레스전극(X)은 격벽(124)의 하부에서 방전셀의 방전영역과 격벽(124)을 번갈아가며 위치하도록 스트라이프 타입으로 형성된다. 이러한 어드레스전극(X)은 스캔전극(Y) 및 서스테인전극(Z)과 교차하게 된다. 이러한 어드레스전극(X)은 스캔전극(Y) 주위에서 그 영역이 확장된 확장부(120)를 갖는다.
본 발명의 제 3 실시예에 따른 플라즈마 디스플레이 패널은 금속버스전극(113Y, 113Z)에 돌출전극(110)을 형성하여 이 돌출전극(110)을 방전 공간상으로 돌출시키고, 스캔전극(Y) 주위에서 어드레스전극(X)에 확장부(120)를 형성하여 어드레싱 방전 시 방전확률을 증가시킨다. 이러한 구조를 형성함으로서, 일반적인 플라즈마 디스플레이 패널의 구조에 비해 방전 속도가 대략 20% 이상 증가시킬 수 있다. 이러한 어드레싱 시간의 감소에 의해 남게되는 시간을 서스테인 시간으로 사용하여 보다 높은 효율을 달성할 수 있다.
도 7은 본 발명의 제 4 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 7을 참조하면, 본 발명의 제 4 실시예에 따른 플라즈마 디스플레이 패널은 상부 투명기판 상에 형성되어진 스캔전극(Y) 및 서스테인전극(Z)과, 하부기판 상에 형성되어진 어드레스전극(X)과, N번째 라인의 방전셀과 N+1번째 라인의 방전셀이 1/2피치 만큼 어긋나게 형성된 웰 타입 격벽(124)을 구비한다.
본 발명의 제 4 실시예에 따른 플라즈마 디스플레이 패널의 구조는 금속버스전극(123Y, 123Z)의 돌출전극(140)을 제외하고는 도 7에 도시된 본 발명의 제 3 실시예에 따른 플라즈마 디스플레이 패널의 구조와 동일하므로 자세한 설명을 생략한다.
본 발명의 제 4 실시예에 따른 플라즈마 디스플레이 패널은 스캔전극(Y) 및 서스테인전극(Z)에 형성된 금속버스전극(123Y, 123Z) 각각은 어드레스전극(X)과 교차하는 지점에서 어드레스전극(X)과 중첩되도록 "T자 형태의 돌출전극(140)을 형성하여 이 돌출전극(140)을 방전 공간상으로 돌출시킨다.
어드레스전극(X)은 격벽(124)의 하부에서 방전셀의 방전영역과 격벽(124)을 번갈아가며 위치하도록 스트라이프 타입으로 형성된다. 이러한 어드레스전극(X)은 스캔전극(Y) 및 서스테인전극(Z)과 교차하게 된다. 이러한 어드레스전극(X)은 스캔전극(Y) 주위에서 그 영역이 확장된 확장부(120)를 갖는다.
본 발명의 제 4 실시예에 따른 플라즈마 디스플레이 패널은 금속버스전극(123Y, 123Z)에 돌출전극(140)을 형성하여 이 돌출전극(140)을 방전 공간상으로 돌출시키고, 스캔전극(Y) 주위에서 어드레스전극(X)에 확장부(120)를 형성하여 어드레싱 방전 시 방전확률을 증가시킨다. 이러한 구조를 형성함으로서, 일반적인 플라즈마 디스플레이 패널의 구조에 비해 방전 속도가 대략 20% 이상 증가시킬 수 있다. 이러한 어드레싱 시간의 감소에 의해 남게되는 시간을 서스테인 시간으로 사용하여 보다 높은 효율을 달성할 수 있다.
도 8은 본 발명의 제 5 실시예에 따른 플라즈마 디스플레이 패널의 일부분을도시한 평면도이다.
도 8을 참조하면, 본 발명의 제 5 실시예에 따른 플라즈마 디스플레이 패널은 상부 투명기판 상에 형성되어진 스캔전극(Y) 및 서스테인전극(Z)과, 하부기판 상에 형성되어진 어드레스전극(X)과, N번째 라인의 방전셀과 N+1번째 라인의 방전셀이 1/2피치 만큼 어긋나게 형성된 웰 타입 격벽(124)을 구비한다.
본 발명의 제 5 실시예에 따른 플라즈마 디스플레이 패널의 구조는 어드레스전극(X)을 제외하고는 도 4 및 도 6에 도시된 본 발명의 제 1 및 제 3 실시예에 따른 플라즈마 디스플레이 패널의 구조와 동일하므로 자세한 설명을 생략한다.
본 발명의 제 5 실시예에 따른 플라즈마 디스플레이 패널은 스캔전극(Y) 및 서스테인전극(Z)에 형성된 금속버스전극(113Y, 113Z) 각각은 어드레스전극(X)과 교차하는 지점에서 어드레스전극(X)과 중첩되도록 "I"자 형태의 돌출전극(110)을 형성하여 이 돌출전극(110)을 방전 공간상으로 돌출시킨다.
어드레스전극(X)은 격벽(124)의 하부에서 방전셀의 방전영역과 격벽(124)을 번갈아가며 위치하도록 스트라이프 타입으로 형성된다. 이러한 어드레스전극(X)은 스캔전극(Y) 및 서스테인전극(Z)과 교차하게 된다. 이러한 어드레스전극(X)은 스캔전극(Y), 서스테인전극(Z) 주위 및 방전공간 전체영역에서 그 전극영역이 확장된 확장부(130)를 갖는다.
본 발명의 제 5 실시예에 따른 플라즈마 디스플레이 패널은 금속버스전극(113Y, 113Z)에 돌출전극(110)을 형성하여 이 돌출전극(110)을 방전 공간상으로 돌출시키고, 어드레스전극(X)을 스캔전극(Y), 서스테인전극(Z) 주위 및방전공간 전체영역에서 넓게 형성하여 어드레싱 방전 시 방전확률을 증가시킨다. 이러한 구조를 형성함으로서, 일반적인 플라즈마 디스플레이 패널의 구조에 비해 방전 속도가 대략 20% 이상 증가시킬 수 있다. 이러한 어드레싱 시간의 감소에 의해 남게되는 시간을 서스테인 시간으로 사용하여 보다 높은 효율을 달성할 수 있다.
도 9는 본 발명의 제 6 실시예에 따른 플라즈마 디스플레이 패널의 일부분을 도시한 평면도이다.
도 9를 참조하면, 본 발명의 제 6 실시예에 따른 플라즈마 디스플레이 패널은 상부 투명기판 상에 형성되어진 스캔전극(Y) 및 서스테인전극(Z)과, 하부기판 상에 형성되어진 어드레스전극(X)과, N번째 라인의 방전셀과 N+1번째 라인의 방전셀이 1/2피치 만큼 어긋나게 형성된 웰 타입 격벽(124)을 구비한다.
본 발명의 제 4 실시예에 따른 플라즈마 디스플레이 패널의 구조는 금속버스전극(123Y, 123Z)의 돌출전극(140)을 제외하고는 도 8에 도시된 본 발명의 제 5 실시예에 따른 플라즈마 디스플레이 패널의 구조와 동일하므로 자세한 설명을 생략한다.
본 발명의 제 6 실시예에 따른 플라즈마 디스플레이 패널은 스캔전극(Y) 및 서스테인전극(Z)에 형성된 금속버스전극(123Y, 123Z) 각각은 어드레스전극(X)과 교차하는 지점에서 어드레스전극(X)과 중첩되도록 "T자 형태의 돌출전극(140)을 형성하여 이 돌출전극(140)을 방전 공간상으로 돌출시킨다.
어드레스전극(X)은 격벽(124)의 하부에서 방전셀의 방전영역과 격벽(124)을번갈아가며 위치하도록 스트라이프 타입으로 형성된다. 이러한 어드레스전극(X)은 스캔전극(Y) 및 서스테인전극(Z)과 교차하게 된다. 이러한 어드레스전극(X)은 스캔전극(Y), 서스테인전극(Z) 주위 및 방전공간 전체영역에서 그 영역이 확장된 확장부(130)를 갖는다.
본 발명의 제 6 실시예에 따른 플라즈마 디스플레이 패널은 금속버스전극(123Y, 123Z)에 돌출전극(140)을 형성하여 이 돌출전극(140)을 방전 공간상으로 돌출시키고, 어드레스전극(X)을 스캔전극(Y), 서스테인전극(Z) 주위 및 방전공간 전체영역에서 넓게 형성하여 어드레싱 방전 시 방전확률을 증가시킨다. 이러한 구조를 형성함으로서, 일반적인 플라즈마 디스플레이 패널의 구조에 비해 방전 속도가 대략 20% 이상 증가시킬 수 있다. 이러한 어드레싱 시간의 감소에 의해 남게되는 시간을 서스테인 시간으로 사용하여 보다 높은 효율을 달성할 수 있다.
상술한 바와 같이, 본 발명의 실시예들 따른 플라즈마 디스플레이 패널은 금속버스전극과 어드레스전극이 교차되는 지점에서 금속버스전극에 돌출전극을 형성하여 이 돌출전극을 방전공간 상으로 돌출시킨다. 또한 어드레스전극에 확장부를 형성하여 전극을 넓게 형성한다. 이러한 구조를 형성함으로서 어드레싱 방전시간을 대략 20% 이상 감소시킬 수 있다. 이러한 어드레싱 시간의 감소에 의해 남게되는 시간을 서스테인 시간으로 사용하여 표시품질을 향상시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (5)

  1. 투명전극과,
    상기 투명전극의 일측에 형성된 금속버스전극을 포함하는 유지전극쌍과,
    상기 유지전극쌍과 교차하도록 형성되는 어드레스전극과,
    상기 금속버스전극으로부터 상기 어드레스전극과 중첩되도록 돌출되는 돌출전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 돌출전극은 방전공간 상으로 돌출되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 2 항에 있어서,
    상기 돌출전극은 "I" 및 "T"자 형태중 어느 하나인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 어드레스전극은 상기 스캔전극 주위에서 그 전극영역이 확장되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 3 항에 있어서,
    상기 어드레스전극은 상기 스캔전극, 서스테인전극 주위 및 방전공간 전체영역에서 전극영역이 확장되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020030037239A 2003-06-10 2003-06-10 플라즈마 디스플레이 패널 KR100549667B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030037239A KR100549667B1 (ko) 2003-06-10 2003-06-10 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030037239A KR100549667B1 (ko) 2003-06-10 2003-06-10 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20040106053A true KR20040106053A (ko) 2004-12-17
KR100549667B1 KR100549667B1 (ko) 2006-02-08

Family

ID=37380786

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030037239A KR100549667B1 (ko) 2003-06-10 2003-06-10 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100549667B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100738213B1 (ko) * 2005-04-15 2007-07-12 엘지전자 주식회사 플라즈마 디스플레이 패널
KR100741085B1 (ko) * 2005-11-30 2007-07-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100738213B1 (ko) * 2005-04-15 2007-07-12 엘지전자 주식회사 플라즈마 디스플레이 패널
KR100741085B1 (ko) * 2005-11-30 2007-07-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
KR100549667B1 (ko) 2006-02-08

Similar Documents

Publication Publication Date Title
KR100549667B1 (ko) 플라즈마 디스플레이 패널
KR100501981B1 (ko) 플라즈마 디스플레이 패널
US20060145613A1 (en) Plasma display apparatus
KR100505984B1 (ko) 플라즈마 디스플레이 패널
EP1696460B1 (en) Plasma display apparatus
US20070035478A1 (en) Plasma display apparatus and method or driving the same
KR100555311B1 (ko) 플라즈마 디스플레이 패널
KR100421492B1 (ko) 플라즈마 디스플레이 패널
KR100469697B1 (ko) 플라즈마 디스플레이 패널
KR100489875B1 (ko) 플라즈마 디스플레이 패널
KR100425483B1 (ko) 플라즈마 디스플레이 패널
KR20030041054A (ko) 플라즈마 디스플레이 패널
KR100487000B1 (ko) 플라즈마 디스플레이 패널
KR100697013B1 (ko) 플라즈마 디스플레이 패널
KR100499080B1 (ko) 플라즈마 디스플레이 패널
KR100697006B1 (ko) 플라즈마 디스플레이 패널
KR100545022B1 (ko) 플라즈마 디스플레이 패널
KR100666247B1 (ko) 플라즈마 디스플레이 패널
KR100456145B1 (ko) 플라즈마 디스플레이 패널
KR20030037293A (ko) 플라즈마 디스플레이 패널
KR20030095429A (ko) 플라즈마 디스플레이 패널
KR100421488B1 (ko) 플라즈마 디스플레이 패널
KR20030040720A (ko) 플라즈마 디스플레이 패널
KR20040060337A (ko) 플라즈마 디스플레이 패널
KR20060066548A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101223

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee