KR20040084621A - 버스트 모드 광 수신기 - Google Patents

버스트 모드 광 수신기 Download PDF

Info

Publication number
KR20040084621A
KR20040084621A KR1020030019822A KR20030019822A KR20040084621A KR 20040084621 A KR20040084621 A KR 20040084621A KR 1020030019822 A KR1020030019822 A KR 1020030019822A KR 20030019822 A KR20030019822 A KR 20030019822A KR 20040084621 A KR20040084621 A KR 20040084621A
Authority
KR
South Korea
Prior art keywords
signal
amplifier
differential
output
limiting amplifier
Prior art date
Application number
KR1020030019822A
Other languages
English (en)
Other versions
KR100537901B1 (ko
Inventor
강호용
최현균
리콴
유태환
이형호
이상국
이만섭
오영훈
Original Assignee
한국전자통신연구원
학교법인 한국정보통신학원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원, 학교법인 한국정보통신학원 filed Critical 한국전자통신연구원
Priority to KR10-2003-0019822A priority Critical patent/KR100537901B1/ko
Priority to US10/810,203 priority patent/US20040190914A1/en
Publication of KR20040084621A publication Critical patent/KR20040084621A/ko
Application granted granted Critical
Publication of KR100537901B1 publication Critical patent/KR100537901B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/66Non-coherent receivers, e.g. using direct detection
    • H04B10/69Electrical arrangements in the receiver
    • H04B10/695Arrangements for optimizing the decision element in the receiver, e.g. by using automatic threshold control

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Power Engineering (AREA)
  • Optical Communication System (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 버스트 모드 광 수신기에 관한 것으로, 버스트 모드 광 수신기는 입력 광신호를 전류신호로 변환하는 포토 디텍터; 전류신호를 전압신호로 변환하는 프리앰프; 프리앰프에서 출력되는 단일신호를 차동신호로 변환하는 단일-차동 변환기; 단일-차동 변환기에서 출력되는 차동신호를 증폭하고, 증폭시 발생하는 옵셋 또는 차동신호에 내재된 옵셋을 상쇄하는 포스트 앰프; 및 포스트 앰프에서 출력되는 차동신호로부터 데이터를 판별하는 판별부를 포함함을 특징으로한다.

Description

버스트 모드 광 수신기{Burst mode optical receiver}
본 발명은 버스트 모드 광 수신기에 관한 것으로, 특히 피드포워드 타입의 버스트 모드 광 수신기에 관한 것이다.
최근, 고속의 멀티미디어 신호를 전송하기위해 빠른 패킷 신호를 이용하는 시분할다중접속(Time Division Multiple Access) 방식이 광범위하게 연구되고있다.이러한 시스템에서는 가입자 비용을 줄이기위해 하나의 광 수신기를 사용하여 복수의 가입자들로부터 신호를 수신한다. 따라서, 수신된 패킷 신호의 크기와 위상은 각각의 패킷마다 달라지게된다. 이러한 신호를 버스트 신호라하고, 버스트 모드 광 수신기는 상기 버스트 신호를 수신한다.
종래의 점대점(point-to-point) 통신 시스템에서 선형 채널의 출력은 데이터 판별회로에 AC커플되어서 신호 판별을 위한 문턱치 전압(decision threshold voltage)을 일정한 값으로 고정한다. 광 수신기를 사용하여 상기 버스트 데이터를 수신하려면, 패킷 사이에 가드시간(guard tme)과 프리엠블 시간(preamble time)의 합으로 표현되는 아이들 시간(idle time)이 증가되어야한다. 그러나, 아이들 시간이 증가되면 패킷의 전송효율이 감소하게된다. 아이들 시간을 감소시키기위해 커플링 콘덴서의 용량을 감소시킨다면, 전송된 데이터를 부호화/복호화하기위한 별도의 장치가 필요하게된다. 따라서 작은 아이들 시간 및 폭넓은 동적 범위(dynamic range)를 갖는 여러 크기의 입력 신호를 다루기위해서는 버스트 모드 광 수신기가 필요하다.
버스트 모드 광 수신기에서 상기 커플링 콘덴서 효과를 제거하기위해서는 보통 DC 커플링 방법이 사용된다. 또한 버스트 모드 광 수신기는 다양한 입력 신호의 파워를 감지하여 프리앰프(pre-amplifier)로 피드백하거나 다음 단의 증폭기로 피드포워드(feed-forward)함으로써, 입력 신호에 대해 최종 데이터를 판별하는 데이터 판별부에 입력 신호의 파워를 기반으로하는 최적의 문턱치를 제공한다.
도 1은 종래의 피드백 타입의 버스트 모드 광 수신기에 대한 블록도이다. 도시된 광 수신기는 미국등록특허번호 US 6,005,279에 개시된 것으로, 포토 다이오드(10), 주 프리앰프(main pre-amplifier, 11), 트래킹 프리앰프(tracking pre-amplifier, 12), 연산증폭기(OPAMP, 13), 자동 문턱치 제어기(Automatic Threshold Controller, ATC, 14), 포스트 앰프(post amplifier, 15) 및 판별부(16)를 구비한다.
상기 광 수신기는 트래킹 프리앰프(12)와 연산 증폭기(13) 사이에 ATC(14)를 구비하여 DC 커플링한다. 포토 다이오드(10)는 광신호를 수신하고 상기 광신호를 전류로 변환하여 출력한다. 포토 다이오드(10)에서 출력되는 전류는 주 프리앰프(11)에 의해 전압으로 변환된다. 주 프리앰프(11)의 출력은 연산증폭기(13)의 입력단자로 입력되고, 트래킹 프리앰프(12)의 출력은 연산증폭기(13)의 다른 입력단자로 입력된다. 트래킹 프리앰프(12)는 주 프리앰프(11)의 DC 전압과 정합하도록 그 출력을 조절하는데, 상기 정합 전압은 연산증폭기(13)의 DC 기준전압으로 설정된다. 트래킹 프리앰프(12)는 주 프리앰프(11)에 영향을 주는 요소들, 예를 들어, 공급 전압 또는 온도의 변화를 트래킹하여 그 출력이 주 프리앰프(11)의 DC 전압과 정합하도록한다.
ATC(14)는 연산증폭기(13)의 출력과 트래킹 프리앰프(12)에 연결된 입력단자 사이에 구비되어, 수신신호의 로직값을 결정하는 문턱치를 주 프리앰프(11)에서 출력되는 값의 중간값이 되도록 한다. 연산 증폭기(13)에서 출력되는 차동 신호는 상기 문턱치를 중심으로 대칭적으로 스윙한다. 포스트 앰프(15)는 상기 차동 신호를 증폭하고, 판별부(16)는 포스트 앰프(15)에서 출력되는 신호로부터 로직 "0" 또는"1"의 데이터를 판별하여 출력한다.
도 2는 종래의 피드포워드 타입의 버스트 모드 광 수신기에 대한 블록도이다. 도시된 광 수신기는 미국등록특허번호 US 5,475,342에 개시된 것으로, 포토 다이오드(21), 프리앰프(22), 포스트앰프(23) 및 판별부(24)를 구비한다. 상기 포스트앰프(23)는 복수의 제한 증폭기(limiting amplifier, 231)를 구비하는데, 제한 증폭기의 제1입력단자에는 전단의 출력이 그대로 입력되고, 제2입력단자에는 전단의 출력을 입력으로하여 기준 전압을 출력하는 ATC(232)를 구비한다.
프리앰프(22)는 포토 다이오드(23)에서 출력되는 전류를 전압으로 변환한다. 제한 증폭기(231)는 제1입력단자에 입력되는 신호를 증폭하되, 입력신호가 기준 전압보다 크다면 그 증폭 출력 레벨을 제한한다. ATC(232)는 상기 기준 전압을 입력신호의 최대 레벨과 최소레벨의 중간값이 되게한다. 판별부(24)는 포스트 앰프(23)에서 최종 출력되는 신호로부터 로직 "0" 또는 "1"의 데이터를 판별하여 출력한다.
그러나, 상기 피드백 타입의 광 수신기는 피드백을 위해 동작속도가 빠른 디바이스를 필요로한다. 피드백 회로는 고주파수에서 정(positive) 피드백을 회피하기위해 상당한 양의 필터링이 필요하다. 따라서 큰 용량의 커패시터가 사용되는데, 이로 인해 피드백 회로가 안정치에 도달할 때까지 오랜 시간이 걸리게 된다.
상기 피드포워드 타입의 광 수신기는 단일 종단 출력(single-ended output)을 갖기 때문에, 데이터율(data rate)이 높다면 클럭과 데이터 복원 회로를 설계하기가 어렵다. 또한 단일 종단 신호는 다른 신호에 비해 잡음에 노출되기가 쉽다. 따라서 전체 수신기를 단일 칩에 집적할 때 출력측으로부터 입력측으로의 신호 누설을 피하기 어려워서 동작이 불안정하다는 문제점이 있다.
본 발명이 이루고자하는 기술적 과제는 단일 종단 출력을 차동 출력으로 변환하고, 증폭부에 내재하는 옵셋을 자동으로 제거하는 피드포워드 타입의 버스트 모드 광 수신기를 제공하는데 있다.
도 1은 종래의 피드백 타입의 버스트 모드 광 수신기에 대한 블록도이다.
도 2는 종래의 피드포워드 타입의 버스트 모드 광 수신기에 대한 블록도이다.
도 3은 일반적인 PON(Passive Optical Network)시스템의 구성을 도시한 것이다.
도 4는 본 발명에 따른 버스트 모드 광 수신기의 블록도이다.
도 5는 도 4의 단일-차동 변환기에 대한 상세 블록도이다.
도 6은 도 4의 포스트 앰프의 제1실시예를 도시한 것이다.
도 7은 도 4의 포스트 앰프의 제2실시예를 도시한 것이다.
상기 기술적 과제를 이루기위한, 본 발명의 버스트 모드 광 수신기는 입력 광신호를 전류신호로 변환하는 포토 디텍터; 상기 전류신호를 전압신호로 변환하는 프리앰프; 상기 프리앰프에서 출력되는 단일신호를 차동신호로 변환하는 단일-차동 변환기; 상기 단일-차동 변환기에서 출력되는 차동신호를 증폭하고, 증폭시 발생하는 옵셋 또는 상기 차동신호에 내재된 옵셋을 상쇄하는 포스트 앰프; 및 상기 포스트 앰프에서 출력되는 차동신호로부터 데이터를 판별하는 판별부를 포함한다.
이하에서 첨부된 도면을 참조하여 본 발명을 보다 상세히 설명하기로한다.
도 3은 일반적인 PON(Passive Optical Network)시스템의 구성을 도시한 것이다. 도시된 PON 시스템은 복수의 ONU(Optical Network Unit, 30), 스타 커플러(star coupler, 31) 및 OLT(Optical Line Terminal, 32)로 구성된다. ONU(30)에서 OLT(32)방향으로 진행하는 업링크 경로(uplink path)에서 신호전송을 위한 타임 슬롯(time slot)은 각 ONU(30)에 동적으로 또는 고정되어 할당된다. 각 ONU(30)에서 출력되는 광은 스타 커플러(31)에서 다중화되어 OLT(32)로 진행한다. OLT(32)에 보다 근접한 ONU는 다른 ONU보다 높은 신호를 전송한다. 신호 전송시 라우드/소프트 비(loud/soft ratio)가 높으면, OLT(32)에 위치한 버스트 모드 광 수신기는 각 버스트가 도달하기 전에 초기화 상태로 리셋되어, 서로 다른 진폭의 버스트 신호가 처리되도록한다. 여기서, 라우드/소프트 비는 크기가 가장 큰 버스트의 최대 레벨과 크기가 가장 작은 버스트의 최대 레벨의 차를 말한다. 본 발명에서는 라우드/소프트 비와 무관하게 광 수신기의 각 구성요소들을 리셋한다.
도 4는 본 발명에 따른 버스트 모드 광 수신기의 블록도이다. 도시된 바에 따른 광 수신기는 포토 디텍터(41), 프리앰프(42), 단일-차동 변환기(single-to differential converter, 43), 포스트 앰프(44)를 및 판별부(45)를 포함한다. 상기 단일-차동 변환기(43)는 자동 문턱치 제어기(ATC, 431) 및 차동 증폭기(432)를 구비하고, 상기 포스트 앰프(44)는 복수의 차동 증폭기(441)를 구비한다.
포토 디텍터(41)는 입력 광신호를 전류 신호로 변환한다. 프리앰프(42)는 포토 디텍터(41)에서 출력되는 전류 신호를 전압 신호로 변환한다. 단일-차동 변환기(43)는 프리앰프(42)로부터의 단일 종단 출력 신호를 증폭하고 이를 차동 출력으로 변환하여 두 개의 차동 신호를 출력한다. 도 5는 상기 단일-차동 변환기(43)에 대한 상세 블록도이다. 도시된 바에 따른 단일-차동 변환기(43)는 ATC(431) 및 차동 증폭기(432)를 구비하고, ATC(431)는 탑 홀더(50), 바텀 홀더(51) 및 분압기(voltage devider, 52)를 구비한다.
차동 증폭기(432)는 신호 전압 입력단자(432-1) 및 기준 전압 입력단자(432-2)를 구비하고, 두 개의 차동 출력단자를 구비한다. 차동 증폭기(432)는 기준 전압 입력단자(432-2)에 입력되는 기준 전압을 기준으로 신호 전압 입력단자(432-1)에입력되는 신호 전압 파형에 대해 소정의 옵셋을 갖고 차동의 대칭적인 전압을 출력한다.
ATC(431)는 프리앰프(42)와 기준 전압 입력단자(432-2) 사이에 연결되어 프리앰프(42)에서 출력되는 전압 파형의 최대 및 최소 레벨을 검출하고, 검출된 레벨들의 실질적인 중간값을 상기 기준 전압 입력단자(432-2)에 기준 전압으로 출력한다. 탑 홀더(50)는 프리엠프(42)에서 입력되는 신호의 최대 레벨을 검출하여 소정 시간동안 유지하고, 바텀 홀더(51)는 입력 신호의 최소 레벨을 검출하여 소정 시간동안 유지한다. 분압기(52)는 탑 홀더(50) 및 바텀 홀더(51)에서 출력되는 두 값의 중간값 정도를 출력한다.
포스트 앰프(44)는 복수의 직렬연접된 증폭부(441)를 구비한다. 도 6은 상기 포스트 앰프(44)의 제1실시예를 도시한 것이다. 도시된 포스트 앰프는 제한 증폭기(60) 및 옵셋 상쇄(Auto-Offset Cancellation function)부(AOC, 61)로 이루어지는 세트가 복수 개 연결된 형태이다.
제한 증폭기(60)는 기본적으로 차동 증폭기이며, 선형 영역(linear region)에서 동작한다. 따라서 입력 신호가 특정값보다 크다면, 제한 증폭기(60)는 제한된 출력신호를 생성하게된다. 이러한 제한 증폭기(60)를 직렬연접(cascade)하면 출력신호의 진폭을 고정할 수 있다.
AOC(61)는 내부에 피크치 감지부(미도시)와 에러 증폭기(미도시)를 구비하는데, 피크치 감지부를 통해 제한 증폭기(60)의 두 출력으로부터 각각 최대, 최소 레벨을 감지하고, 에러 증폭기를 통해 상기 두 레벨간의 차를 증폭한 다음, 증폭된결과를 제한 증폭기(60)로 피드백하여 상기 두 레벨간의 차이를 보상한다. 이 때 에러 증폭기의 DC이득이 제한 증폭기(60)의 이득보다 크다면, 제한 증폭기(60)는 자체에서 발생한 옵셋, 상기 단일-차동 변환기(43)의 차동 변환기(432)에서 출력되거나 바로 이전의 제한 증폭기로부터 입력되는 신호에 내재된 옵셋을 상쇄할 수 있다. 여기서, 옵셋은 제한 증폭기(60)를 포화영역(saturation region)에서 동작하게하는 것으로, 후단의 판별부(45)에서 신호 판별에 영향을 주기때문에 제거되는 것이 바람직하다.
포스트 앰프는 또한 제2실시예로서, 도 7에 도시된 바와 같이 보다 간단한 형태로서 제1제한 증폭기(70)와 AOC(71)의 세트와 제2제한 증폭기(72)가 반복적으로 구비된 구조를 가질 수도 있다.
상기한 바와 같은 구조를 갖는 포스트 앰프(44)는 입력 광신호 파워의 소정 범위내, 즉, 광 수신기의 동작 범위내에서 고정된 진폭을 갖는 최종 신호를 출력한다. 판별부(45)는 포스트 앰프(44)에서 출력되는 차동 신호에 대해 문턱치를 기준으로 로직 "0" 또는 "1"의 데이터를 판별한다.
본 발명에 따르면, 버스트 모드 광 수신기에서 대칭의 차동 신호를 출력함으로써 광 수신기에 연결되는 데이터 복원 회로에 잡음에 보다 강한 신호를 출력할 수 있다. 또한, 차동신호의 사용으로 출력에서 입력으로의 커플링을 줄임으로써 전체 수신기 회로를 단일 칩에 보다 용이하게 집적할 수 있고, 그에 따른 비용도 절감할 수 있다.

Claims (10)

  1. 입력 광신호를 전류신호로 변환하는 포토 디텍터;
    상기 전류신호를 전압신호로 변환하는 프리앰프;
    상기 프리앰프에서 출력되는 단일신호를 차동신호로 변환하는 단일-차동 변환기;
    상기 단일-차동 변환기에서 출력되는 차동신호를 증폭하고, 증폭시 발생하는 옵셋 또는 상기 차동신호에 내재된 옵셋을 상쇄하는 포스트 앰프; 및
    상기 포스트 앰프에서 출력되는 차동신호로부터 데이터를 판별하는 판별부를 포함하는 것을 특징으로하는 버스트 모드 광 수신기.
  2. 제1항에 있어서, 상기 단일-차동 변환기는
    소정 기준 전압을 제1입력으로하고, 상기 단일신호를 제2입력으로하여 상기 단일신호를 차동의 대칭적인 신호로 출력하는 차동 증폭기를 구비하는 것을 특징으로하는 버스트 모드 광 수신기.
  3. 제2항에 있어서, 상기 차동 증폭기는
    상기 단일신호의 최대 레벨과 최소 레벨을 검출하고, 검출된 레벨들의 실질적인 중간값을 상기 차동 증폭기에 제1입력으로 제공하는 자동 문턱치 제어기를 더 구비하는 것을 특징으로하는 버스트 모드 광 수신기.
  4. 제3항에 있어서, 상기 자동 문턱치 제어기는
    상기 단일신호의 최대 레벨을 검출하여 소정 시간동안 유지하는 탑 홀더;
    상기 단일신호의 최소 레벨을 검출하여 소정 시간동안 유지하는 바텀 홀더; 및
    상기 최대 레벨과 최소 레벨의 실질적인 중간값을 검출하는 분압기를 구비하는 것을 특징으로하는 버스트 모드 광 수신기.
  5. 제1항에 있어서, 상기 포스트 앰프는
    상기 단일-차동 변환기에서 출력되는 차동신호를 증폭하고, 소정 제어신호에 따라 상기 차동 신호에 내재된 옵셋 또는 증폭시 발생되는 옵셋을 상쇄하는 제한 증폭기; 및
    상기 제한 증폭기의 출력에 대해 그 차를 구하고, 구해진 차를 증폭하여 상기 제한 증폭기에 상기 제어신호로 제공하는 자동 옵셋 상쇄부의 세트를 복수개 직렬연접한 것을 특징으로하는 버스트 모드 광 수신기.
  6. 제5항에 있어서, 상기 제한 증폭기는
    선형영역에서 동작하는 것을 특징으로하는 버스트 모드 광 수신기.
  7. 제5항 또는 제6항에 있어서, 상기 자동 옵셋 상쇄부는
    상기 제한 증폭기의 출력으로부터 최대 및 최소 레벨을 검출하는 피크치 감지부; 및
    상기 피크치 감지부에서 감지된 두 레벨의 차를 증폭하는 에러 증폭기를 구비하는 것을 특징으로하는 버스트 모드 광 수신기.
  8. 제1항에 있어서, 상기 포스트 앰프는
    상기 단일-차동 변환기에서 출력되는 차동신호를 증폭하고, 소정 제어신호에 따라 상기 차동 신호에 내재된 옵셋 또는 증폭시 발생된 옵셋을 상쇄하는 제1제한 증폭기;
    상기 제한 증폭기의 출력에 대해 그 차를 구하고, 구해진 차를 증폭하여 상기 제한 증폭기에 제어신호로 제공하는 자동 옵셋 상쇄부;
    상기 제1제한 증폭기에서 출력되는 차동신호를 증폭하는 제2제한 증폭기를 구비하는 세트를 복수개 직렬연접한 것을 특징으로하는 버스트 모드 광 수신기.
  9. 제8항에 있어서, 상기 제1제한 증폭기 또는 제2제한 증폭기는
    선형영역에서 동작하는 것을 특징으로하는 버스트 모드 광 수신기.
  10. 제8항 또는 제9항에 있어서, 상기 자동 옵셋 상쇄부는
    상기 제1제한 증폭기의 출력으로부터 최대 및 최소 레벨을 검출하는 피크치 감지부; 및
    상기 피크치 감지부에서 감지된 두 레벨의 차를 증폭하는 에러 증폭기를 구비하는 것을 특징으로하는 버스트 모드 광 수신기.
KR10-2003-0019822A 2003-03-29 2003-03-29 버스트 모드 광 수신기 KR100537901B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR10-2003-0019822A KR100537901B1 (ko) 2003-03-29 2003-03-29 버스트 모드 광 수신기
US10/810,203 US20040190914A1 (en) 2003-03-29 2004-03-26 Burst mode optical receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0019822A KR100537901B1 (ko) 2003-03-29 2003-03-29 버스트 모드 광 수신기

Publications (2)

Publication Number Publication Date
KR20040084621A true KR20040084621A (ko) 2004-10-06
KR100537901B1 KR100537901B1 (ko) 2005-12-20

Family

ID=32985903

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0019822A KR100537901B1 (ko) 2003-03-29 2003-03-29 버스트 모드 광 수신기

Country Status (2)

Country Link
US (1) US20040190914A1 (ko)
KR (1) KR100537901B1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7684518B2 (en) * 2005-04-28 2010-03-23 Freescale Semiconductor, Inc. Logic threshold acquisition circuits and methods using reversed peak detectors
US20070116465A1 (en) * 2005-11-21 2007-05-24 Tellabs Operations, Inc. Systems and methods for dynamic alignment of data bursts conveyed over a passive optical net work
US8005041B2 (en) 2006-05-08 2011-08-23 Ipwireless, Inc. Wireless communication system, apparatus for supporting data flow and method therefor
EP1978655A1 (en) * 2007-04-04 2008-10-08 Nokia Siemens Networks Oy Receiver for receiving optical signals form different sources and method
KR100972033B1 (ko) * 2008-08-13 2010-07-23 한국전자통신연구원 전치 증폭기와 후치 증폭기가 단일로 집적된 기가비트 수동형 광 네트워크용 버스트 모드 수신기
US8150273B2 (en) * 2008-09-04 2012-04-03 Finisar Corporation Optical receiver with threshold voltage compensation
US20100254711A1 (en) * 2009-04-03 2010-10-07 Avago Technologies Fiber Ip (Singapore) Pte. Ltd. Method and apparatus for performing direct current (dc) offset cancellation in an optical communications device
US8086111B2 (en) * 2009-04-06 2011-12-27 Avago Technologies Fiber Ip (Singapore) Pte. Ltd. Apparatus and method for controlling the optical output power of a laser in an optical transmitter (TX)
KR101310904B1 (ko) 2009-11-30 2013-09-25 한국전자통신연구원 버스트 모드 수신기 및 타이밍 제어 방법

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5475342A (en) * 1993-04-19 1995-12-12 Nippon Telegraph And Telephone Corporation Amplifier for stably maintaining a constant output
JP2814990B2 (ja) * 1996-05-20 1998-10-27 日本電気株式会社 光受信回路
JPH10126351A (ja) * 1996-10-18 1998-05-15 Nec Corp 光受信回路
JPH10173456A (ja) * 1996-12-11 1998-06-26 Fujitsu Ltd 信号増幅回路
US5875050A (en) * 1997-03-14 1999-02-23 Lucent Technologies Inc. Burst mode digital optical receiver
JP3526719B2 (ja) * 1997-03-19 2004-05-17 富士通株式会社 自動閾値制御回路および信号増幅回路
JP3504176B2 (ja) * 1998-12-02 2004-03-08 富士通株式会社 信号増幅回路
WO2001048914A1 (fr) * 1999-12-27 2001-07-05 Fujitsu Limited Circuit amplificateur de signal et recepteur de signal optique utilisant ledit circuit amplificateur
JP2002232271A (ja) * 2001-02-01 2002-08-16 Fujitsu Ltd Dcオフセットキャンセル回路、光−電気パルス変換回路、及びパルス整形回路
US7132882B2 (en) * 2002-07-19 2006-11-07 Avago Technologies Fiber Ip (Singapore) Pte. Ltd. Amplifier having multiple offset-compensation paths and related systems and methods

Also Published As

Publication number Publication date
KR100537901B1 (ko) 2005-12-20
US20040190914A1 (en) 2004-09-30

Similar Documents

Publication Publication Date Title
US7962047B2 (en) Preamplifier and optical receiving apparatus using the same
US8346098B2 (en) Receiving apparatus and receiving method
JP2005006313A (ja) 受動光通信網の光パワー等化装置
US8660439B2 (en) Digital automatic gain control apparatus and method in burst mode optical receiver
JP4870806B2 (ja) トランスインピーダンスアンプ
US20110129235A1 (en) Burst-mode optical signal receiver
JP2007005968A (ja) バースト先頭検出回路
JP2003332988A (ja) バーストモード光受信機の判別しきい値制御装置
JP6661057B1 (ja) リミッティング増幅回路
JP2003318680A (ja) 差動出力型バーストモード光受信機
JP3749718B2 (ja) バーストモード光受信機
KR100605898B1 (ko) 버스트모드 광 수신기
KR100537901B1 (ko) 버스트 모드 광 수신기
EP0681378B1 (en) Packet data receiver with sampled data output and background light cancellation
US11128385B2 (en) Signal detection circuit, optical receiver, master station device, and signal detection method
JP4536770B2 (ja) オンチップ・リセット信号を生成するバーストモード受信機及びバーストモード受信方法
CN113890493A (zh) 一种跨阻增益可切换跨阻放大器及单端转差分放大电路
US7539424B2 (en) Burst mode optical receiver for maintaining constant signal amplitude
CN114975677B (zh) 光接收装置、光接收封装装置、相关设备和方法
WO2023197975A1 (zh) 一种光接收机
US20210075387A1 (en) Limiting amplifier circuitry
KR100948829B1 (ko) 온칩 리셋 신호를 생성하는 버스트 모드 수신기 및 버스트모드 수신 방법
JP2001024598A (ja) 光受信回路
JP2011119855A (ja) バースト光受信器
KR20040004284A (ko) 데이터 부호화를 이용한 에이씨결합방식 버스트 모드광송수신기

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091113

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee