KR20040048787A - 트렐리스 복호기와 연동하여 동작하는 채널등화장치를가지는 단일반송파수신기 및 그의 채널등화방법 - Google Patents

트렐리스 복호기와 연동하여 동작하는 채널등화장치를가지는 단일반송파수신기 및 그의 채널등화방법 Download PDF

Info

Publication number
KR20040048787A
KR20040048787A KR1020030003133A KR20030003133A KR20040048787A KR 20040048787 A KR20040048787 A KR 20040048787A KR 1020030003133 A KR1020030003133 A KR 1020030003133A KR 20030003133 A KR20030003133 A KR 20030003133A KR 20040048787 A KR20040048787 A KR 20040048787A
Authority
KR
South Korea
Prior art keywords
unit
signal
input
trellis
output
Prior art date
Application number
KR1020030003133A
Other languages
English (en)
Other versions
KR100985578B1 (ko
Inventor
장용덕
정해주
권용식
정진희
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to US10/671,730 priority Critical patent/US7274745B2/en
Priority to CA002447934A priority patent/CA2447934C/en
Priority to CNB2003101148031A priority patent/CN1272950C/zh
Publication of KR20040048787A publication Critical patent/KR20040048787A/ko
Application granted granted Critical
Publication of KR100985578B1 publication Critical patent/KR100985578B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03057Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • H04L25/03203Trellis search techniques
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • H04L25/03248Arrangements for operating in conjunction with other apparatus
    • H04L25/03254Operation with other circuitry for removing intersymbol interference
    • H04L25/03267Operation with other circuitry for removing intersymbol interference with decision feedback equalisers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/0335Arrangements for removing intersymbol interference characterised by the type of transmission
    • H04L2025/03375Passband transmission
    • H04L2025/03382Single of vestigal sideband
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L2025/03433Arrangements for removing intersymbol interference characterised by equaliser structure
    • H04L2025/03439Fixed structures
    • H04L2025/03445Time domain
    • H04L2025/03471Tapped delay lines
    • H04L2025/03484Tapped delay lines time-recursive
    • H04L2025/03503Tapped delay lines time-recursive as a combination of feedback and prediction filters

Abstract

트렐리스복호기와 연동하여 동작하는 단일반송파수신기의 채널등화장치 및 그의 채널등화방법이 개시된다. 채널등화장치는, 입력신호의 프리고스트를 제거하는 제1FF부와 입력신호의 포스트고스트를 제거하는 제1FB부를 가지는 제1등화부, 제1등화부의 출력신호에 대해 트렐리스 디코딩을 수행하는 트렐리스복호기, 및 입력신호의 프리고스트를 제거하는 제2FF부와 트렐리스복호기에 의해 디코딩된 신호에 기초하여 입력신호의 포스트고스트를 제거하는 제2FB부를 가지는 제2등화부를 갖는다. 따라서, 트렐리스복호기와 연동하여 동작하는 제1 및 제2등화부를 가짐으로써 채널등화장치의 등화성능 및 등화속도를 향상시킬 수 있다.

Description

트렐리스 복호기와 연동하여 동작하는 채널등화장치를 가지는 단일반송파수신기 및 그의 채널등화방법{Channel equalizer interactiving with Trellis coded modulation and a method equalizing thereof}
본 발명은 단일반송파수신기의 채널등화장치에 관한 것으로서, 보다 상세하게는, 트렐리스 복호기(Trellis Decoder)와 연동하여 동작하는 채널등화장치에 관한 것이다.
도 1은 종래의 일반적인 단일반송파수신기에 적용되는 채널등화장치의 일 예를 도시한 것으로, 결정궤환등화기(Decision Feedback Equalizer:DFE) 구조를 가지는 채널등화장치에 대한 개략적인 블록도이다.
DFT구조의 채널등화장치는 FF(feed-forward)부(10), FB(feed back)부(30), 가산부(50), 레벨결정부(70), 및 에러산출부(90) 등을 가지고 있다.
FF부(10)는 입력신호의 각 심볼에 대해 프리고스트(pre-ghost)의 영향을 제거한다. FB부(30)는 입력신호의 각 심볼에 대해 포스트고스트(post-ghost)의 영향을 제거한다. 가산부(50)는 FF부(10)에서 프리고스트가 제거된 값과 FB부(30)에서 포스트고스트가 제거된 값을 더한다.
레벨결정부(70)는 가산부(50)에서 더해진 값을 설정된 레벨을 기준으로 거리가 가장 가까운 신호 레벨로 결정한다. 레벨결정부(70)는 결정된 레벨값을FB부(30)로 피드백한다. 이때, 레벨결정부(70)는 설정된 신호의 레벨, 예컨데, 4레벨, 8레벨, 및 16레벨 등에 대응하여 입력되는 신호의 레벨을 소정의 레벨로 결정한다.
에러산출부(90)는 가산부(50)로부터 출력되는 신호와 레벨결정부(70)로부터 출력되는 신호를 이용하여 등화에러값을 산출한다. 이렇게 산출된 등화에러값은 FF부(10) 및 FB부(30)에 입력되며, FF부(10) 및 FB부(30)는 입력된 등화에러값에 기초하여 각각의 필터 탭 계수를 업데이트한다.
이상과 같은 종래의 DFT구조의 채널등화장치는, 비교적 적은 탭으로 빠른 수렴속도를 갖는다는 장점이 있느나, FB부(30) 즉, 피드백필터에 입력되는 추정신호의 정확성이 채널등화장치의 등화성능을 좌우하게 된다. 즉, 잡음에 의해서 레벨결정부(70)에서 잘못된 추정신호가 FB부(30)에 입력되는 경우, 에러 전파(error propagation) 현상이 발생하여 채널등화장치의 등화성능을 열화시키는 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 본 발명의 목적은, 트렐리스 복호기(Trellis Decoder)와 연동하여 동작하는 채널등화장치를 가지는 단일반송파수신기 및 그의 채널등화방법을 제공하는 것이다.
도 1은 종래의 단일반송파수신기의 채널등화기에 대한 개략적인 블록도,
도 2는 본 발명에 따른 단일반송파수신기의 개략적인 블록도,
도 3은 도 2의 채널등화장치의 제1실시예에 대한 개략적인 블록도,
도 4는 도 2의 트렐리스복호기의 일예로서 트렐리스복호기에 대한 개념도,
도 5는 도 2의 채널등화장치의 제2실시예에 대한 개략적인 블록도,
도 6은 도 2의 채널등화장치의 제3실시예에 대한 개략적인 블록도,
도 7은 도 2의 채널등화장치의 제4실시예에 대한 개략적인 블록도,
도 8는 도 2의 채널등화장치의 제5실시예에 대한 개략적인 블록도,
도 9은 도 2의 채널등화장치의 제6실시예에 대한 개략적인 블록도, 및
도 10은 도 9의 채널등화장치에 대한 채널등화방법에 대한 흐름도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
411 : 제1FF부413 : 제2FB부
415 : 제1가산부417 : 제1레벨결정부
419 : 제1에러산출부430 : 트렐리스복호기
531 : 트렐리스제어부471 : 제2FF부
473 : 제2FF부475 : 제2가산부
477 : 제2레벨결정부479 : 제2에러산출부
상기 목적을 달성하기 위한 본 발명에 따른 단일반송파수신기의 채널등화장치는, 입력신호의 프리고스트를 제거하는 제1FF부와 상기 입력신호의 포스트고스트를 제거하는 제1FB부를 가지는 제1등화부, 상기 제1등화부의 출력신호에 대해 트렐리스 디코딩을 수행하는 트렐리스복호기, 및 상기 입력신호의 상기 프리고스트를 제거하는 제2FF부와 상기 트렐리스복호기에 의해 디코딩된 신호에 기초하여 상기 입력신호의 상기 포스트고스트를 제거하는 제2FB부를 가지는 제2등화부를 갖는다.
바람직하게는 상기 제1등화부에 입력되는 상기 입력신호를 소정시간 동안 저장하는 버퍼를 가지며, 상기 트렐레스복호기는 전체 디코딩 뎁쓰(decoding depth)가 N(N은 자연수), 전체 트레이스 백 지연(Trace back delay) 심볼길이가 N×K(K는 자연수)를 갖는다.
상기 제1등화부는 상기 제1FF부의 출력신호와 상기 제1FB부의 출력신호의 가산신호에 기초하여 제1등화에러값을 산출하는 제1에러산출부, 및 상기 제1등화에러값이 임계값 이하가 되면 상기 트렐리스복호기의 소정의 디코딩 뎁쓰 상태에서 출력되는 추정신호를 상기 제1FB부에 입력시키도록 상기 트렐리스복호기를 제어하는 트렐리스제어부를 갖는다. 이에 의해, 상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N 자연수)인 상태에서 출력되는 상기 추정신호는 상기 제1FB부의 1+(n×K)번째 필터 탭에 입력된다.
또한, 상기 트렐리스제어부는 상기 제1등화에러값이 임계값 이하가 되면 상기 트렐리스복호기의 상기 전체 디코딩 덮쓰 중 복수개의 상태에서 출력되는 복수개의 추정신호를 상기 제1FB부에 입력시키도록 상기 트렐리스복호기를 제어한다. 여기서, 상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N)인 상태에서 출력되는 추정신호는 상기 제1FB부의 1+(n×K)번째 필터 탭에 입력되며, 이에 의해 상기 복수개의 상태에서 출력되는 상기 복수개의 추정신호는 각각 해당하는 상기 제1FB부의 필터 탭에 입력된다.
바람직하게는 상기 제2등화부는, 상기 트렐리스복호기에서 출력되는 상기 디코딩된 신호에 기초하여 제2등화에러값을 산출하는 제2에러산출부를 갖는다.
한편, 본 발명에 따른 단일반송파수신기의 채널등화방법은, 제1FF부 및 제1FB부에 의해 입력신호의 프리고스트 및 포스트고스트를 제거하는 제1등화단계, 트렐리스복호기에 의해 상기 제1등화단계의 출력된 신호에 대해 트렐리스 디코딩을 수행하는 트렐리스 디코딩단계, 및 입력신호에 대해 제2FF부에서 상기 프리고스트를 제거하고 상기 트렐리스 디코딩단계에서 디코딩된 신호에 기초하여 제2FB부에서는 상기 입력신호의 상기 포스트고스트를 제거하는 제2등화단계를 가지는 것을 특징으로 한다.
상기 제1등화단계에 입력되는 상기 입력신호를 소정시간 동안 저장하는 단계를 가지며, 상기 트렐리스 디코딩단계의 상기 트렐리스복호기는 전체 디코딩 뎁쓰(decoding depth)가 N(N은 자연수), 전체 트레이스 백 지연(Trace back delay) 심볼길이가 N×K(K는 자연수)인 것을 특징으로 한다.
바람직하게는 상기 제1등화단계는 상기 제1FF부의 출력신호와 상기 제1FB부의 출력신호의 가산신호에 기초하여 제1등화에러값을 산출하는 제1에러산출단계를 가지며, 상기 제1등화에러값이 임계값 이하가 되면 상기 트렐리스복호기의 소정의 디코딩 뎁쓰 상태에서 출력되는 추정신호를 상기 제1FB부에 입력시키는 피드백단계를 갖는다. 이때, 상기 피드백단계는 상기 트렐리스복호기의 상기 디코딩 뎁쓰가n(n≤N 자연수)인 상태에서 출력되는 상기 추정신호는, 상기 제1FB부의 1+(n×K)번째 필터 탭에 입력된다.
또한, 상기 제1등화에러값이 임계값 이하가 되면, 상기 트렐리스복호기의 상기 전체 디코딩 덮쓰 중 복수개의 상태에서 출력되는 복수개의 추정신호를 상기 제1FB부에 입력시키는 피드백단계를 갖는다. 이때, 상기 피드백단계는 상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N)인 상태에서 출력되는 추정신호는, 상기 제1FB부의 1+(n ×K)번째 필터 탭에 입력되며, 이와 같은 방식으로 상기 복수개의 상태에서 출력되는 상기 복수개의 추정신호는 각각 해당하는 상기 제1FB부의 필터 탭에 입력된다.
바람직하게는 상기 제2등화단계는, 상기 트렐리스 디코딩단계에서 출력되는 상기 디코딩된 신호에 기초하여 제2등화에러값을 산출하는 제2에러산출단계를 갖는다.
따라서, 트렐리스복호기와 연동하여 동작하는 제1 및 제2등화부를 가짐으로써 채널등화장치의 등화성능 및 등화속도를 향상시킬 수 있다.
이하에서는 도면을 참조하여 본 발명을 보다 상세하게 설명한다.
도 2은 본 발명에 따른 트렐리스복호기와 연동하여 동작하는 채널등화장치를 가지는 단일반송파수신기 중 예컨데, VBS 수신기에 대한 개략적인 블록도이다.
VSB 수신기는, 복조부(110), 왜곡보상부(120), 콤필터(130), 채널등화장치(400), 위상복원부(150), 트렐리스복호부(170), 디인터리빙부(deinterleaver)(180), 및 리드솔로몬 복호부(reed-solomon decoder)(190)를 갖는다.
복조부(110)는 수신된 RF 대역의 방송신호를 기저대역으로 변환한다. 왜곡보상부(120)는 복조부(110)에서 출력된 방송신호에 대해, 세그먼트 동기 신호, 필드 동기 신호, 심볼 타이밍 등을 복구한다. 콤필터(130)는 복조부(110)에서 출력된 방송신호에 대해 NTSC 간섭 신호를 제거한다.
채널등화장치(400)는 제1등화부(410), 트렐리스복호기(430), 및 제2등화부(470) 등을 가지며, 전송채널을 통해 방송신호의 전송 중에 발생한 채널왜곡을 보상한다. 위상복원부(450)는 채널왜곡이 보상된 방송신호의 위상을 복원한다.
트렐리스복호부(170)는 위상 복원된 방송신호에 대해 트렐리스 디코딩을 수행한다. 디인터리빙부(180)는 트렐리스 디코딩된 방송신호에 대해 송신측에서 수행된 인터리빙에 대응하는 디인터리빙을 수행한다. 리드-솔로몬 복호부(190)는 송신측에서 수행된 방송신호에 대한 리드-솔로몬 부호화에 대응하는 복호를 디인터리빙된 방송신호에 대해 수행한다.
이하에서는 도면을 참조하여 트렐리스복호기와 연동하여 동작하는 다양한 실시예에 따른 채널등화장치에 대해 상세하게 설명한다.
도 3는 본 발명에 따른 제1실시예인 채널등화장치(400)의 상세한 블록도이다.
채널등화장치(400)는 제1등화부(410), 트렐리스복호기(430), 버퍼(450), 및 제2등화부(470)을 가지고 있다.
제1등화부(410)는 제1FF(feed-forward)부(411), 제1FB(feed back)부(413), 제1가산부(415), 제1레벨결정부(417), 및 제1에러산출부(419) 등을 가지고 있다.
제1FF부(411)는 입력신호의 프리-고스트(pre-ghost)를 제거하며, 제1FB부(413)는 입력신호의 포스트-고스트(post-ghost)를 제거한다. 제1가산부(415)는 제1FF부(411)와 제1FB부(413) 각각의 출력신호를 가산함으로써 제1등화부(410)의 출력신호를 발생한다. 제1레벨결정부(417)는 제1가산부(415)에서 가산된 신호를 소정의 레벨로 결정하며, 결정된 레벨값은 제1FB부(413)로 피드백된다. 제1에러산출부(419)는 제1가산부(415)와 제1레벨결정부(417)의 출력신호를 이용하여 제1등화에러값을 산출하며, 산출된 제1등화에러값은 제1FF부(411) 및 제1FB부(413)에 입력된다. 제1FF부(411) 및 제1FB부(413)에서는 입력된 제1등화에러값에 대응하여 각각의 필터 탭 계수를 업데이트하여 입력신호의 프리고스트 및 포스트고스트를 제거한다.
제1가산부(415)로부터 출력되는 제1등화부(410)의 출력신호는 트렐리스복호기(430)에 입력되며, 트렐리스복호기(430)는 입력된 제1등화부(410)의 출력신호를 트렐리스 디코딩한다. 본 실시예의 채널등화기에 적용되는 트렐리스복호기(430)는, 도 4에 도시된 바와 같이, K 심볼 단위로 디인터리빙을 수행하고, 디코딩 뎁쓰(decoding depth)가 0,1,2,3,...,N 상태(stste)인 경우를 예로서 설명한다. 트렐리스복호기의 전체 트레이스 백 지연(Trace back delay)은 K ×N 심볼이 된다.
이상과 같은 트렐리스복호기(430)를 통해서 트렐리스 디코딩된 제1등화부(410)의 출력신호는 제2등화부(450)의 제2FB부(473)에 입력된다.
버퍼(450)는 제1등화부(410)에 입력되는 신호를 소정시간 동안 저장한 후에 제2등화부(470)로 출력한다.
제2등화부(470)는 제2FF(feed-forward)부(471), 제2FB(feed back)부(473), 제2가산부(475), 제2레벨결정부(477), 및 제2에러산출부(479) 등을 가지고 있다.
즉, 제2FF부(471)는 버퍼(450)로부터 출력되는 입력신호의 프리고스트(pre-ghost)를 제거하며, 제2FB부(473)는 트렐리스복호기(430)로부터 트렐리스 디코딩된 신호를 이용하여 버퍼(450)로부터 출력되는 입력신호의 포스트-고스트(post-ghost)를 제거한다. 제2가산부(475)는 제2FF부(471) 및 제2FB부(473)의 출력신호를 가산하여 제2등화부(470), 즉, 채널등화장치(400)의 출력신호를 출력한다.
제2레벨결정부(477)는 제2가산부(475)에서 가산된 신호를 소정의 레벨로 결정하며, 레벨이 결정된 신호는 제2에러산출부(479)에 입력된다. 즉, 제2FB부(473)에는 트렐리스복호기(430)에 의해 트렐리스 디코딩된 신호가 입력되므로, 제2레벨결정부(477)의 에러에 의해 결정된 레벨의 신호가 잘못되었을 경우에 발생할 수 있는 에러 전파 현상을 막을 수 있게 된다.
제2에러산출부(479)는 제2가산부(475)와 제2레벨결정부(477)의 출력신호를 이용하여 제2등화에러값을 산출하며, 산출된 제2등화에러값은 제2FF부(471) 및 제2FB부(473)에 입력된다. 제2FF부(471) 및 제2FB부(473)에서는 입력된 제2등화에러값에 대응하여 각각의 필터 탭 계수를 업데이트하여 입력신호의 프리고스트 및 포스트고스트를 제거한다.
따라서, 제2등화부(470)의 제2FB부(473)에 트렐리스 디코딩된 신호가 입력됨으로써 등화수렴속도가 향상되며 또한, 등화성능이 향상된다.
도 5는 본 발명에 따른 제2실시예인 채널등화장치(500)의 상세한 블록도이다.
채널등화장치(500)는 제1등화부(510), 트렐리스복호기(530), 트렐리스제어부(531), 버퍼(550), 및 제2등화부(570)을 가지고 있다.
제1등화부(510)는 입력신호의 프리고스트를 제거하는 제1FF부(511)와, 포스트-고스트를 제거하는 제1FB부(513)와, 제1FF부(511) 및 제1FB부(513)의 각각의 출력신호를 가산함으로써 제1등화부(510)의 출력신호를 출력하는 제1가산부(515)와, 제1가산부(515)에서 가산된 신호를 소정의 레벨로 결정하여 제1FB부(513) 및 제1에러산출부(519)에 제공하는 제1레벨결정부(517), 및 제1가산부(515)와 제1레벨결정부(517)의 출력신호를 이용하여 제1등화에러값을 산출하여 제1FF부(511) 및 제1FB부(513)에 제공하는 제1에러산출부(519) 등을 가지고 있다.
제1가산부(515)로부터 출력되는 제1등화부(510)의 출력신호는 트렐리스복호기(530)에 입력되며, 트렐리스복호기(530)는 입력된 제1등화부(510)의 출력신호를 트렐리스 디코딩한다.
한편, 트렐리스제어부(531)는 제1에러산출부(519)에서 산출된 제1등화에러값에 기초하여 제1등화에러값이 임계값 이하가 되면, 제1FB부(513)에 트렐리스 디코딩된 추정신호를 입력시키도록 트렐리스복호기(530)를 제어한다.
일반적으로 시간(time)에 대해 트렐리스복호기(530)에서 디코딩된 신호와 제1레벨결정부(517)에 의해서 결정된 신호와의 심볼 에러율(SER)을 비교하면, 심볼에러율이 일정시간 이전과 이후에 대해 서로 다른 결과값을 얻는다. 즉, 일정시간 이전에는 제1레벨결정부(517)에 의해서 결정된 신호의 심볼 에러율이 트렐리스복호기(530)에 의해서 디코딩된 신호의 심볼 에러율과 같거나 낮으며, 반대로 일정시간 이후부터는 트렐리스복호기(530)에 의해 디코딩된 신호가 심볼 에러율이 낮아지는 결과를 갖는다.
이와 같은 제1레벨결정부(517)와 트렐레스복호기(530)의 시간에 대한 심볼 에러율 특성에 따라서, 일정시간부터 심볼 에러율이 낮은 트렐리스 디코딩된 신호를 제1FB부(513)에 입력시키기 위해 트렐리스제어부(531)는 제1에러산출부(519)에서 산출된 제1등화에러값에 기초하여 트렐리스복호기(530)를 제어한다.
트렐리스제어부(531)의 이와 같은 제어에 따라서, 트렐리스복호기(530)는 소정번째의 decoding depth 에서 디코딩된 추정신호를 제1FB부(513)에 입력한다.
트렐리스복호기(530)가 도 4에 도시된 바와 같은 경우, n번째 decoding depth에서 디코딩된 추정신호(dn)는, 트레이스 백 지연 심볼길이가 n×K(심볼단위)이 되며, 이에 대응하여 제1FB부(513)의 1+(n×K) 번째의 필터 탭에 입력된다. 제1FB부(513)에서는 1+(n×K) 번째의 필터 탭 이후부터는 심볼 에러율이 낮은 추정신호(dn)에 기초하여 제거가 수행된다.
따라서, 심볼 에러율이 낮은 트렐리스복호기(530)의 추정신호(dn)를 트레이스 백 지연길이를 고려하여 제1FB부(513)의 해당하는 필터 탭에 입력시킴으로써 제1레벨결정부(517)의 에러에 의해 제1FB부(513)에서 발생하는 에러 전파 현상을막을 수 있다.
이 후, 제1가산부(515)에 의해 제1FF부(511) 및 제1FB부(513) 각각의 출력신호가 가산된 제1등화부(510)의 출력신호는 트렐리스복호기(530)를 통해 트렐리스 디코딩된 후 제2등화부(570)의 제2FB부(573)에 입력된다.
제2등화부(570)에 의한 등화과정은, 제1실시예(도 3에 도시됨)의 제2등화부(470)에서 설명된 등화과정과 동일하므로 상세한 설명은 생략하며, 결과적으로는 트렐리스복호기(530)에 의해 트렐리스 디코딩된 신호가 제2FB부(573)에는 입력됨으로써, 제2레벨결정부(577)의 에러에 의해 제2FB부(573)의 에러 전파 현상을 또한, 막을 수 있게 된다. 따라서, 채널등화장치(500)의 등화성능을 향상시킬 수 있다.
도 6는 본 발명에 따른 제3실시예인 채널등화장치(600)의 상세한 블록도이다.
채널등화장치(600)는 제1등화부(610), 트렐리스복호기(630), 트렐리스제어부(631), 버퍼(650), 및 제2등화부(670)을 가지고 있다.
제1등화부(610)는 입력신호의 프리고스트를 제거하는 제1FF부(611)와, 포스트고스트를 제거하는 제1FB부(613)와, 제1FF부(611)와 제1FB부(613)의 각각의 출력신호를 가산함으로써 제1등화부(610)의 출력신호를 출력하는 제1가산부(615)와, 제1가산부(615)에서 가산된 신호를 소정의 레벨로 결정하여 제1FB부(613) 및 제1에러산출부(619)에 제공하는 제1레벨결정부(617), 및 제1가산부(615)와 제1레벨결정부(617)의 출력신호를 이용하여 제1등화에러값을 산출하여 제1FF부(611) 및 제1FB부(613)에 제공하는 제1에러산출부(619) 등을 가지고 있다.
제1가산부(615)로부터 출력되는 제1등화부(610)의 출력신호는 트렐리스복호기(630)에 입력되며, 트렐리스복호기(630)는 입력된 제1등화부(610)의 출력신호를 트렐리스 디코딩한다.
한편, 트렐리스제어부(631)는 제1에러산출부(619)에서 산출된 제1등화에러값이 임계값 이하가 되면, 제1FB부(613)에 트렐리스 디코딩된 복수개의 추정신호를 입력시키도록 트렐리스복호기(630)를 제어한다.
이상과 같이, 트렐리스복호기(630)에서 디코딩된 복수개의 추정신호를 트렐리스복호기(630)의 트레이스 백 지연길이에 대응하여 제1FB부(613)의 필터 탭에 각각 입력시킨다.
예컨데, 트렐리스복호기(630)가 도 4에 도시된 바와 같은 경우, 전체의 디코딩 뎁쓰(decoding depth) 0,1,2,3,4,...N 상태 중 임의로 설정된 복수개의 디코딩 뎁쓰 상태가 0,1,2,...,n 인 경우, 0,1,2,...,n 상태에서 디코딩된 추정신호는 d0, d1,...,dn이 된다. 이 경우, 디코딩 뎁쓰 '0' 상태에서 출력된 추정신호(d0)는 제1FB부(613)의 첫번째 필터 탭에 입력되며, 디코딩 뎁쓰 '1' 상태에서 출력된 추정신호(d1)는 K 심볼단위인 (1+K) 번째 필터 탭에 입력된다.
이와 같은 방식으로 디코딩 뎁쓰 'n' 상태에서 출력되는 추정신호(dn)는 제1FB부(613)의 필터 탭 중 트레이스 백 지연 심볼길이 1+(n ×K)에 해당하는 필터 탭에 입력된다.
따라서, 트렐리스제어부(631)의 제어에 따라서 심볼 에러율이 낮은 트렐리스복호기(630)의 복수개의 추정신호가 제1FB부(613)의 해당하는 복수개의 필터 탭에 각각 입력됨으로써 제1레벨결정부(617)의 에러에 의해 제1FB부(613)에서 발생되는 에러 전파 현상을 막을 수 있게 된다.
이후, 제1가산부(615)에서 출력되는 제1등화부(610)의 출력신호는 트렐리스복호기(630)를 통해 트렐리스 디코딩된 후 제2등화부(670)의 제2FB부(673)에 입력된다.
제2등화부(570)에 의한 등화과정은, 제1실시예(도 3에 도시됨)의 제2등화부(470)에서 설명된 등화과정과 동일하므로 상세한 설명은 생략하며, 결과적으로는 트렐리스복호기(630)에 의해 트렐리스 디코딩된 신호가 제2FB부(673)에는 입력됨으로써, 제2레벨결정부(677)의 에러에 의해 제2FB(673)에서 발생되는 에러 전파 현상을 막을 수 있게 된다. 따라서, 채널등화장치(600)의 등화성능을 향상시킬 수 있다.
이하 도 7 내지 도 9은 본 발명에 따른 제4, 제5, 및 제6실시예의 채널등화장치(700, 800, 900)에 대한 상세한 블록도이다. 도 7 내지 도 9에 도시된 채널등화장치(700, 800, 900)의 제1등화부(710, 810, 910), 트렐리스복호기(730, 830, 930), 트렐리스제어부(831, 931), 및 버퍼(750, 850, 950)는 앞서 설명된 제1, 제2, 및 제3실시예에 따른 채널등화장치(400, 500, 600)의 제1등화부(410, 510, 610), 트렐리스복호기(430, 530, 630), 트렐리스제어부(531, 631), 및 버퍼(450, 550, 650)와 대응하여 동일한 구조 및 동작을 갖는다. 이에 따라 상세한 설명은 생략한다.
한편, 제4, 제5, 및 제6실시예의 채널등화장치(700, 800, 900)의 제2등화부(770, 870, 970)는, 제1, 제2, 및 제3실시예의 채널등화장치(400, 500, 600)의 제2등화부(470, 570, 670)와 서로 다른 구조 및 동작을 갖는다.
이하에서는 제4, 제5, 및 제6실시예인 채널등화장치(700, 800, 900)의 제2등화부(770, 870, 970)의 구성 및 동작을 설명하되, 대표적으로 도 7에 도시된 제2등화부(770)에 대해 설명한다.
제2등화부(770)는 제2FF부(771), 제2FB부(773), 제2가산부(775), 및 제2에러산출부(779) 등을 가지고 있다.
제2FF부(771)는 소정시간 이후 버퍼(750)로부터 출력되는 제1등화부(710)의 입력신호에 대해 프리고스트를 제거한다.
제2FB부(773)는 트렐리스복호기(730)로부터 트렐리스 디코딩된 신호가 입력되며, 입력되는 디코딩된 신호에 기초하여 버퍼(750)로부터 출력되는 제1등화부(710)의 입력신호에 대한 포스트 고스트를 제거한다.
제2가산부(775)는 제2FF부(771) 및 제2FB부(773)로부터 출력되는 출력신호를 가산하여 제2등화부(770), 즉, 채널등화장치(700)의 출력신호를 출력한다.
한편, 제2에러산출부(779)는 제2가산부(775)에서 출력되는 신호와 트렐리스복호기(730)으로부터 입력되는 트렐리스 디코딩된 신호를 이용하여 제2등화에러값을 산출한다. 산출된 제2등화에러값은 제2FF부(771) 및 제2FB부(773)에 입력되며, 제2FF부(771) 및 제2FB부(773)에서는 입력된 제2등화에러값에 대응하여 각각의 필터 탭 계수를 업데이트함으로써 등화를 수행한다.
즉, 트렐리스복호기(730)에 의해 트렐리스 디코딩된 신호가 제2FB부(773)에 입력됨으로써 제2레벨결정부(777)의 에러에 의해 제2FB부(773)에서 발생되는 전파 에러 현상을 막을 수 있다. 더불어, 제2에러산출부(779)에서 트렐리스 디코딩된 신호에 기초하여 제2등화에러값을 산출함에 따라서 제2FF부(771) 및 제2FB부(773)의 등화수렴속도 및 등화성능을 더욱 더 향상시킬 수 있다.
도 8 및 도 9의 제2등화부(870,970)는 도 7의 제2등화부(770)와 동일한 구조 및 동작을 가짐으로써 이에 대한 상세한 설명은 생략한다.
이하에서는 도 10의 흐름도를 참조하여 본 발명의 바람직한 실시예 중 제6실시예인 도 9에 도시된 채널등화장치(900)에 대한 채널등화방법을 상세하게 설명한다.
채널등화장치(900)의 입력신호는 제1FF부(911) 및 제1FB부(913)에 입력되어 프리고스트 및 포스트고스트가 각각의 필터에 의해 제거된 후 출력된다(S901). 제1FF부(911)와 제1FB부(913)에서 각각 출력되는 신호는 제1가산부(915)에 의해 가산된다(S903). 그 후, 제1가산부(915)의 출력신호는 제1레벨결정부(917)에 의해 소정의 레벨로 결정되어 출력되며, 레벨이 결정된 신호와 제1가산부(915)에서 출력된 가산신호를 이용하여 제1에러산출부(919)에서는 제1등화에러값을 산출한다(S905).
제1에러산출부(919)에서 산출된 제1등화에러값은 제1FF부(911) 및 제1FB부(913)에 입력되어 각각의 필터 탭 계수가 업데이트되며, 반복적으로 필터 탭 계수가 업데이트됨에 따라서 제1등화부(910)에 입력된 신호는 점차등화된다(S907).
제1가산부(915)는 제1FF부(911) 및 제1FB부(913)의 출력신호를 가산하여 제1등화부(910)의 출력신호를 출력한다.
트렐리스복호기(930)에서는 제1등화부(910)의 출력신호에 대해 트렐리스디코딩을 수행한다(S909).
한편, 트렐리스제어부(931)는 제1에러산출부(919)에서 출력되는 제1등화에러값이 임계값 이하가 되면, 제1FB부(913)에 트렐리스 디코딩된 복수개의 추정신호를 입력시키도록 트렐리스복호기(930)를 제어한다.
즉, 도 4에 도시된 바와 같이, 트렐리스복호기(930)의 전체의 디코딩 뎁쓰 0,1,2,3,4,...N 상태 중 임의로 설정된 복수개의 디코딩 뎁쓰 상태에서 디코딩된 복수개의 추정신호 d0, d1,...,dn를 트레이스 백 지연시간을 고려하여 제1FB부(913)의 복수개의 필터 탭에 각각 입력시킨다(S911).
따라서, 트렐리스제어부(931)에 제어에 따라서 심볼 에러율이 낮은 트렐리스복호기(930)의 복수개의 추정신호가 제1FB부(913)의 해당하는 복수개의 필터 탭에 입력됨으로써 제1레벨결정부(917)의 에러에 의해 제1FB부(913)에서 발생되는 에러 전파 현상을 막을 수 있다.
제2등화부(970)의 제2FF부(971)는 버퍼(950)로부터 출력되는 채널등화장치(900)의 입력신호에 대해 프리 고스트를 제거한다. 제2FB부(973)는 트렐리스복호기(930)로부터 트렐리스 디코딩된 신호에 기초하여 버퍼(950)로부터 출력되는 채널등화장치(900)의 입력신호의 포스트 고스트를 제거한다(S913).
제2가산부(975)는 제2FF부(971) 및 제2FB부(973)로부터 출력되는 출력신호를 가산하여 출력한다(S915).
제2에러산출부(979)는 제2가산부(975)에서 출력되는 신호와 트렐리스복호기(930)으로부터 출력되는 트렐리스 디코딩된 신호를 이용하여 제2등화에러값을 산출한다(S917). 산출된 제2등화에러값은 제2FF부(971) 및 제2FB부(973)에 입력되며, 제2FF부(971) 및 제2FB부(973)에서는 입력된 제2등화에러값에 대응하여 각각의 필터 탭 계수를 업데이트함으로써 제2등화부(970)의 등화를 수행한다(S919).
즉, 제2등화부(970)의 제2FB부(973) 및 제2에러산출부(979)에 트렐리스복호기(930)에 의해 트렐리스 디코딩된 심볼 에러율이 낮은 신호가 입력됨으로써 등화성능을 향상시킬 수 있다.
이상의 다양한 실시예에 따른 채널등화장치는 트렐리스복호기와 연동하여 동작함으로써 채널등화장치의 등화성능을 향상시킨다.
본 발명에 따르면, 첫째, 트렐리스복호기와 연동하여 동작하는 제1 및 제2등화부를 가짐으로써 채널등화장치의 등화성능 및 등화속도를 향상시킬 수 있다.
둘째, 트렐리스복호기의 디코딩 뎁쓰가 0,1,2,...N인 상태 중 적어도 하나이상의 상태에서 출력되는 추정신호를 제1FB부의 해당하는 각각의 필터 탭에 에 입력시킴으로써 제1FB부의 에러 전파 현상을 막을 수 있다.
세째, 트렐리스복호기에서 출력되는 디코딩된 신호를 제2FB에 입력시킴으로써 제1FB부의 에러 전파 현상을 막을 수 있다.
네째, 트렐리스복호기에서 출력되는 디코딩된 신호에 기초하여 제2등화에러값을 산출함으로써 등화성능을 향상시킬 수 있다.
이상에서는 본 발명의 바람직한 실시예에 대해서 도시하고 설명하였으나, 본 발명은 상술한 특정의 바람직한 실시예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변형 실시가 가능한 것은 물론이고, 그와 같은 변경은 청구범위 기재의 범위내에 있게 된다.

Claims (27)

  1. 입력신호의 프리고스트를 제거하는 제1FF부와, 상기 입력신호의 포스트고스트를 제거하는 제1FB부를 가지는 제1등화부;
    상기 제1등화부의 출력신호에 대해 트렐리스 디코딩을 수행하는 트렐리스복호기; 및
    상기 입력신호의 상기 프리고스트를 제거하는 제2FF부와, 상기 트렐리스복호기에 의해 디코딩된 신호에 기초하여 상기 입력신호의 상기 포스트고스트를 제거하는 제2FB부를 가지는 제2등화부;를 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  2. 제 1항에 있어서,
    상기 제1등화부에 입력되는 상기 입력신호를 소정시간 동안 저장하는 버퍼;를 더 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  3. 제 1항에 있어서,
    상기 트렐레스복호기는,
    전체 디코딩 뎁쓰(decoding depth)가 N(N은 자연수), 전체 트레이스 백 지연(Trace back delay) 심볼길이가 N×K(K는 자연수)를 가지는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  4. 제 1항에 있어서,
    상기 제1등화부는,
    상기 제1FF부의 출력신호와 상기 제1FB부의 출력신호의 가산신호에 기초하여 제1등화에러값을 산출하는 제1에러산출부;를 더 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  5. 제 4항에 있어서,
    상기 제1등화에러값이 임계값 이하가 되면,
    상기 트렐리스복호기의 소정의 디코딩 뎁쓰 상태에서 출력되는 추정신호를 상기 제1FB부에 입력시키도록 상기 트렐리스복호기를 제어하는 트렐리스제어부;를 더 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  6. 제 5항에 있어서,
    상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N 자연수)인 상태에서 출력되는 상기 추정신호는, 상기 제1FB부의 1+(n×K)번째 필터 탭에 입력되는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  7. 제 4항에 있어서,
    상기 제1등화에러값이 임계값 이하가 되면,
    상기 트렐리스복호기의 상기 전체 디코딩 덮쓰 중 복수개의 상태에서 출력되는 복수개의 추정신호를 상기 제1FB부에 입력시키도록 상기 트렐리스복호기를 제어하는 트렐리스제어부;를 더 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  8. 제 7항에 있어서,
    상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N)인 상태에서 출력되는 추정신호는, 상기 제1FB부의 1+(n×K)번째 필터 탭에 입력되며,
    이에 의해 상기 복수개의 상태에서 출력되는 상기 복수개의 추정신호는 각각해당하는 상기 제1FB부의 필터 탭에 입력되는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  9. 제 1항에 있어서,
    상기 제2등화부는,
    상기 트렐리스복호기에서 출력되는 상기 디코딩된 신호에 기초하여 제2등화에러값을 산출하는 제2에러산출부;를 더 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  10. 제1FF부 및 제1FB부에 의해 입력신호의 프리고스트 및 포스트고스트를 제거하는 제1등화단계;
    트렐리스복호기에 의해 상기 제1등화단계의 출력된 신호에 대해 트렐리스 디코딩을 수행하는 트렐리스 디코딩단계; 및
    입력신호에 대해 제2FF부에서 상기 프리고스트를 제거하고, 상기 트렐리스 디코딩단계에서 디코딩된 신호에 기초하여 제2FB부에서는 상기 입력신호의 상기 포스트고스트를 제거하는 제2등화단계;를 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화방법.
  11. 제 10항에 있어서,
    상기 제1등화단계에 입력되는 상기 입력신호를 소정시간 동안 저장하는 단계;를 더 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화방법.
  12. 제 10항에 있어서,
    상기 트렐리스 디코딩단계의 상기 트렐리스복호기는,
    전체 디코딩 뎁쓰(decoding depth)가 N(N은 자연수), 전체 트레이스 백 지연(Trace back delay) 심볼길이가 N×K(K는 자연수)인 것을 특징으로 하는 단일반송파수신기의 채널등화방법.
  13. 제 10항에 있어서,
    상기 제1등화단계는,
    상기 제1FF부의 출력신호와 상기 제1FB부의 출력신호의 가산신호에 기초하여 제1등화에러값을 산출하는 제1에러산출단계;를 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화방법.
  14. 제 13항에 있어서,
    상기 제1등화에러값이 임계값 이하가 되면,
    상기 트렐리스복호기의 소정의 디코딩 뎁쓰 상태에서 출력되는 추정신호를 상기 제1FB부에 입력시키는 피드백단계;를 더 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화방법.
  15. 제 14항에 있어서,
    상기 피드백단계는,
    상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N 자연수)인 상태에서 출력되는 상기 추정신호는, 상기 제1FB부의 1+(n×K)번째 필터 탭에 입력되는 것을 특징으로 하는 단일반송파수신기의 채널등화방법.
  16. 제 13항에 있어서,
    상기 제1등화에러값이 임계값 이하가 되면,
    상기 트렐리스복호기의 상기 전체 디코딩 덮쓰 중 복수개의 상태에서 출력되는 복수개의 추정신호를 상기 제1FB부에 입력시키는 피드백단계;를 더 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화방법.
  17. 제 16항에 있어서,
    상기 피드백단계는,
    상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N)인 상태에서 출력되는 추정신호는, 상기 제1FB부의 1+(n×K)번째 필터 탭에 입력되며,
    이와 같은 방식으로 상기 복수개의 상태에서 출력되는 상기 복수개의 추정신호는 각각 해당하는 상기 제1FB부의 필터 탭에 입력되는 것을 특징으로 하는 단일반송파수신기의 채널등화방법.
  18. 제 10항에 있어서,
    상기 제2등화단계는,
    상기 트렐리스 디코딩단계에서 출력되는 상기 디코딩된 신호에 기초하여 제2등화에러값을 산출하는 제2에러산출단계;를 더 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화방법.
  19. 입력신호의 프리고스트를 제거하는 제1FF부와, 상기 입력신호의 포스트고스트를 제거하는 제1FB부, 및 상기 제1FF부의 출력신호와 상기 제1FB부의 출력신호의 가산신호에 기초하여 제1등화에러값을 산출하는 제1에러산출부를 가지는 제1등화부;
    상기 제1등화부에 입력되는 상기 입력신호를 소정시간 동안 저장하는 버퍼;
    상기 제1등화부의 출력신호에 대해 트렐리스 디코딩을 수행하며, 디코딩 뎁쓰(decoding depth)가 N(N은 자연수), 전체 트레이스 백 지연(Trace back delay) 심볼길이가 N ×K(K는 자연수)를 가지는 트렐리스복호기;
    상기 제1등화에러값이 임계값 이하가 되면, 상기 트렐리스복호기의 소정의 디코딩 뎁쓰 상태에서 출력되는 추정신호를 상기 제1FB부에 입력시키도록 상기 트렐리스복호기를 제어하는 트렐리스제어부; 및
    상기 버퍼에서 출력된 상기 입력신호의 상기 프리고스트를 제거하는 제2FF부와, 상기 트렐리스복호기에 의해 디코딩된 신호에 기초하여 상기 입력신호의 상기 포스트고스트를 제거하는 제2FB부를 가지는 제2등화부;를 포함하는 것을 특징으로하는 단일반송파수신기의 채널등화장치.
  20. 제 19항에 있어서,
    상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N 자연수)인 상태에서 출력되는 추정신호는, 상기 제1FB부의 1+(n ×K)번째 필터 탭에 입력되는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  21. 입력신호의 프리고스트를 제거하는 제1FF부와, 상기 입력신호의 포스트고스트를 제거하는 제1FB부, 및 상기 제1FF부의 출력신호와 상기 제1FB부의 출력신호의 가산신호에 기초하여 제1등화에러값을 산출하는 제1에러산출부를 가지는 제1등화부;
    상기 제1등화부에 입력되는 상기 입력신호를 소정시간 동안 저장하는 버퍼;
    상기 제1등화부의 출력신호에 대해 트렐리스 디코딩을 수행하며, 전체 디코딩 뎁쓰(decoding depth)가 N(N은 자연수), 전체 트레이스 백 지연(Trace back delay) 심볼길이가 N ×K(K는 자연수)를 가지는 트렐리스복호기;
    상기 제1등화에러값이 임계값 이하가 되면, 상기 트렐리스복호기의 상기 전체 디코딩 덮쓰 중 복수개의 상태에서 출력되는 복수개의 추정신호를 상기 제1FB부에 입력시키도록 상기 트렐리스복호기를 제어하는 트렐리스제어부; 및
    상기 버퍼에서 출력된 상기 입력신호의 상기 프리고스트를 제거하는 제2FF부와, 상기 트렐리스복호기에 의해 디코딩된 신호에 기초하여 상기 입력신호의 상기포스트고스트를 제거하는 제2FB부를 가지는 제2등화부;를 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  22. 제 21항에 있어서,
    상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N)이 상태에서 출력되는 추정신호는, 상기 제1FB부의 1+(n ×K)번째 필터 탭에 입력되며,
    이에 의해 상기 복수개의 상태에서 출력되는 상기 복수개의 추정신호는 각각 해당하는 상기 제1FB부의 필터 탭에 입력되는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  23. 입력신호의 프리고스트를 제거하는 제1FF부와, 상기 입력신호의 포스트고스트를 제거하는 제1FB부를 가지는 제1등화부;
    상기 제1등화부에 입력되는 상기 입력신호를 소정시간 동안 저장하는 버퍼;
    상기 제1등화부의 출력신호에 대해 트렐리스 디코딩을 수행하며, 디코딩 뎁쓰(decoding depth)가 N(N은 자연수), 전체 트레이스 백 지연(Trace back delay) 심볼길이가 N ×K(K는 자연수) 를 가지는 트렐리스복호기; 및
    상기 버퍼에서 출력된 상기 입력신호의 상기 프리고스트를 제거하는 제2FF부와, 상기 트렐리스복호기에 의해 디코딩된 신호에 기초하여 상기 입력신호의 상기 포스트고스트를 제거하는 제2FB부, 및 상기 디코딩된 신호에 기초하여 제2등화에러값을 산출하는 제2에러산출부를 가지는 제2등화부;를 포함하는 것을 특징으로 하는단일반송파수신기의 채널등화장치.
  24. 입력신호의 프리고스트를 제거하는 제1FF부와, 상기 입력신호의 포스트고스트를 제거하는 제1FB부, 및 상기 제1FF부의 출력신호와 상기 제1FB부의 출력신호의 가산신호에 기초하여 제1등화에러값을 산출하는 제1에러산출부를 가지는 제1등화부;
    상기 제1등화부에 입력되는 상기 입력신호를 소정시간 동안 저장하는 버퍼;
    상기 제1등화부의 출력신호에 대해 트렐리스 디코딩을 수행하며, 전체 디코딩 뎁쓰(decoding depth)가 N(N은 자연수), 전체 트레이스 백 지연(Trace back delay) 심볼길이가 N ×K(K는 자연수)를 가지는 트렐리스복호기;
    상기 제1등화에러값이 임계값 이하가 되면, 상기 트렐리스복호기의 소정의 디코딩 뎁쓰 상태에서 출력되는 추정신호를 상기 제1FB부에 입력시키도록 상기 트렐리스복호기를 제어하는 트렐리스제어부; 및
    상기 버퍼에서 출력된 상기 입력신호의 상기 프리고스트를 제거하는 제2FF부와, 상기 트렐리스복호기에 의해 디코딩된 신호에 기초하여 상기 입력신호의 상기 포스트고스트를 제거하는 제2FB부, 및 상기 디코딩된 신호에 기초하여 제2등화에러값을 산출하는 제2에러산출부를 가지는 제2등화부;를 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  25. 제 24항에 있어서,
    상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N 자연수)인 상태에서 출력되는 추정신호는, 상기 제1FB부의 1+(n ×K)번째 필터 탭에 입력되는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  26. 입력신호의 프리고스트를 제거하는 제1FF부와, 상기 입력신호의 포스트고스트를 제거하는 제1FB부, 및 상기 제1FF부의 출력신호와 상기 제1FB부의 출력신호의 가산신호에 기초하여 제1등화에러값을 산출하는 제1에러산출부를 가지는 제1등화부;
    상기 제1등화부에 입력되는 상기 입력신호를 소정시간 동안 저장하는 버퍼;
    상기 제1등화부의 출력신호에 대해 트렐리스 디코딩을 수행하며, 전체 디코딩 뎁쓰(decoding depth)가 N(N은 자연수), 전체 트레이스 백 지연(Trace back delay) 심볼길이가 N ×K(K는 자연수)를 가지는 트렐리스복호기;
    상기 제1등화에러값이 임계값 이하가 되면, 상기 트렐리스복호기의 상기 전체 디코딩 덮쓰 중 복수개의 상태에서 출력되는 복수개의 추정신호를 상기 제1FB부에 입력시키도록 상기 트렐리스복호기를 제어하는 트렐리스제어부; 및
    상기 버퍼에서 출력된 상기 입력신호의 상기 프리고스트를 제거하는 제2FF부와, 상기 트렐리스복호기에 의해 디코딩된 신호에 기초하여 상기 입력신호의 상기 포스트고스트를 제거하는 제2FB부, 및 상기 디코딩된 신호에 기초하여 제2등화에러값을 산출하는 제2에러산출부를 가지는 제2등화부;를 포함하는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
  27. 제 26항에 있어서,
    상기 트렐리스복호기의 상기 디코딩 뎁쓰가 n(n≤N)인 상태에서 출력되는 추정신호는, 상기 제1FB부의 1+(n ×K)번째 필터 탭에 입력되며,
    이에 의해 상기 복수개의 상태에서 출력되는 상기 복수개의 추정신호는 각각 해당하는 상기 제1FB부의 필터 탭에 입력되는 것을 특징으로 하는 단일반송파수신기의 채널등화장치.
KR1020030003133A 2002-12-03 2003-01-16 트렐리스 복호기와 연동하여 동작하는 채널등화장치를가지는 단일반송파수신기 및 그의 채널등화방법 KR100985578B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US10/671,730 US7274745B2 (en) 2002-12-03 2003-09-29 Single-carrier receiver having a channel equalizer interacting with a Trellis decoder and a channel equalization method therefor
CA002447934A CA2447934C (en) 2002-12-03 2003-11-04 Single-carrier receiver having a channel equalizer interacting with a trellis decoder and a channel equalization method therefor
CNB2003101148031A CN1272950C (zh) 2002-12-03 2003-11-07 具有信道均衡器的单载波接收器及其信道均衡方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US43035902P 2002-12-03 2002-12-03
US60/430,359 2002-12-03

Publications (2)

Publication Number Publication Date
KR20040048787A true KR20040048787A (ko) 2004-06-10
KR100985578B1 KR100985578B1 (ko) 2010-10-07

Family

ID=37343508

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030003133A KR100985578B1 (ko) 2002-12-03 2003-01-16 트렐리스 복호기와 연동하여 동작하는 채널등화장치를가지는 단일반송파수신기 및 그의 채널등화방법

Country Status (4)

Country Link
US (1) US7274745B2 (ko)
KR (1) KR100985578B1 (ko)
CN (1) CN1272950C (ko)
CA (1) CA2447934C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8351494B2 (en) 2006-11-17 2013-01-08 Electronics And Telecommunications Research Institute Channel equalization and carrier recovery method and receiver in high speed wireless communication system

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
MX2007003049A (es) * 2004-09-15 2007-08-02 Korea Electronics Telecomm Aparato y metodo de recepcion y transmision de television digital usando 1/4 de proporcion de datos robustos codificados.
US7454690B1 (en) 2004-10-27 2008-11-18 Marvell International Ltd. Architecture and control of reed-solomon list decoding
CA2562427C (en) * 2005-10-05 2012-07-10 Lg Electronics Inc. A digital broadcast system and method of processing traffic information
US7804860B2 (en) 2005-10-05 2010-09-28 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
US7983354B2 (en) * 2005-11-25 2011-07-19 Samsung Electronics Co., Ltd. Digital broadcast transmitter/receiver having an improved receiving performance and signal processing method thereof
KR101199374B1 (ko) 2005-12-20 2012-11-09 엘지전자 주식회사 디지털 방송 시스템 및 처리 방법
WO2007091779A1 (en) 2006-02-10 2007-08-16 Lg Electronics Inc. Digital broadcasting receiver and method of processing data
WO2007126196A1 (en) 2006-04-29 2007-11-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007136166A1 (en) 2006-05-23 2007-11-29 Lg Electronics Inc. Digital broadcasting system and method of processing data
US7873104B2 (en) 2006-10-12 2011-01-18 Lg Electronics Inc. Digital television transmitting system and receiving system and method of processing broadcasting data
KR101253185B1 (ko) 2007-03-26 2013-04-10 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285887B1 (ko) 2007-03-26 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285888B1 (ko) 2007-03-30 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR20080090784A (ko) 2007-04-06 2008-10-09 엘지전자 주식회사 전자 프로그램 정보 제어 방법 및 수신 장치
US7965466B1 (en) 2007-05-18 2011-06-21 Marvell International Ltd. Equalization and detection
KR101456002B1 (ko) 2007-06-26 2014-11-03 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101405966B1 (ko) 2007-06-26 2014-06-20 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
US8433973B2 (en) 2007-07-04 2013-04-30 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2009005326A2 (en) 2007-07-04 2009-01-08 Lg Electronics Inc. Digital broadcasting system and method of processing data
KR20090012180A (ko) * 2007-07-28 2009-02-02 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101556132B1 (ko) 2007-08-24 2015-09-30 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
US8005167B2 (en) 2007-08-24 2011-08-23 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
US7965778B2 (en) 2007-08-24 2011-06-21 Lg Electronics Inc. Digital broadcasting system and method of processing data in digital broadcasting system
MX2010002146A (es) 2007-08-24 2010-04-07 Lg Electronics Inc Sistema de radiodifusion digital y metodo de procesamiento de datos en el sistema de radiodifusion digital.
CN101515811B (zh) * 2008-02-18 2013-04-24 瑞昱半导体股份有限公司 信号处理装置
US8331510B2 (en) * 2009-04-06 2012-12-11 Telefonaktiebolaget L M Ericsson (Publ) Receiver and method for two-stage equalization with sequential search
TWI640181B (zh) * 2016-03-02 2018-11-01 晨星半導體股份有限公司 等化器裝置及使用在等化器裝置中以維特比演算法為基礎的決策方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2669350B2 (ja) * 1994-07-07 1997-10-27 日本電気株式会社 状態数可変最尤系列推定器
US7006566B2 (en) 2001-04-10 2006-02-28 Koninklijke Philips Electronics N.V. Two stage equalizer for trellis coded systems
US6734920B2 (en) 2001-04-23 2004-05-11 Koninklijke Philips Electronics N.V. System and method for reducing error propagation in a decision feedback equalizer of ATSC VSB receiver

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8351494B2 (en) 2006-11-17 2013-01-08 Electronics And Telecommunications Research Institute Channel equalization and carrier recovery method and receiver in high speed wireless communication system

Also Published As

Publication number Publication date
KR100985578B1 (ko) 2010-10-07
CA2447934A1 (en) 2004-06-03
CA2447934C (en) 2009-04-14
CN1505351A (zh) 2004-06-16
CN1272950C (zh) 2006-08-30
US20040105507A1 (en) 2004-06-03
US7274745B2 (en) 2007-09-25

Similar Documents

Publication Publication Date Title
KR100985578B1 (ko) 트렐리스 복호기와 연동하여 동작하는 채널등화장치를가지는 단일반송파수신기 및 그의 채널등화방법
KR960012019B1 (ko) 에이치디티브이(hdtv)의 채널등화기
US7190744B2 (en) Error generation for adaptive equalizer
US6829297B2 (en) Adaptive equalizer having a variable step size influenced by output from a trellis decoder
KR100535775B1 (ko) 지상파 디지털 방송 수신 시스템에서의 판정 궤환 등화장치 및 그 방법과, 그의 심볼 검출 방법
Zhou et al. Decision-feedback equalization of time-dispersive channels with coded modulation
EP1038365B1 (en) Method and device for improving DFE performance in a Trellis-coded system
JP2005506760A (ja) 判定帰還型等化器における帰還型フィルタ・タップ係数値を制約する装置及び方法
KR100728257B1 (ko) 채널 특성 변화를 이용한 판정 궤환 등화 장치 및 그 방법
US8081677B2 (en) Receiver-based adaptive equalizer with pre-cursor compensation
JP4542775B2 (ja) 判定帰還型等化器における帰還ループ遅延に関連する性能損失を軽減する回路及び方法
KR100988225B1 (ko) 트렐리스 방식으로 디코딩된 데이터를 제공하는 장치 및 방법과, 등화기/트렐리스 디코더 시스템
US6671314B1 (en) Decision feedback equalizer for a digital signal receiving system
KR20040025516A (ko) 단일반송파수신기의 채널등화기 및 그의 등화방법
KR100560627B1 (ko) 결합된 트렐리스 디코더와 결정 피드백 이퀄라이저
US8102908B2 (en) Waveform equalizing device
KR20070014202A (ko) 긴 역추적 트렐리스 복호기와 짧은 역추적 트렐리스복호기로부터의 판정을 이용한 판정궤환 등화기
US20040156459A1 (en) Equalizing method and apparatus for single carrier system having an improved equalization performance
US6694280B2 (en) Method for overflow testing of a blind equalizer
KR100937379B1 (ko) 고선명 텔레비전 신호와 같은 수신된 동기 데이터 신호를 처리하기 위한 적응 등화기
JP2004112792A (ja) 単一搬送波受信機のチャンネル等化器及びその等化方法
KR20040073345A (ko) 디지털 방송의 판정 궤환 등화 장치 및 그 방법
KR20060101648A (ko) 디지털 방송 수신기의 채널 등화 장치 및 그 방법
KR100252339B1 (ko) 최소평균자승등화기에잇ㅅ어서수렴상수변환회로
KR20050037813A (ko) 시간영역 적응 등화 장치 및 그 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130829

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140828

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150828

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160830

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee